CN103065576B - 显示控制器与传输控制方法 - Google Patents

显示控制器与传输控制方法 Download PDF

Info

Publication number
CN103065576B
CN103065576B CN201210286806.2A CN201210286806A CN103065576B CN 103065576 B CN103065576 B CN 103065576B CN 201210286806 A CN201210286806 A CN 201210286806A CN 103065576 B CN103065576 B CN 103065576B
Authority
CN
China
Prior art keywords
data
bit
data bit
pixel
transferred
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201210286806.2A
Other languages
English (en)
Other versions
CN103065576A (zh
Inventor
黄辰龙
苏昭雄
刘岱鑫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MediaTek Inc
Original Assignee
MediaTek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MediaTek Inc filed Critical MediaTek Inc
Publication of CN103065576A publication Critical patent/CN103065576A/zh
Application granted granted Critical
Publication of CN103065576B publication Critical patent/CN103065576B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本发明提供一种显示控制器和传输控制方法。其中显示控制器包括数据重排单元、移位寄存器模块以及多信道接口控制器。数据重排单元用以重新排列自数据源接收到的多个数据比特,使得数据比特被平均地分配至多组。移位寄存器模块包括多个移位寄存器,各用以自数据重排单元接收一组数据比特,并且将该组数据比特输出至根据时钟信号耦接至显示模块的多个数据线中的一个。多信道接口控制器用以控制数据重排单元与移位寄存器模块的运作。本发明可于显示系统中使用低时钟频率,并可使用少量数据线以简化电路设计与布局并节省电路面积。

Description

显示控制器与传输控制方法
技术领域
本发明有关于一种显示控制器和传输控制方法,特别关于一种适用于高分辨率显示面板以控制大量数据传输的显示控制器。
背景技术
显示面板目前为便携式电子装置所必备的元件。为了吸引消费者的瞩目,配置于便携式电子装置内的显示面板的尺寸以及/或分辨率也持续提升。然而,随着显示面板的尺寸以及/或分辨率增加,许多问题也因应而生。其中一个问题为象素(pixel)数据量也随之增加。由于象素数据量会随着显示面板的尺寸以及/或分辨率增加而大幅提升,一些传统具有有限传输带宽的传输接口,例如,串行外围接口(Serial Peripheral Interface,简称为SPI),便无法再使用。
为了解决此问题,使用较宽传输带宽的高速传输接口,例如,具有1GHz传输带宽的移动产业处理器接口(Mobile Industry Processor Interface,简称MIPI),于高分辨率显示面板与显示系统的其他装置之间传送象素数据为一个可行的解决方法。然而,一旦采用高速的传输接口,系统的时钟频率必须对应地增加,用以于装置与高速传输接口的传输操作之间达成同步。然而,一些现存的装置,例如显示面板驱动集成电路以及软性印刷电路板等,均操作于低速时钟频率,因此无法在系统时钟频率被增加的情况下操作。
发明内容
有鉴于此,需要一种全新的显示控制器与传输控制方法以解决上述问题。
本发明提供一种显示控制器,用以控制自数据源至显示模块的影像或视频信号的多个数据比特的传输,包括:数据重排单元,用以重新排列自该数据源接收到的该多个数据比特,使得该多个数据比特被平均地分配至多组;移位寄存器模块,包括多个移位寄存器,各用以自该数据重排单元接收一组数据比特,并且将该组数据比特输出至多个数据线中的一个,其中该多个数据线根据时钟信号耦接至该显示模块;以及多信道接口控制器,用以控制该数据重排单元与该移位寄存器模块的运作。
本发明另提供一种传输控制方法,用以控制影像或视频信号的多个数据比特的传输,包括:自数据源接收该多个数据比特;重新排列该多个数据比特,使得根据既定规则将该多个数据比特平均地分配至多组;以及根据时钟信号将各组数据比特输出至多个数据线中的一个。
利用本发明提供的显示控制器与传输控制方法,可于显示系统中使用低时钟频率,并可使用少量数据线以简化电路设计与布局并节省电路面积。
附图说明
图1为显示根据本发明的一实施例所述的显示系统。
图2为显示根据本发明的一实施例所述的显示控制器方块图。
图3为显示根据本发明的另一实施例所述的显示控制器方块图。
图4为显示根据本发明的又另一实施例所述的显示控制器方块图。
图5为显示根据本发明的第一方面实施例所述的即将被传送至不同数据线的色彩格式为RGB565的重新排列过的数据比特。
图6为显示根据本发明的第一方面实施例所述的即将被传送至不同数据线的色彩格式为RGB666的重新排列过的数据比特。
图7为显示根据本发明的第一方面实施例所述的即将被传送至不同数据线的色彩格式为RGB888的重新排列过的数据比特。
图8为显示根据本发明的第二方面实施例所述的即将被传送至不同数据线的色彩格式为RGB565的重新排列过的数据比特。
图9为显示根据本发明的第二方面实施例所述的即将被传送至不同数据线的色彩格式为RGB666的重新排列过的数据比特。
图10为显示根据本发明的第二方面实施例所述的即将被传送至不同数据线的色彩格式为RGB888的重新排列过的数据比特。
图11为显示根据本发明的一实施例所述的数据重排单元的方块图。
图12为显示根据本发明的一实施例所述的多任务器模块的方块图。
图13为显示根据本发明的另一实施例所述的多任务器模块的方块图。
图14为显示根据本发明的一实施例所述的影像或视频信号的多个数据比特的传输控制方法流程图。
具体实施方式
在说明书及权利要求当中使用了某些词汇来指称特定组件。所属技术领域的技术人员应可理解,制造商可能会用不同名词来称呼同一个组件。本说明书及权利要求并不以名称的差异作为区分组件的方式,而是以组件在功能上的差异作为区分准则。在通篇说明书及权利要求中所提及的“包含”为开放式用语,故应解释成“包含但不限定于”。此外,“耦接”一词在此包含任何直接及间接的电气连接手段。藉由以下的较佳实施例的叙述并配合全文的图1至图14说明本发明,但以下叙述中的装置、组件与方法、步骤乃用以解释本发明,而不应当用来限制本发明。
图1为显示根据本发明的实施例所述的显示系统。显示系统100可包括显示模块101与信号处理模块102。显示模块101可至少包括显示面板110与用以驱动显示面板110的驱动器集成电路120。显示面板110可为液晶显示(liquidcrystal display,简称LCD)面板、发光二极管(light-emitting diode,简称LED)面板、或其他。信号处理模块102可至少包括处理器210、显示控制器220以及存储装置230。处理器210可控制信号处理模块102的运作。根据本发明的实施例,信号处理模块102可为便携式电子装置(图未示)的基频处理装置,并且可包括多个硬件装置用以执行基频信号处理。便携式电子装置可以是笔记本电脑、手机、便携式游戏机、便携式多媒体播放器、全球定位系统、接收机、或其他。基频信号处理可包括,例如但不限于,模数转换/数模转换、增益调整、调制/解调、编码/译码,或其他。值得注意的是,图1所显示的是简化过的方块图,其中为了简化说明,一些一般显示模块与一般信号处理模块所需的元件并未显示于图中。
根据本发明的实施例,显示控制器220可透过多信道接口(multi-channelinterface,简称MCI)总线自驱动器集成电路120接收数据或指令,或将数据或指令传送至驱动器集成电路120。多信道接口总线为新颖的数据链路标准,用以协助装置使用较低的时钟频率,例如,不超过100MHZ,传送以及/或接收大量数据。多信道接口包括时钟接口SCL、芯片选择接口SCX、以及用以传送数据与指令的至少两条数据线SDA0与SDA1,其中数据线SDA0与SDA1可支持双向的指令与数据传输。根据本发明的一实施例,多信道接口可用以传送高分辨率的影像以及/或视频数据,例如,具有320×240的显示分辨率的四分的一视频图形阵列(Quarter Video Graphics Array,简称QVGA)、具有432×240或400×240的显示分辨率的宽屏四分的一视频图形阵列(WQVGA)、具有480×320的显示分辨率的二分的一视频图形阵列(Half-size Video Graphics Array,简称HVGA)等。此外,于本发明的其他实施例中,当有需求时,多信道接口总线可进一步被扩展为包括两个以上的数据线,例如,三、四或更多条数据线。例如,当使用一个更高分辨率的显示面板时,多信道接口总线可进一步包括三、四或更多条数据线,用以提高传输带宽。因此,本发明所提出的多信道接口并不限于如图1所示的两条数据线的架构。
图2为显示根据本发明的一实施例所述的显示控制器方块图。显示控制器220可至少包括存储访问单元221、数据重排单元222、移位寄存器模块223以及多信道接口控制器224。值得注意的是,图2所显示的是简化过的方块图,其中为了简化说明,一些一般显示控制器所需的元件并未显示于图中。存储访问单元221耦接至外部存储器控制器232以及外部存储器231。根据本发明的一实施例,外部存储器控制器232可访问储存于外部存储器231的影像或视频信号的数据(例如,帧数据),并且将数据传送至存储访问单元221。外部存储器控制器232与外部存储器231可包含于图1所示的存储装置230。根据本发明的一实施例,存储访问单元221可以是直接存储访问(Direct Memory Access,简称DMA)控制器,其自外部存储器231接收数据,并且将数据传送至数据重排单元222。于一些实施例中,存储访问单元221、外部存储器控制器232以及外部存储器231可组合为如图2所示的数据源200。
根据本发明的一实施例,数据重排单元222用以重新排列自数据源200接收到的数据比特,并且将数据比特大体平均地分配至多个组。移位寄存器模块223可包括多个移位寄存器,例如移位寄存器225与226。根据本发明的一实施例,移位寄存器可以是先进先出(first in first out,简称为FIFO)装置,各用以自数据重排单元222接收一组数据比特,并且将该组数据比特根据时钟信号CLK输出至多个数据线SDA0与SDA1中的一个,其中数据线SDA0与SDA1如图1所示耦接至显示模块101。于本发明的一实施例,数据重排单元222与移位寄存器模块223可由硬件装置实施,而多信道接口控制器224用以控制数据重排单元222与移位寄存器模块223的运作,使得数据比特可根据既定规则被重新排列,并且被传送至数据线SDA0与SDA1(以下段落将有更详细的介绍)。
图3为显示根据本发明的另一实施例所述的显示控制器方块图。如上述,当有需要时,多信道接口总线可进一步被发展为包括两条以上数据线,例如,三、四或更多条数据线,用以提高传输带宽。于此实施例中,将介绍适用于具有三条数据线的多信道接口的显示控制器320。值得注意的是,显示控制器320的结构与图2所示的显示控制器220的结构类似。因此,显示控制器320内各元件的详细介绍可参考至图2的说明,并于此不再赘述。显示控制器220与显示控制器320的差别在于数据重排单元322用以将数据比特大体平均地分配至三个组,并且移位寄存器模块323包括三个移位寄存器。各移位寄存器用以自数据重排单元322接收一组数据比特,并且将该组数据比特根据时钟信号CLK输出至数据线SDA0、SDA1与SDA2中的一个。
图4为显示根据本发明的另一实施例所述的显示控制器方块图。于此实施例中,将介绍适用于具有四条数据线的多信道接口的显示控制器420。值得注意的是,显示控制器420的结构与图2所示的显示控制器220的结构类似。因此,显示控制器420内各元件的详细介绍可参考至图2的说明,并于此不再赘述。显示控制器220与显示控制器420的差别在于数据重排单元422用以将数据比特大体平均地分配至四个组,并且移位寄存器模块423包括四个移位寄存器。各移位寄存器用以自数据重排单元422接收一组数据比特,并且将该组数据比特根据时钟信号CLK输出至数据线SDA0、SDA1、SDA2与SDA3中的一个。
根据本发明的一实施例,影像或视频信号可包括一或多个帧的数据比特。各帧可包含多个象素,并且各象素的内容可根据所采用的色彩空间由多个成分所表示。例如,当使用红绿蓝(RGB)色彩空间表示象素内容时,所述的成分可包括红色(R)、绿色(G)及蓝色(B)。另举一例,当使用亮度与色度(YUV)色彩空间表示象素内容时,所述的成分可包括亮度(Y)与色度(U与V)。为简化说明,以下实施例将采用红绿蓝(RGB)色彩空间为例作说明。然而,值得注意的是,本发明并不仅限于采用红绿蓝(RGB)色彩空间。
根据本发明的一实施例,各成分可以以多个数据比特的形式来表示象素内容,并且影像或视频信号的数据比特可包括这些成分的数据比特。例如,对于色彩格式RGB565而言,红色(R)、绿色(G)及蓝色(B)成分分别使用5、6与5个位来表示象素内容。另举一例,对于色彩格式RGB666而言,红色(R)、绿色(G)及蓝色(B)各成分均使用6个比特表示出象素内容。又另举一例,对于色彩格式RGB888而言,红色(R)、绿色(G)及蓝色(B)各成分均使用8个比特表示象素内容。
如上述,多信道接口控制器224用以控制数据重排单元(例如,数据重排单元222、322或422)以及移位寄存器模块(例如,移位寄存器模块223、323或423)的操作,使得数据比特根据既定规则可被重新排列并被传送至数据线。根据本发明的第一方面,既定规则可以是将象素中属于同一成分的多个数据比特同时传送至不同的数据线。图5为显示根据本发明的第一方面实施例所述的即将被传送至不同数据线的色彩格式为RGB565的重新排列过的数据比特。于图5中,数据比特根据既定规则为包含二、三以及四条数据线的多信道接口重新排列。于此实施例中,色彩格式为RGB565,因此使用16比特表示象素的内容,该16比特包含位R4、R3、R2、R1、R0、G5、G4、G3、G2、G1、G0、B4、B3、B2、B1及B0,其中R0、G0及B0可分别为红(R)、绿(G)及蓝色(B)成分的最低有效比特(least significant bits,LSB)。值得注意的是,由于数据线可用以传送指令及数据两者,因此在传送数据比特前,较佳的方法为先传送指示比特A0用以指示接下来的比特为数据比特。
如图5所示,数据重排单元(例如,数据重排单元222、322或422)重新排列数据比特,使得象素中属于同一成分的多个数据比特可同时被传送至不同的数据线。例如,对于具有两条数据线的多信道接口,红色(R)成分的数据比特R4与R3分别被同时传送至不同的数据线SDA0与SDA1。对于具有三条数据线的多信道接口,红色(R)成分的数据比特R4、R3与R2分别被同时传送至不同的数据线SDA0、SDA1与SDA2。对于具有四条数据线的多信道接口,红色(R)成分的数据比特R4、R3、R2与R1分别被同时传送至不同的数据线SDA0、SDA1、SDA2与SDA3。基于既定的规则,象素中属于一个成分的连续的数据比特(例如,数据比特R4与R3)同时被传送至不同的数据线。
图6为显示根据本发明的第一方面实施例所述的即将被传送至不同数据线的色彩格式为RGB666的重新排列过的数据比特。于此实施例中,色彩格式为RGB666,因此,使用包含比特R5、R4、R3、R2、R1、R0、G5、G4、G3、G2、G1、G0、B5、B4、B3、B2、B1及B0的18比特表示一个象素的内容。如图6所示,数据重排单元(例如,数据重排单元222、322或422)重新排列数据比特,使得一个象素中属于同一成分的多个数据比特同时被传送至不同的数据线。例如,对于具有两条数据线的多信道接口,绿色(G)成分的数据比特G5与G4分别被同时传送至不同的数据线SDA0与SDA1。对于具有三条数据线的多信道接口,绿色(G)成分的数据比特G5、G4与G3分别被同时传送至不同的数据线SDA0、SDA1与SDA2。对于具有四条数据线的多信道接口,绿色(G)成分的数据比特G3、G2、G1与G0分别被同时传送至不同的数据线SDA0、SDA1、SDA2与SDA3。基于既定的规则,一个象素中属于一个成分的连续的数据比特(例如,数据比特G5与G4)同时被传送至不同的数据线。
图7为显示根据本发明的第一方面实施例所述的即将被传送至不同数据线的色彩格式为RGB888的重新排列过的数据比特。于此实施例中,色彩格式为RGB888,因此,使用包含比特R7、R6、R5、R4、R3、R2、R1、R0、G7、G6、G5、G4、G3、G2、G1、G0、B7、B6、B5、B4、B3、B2、B1及B0的24比特表示一个象素的内容。如图7所示,数据重排单元(例如,数据重排单元222、322或422)重新排列数据比特,使得一个象素中属于同一成分的多个数据比特同时被传送至不同的数据线。例如,对于具有两条数据线的多信道接口,蓝色(B)成分的数据比特B7与B6分别被同时传送至不同的数据线SDA0与SDA1。对于具有三条数据线的多信道接口,蓝色(B)成分的数据比特B5、B4与B3分别被同时传送至不同的数据线SDA0、SDA1与SDA2。对于具有四条数据线的多信道接口,蓝色(B)成分的数据比特B7、B6、B5与B4分别被同时传送至不同的数据线SDA0、SDA1、SDA2与SDA3。基于既定的规则,一个象素中属于一个成分的连续的数据比特(例如,数据比特B5与B4)同时被传送至不同的数据线。值得注意的是,如图5、6与7所示的各数据线并不限于仅传输特定色彩成分的数据比特,也可以用以传输两个或两个以上色彩成分的数据比特。
根据本发明的第二方面,既定规则可以是将一个象素中属于不同成分的多个数据比特同时传送至不同的数据线。图8为显示根据本发明的第二方面实施例所述的即将被传送至不同数据线的色彩格式为RGB565的重新排列过的数据比特。于此实施例中,色彩格式为RGB565,因此使用16比特表示一个象素的内容。如图8所示,数据重排单元(例如,数据重排单元222、322或422)重新排列数据比特,使得一个象素中属于不同成分的多个数据比特同时被传送至不同的数据线。例如,对于具有两条数据线的多信道接口,红色(R)与绿色(G)成分的数据比特R4与G2分别被同时传送至不同的数据线SDA0与SDA1。对于具有三条数据线的多信道接口,红色(R)、绿色(G)与蓝色(B)成分的数据比特R4、G5与B4分别被同时传送至不同的数据线SDA0、SDA1与SDA2。对于具有四条数据线的多信道接口,红色(R)、绿色(G)与蓝色(B)成分的数据比特R4、R0、G2与B3分别被同时传送至不同的数据线SDA0、SDA1、SDA2与SDA3。基于既定的规则,一个象素中属于一个成分的连续的数据比特(例如,R4、R3、R2…等)依序被传送至数据线。
图9为显示根据本发明的第二方面实施例所述的即将被传送至不同数据线的色彩格式为RGB666的重新排列过的数据比特。于此实施例中,色彩格式为RGB666,因此使用18比特表示一个象素的内容。如图9所示,数据重排单元(例如,数据重排单元222、322或422)重新排列数据比特,使得一个象素中属于不同成分的多个数据比特同时被传送至不同的数据线。例如,对于具有两条数据线的多信道接口,红色(R)与绿色(G)成分的数据比特R5与G2分别被同时传送至不同的数据线SDA0与SDA1。对于具有三条数据线的多信道接口,红色(R)、绿色(G)与蓝色(B)成分的数据比特R5、G5与B5分别被同时传送至不同的数据线SDA0、SDA1与SDA2。对于具有四条数据线的多信道接口,红色(R)、绿色(G)与蓝色(B)成分的数据比特R5、R1、G3与B4分别被同时传送至不同的数据线SDA0、SDA1、SDA2与SDA3。基于既定的规则,一个象素中属于一个成分的连续的数据比特(例如,R5、R4、R3…等)依序被传送至数据线。
图10为显示根据本发明的第二方面实施例所述的即将被传送至不同数据线的色彩格式为RGB888的重新排列过的数据比特。于此实施例中,色彩格式为RGB888,因此使用24比特表示一个象素的内容。如图10所示,数据重排单元(例如,数据重排单元222、322或422)重新排列数据比特,使得一个象素中属于不同成分的多个数据比特同时被传送至不同的数据线。例如,对于具有两条数据线的多信道接口,红色(R)与绿色(G)成分的数据比特R7与G3分别被同时传送至不同的数据线SDA0与SDA1。对于具有三条数据线的多信道接口,红色(R)、绿色(G)与蓝色(B)成分的数据比特R7、G7与B7分别被同时传送至不同的数据线SDA0、SDA1与SDA2。对于具有四条数据线的多信道接口,红色(R)、绿色(G)与蓝色(B)成分的数据比特R7、R1、G3与B5分别被同时传送至不同的数据线SDA0、SDA1、SDA2与SDA3。如此一来,一个象素中属于一个成分的连续的数据比特(例如,R7、R6、R5…等)依序被传送至数据线。值得注意的是,于本发明的第二方面实施例中,对于具有三条数据线的多信道接口,一个象素中属于不同成分的数据比特被传送至不同的数据线。例如,如图10所示,红色(R)成分的数据比特R7~R0依序被传送至数据线SDA0,绿色(G)成分的数据比特G7~G0依序被传送至数据线SDA1,而蓝色(B)成分的数据比特B7~B0依序被传送至数据线SDA2。如图8与图9所示的RGB565与RGB666也可达到类似的结果。值得注意的是,如图8、9与10所示的各数据线可用以传输最多两个特定色彩成分的数据比特,因此,可致使驱动器集成电路120的电路达最佳化,用以还原所有色彩成分的原始数据比特顺序。
根据本发明的一实施例,数据重排单元可包括用以暂存数据比特的至少一缓存器,以及耦接至缓存器的至少一多任务器模块,用以多任务处理被暂存的数据比特。图11为显示根据本发明的一实施例所述的数据重排单元的方块图。数据重排单元522可适用于具有两条数据线的多信道接口,并且耦接至两个移位寄存器525与526。数据重排单元522可包括缓存器401与402以及多任务器模块501与502。缓存器401用以暂存接收自如图2所示的数据源200的数据比特。缓存器401的大小可根据数据源200所耦接的总线带宽被设计。例如,缓存器401的大小可以是32比特、64比特、128比特、或其他。
假设于本发明的实施例中,缓存器401为32比特的缓存器,并且可如图11所示被进一步分为4个子缓存器Reg-0、Reg-1、Reg-2与Reg-3。各子缓存器用以暂存一字符(即,8比特)的数据。因此,对于色彩格式为RGB888的象素数据,于第一时间区间,子缓存器Reg-0、Reg-1、Reg-2与Reg-3可分别被用以暂存属于第1象素的8比特的红、绿、蓝色成分的数据,以及属于第2象素的8比特的红色成分的数据。接着,于第二时间区间,子缓存器Reg-0、Reg-1、Reg-2与Reg-3可分别被用以暂存属于第2象素的8比特的绿、蓝色成分的数据以及属于第3象素的8比特的红、绿色成分的数据,并以此类推。
多任务器模块501可包括一个或多个多任务器,用以因应自多信道接口控制器224所接收到的一组控制信号Ctrl_1将暂存于缓存器401内的数据比特多任务分配至缓存器402。缓存器402可为24比特的缓存器,并且可进一步被分为3个子缓存器,例如图11所示的R、G与B。各子缓存器用以储存一个成分(例如,红、绿、蓝色成分的其中一个)的一个字符(即,8比特)的数据。值得注意的是,根据本发明的其他实施例,缓存器402也可由三条耦接于多任务器模块501与502之间的线或数据总线所取代。因此,本发明并不限于图11所示的结构。
图12为显示根据本发明的一实施例所述的多任务器模块501的方块图。多任务器模块501可包括三个多任务器511、512与513。各多任务器耦接于缓存器401的子缓存器Reg-0、Reg-1、Reg-2与Reg-3以及缓存器402的子缓存器R、G与B的其中一个之间,用以因应自多信道接口控制器224所接收到的一组控制信号Ctrl_1将暂存于缓存器401内的数据比特多任务分配至缓存器402。在多任务处理过后,各象素的三个成分的数据比特会从自数据源接收到的多个数据比特中被撷取出来,并且被暂存于缓存器402。
图13为显示根据本发明的一实施例所述的多任务器模块502的方块图。多任务器模块502可包括两个多任务器521与522。各多任务器耦接于缓存器402的子缓存器R、G与B以及移位寄存器525与526(于图13中分别以标号SR0与SR1表示)的其中一个之间,用以因应自多信道接口控制器224所接收到的一组控制信号Ctrl_2,根据以上述介绍的既定规则将暂存于缓存器402内的数据比特多任务分配至移位寄存器525与526。多任务处理过(即,重新排列过)的数据比特会进一步由移位寄存器525与526传送至数据线。重新排列过的结果范例以及对应的说明可参考图5-10,并于此不再赘述。
虽图11-13显示的数据重排单元的方块图适用于具有两条数据线的多信道接口,必须注意的是,本领域技术人员当可轻易地根据以上内容推导出适用于具有三条、四条或更多条数据线的多信道接口的数据重排单元的设计。因此,本发明并不限于图11-13所示的内容。此外,必须注意的是本领域技术人员当可理解数据重排单元也可使用其他的硬件装置实施,并执行如以上实施例所述的大体相同的功能或得到大体相同的结果。因此,本发明并不限于图11-13所示的内容。
图14为显示根据本发明的一实施例所述的影像或视频信号的多个数据比特的传输控制方法流程图。首先,自数据源接收数据比特(步骤S1402)。接着,重新排列数据比特,使得数据比特根据既定规则被大体平均地分配至多组(步骤S1404)。根据本发明的第一方面实施例,根据该既定规则,象素中属于一个成分的数据比特同时被传送至不同的数据线。如此一来,一个象素中属于一个成分的连续的数据比特会如图5-7所示同时被传送至不同的数据线。即,重新排列数据比特的操作可致使各数据线不限于仅专属承载一个色彩成分的数据比特。根据本发明的第二方面实施例,根据该既定规则,一个象素中属于不同成分的数据比特同时被传送至不同的数据线。如此一来,一个象素中属于一个成分的连续的数据比特会如图8-10所示依序被传送至数据线。即,重新排列数据比特的操作可致使各数据线仅专属承载最多两个色彩成分的数据比特。于其它方面实施例中,根据该既定规则,当多信道接口具有三条数据线时,一个象素的一个成分的数据比特被传送至一特定的数据线,三条数据线的数据比特重新排列结果可参考图8-10所示的内容。最后,根据时钟信号将各组数据比特输出至多个数据线中的一个(步骤S1406)。
值得注意的是,在传统的设计中,为了处理高分辨率显示面板的大量数据,需要使用极高的时钟频率。然而,于本发明的实施例中,显示系统可使用不超过100MHz的低时钟频率。因此,系统时钟频率无须提高到如传统设计中使用的高时钟频率,并且外部装置也无须在高时钟频率之下运作。此外,不同于其它为了处理高分辨率显示面板的大量数据而需要大量数据线以支持高速数据传输的传统设计,根据本发明所提出的概念,显示系统仅需要少量的数据线。因此,可简化电路设计与布局,并且节省电路面积。
上述的实施例仅用来列举本发明的实施方式,以及阐释本发明的技术特征,并非用来限制本发明的范畴。任何所属技术领域的技术人员依据本发明的精神而轻易完成的改变或均等性安排均属于本发明所主张的范围,本发明的权利范围应以权利要求为准。

Claims (22)

1.一种显示控制器,用以控制自数据源至显示模块的影像或视频信号的多个数据比特的传输,包括:
数据重排单元,用以重新排列自该数据源接收到的该多个数据比特,使得该多个数据比特根据关于象素成分的既定规则被平均地分配至多组数据比特;
移位寄存器模块,包括多个移位寄存器,各用以自该数据重排单元接收该多组数据比特中的一组数据比特,并且将该组数据比特输出至多个数据线中的一个,其中该多个数据线根据时钟信号耦接至该显示模块并且通过该移位寄存器模块将该多组数据比特并行输出至该多个数据线;以及
多信道接口控制器,用以控制该数据重排单元与该移位寄存器模块的运作。
2.如权利要求1所述的显示控制器,其特征在于,该数据重排单元包括:
至少一缓存器,用以暂存该多个数据比特;以及
至少一多任务器模块,耦接至该至少一缓存器,用以多任务处理被暂存的该多个数据比特。
3.如权利要求1所述的显示控制器,其特征在于,该影像或视频信号内的各象素的内容由多个成分表示,并且该影像或视频信号的该多个数据比特包含该多个成分的多个数据比特。
4.如权利要求3所述的显示控制器,其特征在于,该数据重排单元重新排列该多个数据比特,使得一个象素中属于一个成分的多个数据比特同时被传送至不同的数据线。
5.如权利要求3所述的显示控制器,其特征在于,该数据重排单元重新排列该多个数据比特,使得一个象素中属于不同成分的多个数据比特同时被传送至不同的数据线。
6.如权利要求3所述的显示控制器,其特征在于,该数据重排单元重新排列该多个数据比特,使得一个象素中属于一个成分的连续的数据比特依序被传送至一个数据线。
7.如权利要求3所述的显示控制器,其特征在于,该数据重排单元重新排列该多个数据比特,使得一个象素中属于一个成分的连续的数据比特同时被传送至不同的数据线。
8.如权利要求3所述的显示控制器,其特征在于,该数据重排单元重新排列该多个数据比特,使得一个象素中属于不同成分的多个数据比特被传送至不同的数据线。
9.如权利要求3所述的显示控制器,其特征在于,该象素的该多个成分包括颜色、亮度以及/或色度。
10.如权利要求1所述的显示控制器,其特征在于,该时钟信号的时钟频率不超过100MHz。
11.如权利要求3所述的显示控制器,其特征在于,该数据重排单元重新排列该多个数据比特,使得各数据线不限于仅承载特定成分的多个数据比特。
12.如权利要求3所述的显示控制器,其特征在于,该数据重排单元重新排列该多个数据比特,使得各数据线仅承载最多两个特定成分的多个数据比特。
13.一种传输控制方法,用以控制影像或视频信号的多个数据比特的传输,包括:
自数据源接收该多个数据比特;
重新排列该多个数据比特,使得根据关于象素成分的既定规则将该多个数据比特平均地分配至多组数据比特;
移位寄存该多组数据比特的各组数据比特;以及
根据时钟信号将该多组数据比特的各组数据比特输出至多个数据线中的一个,其中将该多组数据比特并行输出至该多个数据线。
14.如权利要求13所述的传输控制方法,其特征在于,重新排列该多个数据比特的该步骤更包括:
暂存自该数据源所接收到的该多个数据比特;以及
根据该既定规则多任务处理被暂存的该多个数据比特,以将该多个数据比特平均地分配至该多组数据比特。
15.如权利要求13所述的传输控制方法,其特征在于,该影像或视频信号内的各象素的内容由多个成分表示,并且该影像或视频信号的该多个数据比特包含该多个成分的多个数据比特。
16.如权利要求15所述的传输控制方法,其特征在于,根据该既定规则,一个象素中属于一个成分的多个数据比特同时被传送至不同的数据线。
17.如权利要求15所述的传输控制方法,其特征在于,根据该既定规则,一个象素中属于不同成分的多个数据比特同时被传送至不同的数据线。
18.如权利要求15所述的传输控制方法,其特征在于,根据该既定规则,一个象素中属于一个成分的连续的数据比特依序被传送至数据线。
19.如权利要求15所述的传输控制方法,其特征在于,根据该既定规则,一个象素中属于一个成分的连续的数据比特同时被传送至不同的数据线。
20.如权利要求15所述的传输控制方法,其特征在于,根据该既定规则,一个象素中属于不同成分的多个数据比特被传送至不同的数据线。
21.如权利要求15所述的传输控制方法,其特征在于,该象素的该多个成分包括颜色、亮度以及/或色度。
22.如权利要求13所述的传输控制方法,其特征在于,该时钟信号的时钟频率不超过100MHz。
CN201210286806.2A 2011-10-24 2012-08-13 显示控制器与传输控制方法 Expired - Fee Related CN103065576B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
IN3007/MUM/2011 2011-10-24
IN3007MU2011 2011-10-24

Publications (2)

Publication Number Publication Date
CN103065576A CN103065576A (zh) 2013-04-24
CN103065576B true CN103065576B (zh) 2016-11-30

Family

ID=

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1347042A (zh) * 2000-09-26 2002-05-01 国际商业机器公司 数据传送设备、显示器及数据发送机、接收机和传送方法
CN101256753A (zh) * 2007-02-26 2008-09-03 三星电子株式会社 具有时间控制器和源驱动器的液晶显示装置
CN101345016A (zh) * 2007-07-09 2009-01-14 恩益禧电子股份有限公司 平板显示装置和用于视频数据的数据处理方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1347042A (zh) * 2000-09-26 2002-05-01 国际商业机器公司 数据传送设备、显示器及数据发送机、接收机和传送方法
CN101256753A (zh) * 2007-02-26 2008-09-03 三星电子株式会社 具有时间控制器和源驱动器的液晶显示装置
CN101345016A (zh) * 2007-07-09 2009-01-14 恩益禧电子股份有限公司 平板显示装置和用于视频数据的数据处理方法

Similar Documents

Publication Publication Date Title
US5799204A (en) System utilizing BIOS-compatible high performance video controller being default controller at boot-up and capable of switching to another graphics controller after boot-up
US5909225A (en) Frame buffer cache for graphics applications
US6628243B1 (en) Presenting independent images on multiple display devices from one set of control signals
CN101057272B (zh) 连接图形适配器以获得可缩放性能
US9679526B2 (en) Display system, an integrated circuit for use in the display system, and a method of displaying at least two images on at least two screens
TW209288B (zh)
US10762827B2 (en) Signal supply circuit and display device
US4815033A (en) Method and apparatus for accessing a color palette synchronously during refreshing of a monitor and asynchronously during updating of the palette
CN112102770A (zh) 驱动芯片、显示屏和显示装置
US20030184550A1 (en) Virtual frame buffer control system
US6532018B1 (en) Combined floating-point logic core and frame buffer
CN115410525A (zh) 亚像素寻址方法、装置、显示控制系统和显示屏
CN100520755C (zh) 来自快速pci接口的映射sdvo功能
KR101957738B1 (ko) 영상표시장치 및 그 제조방법
US5790125A (en) System and method for use in a computerized imaging system to efficiently transfer graphics information to a graphics subsystem employing masked span
JPH07168752A (ja) ディスプレイメモリ構成体
CN103065576B (zh) 显示控制器与传输控制方法
KR101489639B1 (ko) 타이밍 컨트롤러 및 그 구동 방법과 이를 이용한 평판표시장치
CN102682465A (zh) 3d格式转换系统和方法
TWI466084B (zh) 顯示控制器與傳輸控制方法
CN100444238C (zh) 用于控制彩色液晶显示器的装置及其方法
US5929868A (en) Method and apparatus for computer display memory management
US20110285728A1 (en) Image processing device and image signal processing system
CN102724431A (zh) 多画面高清图像的合成方法及系统
TWI258120B (en) Driving module of monitor with multiple display outputs and method thereof

Legal Events

Date Code Title Description
PB01 Publication
SE01 Entry into force of request for substantive examination
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20161130

Termination date: 20210813