CN102931945A - 一种自动带通数字滤波实现方法 - Google Patents
一种自动带通数字滤波实现方法 Download PDFInfo
- Publication number
- CN102931945A CN102931945A CN2012104882350A CN201210488235A CN102931945A CN 102931945 A CN102931945 A CN 102931945A CN 2012104882350 A CN2012104882350 A CN 2012104882350A CN 201210488235 A CN201210488235 A CN 201210488235A CN 102931945 A CN102931945 A CN 102931945A
- Authority
- CN
- China
- Prior art keywords
- digital filtering
- adder
- implementation method
- xout
- multiplier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Image Processing (AREA)
- Complex Calculations (AREA)
- Apparatus For Radiation Diagnosis (AREA)
Abstract
本发明公开了一种自动带通数字滤波实现方法,包括输入寄存器X0~X6、参数寄存器a1~a7、乘法器A1~A7和加法器。本发明能自动的实现有限采样数列的带通滤波,具有系统资源占用少、响应快速的特点。
Description
技术领域
本发明属于机械诊断领域,尤其涉及机械诊断系统中数据处理上的一种自动带通数字滤波实现方法。
背景技术
现代的机械诊断系统设备越来越多,数据采集速度要求是越来越快,这对系统数据线的可靠性和稳定性提出了很高的要求,而这个必须通过提高数字滤波的能力,来提高抗干扰能力,由于数字滤波占据系统资源较大,这就使得提高数字滤波能力,减少系统资源占用的矛盾更加突出。
发明内容
本发明的目的在于提供一种自动带通数字滤波实现方法,用于机械诊断系统中的数据处理。
实现上述目的的技术方案是:一种自动带通数字滤波实现方法,包括输入寄存器X0~X6、参数寄存器a1~a7、乘法器A1~A7和加法器;
所述的输入寄存器X0~X6的内容对应作为所述的乘法器A1~A7的一个乘法因子;
所述的参数寄存器a1~a7的内容对应作为所述的乘法器A1~A7的另一个乘法因子;
所述的乘法器A1~A7的输出是所述的加法器的输入;
所述的加法器的输出Xout为最后滤波的结果。
上述的输入寄存器X0~X6存储的是连续顺序采集的7个数据。
上述的参数寄存器a1~a7是数值顺序都固定的一个数列,数列的值为:{0,-1035,-1557,10650,-1557,-1035,0}。
上述的加法器是由7个输入和一个输出组成,加法器的传递函数是:
Xout=(A1+A2+A3+A4+A5+A6+A7)/7。
上述的输出Xout满足公式:
Xout=(a1*X0+a2*X1+a3*X2+a4*X3+a5*X4+a6*X5+a7*X6)/7。
本发明的有益效果是:使用极少的系统资源,自动实现有限采样数列的带通滤波,具有系统资源占用少、响应快速的特点。
附图说明
图1是本发明的结构示意图。
具体实施方式
下面将结合附图对本发明作进一步说明。
请参照图1,图中给出了一种自动带通数字滤波实现方法,包括输入寄存器X0~X6、参数寄存器a1~a7、乘法器A1~A7和加法器,这些器件采用ATLERA公司的一片FPGA芯片来实现,型号为EP1K50;
输入寄存器X0~X6的内容对应作为乘法器A1~A7的一个乘法因子;
参数寄存器a1~a7的内容对应作为乘法器A1~A7的另一个乘法因子;
所述的乘法器A1~A7的输出是加法器的输入;
所述的加法器的输出Xout为最后滤波的结果。
上述的输入寄存器X0~X6存储的是连续顺序采集的7个数据。
上述的参数寄存器a1~a7是数值顺序都固定的一个数列,数列的值为:{0,-1035,-1557,10650,-1557,-1035,0}。
上述的加法器是由7个输入和一个输出组成,加法器的传递函数是:
Xout=(A1+A2+A3+A4+A5+A6+A7)/7。
上述的输出Xout满足公式:
Xout=(a1*X0+a2*X1+a3*X2+a4*X3+a5*X4+a6*X5+a7*X6)/7。
本发明的原理是:利用FIR有限冲击响应的滤波原理和公式,利用FPGA逻辑芯片的强大功能来自动实现有限采样数列的带通滤波,具有系统资源占用少、响应快速的特点。
以上结合附图实施例对本发明进行了详细说明,本领域中普通技术人员可根据上述说明对本发明做出种种变化例。因而,实施例中的某些细节不应构成对本发明的限定,本发明将以所附权利要求书界定的范围作为本发明的保护范围。
Claims (5)
1.一种自动带通数字滤波实现方法,其特征在于,包括输入寄存器X0~X6、参数寄存器a1~a7、乘法器A1~A7和加法器;
所述的输入寄存器X0~X6的内容对应作为所述的乘法器A1~A7的一个乘法因子;
所述的参数寄存器a1~a7的内容对应作为所述的乘法器A1~A7的另一个乘法因子;
所述的乘法器A1~A7的输出是所述的加法器的输入;
所述的加法器的输出Xout为最后滤波的结果。
2.根据权利要求1所述的一种自动带通数字滤波实现方法,其特征在于,所述的输入寄存器X0~X6存储的是连续顺序采集的7个数据。
3.根据权利要求1所述的一种自动带通数字滤波实现方法,其特征在于,所述的参数寄存器a1~a7是数值顺序都固定的一个数列,数列的值为:{0,-1035,-1557,10650,-1557,-1035,0}。
4.根据权利要求1所述的一种自动带通数字滤波实现方法,其特征在于,所述的加法器是由7个输入和一个输出组成,加法器的传递函数是:
Xout=(A1+A2+A3+A4+A5+A6+A7)/7。
5.根据权利要求1所述的一种自动带通数字滤波实现方法,其特征在于,所述的输出Xout满足公式:
Xout=(a1*X0+a2*X1+a3*X2+a4*X3+a5*X4+a6*X5+a7*X6)/7。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012104882350A CN102931945A (zh) | 2012-11-26 | 2012-11-26 | 一种自动带通数字滤波实现方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012104882350A CN102931945A (zh) | 2012-11-26 | 2012-11-26 | 一种自动带通数字滤波实现方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102931945A true CN102931945A (zh) | 2013-02-13 |
Family
ID=47646675
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2012104882350A Pending CN102931945A (zh) | 2012-11-26 | 2012-11-26 | 一种自动带通数字滤波实现方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102931945A (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0266004A2 (en) * | 1986-10-27 | 1988-05-04 | Koninklijke Philips Electronics N.V. | Architecture for power of two coefficient fir filter |
JPS63187716A (ja) * | 1987-01-29 | 1988-08-03 | Matsushita Electric Ind Co Ltd | デイジタルフイルタ |
US4785411A (en) * | 1986-08-29 | 1988-11-15 | Motorola, Inc. | Cascade filter structure with time overlapped partial addition operations and programmable tap length |
CN1612476A (zh) * | 2003-10-31 | 2005-05-04 | 三洋电机株式会社 | 插补器、插补方法以及信号处理电路 |
-
2012
- 2012-11-26 CN CN2012104882350A patent/CN102931945A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4785411A (en) * | 1986-08-29 | 1988-11-15 | Motorola, Inc. | Cascade filter structure with time overlapped partial addition operations and programmable tap length |
EP0266004A2 (en) * | 1986-10-27 | 1988-05-04 | Koninklijke Philips Electronics N.V. | Architecture for power of two coefficient fir filter |
JPS63187716A (ja) * | 1987-01-29 | 1988-08-03 | Matsushita Electric Ind Co Ltd | デイジタルフイルタ |
CN1612476A (zh) * | 2003-10-31 | 2005-05-04 | 三洋电机株式会社 | 插补器、插补方法以及信号处理电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109787777A (zh) | 一种网卡模式切换方法、装置、电子设备及存储介质 | |
CN106708468B (zh) | 一种除法运算装置 | |
CN102739195B (zh) | 一种fir滤波器的处理方法、装置和系统 | |
WO2016201216A1 (en) | Sparse cascaded-integrator-comb filters | |
CN102723952B (zh) | 一种模数转换数据传输方法、传输器及模数转换芯片 | |
CN110515589B (zh) | 乘法器、数据处理方法、芯片及电子设备 | |
CN103956991B (zh) | 一种基于cpu/gpu异构平台的fir滤波并行实现方法 | |
CN105281708B (zh) | 一种基于分段并行处理的高速fir滤波实现方法 | |
CN105337850A (zh) | 一种物联网数据处理方法及物联网网关 | |
CN102931945A (zh) | 一种自动带通数字滤波实现方法 | |
CN202043074U (zh) | 可配置数字下变频器 | |
CN106094625B (zh) | 一种基于soc的采集传输装置 | |
CN102457251B (zh) | 一种实现通用数字滤波器的方法及装置 | |
CN106796505A (zh) | 指令执行的方法及处理器 | |
CN203406842U (zh) | 混合多相级联积分梳状滤波器 | |
CN203406840U (zh) | 多相数字降采样滤波器 | |
CN103593235A (zh) | 一种基于软件实现的内存主动保护方法 | |
CN204206187U (zh) | 一种基于载荷地面检测仪的信号回放模块 | |
EP3246770B1 (en) | Digital signal processor, data interaction and conversion device and method, and storage medium | |
CN203930812U (zh) | 一种便携式主站的总线扩展电路 | |
CN203133813U (zh) | 一种基于fpga的五流水线数字信号处理器 | |
CN202978885U (zh) | 抗干扰电路 | |
CN109120241B (zh) | 一种实数交叉型复系数fir滤波器 | |
CN103605494A (zh) | 一种平方运算电路 | |
CN103001736B (zh) | 一种基于cmmb的rs编码系统及其实现方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C05 | Deemed withdrawal (patent law before 1993) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20130213 |