CN102684453B - 对电源供应器的电磁干扰滤波器放电的启动电路 - Google Patents
对电源供应器的电磁干扰滤波器放电的启动电路 Download PDFInfo
- Publication number
- CN102684453B CN102684453B CN201110056908.0A CN201110056908A CN102684453B CN 102684453 B CN102684453 B CN 102684453B CN 201110056908 A CN201110056908 A CN 201110056908A CN 102684453 B CN102684453 B CN 102684453B
- Authority
- CN
- China
- Prior art keywords
- signal
- circuit
- voltage
- power supply
- sample
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Electronic Switches (AREA)
- Inverter Devices (AREA)
Abstract
本发明涉及一种对电源供应器的电磁干扰滤波器放电的启动电路,以用于节省电源,其包含一侦测电路而侦测一电源,以产生一取样讯号,并包含一取样电路,取样电路耦接侦测电路,以依据取样讯号产生一重置讯号,重置讯号用以放电电磁干扰滤波器的一储存电压。
Description
技术领域
本发明涉及一种电源供应器,其是尤指一种用于放电电磁干扰滤波器的启动电路。
背景技术
切换式电源供应器已被广泛地应用于提供经调整的电源至计算机、家电装置、通讯装置等。近年来,对于切换式电源供应器的省电问题已受到相当关注。基于环境污染的限制,计算机与其它设备产品已努力朝向符合电源管理与节约能源的需求。
请参阅图1,其为现有技术用于过滤电磁干扰(EMI)与提供一直流电压的电路图。如图所示,一电磁干扰滤波器(EMI Filter)位于一电源VAC与一桥式整流器10之间,电磁干扰滤波器包含一抗流圈(choke)L1、X电容(X-Capacitor)C1与C2。X电容C1跨接于电源VAC,抗流圈L1耦接于电源VAC与桥式整流器10之间,X电容C2耦接于抗流圈L1与桥式整流器10的一输入端之间。一输入大电容CIN(Bulk Capacitor)连接于桥式整流器10的一输出端与一接地端之间,以稳定桥式整流器10的输出端的直流电压VBUS。为了符合美国与欧洲的安全规范,一般跨接一泄放电阻RD于电磁干扰滤波器的X电容C1与C2,泄放电阻RD将释放X电容C1与C2的储存能量,以在使用者关闭电源VAC时,避免使用者发生电击的危险。实际上,只要X电容C1与C2有储存电压时,泄放电阻RD即会有固定功率损失。此外,针对高电源,当电源供应器运作于无载时,泄放电阻RD会消耗很多待机电源。因此,现有技术的缺点是在轻载或无载时无法达到低省电效能。由于X电容C1与C2的存在,如何减少待机电源的消耗为现今主要课题。
发明内容
本发明的目的,在于提供一种对电源供应器的电磁干扰滤波器放电的启动电路,而用于电源供应器的省电,其藉由一重置讯号将电磁干扰滤波器的一储存电压放电,而不需要设置现有技术的的泄放电阻,如此可降低电源供应器的能源消耗,以达到省电的目的。
本发明的技术方案:一种对电源供应器的电磁干扰滤波器放电的启动电路,其包含:
一侦测电路,侦测一电源,而产生一取样讯号;
一取样电路,耦接该侦测电路,而依据该取样讯号产生一重置讯号;以及
一延迟电路,耦接该取样电路,而依据该重置讯号产生一放电讯号;
其中,该放电讯号用以放电该电磁干扰滤波器的一储存电压。
本发明中,其中该侦测电路耦接该电磁干扰滤波器的一X电容,当该取样讯号持续大于或小于一参考讯号超过一周期时,该放电讯号驱使该侦测电路放电该X电容的该储存电压。
本发明中,其耦接该电源以整流该电源而产生一高电压讯号,该高电压讯号耦接该侦测电路,而产生该取样讯号。
本发明中,其中该侦测电路包含:
一高电压开关,耦接该高电压讯号,而产生该取样讯号,并耦接该储存电压;以及
一放电晶体管,耦接该高电压开关,而依据该放电讯号放电该储存电压。
本发明中,其中该侦测电路更包含:
一充电晶体管,耦接该高电压开关,而充电一供应电压;
一比较器,比较该供应电压与一门坎讯号,而产生一切换讯号;以及
一切换电路,耦接该充电晶体管,而依据该切换讯号切换该充电晶体管;
其中,该供应电压耦接该放电晶体管,该放电晶体管依据该放电讯号下拉该供应电压至一低电压拴锁。
本发明中,其中该整流器为一全波整流器或一半波整流器。
本发明中,其中该取样电路包含一电压比较器,其依据该取样讯号与一参考讯号产生该重置讯号,当该取样讯号持续大于或小于该参考讯号且超过一周期时,该延迟电路依据该重置讯号产生该放电讯号。
本发明中,其中该取样电路更包含一晶体管,其接收该取样讯号,并依据一频率讯号产生一输入讯号,该电压比较器比较该输入讯号与该参考讯号,而产生该重置讯号。
本发明中,其中该取样电路更包含:
一第一电压比较器,依据该取样讯号与一第一参考讯号产生该重置讯号;以及
一第二电压比较器,依据该取样讯号与一第二参考讯号产生该重置讯号;
其中,当该取样讯号持续大于该第一参考讯号超过一周期,或该取样讯号持续小于该第二参考讯号超过该周期时,该延迟电路依据该重置讯号产生该放电讯号。
本发明中,其中该延迟电路包含至少一正反器,其接收一脉波讯号与该重置讯号而计数一周期,以产生该放电讯号。
本发明中,其中该延迟电路更依据该重置讯号产生一导通讯号,而导通一脉波宽度调变电路。
本发明具有的有益效果:本发明用于对电源供应器的电磁干扰滤波器放电的启动电路是用于节省电源供应器的电源,其包含一侦测电路而侦测一电源,以产生一取样讯号;一取样电路耦接侦测电路,以依据取样讯号产生一重置讯号,重置讯号用以放电电磁干扰滤波器的一储存电压。
再者,启动电路更包含一延迟电路,其耦接取样电路以依据重置讯号产生一放电讯号。当取样讯号持续大于一参考讯号超过一周期,放电讯号则驱使侦测电路将电磁干扰滤波器的一X电容的储存电压放电。
附图说明
图1是现有技术电磁干扰滤波器的电路图;
图2是本发明的一启动电路的一较佳实施例的电路图;
图3是本发明的一较佳实施例的电源与高电压讯号的波形图;
图4是本发明的启动电路的另一较佳实施例的电路图;
图5是本发明的另一较佳实施例的电源与高电压讯号的波形图;以及
图6是本发明的另一较佳实施例的电源与高电压讯号的波形图。
【图号对照说明】
10桥式整流器 20侦测电路
210磁滞比较器 30取样电路
310第一电压比较器 315第二电压比较器
320与非门 40延迟电路
410第一正反器 420第二正反器
C1X电容 C2X电容
CIN输入大电容 CK频率输入端
D输入端 D1第一二极管
D2第二二极管 J1高电压开关
L1抗流圈 M1第一晶体管
M2第二晶体管 M3第三晶体管
M4第四晶体管 M5第五晶体管
Q输出端 QN输出端
R重置输入端 R1串联电阻
R2放电电阻 R3下拉电阻
T1周期 T2周期
T3周期 V1第一讯号
V2第二讯号 VAC电源
VBUS直流电压 VCLK频率讯号
VDD供应电压 VDIS放电讯号
VGJ1触发讯号 VHV高电压讯号
VINAC输入讯号 VON导通讯号
VPULSE脉波讯号 VREF1第一参考讯号
VREF2第二参考讯号 VRESET重置讯号
VSP取样讯号 VSW切换讯号
VTH门坎讯号
具体实施方式
为使对本发明的结构特征及所达成的功效有更进一步的了解与认识,用以较佳的实施例及附图配合详细的说明,说明如下:
请参阅图2,其是本发明的一启动电路的一较佳实施例的电路图。如图所示,本发明的启动电路是用以放电该电磁干扰滤波器,而用于电源供应器的省电。电磁干扰滤波器包含抗流圈(choke)L1、X电容C1与C2、输入大电容CIN与桥式整流器10,以过滤电磁干扰与提供直流电压VBUS。启动电路包含一整流器、一串联电阻R1、一侦测电路20、一取样电路30与一延迟电路40。本发明的一实施例的整流器可为一全波整流器,其具有一第一二极管D1与一第二二极管D2。第一二极管D1与第二二极管D2的正极分别耦接电源VAC的两端。第一二极管D1与第二二极管D2的负极耦接在一起至串联电阻R1的一端,串联电阻R1的另一端经第一二极管D1与第二二极管D2的全波整流产生一高电压讯号VHV。因此,整流器耦接电源VAC而整流电源VAC以产生高电压讯号VHV。
复参阅图2,侦测电路20耦接串联电阻R1,以侦测高电压讯号VHV而产生一取样讯号VSP与一供应电压VDD,因此,侦测电路20经侦测高电压讯号VHV而侦测电源VAC以产生取样讯号VSP,取样讯号VSP相关于高电压讯号VHV。取样电路30耦接侦测电路20,以依据一频率讯号VCLK与取样讯号VSP而产生一重置讯号VRESET。延迟电路40耦接取样电路30,以依据一脉波讯号VPULSE与重置讯号VRESET而产生一放电讯号VDIS与一导通讯号(power-on signal)VON。侦测电路20耦接电磁干扰滤波器的X电容C1与C2,并接收放电讯号VDIS,用以将供应电压VDD拉到低准位并将电磁干扰滤波器的X电容C1与C2的储存电压进行放电。导通讯号VON用以启动一脉波宽度调变(PWM)电路,以调整电源供应器的输出。由于脉波宽度调变电路为一般现有技术,所以在此不再加以赞述。
复参阅图2,侦测电路20包含一高电压开关J1、一第一晶体管M1、具有一第二晶体管M2与一第三晶体管M3的一切换电路、一第四晶体管M4、一放电电阻R2与一磁滞比较器210。高电压开关J1为一接面场效晶体管(JFET),其具有一汲极并耦接串联电阻R1以接收高电压讯号VHV,高电压开关J1的汲极经串联电阻R1、第一二极管D1与第二二极管D2更耦接X电容C1与C2。第一晶体管M1具有一汲极并耦接高电压开关J1的一源极,第一晶体管M1的一闸极耦接高电压开关J1的一闸极。取样讯号VSP是产生于高电压开关J1的源极与第一晶体管M1的汲极。一触发讯号VGJ1是产生于高电压开关J1的闸极与第一晶体管M1的闸极。第二晶体管M2具有一汲极并耦接高电压开关J1的闸极与第一晶体管M1的闸极,第二晶体管M2的一源极耦接高电压开关J1的源极与第一晶体管M1的汲极,以接收取样讯号VSP。第三晶体管M3具有一汲极并耦接第二晶体管M2的汲极,以接收触发讯号VGJ1,第三晶体管M3的一源极耦接一接地端,第三晶体管M3的一闸极耦接第二晶体管M2的一闸极。
第四晶体管M4具有一汲极并耦接第一晶体管M1的一源极,第四晶体管M4的一源极耦接放电电阻R2的一端,放电电阻R2的另一端耦接于接地端。磁滞比较器210的一正输入端耦接第一晶体管M1的源极与第四晶体管M4的汲极,以接收供应电压VDD。磁滞比较器210的一负输入端接收一门坎讯号VTH,磁滞比较器210的一输出端产生一切换讯号VSW,切换讯号VSW耦接第二晶体管M2的闸极与第三晶体管M3的闸极。磁滞比较器210是比较供应电压VDD与门坎讯号VTH而产生切换讯号VSW,以控制第二晶体管M2与第三晶体管M3的导通/截止状态。磁滞比较器210仅为本发明的一实施例,本发明并不局限于使用磁滞比较器210。一旦供应电压VDD大于门坎讯号VTH的一上限值(upper-limit)时,切换讯号VSW则处于一高准位。反之,一旦供应电压VDD小于门坎讯号VTH的一下限值(lower-limit)时,切换讯号VSW则处于一低准位。门坎讯号VTH的下限值可以称为低电压拴锁(Under Voltage Lockout,UVLO)。因为磁滞比较器210的磁滞特性,使得上限值与下限值之间的差值会经常保持在一固定电压范围。
复参阅图2,取样电路30包含一第五晶体管M5、一下拉电阻R3、一电压比较器310与一与非门320。第五晶体管M5具有一汲极并耦接侦测电路20,以接收取样讯号VSP。第五晶体管M5的一源极耦接下拉电阻R3的一端,以产生一输入讯号VINAC,下拉电阻R3的另一端耦接于接地端。电压比较器310的一正输入端接收一参考讯号VREF1,电压比较器310的一负输入端耦接第五晶体管M5的源极,以接收输入讯号VINAC。一旦高电压开关J1与第五晶体管M5导通时,输入讯号VINAC与高电压讯号VHV成比例,并相关于取样讯号VSP。与非门320的一第一输入端耦接第五晶体管M5的一闸极而接收频率讯号VCLK,频率讯号VCLK的一周期为T1。与非门320的一第二输入端耦接电压比较器310的一输出端而接收一第一讯号V1,第一讯号V1是经由比较输入讯号VINAC与参考讯号VREF1所产生。与非门320的输出端产生重置讯号VRESET。基于上述,电压比较器310用以依据取样讯号VSP与参考讯号VREF1而产生重置讯号VRESET。
复参阅图2,延迟电路40包含一第一正反器410与一第二正反器420。第一正反器410具有一输入端D以接收供应电压VDD,第一正反器410的一频率输入端CK接收脉波讯号VPULSE,第一正反器410的一重置输入端R接收重置讯号VRESET。脉波讯号VPULSE的一周期为T2,周期T2大于周期T1约20倍。第二正反器420具有一输入端D以接收供应电压VDD,第二正反器420的一频率输入端CK耦接第一正反器410的一输出端Q,第二正反器420的一重置输入端R接收重置讯号VRESET,第二正反器420的一输出端Q产生放电讯号VDIS,放电讯号VDIS耦接第四晶体管M4的一闸极。第二正反器420的一输出端QN产生导通讯号VON,导通讯号VON耦接脉波宽度调变电路,以导通脉波宽度调变电路而调整电源供应器的输出。
请参阅图3,其是本发明的一较佳实施例的电源VAC与高电压讯号VHV的波形图。如图所示,若输入供应频率为50赫兹(Hz),电源VAC的周期则为20毫秒(ms)。高电压讯号VHV是经由第一二极管D1与第二二极管D2的全波整流所产生。频率讯号VCLK用以在每一周期T1取样高电压讯号VHV。若电源VAC被关机于电源VAC的负半波的峰值时,高电压讯号VHV的振幅将持续一高直流电压于一段很长的时间。依据本发明,当取样讯号VSP的振幅持续大于参考讯号VREF1超过周期T3时,延迟电路40会进行计数至周期T3并截止脉波宽度调变电路。也就是说,高电压讯号VHV持续大于参考讯号VREF1超过周期T3时,延迟电路40将截止脉波宽度调变电路。在此期间,电磁干扰滤波器的X电容C1与C2会进行放电,且该供应电压VDD会被下拉至低电压拴锁(UVLO)。周期T3等于周期T2或高于周期T2。
请复参阅图2的侦测电路20。当电源VAC供电时,高电压开关J1的汲极接收高电压讯号VHV而立即被导通。当供应电压VDD还未被建立之前,切换讯号VSW位于一低准位。此时,第三晶体管M3截止而第二晶体管M2导通。取样讯号VSP约略是第二晶体管M2的一门坎电压,并产生于高电压开关J1的源极与第一晶体管M1的汲极。因为第二晶体管M2导通,所以触发讯号VGJ1相同于取样讯号VSP,且产生于高电压开关J1的闸极与第一晶体管M1的闸极。于此期间,第一晶体管M1导通,且高电压讯号VHV对供应电压VDD充电。第一晶体管M1用于作为一充电晶体管,以对供应电压VDD充电。当供应电压VDD到达门坎讯号VTH的上限值时,切换讯号VSW则位于一高准位。此时,第三晶体管M3导通而第二晶体管M2截止,且因为触发讯号VGJ1被下拉至接地端,所以第一晶体管M1将截止,且高电压开关J1的闸极位于一低准位,于此短暂周期,高电压开关J1的源-闸极电压将大于一门坎值,且高电压开关J1将截止。
请参阅图2的取样电路30。一旦频率讯号VCLK为一高准位时,第五晶体管M5导通,且因为下拉电阻R3的电压降,高电压开关J1的源-闸极电压将小于门坎值以及高电压开关J1导通。另一方面,一旦频率讯号VCLK为一低准位时,高电压开关J1则截止。本发明的一实施例的频率讯号VCLK的周期T1为0.6毫秒(ms)。当电源VAC正常运作并第五晶体管M5导通时,具有120赫兹(Hz)正弦的输入讯号VINAC与高电压讯号VHV成比例。第一讯号V1是经由比较输入讯号VINAC与参考讯号VREF1所产生,一旦输入讯号VINAC小于参考讯号VREF1,则第一讯号V1为一高准位并产生重置讯号VRESET。此时,不论脉波讯号VPULSE为一高准位或一低准位,第二正反器420的输出端Q的放电讯号VDIS为一低准位,且第四晶体管M4截止。
承接上述,第二正反器420的输出端QN的导通讯号VON为一高准位,以导通脉波宽度调变电路。反之,一旦输入讯号VINAC大于参考讯号VREF1,第一讯号V1为一低准位,且重置讯号VRESET为一高准位而不进行重置。当重置讯号VRESET与脉波讯号VPULSE皆为高准位时,延迟电路40则开始计数。电源VAC正常运作且频率讯号VCLK取样高电压讯号VHV时,输入讯号VINAC将再次小于参考讯号VREF1。放电讯号VDIS为低准位以截止第四晶体管M4,而导通讯号VON为高准位以导通脉波宽度调变电路。
承接上述,当电源VAC被关机时,高电压讯号VHV将不为频率120Hz的正弦讯号,并将维持为高直流电压。在电源VAC关机期间,因为高电压讯号VHV仍为高直流电压,所以供应电压VDD保持为一固定电压,且切换讯号VSW为高准位。此时,取样高电压讯号VHV,而取样讯号VSP仍大于参考讯号VREF1。因此,输入讯号VINAC一直大于参考讯号VREF1,延迟电路40将藉由脉波讯号VPULSE进行计数周期T3。本发明的一实施例的脉波讯号VPULSE的周期T2约略为12毫秒(ms),而周期T3约略为24毫秒(ms)。在周期T3之后,第二正反器420的输出端QN的导通讯号VON为一低准位,以截止脉波宽度调变电路。
于周期T3之后,第二正反器420的输出端Q的放电讯号VDIS将为一高准位,以导通第四晶体管M4。因为放电电阻R2的电压降,所以供应电压VDD将低于门坎讯号VTH的下限值。因此,延迟电路40将截止脉波宽度调变电路,并下拉供应电压VDD至低电压拴锁。供应电压VDD小于门坎讯号VTH的下限值之后,切换讯号VSW为低准位讯号且截止第三晶体管M3。此时,第一晶体管M1与第二晶体管M2导通,高电压开关J1依据高电压开关J1的源极与闸极间的差异为一低准位电压而导通。电磁干扰滤波器的X电容C1与C2的储存电压将会经由高电压开关J1、第一晶体管M1与第四晶体管M4的导通状态,而放电至串联电阻R1与放电电阻R2。如此,一旦供应电压VDD小于门坎讯号VTH的下限值时,本发明将提供一放电路径以解决上述的问题。
基于上述,当取样讯号VSP持续大于参考讯号VREF1超过周期T3时,放电讯号VDIS会依据重置讯号VRESET为高准位,以驱动侦测电路20。放电讯号VDIS驱动侦测电路20以放电该电磁干扰滤波器的X电容C1与C2的储存电压,并下拉供应电压VDD至低电压拴锁。因此,当取样讯号VSP持续大于参考讯号VREF1而超过周期T3时,重置讯号VRESET用以放电该电磁干扰滤波器的X电容C1与C2的储存电压,并下拉供应电压VDD至低电压拴锁。由于X电容C1与C2的储存电压经由第四晶体管M4而放电,所以侦测电路20的第四晶体管M4用于作为一放电晶体管。
请参阅图4,其是本发明的启动电路的另一较佳实施例的电路图。如图所示,耦接电源VAC的整流器仅具有第一二极管D1以形成一半波整流器。第一二极管D1的正极连接电源VAC。第一二极管D1的负极连接串联电阻R1的一端。串联电阻R1的另一端经由半波整流器的半波整流产生高电压讯号VHV。经由半波整流产生的高电压讯号VHV的波形显示于图5。
于此实施例,取样电路30包含一第二电压比较器315。第二电压比较器315的一负输入端接收一第二参考讯号VREF2,且其一正输入端耦接第五晶体管M5的源极,以接收输入讯号VINAC。第二参考讯号VREF2相同或不同于第一参考讯号VREF1。第二电压比较器315比较输入讯号VINAC与第二参考讯号VREF2,而在一输出端产生一第二讯号V2。第二讯号V2耦接与非门320的输入端。与非门320依据第二讯号V2在输出端产生重置讯号VRESET。当输入讯号VINAC小于第二参考讯号VREF2时,则重置讯号VRESET为高准位,以驱动延迟电路40计数。第二电压比较器315用于依据取样讯号VSP与第二参考讯号VREF2产生重置讯号VRESET。当高电压讯号VHV的振幅小于第二参考讯号VREF2时,重置讯号VRESET则驱动延迟电路40计数。此外,本实施例的其余电路相同于图2的实施例的电路,因此,在此不再赘述。
若电源VAC被关机于电源VAC的负半波的峰值时,由于电源VAC的负半波被整流为一低直流电压,因而高电压讯号VHV的振幅将持续为低直流电压于一段很长的时间。此时,高电压讯号VHV的振幅小于第二参考讯号VREF2,且侦测电路20依据高电压讯号VHV产生取样讯号VSP。取样讯号VSP持续小于第二参考讯号VREF2。因此,输入讯号VINAC一直小于第二参考讯号VREF2,且延迟电路40将藉由脉波讯号VPULSE进行计数周期T3。于计数到周期T3后,第二正反器420的输出端Q的放电讯号VDIS将为高准位,以导通第四晶体管M4而放电电磁干扰滤波器的X电容C1与C2的储存电压。于计数到周期T3后,第二正反器420的输出端QN的导通讯号VON将为低准位,以截止脉波宽度调变电路。同时,供应电压VDD会被下拉至低电压拴锁(UVLO)。
依据上述描述,当取样讯号VSP持续小于第二参考讯号VREF2且超过周期T3时,放电讯号VDIS依据重置讯号VRESET而为高准位,以驱动侦测电路20。放电讯号VDIS驱动侦测电路20以放电电磁干扰滤波器的X电容C1与C2的储存电压,并下拉供应电压VDD。因此,当取样讯号VSP持续小于第二参考讯号VREF2超过周期T3时,重置讯号VRESET用以放电电磁干扰滤波器的X电容C1与C2的储存电压,并下拉供应电压VDD。
请参阅图6,其是本发明的另一较佳实施例的电源VAC与高电压讯号VHV的波形图。如图所示,若电源VAC被关机于电源VAC的正半波的峰值时,经由半波整流产生的高电压讯号VHV的振幅将持续为高直流电压于一段很长的时间。此时,高电压讯号VHV的振幅大于第一参考讯号VREF1,且侦测电路20依据高电压讯号VHV产生取样讯号VSP。取样讯号VSP持续大于第一参考讯号VREF1。因此,输入讯号VINAC一直大于第一参考讯号VREF1。当输入讯号VINAC大于第一参考讯号VREF1时,第一电压比较器310产生第一讯号V1而产生重置讯号VRESET,以驱动延迟电路40计数。延迟电路40将藉由脉波讯号VPULSE进行计数周期T3。于周期T3之后,第二正反器420的放电讯号VDIS为高准位,以导通第四晶体管M4而放电电磁干扰滤波器的X电容C1与C2的储存电压。于周期T3之后,第二正反器420的导通讯号VON为低准位,以截止脉波宽度调变电路。同时,供应电压VDD会被下拉至低电压拴锁。
综上所述,仅为本发明的较佳实施例而已,并非用来限定本发明实施的范围,凡依本发明权利要求范围所述的形状、构造、特征及精神所为的均等变化与修饰,均应包括于本发明的权利要求范围内。
Claims (9)
1.一种对电源供应器的电磁干扰滤波器放电的启动电路,其特征在于,其包含:
一整流器,耦接一电源以整流该电源而产生一高电压讯号;
一侦测电路,耦接该电磁干扰滤波器的一X电容并依据该高电压讯号产生一取样讯号,而侦测该电源;
一取样电路,耦接该侦测电路,而依据该取样讯号产生一重置讯号;以及
一延迟电路,耦接该取样电路,而依据该重置讯号产生一放电讯号;
其中,当该取样讯号持续大于或小于一参考讯号超过一周期时,该放电讯号用以驱使该侦测电路放电该电磁干扰滤波器的该X电容的一储存电压。
2.如权利要求1所述的对电源供应器的电磁干扰滤波器放电的启动电路,其特征在于,其中该侦测电路包含:
一高电压开关,耦接该高电压讯号,而产生该取样讯号,并耦接该储存电压;以及
一放电晶体管,耦接该高电压开关,而依据该放电讯号放电该储存电压。
3.如权利要求2所述的对电源供应器的电磁干扰滤波器放电的启动电路,其特征在于,其中该侦测电路更包含:
一充电晶体管,耦接该高电压开关,而充电一供应电压;
一比较器,比较该供应电压与一门坎讯号,而产生一切换讯号;以及
一切换电路,耦接该充电晶体管,而依据该切换讯号切换该充电晶体管;
其中,该供应电压耦接该放电晶体管,该放电晶体管依据该放电讯号下拉该供应电压至一低电压拴锁。
4.如权利要求1所述的对电源供应器的电磁干扰滤波器放电的启动电路,其特征在于,其中该整流器为一全波整流器或一半波整流器。
5.如权利要求1所述的对电源供应器的电磁干扰滤波器放电的启动电路,其特征在于,其中该取样电路包含一电压比较器,其依据该取样讯号与该参考讯号产生该重置讯号,当该取样讯号持续大于或小于该参考讯号且超过该周期时,该延迟电路依据该重置讯号产生该放电讯号。
6.如权利要求5所述的对电源供应器的电磁干扰滤波器放电的启动电路,其特征在于,其中该取样电路更包含一晶体管,其接收该取样讯号,并依据一频率讯号产生一输入讯号,该电压比较器比较该输入讯号与该参考讯号,而产生该重置讯号。
7.如权利要求1所述的对电源供应器的电磁干扰滤波器放电的启动电路,其特征在于,其中该取样电路更包含:
一第一电压比较器,依据该取样讯号与另一参考讯号产生该重置讯号;以及
一第二电压比较器,依据该取样讯号与该参考讯号产生该重置讯号;
其中,当该取样讯号持续大于该另一参考讯号超过该周期,或该取样讯号持续小于该参考讯号超过该周期时,该延迟电路依据该重置讯号产生该放电讯号。
8.如权利要求1所述的对电源供应器的电磁干扰滤波器放电的启动电路,其特征在于,其中该延迟电路包含至少一正反器,其接收一脉波讯号与该重置讯号而计数该周期,以产生该放电讯号。
9.如权利要求1所述的对电源供应器的电磁干扰滤波器放电的启动电路,其特征在于,其中该延迟电路更依据该重置讯号产生一导通讯号,而导通一脉波宽度调变电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110056908.0A CN102684453B (zh) | 2011-03-07 | 2011-03-07 | 对电源供应器的电磁干扰滤波器放电的启动电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110056908.0A CN102684453B (zh) | 2011-03-07 | 2011-03-07 | 对电源供应器的电磁干扰滤波器放电的启动电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102684453A CN102684453A (zh) | 2012-09-19 |
CN102684453B true CN102684453B (zh) | 2015-08-19 |
Family
ID=46815957
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110056908.0A Active CN102684453B (zh) | 2011-03-07 | 2011-03-07 | 对电源供应器的电磁干扰滤波器放电的启动电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102684453B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103914015B (zh) * | 2014-03-21 | 2016-08-17 | 航天科技控股集团股份有限公司 | 汽车电子设备的电源模块的单稳态控制信号输出抗干扰装置及抗干扰方法 |
CN105119476B (zh) * | 2015-09-17 | 2018-01-02 | 矽力杰半导体技术(杭州)有限公司 | 一种应用于开关电源中的x电容放电控制电路 |
US11799310B2 (en) * | 2021-01-04 | 2023-10-24 | Joulwatt Technology Co., Ltd. | X-capacitor discharge method, X-capacitor discharge circuit and switched-mode power supply |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6906934B2 (en) * | 2003-09-04 | 2005-06-14 | System General Corp. | Integrated start-up circuit with reduced power consumption |
CN101714831A (zh) * | 2009-06-03 | 2010-05-26 | 崇贸科技股份有限公司 | 放电电磁干扰滤波器的启动电路用于电源供应器的省电 |
CN101814823A (zh) * | 2010-04-28 | 2010-08-25 | 福建捷联电子有限公司 | 一种利用电路启动电阻作为泄放电阻的低功耗电路 |
CN101873073A (zh) * | 2009-04-21 | 2010-10-27 | 冠捷投资有限公司 | 交流至直流转换器 |
-
2011
- 2011-03-07 CN CN201110056908.0A patent/CN102684453B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6906934B2 (en) * | 2003-09-04 | 2005-06-14 | System General Corp. | Integrated start-up circuit with reduced power consumption |
CN101873073A (zh) * | 2009-04-21 | 2010-10-27 | 冠捷投资有限公司 | 交流至直流转换器 |
CN101714831A (zh) * | 2009-06-03 | 2010-05-26 | 崇贸科技股份有限公司 | 放电电磁干扰滤波器的启动电路用于电源供应器的省电 |
CN101814823A (zh) * | 2010-04-28 | 2010-08-25 | 福建捷联电子有限公司 | 一种利用电路启动电阻作为泄放电阻的低功耗电路 |
Also Published As
Publication number | Publication date |
---|---|
CN102684453A (zh) | 2012-09-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101714831B (zh) | 一种为电磁干扰滤波器放电的启动电路 | |
US8471626B2 (en) | Start-up circuit to discharge EMI filter of power supplies | |
CN105529799B (zh) | 基于次级控制的充电系统及其次级控制装置 | |
CN103208934B (zh) | 一种脉冲宽度调制开关电源控制器及开关电源 | |
CN103219877B (zh) | 一种电容放电电路及变换器 | |
CN102457180B (zh) | 使电源的输入滤波器的电容器放电的装置和方法及电源 | |
CN202435294U (zh) | 一种脉冲宽度调制开关电源控制器及开关电源 | |
CN107317491B (zh) | 开关电源芯片及包括其的开关电源电路 | |
CN109963394A (zh) | 一种闪断开关检测电路和智能灯具 | |
CN103199690B (zh) | 应用于反激式电源的x电容放电控制装置 | |
CN203278655U (zh) | 控制电路及开关电源 | |
CN102684453B (zh) | 对电源供应器的电磁干扰滤波器放电的启动电路 | |
CN204190611U (zh) | 一种储能元件断电自动放电电路 | |
CN101464720A (zh) | 电源供应器 | |
CN102299617A (zh) | 自动电压开关及其实现方法 | |
CN202075338U (zh) | 一种超低功耗交流电过零检测电路 | |
WO2017113943A1 (zh) | 一种实现小于0.1uw功耗待机电源电路 | |
CN105634252B (zh) | 开关电源的控制电路 | |
CN209267438U (zh) | 一种带启动控制的隔离直流开关电源 | |
CN208352968U (zh) | 一种pfc过压保护电路及装置 | |
CN208094258U (zh) | 一种用于修正波逆变器输出能量回馈电路 | |
CN110445404B (zh) | 改善动态性能的开关电源控制电路及方法和开关电源系统 | |
CN104767408A (zh) | 交直流转换开关电源 | |
CN209419478U (zh) | 低待机功耗电路及电源开关系统 | |
CN104184314B (zh) | 一种储能元件断电自动放电电路及其放电方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |