CN102611399B - 运算放大器装置 - Google Patents

运算放大器装置 Download PDF

Info

Publication number
CN102611399B
CN102611399B CN201110027298.1A CN201110027298A CN102611399B CN 102611399 B CN102611399 B CN 102611399B CN 201110027298 A CN201110027298 A CN 201110027298A CN 102611399 B CN102611399 B CN 102611399B
Authority
CN
China
Prior art keywords
transmission
operational amplifier
coupled
switch module
control end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201110027298.1A
Other languages
English (en)
Other versions
CN102611399A (zh
Inventor
黄如琳
陈鹏宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Novatek Microelectronics Corp
Original Assignee
Novatek Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Novatek Microelectronics Corp filed Critical Novatek Microelectronics Corp
Priority to CN201110027298.1A priority Critical patent/CN102611399B/zh
Publication of CN102611399A publication Critical patent/CN102611399A/zh
Application granted granted Critical
Publication of CN102611399B publication Critical patent/CN102611399B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Amplifiers (AREA)

Abstract

本发明公开一种运算放大器装置,包括有一运算放大器,包括有一输出级,该输出级具有第一信号输入端与一信号输出端,该输出级在该信号输出端输出一输出电压;一第一传输闸,其耦接在该信号输出端与一传输输出端之间,并且具有一第一传输控制端;以及一第一开关模块,用于控制该第一信号输入端与该第一传输控制端之间的电性连接。在一第一传输期间,该第一开关模块控制该第一传输控制端耦接在该第一信号输入端,藉以使该第一传输闸导通以传输该输出电压,并还可用作一米勒电容。

Description

运算放大器装置
技术领域
本发明涉及一种运算放大器装置,尤其涉及一种可利用传输闸进行电容补偿的运算放大器装置。
背景技术
一般来说,传输闸(Transmission Gate)由一N型金氧半(metal oxidesemiconductor,MOS)晶体管及一P型金氧半晶体管所组成。利用调整N型金氧半晶体管及P型金氧半晶体管的闸极电压,可控制传输闸的导通与关闭,进而决定是否将传输闸所接收的电压由一传输输出端输出至一外部负载,譬如将一运算放大器的输出电压传输至外部负载。
举例来说,请参考图1A,图1A为一公知运算放大器装置10的示意图。如图1A所示,运算放大器装置10包括有一运算放大器102及一传输闸104。运算放大器102包括有一输入级106、一增益级108以及一输出级110,而传输闸104包括有一N型金氧半晶体管MN0及一P型金氧半晶体管MP0。简单来说,当输入级106的一正信号输入端PSIi的一输入电压Vi的准位变换时,增益级108会对米勒电容Cc1及Cc2进行充电或放电,以抬升或降低输出级110的一正信号输入端PSIo的一电压VPI及一负信号输入端NSIo的一电压VNI,并进一步改变输出级110的信号输出端SO所输出的一输出电压Vo的准位。此外,由于输出级110的一信号输出端SO与输入级106的一负信号输入端NSIi耦接形成一负回授回路,因此输出电压Vo的准位可维持等于输入电压Vi的准位。此外,可分别利用调整耦接在N型金氧半晶体管MN0及P型金氧半晶体管MP0的传输控制端TCN0、TCP0(譬如为闸极)的传输控制信号SN及SP,进一步控制耦接在信号输出端SO与一传输输出端TO之间的传输闸104的导通与关闭,进而决定传输闸104是否将所接收的输出电压Vo,传送至输出端TO以提供一输出电压Vout至一外部负载。
详细来说,请参考图1B,图1B为图1A中输出级110的详细示意图。如图1B所示,输出级110还包括有一N型金氧半晶体管MN1及一P型金氧半晶体管MP1。当输入电压Vi转为高准位时,增益级108会对米勒电容Cc1及Cc2进行放电以降低电压VPI及VNI,以导通P型金氧半晶体管MP1并关闭N型金氧半晶体管MN1,使得一系统电压VDD对输出电压Vo充电,进而将输出电压Vo抬升至输入电压Vi的高准位。反之,当输入电压Vi转为低准位时,增益级108会对米勒电容Cc1及Cc2进行充电以抬升电压VPI及VNI,以导通N型金氧半晶体管MN1并关闭P型金氧半晶体管MP1,使得一接地端对输出电压Vo放电,进而将输出电压Vo降低至输入电压Vi的低准位。
另一方面,请参考图1C,图1C为图1A中输入电压Vi、输出电压Vo、Vout以及传输控制信号SN及SP的示意图。如图1C所示,在一充电期间T1中,输入电压Vi为高准位,传输控制信号SN及SP分别为低准位及高准位,因此传输闸104的晶体管MN0及MP0都关闭,结果传输输出端的输出电压Vout为低准位(譬如为0)。此外,由于此时输入电压Vi为高准位,因此增益级108会如上述对米勒电容Cc1及Cc2进行放电以将输出电压Vo抬升至输入电压Vi的高准位。接着,在一正极性电压传输期间T2中,传输控制信号SN及SP分别转换为高准位及低准位,因此传输闸104的晶体管MN0及MP0都导通,传输输出端TO的输出电压Vout会因接收高准位的输出电压Vo而抬升,而输出电压Vo则会因与输出电压Vout进行电荷共享(charge sharing)而降低。然而由于负回授,因此增益级108会再对米勒电容Cc1及Cc2进行放电以将输出电压Vo抬升至输入电压Vi的高准位,连带传输输出端TO的输出电压Vout也会抬升至输入电压Vi的高准位。依此类推,在放电期间T3与负极性电压传输期间T4中输入电压Vi为低准位的操作与上述相反,在此不再赘述。
然而,在公知技术中往往借由增大米勒电容以增加运算放大器的稳定度,但此做法会使得运算放大器内部对米勒电容充电或放电的时间增加,亦即需较多的时间才能将输出电压Vo降低或抬升至输入电压Vi的准位。结果,若传输闸在米勒电容尚未完全充电或放电时开启,运算放大器输出级就无法完全开启,导致输出电压Vo尚未到达输入电压Vi的准位,亦即对负载充电或放电速度变慢。有鉴于此,公知技术实有必要进行改进,以在不增加充电或放电的时间的情形下,增加运算放大器的稳定度。
发明内容
因此,本发明的主要目的之一即在于提供一种运算放大器装置,其可利用传输闸进行电容补偿,因而可使用较小的米勒电容或甚至不使用米勒电容。
在一实施例中,公开一种运算放大器装置。该运算放大器装置包括有一运算放大器,包括有一输出级,该输出级具有一第一信号输入端与一信号输出端,该输出级在该信号输出端输出一输出电压;一第一传输闸,其耦接在该信号输出端与一传输输出端之间,并且具有一第一传输控制端;以及一第一开关模块,用于控制该第一信号输入端与该第一传输控制端之间的电性连接;其中,在一第一传输期间,该第一开关模块控制该第一传输控制端耦接在该第一信号输入端,藉以使该第一传输闸导通以传输该输出电压。
在另一实施例中,还公开一种运算放大器装置。该运算放大器装置包括有一运算放大器,包括有一输出级,该输出级具有多个信号输入端与一信号输出端,该信号输出端用来输出一输出电压;多个传输闸,并联耦接在该信号输出端与一传输输出端之间,并分别具有多个传输控制端当中的一者;以及多个开关模块,当中每一者用于控制该信号输入端与该多个传输控制端当中的一对应者之间的电性连接;其中,在一传输期间内,该多个开关模块当中至少一者控制所对应的该至少一信号输入端电性分别连接至所对应的该至少一传输控制端,以使所对应的该至少一传输闸导通。
在更另一实施例中,还公开一种运算放大器装置。该运算放大器装置包括有一运算放大器,包括一输出级,其用于输出一输出电压;一传输闸,其耦接至该输出级以接收该输出电压;以及一开关模块,用于控制该传输闸与该输出级的电性连接;其中,在一传输期间,该开关模块控制该传输闸导通以传送该输出电压,并作为一米勒电容以补偿该输出电压。
在此配合下列图示、实施例的详细说明及权利要求书,将上述及本发明的其它目的与优点详述于后。
附图说明
图1A为一公知运算放大器装置的示意图。
图1B为图1A中一输出级的详细示意图。
图1C为图1A中一输入电压、输出电压以及传输控制信号的示意图。
图2A为一实施例中一运算放大器装置的方块架构图。
图2B为图2A及图1A中一输入电压、输出电压、传输控制信号以及开关的信号的示意图。
其中,附图标记说明如下:
10、20                         运算放大器装置
102、202                       运算放大器
104、204、206                  传输闸
106                            输入级
108                            增益级
110                            输出级
208、210                       开关模块
MN0、MP0、MN1、MP1、MN0′、MP0 晶体管
SO                             信号输出端
NSIi、NSIo                     负信号输入端
PSIo、PSIo                        正信号输入端
Vo、Vout、Vo′、Vout′            输出电压
Cc1、Cc2、Cc1′、Cc2′            米勒电容
VNI、VPI                          电压
TCN0、TCP0、TCN0′、TCP0′        传输控制端
SN、SP                            传输控制信号
TO                                传输输出端
T1~T4、T1′~T4′                期间
SW1、SW2                          控制开关
SW3、SW4                          耦合开关
具体实施方式
请参考图2A,图2A为一实施例中一运算放大器装置20的方块架构图。运算放大器装置20包括有一运算放大器202、传输闸204、206以及开关模块208、210。运算放大器装置20与运算放大器装置10部分相似,因此作用与结构相似的组件与信号以相同符号表示。传输闸204与传输闸206譬如分别可实施为一N型晶体管MN0′与一P型晶体管MP0′,且其闸极分别可作为传输控制端TCN0与TCP0。运算放大器装置20与运算放大器装置10的主要差异在于,运算放大器装置20增加开关模块208、210,其可分别设置在负信号输入端NSIo与传输闸204之间以及正信号输入端PSIo与传输闸206之间,分别用于控制负信号输入端NSIo与传输控制端TCN0′之间的电性连接以及正信号输入端PSIo与传输控制端TCP0′之间的电性连接。以下将说明,开关模块208、210可适当地进行切换,以使在传输期间内,传输闸204、206分别不仅可传输输出电压Vo′,且还可用作米勒电容,从而增加传输速度与节省芯片面积。
详细言之,在正极性电压传输期间,亦即输入电压Vi及一输出电压Vo′为正极性时,开关模块208可控制传输闸204的传输控制端TCN0′耦接在负信号输入端NSIo。由于输出电压Vo′维持等于正极性的输入电压Vi时,电压VNI会接近系统电压VDD,因此传输闸204会导通而传送输出电压Vo′。在此同时,由于传输闸204的传输控制端TCN0′耦接在负信号输入端NSIo且另一端耦接在信号输出端SO,因此还可用作一米勒电容。易言之,在正极性电压传输期间,传输闸204可同时提供电压传输与补偿电容的双重功能。
相似地,在负极性电压传输期间,亦即输入电压Vi及输出电压Vo′为负极性时,开关模块210可控制传输闸206的传输控制端TCP0′耦接在正信号输入端PSIo。由于输出电压Vo′维持等于输入电压Vi时电压VPI会接近接地准位,因此传输闸206会导通而传送输出电压Vo′。在此同时,由于传输闸204的传输控制端TCN0′耦接在负信号输入端NSIo且另一端耦接在信号输出端SO,因此还可用作一米勒电容。在负极性电压传输期间,传输闸206可同时提供电压传输与补偿电容功能。
结果,由于传输闸204、206可分别在正极性电压及负极性电压传输期间做为米勒电容,以增加运算放大器202的稳定性,因此相较在公知技术中运算放大器102的米勒电容Cc1及Cc2,运算放大器202可设置电容值较小的米勒电容Cc1′及Cc2′或甚至不包括米勒电容Cc1′及Cc2′,进而降低芯片面积。再者,由于可缩减甚至移除米勒电容Cc1′及Cc2′,在充电/放电期间以及传输期间,可进一步增加充电或放电速度,或是降低运算放大器202功率消耗达到相同充电或放电速度。
图2A也显示一实施例中开关模块208的一细部结构。在此实施例中,开关模块208可包括一耦合开关SW3耦接在负信号输入端NSIo与控制传输控制端TCN0′之间,以控制传输控制端TCN0′与负信号输入端NSIo的电性连结。此外,开关模块208还可包括一控制开关SW1耦接在传输控制端TCN0′与传输控制信号SN之间,以控制传输控制端TCN0′与传输控制信号SN之间的电性连接。相似地,开关模块210可包括一耦合开关SW4耦接在正信号输入端PSIo与控制传输控制端TCP0′之间,以控制传输控制端TCP0′与正信号输入端PSIo的电性连结。此外,开关模块210还可包括一控制开关SW2耦接在传输控制端TCP0′与传输控制信号SP之间,以控制传输控制端TCP0′与传输控制信号SP之间的电性连接。
请参考图2B,图2B为图2A及图1A中输入电压Vi、输出电压Vo、Vo′、Vout、Vout′、传输控制信号SN及SP以及开关SW1~SW4的信号的示意图,用以说明图2A的开关模块208的操作原理。须注意,在第2B中,用于对控制开关SW1、SW2与耦合开关SW3、SW4进行控制的切换信号(未显示),同样以SW1、SW2与SW3、SW4来表示。
如图2B所示,在一充电期间T1′中,输入电压Vi为高准位,因此增益级108会将输出电压Vo′充电至输入电压Vi的高准位。此外,控制开关SW1、SW2的切换信号都设定高准位,而耦合开关SW3、SW4的切换信号都设定低准位。在切换信号如此设定下,传输控制端TCN0′及传输控制端TCP0′分别耦接至低准位及高准位的传输控制信号SN及SP,造成传输闸204、206(亦即晶体管MN0′及MP0′)都关闭,因此传输输出端的输出电压Vout′为低准位(譬如为0)。须注意,由于运算放大器202包括电容值较小的米勒电容Cc1′及Cc2′或甚至不包括米勒电容Cc1′及Cc2′,因此增益级108对输出电压Vo′充电较快。
接着,在正极性电压传输期间T2′中,输出电压Vo′维持为高准位,然而传输控制信号SN及SP分别可转换为高准位与低准位。此外,控制开关SW1及耦合开关SW3的切换信号分别设定为低准位及高准位,使得传输控制端TCN0′耦接至负信号输入端NSIo而不耦接至高准位的传输控制信号SN。由于输出电压Vo′维持在输入电压Vi,所以电压VNI接近系统电压VDD,传输闸204因此导通。导通的传输闸204不仅可传送输出电压Vo′,且还可用作米勒电容以增加输出电压Vout′的稳定性。另一方面,控制开关SW2及耦合开关SW4的切换信号分别设定为高准位及低准位,使得传输控制端TCP0′耦接至具有低准位的传输控制信号SP而不耦接至正信号输入端PSIo,因此传输闸206也导通以传输输出电压Vo′。在传输闸204与206都导通的情况下,传输输出端TO的输出电压Vout′会因接收高准位的输出电压Vo′而充电,而输出电压Vo′则会因与输出电压Vout′进行电荷共享(charge sharing)而降低。接下来,负回授进行,因此增益级108会再将输出电压Vo′充电至输入电压Vi的高准位,连带输出电压Vout′也会充电至输入电压Vi的高准位。须注意,由于运算放大器202包括电容值较小的米勒电容Cc1′及Cc2′或甚至不包括米勒电容Cc1′及Cc2′,因此对输出电压Vo′、Vout′充电也较快(即可对外部负载较快充电)。
相似地,在放电期间T3′中,输入电压Vi转为低准位,因此增益级108会将输出电压Vo′放电至输入电压Vi的低准位。此外,传输控制信号SN及SP分别可转换为低准位与高准位。控制开关SW1、SW2的切换信号可都设定为高准位,而耦合开关SW3、SW4的切换信号则都可设定为低准位,使得传输控制端TCN0′及传输控制端TCP0′分别耦接至低准位及高准位的传输控制信号SN及SP,造成传输闸204、206的晶体管MN0′及MP0′都关闭,因此传输输出端的输出电压Vout′往低准位(譬如0)下降。须注意,由于运算放大器202包括电容值较小的米勒电容Cc1′及Cc2′或甚至不包括米勒电容Cc1′及Cc2′,因此对输出电压Vo′放电较快。
接着,在负极性电压传输期间T4′中,输入电压Vi维持为低准位,然而传输控制信号SN及SP分别可转换为低准位与高准位。此外,控制开关SW1及耦合开关SW3分别可设定为高准位及低准位,使得传输控制端TCN0′耦接至具有高准位的传输控制信号SN而不耦接至负信号输入端NSIo,因此可造成传输闸204导通以传送输出电压Vo′。另一方面,控制开关SW2及耦合开关SW4分别可设定为低准位及高准位,使得传输控制端TCP0′耦接至正信号输入端PSIo而不耦接至传输控制信号SP。由于输出电压Vo′维持等于输入电压Vi所以电压VPI接近接地准位,造成传输闸206导通。导通的传输闸206不仅可传送输出电压Vo′,且还可用作米勒电容以增加输出电压Vout′的稳定性。在传输闸204与206都导通的情况下,传输输出端TO的输出电压Vout′会因接收低准位的输出电压Vo′而放电,而输出电压Vo′则会因与输出电压Vout′进行电荷共享而抬升。接下来进行负回授,因此增益级108会再将输出电压Vo′放电至输入电压Vi的低准位,连带输出电压Vout′也会放电至输入电压Vi的低准位。须注意,由于运算放大器202包括电容值较小的米勒电容Cc1′及Cc2′或甚至不包括米勒电容Cc1′及Cc2′,因此对输出电压Vo′、Vout′放电也较快(即可对外部负载较快放电)。
综合以上,由于在正极性电压传输期间T1’开关模块208可用于耦接负信号输入端NSIo与传输闸204的传输控制端TCN0′,因此高准位的电压VNI可导致传输闸204导通,结果传输闸204不仅可传送输出电压Vo′且还可用作米勒电容。类似地,在负极性电压传输期间T3’,开关模块208可用于耦接正信号输入端PSIo与传输控制端TCP0′,因此低准位的电压VPI可导致传输闸206导通,结果传输闸204不仅可传送输出电压Vo′且还可用作米勒电容。在传输闸204与传输闸206可充当米勒电容下,运算放大器202仅需另外设置电容值较小的米勒电容Cc1′及Cc2′或甚至不需另外设置任何米勒电容Cc1′及Cc2′。结果,芯片面积可减少、充电或放电速度可增加,或是运算放大器102功率消耗降低但达到相同充电或放电速度。
须注意,上述传输闸204及传输闸206分别以N型晶体管MN0′及P型晶体管MP0′来举例说明。此晶体管除了可为金氧半场效(MOSFET)晶体管外,也可为金属半导体场效晶体管(MESFET)等其它具有开关及电容特性的电子组件。此外,开关模块208以耦合开关SW3及控制开关SW1来分别控制传输控制端TCN0′与负信号输入端NSIo及传输控制信号SN的电性连接,而开关模块210以耦合开关SW4及控制开关SW2来分别控制传输控制端TCP0′与正信号输入端PSIo及传输控制信号SN的电性连接。然而,实际上也可采用其它配置,只要能在正极性电压传输期间将传输控制端TCN0′耦接负信号输入端NSIo,或还控制传输控制端TCN0不耦接在传输控制信号SN,而在负极性电压传输期间将传输控制端TCP0′耦接正信号输入端NSIo或还控制传输控制端TCP0不耦接在传输控制信号SP即可。
除此之外,在图2A中运算放大器装置20同时包括开关模块208、210,用以分别在正极性电压传输期间及负极性电压传输期间将传输闸204及传输闸206分别用作米勒电容。实际上,运算放大器装置20也可仅包括开关模块208、210当中一者,以仅在正极性电压传输期间将传输闸204用作米勒电容,或仅在负极性电压传输期间将传输闸206分别用作米勒电容。换句话说,开关模块的数量并不限在两个而可仅为一个。而在其它具有还多输入与输出的运算放大器装置中,可设置还多的开关模块。
举例来说,运算放大器装置20也可包括具有多个信号输入端的运算放大器202及相对应多个传输闸与多个开关模块,因此在一传输期间内,该多个开关模块当中至少一者控制所对应的该至少一信号输入端电性分别连接至所对应的该至少一传输控制端,以使所对应的该至少一传输闸导通,使得该至少一传输控制端可传送输出电压Vo′并同时用作米勒电容。此外,该多个开关模块当中的还至少一开关模块则控制所对应的还至少一传输控制端分别耦接至至少一传输控制信号,藉以使所对应的还至少一传输闸导通,使得该还至少一传输闸仅用可传送输出电压Vo′。
综上所述,在公知技术中往往增大米勒电容以增加运算放大器的稳定度,但却会增加运算放大器内部对米勒电容充电或放电的时间,且运算放大器输出级可能无法完全开启,而造成对负载充电或放电速度变慢。相较之下,上述实施例在信号输入端与传输闸之间增加开关模块,以在传输期间控制传输闸导通,并同时将传输闸用作米勒电容,因此运算放大器可包括电容值较小的米勒电容或甚至不包括米勒电容,进而降低芯片面积且增加充电或放电速度,或降低运算放大器功率消耗达到相同充电或放电速度。
以上所述仅为本发明的优选实施例,凡依本发明权利要求所做的均等变化与修饰,皆应属本发明的涵盖范围。

Claims (19)

1.一种运算放大器装置,其特征在于,包括有:
一运算放大器,包括有一输出级,该输出级具有一第一信号输入端与一信号输出端,该输出级在该信号输出端输出一输出电压;
一第一传输闸,其耦接在该信号输出端与一传输输出端之间,并且具有一第一传输控制端;以及
一第一开关模块,用于控制该第一信号输入端与该第一传输控制端之间的电性连接;
其中,在一第一传输期间,该第一开关模块控制该第一传输控制端耦接在该第一信号输入端,藉以使该第一传输闸导通以传输该输出电压。
2.如权利要求1所述运算放大器装置,其特征在于,在该第一传输期间,该第一传输闸还用作一米勒电容。
3.如权利要求1所述运算放大器装置,其特征在于,该第一开关模块还控制该第一传输控制端与一第一传输控制信号之间的电性连接。
4.如权利要求3所述运算放大器装置,其特征在于,在该第一传输期间,该第一开关模块还控制该第一传输控制端不耦接至该第一传输控制信号。
5.如权利要求1所述运算放大器装置,其特征在于,该第一开关模块包括一第一耦合开关,其耦接在该第一信号输入端与该第一传输控制端之间。
6.如权利要求5所述运算放大器装置,其特征在于,该第一开关模块还包括一第一控制开关,其耦接在该第一传输控制端与一第一传输控制信号之间。
7.如权利要求1所述运算放大器装置,其特征在于,还包括:
一第二传输闸,其耦接在该信号输出端与该传输输出端之间,并且具有一第二传输控制端;以及
一第二开关模块,用于控制该运算放大器的一第二信号输入端与该第二传输控制端之间的电性连接。
8.如权利要求7所述运算放大器装置,其特征在于,在该第一传输期间内,该第二开关模块控制该第二信号输入端不电性连接至该第二传输控制端。
9.如权利要求8所述运算放大器装置,其特征在于,该第二开关模块还控制该第二传输控制端与一第二传输控制信号之间的电性连接。
10.如权利要求9所述运算放大器装置,其特征在于,在该第一传输期间,该第二开关模块控制该第二传输控制端耦接至该第二传输控制信号,其中该第二传输控制信号控制该第二传输闸导通。
11.如权利要求7所述运算放大器装置,其特征在于,该第二开关模块包括一第二耦合开关,其耦接在该第二信号输入端与该第二传输控制端之间。
12.如权利要求11所述运算放大器装置,其特征在于,该第二开关模块还包括一第二控制开关,其耦接在该第二传输控制端与一第二传输控制信号之间。
13.如权利要求7所述运算放大器装置,其特征在于,在一第二传输期间,该输出电压的准位与该第一传输期间内的准位不同,该第一开关模块控制该第一传输控制端不耦接在该第一信号输入端,该第二开关模块控制该第二传输控制端耦接在该第二信号输入端,藉以使该第二传输闸导通。
14.如权利要求13所述运算放大器装置,其特征在于,在该第二传输期间,该第一开关模块控制该第一传输控制端耦接至一第一传输控制信号,其中该第一传输控制信号控制该第一传输闸导通,以及该第二开关模块控制该第二传输控制端不耦接至一第二传输控制信号。
15.如权利要求7所述运算放大器装置,其特征在于,该第一与第二传输闸分别包括一第一型晶体管与一第二型晶体管,每一者耦接在该传输输入端与该传输输出端之间,并具有一闸极作为该第一与第二传输控制端当中的一者。
16.一种运算放大器装置,其特征在于,包括有:
一运算放大器,包括有一输出级,该输出级具有多个信号输入端与一信号输出端,该信号输出端用来输出一输出电压;
多个传输闸,并联耦接在该信号输出端与一传输输出端之间,并分别具有多个传输控制端当中的一者;以及
多个开关模块,当中每一者用于控制该信号输入端与该多个传输控制端当中的一对应者之间的电性连接;
其中,在一传输期间内,该多个开关模块当中至少一者控制所对应的该至少一信号输入端电性分别连接至所对应的该至少一传输控制端,以使所对应的该至少一传输闸导通。
17.如权利要求16所述运算放大器装置,其特征在于,在该传输期间,该多个开关模块当中的还至少一开关模块还控制所对应的还至少一传输控制端分别耦接至至少一传输控制信号,藉以使所对应的还至少一传输闸导通。
18.一种运算放大器装置,其特征在于,包括有:
一运算放大器,包括一输出级,其用于输出一输出电压;
一传输闸,其耦接至该输出级以接收该输出电压;以及
一开关模块,用于控制该传输闸与该输出级的电性连接;
其中,在一传输期间,该开关模块控制该传输闸导通以传送该输出电压,并作为一米勒电容以补偿该输出电压。
19.如权利要求18所述运算放大器装置,其特征在于,该传输闸的一端耦接至该输出级的一信号输出端以接收该输出电压,以及在该传输期间,该传输闸的另一端耦接至该输出级的一信号输入端。
CN201110027298.1A 2011-01-25 2011-01-25 运算放大器装置 Active CN102611399B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201110027298.1A CN102611399B (zh) 2011-01-25 2011-01-25 运算放大器装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110027298.1A CN102611399B (zh) 2011-01-25 2011-01-25 运算放大器装置

Publications (2)

Publication Number Publication Date
CN102611399A CN102611399A (zh) 2012-07-25
CN102611399B true CN102611399B (zh) 2014-12-31

Family

ID=46528598

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110027298.1A Active CN102611399B (zh) 2011-01-25 2011-01-25 运算放大器装置

Country Status (1)

Country Link
CN (1) CN102611399B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10044327B2 (en) 2016-09-09 2018-08-07 Analog Devices Global Fast settling capacitive gain amplifier circuit
CN108768327B (zh) * 2018-05-30 2022-04-19 湖南国科微电子股份有限公司 运算放大器

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1194501A (zh) * 1996-10-02 1998-09-30 恩德莱斯和豪瑟尔股份有限公司 单片式mos-sc电路(其中的mos-sc为本领域公知术语)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101282108B (zh) * 2007-04-03 2010-04-07 联詠科技股份有限公司 低差动电压输出电路
TW200847110A (en) * 2007-05-23 2008-12-01 Faraday Tech Corp Output stage and related logic control method applied to source driver/chip
CN101546986B (zh) * 2008-03-24 2011-12-14 奇景光电股份有限公司 可改善回转率的运算放大器
JP2010021911A (ja) * 2008-07-14 2010-01-28 Nec Electronics Corp 演算増幅器

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1194501A (zh) * 1996-10-02 1998-09-30 恩德莱斯和豪瑟尔股份有限公司 单片式mos-sc电路(其中的mos-sc为本领域公知术语)

Also Published As

Publication number Publication date
CN102611399A (zh) 2012-07-25

Similar Documents

Publication Publication Date Title
CN101562453B (zh) 一种模拟采样开关及模数转换器
EP2584697A2 (en) Digital-controlled power amplifier with bandpass filtering/transient waveform control
CN100430855C (zh) 恒压电源
US9680513B2 (en) Signal transceiver
CN106357269A (zh) 一种用于高速时间交织模数转换器中的输入缓冲器
WO2018224010A1 (zh) 电源转换电路、充电装置及系统
CN104158526A (zh) 一种提高mos管模拟开关线性度的方法及mos管模拟开关电路
CN104158244A (zh) 一阶恒流模式充电电路及恒流-恒压模式可切换充电电路
CN102611399B (zh) 运算放大器装置
CN101414487A (zh) 一种采样保持器及采样保持方法
CN101546986B (zh) 可改善回转率的运算放大器
CN109861656A (zh) 为高和低输出功率电平提供高效率功率放大器的方法和装置
CN1050720C (zh) 应用大功率放大器的通信设备
TWI469509B (zh) 運算放大器裝置
CN111865227A (zh) 一种薄膜晶体管集成的放大器
CN102291116B (zh) 翻转式采样保持电路
CN109314514B (zh) 数据接口、芯片和芯片系统
WO2005117268A1 (en) Direct charge transfer digital to analog converter having a single reference voltage
US11456734B2 (en) Comparator
CN107294409A (zh) 有源整流器
CN109314515A (zh) 数据接口、芯片和芯片系统
CN206249133U (zh) 一种功率放大器的功率控制电路
CN212752519U (zh) 一种基于无线通信的ip网络五方对讲系统
CN112787673B (zh) Sdm积分器
CN105490567B (zh) 固定导通时间切换式转换装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant