断路器二次接线循环检测系统及方法
技术领域
本发明涉及断路器二次接线循环检测系统及方法。
背景技术
断路器二次接线检测是针对断路器二次回路中元器件之间的接线、控制合,分,储能动作的接线以及辅助触点的接线等接线关系的检测。
针对二次接线检测,目前大多采用万用表来测量连接线之间的通断关系,虽然通过现有测试设备也能达到检测的目的,但是还存在缺陷:
一、通过现有测试设备智能检测固定常用的几种型号断路器的二次接线通断关系,检测很局限;
二、在检测过程中只检测断路器二次接线设置连通的点,其它不设置的点不做任何处理,检测不全面。
发明内容
为了解决现有的二次接线检测方式检测局限、检测不全面的技术问题,本发明提供一种断路器二次接线循环检测方法。
本发明的技术解决方案:
断路器二次接线循环检测系统,包括上位机、数据采集卡、第一可编程逻辑控制器FPGA1、多个施加电压电路、多个检测电压电路以及第二可编程逻辑控制器FPGA2,施加电压电路和检测电压电路的数量与节点数量相等;每个施加电压电路和检测电压电路均与待测断路器的一个节点in连接;
所述采集卡设置在上位机上,所述数据采集卡控制第一可编程逻辑控制器,所述第一可编程逻辑控制器控制多个施加电压电路的选通,
所述数据采集卡控制第二可编程逻辑控制器FPGA2,所述第二可编程逻辑控制器FPGA2控制多个检测电压电路的选通,所述多个检测电压电路输出结果通过第二可编程逻辑控制器上传给上位机。
上述第一可编程逻辑控制器FPGA1包括第一译码器,所述第一译码器用于接收数据采集卡发送的数字量(DO0-DO5)并译码成64路数字信号一对一的输入给施加电压电路。
上述第二可编程逻辑控制器FPGA2包括第二译码器和第三译码器,所述第二译码器用于接收数据采集卡发送的数字量(DO6-DO11)并译码成64路数字信号一对一的输入给检测电压电路,所述第三译码器用于对检测电压电路发送的检测结果进行译码输出数字量(DI0)并上传给上位机。
断路器二次接线循环检测方法,其特殊之处在于:包括以下步骤:
1】将待测断路器的节点依次编号为i1、i2、……in,n为自然数;
2】取i1作为施加电压节点,
3】第一可编程逻辑控制器FPGA1选择相应的施加电压电路给该节点施加电压;
4】第二可编程逻辑控制器FPGA2中的第二译码器依次检测所有节点是否带电:
若带电,则电压检测电路输出高电平给第二可编程逻辑控制器中的第三译码器,第三译码器译码输出“1”后上传给上位机;
若不带电,则电压检测电路输出低电平给第二可编程逻辑控制器中的第三译码器,第三译码器译码输出“1”后上传给上位机;
5】取i2作为施加电压节点,重复步骤3】和步骤4];
直至取in作为施加电压节点进行检测。
本发明所具有的优点:
1、本发明通过上位机控制可编程逻辑控制器,控制施加电压电路和电压检测电路,实现断路器就节点通断的自动检测,提高断路器的检测效率,避免了人为检测失误。
2、本发明通过上位机控制可编程逻辑控制器,控制施加电压电路和电压检测电路,实现断路器节点通断的全面检测,克服了现有的检测设备的局限性。
附图说明
图1为本发明的系统示意图;
图2为本发明的系统原理框图;
图3为本发明第一可编程逻辑控制器的结构示意图;
图4为本发明第二可编程逻辑控制器的结构示意图;
图5为本发明数据采集卡控制可编程逻辑控制器的示意图;
图6为本发明实施例检测的矩阵结果示意图;
图7为本发明一种实施例中断路器二次接线循环检测流程图;
图8为本发明施加电压电路图;
图9为本发明检测电压电路。
具体实施方式
断路器二次接线循环检测系统,包括上位机、数据采集卡、第一可编程逻辑控制器FPGA1、多个施加电压电路、多个检测电压电路以及第二可编程逻辑控制器FPGA2,待测断路器包括依次排列的i节点,最后一个节点定义为imax;其中i、imax均为自然数,施加电压电路和检测电压电路的数量与节点数量相等;
每个所述节点均与一个施加电压电路和一个检测电压电路连接,
所述采集卡设置在上位机上,所述数据采集卡控制第一可编程逻辑控制器,所述第一可编程逻辑控制器控制多个施加电压电路的选通,
所述数据采集卡控制第二可编程逻辑控制器FPGA2,所述第二可编程逻辑控制器FPGA2控制多个检测电压电路的选通,所述多个检测电压电路输出结果通过第二可编程逻辑控制器上传给上位机。
第一可编程逻辑控制器FPGA1包括第一译码器,所述第一译码器用于接收数据采集卡发送的数字量(DO0-DO5)并译码成64路数字信号一对一的输入给施加电压电路。
第二可编程逻辑控制器FPGA2包括第二译码器和第三译码器,所述第二译码器用于接收数据采集卡发送的数字量(DO6-DO11)并译码成64路数字信号一对一的输入给检测电压电路,所述第三译码器用于对检测电压电路发送的检测结果进行译码输出数字量(DI0)并上传给上位机。
断路器二次接线循环检测方法,包括以下步骤:
1】将待测断路器的节点依次编号为i1、i2、……in,n为自然数;
2】取i1作为施加电压节点,
3】第一可编程逻辑控制器FPGA1选择相应的施加电压电路给该节点施加电压;
4】第二可编程逻辑控制器FPGA2中的第二译码器依次检测所有节点是否带电:
若带电,则电压检测电路输出高电平给第二可编程逻辑控制器中的第三译码器,第三译码器译码输出“1”后上传给上位机;
若不带电,则电压检测电路输出低电平给第二可编程逻辑控制器中的第三译码器,第三译码器译码输出“0”后上传给上位机;
5】取i2作为施加电压节点,重复步骤3】和步骤4;
直至取in作为施加电压节点进行检测。
所有输出的“1”、“0”组成一个矩阵,如图6所示。
实施例
图1为整体设计的示意图,主要是针对断路器航空插头上的58个引脚相互之间做通与断的测试。
图2为整体设计原理示意图,通过计算机来进行数据分析和控制数据采集卡来驱动第一可编程逻辑控制器FPGA1,给航空插头1到58节点是否施加电压和选通,判断两点之间的通断关系。使用两片FPGA能够实现对1到64(实际用到58个节点)路节点电压的施加以及带电检测。系统通过上位机软件读写数据采集卡的I/O口,实现对FPGA的控制。经过FPGA1译码后选择相应的通道施加检测电压,经过FPGA2译码后检测所有节点的带电情况回读至上位机,上位机统计最终的检测结果。
使用数据采集卡控制FPGA;数字量输出DO0至DO5控制FPGA1,数字量输出DO6至DO11控制FPGA2,数字量输入读取是否带电信号。
六路输入信号经过第一可编程逻辑控制器FPGA1译码处理后能够分别选通1到64路节点施加电压。六路输入信号经过第二可编程逻辑控制器FPGA2译码处理后依次选通带电检测节点,进行该节点是否带电判断。
如图8所示,本发明的施加电压电路图,包括电源输入单元、光电隔离单元、驱动单元、输出单元输出后与被测节点连接。
如图9所示,本发明的检测电压电路图,包括光电隔离单元、输出单元输出后与第二可编程逻辑控制器FPGA2连接,光电隔离单元的输入点接被测节点。
如图7所示,为检测待测断路器接线关系的流程图,
1】选择施加电压节点N:
系统通过上位机读写数据采集卡,数据采集卡输出数字量(DO0-DO5)控制第一可编程逻辑控制器FPGA1,第一可编程逻辑控制器FPGA1译码数字量(DO0-DO5)输出64路数字信号选择相应的施加电压节点N,N=k,(k为自然数);
1.1】选择第一个节点为施加电压节点,即k=1;
2】施加电压:
与步骤1】所选择的施加电压节点N连接的施加电压电路给该节点施加电压;
3】选择检测电压节点,并检测该节点是否带电,数据采集卡输出数字量(DO6-DO11)控制第二可编程逻辑控制器FPGA2,第二可编程逻辑控制器FPGA2对数字量(DO6-DO11)进行译码后依次选通相应的检测节点M(其中M为自然数),M=j,(j为自然数,j小于等于imax),与检测节点M连接的电压检测电路检测施加电压节点N和检测节点M之间是否连通,M=j,(j为自然数,j小于等于imax)
3.1】检测节点j等于1,检测施加电压节点N和检测节点M之间是否连通,电压检测电路将检测结果发送给第二可编程逻辑控制器中的第三译码器,第三译码器将检测结果译码后上传给上位机,若为高电平,则输出“1”,若为低电平,则输出“0”;
3.2】检测节点j加一,检测施加电压节点N和检测节点M之间是否连通,电压检测电路将检测结果发送给第二可编程逻辑控制器中的第三译码器,第三译码器将检测结果译码后上传给上位机,若为高电平,则输出“1”,若为低电平,则输出“0”;
……
直至j等于imax,执行步骤4】;
4】k加一,执行步骤3】;
……
直至k=imax。
给节点1施加电压,通过第二可编程逻辑控制器FPGA2依次选通节点1到节点58,分别检测节点1和节点1、节点1和节点2……节点1和节点58的通断性;接着给节点2施加电压,依次选通节点1到节点58,检测节点2和节点1、节点2和节点2……节点2和节点58的通断性;……直到给节点58施加电压,依次选通节点1到节点58,检测节点58和节点1、节点58和节点2……节点58和节点58的通断性,所有节点的通断性生成一个58*58的矩阵,矩阵中0表示节点之间不连通,1表示节点之间连通。