CN102445797B - 显示面板及具有该显示面板的显示装置 - Google Patents
显示面板及具有该显示面板的显示装置 Download PDFInfo
- Publication number
- CN102445797B CN102445797B CN201110296388.0A CN201110296388A CN102445797B CN 102445797 B CN102445797 B CN 102445797B CN 201110296388 A CN201110296388 A CN 201110296388A CN 102445797 B CN102445797 B CN 102445797B
- Authority
- CN
- China
- Prior art keywords
- signal
- data wire
- holding wire
- line
- pixel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/13306—Circuit arrangements or driving methods for the control of single liquid crystal cells
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134363—Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136218—Shield electrodes
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/40—Arrangements for improving the aperture ratio
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0434—Flat panel display in which a field is applied parallel to the display plane
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Geometry (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明提供了一种显示面板及一种具有该显示面板的显示装置。所述显示面板包括具有多个像素的第一基底、面对第一基底的第二基底及设置在第一基底和第二基底之间的液晶层。每个像素包括:数据线;栅极线,与数据线绝缘;第一信号线,与数据线绝缘;第二信号线,与数据线绝缘;开关装置,连接到数据线和栅极线;第一像素电极,连接到开关装置;第二像素电极,连接到第一信号线或第二信号线。显示面板根据在第一像素电极和第二像素电极之间产生的电场显示图像。
Description
本申请要求于2010年10月4日提交的第10-2010-0096503号韩国专利申请的优先权,其内容通过引用全部包含于此。
技术领域
本发明涉及一种显示面板,更具体地讲,本发明涉及一种使用横向电场方法的显示面板和具有该显示面板的显示装置。
背景技术
通常,液晶显示器包括液晶显示面板,液晶显示面板具有第一基底、第二基底及设置在第一基底和第二基底之间的液晶层。
液晶显示器可使用将电场施加到液晶层的垂直电场方法。根据这种方法,通过布置在第一基底和第二基底中的每个上的电极施加电场。可选择地,液晶显示器可使用横向电场方法,在横向电场方法中,通过布置在第一基底和第二基底中的一个上的电极施加电场。
当与垂直电场方法相比时,横向电场方法要求将相对高的电压施加到液晶层。
发明内容
本发明的示例性实施例提供一种使用横向电场方法并具有高显示品质的显示面板。
本发明的示例性实施例还提供一种具有该显示面板的显示装置。
根据示例性实施例,显示面板包括具有多个像素的第一基底、面对第一基底的第二基底及设置在第一基底和第二基底之间的液晶层。
所述多个像素中的每个像素包括:数据线;栅极线,在栅极线与数据线交叉的区域上与数据线绝缘;第一信号线,在第一信号线与数据线交叉的区域上与数据线绝缘,第一信号线与栅极线分隔开;第二信号线,在第二信号线与数据线交叉的区域上与数据线绝缘,第二信号线与栅极线和第一信号线分隔开;开关装置,连接到数据线和栅极线;第一像素电极,连接到开关装置;第二像素电极,连接到第一信号线或第二信号线。
显示面板根据形成在液晶层上的第一像素电极和第二像素电极之间产生的电场显示图像。
根据示例性实施例,显示装置包括驱动电路和显示面板。
驱动电路接收外部信号并产生图像信号和控制信号。显示面板包括多个像素并接收图像信号和控制信号。
所述多个像素中的每个像素包括:数据线;栅极线,在栅极线与数据线交叉的区域上与数据线绝缘;第一信号线,在第一信号线与数据线交叉的区域上与数据线绝缘,第一信号线与栅极线分隔开;第二信号线,在第二信号线与数据线交叉的区域上与数据线绝缘,第二信号线与栅极线和第一信号线分隔开;开关装置,连接到数据线和栅极线;第一像素电极,连接到开关装置;第二像素电极,连接到第一信号线或第二信号线。
显示面板根据形成在液晶层上的第一像素电极和第二像素电极之间产生的电场显示图像。
根据示例性实施例,显示面板包括具有多个像素的第一基底、面对第一基底的第二基底及设置在第一基底和第二基底之间的液晶层。
所述多个像素中的每个像素包括:数据线;栅极线,在栅极线与数据线交叉的区域上与数据线绝缘;信号线,在信号线与数据线交叉的区域上与数据线绝缘,信号线与栅极线分隔开;开关装置,连接到数据线和栅极线;第一像素电极,连接到开关装置;第二像素电极,连接到信号线。
显示面板根据形成在液晶层上的第一像素电极和第二像素电极之间产生的电场显示图像。
根据以上描述,电压被有效地施加到第一像素电极和第二像素电极,因此,显示面板可具有高的开口率并可以以相对低的成本来制造。
附图说明
下面通过参照附图来描述本发明示例性实施例的上述和其他方面,其中:
图1是示出根据本发明示例性实施例的显示装置的框图;
图2是示出图1中的显示面板的平面图;
图3是沿图2的线I-I’截取的剖视图;
图4是与图2中的显示面板对应的电路图;
图5是示出图1中的显示面板的电路图;
图6是示出图1中的信号驱动器的框图;
图7是示出图6中的第一电压选择电路的电路图;
图8是示出图5中的信号的时序图;
图9是示出根据本发明示例性实施例的图1中的显示面板的平面图;
图10是与图9中的显示面板对应的电路图。
具体实施方式
应该理解的是,当元件或层被称作在另一元件或层“上”、“连接到”或“结合到”另一元件或层时,该元件或层可以直接在该另一元件或层上、直接连接或结合到该另一元件或层,或者可以存在中间元件或中间层。在所有附图中相同的标号始终表示相同的元件。
以下,将参照附图详细描述本发明的示例性实施例。
图1是示出根据本发明示例性实施例的显示装置的框图。
参照图1,显示装置100包括显示面板110、栅极驱动器120、数据驱动器130、信号驱动器140和时序控制器150。
时序控制器150从显示装置100的外部接收图像信号RGB和控制信号CS。时序控制器150将图像信号RGB的数据格式转换成适于数据驱动器130和时序控制器150之间的接口的数据格式,并将转换的图像信号R’G’B’提供到数据驱动器130。时序控制器150将诸如垂直同步信号V_sync、输出起始信号、水平开始信号、极性反转信号等的数据控制信号DCS提供到数据驱动器130。
时序控制器150将诸如垂直起始信号、垂直时钟信号、垂直时钟反转信号(clock bar signal)等的栅极控制信号GCS提供到栅极驱动器120。时序控制器150将诸如垂直起始信号、垂直时钟信号等的信号控制信号SCS提供到信号驱动器140。
栅极驱动器120响应于从时序控制器150施加的栅极控制信号GCS顺序地输出栅极信号G1至Gn。
数据驱动器130响应于从时序控制器150施加的数据控制信号DCS将图像信号R’G’B’转换为数据电压D1至Dm。数据驱动器130输出数据电压D1至Dm并将它们应用至显示面板110。
信号驱动器140从时序控制器150接收信号控制信号SCS,并顺序地输出第一线信号SA1至SAn、第二线信号SB1至SBn、第一开关信号CTSA1至CTSAn-1及第二开关信号CTSB1至CTSBn-1。
显示面板110包括多条栅极线GL1至GLn、与栅极线GL1至GLn交叉的多条数据线DL1至DLm及像素PX。栅极线GL1至GLn、数据线DL1至DLm及像素PX可布置在第一基底101上(图3)。
由于每个像素PX具有相同的结构和功能,所以在图1中示出了一个像素作为代表性示例,并将参照图2至图8对像素进行详细的描述。
虽然在图1中未示出,但是每个像素PX包括薄膜晶体管和液晶电容器。薄膜晶体管包括:栅电极,连接到栅极线GL1至GLn中的对应的栅极线;源电极,连接到数据线DL1至DLm中的对应的数据线;漏电极,连接到液晶电容器。
栅极线GL1至GLn连接到栅极驱动器120,数据线DL1至DLm连接到数据驱动器130。栅极线GL1至GLn接收从栅极驱动器120提供的栅极信号G1至Gn,数据线DL1至DLm接收从数据驱动器130提供的数据电压D1至Dm。
每个像素PX的薄膜晶体管响应于通过对应的栅极线提供的栅极信号而导通,通过对应的数据线施加的数据电压被输入到导通的薄膜晶体管的源电极,并从导通的薄膜晶体管的漏电极输出。
尽管在附图中未示出,但是可邻近于显示面板110设置背光单元以向显示面板110提供光。
图2是示出图1中的显示面板的平面图,图3是沿图2的线I-I’截取的剖视图,图4是与图2中的显示面板对应的电路图。
为了便于解释,在图2中描述了两个像素区域作为示例,应该理解的是,这两个像素区域在显示面板110中沿列方向和行方向重复布置以提供期望数量的像素区域。
参照图2,显示面板110包括:栅极线GLi,沿第一方向D1延伸;第一数据线DLk;第二数据线DLk+1,第一数据线DLk和第二数据线DLk+1彼此分隔开并沿第二方向D2延伸。第一数据线DLk和第二数据线DLk+1均与栅极线GLi交叉,并且栅极线GLi在栅极线GLi与第一数据线DLk和第二数据线DLk+1交叉的区域上与第一数据线DLk和第二数据线DLk+1绝缘。第一信号线SLAi与栅极线GLi分隔开并沿第一方向D1延伸。第二信号线SLBi与栅极线GLi和第一信号线SLAi分隔开并沿第一方向D1延伸。第一信号线SLAi在第一信号线SLAi与第一数据线DLk和第二数据线DLk+1交叉的区域上与第一数据线DLk和第二数据线DLk+1绝缘,第二信号线SLBi在第二信号线SLBi与第一数据线DLk和第二数据线DLk+1交叉的区域上与第一数据线DLk和第二数据线DLk+1绝缘。
显示面板110还包括:第一薄膜晶体管TR1,连接到第一数据线DLk和栅极线GLi;第二薄膜晶体管TR2,连接到第二数据线DLk+1和栅极线GLi。
第一薄膜晶体管TR1包括:栅电极GE,从栅极线GLi分支;源电极SE,与栅电极GE绝缘并从第一数据线DLk分支;漏电极DE,与源电极SE分隔开。
第二薄膜晶体管TR2包括:栅电极GE,从栅极线GLi分支;源电极SE,与栅电极GE绝缘并从第二数据线DLk+1分支;漏电极DE,与源电极SE分隔开。
第一薄膜晶体管TR1的漏电极DE通过第一接触孔CH1连接到第一像素电极PE1,第二薄膜晶体管TR2的漏电极DE通过第七接触孔CH7连接到第四像素电极PE4。
第一信号线SLAi通过第二接触孔CH2连接到第二像素电极PE2。第二信号线SLBi通过第八接触孔CH8连接到第五像素电极PE5。因此,布置在一行中的像素的第二像素电极PE2可连接到第一信号线SLAi,布置在一行中的像素的第五像素电极PE5可连接到第二信号线SLBi。此外,布置在一列中的像素的第二像素电极PE2可交替连接到第一信号线SLAi或第二信号线SLBi。
尽管在图2中未示出,布置在一行或一列中的第二像素电极或第五像素电极的连接可根据不同的实施例而改变。
显示面板110还可包括第一屏蔽电极SE1、第二屏蔽电极SE2、第三屏蔽电极SE3、第四屏蔽电极SE4、第五屏蔽电极SE5和第六屏蔽电极SE6。屏蔽电极SE1至SE5可防止第一数据线DLk和第二数据线DLk+1的信号对液晶层117施加影响。
第一屏蔽电极SE1通过第三接触孔CH3连接到第一像素电极PE1,第一屏蔽电极SE1通过第四接触孔CH4连接到第三像素电极PE3。第二屏蔽电极SE2通过第五接触孔CH5连接到第二像素电极PE2,第三屏蔽电极SE3通过第六接触孔CH6连接到第二像素电极PE2。
第一屏蔽电极SE1与第一像素电极PE1和第三像素电极PE3接收相同的信号,由于施加到第一数据线DLk和第二数据线DLk+1及栅极线GLi的信号,防止电场施加到液晶层117。第二屏蔽电极SE2和第三屏蔽电极SE3与第二像素电极PE2接收相同的信号,由于施加到第一数据线DLk和第二数据线DLk+1的信号,防止电场施加到液晶层117。
第四屏蔽电极SE4通过第九接触孔CH9连接到第四像素电极PE4,第四屏蔽电极SE4通过第十接触孔CH10连接到第六像素电极PE6。第五屏蔽电极SE5通过第十一接触孔CH11连接到第五像素电极PE5,第六屏蔽电极SE6通过第十二接触孔CH12连接到第五像素电极PE5。
第四屏蔽电极SE4与第四像素电极PE4和第六像素电极PE6接收相同的信号,由于施加到第二数据线DLk+1及栅极线GLi的信号,防止电场施加到液晶层117。第五屏蔽电极SE5和第六屏蔽电极SE6与第五像素电极PE5接收相同的信号,由于施加到第二数据线DLk+1及栅极线GLi的信号,防止电场施加到液晶层117。
在图2中,第一像素电极PE1和第三像素电极PE3通过第一屏蔽电极SE1彼此连接。第四像素电极PE4和第六像素电极PE6通过第四屏蔽电极SE4彼此连接。然而,根据不同的实施例,据以上示出和描述的,像素电极的图案可以改变。例如,第一像素电极PE1可直接连接到第三像素电极PE3而不使用第一屏蔽电极SE1,例如,第四像素电极PE4可直接连接到第六像素电极PE6而不使用第四屏蔽电极SE4。类似地,根据不同的实施例,可省去第二屏蔽电极SE2、第三屏蔽电极SE3、第五屏蔽电极SE5和第六屏蔽电极SE6。
参照图3,显示面板110包括第一基底101、面对第一基底101的第二基底102及设置在第一基底101和第二基底102之间的液晶层117。
第一基底101包括第一底基底111。栅电极GE和第一屏蔽电极SE1布置在第一底基底111上。尽管在图3中未示出,第二屏蔽电极SE2至第六屏蔽电极SE6以与第一屏蔽电极SE1相同的方式布置在第一底基底111上。
栅极绝缘层112设置在第一底基底111上,并覆盖栅电极GE和第一屏蔽电极SE1,源电极SE和漏电极DE设置在栅极绝缘层112上。半导体层SL设置在栅电极GE与源电极SE和漏电极DE之间。有机保护层113设置在第一薄膜晶体管TR1上。
第一像素电极PE1和第二像素电极PE2设置在有机保护层113上。第一取向层114设置在有机保护层113及第一像素电极PE1和第二像素电极PE2上。液晶层117的液晶分子可根据第一取向层114而进行取向。
第一像素电极PE1通过穿过有机保护层113形成的第一接触孔CH1连接到漏电极DE。第二像素电极PE2通过穿过有机保护层113和栅极绝缘层112形成的第二接触孔CH2连接到第一信号线SLAi。
列分隔件118设置在第一基底101和第二基底102之间并在第一基底101和第二基底102之间保持均匀的距离。
第二基底102包括第二底基底115和布置在第二底基底115下面的第二取向层116。尽管在附图中未示出,第二基底102可包括滤色器,例如红色滤色器、绿色滤色器和/或蓝色滤色器。
参照图4,第一薄膜晶体管TR1的漏电极DE连接到第一像素电极PE1和第三像素电极PE3。第二薄膜晶体管TR2的漏电极DE连接到第四像素电极PE4和第六像素电极PE6。
第二像素电极PE2连接到第一信号线SLAi并利用第一像素电极PE1和第三像素电极PE3及作为电介质的液晶层117形成第一液晶电容器CLC1。第五像素电极PE5连接到第二信号线SLBi并利用第四像素电极PE4和第六像素电极PE6及作为电介质的液晶层117形成第二液晶电容器CLC2。因此,显示面板110根据施加到第一液晶电容器CLC1和第二液晶电容器CLC2的电压改变液晶层117中的液晶分子的取向状态并显示灰阶。
图5是示出图1中的显示面板的电路图。尽管在图5中未示出,显示面板110包括布置为n行m列的像素区域。然而,为了便于解释,在图5中仅示出了第一信号线SLA1至SLAn、第二信号线SLB1至SLBn、第一开关装置CTA1至CTAn-1(未标出)、第二开关装置CTB1至CTBn-1(未标出)、第一开关线CTLA1至CTLAn-1及第二开关线CTLB1至CTLBn-1。
第一信号线SLA1至SLAn分别接收第一线信号SA1至SAn,第二信号线SLB1至SLBn分别接收第二线信号SB1至SBn。
第一开关装置CTA1至CTAn-1中的每个的第一电极和第二电极连接在两条彼此相邻的第一信号线之间。第二开关装置CTB1至CTBn-1中的每个的第一电极和第二电极连接在两条彼此相邻的第二信号线之间。第一开关装置CTA1至CTAn-1的第三电极分别连接到第一开关线CTLA1至CTLAn-1,第一开关装置CTA1至CTAn-1分别接收第一开关信号CTSA1至CTSAn-1。此外,第二开关装置CTB1至CTBn-1的第三电极分别连接到第二开关线CTLB1至CTLBn-1,第二开关装置CTB1至CTBn-1分别接收第二开关信号CTSB1至CTSBn-1。
第一开关装置CTA1至CTAn-1连接彼此相邻的两条第一信号线。第二开关装置CTB1至CTBn-1连接彼此相邻的两条第二信号线。然而,根据不同的实施例,连接分别包括在两个像素行中的两条第一信号线的第一开关装置和连接分别包括在两个像素行中的两条第二条信号线的第二开关装置可连接到相同的开关线以接收相同的信号。
在图5中,第一开关装置CTA1至CTAn-1和第二开关装置CTB1至CTBn-1布置在布置有像素PX的显示区域DA的外部的非显示区域中。然而,根据不同的实施例,可改变第一开关装置CTA1至CTAn-1和第二开关装置CTB1至CTBn-1的布置位置。
施加到第一信号线SLA1至SLAn和第二信号线SLB1至SLBn的电压受到施加到数据线DL1至DLm、栅极线GL1至GLn、第一像素电极PE1至第六像素电极PE6的电压的影响。然而,通过将第一信号线SLA1至SLAn彼此连接和将第二信号线SLB1至SLBn彼此连接可提高施加到第一信号线SLA1至SLAn和第二信号线SLB1至SLBn的电压的稳定性。
下面参照图8对施加到第一信号线SLA1至SLAn、第二信号线SLB1至SLBn、第一开关线CTLA1至CTLAn-1及第二开关线CTLB1至CTLBn-1的信号进行更详细的描述。
图6是示出图1中的信号驱动器的框图。由于在每一行中信号驱动器可具有相同的电路构造,所以为了便于解释,将在图6中描述根据第i像素行的信号驱动器的电路构造。
信号驱动器140包括第一电压选择电路141和第二电压选择电路142。第一电压选择电路141和第二电压选择电路142中的每个接收相对于预定参考电压的正极性的与最大灰阶值对应的第一电压Vmax和相对于预定参考电压的负极性的与最大灰阶值对应的第二电压Vmin。第一电压Vmax和第二电压Vmin相对于预定参考电压具有彼此不同的极性,且具有相同的电压电平。
作为示例,第一电压Vmax可具有大约15V的电压电平,第二电压Vmin可具有大约0V的电压电平,且预定参考电压具有大约7.5V的电压电平。
第一电压选择电路141接收第一选择信号SSAi,以根据第一选择信号SSAi选择第一电压Vmax或第二电压Vmin,并将所选择的信号输出到与第i像素行对应的第i第一信号线SLAi作为第一线信号SAi。第二电压选择电路142接收第二选择信号SSBi,以根据第二选择信号SSBi选择第一电压Vmax或第二电压Vmin,并将所选择的信号输出到与第i像素行对应的第i第二信号线SLBi作为第二线信号SBi。
第一级146接收第一级信号SRAi并将第一选择信号SSAi输出到第一电压选择电路141。第二级147接收第二级信号SRBi并将第二选择信号SSBi输出到第二电压选择电路142。尽管在图6中未示出,可以从时序控制器150直接施加第一级信号SRAi和第二级信号SRBi,可以从包括在栅极驱动器120中的移位寄存器施加第一级信号SRAi和第二级信号SRBi,或者可以从信号驱动器140施加第一级信号SRAi和第二级信号SRBi。
图7是示出图6中的第一电压选择电路的电路图。
第一电压选择电路141包括第一选择晶体管STR1、第二选择晶体管STR2、第三选择晶体管STR3和电容器CA。
当施加栅极导通电压作为第一选择信号SSAi以导通第三选择晶体管STR3时,第二电压Vmin被输出至第一信号线SLAi作为第一线信号SAi。同时,当施加栅极截止电压作为第一选择信号SSAi以截止第三选择晶体管STR3时,第一选择晶体管STR1和第二选择晶体管STR2响应于第一电压Vmax导通,并且第一电压Vmax被输出至第一信号线SLAi作为第一线信号SAi。
图8是示出图5中的信号的时序图。
参照图8,当输入垂直同步信号的指示一帧开始的高时间段时,栅极导通电压被顺序输入到栅极线GL1至GLn。为了便于描述,将参照图8以从显示面板110的顶部开始的顺序描述第一栅极线GL1、第二栅极线GL2、第(i-1)栅极线GLi-1、第i栅极线GLi、第(i+1)栅极线GLi+1和第n栅极线GLn。
在每个帧,第一电压Vmax或第二电压Vmin重复地施加到第一信号线SLA1至SLAn。在栅极导通电压被输入到第i栅极线GLi之前,对应于第i栅极线GLi布置的第i第一信号线SLAi接收第一电压Vmax或第二电压Vmin。输入的电压保持在恒定的电压电平,直至下一栅极导通电压被输入到第i栅极线GLi。
此外,在每个帧,第二信号线SLB1至SLBn重复接收第一电压Vmax或第二电压Vmin,施加到第二信号线SLB1至SLBn的电压与施加到第一信号线SLA1至SLAn的电压不同。
作为示例,当第一电压Vmax被输入到第一信号线SLA1至SLAn时,第二电压Vmin被输入到分别与第一信号线SLA1至SLAn对应的第二信号线SLB1至SLBn。然后,在一帧时间段过去之后当第二电压Vmin被输入到第一信号线SLA1至SLAn时,第一电压Vmax被输入到分别与第一信号线SLA1至SLAn对应的第二信号线SLB1至SLBn。
在栅极导通电压被输入到第i栅极线GLi之前,与第i栅极线GLi对应布置的第i第二信号线SLBi接收第一电压Vmax或第二电压Vmin。输入的电压保持在恒定的电压电平,直至下一栅极导通电压被施加到第i栅极线GLi。
第一开关线CTLA1至CTLAn-1和第二开关线CTLB1至CTLBn-1中的每个接收导通第一开关装置CTA1至CTAn-1和第二开关装置CTB1至CTBn-1的栅极导通电压,并将彼此相邻的两条第一信号线连接和将彼此相邻的两条第二信号线连接。然而,由于施加到第一信号线SLA1至SLAn的信号从显示面板110的顶部顺序反转,因此当具有不同极性的信号被施加到彼此相邻的两条第一信号线时,截止第一开关装置的栅极截止电压被输入到连接相邻的两条第一信号线的第一开关装置。
同时,与第一信号线SLA1至SLAn类似,由于施加到第二信号线SLB1至SLBn的信号从显示面板110的顶部顺序反转,因此当彼此相邻的两条第二信号线接收具有不同极性的信号时,截止第二开关装置的栅极截止电压被输入到连接相邻的两条第二信号线的第二开关装置。
参照图8,由于第i第一开关装置CTAi连接第i第一信号线SLAi和第(i+1)第一信号线SLAi+1,所以从栅极导通电压被施加到第(i-1)栅极线GLi-1时至栅极导通电压被施加到第(i+1)栅极线GLi+1时,截止第i第一开关装置CTAi的栅极截止电压可被输入至第i第一开关线CTLAi。
由于第i第二开关装置CTBi连接第i第二信号线SLBi和第(i+1)第二信号线SLBi+1,所以从栅极导通电压被施加到第(i-1)栅极线GLi-1时至栅极导通电压被施加到第(i+1)栅极线GLi+1时,截止第i第二开关装置CTBi的栅极截止电压可被输入至第i第二开关线CTLBi。
然而,根据不同的实施例,栅极截止电压被施加到第i第一开关线CTLAi和第i第二开关线CTLBi的时间段可以不同。
图9是示出根据本发明示例性实施例的图1中的显示面板的平面图,图10是与图9中的显示面板对应的电路图。在图9和图10中,相同的标号指示与图2和图4中的元件相同的元件,因此将省略对相同元件的详细描述。此外,为了便于解释,将描述在图9中的两个像素区域。在显示面板中,所述两个像素区域重复地沿列和行的方向布置,以实现期望数量的像素区域。
参照图9和图10,显示面板110包括栅极线GLi、第一数据线DLk和第二数据线DLk+1及第一信号线SLAi。这里,与以上参照图2和图4所描述的显示面板110不同,显示面板110不包括第二信号线SLBi。
第一信号线SLAi通过第二接触孔CH2连接到第二像素电极PE2,第一信号线SLAi通过第八接触孔CH8连接到第五像素电极PE5。
第一信号线SLA1至SLAn沿第二方向D2延伸并可交替地接收第一电压Vmax或第二电压Vmin。
参照图8中的时序图可以理解施加到图9和图10中示出的信号线的信号。
尽管以上已经参照附图描述了本发明的示例性实施例,但应该理解,本发明不应限于这些示例性实施例,而是在本公开的精神和范围内,本领域的普通技术人员可以做出各种改变和修改。
Claims (9)
1.一种显示面板,所述显示面板包括具有多个像素的第一基底、面对第一基底的第二基底及设置在第一基底和第二基底之间的液晶层,
其中,所述多个像素中的每个像素包括:
数据线;
栅极线,在栅极线与数据线交叉的区域上与数据线绝缘;
第一信号线,在第一信号线与数据线交叉的区域上与数据线绝缘,第一信号线与栅极线分隔开;
第二信号线,在第二信号线与数据线交叉的区域上与数据线绝缘,第二信号线与栅极线和第一信号线分隔开;
开关装置,连接到数据线和栅极线;
第一像素电极,连接到开关装置;
第二像素电极,交替地连接到第一信号线和第二信号线,
其中,根据在第一像素电极和第二像素电极之间产生的电场,通过液晶层显示图像,
第一信号线和第二信号线中的每个接收信号,施加到第一信号线的信号和施加到第二信号线的信号相对于预定参考电压具有相同的电压电平和不同的极性,施加到第一信号线的信号和施加到第二信号线的信号相对于预定参考电压具有相反的极性,施加到第一信号线的信号对应于相对于预定参考电压具有正极性的与最大灰阶值对应的电压,施加到第二信号线的信号对应于相对于预定参考电压具有负极性的与最大灰阶值对应的电压。
2.如权利要求1所述的显示面板,其中,布置在单个行中的像素的第二像素电极交替地连接到第一信号线和第二信号线。
3.如权利要求1所述的显示面板,其中,布置在单个列中的像素的第二像素电极交替地连接到第一信号线和第二信号线。
4.如权利要求1所述的显示面板,其中,施加到第一信号线和第二信号线的信号中的每个信号在以下时间段保持在恒定的电压电平,所述时间段从将栅极导通信号输入到栅极线以导通开关装置开始至在下一栅极导通信号被输入到栅极线之前结束。
5.如权利要求1所述的显示面板,其中,所述开关装置包括多个第一开关装置和多个第二开关装置,每个第一开关装置连接沿数据线延伸的方向彼此相邻的两条第一信号线,每个第二开关装置连接沿数据线延伸的方向彼此相邻的两条第二信号线。
6.如权利要求5所述的显示面板,其中,一个第一开关装置连接在沿数据线延伸的方向上彼此相邻的包括在两个像素行中的两条第一信号线,一个第二开关装置连接在沿数据线延伸的方向上彼此相邻的包括在两个像素行中的两条第二信号线。
7.如权利要求5所述的显示面板,其中,连接在沿数据线延伸的方向上彼此相邻的包括在两个像素行中的两条第一信号线的第一开关装置与连接在沿数据线延伸的方向上彼此相邻的包括在两个像素行中的两条第二信号线的第二开关装置接收相同的信号。
8.如权利要求5所述的显示面板,其中,每个第一开关装置接收在以下时间段截止第一开关装置的栅极截止电压,所述时间段在栅极导通电压被输入到与所述两条第一信号线对应的两条栅极线之前开始至在栅极截止电压被输入到与所述两条第一信号线对应的两条栅极线之后结束。
9.一种显示装置,所述显示装置包括驱动电路和显示面板,驱动电路接收外部信号并产生图像信号和控制信号,显示面板包括多个像素并接收图像信号和控制信号,
其中,所述多个像素中的每个像素包括:
数据线;
栅极线,在栅极线与数据线交叉的区域上与数据线绝缘;
第一信号线,在第一信号线与数据线交叉的区域上与数据线绝缘,第一信号线与栅极线分隔开;
第二信号线,在第二信号线与数据线交叉的区域上与数据线绝缘,第二信号线与栅极线和第一信号线分隔开;
开关装置,连接到数据线和栅极线;
第一像素电极,连接到开关装置;
第二像素电极,交替地连接到第一信号线和第二信号线,
其中,根据在第一像素电极和第二像素电极之间产生的电场显示图像,
第一信号线和第二信号线中的每个接收信号,施加到第一信号线的信号和施加到第二信号线的信号相对于预定参考电压具有相同的电压电平和不同的极性,施加到第一信号线的信号和施加到第二信号线的信号相对于预定参考电压具有相反的极性,施加到第一信号线的信号对应于相对于预定参考电压具有正极性的与最大灰阶值对应的电压,施加到第二信号线的信号对应于相对于预定参考电压具有负极性的与最大灰阶值对应的电压。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100096503A KR101720566B1 (ko) | 2010-10-04 | 2010-10-04 | 표시패널 및 이를 갖는 표시장치 |
KR10-2010-0096503 | 2010-10-04 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102445797A CN102445797A (zh) | 2012-05-09 |
CN102445797B true CN102445797B (zh) | 2016-11-23 |
Family
ID=45889520
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110296388.0A Active CN102445797B (zh) | 2010-10-04 | 2011-10-08 | 显示面板及具有该显示面板的显示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8643817B2 (zh) |
JP (1) | JP5774424B2 (zh) |
KR (1) | KR101720566B1 (zh) |
CN (1) | CN102445797B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102147520B1 (ko) * | 2013-07-29 | 2020-08-25 | 삼성디스플레이 주식회사 | 곡면표시장치 |
CN105117069B (zh) * | 2015-09-18 | 2018-11-09 | 上海中航光电子有限公司 | 一种阵列基板、触控显示面板及触控显示装置 |
CN105242464B (zh) * | 2015-11-13 | 2018-07-17 | 武汉华星光电技术有限公司 | 一种液晶显示器和提高其响应时间的方法、阵列基板 |
CN110178170B (zh) * | 2017-01-16 | 2021-12-07 | 株式会社半导体能源研究所 | 显示装置 |
CN114488639B (zh) * | 2022-03-30 | 2024-01-12 | 苏州华星光电技术有限公司 | 阵列基板、液晶显示面板及显示装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101251694A (zh) * | 2007-02-23 | 2008-08-27 | 爱普生映像元器件有限公司 | 液晶装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0731485B2 (ja) * | 1987-05-20 | 1995-04-10 | シャープ株式会社 | 液晶表示装置 |
JP2002221939A (ja) * | 2001-01-24 | 2002-08-09 | Hitachi Ltd | 液晶表示装置 |
JP3774858B2 (ja) * | 2001-04-07 | 2006-05-17 | 大林精工株式会社 | 液晶表示装置とその駆動方法 |
KR100923673B1 (ko) | 2002-08-07 | 2009-10-28 | 엘지디스플레이 주식회사 | 횡전계모드 액정표시소자 |
KR100741894B1 (ko) * | 2003-07-04 | 2007-07-23 | 엘지.필립스 엘시디 주식회사 | 횡전계 방식 액정 표시 장치의 구동방법 |
KR100689311B1 (ko) | 2003-11-10 | 2007-03-08 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그 구동방법 |
KR100810595B1 (ko) | 2006-06-12 | 2008-03-06 | 디스플레이칩스 주식회사 | 주사신호 전원회로 및 이를 이용하는 액정표시장치 |
JP5069946B2 (ja) | 2007-05-16 | 2012-11-07 | 株式会社ジャパンディスプレイイースト | 液晶表示装置 |
KR101383706B1 (ko) * | 2007-08-07 | 2014-04-10 | 삼성디스플레이 주식회사 | 액정 표시 장치 및 그의 구동 방법 |
KR101427582B1 (ko) * | 2007-12-12 | 2014-08-08 | 삼성디스플레이 주식회사 | 표시판 및 이를 포함하는 액정 표시 장치 |
KR101046929B1 (ko) | 2008-06-16 | 2011-07-06 | 삼성전자주식회사 | 액정 표시 장치 |
-
2010
- 2010-10-04 KR KR1020100096503A patent/KR101720566B1/ko active IP Right Grant
-
2011
- 2011-05-12 US US13/106,506 patent/US8643817B2/en active Active
- 2011-09-16 JP JP2011202618A patent/JP5774424B2/ja active Active
- 2011-10-08 CN CN201110296388.0A patent/CN102445797B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101251694A (zh) * | 2007-02-23 | 2008-08-27 | 爱普生映像元器件有限公司 | 液晶装置 |
Also Published As
Publication number | Publication date |
---|---|
US8643817B2 (en) | 2014-02-04 |
JP5774424B2 (ja) | 2015-09-09 |
KR101720566B1 (ko) | 2017-04-11 |
US20120081627A1 (en) | 2012-04-05 |
JP2012078826A (ja) | 2012-04-19 |
CN102445797A (zh) | 2012-05-09 |
KR20120035035A (ko) | 2012-04-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9251755B2 (en) | Gate driver and liquid crystal display including the same | |
CN105719606B (zh) | 选择电路和具有选择电路的显示装置 | |
CN101136185B (zh) | 能够显示局部画面的显示设备及其驱动方法 | |
CN102445797B (zh) | 显示面板及具有该显示面板的显示装置 | |
US20170018245A1 (en) | Gate driving circuit and display apparatus having the same | |
CN106201072B (zh) | 一种触控显示装置 | |
CN104698642B (zh) | 液晶装置、液晶装置的驱动方法以及电子设备 | |
EP2341497A1 (en) | Display apparatus | |
CN100595643C (zh) | 液晶显示器件及其驱动方法 | |
CN101135825A (zh) | 具有减少的宽带宽切换需求的线驱动器的液晶显示器 | |
CN100555390C (zh) | 液晶显示器及其驱动方法 | |
CN101093299A (zh) | 液晶显示器件及其驱动方法 | |
CN101727866A (zh) | 显示装置 | |
CN103454823B (zh) | 一种阵列基板及液晶显示面板 | |
CN101960371A (zh) | 有源矩阵基板、液晶面板、液晶显示装置、液晶显示单元、以及电视接收机 | |
CN105093731A (zh) | 显示设备以及用于驱动该显示设备的方法 | |
KR20080106640A (ko) | 표시 장치의 구동 장치 및 이를 포함하는 표시 장치 | |
CN106842739A (zh) | 液晶显示器设备 | |
CN106918965A (zh) | 显示装置 | |
CN109523970A (zh) | 显示模组及显示装置 | |
CN106601204A (zh) | 阵列基板及其驱动方法、显示装置 | |
WO2019052278A1 (zh) | 显示面板的驱动方法及显示装置 | |
CN101464602A (zh) | 液晶显示装置及其驱动方法 | |
CN106094383A (zh) | 一种阵列基板布线结构、液晶显示面板及液晶显示器 | |
CN106125433A (zh) | 一种阵列基板布线结构、液晶显示面板及液晶显示器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
ASS | Succession or assignment of patent right |
Owner name: SAMSUNG DISPLAY CO., LTD. Free format text: FORMER OWNER: SAMSUNG ELECTRONICS CO., LTD. Effective date: 20121219 |
|
C41 | Transfer of patent application or patent right or utility model | ||
TA01 | Transfer of patent application right |
Effective date of registration: 20121219 Address after: South Korea Gyeonggi Do Yongin Applicant after: Samsung Display Co., Ltd. Address before: Gyeonggi Do Korea Suwon Applicant before: Samsung Electronics Co., Ltd. |
|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |