CN102387184A - 切换装置和可在切换装置中操作的方法 - Google Patents
切换装置和可在切换装置中操作的方法 Download PDFInfo
- Publication number
- CN102387184A CN102387184A CN2011100750979A CN201110075097A CN102387184A CN 102387184 A CN102387184 A CN 102387184A CN 2011100750979 A CN2011100750979 A CN 2011100750979A CN 201110075097 A CN201110075097 A CN 201110075097A CN 102387184 A CN102387184 A CN 102387184A
- Authority
- CN
- China
- Prior art keywords
- dma
- fis
- size
- switching device
- sas
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/28—Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0028—Serial attached SCSI [SAS]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0032—Serial ATA [SATA]
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
- Bus Control (AREA)
- Measuring Volume Flow (AREA)
Abstract
本发明涉及切换装置和可在切换装置中操作的方法。提供了用于通过改进的切换装置改善在SAS/STP启动器装置与和该启动器耦接的多个SATA存储装置之间的通信性能的方法和设备。该切换装置根据本发明的特征和方面改进,以接收来自SATA存储装置的DMA设置FIS,并且向启动器发送多个修改的DMA设置FIS,其中,每一个修改的DMA设置FIS包括比所接收的DMA设置FIS中的最大计数小的子计数。
Description
相关专利
本申请是2010年8月25提交的、题名为“Methods AndApparatus for Improved Host/Initiator Utilization in Serial AdvancedTechnology Attachment Communication”的美国专利申请No.12/868279的部分延续,其通过引用并入于此。
技术领域
本发明总体上涉及存储系统性能,并且更具体地说,涉及用于通过串行连接SCSI(SAS)扩展器在串行连接SCSI串行高级技术附件隧道协议(SAS/STP)启动器(initiator)装置与多个SATA目标装置之间的通信中改善启动器性能的方法和设备。
背景技术
在存储系统中,主机系统与一个或多个存储装置通信。在SAS域中设置的SATA存储系统中,SAS/STP启动器装置(例如,主机系统)与SATA目标装置(举例来说,诸如盘驱动器的SATA存储装置)通信。在本地SATA配置中,主机系统(本地SATA主机控制器)与单一SATA存储装置耦接以与该单一SATA存储装置交换数据。在SATA本地命令队列(NCQ)协议中,SATA装置向SATA主机发送表示其现在准备好接收从主机向该装置发送的数据的DMA设置帧信息结构(FIS)。尽管该SATA协议向该装置提供使用多个DMA设置FIS(DMA SETUP FIS)来完成较大I/O(例如,500兆字节)的机制,但实际上SATA存储装置将针对整个I/O尺寸(例如,如在先前示例中的500兆字节)选择发送单一DMA设置FIS。这个能力在SATA规范中称为非零缓冲偏移(Non-Zero Buffer Offset)。因为典型的SATA盘驱动器不提供对这种大量数据的持续数据传送,所以这种SATA标准技术因SATA接口上的流控制信号/帧而造成了较大的停止时段(stalling period)。
在典型的桌上型个人计算机/工作站环境下,这个问题在很大程度上是一个不成问题的问题,因为SATA接口是主机与单一装置之间的点对点接口。这种停止行为不会影响任何其它装置。
然而,当在利用SATA隧道协议(STP)的串行连接SCSI(SAS)拓扑中使用SATA存储装置时,这些停止时段可能是浪费的,因为它们消耗了其它SAS资源(具体来说,可以用于其它连接但用于与已经停止较大DMA传送的一个SATA装置的停止连接的SAS连接路径)。然而,SAS启动器或SATA主机没有实际获知SATA存储装置的内部缓冲器状态,并因此不能智能地确定该驱动器可以实际支持多少数据。在将多个SATA存储装置耦接至SAS控制器(例如,通过SAS扩展器)的SAS拓扑中,总体系统性能因该SATA特性而劣化。
因而,在充当与多个SATA存储装置耦接的SATA主机的SAS启动器的使用方面,改善SATA存储系统的性能是正在面临的挑战。
发明内容
本发明通过提供用于通过改进的SAS扩展器来改进SAS/STP启动器与多个SATA目标装置之间的通信性能的方法和设备来解决上述和其它问题,由此提高了实用技术的状态。该扩展器根据本发明的特征和方面而改进,以接收来自存储装置的DMA设置FIS,并且向SAS/STP启动器发送多个修改的DMA设置FIS,其中,每一个修改的DMA设置FIS包括比所接收的DMA设置FIS中的最大计数小的子计数(subcount)。
在本发明的一个方面,提供了一种可在切换装置中操作的方法,该切换装置适于与启动器耦接并且适于与多个SATA存储装置耦接。该方法包括:接收来自SATA存储装置的DMA设置FIS。所述DMA设置FIS包括在需要另一DMA设置FIS之前要从所述启动器装置传送的数据的最大尺寸。该方法接着向所述启动器装置发送多个修改的DMA设置FIS。每一个修改的DMA设置FIS包括比所述最大尺寸小的子计数尺寸。每一个修改的DMA设置FIS的子计数尺寸之和不大于所述最大尺寸。
本发明的另一方面提供了一种可在SAS扩展器中操作的方法,该SAS扩展器用于从与该扩展器耦接的SAS/STP启动器向与该扩展器耦接的多个SATA存储装置的SATA存储装置传送数据。该方法包括:接收来自SAS/STP启动器的包括命令的寄存器FIS(下面还称为“命令FIS(COMMAND FIS)”),其中,该命令FIS包括表示要与SATA存储装置交换的数据的尺寸的I/O请求尺寸。该方法接着将命令FIS发送到SATA存储装置。该方法还包括:a)接收来自SATA存储装置的DMA设置FIS。该DMA设置FIS包括可以响应于DMA设置FIS而向SATA存储装置传送的数据的最大尺寸。该方法还包括:b)确定小于该最大尺寸的子计数尺寸和c)向SAS/STP启动器发送修改的DMA设置FIS,其中,该修改的DMA设置FIS包括该子计数尺寸。该方法还包括:d)在SAS/STP启动器与SATA存储装置之间传送数据,其中,所转发的数据量不大于所述子计数尺寸。该方法还包括:e)重复步骤b)、c)以及d),直到所交换的数据量等于该最大尺寸或者等于I/O请求尺寸为止。最后,该方法还包括重复步骤a)、b)、c)、d)以及e),直到所交换的数据量等于I/O请求尺寸。
本发明的又一方面提供了一种切换装置,该切换装置包括:适于耦接该切换装置与启动器的前端端口,和适于耦接该切换装置与对应SATA存储装置的多个后端端口。该切换装置还包括桥逻辑,该桥逻辑与所述前端端口耦接并且与所述多个后端端口耦接。所述桥逻辑适于通过其对应后端端口接收来自SATA存储装置的DMA设置FIS。所述DMA设置FIS包括在需要另一DMA设置FIS之前要从所述启动器传送的数据的最大尺寸。所述桥逻辑还适于向所述启动器发送多个修改的DMA设置FIS,其中,每一个修改的DMA设置FIS包括比所述最大尺寸小的子计数尺寸,并且其中,每一个修改的DMA设置FIS的子计数尺寸之和不大于所述最大尺寸。
附图说明
图1是根据本发明的特征和方面的、包括适于改善在启动器装置与多个SATA存储装置之间的通信性能的改进切换装置的示例性系统的框图。
图2和3是提供根据本发明的特征和方面的、图1的桥逻辑的示例性附加细节的框图。
图4到7是描述根据本发明的特征和方面的、通过改进的SAS扩展器来提供在SAS/STP启动器与多个SATA存储装置之间的通信的改进性能的示例性方法的流程图。
具体实施方式
图1是根据本发明的特征和方面改进的系统100的框图,其通过改进的切换装置104(例如,SAS域拓扑中的改进SAS扩展器104)来改善启动器装置(例如,SATA主机/启动器)与多个SATA目标装置之间的通信的系统性能。切换装置104耦接启动器102与多个SATA目标装置106.1到106.n。启动器102可以是适于通过中间切换装置与一个或多个SATA存储装置通信的任何装置。在一个示例性示例中,启动器102可以是适于利用SAS协议进行通信的任何装置,并且更具体地说可以是适于利用SAS架构的SATA隧道协议(STP)进行通信的任何装置。在这种实施例中,启动器102可以是SAS/STP启动器。SATA目标装置106.1到106.n可以是适于根据SATA协议来接收并处理I/O请求的任何装置。具体来说,每一个SATA目标装置106.1到106.n可以是诸如旋转磁或光盘驱动器的SATA存储装置或诸如RAM盘或闪速存储器存储装置的半导体存储装置。
切换装置104可以是适于将启动器102耦接至多个SATA存储装置106.1到106.n中的任一个的任何装置。在一个示例性实施例中,切换装置104可以是包括在任意SAS扩展器中典型的许多标准组件的SAS扩展器104。这种标准组件例如可以包括前端端口逻辑112和后端端口逻辑114.1到114.n。前端端口逻辑112可以是SAS扩展器104内的、适于处理SAS协议的物理和链接层方面(以及其它协议层)的任何电路。按相同方式,后端端口逻辑114.1到114.n皆包括SAS扩展器104内的、适于处理用于耦接扩展器104与多个SATA存储装置106.1到106.n的SAS和/或SATA协议的物理和链接层方面的任何电路。更进一步地,SAS扩展器104内的纵横(crossbar)切换逻辑108包括用于可控制地将SAS/STP启动器102(通过前端端口逻辑112耦接)切换至SATA存储装置106.1到106.n(通过其对应后端端口逻辑电路114.1到114.n耦接)中的任一个的任何适当的电路。
将SAS扩展器104改进成包括适于改善SAS/STP启动器102与多个SATA存储装置106.1到106.n之间的通信性能的桥逻辑110。如以上提到的,在现有的SAS扩展器中,SAS/STP启动器102可以逻辑地连接至单一SATA存储装置,持续由从SATA存储装置接收到的DMA设置FIS所表示的最大长度传送的整个持续时间。尽管由DMA设置FIS所表示的最大传送长度表示允许来自SAS/STP启动器102的最大DMA传送,但SATA存储装置106.1内的机械等待时间和其它系统开销处理问题可能临时暂停DMA传送(利用SAS协议的流控制特征)。在这种暂停期间,现有的SAS扩展器不提供用于准许SAS/STP启动器102执行涉及其它SATA存储装置的I/O处理的机制。相反,在第一SATA存储装置可能已经暂停来自SAS/STP启动器102的数据传送的同时,改进的SAS扩展器104的桥逻辑110准许SAS/STP启动器处理涉及其它SATA存储装置的I/O请求。
更具体地说,桥逻辑110包括桥逻辑组件110.1到110.n,每一个都与相应的后端端口逻辑114.1到114.n相关联,后端端口逻辑114.1到114.n将扩展器与对应SATA存储装置106.1到106.n耦接。操作中的桥逻辑110响应于通过SAS/STP启动器102向SATA存储装置发送的命令FIS而接收来自该SATA存储装置的DMA设置FIS。接着将与所接收的DMA设置FIS相关联的最大原始传送尺寸划分到多个修改的DMA设置FIS中,每一个DMA设置FIS表示比原始最大传送尺寸小的子计数。接着,将所述多个修改的DMA设置FIS传送至SAS/STP启动器102,以准许该启动器处理涉及所述多个修改的DMA设置FIS之间的其它SATA存储装置的I/O请求的DMA传送。
在一个示例性实施例中,桥逻辑110可以将该子计数确定为预定固定缓冲器尺寸。该预定固定缓冲器尺寸可以在初始化或安装扩展器104时静态地或动态地设置。在基于对系统和/或单独的存储装置的推测和测量性能来设置该预定固定缓冲器尺寸时,系统管理员可以利用人工处理。在确定要向SAS/STP启动器102发送的、用于所述多个修改的DMA设置FIS中的每一个中的子计数的预定固定缓冲器尺寸时,可以考虑任意数量的因素。
在另一示例性实施例中,桥逻辑110可以包括一个或多个缓冲存储器,使得基于桥逻辑110中的缓冲存储器的尺寸来确定在每一个修改的DMA设置FIS中所使用的子计数。例如,如图2所示,每一个组件桥逻辑110.1到110.n都可以分别包括关联缓冲器200.1到200.n。由此,基于分别与桥逻辑110.1到110.n相关联的缓冲器200.1到200.n的尺寸来确定该实施例中所使用的子计数。
在又一示例性实施例中,桥逻辑110可能缺乏这种缓冲器并且基于每一个SATA存储装置106.1到106.n内的缓冲器的尺寸来确定在每一个修改的DMA设置FIS中使用的子计数。如图3所示,每一个桥逻辑组件110.1到110.n都可以查询SATA存储装置106.1以确定其相应缓冲器300.1到300.n的尺寸。
尽管图1主要参照SAS拓扑环境(例如,通过SAS扩展器104耦接的SAS启动器102)进行讨论,但容易理解,切换装置104可以是将任何启动器装置耦接至多个SATA存储装置中的任一个的任何合适的装置。例如,切换装置104可以是适于将启动器装置耦接至多个SATA存储装置中的任一个的光纤信道或以太网开关。更进一步地,启动器102不必是SAS/STP启动器装置,而可以是用于启动与目标装置的联系的任何装置。切换装置104因此还可以包括用于在切换装置104和启动器102之间使用的协议与切换装置104和SATA存储装置106.1到106.n之间使用的协议之间进行转换的协议转变特征。
本领域普通技术人员将容易地认识到,可以在全功能切换装置104中存在的众多附加和等同组件。为了使本讨论简化和简短,在此省略了这种附加和等同组件。因此,图1到3所示特征仅旨在提出用于实现本发明的改进特征和方面的示例性实施例。具体来说,桥逻辑110可以实现为单一电路组件,实现为多个桥逻辑电路(针对每一个后端端口一个),或者可以与切换装置104的其它电路组件集成。这种设计选择是本领域普通技术人员公知的。而且,本领域普通技术人员将容易地认识到适用于特定环境可以在全功能切换装置104中存在的任意数量端口逻辑部件。更进一步地,切换装置104可以与适用于企业特定需要的任意希望数量的启动器装置和SATA存储装置耦接。
图4是描述根据本发明的特征和方面的、用于通过改进的切换装置(例如,SAS扩展器)改善在启动器装置与多个SATA存储装置之间的通信的示例性方法的流程图。图4的方法通常可以在图1的改进的SAS扩展器104中操作,并且更具体地说,可与改进的SAS扩展器104的桥逻辑110结合操作。在步骤400,从SAS/STP启动器接收I/O请求。将所接收的请求转发至所识别的SATA存储装置,作为请求该存储装置准备所指示的I/O请求的适当命令FIS(例如,写命令,其后面有在该装置准备接收数据时从SAS/STP启动器至SATA存储装置的许多数据FIS(DATA FIS))。在步骤402,该扩展器接收来自所识别的SATA存储装置的第一DMA设置FIS。该DMA设置FIS包括针对可以在单一DMA操作中传送的数据量的最大计数(例如,“原始”计数)。该原始计数可以保存在存储器或寄存器中,所述存储器或寄存器与和从其接收DMA设置FIS的SATA存储装置相对应的桥逻辑相关联。在步骤404,确定子计数以用于要向SAS/STP启动器发送的多个修改的DMA设置FIS中的每一个。如上面提到的,可以将该子计数确定为预定固定缓冲器尺寸,或者可以基于与桥逻辑相关联和/或与所识别的SATA存储装置相关联的缓冲器的尺寸来确定。
在步骤406,将修改的DMA设置FIS发送至SAS/STP启动器。该修改的DMA设置FIS包括所确定子计数(或针对I/O请求的较少剩余传送计数)。该修改的DMA设置FIS允许SAS/STP启动器准备较小的DMA传送,使得SAS/STP启动器的DMA电路(以及与SAS扩展器相关联的任何DMA电路)与因系统开销处理而造成SATA存储装置暂停数据处理的延长持续时间或SATA存储装置内的其它等待时间无关系。在步骤408,SAS扩展器从SAS/STP启动器向所识别的SATA存储装置传送数据,直到等于在所修改的DMA设置FIS中设置的子计数的最大计数。步骤410确定是否已经传送了该子计数的量的数据(或者是否已经完成整个I/O请求传送)。如果没有,则处理继续反向循环至步骤408,以继续从SAS/STP启动器向SATA存储装置传送数据,直到用完子计数为止(或者已经传送了整个I/O请求为止)。在步骤412,SAS扩展器的桥逻辑确定是否已经从SAS/STP启动器向SATA存储装置传送了等于所接收的DMA设置FIS的原始计数的数据量。如果不是,则处理继续反向循环至步骤406,以发送使能从SAS/STP启动器传送另一子计数量的数据的下一个修改的DMA设置FIS。当传送了原始计数量的数据时,步骤414接着确定是否需要传送更多数据以完成整个所接收的I/O请求。如果是,则处理继续反向循环至步骤402,以等待接收来自SATA存储装置的下一个DMA设置FIS。当完全传送了针对该I/O请求的所有数据时,步骤416接着接收来自SATA存储装置的完成状态以返回至SAS/STP启动器,由此完成该I/O请求。
因而,图4的方法将从SATA存储装置接收到的每一个DMA设置FIS中所接收到的每一个中的初始计数划分或细分到多个修改的DMA设置FIS中,以向SAS/STP启动器发送。每一个修改的DMA设置FIS都包括子计数-所接收的DMA设置FIS的最大原始计数的子集。根据这种方法,SAS/STP启动器(具体来说,SAS/STP启动器的DMA电路)不需要与单一SATA存储装置有关系或专用于其,而该SATA存储装置可能因该装置内的系统开销处理而招致延迟或等待时间。相反,SAS/STP启动器(并且更具体地说,该启动器内的DMA电路)可以被重新设置成启动向与该SAS扩展器耦接的其它SATA存储装置的类似传送。因而,可以通过减少因多个存储装置中的任一个的等待时间和系统开销处理而招致的延迟来改善SAS/STP启动器与多个SATA存储装置之间的通信的总体系统性能。
本领域普通技术人员将容易地认识到,图4的方法基本上可同时针对多个存储装置中的每一个操作。换句话说,改进的SAS扩展器的桥逻辑针对SAS/STP启动器与多个存储装置之间的多个DMA传送中的每一个DMA传送执行图4的方法。
图5至7是提供图4的步骤404的示例性附加细节的流程图,其用于确定子计数值小于从SATA存储装置接收到的DMA设置FIS中的原始计数。在如图5所示的一个示例性实施例中,步骤500将该子计数确定为预定固定缓冲器尺寸。该预定固定缓冲器尺寸可以在安装或设置SAS扩展器时通过管理员来设置,和/或可以确定为SAS扩展器的静态设置参数。在管理员人工确定该预定固定尺寸的情况下,与过去性能测量、任何或全部存储装置内的已知缓冲器尺寸等相比,在选择例如包括希望性能目标的恰当尺寸方面可以考虑任意数量的推测和因数。在图6所示另一示例性实施例中,步骤600基于与SATA存储装置相关联的桥逻辑中的缓冲器的尺寸来确定该子计数。改进的SAS扩展器的桥逻辑可以包括逻辑上再划分、以提供用于所述多个存储装置中的对应存储装置的缓冲器的一部分的存储器缓冲器。另选的是,桥逻辑可以包括多个不同的缓冲存储器,每一个与多个SATA存储装置的对应SATA存储装置相关联。在图7所示的又一示例性实施例中,该子计数可以基于每一个SATA存储装置内的缓冲器的缓冲器尺寸来确定。在这种实施例中,步骤700可以查询SATA存储装置来确定其缓冲器尺寸,而步骤702可以设置等于对应SATA存储装置的缓冲器尺寸的子计数值。另选的是,步骤702可以将该子计数值设置成从SATA存储装置缓冲器尺寸的函数导出的值(例如,与SATA存储装置相关联的总缓冲器尺寸的预定百分比部分)。
本领域普通技术人员将容易地认识到可以在图4到7的方法的处理中提供的许多附加和等同步骤。例如,可以采用本领域普通技术人员公知的错误恢复和重试技术,以从在所修改DMA传送当中出现的异常状态恢复。为使本讨论简化和简短,在此省略了这种附加和等同步骤。
虽然在附图和前述描述中已经对本发明进行了例示和描述,但这种例示和描述应视为示例性的,而不是性质上的限制。已经示出并描述了本发明的一个实施例及其小变型例。具体来说,示出并描述为示例性软件或固件实施例的特征可以等同地实现为定制逻辑电路,反之亦然。希望保护落入本发明的精神内的所有变化例和修改例。本领域技术人员会想到落入本发明的范围内的上述实施例的变型例。结果,本发明不限于上面讨论的特定示例和例示例,而仅通过下列权利要求书及其等同物来限制。
Claims (13)
1.一种可在切换装置中操作的方法,该切换装置适于与启动器装置耦接并且适于与多个串行高级技术附件(SATA)存储装置耦接,所述方法的特征在于其包括:
接收来自SATA存储装置的DMA设置帧信息结构(FIS),其中,所述DMA设置FIS包括在需要另一DMA设置FIS之前要从所述启动器装置传送的数据的最大尺寸;以及
向所述启动器装置发送多个修改的DMA设置FIS,其中,每一个修改的DMA设置FIS包括比所述最大尺寸小的子计数尺寸,并且其中,每一个修改的DMA设置FIS的子计数尺寸之和不大于所述最大尺寸。
2.根据权利要求1所述的方法,还包括:
将所述多个修改的DMA设置FIS中的每一个修改的DMA设置FIS的子计数尺寸确定为预定固定值。
3.根据权利要求1所述的方法,还包括:
将所述多个修改的DMA设置FIS中的每一个修改的DMA设置FIS的子计数尺寸确定为等于所述切换装置内的缓冲器的尺寸。
4.根据权利要求1所述的方法,
其中,所述切换装置包括多个缓冲器,每一个缓冲器与对应SATA存储装置相关联,
所述方法还包括:
将所述多个修改的DMA设置FIS中的每一个修改的DMA设置FIS的子计数尺寸确定为等于与所述SATA存储装置相关联的缓冲器的尺寸。
5.根据权利要求1所述的方法,还包括:
将所述多个修改的DMA设置FIS中的每一个修改的DMA设置FIS的子计数尺寸确定为等于所述SATA存储装置内的缓冲器的尺寸。
6.根据权利要求5所述的方法,还包括:
查询所述SATA存储装置以确定其缓冲器的尺寸。
7.一种切换装置(104),该切换装置(104)的特征在于其包括:
前端端口(112),该前端端口适于耦接所述切换装置(104)与串行连接SCSI串行高级技术附件隧道协议启动器(SAS/STP启动器(102));
多个后端端口(114.1到114.n),每一个后端端口适于耦接所述切换装置(104)与对应SATA存储装置(106.1到106.n);以及
桥逻辑(110),该桥逻辑与所述前端端口(112)耦接并且与所述多个后端端口(114.1到114.n)耦接,
其中,所述桥逻辑(110)适于通过其对应后端端口(114.1到114.n)接收来自SATA存储装置(106.1到106.n)的DMA设置帧信息结构(FIS),其中,所述DMA设置FIS包括在需要另一DMA设置FIS之前要从所述SAS/STP启动器(102)传送的数据的最大尺寸;并且
其中,所述桥逻辑(110)还适于向所述SAS/STP启动器(102)发送多个修改的DMA设置FIS,其中,每一个修改的DMA设置FIS包括比所述最大尺寸小的子计数尺寸,并且其中,每一个修改的DMA设置FIS的子计数尺寸之和不大于所述最大尺寸。
8.根据权利要求7所述的切换装置(104),
其中,所述桥逻辑(110)还适于将所述多个修改的DMA设置FIS中的每一个修改的DMA设置FIS的子计数尺寸确定为预定固定值。
9.根据权利要求7所述的切换装置(104),
其中,所述桥逻辑(110)还适于将所述多个修改的DMA设置FIS中的每一个修改的DMA设置FIS的子计数尺寸确定为等于所述切换装置(104)内的缓冲器(200.1到200.n)的尺寸。
10.根据权利要求7所述的切换装置(104),
其中,所述桥逻辑(110)还包括:
多个缓冲器(200.1到200.n),每一个缓冲器与对应后端端口(114.1到114.n)相关联,
其中,所述桥逻辑(110)还适于将所述多个修改的DMA设置FIS中的每一个修改的DMA设置FIS的子计数尺寸确定为等于与通过其接收所述DMA设置FIS的所述后端端口(114.1到114.n)相关联的缓冲器(200.1到200.n)的尺寸。
11.根据权利要求7所述的切换装置(104),
其中,所述桥逻辑(110)还适于将所述多个修改的DMA设置FIS中的每一个修改的DMA设置FIS的子计数尺寸确定为等于所述SATA存储装置(106.1到106.n)内的缓冲器(300.1到300.n)的尺寸。
12.根据权利要求11所述的切换装置(104),
其中,所述桥逻辑(110)还适于查询所述SATA存储装置(106.1到106.n)以确定其缓冲器(300.1到300.n)的尺寸。
13.根据权利要求7所述的切换装置(104),
其中,所述切换装置(104)是串行连接SCSI(SAS)扩展器。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US86827910A | 2010-08-25 | 2010-08-25 | |
US12/868,279 | 2010-08-25 | ||
US12/870,975 US8281054B2 (en) | 2010-08-25 | 2010-08-30 | Methods and apparatus for improved host/initiator utilization in serial advanced technology attachment communication |
US12/870,975 | 2010-08-30 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102387184A true CN102387184A (zh) | 2012-03-21 |
CN102387184B CN102387184B (zh) | 2015-04-15 |
Family
ID=44534029
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110075097.9A Expired - Fee Related CN102387184B (zh) | 2010-08-25 | 2011-03-28 | 切换装置和可在切换装置中操作的方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8281054B2 (zh) |
EP (1) | EP2423823B1 (zh) |
JP (1) | JP2012048704A (zh) |
KR (1) | KR101266572B1 (zh) |
CN (1) | CN102387184B (zh) |
TW (1) | TWI387961B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103475695A (zh) * | 2013-08-21 | 2013-12-25 | 华为数字技术(成都)有限公司 | 存储系统互联方法及装置 |
CN104239256A (zh) * | 2013-06-18 | 2014-12-24 | Lsi公司 | 通过sas的pcie隧穿 |
CN104956348A (zh) * | 2013-04-02 | 2015-09-30 | 惠普发展公司,有限责任合伙企业 | Sata发起方寻址和存储设备分片 |
CN113127389A (zh) * | 2021-04-16 | 2021-07-16 | 无锡众星微系统技术有限公司 | Sas stp业务加速方法 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8626974B2 (en) * | 2012-01-19 | 2014-01-07 | Lsi Corporation | Methods and systems for reduced signal path count for interconnect signals within a storage system expander |
US8898506B2 (en) | 2012-07-25 | 2014-11-25 | Lsi Corporation | Methods and structure for hardware serial advanced technology attachment (SATA) error recovery in a serial attached SCSI (SAS) expander |
US8589607B1 (en) * | 2012-08-07 | 2013-11-19 | Lsi Corporation | Methods and structure for hardware management of serial advanced technology attachment (SATA) DMA non-zero offsets in a serial attached SCSI (SAS) expander |
US9424205B2 (en) | 2013-01-16 | 2016-08-23 | Applied Micro Circuits Corporation | System and method for SATA virtualization and domain protection |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7032042B2 (en) * | 2003-09-10 | 2006-04-18 | Intel Corporation | Request conversion |
CN1892630A (zh) * | 2005-05-09 | 2007-01-10 | 株式会社东芝 | Dma数据传送装置、半导体集成电路装置及数据传送方法 |
US20070136521A1 (en) * | 2005-12-14 | 2007-06-14 | Lsi Logic Corporation | Mitigating performance degradation caused by a SATA drive attached to a SAS domain |
CN101221483A (zh) * | 2006-12-08 | 2008-07-16 | 国际商业机器公司 | 改善连续串行小型机系统接口存储设备性能的系统和方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004030042A (ja) | 2002-06-24 | 2004-01-29 | Fuji Xerox Co Ltd | 画像形成システム、画像形成システムにおけるダウンロード方法 |
US7376763B2 (en) * | 2003-07-17 | 2008-05-20 | International Business Machines Corporation | Method for transferring data from a memory subsystem to a network adapter by extending data lengths to improve the memory subsystem and PCI bus efficiency |
US20060004935A1 (en) * | 2004-06-30 | 2006-01-05 | Pak-Lung Seto | Multi-protocol bridge |
US20060218324A1 (en) * | 2005-03-25 | 2006-09-28 | Matsushita Electrical Industrial Co., Ltd | Systems and methods for flexible data transfers in SDIO and/or MMC |
US7761642B2 (en) * | 2006-12-22 | 2010-07-20 | Lsi Corporation | Serial advanced technology attachment (SATA) and serial attached small computer system interface (SCSI) (SAS) bridging |
US20080183921A1 (en) * | 2007-01-29 | 2008-07-31 | Naichih Chang | Serial advanced technology attachment (SATA) frame information structure (FIS) processing |
JP4356765B2 (ja) * | 2007-04-20 | 2009-11-04 | ソニー株式会社 | 情報処理装置および方法、並びにプログラム |
JP4445535B2 (ja) * | 2007-09-19 | 2010-04-07 | 富士通株式会社 | データ転送装置,情報処理システム,データ転送プログラム及び同プログラムを記録したコンピュータ読取可能な記録媒体 |
JP4809413B2 (ja) | 2008-10-08 | 2011-11-09 | 株式会社日立製作所 | ストレージシステム |
-
2010
- 2010-08-30 US US12/870,975 patent/US8281054B2/en not_active Expired - Fee Related
-
2011
- 2011-03-07 TW TW100107598A patent/TWI387961B/zh not_active IP Right Cessation
- 2011-03-28 CN CN201110075097.9A patent/CN102387184B/zh not_active Expired - Fee Related
- 2011-03-31 JP JP2011077840A patent/JP2012048704A/ja not_active Ceased
- 2011-08-24 KR KR1020110084522A patent/KR101266572B1/ko not_active IP Right Cessation
- 2011-08-25 EP EP11178910.3A patent/EP2423823B1/en not_active Not-in-force
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7032042B2 (en) * | 2003-09-10 | 2006-04-18 | Intel Corporation | Request conversion |
CN1892630A (zh) * | 2005-05-09 | 2007-01-10 | 株式会社东芝 | Dma数据传送装置、半导体集成电路装置及数据传送方法 |
US20070136521A1 (en) * | 2005-12-14 | 2007-06-14 | Lsi Logic Corporation | Mitigating performance degradation caused by a SATA drive attached to a SAS domain |
CN101221483A (zh) * | 2006-12-08 | 2008-07-16 | 国际商业机器公司 | 改善连续串行小型机系统接口存储设备性能的系统和方法 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104956348A (zh) * | 2013-04-02 | 2015-09-30 | 惠普发展公司,有限责任合伙企业 | Sata发起方寻址和存储设备分片 |
CN104956348B (zh) * | 2013-04-02 | 2018-04-20 | 慧与发展有限责任合伙企业 | Sata发起方寻址和存储设备分片 |
CN104239256A (zh) * | 2013-06-18 | 2014-12-24 | Lsi公司 | 通过sas的pcie隧穿 |
CN104239256B (zh) * | 2013-06-18 | 2018-03-09 | 安华高科技通用Ip(新加坡)公司 | 通过sas的pcie隧穿 |
CN103475695A (zh) * | 2013-08-21 | 2013-12-25 | 华为数字技术(成都)有限公司 | 存储系统互联方法及装置 |
CN113127389A (zh) * | 2021-04-16 | 2021-07-16 | 无锡众星微系统技术有限公司 | Sas stp业务加速方法 |
Also Published As
Publication number | Publication date |
---|---|
TW201209810A (en) | 2012-03-01 |
KR101266572B1 (ko) | 2013-05-22 |
US8281054B2 (en) | 2012-10-02 |
EP2423823A2 (en) | 2012-02-29 |
JP2012048704A (ja) | 2012-03-08 |
EP2423823A3 (en) | 2012-05-30 |
KR20120019403A (ko) | 2012-03-06 |
TWI387961B (zh) | 2013-03-01 |
CN102387184B (zh) | 2015-04-15 |
EP2423823B1 (en) | 2014-11-19 |
US20120054404A1 (en) | 2012-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102387184A (zh) | 切换装置和可在切换装置中操作的方法 | |
US7865652B2 (en) | Power control by a multi-port bridge device | |
CN101452369B (zh) | 用于控制usb大容量存储设备的逻辑单元的方法和系统 | |
KR101579681B1 (ko) | Sas를 통한 pcie 터널링 | |
US20050210159A1 (en) | Methods and structure for improved transfer rate performance in a SAS wide port environment | |
US9047418B2 (en) | Methods and devices for extending USB 3.0-compliant communication | |
US20110113159A1 (en) | Communication with input/output system devices | |
EP2423822B1 (en) | Methods and apparatus for improved serial advanced technology attachment performance | |
US8924610B1 (en) | SAS/SATA store-and-forward buffering for serial-attached-SCSI (SAS) storage network | |
US7460531B2 (en) | Method, system, and program for constructing a packet | |
CN116414767B (zh) | 一种对基于axi协议乱序响应的重排序方法及系统 | |
US8868806B2 (en) | Methods and structure for hardware management of serial advanced technology attachment (SATA) DMA Non-Zero Offsets in a serial attached SCSI (SAS) expander | |
US6760781B1 (en) | Intelligent packet transmission engine | |
CN109992556A (zh) | 一种i2c驱动方法和装置 | |
CN101447982A (zh) | 存储模拟装置及其存取方法 | |
CN111737183A (zh) | 一种服务器及一种i2c总线的通信故障处理方法和系统 | |
CN114090494B (zh) | 数据传输方法、装置、设备和存储介质 | |
CN115842872A (zh) | 用于互连协议的帧接收的数据处理的方法以及存储设备 | |
WO2016122514A1 (en) | Communications over a serial attached small computer interface (sas) | |
JP2004326350A (ja) | データ処理装置、およびデータ処理方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C41 | Transfer of patent application or patent right or utility model | ||
TR01 | Transfer of patent right |
Effective date of registration: 20160812 Address after: Singapore Singapore Patentee after: Avago Technologies General IP (Singapore) Pte. Ltd. Address before: California, USA Patentee before: LSI Corp. |
|
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20150415 Termination date: 20170328 |