CN102346786A - 信号线检查系统及方法 - Google Patents
信号线检查系统及方法 Download PDFInfo
- Publication number
- CN102346786A CN102346786A CN2010102402152A CN201010240215A CN102346786A CN 102346786 A CN102346786 A CN 102346786A CN 2010102402152 A CN2010102402152 A CN 2010102402152A CN 201010240215 A CN201010240215 A CN 201010240215A CN 102346786 A CN102346786 A CN 102346786A
- Authority
- CN
- China
- Prior art keywords
- signal
- signal line
- line segment
- line
- wire
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/398—Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2119/00—Details relating to the type or aim of the analysis or the optimisation
- G06F2119/10—Noise analysis or noise optimisation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)
Abstract
本发明提供一种信号线检查系统。该系统从计算装置的存储器中读取电路板布线图,并接收用户从电路板布线图中选择信号线。该系统还接收用户输入的信号线的设计规范,包括信号线上各信号线段的参考线长、以及各信号线段与相邻信号线上对应信号线段的参考线距,并检查信号线上各信号线段的实际线长是否小于或等于各信号线段的参考线长,各信号线段与相邻信号线上对应信号线段的实际线距是否大于或等于各信号线段与相邻信号线上对应信号线段的参考线距,以判断信号线的设计是否符合设计规范。本发明还提供一种信号线检查方法。
Description
技术领域
本发明涉及一种电路检查系统及方法,尤其是关于一种信号线检查系统及方法。
背景技术
电路板上信号线的布署有许多严格的设计规范,最基础的设计规范之一为信号线上各信号线段的线长及相邻信号线之间的线距必须满足一定要求,以保证各信号线段的特征阻抗符合要求、减少信号传输延迟及减少信号线之间的串扰。
然而,目前对电路板上信号线的检查依赖于布线人员手动操作,由于电路板上信号线的数目巨大,手动操作不仅费时费力,而且容易因为布线人员的疏忽遗漏一些信号线的检查,从而影响电路板的布线质量。
发明内容
鉴于以上内容,有必要提出一种信号线检查系统,可以自动对电路板上的信号线进行检查,查找出不满足设计规范的信号线。
此外,还有必要提出一种信号线检查方法,可以自动对电路板上的信号线进行检查,查找出不满足设计规范的信号线。
一种信号线检查系统,运行于计算装置。该系统包括文件读取模块、信号线选择模块、设计规范输入模块及信号线检查模块。文件读取模块,用于从计算装置的存储器中读取电路板布线图。信号线选择模块,用于接收用户从电路板布线图中选择信号线。设计规范输入模块,用于接收用户输入的信号线的设计规范,包括信号线上各信号线段的参考线长、以及各信号线段与相邻信号线上对应信号线段的参考线距。信号线检查模块,用于检查信号线上各信号线段的实际线长是否小于或等于各信号线段的参考线长,各信号线段与相邻信号线上对应信号线段的实际线距是否大于或等于各信号线段与相邻信号线上对应信号线段的参考线距,以判断信号线的设计是否符合设计规范。
一种信号线检查方法,运行于计算装置。该方法包括:(A)从计算装置的存储器中读取电路板布线图;(B)接收用户从电路板布线图中选择信号线;(C)接收用户输入的信号线的设计规范,包括信号线上各信号线段的参考线长、以及各信号线段与相邻信号线上对应信号线段的参考线距;及(D)检查信号线上各信号线段的实际线长是否小于或等于各信号线段的参考线长,各信号线段与相邻信号线上对应信号线段的实际线距是否大于或等于各信号线段与相邻信号线上对应信号线段的参考线距,以判断信号线的设计是否符合设计规范。
相较于现有技术,本发明所提供的信号线检查系统及方法可以自动对电路板上的信号线进行检查,查找出不满足设计规范的信号线。
附图说明
图1是本发明信号线检查系统较佳实施例的应用环境图。
图2是本发明信号线检查系统较佳实施例的功能模块图。
图3是本发明信号线检查方法较佳实施例的流程图。
图4是信号线示意图。
主要元件符号说明
计算装置 | 100 |
信号线检查系统 | 10 |
处理器 | 20 |
存储器 | 30 |
显示器 | 40 |
电路板布线图 | 50 |
文件读取模块 | 11 |
信号线选择模块 | 12 |
设计规范输入模块 | 13 |
信号线检查模块 | 14 |
错误定位模块 | 15 |
具体实施方式
参阅图1所示,是本发明信号线检查系统10较佳实施例的应用环境图。该信号线检查系统10应用于计算装置100。该计算装置100还包括处理器20、存储器30、显示器40及电路板布线图50。该信号线检查系统10用于检查电路板布线图50中的信号线的设计是否符合规范,并在电路板布线图50中定位设计不符合规范的信号线供用户进行修改。
存储器30用于存储电路板布线图50及信号线检查系统10的程序化代码。该存储器30可以为智能媒体卡(smart media card)、安全数字卡(secure digital card)、闪存卡(flash card)等存储设备。
处理器20用于执行信号线检查系统10的程序化代码,提供信号线检查系统10的上述功能。
显示器40用于显示所述电路板布线图50并显示信号线检查系统10提供的用户界面,供用户输入信号线的设计规范及从电路板布线图50选择需要检查的信号线。
在本实施例中,该电路板布线图50为计算机主板的布线图。所述计算装置100可以为个人电脑,笔记本,服务器,工作站,或其它具有数据处理功能的电子装置。
参阅图2所示,是信号线检查系统10较佳实施例的功能模块图。该信号线检查系统10包括文件读取模块11,信号线选择模块12、设计规范输入模块13、信号线检查模块14及错误定位模块15。以下结合图3所示的方法流程说明模块11至15的功能。
图3是本发明信号线检查方法较佳实施例的流程图。
步骤S301,文件读取模块11从存储器30读取所述电路板布线图50。
步骤S303,信号线选择模块12接收用户从电路板布线图50选择的需要测试的信号线。用户可以一次从电路板布线图50中选择一条信号线,也可以一次从电路板布线图50中选择一批设计规范相同的信号线。例如,用户可以通过以输入字符“dq”的方式从电路板布线图50中选择名称中包括字符“dq”的所有信号线。一般来讲,名称中包括相同字符的信号线的设计规范相同。
步骤S305,设计规范输入模块13用于接收用户输入的信号线的设计规范,包括信号线上各信号线段的参考线长、以及各信号线段与相邻信号线上对应信号线段的参考线距。如图4示出设计规范相同的3条信号线“Data line 1”,“Data line 2”及“Data line 3”。每条信号线包括5个信号线段,例如“Data line 1”包括信号线段“a1,b1,c1,d1,f1”,“Data line 2”包括信号线段“a2,b2,c2,d2,f2”,“Dataline 3”包括信号线段“a3,b3,c3,d3,f3”。各信号线上5个信号线段的参考线长分别为“150mil,80mil,75mil,100mil,200mil”,各信号线段与相邻信号线上对应信号线段的参考线距分别为“4mil,6mil,8mil,10mil,9mil”。也就是说,“Data line 2”上的信号线段a2与“Data line 1”上的信号线段a1、“Data line 2”上的信号线段a2与“Data line 3”上的信号线段a3之间的参考距离为4mil。其中,mil为布线的长度单位,1mil等于千分之一英寸。
步骤S307,信号线检查模块14读取信号线上各信号线段的实际线长,以及各信号线段与相邻信号线上对应信号线段的实际线距。例如,信号线“Data line 1”上5个信号线段的实际线长分别为“150mil,80mil,75mil,100mil,200mil”,信号线“Data line 2”上5个信号线段的实际线长分别为“150mil,80mil,90mil,100mil,200mil”,信号线“Data line 3”上5个信号线段的实际线长分别为“150mil,80mil,73mil,100mil,200mil”。信号线“Data line 2”上各信号线段与相邻信号线“Data line 1”上对应信号线段的实际线距分别为“4mil,6mil,8mil,10mil,9mil”,信号线“Data line 2”上各信号线段与相邻信号线“Data line 3”上对应信号线段的实际线距分别为“4mil,6mil,7.5mil,10mil,9mil”。
步骤S309,信号线检查模块14检查信号线上各信号线段的实际线长是否小于或等于各信号线段的参考线长,各信号线段与相邻信号线上对应信号线段的实际线距是否大于或等于各信号线段与相邻信号线上对应信号线段的参考线距,以判断信号线的设计是否符合设计规范。例如,信号线检查模块14检查图4中的信号线“Data line 1”,“Data line 2”及“Data line 3”上5个信号线段的实际线长是否分别小于或等于“150mil,80mil,75mil,100mil,200mil”,信号线“Data line 2”上各信号线段与相邻信号线“Data line 1”或“Data line 2”上对应信号线段的实际线距是否分别大于或等于“4mil,6mil,8mil,10mil,9mil”。若一条信号线上各信号线段的实际线长小于或等于各信号线段的参考线长,以及该信号线上各信号线段与相邻信号线上对应信号线段的实际线距大于或等于各信号线段与相邻信号线上对应信号线段的参考线距,则流程进入步骤S311,信号线检查模块14判断该信号线的设计符合设计规范。
否则,在步骤S309,若信号线检查模块14判断一条信号线上有任意一个信号线段的实际线长大于该信号线段的参考线长,或者该信号线上有任意一个信号线段与相邻信号线上对应信号线段的实际线距小于该信号线段与相邻信号线上对应信号线段的参考线距,则流程进入步骤S313,信号线检查模块14判断该信号线的设计不符合规范。
例如,图4中信号线“Data line 2”上的信号线段“c2”及信号线“Data line 3”上的信号线段“c3”的参考线长为75mil,但是信号线段“c2”的实际线长为90mil,信号线段“c3”的的实际线长为73mil,信号线“Data line 2”上的信号线段“c2”及信号线“Data line 3”上的信号线段“c3”的参考线距为8mil,实际线距为7.5mil,则信号线检查模块14判断信号线“Data line 2”及“Data line 3”的设计不符合规范。
步骤S315,错误定位模块15在电路板布线图50上定位信号线上不符合设计规范的信号线段,以提示用户对该信号线段的线长或与相邻信号线上对应信号线段的线距进行相应调整。如图4所示,信号线“Dataline 2”上的信号线段“c2”及信号线“Data line 3”上的信号线段“c3”被以醒目方式(例如加粗或是标示颜色)标示。
步骤S317,信号线检查模块14判断是否电路板布线图50中的所有信号线都已经检查完毕,若电路板布线图50中还有信号线未被检查,则流程返回步骤S303。直到电路板布线图50中的所有信号线都已经检查完毕,流程结束。
Claims (10)
1.一种信号线检查系统,运行于计算装置,其特征在于,该系统包括:
文件读取模块,用于从计算装置的存储器中读取电路板布线图;
信号线选择模块,用于接收用户从电路板布线图中选择的信号线;
设计规范输入模块,用于接收用户输入的信号线的设计规范,包括信号线上各信号线段的参考线长、以及各信号线段与相邻信号线上对应信号线段的参考线距;及
信号线检查模块,用于检查信号线上各信号线段的实际线长是否小于或等于各信号线段的参考线长,各信号线段与相邻信号线上对应信号线段的实际线距是否大于或等于各信号线段与相邻信号线上对应信号线段的参考线距,以判断信号线的设计是否符合设计规范。
2.如权利要求1所述的信号线检查系统,其特征在于,若一条信号线上各信号线段的实际线长小于或等于各信号线段的参考线长,以及该信号线上各信号线段与相邻信号线上对应信号线段的实际线距大于或等于各信号线段与相邻信号线上对应信号线段的参考线距,则信号线检查模块判断该信号线的设计符合设计规范,若一条信号线上有任意一个信号线段的实际线长大于该信号线段的参考线长,或者该信号线上有任意一个信号线段与相邻信号线上对应信号线段的实际线距小于该信号线段与相邻信号线上对应信号线段的参考线距,则信号线检查模块判断该信号线的设计不符合规范。
3.如权利要求2所述的信号线检查系统,其特征在于,该系统还包括错误定位模块,用于在所述电路板布线图上定位信号线上不符合设计规范的信号线段,以提示用户对该信号线段的线长或与相邻信号线上对应信号线段的线距进行相应调整。
4.如权利要求1所述的信号线检查系统,其特征在于,所述信号线选择模块可以一次接收用户从电路板布线图中选择的一条信号线,也可以一次接收用户从电路板布线图中选择的一批设计规范相同的信号线。
5.如权利要求1所述的信号线检查系统,其特征在于,所述计算装置为个人电脑,笔记本,服务器,或工作站。
6.一种信号线检查方法,运行于计算装置,其特征在于,该方法包括:
从计算装置的存储器中读取电路板布线图;
接收用户从电路板布线图中选择的信号线;
接收用户输入的信号线的设计规范,包括信号线上各信号线段的参考线长、以及各信号线段与相邻信号线上对应信号线段的参考线距;及
检查信号线上各信号线段的实际线长是否小于或等于各信号线段的参考线长,各信号线段与相邻信号线上对应信号线段的实际线距是否大于或等于各信号线段与相邻信号线上对应信号线段的参考线距,以判断信号线的设计是否符合设计规范。
7.如权利要求6所述的信号线检查方法,其特征在于,若一条信号线上各信号线段的实际线长小于或等于各信号线段的参考线长,以及该信号线上各信号线段与相邻信号线上对应信号线段的实际线距大于或等于各信号线段与相邻信号线上对应信号线段的参考线距,则判断该信号线的设计符合设计规范,若一条信号线上有任意一个信号线段的实际线长大于该信号线段的参考线长,或者该信号线上有任意一个信号线段与相邻信号线上对应信号线段的实际线距小于该信号线段与相邻信号线上对应信号线段的参考线距,则判断该信号线的设计不符合规范。
8.如权利要求7所述的信号线检查方法,其特征在于,该方法还包括:在所述电路板布线图上定位信号线上不符合设计规范的信号线段,以提示用户对该信号线段的线长或与相邻信号线上对应信号线段的线距进行相应调整。
9.如权利要求6所述的信号线检查方法,其特征在于,用户可以一次从电路板布线图中选择一条信号线,也可以一次从电路板布线图中选择一批设计规范相同的信号线。
10.如权利要求6所述的信号线检查方法,其特征在于,所述计算装置为个人电脑,笔记本,服务器,或工作站。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010102402152A CN102346786A (zh) | 2010-07-29 | 2010-07-29 | 信号线检查系统及方法 |
US12/961,908 US8255864B2 (en) | 2010-07-29 | 2010-12-07 | Computing device and method for checking signal transmission lines |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010102402152A CN102346786A (zh) | 2010-07-29 | 2010-07-29 | 信号线检查系统及方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102346786A true CN102346786A (zh) | 2012-02-08 |
Family
ID=45528004
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010102402152A Pending CN102346786A (zh) | 2010-07-29 | 2010-07-29 | 信号线检查系统及方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8255864B2 (zh) |
CN (1) | CN102346786A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110096770A (zh) * | 2019-04-16 | 2019-08-06 | 苏州浪潮智能科技有限公司 | 一种基于PCB高速信号线pad检查方法及装置 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102375899A (zh) * | 2010-08-16 | 2012-03-14 | 鸿富锦精密工业(深圳)有限公司 | 图形宽度检测系统及图形宽度检测方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1725221A (zh) * | 2004-07-20 | 2006-01-25 | 鸿富锦精密工业(深圳)有限公司 | 布线干扰检查系统及方法 |
CN1979503A (zh) * | 2005-12-09 | 2007-06-13 | 英业达股份有限公司 | 电路板布局方法 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7516544B1 (en) * | 2001-06-22 | 2009-04-14 | Mentor Graphics Corporation | Spacers for reducing crosstalk and maintaining clearances |
US6678876B2 (en) * | 2001-08-24 | 2004-01-13 | Formfactor, Inc. | Process and apparatus for finding paths through a routing space |
US20040010766A1 (en) * | 2002-07-10 | 2004-01-15 | Swope John M. | Method and system for automated design of printed circuit boards |
US7281232B1 (en) * | 2004-02-12 | 2007-10-09 | Nvidia Corporation | Method and apparatus for automatically checking circuit layout routing |
TW200539763A (en) * | 2004-05-28 | 2005-12-01 | Hon Hai Prec Ind Co Ltd | Method and system for net-width checking in a layout |
US7418693B1 (en) * | 2004-08-18 | 2008-08-26 | Cadence Design Systems, Inc. | System and method for analysis and transformation of layouts using situations |
US7937681B2 (en) * | 2005-04-25 | 2011-05-03 | Cadence Design Systems, Inc. | Method and mechanism for implementing automated PCB routing |
TWI273260B (en) * | 2005-11-18 | 2007-02-11 | Inventec Corp | Method and system of detecting routing of sectional line |
US7464358B1 (en) * | 2006-01-26 | 2008-12-09 | Cadence Design Systems, Inc. | Method for resolving overloads in autorouting physical interconnections |
US7559045B2 (en) * | 2006-12-22 | 2009-07-07 | Inventec Corporation | Database-aided circuit design system and method therefor |
JP2009238130A (ja) * | 2008-03-28 | 2009-10-15 | Fujitsu Ltd | プリント基板設計装置およびプリント基板設計方法 |
JP4807673B2 (ja) * | 2008-12-01 | 2011-11-02 | 日本電気株式会社 | プリント基板設計システムおよびプリント基板設計方法 |
CN101872370B (zh) * | 2009-04-21 | 2012-07-18 | 鸿富锦精密工业(深圳)有限公司 | 电子线路板设计规范仿真系统及方法 |
-
2010
- 2010-07-29 CN CN2010102402152A patent/CN102346786A/zh active Pending
- 2010-12-07 US US12/961,908 patent/US8255864B2/en not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1725221A (zh) * | 2004-07-20 | 2006-01-25 | 鸿富锦精密工业(深圳)有限公司 | 布线干扰检查系统及方法 |
CN1979503A (zh) * | 2005-12-09 | 2007-06-13 | 英业达股份有限公司 | 电路板布局方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110096770A (zh) * | 2019-04-16 | 2019-08-06 | 苏州浪潮智能科技有限公司 | 一种基于PCB高速信号线pad检查方法及装置 |
CN110096770B (zh) * | 2019-04-16 | 2022-08-19 | 苏州浪潮智能科技有限公司 | 一种基于PCB高速信号线pad检查方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
US8255864B2 (en) | 2012-08-28 |
US20120030639A1 (en) | 2012-02-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7617063B2 (en) | Remote witness testing system | |
CN103577615A (zh) | 高速差分信号线过孔自动检查系统及方法 | |
CN104135520B (zh) | 一种识别安卓终端的方法以及装置 | |
CN102841955A (zh) | 信号线长度检查系统及方法 | |
CN102346787A (zh) | 信号线串扰信息检查系统及方法 | |
CN104102758A (zh) | 信号线长度检查系统及方法 | |
CN103279846A (zh) | 一种基于bim模型的工程验收方法和系统 | |
CN103744769A (zh) | 一种基于逻辑芯片cpld的快速定位服务器电源故障的方法 | |
CN104076214B (zh) | 多通道微波组件自动测试方法 | |
CN103116664A (zh) | 长度计算系统及长度计算方法 | |
CN102346786A (zh) | 信号线检查系统及方法 | |
CN103049590A (zh) | 信号线检查系统及方法 | |
US8671383B2 (en) | Viewing and debugging HDL designs having SystemVerilog interface constructs | |
US20130156064A1 (en) | System and method for testing electronic device | |
US20140258793A1 (en) | Detecting system and method for motherboard | |
CN102955868A (zh) | 布线检查系统及方法 | |
CN102339333B (zh) | 信号线到隔离孔之间的距离稽查系统及方法 | |
CN104090631A (zh) | 外围元件连接装置及具有外围元件连接接口的电子装置 | |
CN107942175A (zh) | 一种数据采集器自动测试系统 | |
CN208538126U (zh) | 实现nvme硬盘信号转接的pcie卡 | |
CN207571749U (zh) | 标签阅读器组合 | |
CN103679105B (zh) | 用于测试系统输入数据的方法及测试系统 | |
CN103838650A (zh) | 信号线选择系统及方法 | |
CN112445664B (zh) | 一种笔记本电脑用接口测试装置 | |
CN102404902A (zh) | 控制模组 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20120208 |