CN102288835A - 信号检测电路及方法 - Google Patents

信号检测电路及方法 Download PDF

Info

Publication number
CN102288835A
CN102288835A CN2011101622395A CN201110162239A CN102288835A CN 102288835 A CN102288835 A CN 102288835A CN 2011101622395 A CN2011101622395 A CN 2011101622395A CN 201110162239 A CN201110162239 A CN 201110162239A CN 102288835 A CN102288835 A CN 102288835A
Authority
CN
China
Prior art keywords
signal
input
comparer
voltage
reference voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011101622395A
Other languages
English (en)
Other versions
CN102288835B (zh
Inventor
范方平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Mingxingtong Technology Co ltd
Original Assignee
IPGoal Microelectronics Sichuan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by IPGoal Microelectronics Sichuan Co Ltd filed Critical IPGoal Microelectronics Sichuan Co Ltd
Priority to CN 201110162239 priority Critical patent/CN102288835B/zh
Publication of CN102288835A publication Critical patent/CN102288835A/zh
Application granted granted Critical
Publication of CN102288835B publication Critical patent/CN102288835B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

一种信号检测电路,用于检测一输入电压信号的上升下降时间,所述信号检测电路包括一第一参考电压端、一第二参考电压端、一与第一参考电压端相连的第一比较器、一与第二参考电压端相连的第二比较器、一与第一比较器及第二比较器相连的逻辑器件及一与逻辑器件相连的电容,所述第一比较器与所述第二比较器共同接收所述输入电压信号,所述第一参考电压端为输入电压信号的最低电压输入端,所述第二参考电压端为输入电压信号的最高电压输入端,所述逻辑器件输出的信号通过所述电容进行滤波后输出一电压值与输入电压信号的上升下降时间成比例的恒定电压。本发明进一步提供一种信号检测方法。本发明电路结构及检测方法简单且速度较快。

Description

信号检测电路及方法
技术领域
本发明涉及一种检测电路及方法,尤指一种用于检测信号上升下降时间的信号检测电路及方法。
背景技术
信号的上升下降时间指的是信号从零时刻到首次达到稳态值或从稳态值下降到零时刻的时间。通常将上升下降时间定义为响应曲线从稳态值的10%上升到稳态值90%所需的时间。
现有的用于检测信号的上升下降时间的方法有很多,例如通过计算机编程来检测信号的上升下降时间,利用汇编语言来检测信号端口的状态,通过不同状态时计算机发出的不同指令,来计算出信号的上升下降时间。由此可见,现有的信号上升下降时间检测电路及方法不够简单。
发明内容
鉴于以上内容,有必要提供一种结构简单且能够检测出信号上升下降时间的信号检测电路及方法。
一种信号检测电路,用于检测一输入电压信号的上升下降时间,所述信号检测电路包括一第一参考电压端、一第二参考电压端、一与所述第一参考电压端相连的第一比较器、一与所述第二参考电压端相连的第二比较器、一与所述第一比较器及所述第二比较器相连的逻辑器件及一与所述逻辑器件相连的电容,所述第一比较器与所述第二比较器共同接收所述输入电压信号,所述第一参考电压端为输入电压信号的最低电压输入端,所述第二参考电压端为输入电压信号的最高电压输入端,所述逻辑器件输出的信号通过所述电容进行滤波后输出一电压值与输入电压信号的上升下降时间成比例的恒定电压。
一种信号检测方法,用于检测一输入电压信号的上升下降时间,其包括以下步骤:
输入一电压信号至一第一比较器与一第二比较器;
将一所述输入电压信号的最低电压输入至所述第一比较器,将一所述输入电压信号的最高电压输入至所述第二比较器;
所述第一比较器的输出端与所述第二比较器的输出端通过一逻辑器件输出一占空比与输入电压信号的上升下降时间成比例的电压信号;
所述逻辑器件输出的电压信号通过一电容进行滤波后输出一个电压值与输入电压信号的上升下降时间成比例的恒定电压;及
根据所述恒定电压计算出所述输入电压信号的上升下降时间。
相对现有技术,本发明信号检测电路及方法通过将输入信号的上升下降时间转换为电压信号,得出输入信号的上升下降时间,电路结构及检测方法简单且速度较快。
附图说明
图1为本发明信号检测电路较佳实施方式的电路图。
图2为本发明信号检测电路另一实施方式的电路图。
图3为本发明信号检测方法较佳实施方式的流程图。
具体实施方式
请参阅图1,本发明信号检测电路较佳实施方式包括一输入信号端Vin、一第一参考电压端V1、一第二参考电压端V2、一第一比较器CMP1、一第二比较器CMP2、一逻辑器件、一电容C及一输出信号端Vout。在本实施方式中,该逻辑器件为一与门AND,该第一比较器CMP1与该第二比较器CMP2均为高速比较器,具有快速响应特性。该第一参考电压端V1为输入信号端Vin输入信号的最低电压输入端,该第二参考电压端V2为输入信号端Vin输入信号的最高电压输入端。
本发明信号检测电路较佳实施方式的具体电路连接关系如下:该输入信号端Vin与该第一比较器CMP1的一正相输入端及该第二比较器CMP2的一反相输入端相连,该第一参考电压端V1与该第一比较器CMP1的一反相输入端相连,该第二参考电压端V2与该第二比较器CMP2的一正相输入端相连,该第一比较器CMP1的一输出端Vout1及该第二比较器CMP2的一输出端Vout2分别与该与门AND的两输入端相连,该与门AND的输出端与该输出信号端Vout及该电容C的一端相连,该电容C的另一端接地。
本发明信号检测电路较佳实施方式的工作原理分析如下:
假设该输入信号端Vin输入的低电平信号为VL,输入的高电平信号为VH,该第一参考电压端V1的输入电压为VL+(VH-VL)*0.1,该第二参考电压端V2的输入电压为VH-(VH-VL)*0.1,且该第一参考电压端V1为输入信号端Vin输入信号摆幅10%的电压输入端,该第二参考电压端V2为输入信号端Vin输入信号摆幅90%的电压输入端。其中,具体检测点可以根据需要进行设置。
当该输入信号端Vin输入的电压低于该第一参考电压端V1输入的电压时,该输出端Vout1输出低电平信号,该输出端Vout2输出高电平信号,此时该与门AND输出低电平信号至该输出信号端Vout;当该输入信号端Vin输入的电压逐渐升高至大于该第一参考电压端V1输入的电压时,该输出端Vout1与该输出端Vout2均输出高电平信号,此时该与门AND输出高电平信号至该输出信号端Vout;当该输入信号端Vin输入的电压升高至大于该第二参考电压端V2输入的电压时,该输出端Vout1输出高电平信号,该输出端Vout2输出低电平信号,此时该与门AND输出低电平信号至该输出信号端Vout。即该输出信号端Vout只有在该输入信号端Vin输入的电压大于该第一参考电压端V1输入的电压且小于该第二参考电压端V2输入的电压时为高电平,其余时间均为低电平,当该输入信号端Vin输入的电压信号的上升下降时间不同时,该输出信号端Vout的高电平宽度也在跟着变化,即上升下降时间与该输出信号端Vout输出信号的占空比成比例。在该输出信号端Vout接入该电容C进行滤波,从而使得该输出信号端Vout输出一个与上升下降时间成比例的恒定电压Vt,假设比例系数为K,则Vt=K*Tin,其中Tin为该输入信号端Vin输入的电压信号的上升下降时间,从而实现了将该输入信号端Vin输入信号的上升下降时间转换为电压值,进一步得到输入信号的上升下降时间的功能。
请参阅图2,图2为本发明信号检测电路另一实施方式的电路图。在另一实施方式中,该逻辑器件为一或门OR,其余元件均不变,但连接关系不同,具体电路连接关系如下:该输入信号端Vin与该第一比较器CMP1的一反相输入端及该第二比较器CMP2的一正相输入端相连,该第一参考电压端V1与该第一比较器CMP1的一正相输入端相连,该第二参考电压端V2与该第二比较器CMP2的一反相输入端相连,该第一比较器CMP1的一输出端Vout1及该第二比较器CMP2的一输出端Vout2分别与该或门OR的两输入端相连,该或门OR的输出端与该输出信号端Vout及该电容C的一端相连,该电容C的另一端接地。
本发明信号检测电路另一实施方式的工作原理与图1中信号检测电路较佳实施方式的工作原理相同,具体分析如下:
当该输入信号端Vin输入的电压低于该第一参考电压端V1输入的电压时,该输出端Vout1输出高电平信号,该输出端Vout2输出低电平信号,此时该或门OR输出高电平信号至该输出信号端Vout;当该输入信号端Vin输入的电压逐渐升高至大于该第一参考电压端V1输入的电压时,该输出端Vout1与该输出端Vout2均输出低电平信号,此时该或门OR输出低电平信号至该输出信号端Vout;当该输入信号端Vin输入的电压升高至大于该第二参考电压端V2输入的电压时,该输出端Vout1输出低电平信号,该输出端Vout2输出高电平信号,此时该与门AND输出高电平信号至该输出信号端Vout。即该输出信号端Vout只有在该输入信号端Vin输入的电压大于该第一参考电压端V1输入的电压且小于该第二参考电压端V2输入的电压时为低电平,其余时间均为高电平,当该输入信号端Vin输入的电压信号的上升下降时间不同时,该输出信号端Vout的低电平宽度也在跟着变化,即上升下降时间与该输出信号端Vout输出信号的占空比成比例。在该输出信号端Vout接入该电容C进行滤波,从而使得该输出信号端Vout输出一个与上升下降时间成比例的恒定电压Vt,假设比例系数为K,则Vt=K*Tin,其中Tin为该输入信号端Vin输入的电压信号的上升下降时间,从而实现了将该输入信号端Vin输入信号的上升下降时间转换为电压值,进一步得到输入信号的上升下降时间的功能。
请参阅图3,图3为本发明信号检测方法较佳实施方式的流程图,该信号检测方法包括以下步骤:
步骤一,输入信号端Vin输入一电压信号至第一比较器CMP1与第二比较器CMP2。
步骤二,第一参考电压端V1将输入电压信号的最低电压输入至第一比较器CMP1,第二参考电压端V2将输入电压信号的最高电压输入至第二比较器CMP2。
步骤三,第一比较器CMP1的输出端与第二比较器CMP2的输出端通过一逻辑器件输出一占空比与输入的电压信号的上升下降时间成比例的电压信号。
步骤四,逻辑器件输出的电压信号通过一电容进行滤波后输出一个电压值与输入的电压信号的上升下降时间成比例的恒定电压。
步骤五,根据输出的恒定电压计算出输入电压信号的上升下降时间,即Tin=Vt/K。
在该信号检测方法较佳实施方式中,当该逻辑器件为与门AND时,步骤一中输入信号端Vin将输入电压信号输入至第一比较器CMP1的正相输入端与第二比较器CMP2的反相输入端,步骤二中第一参考电压端V1将输入电压信号的最低电压输入至第一比较器CMP1的反相输入端,第二参考电压端V2将输入电压信号的最高电压输入至第二比较器CMP2的正相输入端;当该逻辑器件为或门OR时,步骤一中输入信号端Vin将输入电压信号输入至第一比较器CMP1的反相输入端与第二比较器CMP2的正相输入端,步骤二中第一参考电压端V1将输入电压信号的最低电压输入至第一比较器CMP1的正相输入端,第二参考电压端V2将输入电压信号的最高电压输入至第二比较器CMP2的反相输入端。
本发明信号检测电路及方法通过将输入信号的上升下降时间转换为电压信号,得出输入信号的上升下降时间,电路结构及检测方法简单且速度较快。

Claims (10)

1.一种信号检测电路,用于检测一输入电压信号的上升下降时间,其特征在于:所述信号检测电路包括一第一参考电压端、一第二参考电压端、一与所述第一参考电压端相连的第一比较器、一与所述第二参考电压端相连的第二比较器、一与所述第一比较器及所述第二比较器相连的逻辑器件及一与所述逻辑器件相连的电容,所述第一比较器与所述第二比较器共同接收所述输入电压信号,所述第一参考电压端为输入电压信号的最低电压输入端,所述第二参考电压端为输入电压信号的最高电压输入端,所述逻辑器件输出的信号通过所述电容进行滤波后输出一电压值与输入电压信号的上升下降时间成比例的恒定电压。
2.如权利要求1所述的信号检测电路,其特征在于:所述信号检测电路还包括一用于将输入电压信号输入至所述第一比较器与所述第二比较器的输入信号端及一用于输出恒定电压的输出信号端。
3.如权利要求2所述的信号检测电路,其特征在于:所述逻辑器件为一与门,所述输入信号端与所述第一比较器的一正相输入端及所述第二比较器的一反相输入端相连,所述第一参考电压端与所述第一比较器的一反相输入端相连,所述第二参考电压端与所述第二比较器的一正相输入端相连。
4.如权利要求3所述的信号检测电路,其特征在于:所述第一比较器的一输出端及所述第二比较器的一输出端分别与所述与门的两输入端相连,所述与门的输出端与所述输出信号端及所述电容的一端相连,所述电容的另一端接地。
5.如权利要求2所述的信号检测电路,其特征在于:所述逻辑器件为一或门,所述输入信号端与所述第一比较器的一反相输入端及所述第二比较器的一正相输入端相连,所述第一参考电压端与所述第一比较器的一正相输入端相连,所述第二参考电压端与所述第二比较器的一反相输入端相连。
6.如权利要求5所述的信号检测电路,其特征在于:所述第一比较器的一输出端及所述第二比较器的一输出端分别与所述或门的两输入端相连,所述或门的输出端与所述输出信号端及所述电容的一端相连,所述电容的另一端接地。
7.一种信号检测方法,用于检测一输入电压信号的上升下降时间,其包括以下步骤:
输入一电压信号至一第一比较器与一第二比较器;
将一所述输入电压信号的最低电压输入至所述第一比较器,将一所述输入电压信号的最高电压输入至所述第二比较器;
所述第一比较器的输出端与所述第二比较器的输出端通过一逻辑器件输出一占空比与输入电压信号的上升下降时间成比例的电压信号;
所述逻辑器件输出的电压信号通过一电容进行滤波后输出一个电压值与输入电压信号的上升下降时间成比例的恒定电压;及
根据所述恒定电压计算出所述输入电压信号的上升下降时间。
8.如权利要求7所述的信号检测方法,其特征在于:所述输入电压信号通过一输入信号端输入至所述第一比较器与所述第二比较器,所述输入电压信号的最低电压通过一第一参考电压端输入至所述第一比较器,所述输入电压信号的最高电压通过一第二参考电压端输入至所述第二比较器。
9.如权利要求8所述的信号检测方法,其特征在于:当所述逻辑器件为一与门时,所述输入信号端将所述输入电压信号输入至所述第一比较器的一正相输入端与所述第二比较器的一反相输入端,所述第一参考电压端将所述输入电压信号的最低电压输入至所述第一比较器的一反相输入端,所述第二参考电压端将所述输入电压信号的最高电压输入至所述第二比较器的一正相输入端。
10.如权利要求8所述的信号检测方法,其特征在于:当所述逻辑器件为一或门时,所述输入信号端将所述输入电压信号输入至所述第一比较器的一反相输入端与所述第二比较器的一正相输入端,所述第一参考电压端将所述输入电压信号的最低电压输入至所述第一比较器的一正相输入端,所述第二参考电压端将所述输入电压信号的最高电压输入至所述第二比较器的一反相输入端。
CN 201110162239 2011-06-16 2011-06-16 信号检测电路及方法 Expired - Fee Related CN102288835B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201110162239 CN102288835B (zh) 2011-06-16 2011-06-16 信号检测电路及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201110162239 CN102288835B (zh) 2011-06-16 2011-06-16 信号检测电路及方法

Publications (2)

Publication Number Publication Date
CN102288835A true CN102288835A (zh) 2011-12-21
CN102288835B CN102288835B (zh) 2013-06-19

Family

ID=45335414

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201110162239 Expired - Fee Related CN102288835B (zh) 2011-06-16 2011-06-16 信号检测电路及方法

Country Status (1)

Country Link
CN (1) CN102288835B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102624394A (zh) * 2012-04-01 2012-08-01 四川和芯微电子股份有限公司 数据驱动电路及系统
CN102749528A (zh) * 2012-07-24 2012-10-24 四川和芯微电子股份有限公司 高速信号检测电路及系统
CN111699396A (zh) * 2018-08-20 2020-09-22 深圳配天智能技术研究院有限公司 信号检测电路及车载电脑
CN116112002A (zh) * 2023-04-12 2023-05-12 长鑫存储技术有限公司 一种比较电路

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0231173A (ja) * 1988-07-20 1990-02-01 Nec Corp 立上り時間計測回路
CN1213235A (zh) * 1997-09-29 1999-04-07 夏普株式会社 数据通信接收单元
US6246261B1 (en) * 1998-08-13 2001-06-12 Stmicroelectronics S.A. Circuit for detecting the disappearing of a periodic signal
CN1505289A (zh) * 2002-12-03 2004-06-16 深圳市中兴通讯股份有限公司 一种数据信号检测装置
CN101425031A (zh) * 2007-10-29 2009-05-06 英业达股份有限公司 多电压准位检测电路
CN101762751A (zh) * 2008-12-04 2010-06-30 北京中科信电子装备有限公司 Glitch检测电路
CN202093098U (zh) * 2011-06-16 2011-12-28 四川和芯微电子股份有限公司 信号检测电路

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0231173A (ja) * 1988-07-20 1990-02-01 Nec Corp 立上り時間計測回路
CN1213235A (zh) * 1997-09-29 1999-04-07 夏普株式会社 数据通信接收单元
US6246261B1 (en) * 1998-08-13 2001-06-12 Stmicroelectronics S.A. Circuit for detecting the disappearing of a periodic signal
CN1505289A (zh) * 2002-12-03 2004-06-16 深圳市中兴通讯股份有限公司 一种数据信号检测装置
CN101425031A (zh) * 2007-10-29 2009-05-06 英业达股份有限公司 多电压准位检测电路
CN101762751A (zh) * 2008-12-04 2010-06-30 北京中科信电子装备有限公司 Glitch检测电路
CN202093098U (zh) * 2011-06-16 2011-12-28 四川和芯微电子股份有限公司 信号检测电路

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102624394A (zh) * 2012-04-01 2012-08-01 四川和芯微电子股份有限公司 数据驱动电路及系统
CN102624394B (zh) * 2012-04-01 2014-11-19 四川和芯微电子股份有限公司 数据驱动电路及系统
CN102749528A (zh) * 2012-07-24 2012-10-24 四川和芯微电子股份有限公司 高速信号检测电路及系统
CN102749528B (zh) * 2012-07-24 2014-09-03 四川和芯微电子股份有限公司 高速信号检测电路及系统
CN111699396A (zh) * 2018-08-20 2020-09-22 深圳配天智能技术研究院有限公司 信号检测电路及车载电脑
CN116112002A (zh) * 2023-04-12 2023-05-12 长鑫存储技术有限公司 一种比较电路

Also Published As

Publication number Publication date
CN102288835B (zh) 2013-06-19

Similar Documents

Publication Publication Date Title
US10145868B2 (en) Self-referenced on-die voltage droop detector
KR101352204B1 (ko) 배전 계통에서 발생하는 전력 품질 외란의 원인 판별 장치 및 방법
CN102288835B (zh) 信号检测电路及方法
CN202093098U (zh) 信号检测电路
CN103392131A (zh) 用于具有无损电感器电流感测的双向转换器的迟滞电流模控制器
CN102749525B (zh) 电容检测方法及电容检测电路
CN103235177A (zh) 一种软件算法实现的三相交流电频率采样方法
CN204964613U (zh) 一种过零检测电路
CN103634723A (zh) 音频输入电路及具有音频输入的电子设备
CN101335510B (zh) 长时延迟电路
US20130158909A1 (en) Power quality monitoring apparatus and method thereof
CN105467214A (zh) 一种电压相位获取方法和装置
CN103091561A (zh) 从交直流叠加信号中提取直流信号的装置及方法
CN102226820B (zh) 中间电压检测电路
CN206057425U (zh) 容限范围可调的直流电压检测系统
CN102624360A (zh) 具有自动调节输出信号占空比功能的倍频电路及系统
CN103308749A (zh) 一种电力系统故障电流的快速识别系统及方法
CN108983065B (zh) 一种电压放大电路、检测电路及其电路检测方法
CN103018580A (zh) 一种检测三相电相序的矢量变换方法及装置
CN103312307A (zh) 时钟频偏检测方法及装置
CN102914703A (zh) 基于瞬时点的相序快速测量方法
CN103401534B (zh) 基于rc电路充放电最终电压快速预测的方法
CN111929500A (zh) 一种y电容平衡检测方法、系统及电路
EP3716482A1 (en) Digital noise filter
CN204575721U (zh) 直流分量检测电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee
CP02 Change in the address of a patent holder

Address after: 610041 Sichuan city of Chengdu province high tech Zone Kyrgyzstan Road 33 block A No. 9

Patentee after: IPGoal Microelectronics (Sichuan) Co.,Ltd.

Address before: 402 room 7, building 610041, incubator Park, hi tech Zone, Sichuan, Chengdu

Patentee before: IPGoal Microelectronics (Sichuan) Co.,Ltd.

TR01 Transfer of patent right

Effective date of registration: 20201202

Address after: Room 705, building 2, No. 515, No. 2 street, Baiyang street, Qiantang New District, Hangzhou City, Zhejiang Province

Patentee after: Zhejiang zhexin Technology Development Co.,Ltd.

Address before: 610041 Sichuan city of Chengdu province high tech Zone Kyrgyzstan Road 33 block A No. 9

Patentee before: IPGoal Microelectronics (Sichuan) Co.,Ltd.

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20210330

Address after: No. 302, block a, No. 33, Jitai Road, high tech Zone, Chengdu, Sichuan 610041

Patentee after: Chengdu mingxingtong Technology Co.,Ltd.

Address before: Room 705, building 2, No. 515, No. 2 street, Baiyang street, Qiantang New District, Hangzhou City, Zhejiang Province

Patentee before: Zhejiang zhexin Technology Development Co.,Ltd.

TR01 Transfer of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130619

CF01 Termination of patent right due to non-payment of annual fee