CN102136884A - 辨识数据的起始点及数据的传输速率的电路及其方法 - Google Patents
辨识数据的起始点及数据的传输速率的电路及其方法 Download PDFInfo
- Publication number
- CN102136884A CN102136884A CN2011100756922A CN201110075692A CN102136884A CN 102136884 A CN102136884 A CN 102136884A CN 2011100756922 A CN2011100756922 A CN 2011100756922A CN 201110075692 A CN201110075692 A CN 201110075692A CN 102136884 A CN102136884 A CN 102136884A
- Authority
- CN
- China
- Prior art keywords
- data
- transmission rate
- starting point
- main frame
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005540 biological transmission Effects 0.000 title claims abstract description 151
- 238000000034 method Methods 0.000 title claims abstract description 17
- 238000001514 detection method Methods 0.000 abstract description 4
- 238000010586 diagram Methods 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Landscapes
- Communication Control (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本发明公开一种辨识数据的起始点及数据的传输速率的电路及其方法,辨识数据的起始点及数据的传输速率的电路包含至少二传输速率检测单元及一后端处理单元。该至少二传输速率检测单元用以将至少二对应于不同传输速率的位元型态同时与一数据进行对比,以辨识该数据的传输速率;该后端处理单元耦接于该至少二传输速率检测单元,用以于辨识出该数据的传输速率时,根据对应于该数据的位元型态,辨识出该数据的起始点。此外,本发明还公开一种辨识数据的起始点及数据的传输速率的方法。
Description
技术领域
本发明涉及一种辨识数据的起始点及数据的传输速率的电路及其方法,尤其涉及一种根据对应于传输速率的位元型态,辨识数据的起始点及数据的传输速率的电路及其方法。
背景技术
每一种数据传输速率都有其相对应的特殊位元型态(align pattern)。当数据由装置传输至主机时,主机是根据特殊位元型态,辨识出数据的传输速率,且根据特殊位元型态,辨识出数据的起始点。另外,辨识出数据的传输速率后,装置便以此传输速率和主机沟通。
请参照图1,图1为现有技术说明辨识数据起始点及数据传输速率的电路100的示意图。电路100包含一传输速率检测单元102及一后端处理单元104。传输速率检测单元102一次检测一种传输速率(例如传输速率V1),其中主机106与装置108之间有至少一种传输速率。一预定时间结束后,传输速率检测单元102没有在主机106与装置108之间所传输的数据中检测到对应于传输速率V1的位元型态时,传输速率检测单元102换成检测传输速率V2,依此类推。但传输速率检测单元102一次只能辨识一种传输速率,如果辨识数据的传输速率失败太多次耗费太多时间,也许电路系统中的数据频率恢复器(clock data recovery)会失灵。另外,主机106如果可支持较高的传输速率,则主机106与装置108之间就应该以较高的传输速率传输数据。但是现有技术中主机106与装置108之间在建立同步传输速率(handshaking)的过程中,有可能不是以主机106可支持的较高的传输速率沟通,而是以较低的传输速率沟通。
发明内容
本发明的目的在于,可快速辨识出主机与装置之间所传输的数据的起始点及传输速率,且可改善现有技术中辨识数据的传输速率失败太多次耗费太多时间,造成数据频率恢复器失灵的状况。
本发明的一实施例提供一种辨识数据的起始点及数据的传输速率的电路。该电路包含至少二传输速率检测单元及一后端处理单元。该至少二传输速率检测单元是用以将至少二对应于不同传输速率的位元型态同时与一数据进行对比,以辨识该数据的传输速率;该后端处理单元耦接于该至少二传输速率检测单元,用以于辨识出该数据的传输速率时,根据对应于该数据的位元型态,辨识出该数据的起始点。
上述的辨识数据的起始点及数据的传输速率的电路,其中,该至少二对应于不同传输速率中的不同传输速率为一主机与一装置之间的传输速率规范中的二相邻速率。
本发明的另一实施例提供一种辨识数据的起始点及数据的传输速率的方法。该方法包含使用至少二传输速率检测单元同时将至少二对应于不同传输速率的位元型态与一数据进行对比,以辨识该数据的传输速率;及当辨识出该数据的传输速率时,根据对应于该数据的位元型态,辨识出该数据的起始点。
上述的辨识数据的起始点及数据的传输速率的方法,其中,该至少二对应于不同传输速率中的不同传输速率为一主机与一装置之间的传输速率规范中的二相邻速率。
本发明提供的一种辨识数据的起始点及数据的传输速率的电路及其方法,是利用至少二对应于不同传输速率的位元型态对一主机与一装置之间所传输的数据进行对比。因此,本发明可快速辨识出该主机与该装置之间所传输的数据的起始点及传输速率。另外,本发明可确保该主机与该装置之间是以该数据的传输速率沟通,而不是以比该数据的传输速率低的速率沟通。
以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。
附图说明
图1为现有技术说明辨识数据起始点及数据传输速率的电路的示意图;
图2为本发明的一实施例说明辨识数据起始点及数据传输速率的电路的示意图;
图3为本发明的另一实施例说明辨识数据起始点及数据传输速率的电路的示意图;
图4为本发明的另一实施例说明辨识数据起始点及数据传输速率的方法的流程图。
其中,附图标记
100、200、300 电路
102、202、204、206、302、304 传输速率检测单元
104、208、308 后端处理单元
106、210、310 主机
108、212、312 装置
AP1、AP2、AP3 位元型态
400-408 步骤
具体实施方式
下面结合附图对本发明的结构原理和工作原理作具体的描述:
请参照图2,图2为本发明的一实施例说明辨识数据起始点及数据传输速率的电路200的示意图。电路200包含三传输速率检测单元202、204、206和一后端处理单元208,其中主机210与装置212之间有三种数据的传输速率。传输速率检测单元202包含一对应于传输速率V1的位元型态AP1,传输速率检测单元204包含一对应于传输速率V2的位元型态AP2及传输速率检测单元206包含一对应于传输速率V3的位元型态AP3,其中传输速率检测单元202、204、206是分别同时将位元型态AP1、AP2、AP3和主机210与装置212之间所传输的数据进行对比,以辨识主机210与装置212之间所传输的数据的传输速率。但本发明并不受限于三种数据的传输速率。另外,传输速率检测单元的数目会随着数据的传输速率的数目而改变,也即主机210与装置212之间所传输的数据的传输速率有五种,则使用者可通过固件将传输速率检测单元的数目改为五个,依此类推。
后端处理单元208是耦接于三传输速率检测单元202、204、206,用以于传输速率检测单元202、204、206其中之一辨识出数据的传输速率时,根据对应于数据的位元型态,辨识出数据的起始点。
请参照图3,图3为本发明的另一实施例说明辨识数据起始点及数据传输速率的电路300的示意图。电路300包含二传输速率检测单元302、304和一后端处理单元308。传输速率检测单元302、304是分别同时将对应于传输速率V1的位元型态AP1、对应于传输速率V2的位元型态AP2和主机310与装置312之间所传输的数据进行对比,以辨识主机310与装置312之间所传输的数据的传输速率。如果传输速率检测单元302、304根据位元型态AP1、AP2,辨识出主机310与装置312之间所传输的数据的传输速率,则后端处理单元308会根据对应于数据的位元型态,辨识出数据的起始点,其中后端处理单元308是耦接于二传输速率检测单元302、304。如果传输速率检测单元302、304根据位元型态AP1、AP2,没有辨识出主机310与装置312之间所传输的数据的传输速率,则传输速率检测单元302、304分别同时将对应于传输速率V3的位元型态AP3、对应于传输速率V4的位元型态AP4和主机310与装置312之间所传输的数据进行对比,以辨识主机310与装置312之间所传输的数据的传输速率。传输速率检测单元302、304会持续通过对应于传输速率的位元型态和主机310与装置312之间所传输的数据进行对比,直到辨识出主机310与装置312之间所传输的数据的传输速率,其中传输速率V1和传输速率V2是为主机310与装置312之间的传输速率规范中的二相邻速率;传输速率V3和传输速率V4也为主机310与装置312之间的传输速率规范中的二相邻速率。
请参照图4,图4为本发明的另一实施例说明辨识数据起始点及数据传输速率的方法的流程图。图4的方法是利用图3的电路300说明,详细步骤如下:
步骤400:开始;
步骤402:二传输速率检测单元302、304分别同时将二对应于不同传输速率的位元型态和主机310与装置312之间所传输的数据进行对比,以辨识数据的传输速率;
步骤404:传输速率检测单元302、304是否辨识出数据的传输速率;如果是,进行步骤406;如果否,跳回步骤402;
步骤406:后端处理单元308根据对应于数据的位元型态,辨识出数据的起始点;
步骤408:结束。
在步骤402中,二位元型态所对应的不同传输速率是为主机310与装置312之间的传输速率规范中的二相邻速率。在步骤404中,当传输速率检测单元302、304没有辨识出数据的传输速率时,跳回步骤402,传输速率检测单元302、304再同时将对应于传输速率规范中的另二相邻速率的位元型态和传输的数据进行对比,以辨识数据的传输速率。
综上所述,本发明所提供的辨识数据的起始点及数据的传输速率的电路及其方法,是利用至少二对应于不同传输速率的位元型态对主机与装置之间所传输的数据进行对比。因此,本发明可快速辨识出主机与装置之间所传输的数据的起始点及传输速率,且可改善现有技术中辨识数据的传输速率失败太多次耗费太多时间,造成数据频率恢复器失灵的状况。另外,本发明可确保主机与装置之间是以主机可支持的较高的传输速率沟通,而不是以较低的传输速率沟通。
当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。
Claims (4)
1.一种辨识数据的起始点及数据的传输速率的电路,其特征在于,包含:
至少二传输速率检测单元,用以将至少二对应于不同传输速率的位元型态同时与一数据进行对比,以辨识该数据的传输速率;及
一后端处理单元,耦接于该至少二传输速率检测单元,用以于辨识出该数据的传输速率时,根据对应于该数据的位元型态,辨识出该数据的起始点。
2.根据权利要求1所述的辨识数据的起始点及数据的传输速率的电路,其特征在于,该至少二对应于不同传输速率中的不同传输速率为一主机与一装置之间的传输速率规范中的二相邻速率。
3.一种辨识数据的起始点及数据的传输速率的方法,其特征在于,包含:
使用至少二传输速率检测单元同时将至少二对应于不同传输速率的位元型态与一数据进行对比,以辨识该数据的传输速率;及
当辨识出该数据的传输速率时,根据对应于该数据的位元型态,辨识出该数据的起始点。
4.根据权利要求3所述的辨识数据的起始点及数据的传输速率的方法,其特征在于,该至少二对应于不同传输速率中的不同传输速率为一主机与一装置之间的传输速率规范中的二相邻速率。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US35002410P | 2010-06-01 | 2010-06-01 | |
US61/350,024 | 2010-06-01 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102136884A true CN102136884A (zh) | 2011-07-27 |
Family
ID=44296547
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2011100756922A Pending CN102136884A (zh) | 2010-06-01 | 2011-03-23 | 辨识数据的起始点及数据的传输速率的电路及其方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN102136884A (zh) |
TW (1) | TWI438677B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020194360A1 (en) * | 2001-05-05 | 2002-12-19 | Dietmar Schonherr | Method for centrally setting data rate in a data transmission facility and a device for centrally setting data rates |
CN1455534A (zh) * | 2002-04-29 | 2003-11-12 | 深圳市中兴通讯股份有限公司 | 可变速率通信系统中的速率检测方法 |
TW200535796A (en) * | 2004-04-30 | 2005-11-01 | Mediatek Inc | Method and circuit for reducing sata data transmission errors by adjusting the period of sending align primitive |
CN1902617A (zh) * | 2003-12-30 | 2007-01-24 | 英特尔公司 | 输入串行调准序列的速率验证 |
CN101447960A (zh) * | 2007-11-28 | 2009-06-03 | 华为技术有限公司 | 层间调制方法和装置及正交频分多址接入方法和发射机 |
-
2010
- 2010-10-26 TW TW99136522A patent/TWI438677B/zh active
-
2011
- 2011-03-23 CN CN2011100756922A patent/CN102136884A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020194360A1 (en) * | 2001-05-05 | 2002-12-19 | Dietmar Schonherr | Method for centrally setting data rate in a data transmission facility and a device for centrally setting data rates |
CN1455534A (zh) * | 2002-04-29 | 2003-11-12 | 深圳市中兴通讯股份有限公司 | 可变速率通信系统中的速率检测方法 |
CN1902617A (zh) * | 2003-12-30 | 2007-01-24 | 英特尔公司 | 输入串行调准序列的速率验证 |
TW200535796A (en) * | 2004-04-30 | 2005-11-01 | Mediatek Inc | Method and circuit for reducing sata data transmission errors by adjusting the period of sending align primitive |
CN101447960A (zh) * | 2007-11-28 | 2009-06-03 | 华为技术有限公司 | 层间调制方法和装置及正交频分多址接入方法和发射机 |
Also Published As
Publication number | Publication date |
---|---|
TW201145160A (en) | 2011-12-16 |
TWI438677B (zh) | 2014-05-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103905654B (zh) | Mipi接口的显示屏中esd干扰处理方法及处理系统 | |
CN102981997B (zh) | 耦接usb装置以及usb主机的装置及其方法 | |
US20150180699A1 (en) | Method and system for transmitting data in parallel via wireless link and wired link | |
CN103916537B (zh) | 一种蓝牙设备及其快速配对方法和系统 | |
WO2012161959A3 (en) | Method and system for establishing user settings of vehicle components | |
CN102722462A (zh) | 一种同步通信装置及其控制方法 | |
CN102394734B (zh) | 无极性连接的rs485通讯系统及其控制方法 | |
CN108304335A (zh) | 一种通过dma接收串口不定长报文的方法 | |
CN104580695A (zh) | Sim卡的掉卡恢复方法 | |
CN104270740A (zh) | 一种共卡槽t卡和sim卡的检测方法 | |
DE602007001594D1 (de) | System und Verfahren zum Ankoppeln einer elektronischen Vorrichtung an ein Hostsystem | |
CN104363034A (zh) | 可穿戴设备解除绑定的方法及其装置 | |
CN102136884A (zh) | 辨识数据的起始点及数据的传输速率的电路及其方法 | |
CN104748285A (zh) | 基于空调系统的数据同步处理方法及系统 | |
CN103178924B (zh) | 一种数据传输方法及终端 | |
CN102724144B (zh) | 自适应网关装置及其传输数据的方法 | |
CN104699526A (zh) | 一种软件读取光模块信息的方法及装置 | |
EP2680468A3 (en) | A method and a device for controlling a clock signal generator | |
CN204925762U (zh) | 一种舞台多模块协同系统 | |
CN102968320B (zh) | 基于云备份的工控设备自动恢复系统及其运行方法 | |
US20150301879A1 (en) | Semiconductor device having a serial communication circuit for a host unit | |
CN103777070B (zh) | 具i2c总线竞争机制的机架式电表的通信方法 | |
CN103531002B (zh) | 一种基于td-scdma的远程调试方法 | |
US8605777B2 (en) | Circuit for recognizing a beginning and a data rate of data and method thereof | |
CN103744827A (zh) | 一种提高芯片逻辑时序的串行数据帧匹配方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20110727 |