CN102044207B - 驱动芯片的建立时间和保持时间调整电路 - Google Patents

驱动芯片的建立时间和保持时间调整电路 Download PDF

Info

Publication number
CN102044207B
CN102044207B CN200910308814.0A CN200910308814A CN102044207B CN 102044207 B CN102044207 B CN 102044207B CN 200910308814 A CN200910308814 A CN 200910308814A CN 102044207 B CN102044207 B CN 102044207B
Authority
CN
China
Prior art keywords
time
refreshing frequency
retention time
created
controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN200910308814.0A
Other languages
English (en)
Other versions
CN102044207A (zh
Inventor
郭威
冯沙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Innolux Shenzhen Co Ltd
Chi Mei Optoelectronics Corp
Original Assignee
Innolux Shenzhen Co Ltd
Chi Mei Optoelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innolux Shenzhen Co Ltd, Chi Mei Optoelectronics Corp filed Critical Innolux Shenzhen Co Ltd
Priority to CN200910308814.0A priority Critical patent/CN102044207B/zh
Priority to US12/770,756 priority patent/US8542170B2/en
Publication of CN102044207A publication Critical patent/CN102044207A/zh
Application granted granted Critical
Publication of CN102044207B publication Critical patent/CN102044207B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/08Arrangements within a display terminal for setting, manually or automatically, display parameters of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一种驱动芯片的建立时间和保持时间调整电路,包括一用于接收一刷新频率信号的控制器、一用于存储若干不同刷新频率信号及其所对应的最佳建立时间和保持时间的存储器、一用于对输入控制器的刷新频率信号进行侦测以得到刷新频率信号的时钟频率的侦测器以及一控制电路。所述控制器还用于将得到的时钟频率与存储器中刷新频率及其最佳建立时间和保持时间进行比对,以得到该刷新频率所对应的最佳建立时间和保持时间,并据此生对应的控制信号。所述控制电路用于接收控制信号并产生对应的偏斜值。所述驱动芯片根据偏斜值完成对建立时间及保持时间的设定。上述调整电路可以根据液晶显示器的刷新频率自动调整驱动芯片的建立时间和保持时间。

Description

驱动芯片的建立时间和保持时间调整电路
技术领域
本发明涉及一种驱动芯片的调整电路,特别涉及一种液晶显示器内驱动芯片的建立时间和保持时间的调整电路。
背景技术
液晶显示器中驱动芯片(Source IC)在接收数据之前具有一段建立时间(setup time),它的定义为低摆幅差分信号(RSDS,Reduced swing differential signal)开始传送到驱动芯片起到第一个低摆幅差分信号开始的时间,这段时间为低摆幅差分信号从零到有即低摆幅差分信号由零升高到高电位所需要的准备时间。当低摆幅差分信号准备好之后,即在第一个低摆幅差分信号开始时,驱动芯片开始抓取低摆幅差分信号,保持时间(hold time)即是为了能够让驱动芯片抓取到正确的低摆幅差分信号。
由于目前所使用的液晶显示器的刷新频率基本上都为60HZ或者75HZ,因此将建立时间和保持时间设定为一个固定值即可。但是随着对液晶显示器的品质要求的不断增加,需要通过增加显示器的刷新频率来弥补液晶显示器的动态模糊(Motion blur)等不足,如此则需要将建立时间和保持时间缩短。并且,当用户自定义刷新频率时,无法做到建立时间和保持时间自动更新。
发明内容
鉴于以上内容,有必要提供一种能根据液晶显示器的刷新频率自动调整驱动芯片的建立时间和保持时间的电路。
一种驱动芯片的建立时间和保持时间调整电路,包括:
一控制器,用于接收一刷新频率信号;
一存储器,用于存储若干不同刷新频率信号及其所对应的最佳建立时间和保持时间;
一侦测器,用于对输入控制器的刷新频率信号进行侦测,以得到刷新频率信号的时钟频率,所述控制器还用于将得到的时钟频率与存储器中刷新频率及其最佳建立时间和保持时间进行比对,以得到该刷新频率所对应的最佳建立时间和保持时间,并根据该最佳建立时间和保持时间产生对应的控制信号;以及
一控制电路,用于接收控制器输出的控制信号,并产生对应的偏斜值,所述驱动芯片根据偏斜值完成对建立时间及保持时间的设定。
一种驱动芯片的建立时间和保持时间调整电路,包括:
一时序控制器,用于接收一刷新频率信号;
一存储器,用于存储若干不同刷新频率信号及其所对应的最佳建立时间和保持时间;以及
一侦测器,用于对输入时序控制器的刷新频率信号进行侦测,以得到刷新频率信号的时钟频率,并将得到的时钟频率输出给所述时序控制器;其中,所述时序控制器还用于将得到的时钟频率与存储器中刷新频率及其最佳建立时间和保持时间进行比对,以得到该刷新频率所对应的最佳建立时间和保持时间,并根据该最佳建立时间和保持时间产生对应的时序控制信号以输出给驱动芯片。
一种驱动芯片的建立时间和保持时间调整电路,包括:
一时序控制器,用于接收一刷新频率信号;
一存储器,用于存储若干驱动芯片在若干不同刷新频率信号下所对应的最佳建立时间和保持时间;以及
一侦测器,用于对输入时序控制器的刷新频率信号进行侦测,以得到刷新频率信号的时钟频率,并将得到的时钟频率输出给所述时序控制器;其中,所述时序控制器还用于将得到的时钟频率与存储器中每一驱动芯片在不同刷新频率信号下所对应的最佳建立时间和保持时间进行比对,以得到该驱动芯片在该刷新频率下所对应的最佳建立时间和保持时间,并根据该最佳建立时间和保持时间产生对应的时序控制信号以输出给对应的驱动芯片。
上述驱动芯片的建立时间和保持时间调整电路通过控制器或时序控制器侦测液晶显示器的刷新频率,并将其与存储于存储器内部的最佳建立时间和保持时间进行比对,然后据此输出对应的控制信号或者直接输出时序信号至驱动芯片,从而可以使得驱动芯片根据不同的刷新频率具有不同的最佳建立时间和保持时间。
附图说明
图1是本发明驱动芯片的建立时间和保持时间调整电路的第一较佳实施方式的示意图。
图2是本发明驱动芯片的建立时间和保持时间调整电路的第二较佳实施方式的示意图。
图3是本发明驱动芯片的建立时间和保持时间调整电路的第三较佳实施方式的示意图。
具体实施方式
下面结合附图及较佳实施方式对本发明作进一步详细描述:
请参考图1,本发明驱动芯片的建立时间和保持时间调整电路用于根据液晶显示器的刷新频率自动调整驱动芯片的建立时间和保持时间,其第一较佳实施方式包括一控制器10、一存储器12、一侦测器15以及一控制电路16。
所述控制器10与存储器12、侦测器15以及控制电路16均相连,还用于接收液晶显示器的刷新频率信号。
所述存储器12中存储有若干不同刷新频率及其所对应的最佳建立时间和保持时间。用户可事先将若干不同刷新频率下驱动芯片所对应的最佳建立时间和保持时间通过测量的方法得出,并将其存储于所述存储器12中。本实施方式中,所述存储器12为一电可擦写可编程只读存储器(EEPROM)。
所述侦测器15用于对输入控制器10的刷新频率进行侦测,以得知此时所输入的信号的时钟频率,并将侦测得到的时钟频率传送至控制器10,该时钟频率即为液晶显示器的刷新频率。所述控制器10将得到的时钟频率与存储在存储器12中的刷新频率及其最佳建立时间和保持时间进行比对,以得到该刷新频率所对应的最佳建立时间和保持时间,并根据该最佳建立时间和保持时间产生对应的控制信号。
所述控制电路16包括四个场效应管Q1-Q4以及四个电阻1-R4,所述场效应管Q1-Q4的栅极对应与所述控制器10的四个输出端相连。所述场效应管Q1的漏极与数字电源DVDD相连,源极依次通过电阻R1及R2与场效应管Q2的漏极相连,所述场效应管Q2的源极接地。所述场效应管Q3的漏极也与数字电源DVDD相连,源极依次通过电阻R3与R4与场效应管Q4的漏极相连,所述场效应管Q4的源极接地。本实施方式中,电阻R1-R4的阻值均为1K欧姆。其中,电阻R1和R2之间的电平值即为第一偏斜(Skew)值,电阻R3和R4之间的电平值即为第二偏斜值。所述第一偏斜值及第二偏斜值均用于输出给驱动芯片,所述驱动芯片可根据接收的第一及第二偏斜值设定对应的建立时间及保持时间。其中,第一及第二偏斜值与建立时间及保持时间的对应关系如下表:
    第一偏斜值     第二偏斜值     建立时间     保持时间
    0     0     T/16 T/2     T/16
    0     1     2T/16 T/2     2T/16
    1     0     3T/16 T/2     3T/16
    1     1     4T/16 T/2     4T/16
上表中T代表一个完整的低摆幅差分信号周期(RSDS clock cycle)。当场效应管Q1及Q3均不导通、场效应管Q2及Q4导通时,所述第一及第二偏斜值均为0,此时驱动芯片的建立时间为T/16-T/2、保持时间为T/16;当场效应管Q1不导通、场效应管Q2导通、场效应管Q3导通、场效应管Q4不导通时,所述第一偏斜值为0、第二偏斜值为1,此时驱动芯片的建立时间为2T/16-T/2、保持时间为2T/16;当场效应管Q1及Q4导通、场效应管Q2及Q3均不导通时,所述第一偏斜值为1、第二偏斜值为0,此时驱动芯片的建立时间为3T/16-T/2、保持时间为3T/16。其他情形依此类推。
第一较佳实施方式中,通过控制器10输出对应的控制信号控制四个场效应管Q1-Q4的导通与截止,以得到对应的第一偏斜值及第二偏斜值,从而可以实现对驱动芯片的最佳建立时间和保持时间的选择。比如,当侦测器15侦测到输入的信号的时钟频率为60HZ时,所述控制器10从存储器12中得知此刷新频率下最佳建立时间与保持时间分别为4T/16-T/2、4T/16,则所述控制器10产生对应的控制信号(1,1,0,0),并输出该控制信号至控制电路16,使得场效应管Q1及Q3导通、场效应管Q2及Q4不导通,从而使得第一及第二偏斜值均为“1”,此时,所述驱动芯片接收到第一及第二偏斜值均为“1”,则其建立时间将被设定为4T/16-T/2,保持时间为4T/16。
请参考图2,本发明驱动芯片的建立时间和保持时间调整电路的第二较佳实施方式包括一时序控制器20、一存储器22以及一侦测器25。
所述时序控制器20与存储器22、侦测器25以及一驱动芯片26均相连,还用于接收液晶显示器的刷新频率信号。
所述存储器22中存储有若干不同刷新频率及其所对应的最佳建立时间和保持时间。用户可事先将若干不同频率下驱动芯片的最佳建立时间和保持时间通过测量的方法得出,并将其存储于所述存储器22中。本实施方式中,所述存储器22为一电可擦写可编程只读存储器。
所述侦测器25用于对输入时序控制器20的刷新频率进行侦测,以得知此时所输入的信号的时钟频率,并将侦测得到的时钟频率传送至时序控制器20,该时钟频率即为液晶显示器的刷新频率。所述时序控制器20将得到的时钟频率与存储在存储器22中的刷新频率及其所对应的最佳建立时间和保持时间进行比对,以得到该刷新频率所对应的最佳建立时间和保持时间,并根据得到的最佳建立时间和保持时间输出对应的时序信号至驱动芯片26,即可实现最佳的建立时间和保持时间。
第二较佳实施方式中,所述时序控制器20根据得到的最佳建立时间和保持时间直接输出时序信号给驱动芯片26,从而可以实现对最佳建立时间和保持时间的选择。
请继续参考图3,本发明驱动芯片的建立时间和保持时间调整电路的第三较佳实施方式包括一时序控制器30、一存储器32以及一侦测器35。
所述时序控制器30与存储器32、侦测器35以及若干驱动芯片36均相连,还用于接收液晶显示器的刷新频率信号。
所述存储器32中存储有每一驱动芯片36在若干不同刷新频率下所对应的最佳建立时间和保持时间。用户可事先将每一驱动芯片36在若干不同频率下所对应的最佳建立时间和保持时间通过测量的方法得出,并将其存储于所述存储器32中。本实施方式中,所述存储器32为一电可擦写可编程只读存储器。
所述侦测器35用于对输入时序控制器30的刷新频率进行侦测,以得知此时所输入的信号的时钟频率,并将侦测得到的时钟频率传送至时序控制器30,该时钟频率即为液晶显示器的刷新频率。所述时序控制器30将得到的时钟频率与存储在存储器32中的每一驱动芯片36的刷新频率及其对应的最佳建立时间和保持时间进行比对,以得到该刷新频率下每一驱动芯片36所对应的最佳建立时间和保持时间,并根据得到的最佳建立时间和保持时间输出对应的时序信号至对应的驱动芯片36,即可实现每一驱动芯片36均拥有最佳的建立时间和保持时间。
第三较佳实施方式中,所述时序控制器30根据得到的每一驱动芯片36的最佳建立时间和保持时间直接输出对应的时序信号给不同的驱动芯片36,从而可以实现对最佳建立时间和保持时间的选择。
上述驱动芯片的建立时间和保持时间调整电路通过控制器或时序控制器侦测液晶显示器的刷新频率,并将其与存储于存储器内部的最佳建立时间和保持时间进行比对,然后据此输出对应的控制信号或者直接输出时序信号至驱动芯片,从而可以使得驱动芯片根据不同的刷新频率具有不同的最佳建立时间和保持时间。

Claims (4)

1.一种驱动芯片的建立时间和保持时间调整电路,包括:
一控制器,用于接收一刷新频率信号;
一存储器,用于存储若干不同刷新频率信号及其所对应的最佳建立时间和保持时间;
一侦测器,用于对输入控制器的刷新频率信号进行侦测,以得到刷新频率信号的时钟频率,所述控制器还用于将得到的时钟频率与存储器中刷新频率及其最佳建立时间和保持时间进行比对,以得到该刷新频率所对应的最佳建立时间和保持时间,并根据该最佳建立时间和保持时间产生对应的控制信号;以及
一控制电路,用于接收控制器输出的控制信号,并产生对应的偏斜值,所述驱动芯片根据偏斜值完成对建立时间及保持时间的设定。
2.如权利要求1所述的调整电路,其特征在于:所述控制电路包括第一至第四场效应管以及第一至第四电阻,所述第一至第四场效应管的栅极与所述控制器的四个输出端对应相连,所述第一场效应管的漏极与一数字电源相连,源极依次通过第一及第二电阻与第二场效应管的漏极相连,所述第二场效应管的源极接地,所述第三场效应管的漏极与数字电源相连,源极依次通过第三及第四电阻与第四场效应管的漏极相连,所述第四场效应管的源极接地。
3.一种驱动芯片的建立时间和保持时间调整电路,包括:
一时序控制器,用于接收一刷新频率信号;
一存储器,用于存储若干不同刷新频率信号及其所对应的最佳建立时间和保持时间;以及
一侦测器,用于对输入时序控制器的刷新频率信号进行侦测,以得到刷新频率信号的时钟频率,并将得到的时钟频率输出给所述时序控制器;其中,所述时序控制器还用于将得到的时钟频率与存储器中刷新频率及其最佳建立时间和保持时间进行比对,以得到该刷新频率所对应的最佳建立时间和保持时间,并根据该最佳建立时间和保持时间产生对应的时序控制信号以输出给驱动芯片。
4.一种驱动芯片的建立时间和保持时间调整电路,包括:
一时序控制器,用于接收一刷新频率信号;
一存储器,用于存储若干驱动芯片在若干不同刷新频率信号下所对应的最佳建立时间和保持时间;以及
一侦测器,用于对输入时序控制器的刷新频率信号进行侦测,以得到刷新频率信号的时钟频率,并将得到的时钟频率输出给所述时序控制器,该时钟频率即为液晶显示器的刷新频率;其中,所述时序控制器还用于将得到的时钟频率与存储在存储器中每一驱动芯片的刷新频率及其对应的最佳建立时间和保持时间进行比对,以得到该刷新频率下每一驱动芯片所对应的最佳建立时间和保持时间,并根据该最佳建立时间和保持时间产生对应的时序控制信号以输出给对应的驱动芯片。
CN200910308814.0A 2009-10-26 2009-10-26 驱动芯片的建立时间和保持时间调整电路 Active CN102044207B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN200910308814.0A CN102044207B (zh) 2009-10-26 2009-10-26 驱动芯片的建立时间和保持时间调整电路
US12/770,756 US8542170B2 (en) 2009-10-26 2010-04-30 Display device having data driver adjusting setup time and hold time

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200910308814.0A CN102044207B (zh) 2009-10-26 2009-10-26 驱动芯片的建立时间和保持时间调整电路

Publications (2)

Publication Number Publication Date
CN102044207A CN102044207A (zh) 2011-05-04
CN102044207B true CN102044207B (zh) 2013-02-06

Family

ID=43898030

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200910308814.0A Active CN102044207B (zh) 2009-10-26 2009-10-26 驱动芯片的建立时间和保持时间调整电路

Country Status (2)

Country Link
US (1) US8542170B2 (zh)
CN (1) CN102044207B (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102799983A (zh) * 2012-07-17 2012-11-28 苏州市米想网络信息技术有限公司 一种基于b2b网站的支付系统
US9620064B2 (en) 2013-03-13 2017-04-11 Apple Inc. Compensation methods for display brightness change associated with reduced refresh rate
US9262987B2 (en) 2013-03-13 2016-02-16 Apple Inc. Compensation methods for display brightness change associated with reduced refresh rate
US9319829B1 (en) * 2014-10-30 2016-04-19 Hua Wen Hsu Wireless inductive pointer clock
KR20170059523A (ko) * 2015-11-20 2017-05-31 삼성디스플레이 주식회사 표시 장치, 타일형 표시 장치 및 이의 제조 방법
US9922592B2 (en) 2015-12-23 2018-03-20 Intel Corporation Display control based on a digital signal
KR102293145B1 (ko) * 2017-06-09 2021-08-26 삼성전자주식회사 소스 구동기 및 타이밍 제어기를 포함하는 표시 구동 장치 및 표시 구동 장치의 동작 방법
CN107610671A (zh) 2017-11-07 2018-01-19 合肥京东方光电科技有限公司 控制时序的方法和装置、驱动电路、显示面板、电子设备
CN109215561B (zh) * 2018-10-30 2021-04-23 惠科股份有限公司 延时调整电路及方法、显示装置
US10855254B2 (en) * 2019-01-31 2020-12-01 Marvell Asia Pte, Ltd. Systems and methods for calibrating impedance of a low power voltage-mode transmitter driver
US10873323B2 (en) 2019-01-31 2020-12-22 Marvell Asia Pte, Ltd. Systems and methods for calibrating impedance of a low power voltage-mode transmitter driver
CN113066451B (zh) * 2021-03-26 2022-06-28 联想(北京)有限公司 一种显示控制方法及显示设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1400576A (zh) * 2001-07-27 2003-03-05 夏普公司 显示装置
US6683585B1 (en) * 1999-07-21 2004-01-27 Nec-Mitsubishi Electric Visual Systems Corporation Picture display control system, image signal generating device, and picture display device
WO2008062577A1 (fr) * 2006-11-24 2008-05-29 Sharp Kabushiki Kaisha Dispositif d'affichage d'image
CN101207707A (zh) * 2007-12-18 2008-06-25 上海广电集成电路有限公司 一种基于运动补偿的帧频提升系统和方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100475167B1 (ko) * 2002-12-30 2005-03-10 엘지.필립스 엘시디 주식회사 액정 표시 장치 및 그 구동 방법
JP4016915B2 (ja) * 2003-09-11 2007-12-05 株式会社日立製作所 表示システム及びそれに用いられる表示パネル、信号処理装置
JP2005316298A (ja) 2004-04-30 2005-11-10 Nec Lcd Technologies Ltd 液晶表示装置、該液晶表示装置に用いられる光源駆動回路及び光源駆動方法
US7325215B2 (en) * 2005-08-31 2008-01-29 Lsi Logic Corporation Timing violation debugging inside place and route tool
US8552955B2 (en) * 2006-02-07 2013-10-08 Novatek Microelectronics Corp. Receiver for an LCD source driver
TWI346925B (en) * 2006-08-28 2011-08-11 Au Optronics Corp Display and apparatus and method for power saving thereof
US8421722B2 (en) 2006-12-04 2013-04-16 Himax Technologies Limited Method of transmitting data from timing controller to source driving device in LCD
US8040334B2 (en) * 2006-12-29 2011-10-18 02Micro International Limited Method of driving display device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6683585B1 (en) * 1999-07-21 2004-01-27 Nec-Mitsubishi Electric Visual Systems Corporation Picture display control system, image signal generating device, and picture display device
CN1400576A (zh) * 2001-07-27 2003-03-05 夏普公司 显示装置
WO2008062577A1 (fr) * 2006-11-24 2008-05-29 Sharp Kabushiki Kaisha Dispositif d'affichage d'image
CN101207707A (zh) * 2007-12-18 2008-06-25 上海广电集成电路有限公司 一种基于运动补偿的帧频提升系统和方法

Also Published As

Publication number Publication date
US20110096067A1 (en) 2011-04-28
US8542170B2 (en) 2013-09-24
CN102044207A (zh) 2011-05-04

Similar Documents

Publication Publication Date Title
CN102044207B (zh) 驱动芯片的建立时间和保持时间调整电路
CN103282954B (zh) 显示装置、其驱动方法以及电子设备
CN103514847B (zh) 液晶显示装置及其驱动方法
CN101751890B (zh) 液晶显示器及其驱动方法
CN103258514B (zh) Goa驱动电路及驱动方法
CN102129845B (zh) 液晶面板驱动电路和液晶显示装置
US10311764B2 (en) Detection device and detection method of a GOA circuit of a display panel
CN102338947B (zh) 液晶显示器及其驱动方法
CN103000151B (zh) 一种栅极驱动装置及显示设备
CN101656057B (zh) 时序控制装置和具有该时序控制装置的显示设备
US20120169698A1 (en) Display apparatus and method of driving the same
CN104103248B (zh) 显示设备和显示面板驱动器
CN105047228A (zh) 一种移位寄存器及其驱动方法、驱动电路和显示装置
CN105469754A (zh) 降低馈通电压的goa电路
CN104469354B (zh) 一种检测mipi视频信号质量的装置
CN104680991A (zh) 用于goa架构液晶面板的电平移位电路及电平移位方法
CN103117091A (zh) 移位缓存器及其驱动方法
KR101341904B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
CN107221299B (zh) 一种goa电路及液晶显示器
CN104485080A (zh) 用于液晶显示装置的goa电路
CN103474018A (zh) 一种显示装置的电源电路
CN101303492A (zh) 液晶显示装置及其驱动电路与驱动方法
CN101231399B (zh) 液晶过激驱动精确度调整方法与装置
CN102479478A (zh) 具有闪烁样式的装置及其操作方法
TWI426483B (zh) 顯示裝置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: QIMEI ELECTRONIC CO LTD

Free format text: FORMER OWNER: INNOLUX DISPLAY CO., LTD.

Effective date: 20120228

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20120228

Address after: 518109 Longhua, Shenzhen, town, Foxconn science and Technology Industrial Park E District, building 1, floor 4,

Applicant after: Qunkang Technology (Shenzhen) Co., Ltd.

Co-applicant after: Chimei Optoelectronics Co., Ltd.

Address before: 518109 Longhua, Shenzhen, town, Foxconn science and Technology Industrial Park E District, building 1, floor 4,

Applicant before: Qunkang Technology (Shenzhen) Co., Ltd.

Co-applicant before: Innolux Display Group

C14 Grant of patent or utility model
GR01 Patent grant