CN102006037A - 时间延迟补偿和脉冲宽度校正 - Google Patents

时间延迟补偿和脉冲宽度校正 Download PDF

Info

Publication number
CN102006037A
CN102006037A CN201010275031XA CN201010275031A CN102006037A CN 102006037 A CN102006037 A CN 102006037A CN 201010275031X A CN201010275031X A CN 201010275031XA CN 201010275031 A CN201010275031 A CN 201010275031A CN 102006037 A CN102006037 A CN 102006037A
Authority
CN
China
Prior art keywords
output
coupled
input
timing circuit
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201010275031XA
Other languages
English (en)
Other versions
CN102006037B (zh
Inventor
W·D·麦克莱恩
B·C·拉森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Maxim Integrated Products Inc
Original Assignee
Maxim Integrated Products Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Maxim Integrated Products Inc filed Critical Maxim Integrated Products Inc
Publication of CN102006037A publication Critical patent/CN102006037A/zh
Application granted granted Critical
Publication of CN102006037B publication Critical patent/CN102006037B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/131Digitally controlled
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K2005/00013Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
    • H03K2005/00078Fixed delay
    • H03K2005/00136Avoiding asymmetry of delay for leading or trailing edge; Avoiding variations of delay due to threshold

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Amplifiers (AREA)

Abstract

一种在功率驱动器中提供脉冲宽度校正的系统、方法和装置。在实施例中,装置包括具有输入端和输出端的运算放大器。运算放大器的输入端耦合成接收输入脉冲信号。该装置还包括输出级,所述输出级具有耦合到该运算放大器的输出端的输入端。该输出级还包括配置为耦合到负载和电压感测输出端的电流输出端。该装置还包括比较器,所述比较器具有耦合到输出级的电压感测输出端的反相输入端、配置为耦合到输入信号的同相输入端、以及输出端。此外,该装置还包括定时电路,所述定时电路具有耦合到比较器输出端的输入端和耦合到输入信号的输入端。该定时电路还具有用于供应所述输入脉冲信号的输出端。该定时电路测量从所述输入信号的改变到所述比较器的输出的改变的延迟。该定时电路复制所测量的延迟作为所述输入脉冲信号的改变的延迟。

Description

时间延迟补偿和脉冲宽度校正
背景技术
当操作调光器或其它依赖脉冲宽度的电路时,复制脉冲宽度变得很重要。如果在输入端的脉冲宽度与相应输出端的脉冲宽度明显地不同,这能够导致重大的问题。例如,由于转换速度限制可能阻止输出级开启,脉冲可能不会获得输出信号。同样地,由于提供给输出端的脉冲宽度中的改变,某种脉冲宽度预想的效果可能被限制或者完全未达到。
许多应用使用脉冲功率波形以为部件提供功率。例如,发光二极管(LED)能够由一种脉冲波形来驱动。同样地,声音设备例如重低音声道可以由一种脉冲波形驱动来提供功率。此外,调光器开关经常由一种脉冲波形作为功率输出到被调光或控制的部件来实现。
因此,找到一种方法使电路的输出端的脉冲宽度与输入端的脉冲宽度接近一致是有用的。尤其地,测量输入脉冲宽度,考虑到脉冲宽度输出延迟的计算(例如,输出脉冲的上升沿),或者测量输入脉冲末端的延迟(例如,输入脉冲的下降沿)。在这样的情况下,可以改进动态范围,并且可以避免输出不能开启的情况。
发明内容
本发明通过下面的文本和附图中的示例来示出并且描述。这些文本和附图应理解为示例性的而不是限制性的。
在实施例中,提供了一种装置。在实施例中,所述装置包括具有输入端和输出端的运算放大器。所述运算放大器的所述输入端耦合成接收输入脉冲信号。所述装置还包括输出级,所述输出级具有耦合到所述运算放大器的输出端的输入端。所述输出级还包括配置为耦合到负载和电压感测输出端的电流输出端。所述装置还包括比较器,所述比较器具有耦合到所述输出级的电压感测输出端的反相输入端、配置为耦合到输入信号的同相输入端、以及输出端。另外,所述装置还包括定时电路,所述定时电路具有耦合到比较器的输出端的输入端和耦合到所述输入信号的输入端。所述定时电路还具有输出端以供应所述输入脉冲信号。所述定时电路测量从所述输入信号的改变到所述比较器的输出端的改变的延迟。所述定时电路复制所测量的延迟作为所述输入脉冲信号的改变的延迟。
在另一实施例中,提供了一种方法。所述方法包括接收脉冲前沿作为输入信号。所述方法还包括响应于所述脉冲前沿将输出信号置为有效(asserting)。所述方法还包括测量从接收所述脉冲前沿到所述输出信号被置为有效的延迟。另外,所述方法包括接收脉冲后沿(trailing edge)作为输入信号。此外,所述方法包括将所述输出信号的无效设置(de-asserting)延迟大约等于所测量的延迟的时间。所述方法还包括将输出信号置为无效。
在再一实施例中,提供了一种装置。所述装置包括具有输入端和输出端的运算放大器。所述输入端耦合成接收输入脉冲信号。所述装置包括输出级,所述输出级具有耦合到所述运算放大器输出端的输入端。所述输出级具有配置为耦合到负载并且提供电压感测输出端的电流输出端。所述装置还包括比较器,所述比较器具有耦合到所述输出级的电压感测输出端的反相输入端、耦合到所述输入脉冲信号的同相输入端、以及输出端。所述装置还包括定时电路,所述定时电路具有耦合到所述比较器的输出端的输入端和配置为耦合到输入信号的输入端。所述定时电路具有输出端以供应所述输入脉冲信号。所述定时电路用于测量所述输入信号的特性。所述定时电路还用于复制所测量的特性作为所述输入脉冲信号的特性。
附图说明
本发明通过附图中的示例来示出。这些附图应该被理解为示例性的而不是限制性的。
图1示出了使用输入脉冲的功率驱动电路的实施例。
图2示出了与图1的电路潜在相关的波形。
图3示出了与图1的电路潜在相关的其它波形。
图4示出了使用输入脉冲的另一功率驱动电路的实施例。
图5示出了与图4的电路潜在相关的波形。
图6示出了与图4的电路潜在相关的其它波形。
图7示出了操作具有脉冲宽度校正的功率驱动电路的过程的实施例。
图8示出了操作具有脉冲宽度校正的功率驱动电路的过程的替代实施例。
图9示出了使用输入脉冲的功率驱动电路的替代实施例。
这些附图应当被理解为示例性的而不是限制性的。
具体实施方式
提供了一种在功率驱动器中进行脉冲宽度校正的系统、方法或装置。功率驱动器中的脉冲宽度校正可以在这种驱动器电路中提供更好的输出性能和更大的动态范围。这种功率驱动器电路可以广泛用于各种应用中,尤其是在脉冲波形的功率信号的使用是有用的应用中。
在实施例中,提供了一种装置。在实施例中,所述装置包括具有输入端和输出端的运算放大器。所述运算放大器的输入端耦合成接收输入脉冲信号。所述装置还包括输出级,所述输出级具有耦合到运算放大器的输出端的输入端。所述输出级还包括配置为耦合到负载和电压感测输出端的电流输出端。所述装置还包括比较器,所述比较器具有耦合到所述输出级的电压感测输出端的反相输入端、配置为耦合到输入信号的同相输入端、以及输出端。此外,所述装置包括定时电路,所述定时电路具有耦合到所述比较器的输出端的输入端以及耦合到所述输入信号的输入端。所述定时电路还具有输出端以供应所述输入脉冲信号。所述定时电路测量从所述输入信号的改变到所述比较器的输出的改变的延迟。所述定时电路复制所测量的延迟作为所述输入脉冲信号的改变的延迟。
在一些实施例中,所述装置可以还包括插入到所述输出级的电压感测输出端和所述比较器的反相输入端之间的电压偏移。此外,在一些实施例中,所述装置可以使用功率场效应晶体管(MOSFET)作为输出级,其中栅极耦合到所述运算放大器的输出端,第一端子配置为耦合到负载并且第二端子配置为耦合到地。此外,在一些实施例中,所述定时电路用RC电路来实现,而在另外一些实施例中,定时电路通过计数器来实现。此外,在一些实施例中,所述运算放大器是跨导放大器。
在另一实施例中,提供了一种方法。所述方法包括接收脉冲前沿作为输入信号。所述方法还包括响应于所述脉冲前沿将输出信号置为有效。所述方法还包括测量从接收所述脉冲前沿到所述输出信号被置为有效的延迟。另外,所述方法包括接收脉冲后沿作为输入信号。此外,所述方法包括将所述输出信号的无效设置延迟大约等于所测量的延迟的时间。所述方法还包括将输出信号置为无效。
在再一实施例中,提供了一种装置。所述装置包括具有输入端和输出端的运算放大器。所述输入端耦合成接收输入脉冲信号。所述装置包括输出级,所述输出级具有耦合到所述运算放大器输出端的输入端。所述输出级具有配置为耦合到负载并且提供电压感测输出端的电流输出端。所述装置还包含比较器,所述比较器具有耦合到所述输出级的电压感测输出端的反相输入端、耦合到所述输入脉冲信号的同相输入端、以及输出端。所述装置还包括定时电路,所述定时电路具有耦合到比较器的输出端的输入端和配置为耦合到输入信号的输入端。所述定时电路具有输出端以供应所述输入脉冲信号。所述定时电路用于测量所述输入信号的特性。所述定时电路也用于复制所测量的特性作为所述输入脉冲信号的特性。
在该文档中描述的具体实施例代表了本发明中的示例实施例,并且本质上是示例性的而不是限制性的。在下面的描述中,出于解释的目的,为了提供对本发明透彻的理解,阐述了许多具体的细节。然而,对于本领域技术人员而言,即使没有这些具体的细节,实现本发明是显而易见的。在其它实施例中,为了避免本发明模糊不清,以方框图的形式示出结构和设备。
在具体实施方式中涉及的“一个实施例”或“实施例”意味着结合实施例描述的特定特征、结构、或者特性包括在本发明的至少一个实施例中。在具体实施方式中不同地方出现的短语“在一个实施例中”不一定是指同一个实施例,也不一定是与其它实施例相互排斥的分开的或替代的实施例。不同的实施例的特征和方面可以被结合到其它实施例,并且该文档中示出的实施例可以不需要所示出或描述的全部特征或方面来实现。
实施例可以解决上述确定的许多问题,并且提供一种系统和一些部件来满足所确定的如果不是全部也是许多的需要。此外,所述系统可以在单个统一的平台上或者作为一组分离的组件来展现所有的这些部件。在实施例中,使用几个主要的部件。这些部件包括输入端子、放大器、定时器、以及输出功率晶体管。
图1示出了功率驱动器电路的实施例。传统的功率驱动器电路100可以用来驱动负载165,例如LED(发光二极管)或其它源的集合。这种负载165可以使用例如图2(Vpulse)中提供的输入信号来进行驱动。特别地,图2示出了与图1的电路潜在相关的波形。在Vpulse115处所接收的脉冲作为输入信号,用于控制MOSFET 120的栅极端。FET 120在一端(例如,漏极端)耦合到接地端155,并且在另一端耦合到运算放大器125的同相输入端。同样耦合到运算放大器125同相输入端的是通过电阻110耦合的Vref信号105。因此,运算放大器的125的同相输入端趋于保持在大概Vref105,除非当Vpulse115使得FET 120将运算放大器125的同相输入端拉到接近地(0V)。
运算放大器125在节点Vout130提供输出,所述输出耦合到电容135(从而耦合到接地端155),并且所述输出驱动MOSFET 140的栅极端。FET 140提供功率场效应管,其在一端(例如,源极端)耦合到负载165,从而耦合到Vcc170(电源轨)。FET 140还在一端(例如,漏极端)耦合到Vload节点145。Vioad 145还耦合到Rsense150,并进而耦合到接地端155。Vload145还耦合到运算放大器125的反相输入端。因此,在运行中,放大器125趋于将Vload145与放大器125的同相输入端保持在相同的值,从而向负载165提供脉冲驱动电流Iout160。
如图2所示的Vpulse115处的脉冲被复制作为在Vout130处的脉冲(同样如图2所示),并且因此提供Iout电流160(进一步如图2所示)。如果Vpulse115以100Hz或者更大的频率产生脉冲,LED会以足够高的速率闪烁以至于人眼趋于视它为稳定光,并且Vpulse的占空比趋于调节这种LED的亮度。然而,从对图2的定性检查中,以下这些都是很明显的,在Vout 130处的脉冲和最终的Iout 160趋于被转换率限制,降低了电路100的输出的占空比并且限制了输出的动态范围。因此,t1表示Vpulse脉冲的上升沿,t2表示输出电流Iout的上升沿,t3表示被调节的电流Iout(基本上满电流输出作为通过运算放大器调节的电流),t4表示Vpulse和Iout的后沿或下降沿,t5表示Iout的停止。t1和t4之间的差异比t2和t4之间的差异大,表明对于该电路100,Vpulse的占空比要比相应的Iout(和Vout)的占空比大。
图3中示出了一种更极端或者退化的情况。图3示出了与图1的电路潜在相关的其它波形。在图3中,Vpulse的占空比很小,例如10%或20%。输出电压Vout(所示的Vo)通过转换率限制被截短。该转换率限制可能是例如在FET 140处电容超出、或者放大器125可用电流的限制的结果。对于诸如FET 140功率FET来说,阈值电压Vt可以是5V。如果Vpulse被设置为驱动5V,但是Vout由于转换率因素被限制达到的峰值小于5V,那么Iout可能不能被开启。因此,从t1到t4的时间可能看上去足够使FET 140开启,但是在t2处上升的Vout的转化率和延迟可能会使Vout无法达到Vt,并且Iout保持基本上为0。注意到电压Vout中的衰退和减小趋于从所述Vpulse信号的传播比电压Vout中的增长快。这是由于Vout开始低于Vt但是没有高于Vt结束的事实,这意味着图1中的FET 140被偏置成以相对于Vt的小的过度驱动来进行驱动。例如,Vt可以是5V,所述过度驱动可以是50mV或250mV,这意味着Vout仅需要通过所述小的过度驱动的下降来截止FET 140。利用足够小的脉冲,FET 140不会导通。因此,提供增加与给定输入脉冲对应的输出脉冲的脉冲宽度的功率驱动电路是有用的。
现在转到图4,提供了可以改进脉冲宽度情况的实施例的示例。图4示出了另一功率驱动器电路的实施例。与图1相同,电路400提供了功率驱动器电路。在Vpulse486处接收脉冲作为输入信号,这给定时电路487提供了输入。定时电路487产生Vzero信号417作为输出,该输出控制MOSFET420的栅极端。FET 420在一端(例如,漏极端)耦合到接地端455,并且在另一端耦合到运算放大器425的同相输入端。同样耦合到运算放大器425的同相输入端的是通过电阻410耦合的Vref信号405。因此,运算放大器425的同相输入端趋于保持在大概Vref 405,除非当Vzero 417使得FET 420将运算放大器425的同相输入端拉到接近地(0V)。
运算放大器425在节点Vout 430提供了输出,所述输出耦合到电容435(从而耦合到接地端455),并且所述输出驱动MOSFET 440的栅极端。FET440提供了一个功率场效应管,其在一端(例如,源极端)耦合到负载465,并且从而耦合到Vcc470(电源轨)。FET 440还在一端(例如,漏极端)耦合到Vload节点445。Vload445还耦合到Rsense450,Rsense450又耦合到接地端455。Vload 445还耦合到运算放大器425的反相输入端。Vload 445还通过电压偏置源472耦合到运算放大器477的输入端。Vref 405同样耦合到放大器477的输入端。在该电路中,放大器477用作比较器,决定何时Vload 445大于Vref 405,并且提供这样的输出指示给定时电路487。因此,定时电路487可以接收Vpulse487的上升沿并且升高或将Vzero 417置为有效。当Vpulse487下降时,定时电路可以确定在测量的时间量内Vload 445低于Vref 405,并且通过响应于Vpulse487的下降,在Vzero 417被置为无效之前的类似的时间延长Vzero 417的脉冲宽度。在运行中,放大器425趋于将Vload 445和放大器425的同相输入端保持在相同的值,并且从而提供脉冲驱动电流Iout 460给负载465。由于输出脉冲在持续期间与输入脉冲大致相等,这趋于允许更小的脉冲作为输入信号和更大的动态范围。
转向相关的波形,图5示出了与图4的电路潜在相关的波形。Vpulse设置有占空比。Vout具有类似的占空比,并且Iout的相应的波形也具有类似的占空比。在t1,能够观察到输入脉冲的上升沿。在t2,Iout开始上升。在t3,Iout开始进入稳定。在t4,可以观察到输入信号的下降沿。在t5,电流Iout开始下降。对于定时电路,从t1到t2的时间与从t4到t5的时间大致相同。
定时电路487的另一选择是为整个脉冲提供延迟代替从上升沿到上升沿提供延迟。图6示出了与图4的电路潜在相关的关于这种选择的其它波形。如图所示,从t1(输入的上升沿)到t2(输入的下降沿)的时间与从t3(输出的上升沿)到t5(输出的下降沿)的时间大致相等。定时电路487对从t1到t2的时间计数,并且从t3到t5将Vzero置为有效类似的时间量。注意到定时电路487可以以多种方式来实现,例如通过使用快速数字计数器或者通过使用RC定时电路。同样地,注意到运算放大器125和425可以是跨导放大器,或者如果有其它考虑,可以是其它运算放大器。例如,单端输入可能是有用的。
通过两个示例实现的过程可以提供对该电路进一步的了解。图7示出了操作具有脉冲宽度校正的功率驱动器电路的过程的实施例。过程700包括接收上升沿、对输出上升沿的延迟进行计数、接收下降沿、基于计数的延迟来延迟输出被置为无效、以及将输出信号置为无效。过程700和该文档中的其它过程实现为模块组,其可以是例如过程模块或操作、设计来满足过程操作的硬件模块、或不同类型模块的一些组合。过程700通过在模块710接收输入上升沿而启动。在模块720,从输入上升沿到输出上升沿的延迟被测量或计数。在模块730,接收输入的下降沿。响应于模块730的下降沿和模块720中所测量的延迟,在模块740计数类似的延迟时间。在模块750,将输出信号(例如,驱动功率MOSFET的栅极的信号)置为无效,提供与输入信号类似的脉冲宽度。
希望为整个脉冲宽度实现延迟,而不是被置为无效的延迟,图8提供了一些见解。图8示出了操作具有脉冲宽度校正的功率驱动器电路的过程的另一实施例。过程800包括接收输入上升沿、对脉冲宽度进行计数、将输出(在脉冲完成以后)置为有效、进行计数直到所述脉冲宽度、并且将输出置为无效。因此,过程800提供测量整个脉冲的过程,并且然后提供类似的输出脉冲。
过程800通过在模块810接收脉冲上升沿而启动。在模块820,计数或测量脉冲宽度直到观察到下降沿。在模块820,响应该下降沿,输出被置为有效。在模块840,对输出被置为有效之后的时间进行测量,对置为有效的时间计数直到脉冲宽度。在模块850,响应到达脉冲宽度的限制,将输出置为无效。
图9示出了功率驱动器电路的替代实施例。驱动器电路400提供了一个实施例,同样可以使用驱动器电路900。在Vpulse983处接收脉冲作为输入信号,其提供输入给比较器977。比较器977提供输出,该输出被耦合到定时电路987,并作为其输入。定时电路987产生Vtimer信号918作为输出,该输出为运算放大器925提供输入。
运算放大器925在节点Vout 930提供输出,该输出耦合到电容935(并且从而耦合到接地端955),并且所述输出驱动MOSFET 940的栅极端。FET940提供了功率场效应管,其在一端(例如,源极端)耦合到负载965,并且从而到Vcc970(电源轨)。FET 940还在一端(例如,漏极端)耦合到Vload节点945。Vload 945还耦合到Rsense950,并进一步耦合到接地端955。Vload 945还耦合到运算放大器925的反相输入端。Vload 945还通过电压偏置源972耦合到运算放大器977的输入端。在该电路中,放大器977用作比较器,决定何时Vload 945高于Vpulse983,并且提供这样的输出指示给定时电路987。定时电路987因此可以接收Vpulse983的上升沿并且升高或将Vtimer918置为有效。当Vpulse983下降时,定时电路可以确定在测量的时间量内Vload945低于Vpulse983,并且在响应于Vpulse983的下降而决定将Vtimer918置为无效之前将Vtimer918的脉冲宽度延长一类似的时间。在运行中,放大器925趋于将Vload 945和放大器925的同相输入端保持在相同的值,并且从而提供脉冲驱动电流Iout 960给负载965。由于输出脉冲在持续期间与输入脉冲大致相等,这趋于允许更小的脉冲作为输入信号以及更大的动态范围。注意到负载965可以是任何类型的负载,其运行在以一系列脉冲供应电源供应的模型上。示例包括音频设备(例如,重低音声道)和调光器开关设备(以电路作为变光开关的一部分来代替)。LED也作为潜在的负载被提到,并且其它能够运用脉冲宽度作为输入的负载也可以被使用。
本领域技术人员应该意识到出于例示的目的,已经描述了系统和方法的特定示例和实施例,但是在不偏离本发明的情况下可以作出各种修改。例如,本发明的实施例可以应用到许多不同类型的应用,例如车辆、个人使用、固定使用、暂时或永久的安装,或其它环境。此外,一个实施例的特性可以被结合到其它实施例,即使在本文档的单个实施例中这些特性并没有描述在一起.。

Claims (20)

1.一种装置,包括:
具有输入端和输出端的运算放大器,所述输入端耦合成接收输入脉冲信号;
输出级,所述输出级具有耦合到所述运算放大器的输出端的输入端、配置为耦合到负载和电压感测输出端的电流输出端;
比较器,所述比较器具有耦合到所述输出级的所述电压感测输出端的反相输入端、配置为耦合到输入信号的同相输入端、以及输出端;
以及
定时电路,所述定时电路具有耦合到所述比较器的输出端的输入端和耦合到所述输入信号的输入端,并且具有用于供应所述输入脉冲信号的输出端,所述定时电路用于测量从所述输入信号的改变到所述比较器的输出的改变的延迟,所述定时电路用于复制所测量的延迟作为所述输入脉冲信号的改变的延迟。
2.根据权利要求1所述的装置,还包括:
插入到所述输出级的电压感测输出端和所述比较器的反相输入端之间的电压偏移。
3.根据权利要求1所述的装置,其中:
所述输出级是功率MOSFET,所述功率MOSFET具有耦合到所述运算放大器的输出端的栅极、配置为耦合到负载的第一端子和配置为耦合到地的第二端子。
4.根据权利要求1所述的装置,其中:
所述定时电路利用RC电路实现。
5.根据权利要求1所述的装置,其中:
所述定时电路用数字计数器实现。
6.根据权利要求1所述的装置,其中:
所述运算放大器是跨导放大器。
7.根据权利要求1所述的装置,其中:
LED作为所述负载耦合到所述输出级。
8.根据权利要求1所述的装置,其中:
音频部件作为所述负载被耦合到所述输出级。
9.根据权利要求1所述的装置,其中:
可调灯作为所述负载耦合到所述输出级。
10.根据权利要求1所述的装置,还包括:
插入到所述输出级的电压感测输出端和所述比较器的反相输入端之间的电压偏移;
并且其中:
所述输出级是功率MOSFET,所述功率MOSFET具有耦合到所述运算放大器的输出端的栅极、配置为耦合到负载的第一端子和配置为耦合到地的第二端子;
所述定时电路利用RC电路实现;
并且
所述运算放大器是跨导放大器。
11.一种装置,包括:
具有输入端和输出端的运算放大器,所述输入端耦合成接收输入脉冲信号;
输出级,所述输出级具有耦合到所述运算放大器的输出端的输入端、配置为耦合到负载和电压感测输出端的电流输出端;
比较器,所述比较器具有耦合到所述输出级的所述电压感测输出端的反相输入端、耦合到所述输入脉冲信号的同相输入端、以及输出端;
以及
定时电路,所述定时电路具有耦合到所述比较器的所述输出端的输入端和配置为耦合到输入信号的输入端,并且具有用于供应所述输入脉冲信号的输出端,所述定时电路用于测量所述输入信号的特性,所述定时电路用于复制所测量的特性作为所述输入脉冲信号的特性。
12.根据权利要求11所述的装置,其中:
所述定时电路用于测量从所述输入信号的改变到所述比较器的输出的改变的延迟。
13.根据权利要求11所述的装置,其中:
所述定时电路用于测量所述输入信号的脉冲的宽度。
14.根据权利要求11所述的装置,还包括:
插入到所述输出级的电压感测输出端和所述比较器的反相输入端之间的电压偏移。
15.根据权利要求11所述的装置,其中:
所述输出级是功率MOSFET,所述功率MOSFET具有耦合到所述运算放大器的输出端的栅极、配置为耦合到负载的第一端子和配置为耦合到地的第二端子。
16.根据权利要求11所述的装置,其中:
所述定时电路实现为用于进行定时的模块。
17.根据权利要求11所述的装置,其中:
根据权利要求1所述的装置,还包括:
插入到所述输出级的电压感测输出端和所述比较器的反相输入端之间的电压偏移;
并且其中:
所述输出级是功率MOSFET,所述功率MOSFET具有耦合到所述运算放大器的输出端的栅极、配置为耦合到负载的第一端子和配置为耦合到地的第二端子;
所述运算放大器是跨导放大器;
并且
所述定时电路利用RC电路实现。
18.一种方法,包括:
接收脉冲前沿作为输入信号;
响应于所述脉冲前沿将输出信号置为有效;
测量从所述脉冲前沿的接收到输出信号被置为有效的延迟;
接收脉冲后沿作为输入信号;
将所述输出信号的无效设置延迟大约等于所测量的延迟的时间;
以及
将所述输出信号置为无效。
19.根据权利要求18所述的方法,其中:
所述测量通过使用RC定时电路来进行。
20.根据权利要求18所述的方法,还包括:
比较在所述输出信号到所述输入信号的改变;
并且其中:
响应于所述比较进行所述测量。
CN201010275031.XA 2009-06-30 2010-06-30 时间延迟补偿和脉冲宽度校正 Active CN102006037B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/495,671 US8040181B2 (en) 2009-06-30 2009-06-30 Time delay compensation and pulse width correction
US12/495,671 2009-06-30

Publications (2)

Publication Number Publication Date
CN102006037A true CN102006037A (zh) 2011-04-06
CN102006037B CN102006037B (zh) 2015-04-08

Family

ID=43299308

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010275031.XA Active CN102006037B (zh) 2009-06-30 2010-06-30 时间延迟补偿和脉冲宽度校正

Country Status (3)

Country Link
US (1) US8040181B2 (zh)
CN (1) CN102006037B (zh)
DE (1) DE102010030678B4 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103674100A (zh) * 2013-12-25 2014-03-26 广州广电运通金融电子股份有限公司 一种码盘光电传感器检测电路以及码盘检测系统
CN106879107A (zh) * 2017-01-21 2017-06-20 陕西师范大学 一种InGaN/GaN LED纳秒脉冲驱动电路

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8489947B2 (en) * 2010-02-15 2013-07-16 Mentor Graphics Corporation Circuit and method for simultaneously measuring multiple changes in delay
US9134374B2 (en) * 2010-02-15 2015-09-15 Mentor Graphics Corporation Circuit and method for measuring delays between edges of signals of a circuit
US9390647B2 (en) * 2014-07-21 2016-07-12 Sct Technology, Ltd. Pulse width correction for LED display driver
CN106911147B (zh) * 2017-04-19 2019-10-15 福州大学 一种含延时补偿的有限集模型预测电压控制方法
CN110557014A (zh) * 2019-10-16 2019-12-10 上海沪工焊接集团股份有限公司 一种宽电压功率因素校正电路

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN85204243U (zh) * 1985-10-07 1986-08-06 武汉水运工程学院 船舶斜唇口回流尾轴密封
CN2046294U (zh) * 1988-11-22 1989-10-18 李正发 简易电子定时器
CN2297820Y (zh) * 1997-03-25 1998-11-18 徐新柏 电子时间控制开关
CN1251697A (zh) * 1997-04-02 2000-04-26 卡斯腾·尼尔森 用于脉冲调制信号的增强功率放大的以脉冲为基准的控制方法
US20050117659A1 (en) * 2001-12-10 2005-06-02 Jorma Romunen Controlling of data transmission voltage level by cutting
US20060091945A1 (en) * 2004-10-28 2006-05-04 Camco Produktions-Und Vertriebs Gmbh Fur Beschallungs Und Beleuchtungsanlagen Switching power amplifier and method for amplifying a digital input signal

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN85204243U (zh) * 1985-10-07 1986-08-06 武汉水运工程学院 船舶斜唇口回流尾轴密封
CN2046294U (zh) * 1988-11-22 1989-10-18 李正发 简易电子定时器
CN2297820Y (zh) * 1997-03-25 1998-11-18 徐新柏 电子时间控制开关
CN1251697A (zh) * 1997-04-02 2000-04-26 卡斯腾·尼尔森 用于脉冲调制信号的增强功率放大的以脉冲为基准的控制方法
US20050117659A1 (en) * 2001-12-10 2005-06-02 Jorma Romunen Controlling of data transmission voltage level by cutting
US20060091945A1 (en) * 2004-10-28 2006-05-04 Camco Produktions-Und Vertriebs Gmbh Fur Beschallungs Und Beleuchtungsanlagen Switching power amplifier and method for amplifying a digital input signal

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103674100A (zh) * 2013-12-25 2014-03-26 广州广电运通金融电子股份有限公司 一种码盘光电传感器检测电路以及码盘检测系统
CN103674100B (zh) * 2013-12-25 2016-04-20 广州广电运通金融电子股份有限公司 一种码盘光电传感器检测电路以及码盘检测系统
CN106879107A (zh) * 2017-01-21 2017-06-20 陕西师范大学 一种InGaN/GaN LED纳秒脉冲驱动电路
CN106879107B (zh) * 2017-01-21 2018-10-26 陕西师范大学 一种InGaN/GaN LED纳秒脉冲驱动电路

Also Published As

Publication number Publication date
US8040181B2 (en) 2011-10-18
DE102010030678A1 (de) 2011-01-05
DE102010030678B4 (de) 2022-01-13
US20100327972A1 (en) 2010-12-30
CN102006037B (zh) 2015-04-08

Similar Documents

Publication Publication Date Title
CN102006037B (zh) 时间延迟补偿和脉冲宽度校正
US7151406B2 (en) Compensation of nonlinearity introduced by dead time in switching output stage
US9231570B2 (en) Fast voltage level shifter circuit
US8164388B2 (en) Amplifying apparatus
CN1042993C (zh) 负载驱动装置
CN102545804A (zh) D类放大器电路
US8947112B2 (en) Switching apparatus and test apparatus
US12009749B2 (en) Smart power stage circuit of power converter and current monitoring circuit thereof
US11777450B2 (en) Apparatus for optimized turn-off of a cascode amplifier
TW550977B (en) Control circuit for driving light emitting device
US7265613B2 (en) Low-distortion tri-state switching amplifier
CN102118911B (zh) 一种电流滞环控制led恒流驱动电路及其驱动方法
CN1747617A (zh) 稀有气体荧光灯照明装置
US20210376728A1 (en) Switched Mode Power Supply
CN207939479U (zh) 一种推挽放大电路和交越失真消除装置
US8410817B2 (en) Driver circuit
TWI777303B (zh) 聲頻驅動電路及其方法
CN110769563A (zh) 带有pwm调光的恒流控制系统及其控制方法
CN100454731C (zh) 电流驱动装置
US9667243B2 (en) High speed tracking current sense system
US11923770B2 (en) Current sensing in switched electronic devices
US10411651B2 (en) High-efficiency amplifying device and method for controlling power supply thereof
CN217445246U (zh) 电压比较器及其电流极限控制电路
CN102916585A (zh) 一种反激式变换器中的采样保持电路
CN108617060B (zh) 一种宽输入电压的恒流明驱动电路及装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant