CN101969415A - 多制式多通道数字射频一体化模块及其信号处理方法与应用 - Google Patents
多制式多通道数字射频一体化模块及其信号处理方法与应用 Download PDFInfo
- Publication number
- CN101969415A CN101969415A CN2010102938210A CN201010293821A CN101969415A CN 101969415 A CN101969415 A CN 101969415A CN 2010102938210 A CN2010102938210 A CN 2010102938210A CN 201010293821 A CN201010293821 A CN 201010293821A CN 101969415 A CN101969415 A CN 101969415A
- Authority
- CN
- China
- Prior art keywords
- signal
- filter
- fpga chip
- feedback
- filtering
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/70—Reducing energy consumption in communication networks in wireless communication networks
Landscapes
- Amplifiers (AREA)
- Transmitters (AREA)
Abstract
本发明提供一种多制式多通道数字射频一体化模块,具体包括下行链路、上行链路、反馈电路,以及用于供电的电源子系统电路、为各个芯片提供工作时钟的时钟子系统电路、控制各部分工作的MCU及其接口扩展芯片CPLD的电路。本发明还提供了采用多制式多通道数字射频一体化模块实现信号的处理方法。本发明能有效地减小多制式基带拉远系统里面各个模块之间的接口复杂度,使整个设备的体积减小,降低成本,提高稳定性,本发明中还引入DPD技术,把末级功率放大器的效率提高,使热耗减小,从而保证设备不至于过热而不能正常工作。本发明还提供了多制式多通道数字射频一体化模块应用于多制式基带拉远系统中。
Description
技术领域
本发明涉及无线通信领域中的多制式基带拉远系统,特别是涉及多制式多通道数字射频一体化模块及其信号处理方法。
背景技术
随着无线通信的发展,各个制式的移动终端在社会中大量共存和使用,移动运营商为了满足用户使用的需要,必须同时提供各个制式的通信设备来进行信号覆盖。目前工程上的这种信号覆盖的方法大多数是由单制式的通信设备组合起来完成的,这样做不仅成本高,而且体积也大,实现起来也很复杂。为了进一步满足市场的强烈需要,新的多制式信号覆盖方式——多制式基带拉远系统由此产生。
现有技术上实现这种多制式基带拉远系统,常用的一种结构如图1所示,在它的任意一个业务通道中,均包括:位于下行链路上,依次与数字基带处理模块相连接的变频模块、PA(Power Amplifer)模块、滤波器/双工器;以及位于上行链路上,依次与滤波器/双工器相连接的LNA(Low Noise Amplifer)模块、变频模块、数字基带处理模块。这种实现方法与传统的用几个单制式的设备组合起来的解决方法相比,体积已经大大减小,成本也已大大降低。但即便如此,这种多制式基带拉远系统里面各个模块之间的接口仍然十分复杂,可生产性和可靠性都不太高,设备的体积也还是有点偏大。
发明内容
本发明的目的在于克服上述现有技术的缺点和不足,提供一种多制式多通道带数字射频一体化模块,该模块集成度很高,可有效地减小各个模块之间的接口复杂度,使得整个设备的体积也随之减小,同时提高了设备的可靠性和可产性。
本发明的的另一个目的在于提供采用多制式多通道数字射频一体化模块所实现的信号处理方法。
本发明的第三个目的在于提供上述多制式多通道数字射频一体化模块的应用。
为达到上述目的,本发明采用以下的技术方案:
本多制式多通道数字射频一体化模块,具体包括下行链路、上行链路、反馈电路,以及用于供电的电源子系统电路、为各个芯片提供工作时钟的时钟子系统电路、控制各部分工作的MCU及MCU的接口扩展芯片CPLD。
为更好地实现本发明,作为优选的具体方案之一,所述的多制式多通道数字射频一体化模块中,所述上行链路由与外端基站相连的光电转换模块接口、第二FPGA芯片、第一FPGA芯片、A/D转换器、上行中频滤波器、上行放大器、上行混频器、上行可调衰减器及上行滤波器依次连接构成;所述下行链路由与外端基站相连的光电转换模块接口、第二FPGA芯片、第一FPGA芯片、D/A转换器、下行差分滤波器、下行调制器、下行可调衰减器、下行放大器及下行滤波器依次连接构成;所述反馈电路由选择开关、反馈混频器、反馈放大器、反馈滤波器、A/D转换器及第二FPGA芯片依次连接构成;其中,所述第一FPGA芯片用于进行数字信号的编解码处理,所述第二芯片用于数字信号的串并转换及DPD(Digital Pre-Distortion数字预失真)处理。
采用上述多制式多通道数字射频一体化模块实现信号的处理方法,具体步骤如下:
当处理任一个制式的上行业务时,业务通道上所接收的上行信号输入到上行滤波器,经过滤波把干扰信号滤除后,进入到上行可调衰减器,根据信号的大小可以设置或者不操作,经过幅度调整后的信号进入上行混频器,把射频信号下混频成中频信号,中频信号经过上行放大器放大后被送入到上行中频滤波器,把本振和信号谐波等无用信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进第一FPGA芯片进行编码处理,再送到第二FPGA芯片进行串并转换,最后经过光电转换接口处的外接光电转换模块,把电信号转换成光信号后通过光纤发射出去;
当处理任一个制式的下行业务时,业务通道上所接收的下行信号经过光电转换模块接口处的外接光电转换模块把光信号转换为电信号,送到第二FPGA芯片进行串并转换后,再送到第一FPGA芯片进行解码处理,处理后信号进入到D/A转换器,把数字信号转换成模拟信号,经过下行差分滤波器的滤波把无用信号滤除后送入到下行调制器,下行调制器把中频信号上混频成射频信号,送入到下行可调衰减器,在此可以根据需要对射频信号的幅度进行适当的衰减或者不操作,调整后的信号送进下行放大器进行放大,放大完成后进入到下行滤波器进行滤波,把本振和信号的谐波等无用信号滤除后送到下一级发射装置;
在反馈方向上,从任一个制式的下行通道耦合出来的下行信号经过选择开关的选择后送入到反馈混频器,把射频信号下变频成中频信号,再经过反馈放大器的放大后,送进反馈滤波器进行滤波处理,把无用的信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进第二FPGA芯片进行DPD处理,处理完成后把预失真信号叠加到第一FPGA芯片解码出来的下行信号中进行预失真。
作为优选的具体方案之二,所述的多制式多通道数字射频一体化模块中,所述上行链路由与外端基站相连的光电转换模块接口、第一FPGA芯片、A/D转换器、上行中频滤波器、上行放大器、上行混频器、上行可调衰减器及上行滤波器依次连接构成;所述下行链路由与外端基站相连的光电转换模块接口、第一FPGA芯片、D/A转换器、下行差分滤波器、下行调制器、下行可调衰减器、下行放大器及下行滤波器依次连接构成;所述反馈电路由选择开关、反馈混频器、反馈放大器、反馈滤波器、A/D转换器及第二FPGA芯片依次连接构成;其中,所述第一FPGA芯片用于进行数字信号的编解码处理和串并转换,所述第二FPGA芯片用于进行DPD处理。
采用上述多制式多通道数字射频一体化模块实现信号的处理方法,具体步骤如下:
当处理任一个制式的上行业务时,业务通道上所接收的上行信号输入到上行滤波器,经过滤波把干扰信号滤除后,进入到上行可调衰减器,根据信号的大小可以设置或者不操作,经过幅度调整后的信号进入上行混频器,把射频信号下混频成中频信号,中频信号经过上行放大器放大后被送入到上行中频滤波器,把本振和信号谐波等无用信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进第一FPGA芯片进行编码处理和串并转换,最后经过光电转换接口处的外接光电转换模块,把电信号转换成光信号后通过光纤发射出去;
当处理任一个制式的下行业务时,业务通道上所接收的下行信号经过光电转换模块接口处的外接光电转换模块把光信号转换为电信号,送到第一FPGA芯片进行串并转换和解码处理,处理后信号进入到D/A转换器,把数字信号转换成模拟信号,经过下行差分滤波器的滤波把无用信号滤除后送入到下行调制器,下行调制器把中频信号上混频成射频信号,送入到下行可调衰减器,在此可以根据需要对射频信号的幅度进行适当的衰减或者不操作,调整后的信号送进下行放大器进行放大,放大完成后进入到下行滤波器进行滤波,把本振和信号的谐波等无用信号滤除后送到下一级发射装置;
在反馈方向上,从任一个制式的下行通道耦合出来的下行信号经过选择开关的选择后送入到反馈混频器,把射频信号下变频成中频信号,再经过反馈放大器的放大后,送进反馈滤波器进行滤波处理,把无用的信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进第二FPGA芯片进行DPD处理,处理完成后把预失真信号叠加到第一FPGA芯片解码出来的下行信号中进行预失真。
作为优选的具体方案之三,所述的多制式多通道数字射频一体化模块中,所述上行链路由与外端基站相连的光电转换模块接口、FPGA芯片、A/D转换器、上行中频滤波器、上行放大器、上行混频器、上行可调衰减器及上行滤波器依次连接构成;所述下行链路由与外端基站相连的光电转换模块接口、FPGA芯片、D/A转换器、下行差分滤波器、下行调制器、下行可调衰减器、下行放大器及下行滤波器依次连接构成;所述反馈链路由选择开关、反馈混频器、反馈放大器、反馈滤波器、A/D转换器及DSP芯片依次连接构成;其中,所述FPGA芯片用于进行数字信号的编解码处理和串并转换,所述DSP芯片用于进行DPD处理。
采用上述多制式多通道数字射频一体化模块实现信号的处理方法,具体步骤如下:
当处理任一个制式的上行业务时,业务通道上所接收的上行信号输入到上行滤波器,经过滤波把干扰信号滤除后,进入到上行可调衰减器,根据信号的大小可以设置或者不操作,经过幅度调整后的信号进入上行混频器,把射频信号下混频成中频信号,中频信号经过上行放大器放大后被送入到上行中频滤波器,把本振和信号谐波等无用信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进FPGA芯片进行编码处理和串并转换,最后经过光电转换接口处的外接光电转换模块,把电信号转换成光信号后通过光纤发射出去;
当处理任一个制式的下行业务时,业务通道上所接收的下行信号经过光电转换模块接口处的外接光电转换模块把光信号转换为电信号,送到FPGA芯片进行串并转换和解码处理,处理后信号进入到D/A转换器,把数字信号转换成模拟信号,经过下行差分滤波器的滤波把无用信号滤除后送入到下行调制器,下行调制器把中频信号上混频成射频信号,送入到下行可调衰减器,在此可以根据需要对射频信号的幅度进行适当的衰减或者不操作,调整后的信号送进下行放大器进行放大,放大完成后进入到下行滤波器进行滤波,把本振和信号的谐波等无用信号滤除后送到下一级发射装置;
在反馈方向上,从任一制式的下行通道耦合出来的下行信号经过选择开关的选择后送入到反馈混频器,把射频信号下变频成中频信号,再经过反馈放大器的放大后,送进反馈滤波器进行滤波处理,把无用的信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进DPD芯片进行DPD处理,处理完成后把预失真信号叠加到FPGA芯片解码出来的下行信号中进行预失真。
所述多制式多通道数字射频一体化模块,该模块可以应用于多制式基带拉远系统中,该系统包括位于下行链路上,依次与多制式多通道数字射频一体化模块、PA模块、滤波器/双工器;以及位于上行链路上,依次与滤波器/双工器相连接的LNA模块、多制式多通道数字射频一体化模块。
本发明与现有技术相比,具有如下优点和有益效果:多制式多通道数字射频一体化模块,有效地减小了各个模块之间的接口复杂度,这样整个设备的体积也随之减小,使得多制式基带拉远系统的小型化成为了可能,这样做也会提高设备的可靠性,降低设备的成本。本发明中还引入DPD技术,通过这项技术,把末级功率放大器的效率提高,使热耗减小,从而保证设备不至于过热而不能正常工作。
附图说明
图1是现有技术中多个模块实现的多制式基带拉远系统的结构示意图;
图2是利用本发明多制式多通道数字射频一体化模块实现的多制式基带拉远系统的结构示意图;
图3是本发明多制式多通道数字射频一体化模块实施例一的结构示意图;
图4是本发明多制式多通道数字射频一体化模块实施例二的结构示意图;
图5是本发明多制式多通道数字射频一体化模块实施例三的结构示意图。
具体实施方式
下面结合实施例及附图,对本发明作进一步地详细说明,但本发明的实施方式不限于此。图2是在图1基础上做了改进的多制式多通道数字射频一体化模块实现的多制式基带拉远系统的结构示意图,其中,把多个制式多个通道的数字基带处理部分与射频处理部分的电路集成到一个模块上
实施例一:
如图3所示,是本发明中的多制式多通道数字射频一体化模块的结构示意图。它工作在两个或者两个以上的通信制式,主要包括:与外端基站交换数据用的光电转换模块接口,以及依次与光电转换模块接口相连的第二FPGA芯片、第一FPGA芯片,任一制式的D/A转换器、下行差分滤波器、下行调制器、下行可调衰减器、下行放大器、下行滤波器、上行滤波器、上行可调衰减器、上行混频器、上行放大器、上行中频滤波器及A/D转换器。除上述器件外,还包括为整个电路板供电的电源子系统电路、为各个芯片提供工作时钟的时钟子系统电路、控制各部分工作的MCU及其接口扩展芯片CPLD的电路及反馈电路。其中由与外端基站相连的光电转换模块接口、第二FPGA芯片、第一FPGA芯片、D/A转换器、下行差分滤波器、下行调制器、下行可调衰减器、下行放大器及下行滤波器依次连接构成下行链路;由与外端基站相连的光电转换模块接口、第二FPGA芯片、第一FPGA芯片、A/D转换器、上行中频滤波器、上行放大器、上行混频器、上行可调衰减器及上行滤波器依次连接构成上行链路;由选择开关、反馈混频器、反馈放大器、反馈滤波器、A/D转换器及第二FPGA芯片依次连接构成反馈链路。
根据本实施例中的多制式多通道数字射频一体化模块,在处理任一制式的正常业务操作时:
当处理上行业务时,业务通道上所接收的上行信号输入到上行滤波器,经过滤波把干扰信号滤除后,进入到上行可调衰减器,根据信号的大小可以设置或者不操作,经过幅度调整后的信号进入上行混频器,把射频信号下混频成中频信号,中频信号经过上行放大器放大后被送入到上行中频滤波器,把本振和信号谐波等无用信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进第一FPGA芯片进行编码处理,再送到第二FPGA芯片进行串并转换,最后经过光电转换接口处的光电转换模块(图中未画出),把电信号转换成光信号后通过光纤发射出去。
当处理下行业务时,业务通道上所接收的下行信号经过光电转换模块接口处的光电转换模块把光信号转换为电信号,送到第二FPGA芯片进行串并转换后,再送到第一FPGA芯片进行解码处理,处理后信号进入到D/A转换器,把数字信号转换成模拟信号,经过下行差分滤波器的滤波把无用信号滤除后送入到下行调制器,下行调制器把中频信号上混频成射频信号,送入到下行可调衰减器,在此可以根据需要对射频信号的幅度进行适当的衰减或者不操作,调整后的信号送进下行放大器进行放大,放大完成后进入到下行滤波器进行滤波,把本振和信号的谐波等无用信号滤除后送到下一级发射装置(图中未画出)。
在反馈方向上,从任一个制式的下行通道耦合出来的下行信号经过选择开关的选择后送入到反馈混频器,把射频信号下变频成中频信号,再经过反馈放大器的放大后,送进反馈滤波器进行滤波处理,把无用的信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进第二FPGA芯片进行DPD处理,处理完成后把预失真信号叠加到第一FPGA芯片解码出来的下行信号中进行预失真。
从上述业务操作过程可以看出,本发明中的数字射频一体化模块集成了下行数字处理电路、下行的变频电路、上行的变频电路、上行的数字处理电路、反馈通道的变频电路和DPD预失真处理的电路,当然也集成了为整个电路板供电的电源子系统电路、为各个芯片提供工作时钟的时钟子系统电路、控制各部分工作的MCU及其接口扩展芯片CPLD的电路。根据上述结构,使电路的实现更加简单、更加紧凑,当然整个设备的体积就可以降下来。
实施例二:
如图4所示,是本发明中的多制式多通道数字射频一体化模块实施例二的结构示意图。它与实施例一不同的是第一FPGA和第二FPGA的功能重新进行了分配。在实施例一中,第一FPGA只承担了处理各个制式的业务通道的上行数据与下行数据的工作;第二FPGA承担了上行数据与下行数据的串并转换工作和反馈信号的预失真处理工作。而在本实施例中,第一FPGA承担了处理各个制式的业务通道的上行数据和下行数据的工作,除此之外,还承担了上行数据与下行数据的串并转换工作;第二FPGA只承担了反馈信号的预失真处理工作。在此需要强调的是,由于第一FPGA和第二FPGA所承担的工作的不同,使得电路也有所不同。其中由与外端基站相连的光电转换模块接口、第一FPGA芯片、D/A转换器、下行差分滤波器、下行调制器、下行可调衰减器、下行放大器及下行滤波器依次连接构成下行链路;由与外端基站相连的光电转换模块接口、第一FPGA芯片、A/D转换器、上行中频滤波器、上行放大器、上行混频器、上行可调衰减器及上行滤波器依次连接构成上行链路;反馈链路与实施例一相同,在此就不再一一赘述。
根据本实施例中的多制式多通道数字射频一体化模块,在处理任一制式的正常业务操作时:
当处理上行业务时,在信号进入第一FPGA芯片之前其处理流程与实施例一相同,在此就不再赘述。当信号送进第一FPGA芯片之后,第一FPGA芯片对上行信号进行编码处理和串并转换,最后经过光电转换接口处的光电转换模块(图中未画出),把电信号转换成光信号后通过光纤发射出去。
当处理下行业务时,业务通道上所接收的下行信号经过光电转换模块接口处的光电转换模块把光信号转换为电信号,送到第一FPGA芯片进行串并转换和解码处理,在第一FPGA芯片之后其信号处理流程与实施例一相同,在此就不再赘述。
反馈信号的处理流程与实施例一相同,在此就不再一一赘述。
本实施例中的多制式多通道数字射频一体化模块,其集成的电路的功能与实施例一相同,在此就不再一一赘述。
实施例三:
如图5所示,是本发明中的多制式多通道数字射频一体化模块实施例三的结构示意图。它与实施例二不同的是,在反馈通道上,不再用FPGA芯片来实现反馈信号的预失真处理工作,而是用DSP芯片来实现。在这个新的结构中,其上行链路和下行链路的构成与实施例二相同,在此就不再赘述。不同的是反馈链路由选择开关、反馈混频器、反馈放大器、反馈滤波器、A/D转换器及DSP芯片依次连接构成。
在处理任一制式的正常业务操作时,处理上行业务和下行业务的流程与实施例二相同,在此不再赘述。
不同的是在反馈方向上,从任一制式的下行通道耦合出来的下行信号经过选择开关的选择后送入到反馈混频器,把射频信号下变频成中频信号,再经过反馈放大器的放大后,送进反馈滤波器进行滤波处理,把无用的信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进DSP芯片进行DPD处理,处理完成后把预失真信号叠加到FPGA芯片解码出来的下行信号中进行预失真。
以上所述的本发明的实施方式,并不构成对本发明保护范围的限定,任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包括在本发明的权利要求保护范围之内。
Claims (8)
1.多制式多通道数字射频一体化模块,其特征在于,所述多制式多通道数字射频一体化模块具体包括下行链路、上行链路、反馈电路,以及用于供电的电源子系统电路、为各个芯片提供工作时钟的时钟子系统电路、控制各部分工作的MCU及MCU的接口扩展芯片CPLD。
2.根据权利要求1所述的多制式多通道数字射频一体化模块,其特征在于,所述上行链路由与外端基站相连的光电转换模块接口、第二FPGA芯片、第一FPGA芯片、A/D转换器、上行中频滤波器、上行放大器、上行混频器、上行可调衰减器及上行滤波器依次连接构成;
所述下行链路由与外端基站相连的光电转换模块接口、第二FPGA芯片、第一FPGA芯片、D/A转换器、下行差分滤波器、下行调制器、下行可调衰减器、下行放大器及下行滤波器依次连接构成;
所述反馈电路由选择开关、反馈混频器、反馈放大器、反馈滤波器、A/D转换器及第二FPGA芯片依次连接构成;
其中,所述第一FPGA芯片用于进行数字信号的编解码处理,所述第二芯片用于编码处理后信号的串并转换及DPD处理。
3.根据权利要求1所述的多制式多通道数字射频一体化模块,其特征在于,所述上行链路由与外端基站相连的光电转换模块接口、第一FPGA芯片、A/D转换器、上行中频滤波器、上行放大器、上行混频器、上行可调衰减器及上行滤波器依次连接构成;
所述下行链路由与外端基站相连的光电转换模块接口、第一FPGA芯片、D/A转换器、下行差分滤波器、下行调制器、下行可调衰减器、下行放大器及下行滤波器依次连接构成;
所述反馈电路由选择开关、反馈混频器、反馈放大器、反馈滤波器、A/D转换器及第二FPGA芯片依次连接构成;
其中,所述第一FPGA芯片用于进行数字信号的编解码处理和串并转换,所述第二FPGA芯片用于进行DPD处理。
4.根据权利要求1所述的多制式多通道数字射频一体化模块,其特征在于,所述上行链路由与外端基站相连的光电转换模块接口、FPGA芯片、A/D转换器、上行中频滤波器、上行放大器、上行混频器、上行可调衰减器及上行滤波器依次连接构成;
所述下行链路由与外端基站相连的光电转换模块接口、FPGA芯片、D/A转换器、下行差分滤波器、下行调制器、下行可调衰减器、下行放大器及下行滤波器依次连接构成;
所述反馈链路由选择开关、反馈混频器、反馈放大器、反馈滤波器、A/D转换器及DSP芯片依次连接构成;
其中,所述FPGA芯片用于进行数字信号的编解码处理和串并转换,所述DSP芯片用于进行DPD处理。
5.采用权利要求2所述的多制式多通道数字射频一体化模块的信号处理方法,其特征在于,具体步骤如下:
当处理任一个制式的上行业务时,业务通道上所接收的上行信号输入到上行滤波器,经过滤波把干扰信号滤除后,进入到上行可调衰减器,根据信号的大小设置或者不操作,经过幅度调整后的信号进入上行混频器,把射频信号下混频成中频信号,中频信号经过上行放大器放大后被送入到上行中频滤波器,把无用信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进第一FPGA芯片进行编码处理,再送到第二FPGA芯片进行串并转换,最后经过光电转换接口处的外接光电转换模块,把电信号转换成光信号后通过光纤发射出去;
当处理任一个制式的下行业务时,业务通道上所接收的下行信号经过光电转换模块接口处的外接光电转换模块把光信号转换为电信号,送到第二FPGA芯片进行串并转换后,再送到第一FPGA芯片进行解码处理,处理后信号进入到D/A转换器,把数字信号转换成模拟信号,经过下行差分滤波器的滤波把无用信号滤除后送入到下行调制器,下行调制器把中频信号上混频成射频信号,送入到下行可调衰减器,在此根据需要对射频信号的幅度进行适当的衰减或者不操作,调整后的信号送进下行放大器进行放大,放大完成后进入到下行滤波器进行滤波,把无用信号滤除后送到下一级发射装置;
在反馈方向上,从任一个制式的下行通道耦合出来的下行信号经过选择开关的选择后送入到反馈混频器,把射频信号下变频成中频信号,再经过反馈放大器的放大后,送进反馈滤波器进行滤波处理,把无用的信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进第二FPGA芯片进行DPD处理,处理完成后把预失真信号叠加到第一FPGA芯片解码出来的下行信号中进行预失真。
6.采用权利要求3所述的多制式多通道数字射频一体化模块的信号处理方法,其特征在于,具体步骤如下:
当处理任一个制式的上行业务时,业务通道上所接收的上行信号输入到上行滤波器,经过滤波把干扰信号滤除后,进入到上行可调衰减器,根据信号的大小设置或者不操作,经过幅度调整后的信号进入上行混频器,把射频信号下混频成中频信号,中频信号经过上行放大器放大后被送入到上行中频滤波器,把无用信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进第一FPGA芯片进行编码处理和串并转换,最后经过光电转换接口处的外接光电转换模块,把电信号转换成光信号后通过光纤发射出去;
当处理任一个制式的下行业务时,业务通道上所接收的下行信号经过光电转换模块接口处的外接光电转换模块把光信号转换为电信号,送到第一FPGA芯片进行串并转换和解码处理,处理后信号进入到D/A转换器,把数字信号转换成模拟信号,经过下行差分滤波器的滤波把无用信号滤除后送入到下行调制器,下行调制器把中频信号上混频成射频信号,送入到下行可调衰减器,在此根据需要对射频信号的幅度进行适当的衰减或者不操作,调整后的信号送进下行放大器进行放大,放大完成后进入到下行滤波器进行滤波,把无用信号滤除后送到下一级发射装置;
在反馈方向上,从任一个制式的下行通道耦合出来的下行信号经过选择开关的选择后送入到反馈混频器,把射频信号下变频成中频信号,再经过反馈放大器的放大后,送进反馈滤波器进行滤波处理,把无用的信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进第二FPGA芯片进行DPD处理,处理完成后把预失真信号叠加到第一FPGA芯片解码出来的下行信号中进行预失真。
7.采用权利要求4所述的多制式多通道数字射频一体化模块的信号处理方法,其特征在于,具体步骤如下:
当处理任一个制式的上行业务时,业务通道上所接收的上行信号输入到上行滤波器,经过滤波把干扰信号滤除后,进入到上行可调衰减器,根据信号的大小设置或者不操作,经过幅度调整后的信号进入上行混频器,把射频信号下混频成中频信号,中频信号经过上行放大器放大后被送入到上行中频滤波器,把无用信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进FPGA芯片进行编码处理和串并转换,最后经过光电转换接口处的外接光电转换模块,把电信号转换成光信号后通过光纤发射出去;
当处理任一个制式的下行业务时,业务通道上所接收的下行信号经过光电转换模块接口处的外接光电转换模块把光信号转换为电信号,送到FPGA芯片进行串并转换和解码处理,处理后信号进入到D/A转换器,把数字信号转换成模拟信号,经过下行差分滤波器的滤波把无用信号滤除后送入到下行调制器,下行调制器把中频信号上混频成射频信号,送入到下行可调衰减器,在此根据需要对射频信号的幅度进行适当的衰减或者不操作,调整后的信号送进下行放大器进行放大,放大完成后进入到下行滤波器进行滤波,把无用信号滤除后送到下一级发射装置;
在反馈方向上,从任一制式的下行通道耦合出来的下行信号经过选择开关的选择后送入到反馈混频器,把射频信号下变频成中频信号,再经过反馈放大器的放大后,送进反馈滤波器进行滤波处理,把无用的信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进DPD芯片进行DPD处理,处理完成后把预失真信号叠加到FPGA芯片解码出来的下行信号中进行预失真。
8.根据权利要求1所述的多制式多通道数字射频一体化模块,其特征在于,所述模块应用于多制式基带拉远系统中,该系统包括位于下行链路上,依次与多制式多通道数字射频一体化模块、PA模块、滤波器/双工器;以及位于上行链路上,依次与滤波器/双工器相连接的LNA模块、多制式多通道数字射频一体化模块。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010102938210A CN101969415A (zh) | 2010-09-26 | 2010-09-26 | 多制式多通道数字射频一体化模块及其信号处理方法与应用 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010102938210A CN101969415A (zh) | 2010-09-26 | 2010-09-26 | 多制式多通道数字射频一体化模块及其信号处理方法与应用 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101969415A true CN101969415A (zh) | 2011-02-09 |
Family
ID=43548520
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010102938210A Pending CN101969415A (zh) | 2010-09-26 | 2010-09-26 | 多制式多通道数字射频一体化模块及其信号处理方法与应用 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101969415A (zh) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102215045A (zh) * | 2011-06-02 | 2011-10-12 | 京信通信技术(广州)有限公司 | 一种同时覆盖2g和3g信号的收发信机及信号处理方法 |
CN103840899A (zh) * | 2014-03-12 | 2014-06-04 | 荆州市南湖机械总厂 | 一种收发组件自动测试设备 |
CN105141560A (zh) * | 2015-07-16 | 2015-12-09 | 中国电子科技集团公司第四十一研究所 | 一种多制式信号模拟装置及方法 |
CN107248863A (zh) * | 2017-04-25 | 2017-10-13 | 上海华为技术有限公司 | 一种信号处理装置及方法 |
CN107294609A (zh) * | 2017-07-19 | 2017-10-24 | 泉州泽仕通科技有限公司 | 宽带数字集群光纤覆盖系统 |
CN107872269A (zh) * | 2016-09-27 | 2018-04-03 | 罗森伯格(上海)通信技术有限公司 | 多频数字微型直放站 |
CN110138397A (zh) * | 2019-04-22 | 2019-08-16 | 长沙翼盾电子科技有限公司 | 一种可编程高集成度阵列信号处理sip芯片 |
CN111082807A (zh) * | 2018-10-18 | 2020-04-28 | 杭州海康威视数字技术股份有限公司 | 一种模拟信号处理方法及装置 |
CN112653487A (zh) * | 2020-12-23 | 2021-04-13 | 西安烽火电子科技有限责任公司 | 基于国产化的短波通信射频直采通用平台 |
CN115333607A (zh) * | 2022-08-11 | 2022-11-11 | 四川灵通电讯有限公司 | 数据链系统的分体式地面系统及其应用方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1056225A1 (en) * | 1999-05-27 | 2000-11-29 | Alcatel Espana, S.A. | Method and system for extending coverage of a radiocommunication system |
CN201274579Y (zh) * | 2008-09-04 | 2009-07-15 | 京信通信系统(中国)有限公司 | 多通道基带拉远系统的射频收发模块及基带拉远系统 |
CN101668356A (zh) * | 2009-09-22 | 2010-03-10 | 福建三元达通讯股份有限公司 | 双模数字射频拉远系统 |
CN201528431U (zh) * | 2009-09-23 | 2010-07-14 | 京信通信系统(中国)有限公司 | 基于远端一体化模块的cdma数字光纤直放站系统 |
-
2010
- 2010-09-26 CN CN2010102938210A patent/CN101969415A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1056225A1 (en) * | 1999-05-27 | 2000-11-29 | Alcatel Espana, S.A. | Method and system for extending coverage of a radiocommunication system |
CN201274579Y (zh) * | 2008-09-04 | 2009-07-15 | 京信通信系统(中国)有限公司 | 多通道基带拉远系统的射频收发模块及基带拉远系统 |
CN101668356A (zh) * | 2009-09-22 | 2010-03-10 | 福建三元达通讯股份有限公司 | 双模数字射频拉远系统 |
CN201528431U (zh) * | 2009-09-23 | 2010-07-14 | 京信通信系统(中国)有限公司 | 基于远端一体化模块的cdma数字光纤直放站系统 |
Cited By (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102215045A (zh) * | 2011-06-02 | 2011-10-12 | 京信通信技术(广州)有限公司 | 一种同时覆盖2g和3g信号的收发信机及信号处理方法 |
CN102215045B (zh) * | 2011-06-02 | 2013-11-20 | 京信通信技术(广州)有限公司 | 一种同时覆盖2g和3g信号的收发信机及信号处理方法 |
CN103840899A (zh) * | 2014-03-12 | 2014-06-04 | 荆州市南湖机械总厂 | 一种收发组件自动测试设备 |
CN103840899B (zh) * | 2014-03-12 | 2015-09-02 | 荆州市南湖机械总厂 | 一种收发组件自动测试设备 |
CN105141560B (zh) * | 2015-07-16 | 2018-10-30 | 中国电子科技集团公司第四十一研究所 | 一种多制式信号模拟装置及方法 |
CN105141560A (zh) * | 2015-07-16 | 2015-12-09 | 中国电子科技集团公司第四十一研究所 | 一种多制式信号模拟装置及方法 |
CN107872269A (zh) * | 2016-09-27 | 2018-04-03 | 罗森伯格(上海)通信技术有限公司 | 多频数字微型直放站 |
CN107248863A (zh) * | 2017-04-25 | 2017-10-13 | 上海华为技术有限公司 | 一种信号处理装置及方法 |
CN107248863B (zh) * | 2017-04-25 | 2021-08-20 | 上海华为技术有限公司 | 一种信号处理装置及方法 |
CN107294609A (zh) * | 2017-07-19 | 2017-10-24 | 泉州泽仕通科技有限公司 | 宽带数字集群光纤覆盖系统 |
CN111082807A (zh) * | 2018-10-18 | 2020-04-28 | 杭州海康威视数字技术股份有限公司 | 一种模拟信号处理方法及装置 |
CN111082807B (zh) * | 2018-10-18 | 2023-05-02 | 杭州海康威视数字技术股份有限公司 | 一种模拟信号处理方法及装置 |
CN110138397A (zh) * | 2019-04-22 | 2019-08-16 | 长沙翼盾电子科技有限公司 | 一种可编程高集成度阵列信号处理sip芯片 |
CN112653487A (zh) * | 2020-12-23 | 2021-04-13 | 西安烽火电子科技有限责任公司 | 基于国产化的短波通信射频直采通用平台 |
CN112653487B (zh) * | 2020-12-23 | 2022-07-05 | 西安烽火电子科技有限责任公司 | 基于国产化的短波通信射频直采通用平台 |
CN115333607A (zh) * | 2022-08-11 | 2022-11-11 | 四川灵通电讯有限公司 | 数据链系统的分体式地面系统及其应用方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101969415A (zh) | 多制式多通道数字射频一体化模块及其信号处理方法与应用 | |
CN102457458B (zh) | 一种基站数字预失真的实现方法和装置 | |
CN103828259A (zh) | 分布式天线系统架构 | |
CN102404022A (zh) | 功率放大模块、射频前端模块和多模终端 | |
CN204272108U (zh) | 一种能与短波电台互通且支持超短波中继的通信装置 | |
CN101621304A (zh) | 一种收发信机 | |
CN102377027A (zh) | 一种有源天线及校准有源天线的方法 | |
WO2021109203A1 (zh) | 一种5g信号射频分布系统 | |
CN203219304U (zh) | 一种节能型多载波数字光纤微波远距离延伸系统 | |
CN203275508U (zh) | 功率容量测试装置及功放单元 | |
CN2798424Y (zh) | 集成功放和低噪放的智能射频光传输模块 | |
CN202221998U (zh) | 混模收发信机 | |
CN101364829A (zh) | 多通道基带拉远系统的射频收发模块及基带拉远系统 | |
CN104270104A (zh) | 一种采用apd技术的高互调功率放大器 | |
CN107863986B (zh) | 一体化功放模块结构 | |
CN103944603A (zh) | 半导体模块 | |
CN202978934U (zh) | 一种cmmb数字微功率直放站 | |
CN106849981B (zh) | 基站射频信号收发电路、射频发射电路及信号发送方法 | |
CN202334512U (zh) | 一种机载超短波电台 | |
CN201274579Y (zh) | 多通道基带拉远系统的射频收发模块及基带拉远系统 | |
CN2819659Y (zh) | 移动通信wcdma直放站 | |
KR100347308B1 (ko) | 기지국 옥외 장비에 고주파신호 및 전원을 공급하기 위한장치 | |
CN105072667B (zh) | 多业务无线通信系统及方法 | |
CN2927565Y (zh) | 一种基站子系统 | |
CN202197277U (zh) | 低噪声塔顶放大器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20110209 |