一种收发信机
技本领域
本发明涉及无线收发技术,特别涉及一种收发信机。
背景技术
目前通信系统的收发信机中,基带(Base Band)信号经过一系列处理后形成调制信号,通过射频功率放大器(PA,Power Amplifier)放大后进行发射,在进行功放的过程中,由于PA自身的非线性失真特性,会使其对输入信号放大的同时产生新的频率(谐波)分量,干扰发射的信号或其它信道的信号。
为了改善PA的非线性失真,保证PA输出信号的线性度,现有技术提出了以下两种解决方法:其一是采用功率回退法,使PA工作在远低于其1分贝(dB)压缩点的功率上,从而改善PA的非线性失真特性,但该功率回退方法将使得PA功放效率低、功耗大,造成较大的资源浪费,已经很少被使用。其二是采用数字预失真(DPD,Digital Pre-Distorter)技术处理法,通过预失真处理,使得PA输出的信号能够被线性放大,具体来说,DPD处理器根据预先设定的预失真系数,对输入的数字上变频信号以及来自PA的反馈信号进行预失真处理,使其和发射链路非线性特性相反,然后将预失真处理后的信号通过下行链路的传送输入到PA,PA对输入的信号进行功率放大后输出至射频发射单元进行发射,同时,从PA输出耦合一小部分信号反馈至DPD处理器。这样,预失真处理产生的非线性失真正好弥补了PA自身的非线性失真,使PA等效于线性放大器,输出线性信号。该DPD方法能够有效提高PA效率、降低功耗,而且,DPD技术具有性能稳定、自适应、可实现性强等特点,广泛应用于通信系统以及电子电路中。
图1为现有采用DPD技术的收发信机结构示意图,参见图1,该收发信机包括:数字上变频(DUC,Digital Up Converter)单元、数字预失真处理单元、下行模拟单元、反馈单元、射频收发单元、上行链路单元以及数字下变频(DDC,Digital Down Converter)单元,其中,
数字上变频单元,用于接收基带信号,进行数字上变频处理,输出数字上变频信号;
该数字上变频信号为数字中频信号。
数字预失真处理单元,用于接收数字上变频信号以及反馈单元输出的反馈信号,进行数字预失真处理,输出数字预失真信号;
下行模拟单元,用于接收数字预失真信号,进行数模变换、中频滤波放大、信号模拟上变频处理、射频滤波放大后输出射频信号;
反馈单元,用于接收下行模拟单元输出的射频信号,进行下变频、放大、滤波以及模数转换,输出反馈信号;
射频收发单元,用于将接收的下行模拟单元输出的射频信号滤波后输出至天线发射、以及,接收来自天线的射频信号,滤波后发送至上行链路单元;
上行链路单元,用于接收来自射频收发单元输出的射频信号,进行低噪声放大(LNA,Low Noise Amplifier)、滤波、下变频、放大、滤波以及模数转换后输出数字中频信号;
数字下变频单元,用于接收上行链路单元输出的数字中频信号,进行数字下变频处理,变换为基带信号。
图2为现有采用DPD技术的收发信机具体结构示意图,参见图2,该收发信机包括:数字上变频单元、数字预失真处理单元、下行模拟单元、反馈单元、射频收发单元、上行链路单元以及数字下变频单元,上述单元与图1中的相应单元相同,在此不再赘述。在此对反馈单元以及上行链路单元的具体结构进行说明,其中,
反馈单元,包括第一模拟下变频器、第一模拟中频放大器、第一模拟中频滤波器以及第一模数变换器(ADC,Analog-Digital-Converter),其中,
第一模拟下变频器,用于接收下行模拟单元输出的射频信号,进行下变频,输出模拟中频信号;
第一模拟中频放大器,用于接收模拟中频信号,进行放大,输出模拟中频放大信号;
第一模拟中频滤波器,用于接收模拟中频放大信号,进行滤波,输出模拟中频滤波信号;
第一ADC,用于接收模拟中频滤波信号,进行模数变换后输出反馈信号。
该反馈信号为数字中频信号。
上行链路单元,包括上行射频预处理模块以及上行射频变换模块,其中,
上行射频预处理模块,用于接收来自射频收发单元输出的射频信号,进行低噪声放大以及低噪滤波后输出至上行射频变换模块;
上行射频变换模块,用于接收放大的滤波射频信号,进行下变频、放大、滤波以及数模转换,输出数字中频信号。
图2中,上行射频变换模块包括:第二模拟下变频器、第二模拟中频放大器、第二模拟中频滤波器以及第二ADC,其中,
第二模拟下变频器,用于接收上行射频预处理模块输出的放大的滤波射频信号,进行下变频,输出模拟中频信号;
第二模拟中频放大器,用于接收模拟中频信号,进行放大,输出模拟中频放大信号;
第二模拟中频滤波器,用于接收模拟中频放大信号,进行滤波,输出模拟中频滤波信号;
第二ADC,用于接收模拟中频滤波信号,进行模数变换后输出数字中频信号。
由图2可以看出,反馈单元与上行链路单元中的一些元器件执行的功能相类似,例如,第一模拟射频下变频器与第二模拟射频下变频器都是对接收的射频信号进行下变频处理,输出模拟中频信号。因而,对于采用时分双工(TDD,Time Division Duplex)技术的通信系统来说,由于上行、下行链路使用相同的频点(相同频点的射频信号)、分时工作,分别在不同的时隙进行射频信号的收发,从而使得上行链路单元中的一些元器件,其结构与执行的功能与反馈单元中相应元器件的结构与执行的功能完全相同,举例来说,由于上下行链路的射频信号频点相同,因而,上行链路单元中的第二模拟射频下变频器与反馈单元中的第一模拟射频下变频器的结构和执行的功能完全相同,而现有的收发信机中,上行链路与反馈链路采用相互独立的元器件,使得收发信机设计复杂、体积较大、成本较高;而且,较多的元器件也降低了收发信机的可靠性。
发明内容
有鉴于此,本发明的一个主要目的在于提供一种收发信机,简化收发信机设计的复杂度、降低收发信机成本、减少收发信机体积。
为达到上述目的,本发明提供了一种收发信机,包括:数字上变频单元、数字预失真处理单元、下行模拟单元、射频收发单元、上行射频预处理单元以及数字下变频单元,
还包括切换单元以及反馈和上行链路共用单元,其中,
切换单元,用于在收发信机处于接收时隙时,导通反馈和上行链路共用单元与上行射频预处理单元、以及数字下变频单元之间的电气通路;在收发信机处于发射时隙时,导通反馈和上行链路共用单元与下行模拟单元、以及数字预失真处理单元的电气通路;
反馈和上行链路共用单元,用于在收发信机处于接收时隙时,接收上行射频预处理单元输出的射频信号,进行模拟下变频、放大、滤波、模数变换后,向数字下变频单元输出数字中频信号;在收发信机处于发射时隙时,接收下行模拟单元输出的射频信号,进行下变频、放大、滤波、模数变换后,向数字预失真处理单元输出反馈信号。
所述反馈和上行链路共用单元包括模拟下变频器、模拟中频放大器、模拟中频滤波器以及模数转换器,其中,
模拟下变频器,用于在收发信机处于接收时隙时,接收上行射频预处理单元输出的射频信号并进行下变频,输出模拟中频信号;在收发信机处于发射时隙时,接收下行模拟单元输出的射频信号并进行下变频,输出模拟中频信号;
模拟中频放大器,用于对模拟中频信号进行放大处理,输出模拟中频放大信号;
模拟中频滤波器,用于对模拟中频放大信号进行抗混叠滤波,输出模拟中频滤波信号;
模数转换器,用于在收发信机处于接收时隙时,对模拟中频滤波信号进行模数变换后、作为反馈信号输出至数字预失真处理单元;在收发信机处于发射时隙时,对模拟中频滤波信号进行模数变换后、作为数字中频信号输出至数字下变频单元。
所述切换单元通过TDD系统根据预设的时隙配置需求产生的收发转换控制信号的控制进行通断。
所述切换单元包括第一切换开关和第二切换开关,其中,
第一切换开关,用于在收发信机处于接收时隙时,导通所述反馈和上行链路共用单元与所述上行射频预处理单元的电气通路,在发射时隙时,导通所述反馈和上行链路共用单元与所述下行模拟单元的电气通路;
第二切换开关,用于在收发信机处于接收时隙时,导通所述反馈和上行链路共用单元与所述数字下变频单元的电气通路,在发射时隙时,导通所述反馈和上行链路共用单元与所述数字预失真处理单元的电气通路。
所述第一切换开关、第二切换开关为单刀双掷开关。
所述下行模拟单元包括下行模拟中频模块、下行上变频模块以及下行射频处理模块,其中,
下行模拟中频模块,用于接收数字预失真信号,进行数模变换、滤波、放大后输出模拟中频信号;
下行上变频模块,用于接收模拟中频信号,进行上变频,输出待处理射频信号;
下行射频处理模块,用于接收待处理射频信号,对待处理射频信号进行滤波、放大以及功率放大后输出射频信号。
所述下行模拟中频模块包括:数模变换器、下行模拟中频滤波器以及下行模拟中频放大器,其中,
数模变换器,用于接收数字预失真信号,进行数模变换;
下行模拟中频滤波器,用于接收数模变换器输出的信号,进行滤波后输出;
下行模拟中频放大器,用于下行模拟中频滤波器输出的信号,进行放大,后输出模拟中频信号。
所述下行射频处理模块包括待处理射频信号滤波器、待处理射频信号放大器以及待处理射频信号功率放大器,其中,
待处理射频信号滤波器,用于接收待处理射频信号,对待处理射频信号进行滤波,输出滤波后的待处理射频信号;
待处理射频信号放大器,用于对接收的滤波待处理射频信号进行放大后输出;
待处理射频信号功率放大器,用于接收待处理射频信号放大器的输出信号,进行功率放大,放大至额定功率后输出射频信号。
所述射频收发单元,包括环形器、射频信号滤波器以及天线,其中,
环形器,用于接收待处理射频信号功率放大器输出的射频信号,输出至射频信号滤波器,接收射频信号滤波器输出的滤波射频信号,输出至上行链路单元;
射频信号滤波器,用于接收环形器输出的射频信号,滤波后发送至天线进行发射、以及,接收来自天线的射频信号,滤波后发送至环形器。
所述上行射频预处理单元,包括低噪声放大器以及滤波器,其中,
低噪声放大器,用于接收滤波射频信号,进行低噪声放大,输出放大的滤波射频信号;
滤波器,用于将低噪声放大器输出的放大的滤波射频信号滤波后输出低噪滤波射频信号。
由上述的技术方案可见,本发明提供的收发信机,应用于时分双工TDD系统中,包括:数字上变频单元、数字预失真处理单元、下行模拟单元、射频收发单元、上行射频预处理单元、切换开关、反馈和上行链路共用单元以及数字下变频单元,通过反馈链路与上行链路时分复用反馈和上行链路共用单元,切换开关在收发信机处于接收时隙时,导通反馈和上行链路共用单元与上行射频预处理单元、以及数字下变频单元之间的电气通路,使得反馈和上行链路共用单元接收上行射频预处理单元输出的低噪滤波射频信号,进行下变频、放大、滤波、模数变换后,向数字下变频单元输出数字中频信号;在发射时隙时,导通反馈和上行链路共用单元与下行模拟单元、以及数字预失真处理单元的电气通路,使得反馈和上行链路共用单元接收下行模拟单元输出的射频信号,进行下变频、放大、滤波、模数变换后,向数字预失真处理单元输出反馈信号。降低了收发信机设计的复杂度,同时也减小了收发信机的体积,并降低了收发信机成本。
附图说明
图1为现有采用DPD技术的收发信机结构示意图;
图2为现有采用DPD技术的收发信机具体结构示意图;
图3为本发明实施例收发信机结构示意图;
图4为本发明实施例收发信机具体结构示意图;
图5为本发明实施例收发信机另一具体结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图及具体实施例对本发明作进一步地详细描述。
本发明实施例中,由于时分双工通信系统的上行、下行链路分时工作、使用相同的频点,使得上行链路单元中的一些元器件的结构与执行的功能与反馈单元中相应元器件的结构与执行的功能具有完全相同的特性,因而,可以只保留其中一组相同的元器件,并利用切换开关在收发转换控制信号的控制下,在上行时隙时,控制来自射频收发单元的射频信号通过保留的元器件处理后输出至数字下变频单元,而在下行时隙时,控制下行模拟单元输出的射频信号通过保留的元器件处理后输出至预失真处理器。
图3为本发明实施例收发信机结构示意图,参见图3,该收发信机包括数字上变频单元、数字预失真处理单元、下行模拟单元、射频收发单元、上行射频预处理单元、切换单元、反馈和上行链路共用单元以及数字下变频单元,其中,
数字上变频单元、数字预失真处理单元、下行模拟单元和射频收发单元的结构和功能与现有技术相同,反馈和上行链路共用单元的结构与现有技术反馈单元相同,上行射频预处理单元与现有技术上行射频预处理模块相同,在此不再赘述。
较佳地,在下行模拟单元与反馈和上行链路共用单元之间,也可以增加反馈射频预处理单元,其功能相当于一个耦合器,用于从PA输出耦合一小部分信号反馈至下行模拟单元与反馈和上行链路共用单元。
切换单元,用于在收发信机处于接收时隙时,导通反馈和上行链路共用单元与上行射频预处理单元、以及数字下变频单元之间的电气通路,在发射时隙时,导通反馈和上行链路共用单元与下行模拟单元、以及数字预失真处理单元的电气通路。
反馈和上行链路共用单元,用于在收发信机处于接收时隙时,接收上行射频预处理单元输出的射频信号,进行模拟下变频、放大、滤波、模数变换后,向数字下变频单元输出数字中频信号;在收发信机处于发射时隙时,接收下行模拟单元输出的射频信号,进行下变频、放大、滤波、模数变换后,向数字预失真处理单元输出反馈信号。
本发明实施例中,切换单元可以是单刀双掷开关,也可以是双刀双掷开关,还可以是晶体三极管开关或互补金属氧化物半导体管(MOS,Metal OxideSemiconductor)开关等。
切换单元可以通过收发转换控制信号的控制进行通断,收发转换控制信号可以由TDD系统根据系统的时隙配置需求产生,在系统配置的上行时隙内,收发转换控制信号控制切换开关导通反馈和上行链路共用单元与上行射频预处理单元、以及数字下变频单元之间的电气通路,在系统配置的下行时隙内,收发转换控制信号控制切换开关导通反馈和上行链路共用单元与下行模拟单元、以及数字预失真处理单元的电气通路。
实际应用中,对于使用智能天线、多输入多输出等多天线的收发信机,也可以采用本发明实施例的技术方案,其实施方式与上述单天线的实施方式相类似,在此不再赘述。
较佳地,在图3中,切换单元可以包括第一切换开关和第二切换开关,其中,
第一切换开关,用于在收发信机处于接收时隙时,导通反馈和上行链路共用单元与上行射频预处理单元的电气通路,在发射时隙时,导通反馈和上行链路共用单元与下行模拟单元的电气通路;
第二切换开关,用于在收发信机处于接收时隙时,导通反馈和上行链路共用单元与数字下变频单元的电气通路,在发射时隙时,导通反馈和上行链路共用单元与数字预失真处理单元的电气通路。
本实施例中,可以将该收发转换控制信号输出至第一切换开关和第二切换开关,用以同步控制切换单元,使之与相应的单元导通。
所应说明的是,由于反馈链路与接收链路所需的带宽资源可能有所不同,本发明实施例中,对于反馈和上行链路共用单元所需的带宽资源为上行链路所需的带宽与反馈链路所需的带宽中的较大值。举例来说,假设接收链路(例如,图2中射频收发单元、上行射频预处理模块、上行链路单元以及数字下变频单元所构成的链路)所需带宽为15MHz,下行有用信号带宽为15MHz,如果DPD处理单元采用五阶非线性预处理,考虑接收链路和反馈链路采用完全独立的硬件设计,则下行链路(数字上变频单元、数字预失真处理单元、下行模拟单元以及射频收发单元构成的链路)和反馈链路所需带宽资源为75MHz,接收链路所需带宽资源为15MHz,因而,本发明实施例中,分配给反馈和上行链路共用单元的带宽资源为75MHz,以满足反馈链路与接收链路的带宽需求。
下面对图3中各单元包含的具体元器件进行说明,所应说明的是,下面描述的各单元包含的元器件仅是示例说明,本领域普通技术人员可以根据实际需要对元器件作适当删减与补充。
图4为本发明实施例收发信机具体结构示意图,参见图4,该收发信机包括数字上变频单元、数字预失真处理单元、下行模拟单元、射频收发单元、上行射频预处理单元、切换开关、反馈和上行链路共用单元以及数字下变频单元,其中,与图3中相同部分不再赘述。
下行模拟单元,包括下行模拟中频模块、下行上变频模块以及下行射频处理模块,其中,
下行模拟中频模块,用于接收数字预失真信号,进行数模变换、滤波、放大后输出模拟中频信号,包括:数模变换器(DAC,Digital-AnalogConverter)、下行模拟中频滤波器以及下行模拟中频放大器,其中,
数模变换器,用于接收数字预失真信号,进行数模变换;
下行模拟中频滤波器,用于接收数模变换器输出的信号,进行滤波后输出;
下行模拟中频放大器,用于接收下行模拟中频滤波器输出的信号,进行放大后输出模拟中频信号。
下行上变频模块,用于接收模拟中频信号,进行上变频,输出待处理射频信号,包括:下行模拟中频上变频器。
下行射频处理模块,用于接收待处理射频信号,对待处理射频信号进行滤波、放大以及功率放大后输出射频信号,包括待处理射频信号滤波器、待处理射频信号放大器以及待处理射频信号功率放大器,其中,
待处理射频信号滤波器,用于接收待处理射频信号,对待处理射频信号进行滤波,输出滤波后的待处理射频信号;
待处理射频信号放大器,用于对接收的滤波待处理射频信号进行放大后输出;
待处理射频信号功率放大器,用于接收待处理射频信号放大器的输出信号,进行功率放大,放大至额定功率后输出射频信号。
射频收发单元,包括环形器、射频信号滤波器以及天线,其中,
环形器,用于接收待处理射频信号功率放大器输出的射频信号,输出至射频信号滤波器,接收射频信号滤波器输出的滤波射频信号,输出至上行链路单元;
较佳地,环形器为无源器件,包括第一端口、第二端口和第三端口,第一端口与待处理射频信号功率放大器相连,第二端口与射频信号滤波器相连,第三端口与上行链路单元相连,如果第一端口接收信号,则通过第二端口输出,如果第二端口接收信号,则通过第三端口输出。
射频信号滤波器,用于接收环形器输出的射频信号,滤波后发送至天线进行发射、以及,接收来自天线的射频信号,滤波后发送至环形器。
上行射频预处理单元,包括低噪声放大器(LNA,Low Noise Amplifier)以及滤波器,其中,
低噪声放大器,用于接收滤波射频信号,进行低噪声放大,输出放大的滤波射频信号;
滤波器,用于将低噪声放大器输出的放大的滤波射频信号滤波后输出低噪滤波射频信号。
第一切换开关,第一端与反馈和上行链路共用单元相连,用于在收发信机处于接收时隙时,控制第二端与滤波器相连,在发射时隙时,控制第二端与待处理射频信号功率放大器相连;
第二切换开关,第一端与反馈和上行链路共用单元相连,用于在收发信机处于接收时隙时,控制第二端与数字下变频单元相连,在发射时隙时,控制第二端与数字预失真处理单元相连。
反馈和上行链路共用单元,包括模拟下变频器、模拟中频放大器、模拟中频滤波器以及ADC,其中,
模拟下变频器,用于接收滤波器输出的低噪滤波射频信号,或者,待处理射频信号功率放大器输出的射频信号,进行下变频,输出模拟中频信号,具体来说,在收发信机处于接收时隙时,接收上行射频预处理单元输出的射频信号并进行下变频,输出模拟中频信号;在收发信机处于发射时隙时,接收下行模拟单元输出的射频信号并进行下变频,输出模拟中频信号;
模拟中频放大器,用于接收模拟中频信号,进行放大,输出模拟中频放大信号;
模拟中频滤波器,用于接收模拟中频放大信号,进行抗混叠滤波,输出模拟中频滤波信号;
ADC,用于接收模拟中频滤波信号,进行模数变换后,向数字预失真处理单元输出反馈信号,或者,向数字下变频单元输出数字中频信号,具体来说,在收发信机处于接收时隙时,对模拟中频滤波信号进行模数变换后、作为反馈信号输出至数字预失真处理单元;在收发信机处于发射时隙时,对模拟中频滤波信号进行模数变换后、作为数字中频信号输出至数字下变频单元。
图5为本发明实施例收发信机另一具体结构示意图,参见图5,与图4不同的是,图5中的模拟下变频器包括混频器、本振器以及滤波器(图中未示出);图4中的下行模拟中频模块(DAC)、下行上变频模块(模拟中频滤波器、模拟中频放大器以及模拟中频上变频器)分别由图5中的第一支路模块、第二支路模块和加法器组成,其中,
第一支路模块,用于对数字预失真信号进行数模变换、滤波以及同相(Inphase)调制,包括第一DAC、第一模拟中频滤波器、第一模拟中频放大器以及同相调制器;
第二支路模块,用于对数字预失真信号进行数模变换、滤波以及正交(Quadrature)调制,包括第二DAC、第二模拟中频滤波器、第二模拟中频放大器以及正交调制器;
加法器,用于接收同相调制器以及正交调制器输出的信号,相加后输出待处理射频信号。
由上述可见,本发明实施例应用于TDD通信系统的收发信机,利用上行链路与下行链路使用相同频点的特性,通过将原有上行链路单元与反馈单元相同的元器件合并为反馈和上行链路共用单元,即接收链路和反馈链路共用部分硬件,并设置在转换控制信号控制下的第一切换开关以及第二切换开关,在上行时隙时,第一切换开关在转换控制信号控制下,电气导通反馈和上行链路共用单元与上行射频预处理单元,同时第二切换开关在转换控制信号控制下,电气导通反馈和上行链路共用单元与数字下变频单元;而在下行时隙时,第一切换开关在转换控制信号控制下,电气导通反馈和上行链路共用单元与下行模拟单元,同时第二切换开关在转换控制信号控制下,电气导通反馈和上行链路共用单元与数字预失真处理单元。这样,反馈链路与上行链路共用反馈和上行链路共用单元,降低了收发信机设计的复杂度,减少了收发信机中元器件的数量,同时也使得收发信机成本下降、体积减小;而且,元器件的减少,使得各元器件由于相互连接而导致的连接故障率下降,提高了收发信机的可靠性。尤其对于使用智能天线、多输入多输出等多天线的收发信机,其优点更为明显。
表1为本发明收发信机与现有技术中收发信机模拟部分的相关技术指标比较。
表1
由表1中可以看出,本发明实施例的收发信机,相对于现有的收发信机,其模拟部分硬件设计简化了约30%,元器件成本降低17%,PCB尺寸缩小20%。
以上举较佳实施例,对本发明的目的、技术方案和优点进行了进一步详细说明,所应理解的是,以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。