CN101853235A - 串行端口切换装置 - Google Patents
串行端口切换装置 Download PDFInfo
- Publication number
- CN101853235A CN101853235A CN200910301320A CN200910301320A CN101853235A CN 101853235 A CN101853235 A CN 101853235A CN 200910301320 A CN200910301320 A CN 200910301320A CN 200910301320 A CN200910301320 A CN 200910301320A CN 101853235 A CN101853235 A CN 101853235A
- Authority
- CN
- China
- Prior art keywords
- interface
- pin
- switching device
- microprocessor
- serial ports
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
Abstract
一种串行端口切换装置,包括一用于连接一电脑的第一接口、一用于连接一电脑外接设备的第二接口及一微处理器,所述第一及第二接口均包括一第一及一第二引脚,所述第一接口的第一及第二引脚分别与所述微处理器的两个引脚连接,所述第二接口的第一及第二引脚分别与所述微处理器的另两个引脚连接,所述微处理器用于改变其旗标值以设定所述所述第一接口的第一及第二引脚与所述第二接口的第一及第二引脚之间的数据传输关系,从而改变所述串行端口切换装置的传输模式。上述串行端口切换装置既节约了成本又便于操作。
Description
技术领域
本发明涉及一种转接装置,特别涉及一种串行端口切换装置。
背景技术
随着电脑技术的发展,人们使用电脑串行端口的频率越来越高,通常电脑串行端口分为平行串行端口和交叉串行端口,对应的串行端口连接线也就分为平行传输串行端口连接线及交叉传输串行端口连接线。
现有技术的平行传输串行端口连接线包括一第一接口及一第二接口,所述第一、第二接口均包括一引脚TX、一引脚RX、一引脚GND,所述第一接口的引脚TX、引脚RX、引脚GND分别与所述第二接口的引脚TX、引脚RX、引脚GND对应连接。交叉传输串行端口连接线包括一第一接口及一第二接口,所述第一、第二接口均包括一引脚TX、一引脚RX、一引脚GND,所述第一接口的引脚TX、引脚RX、引脚GND分别与所述第二接口的引脚RX、引脚TX、引脚GND对应连接。
人们在使用电脑的串行端口时,通常要寻找对应的串行端口连接线,这样在使用上不方便同时造成使用者需购买不同传输模式的串行端口连接线,增加了使用者的经济负担。
发明内容
鉴于上述内容,有必要提供一种串行端口切换装置,能够让人们方便的使用电脑串行端口。
一种串行端口切换装置,包括一用于连接一电脑的第一接口、一用于连接一电脑外接设备的第二接口及一微处理器,所述第一及第二接口均包括一第一及一第二引脚,所述微处理器包括一判断模块及一切换模块,所述判断模块用于判断所述所述串行端口切换装置传输的数据是否为一切换命令及判断所述微处理器的旗标值,所述切换模块用于改变所述微处理器的旗标值;所述第一接口的第一及第二引脚分别与所述微处理器的两个引脚连接,所述第二接口的第一及第二引脚分别与所述微处理器的另外两个引脚连接;所述微处理器用于设定所述串行端口切换装置的预置传输模式及判断所述串行端口切换装置传输的数据是否为一切换命令改变自身的旗标值以改变所述串行端口切换装置的传输模式;所述串行端口切换装置的传输模式分为平行传输模式和交叉传输模式,当所述串行端口切换装置为平行传输模式时,所述串行端口切换装置通过所述微处理器将所述第一接口的第一引脚的数据传输给所述第二接口的第一引脚并把所述第二接口的第二引脚的数据传输给所述第一接口的第二引脚,当所述串行端口切换装置为交叉传输模式时,所述串行端口切换装置通过所述微处理器将所述第一接口的第一引脚的数据传输给所述第二接口的第二引脚并将所述第二接口的第一引脚的数据传输给所述第一接口的第二引脚。
相较现有技术,本发明的串行端口切换装置通过所述微处理器来传输数据并通过微处理器改变所述串行端口切换装置的传输模式,既节约成本又方便操作。
附图说明
图1为本发明串行端口切换装置的较佳实行方式的电路模块图。
图2为微处理器的模块图。
图3为本发明串行端口切换装置切换方法的较佳实施方式的流程图。
具体实施方式
下面参照附图结合具体实施方式对本发明作进一步的描述。
请参照图1及图2,本发明串行端口切换装置的较佳实施方式用于传输一电脑及一电脑外接设备之间的数据。所述串行端口切换装置包括一接口10、一接口20、一微处理器30,所述接口10包括一引脚TX1、一引脚RX1及一接地引脚GND1,所述接口20包括一引脚TX2、一引脚RX2及一接地引脚GND2,所述接口10的引脚TX1、引脚RX1分别连接到所述微处理器30的两个引脚,所述接口20的引脚TX2、引脚RX2分别连接到所述微处理器30的另外两个引脚,所接地引脚GND1与所述接地引脚GND2连接。所述接口10、接口20分别用于连接所述电脑和电脑外接设备,所述接口10、接口20的类型相同,所述微处理器30包括一判断模块300及一切换模块310,所述判断模块300用于判断所述串行端口切换装置传输的数据是否为一切换命令及判断所述微处理器30的旗标值,所述所述切换模块310用于改变所述微处理器30的旗标值。所述微处理器30为S8051、PIC、ARM或FPGA型微处理器。
所述微处理器30可设定所述串行端口切换装置的预置传输模式。所述串行端口切换装置的传输模式分为平行传输模式和交叉传输模式。当所述串行端口切换装置的传输模式为交叉传输模式时,通过所述微处理器30将所述接口的引脚TX1上的数据传输给所述接口20的引脚RX2,并将所述接口20的引脚TX2上的数据传输给所述接口10的引脚RX1;当所述串行端口切换装置的传输模式为平行传输模式时,通过所述微处理器30将所述接口10的引脚TX1上的数据传输给所述接口20的引脚TX2,并将所述接口20的引脚RX2上的数据传输给所述接口10的引脚RX1。
其它实施方式中,所述微处理器30还可设有缓存320,用于缓冲通过其传输的各种数据。
在工作过程中,所述微处理器通过判断所述串行端口切换装置传输的数据是否为一切换命令来改变其旗标值以改变所述串行端口切换装置的传输模式,当所述微处理器30的旗标值为逻辑“1”,所述串行端口切换装置为交叉传输;当所述微处理器30的旗标值不为逻辑“1”所述串行端口切换装置为平行传输。
请继续参照图3,当该切换装置连接于一电脑及一电脑外接设备之间进行数据传输时,本发明串行端口切换装置的切换方法的较佳实施方式包括以下步骤:
步骤S1:所述微处理器30读取所述接口10以及所述接口20的数据。
步骤S2:所述微处理器30判断所读取的数据中是否有切换命令。
步骤S3:如果所述数据为切换命令,所述微处理器30则改变其旗标值。
步骤S4:如果所述数据不为切换命令,则所述微处理器30判断其旗标值是否为逻辑“1”。
步骤S5:若所述微处理器30的旗标值为逻辑“1”,则表明此时串行端口列接线切换装置的传输模式为交叉传输模式,所述微处理器30将所述接口10的引脚TX1上的数据传输给所述接口20的引脚RX2,并把所述接口20的引脚TX2上的数据传输给所述接口10的引脚RX1。
步骤S6:若所述微处理器30的旗标值不为逻辑“1”,则表明此时所述串行端口切换装置的传输模式为平行传输模式,所述微处理器30将所述接口10的引脚TX1上的数据传输给所述接口20的引脚TX2,并将所述接口20的引脚RX2上的数据传输给所述接口10的引脚RX1。
在其它实施方式中,当数据进入微处理器30后先被暂存于缓存320中,之后再由缓存320中取出并传给接收的引脚。
上述串行端口切换装置,通过所述微处理器30判断传输的数据是否为切换命令,并通过改变其旗标值来改变串行端口切换装置的传输模式,该串行端口切换装置对比现有技术中的串行端口连接线能够节约资金,方便人们使用。
Claims (7)
1.一种串行端口切换装置,包括一用于连接一电脑的第一接口、一用于连接一电脑外接设备的第二接口及一微处理器,所述第一及第二接口均包括一第一及一第二引脚,所述微处理器包括一判断模块及一切换模块,所述判断模块用于判断所述所述串行端口切换装置传输的数据是否为一切换命令及判断所述微处理器的旗标值,所述切换模块用于改变所述微处理器的旗标值;所述第一接口的第一及第二引脚分别与所述微处理器的两个引脚连接,所述第二接口的第一及第二引脚分别与所述微处理器的另外两个引脚连接;所述微处理器用于设定所述串行端口切换装置的预置传输模式及判断所述串行端口切换装置传输的数据是否为一切换命令改变自身的旗标值以改变所述串行端口切换装置的传输模式;所述串行端口切换装置的传输模式分为平行传输模式和交叉传输模式,当所述串行端口切换装置为平行传输模式时,所述串行端口切换装置通过所述微处理器将所述第一接口的第一引脚的数据传输给所述第二接口的第一引脚并把所述第二接口的第二引脚的数据传输给所述第一接口的第二引脚,当所述串行端口切换装置为交叉传输模式时,所述串行端口切换装置通过所述微处理器将所述第一接口的第一引脚的数据传输给所述第二接口的第二引脚并将所述第二接口的第一引脚的数据传输给所述第一接口的第二引脚。
2.如权利要求1所述串行端口切换装置,其特征在于:所述微处理器为S8051、PIC、ARM或FPGA型微处理器。
3.如权利要求1所述串行端口切换装置,其特征在于:所述预置传输模式为平行传输模式或交叉传输模式。
4.如权利要求1所述串行端口切换装置,其特征在于:所述微处理器的旗标值为逻辑“1”,所述串行端口切换装置为交叉传输;当所述微处理器的旗标值不为逻辑“1”所述串行端口切换装置为平行传输。
5.如权利要求1所述串行端口切换装置,其特征在于:所述第一接口所述第二接口还包括一接地引脚,所述第一接口的接地引脚与所述第二接口的接地引脚连接。
6.一种串行端口切换装置的切换方法,包括以下步骤:
一微处理器读取一第一及一第二接口的数据;
所述微处理器判断所读取的数据是否为切换命令;
如果所述数据为切换命令,所述微处理器则改变其旗标值;以及
如果所述数据不为切换命令,则所述微处理器判断此时其旗标值,并根据其旗标值设定所述串行端口自动切换装置的传输模式,传输模式分为平行传输模式和交叉传输模式,平行传输模式时所述微处理器将所述第一接口的第一引脚的数据传输给所述第二接口的第一引脚并把所述第二接口的第二引脚的数据传输给所述第一接口的第二引脚,交叉传输模式时所述微处理器将所述第一接口的第一引脚的数据传输给所述第二接口的第二引脚并将所述第二接口的第一引脚的数据传输给所述第一接口的第二引脚。
7.如权利要求6所述的切换方法,其特征在于:若所述微处理器的旗标值为逻辑“1”,则表明串行端口自动切换装置的传输模式为交叉传输模式,所述微处理器将所述第一接口的第一引脚上的数据传输给所述第二接口的第二引脚,并把所述第二接口的第一引脚上的数据传输给所述第一接口的第二引脚;以及
若所述微处理器的旗标值不为逻辑“1”,则表明所述串行端口自动切换装置的传输模式为平行传输模式,所述微处理器将所述第一接口的第一引脚的数据传输给所述第二接口的第二引脚,并将所述第二接口的第二引脚上的数据传输给所述第一接口的第二引脚。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200910301320.XA CN101853235B (zh) | 2009-04-02 | 2009-04-02 | 串行端口切换装置 |
US12/485,920 US20100257299A1 (en) | 2009-04-02 | 2009-06-17 | Transmission wire with switching apparatus and switching method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200910301320.XA CN101853235B (zh) | 2009-04-02 | 2009-04-02 | 串行端口切换装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101853235A true CN101853235A (zh) | 2010-10-06 |
CN101853235B CN101853235B (zh) | 2014-04-30 |
Family
ID=42804733
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200910301320.XA Expired - Fee Related CN101853235B (zh) | 2009-04-02 | 2009-04-02 | 串行端口切换装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20100257299A1 (zh) |
CN (1) | CN101853235B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102253914A (zh) * | 2011-06-02 | 2011-11-23 | 福建星网锐捷网络有限公司 | 数据传输处理方法、装置和设备接口 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102663304A (zh) * | 2012-04-18 | 2012-09-12 | 哈尔滨工程大学 | 一种防止移动储存介质交叉使用的usb组合端口 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4631698A (en) * | 1983-07-29 | 1986-12-23 | Iq Technologies, Inc. | Interface apparatus |
TWM249116U (en) * | 2004-01-08 | 2004-11-01 | Uis Abler Electronics Co Ltd | Switching device for RS-232 serial port and USB serial port |
US20070115954A1 (en) * | 2005-10-18 | 2007-05-24 | Sunplus Technology Co., Ltd. | Transmitting circuit, receiving circuit, interface switching module and interface switching method for SATA and SAS interfaces |
CN201004223Y (zh) * | 2006-09-22 | 2008-01-09 | 创惟科技股份有限公司 | 串行高阶连接技术接口主机桥接装置 |
WO2008079468A1 (en) * | 2006-12-22 | 2008-07-03 | Lsi Corporation | Serial advanced technology attachment (sata) and serial attached small computer system interface (scsi) (sas) bridging |
US20080250176A1 (en) * | 2007-04-09 | 2008-10-09 | Lsi Logic Corporation | Enhancing performance of sata disk drives in sas domains |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5287470A (en) * | 1989-12-28 | 1994-02-15 | Texas Instruments Incorporated | Apparatus and method for coupling a multi-lead output bus to interleaved memories, which are addressable in normal and block-write modes |
US7120557B2 (en) * | 2003-04-25 | 2006-10-10 | Lsi Logic Corporation | Systems and methods for analyzing data of a SAS/SATA device |
-
2009
- 2009-04-02 CN CN200910301320.XA patent/CN101853235B/zh not_active Expired - Fee Related
- 2009-06-17 US US12/485,920 patent/US20100257299A1/en not_active Abandoned
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4631698A (en) * | 1983-07-29 | 1986-12-23 | Iq Technologies, Inc. | Interface apparatus |
TWM249116U (en) * | 2004-01-08 | 2004-11-01 | Uis Abler Electronics Co Ltd | Switching device for RS-232 serial port and USB serial port |
US20070115954A1 (en) * | 2005-10-18 | 2007-05-24 | Sunplus Technology Co., Ltd. | Transmitting circuit, receiving circuit, interface switching module and interface switching method for SATA and SAS interfaces |
CN201004223Y (zh) * | 2006-09-22 | 2008-01-09 | 创惟科技股份有限公司 | 串行高阶连接技术接口主机桥接装置 |
WO2008079468A1 (en) * | 2006-12-22 | 2008-07-03 | Lsi Corporation | Serial advanced technology attachment (sata) and serial attached small computer system interface (scsi) (sas) bridging |
US20080250176A1 (en) * | 2007-04-09 | 2008-10-09 | Lsi Logic Corporation | Enhancing performance of sata disk drives in sas domains |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102253914A (zh) * | 2011-06-02 | 2011-11-23 | 福建星网锐捷网络有限公司 | 数据传输处理方法、装置和设备接口 |
CN102253914B (zh) * | 2011-06-02 | 2014-04-02 | 福建星网锐捷网络有限公司 | 数据传输处理方法、装置和设备接口 |
Also Published As
Publication number | Publication date |
---|---|
US20100257299A1 (en) | 2010-10-07 |
CN101853235B (zh) | 2014-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2309395B1 (en) | Method for realizing pins time share multiplexing and a system-on-a-chip | |
CN100468378C (zh) | Spi设备通信电路 | |
CN101499046A (zh) | Spi设备通信电路 | |
US10229080B2 (en) | Dual bus standard switching bus controller | |
EP2587385B1 (en) | Usb key device and method for realizing intelligent card communication using usb interface | |
CN110858182B (zh) | 集成电路、总线系统以及其控制方法 | |
CN103136138A (zh) | 一种芯片、芯片调试方法以及芯片与外部设备通信的方法 | |
US8352660B2 (en) | Portable computer capable of connecting discrete graphics card to PCIe controller by combination switch | |
EP2575048B1 (en) | Interface system and method with backward compatability | |
CN102665302B (zh) | 一种无线通信系统 | |
CN109542817B (zh) | 一种通用电子对抗设备控制架构 | |
CN104021101A (zh) | 基于lpc1768平台的usb接口系统及实现方法 | |
CN102103564A (zh) | 用于实现总线连接的方法及系统 | |
US20090077294A1 (en) | Communication system for a plurality of I/O cards by using the GPIO and a method thereof | |
CN101853235B (zh) | 串行端口切换装置 | |
US8467751B2 (en) | Serial interface communication test apparatus and test method using the same | |
CN100414360C (zh) | 液晶显示面板 | |
US9158609B2 (en) | Universal serial bus testing device | |
CN102023955A (zh) | 一种usb控制器连接的方法及一种usb控制器 | |
CN101505176B (zh) | 移动终端的蓝牙模组 | |
CN106406154B (zh) | 侦错系统及其控制方法 | |
CN102469190B (zh) | 基于移动通信终端的整机调试方法及装置 | |
US7755177B2 (en) | Carrier structure of SoC with custom interface | |
CN105426331A (zh) | Phy芯片的管理系统及phy芯片的管理方法 | |
US7478005B2 (en) | Technique for testing interconnections between electronic components |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20140430 Termination date: 20150402 |
|
EXPY | Termination of patent right or utility model |