CN101794167A - 用于处理器的功率管理的方法和装置 - Google Patents

用于处理器的功率管理的方法和装置 Download PDF

Info

Publication number
CN101794167A
CN101794167A CN200910261943A CN200910261943A CN101794167A CN 101794167 A CN101794167 A CN 101794167A CN 200910261943 A CN200910261943 A CN 200910261943A CN 200910261943 A CN200910261943 A CN 200910261943A CN 101794167 A CN101794167 A CN 101794167A
Authority
CN
China
Prior art keywords
performance state
processing unit
central processing
cpu
power management
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200910261943A
Other languages
English (en)
Other versions
CN101794167B (zh
Inventor
E·罗特姆
B·库珀
G·特尔瑞恩
E·韦斯曼
A·阿加瓦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN101794167A publication Critical patent/CN101794167A/zh
Application granted granted Critical
Publication of CN101794167B publication Critical patent/CN101794167B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3243Power saving in microcontroller unit
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

提出了用于控制处理平台的中央处理单元的功耗的处理平台和方法。通过运行该方法,处理平台能够设置性能状态上限和性能状态下限。性能状态上限基于中央处理单元活动率值,性能状态下限基于操作系统执行操作系统任务的最小需求。性能状态值根据功率管理策略在下限和上限的范围内改变。

Description

用于处理器的功率管理的方法和装置
背景技术
一些计算机系统可以使用自适应功率管理策略来管理功耗和能耗。通过动态电压和频率缩放(DVFS)来管理功率和能量。在计算机系统的该示例中,当中央处理单元(CPU)利用率减少时,处理器可以转变到较低的性能状态以节约能量。当CPU利用率增加时,处理器可以转变到较高的性能状态并且可以消耗更多的能量。为了控制处理器的频率/电压状态,定义了一种称为高级配置和电源接口(ACPI)的工业标准接口。
在ACPI术语中,频率/电压状态称为性能状态(P状态)。P状态控制的普通实现是基于需求的。在现有的基于ACPI的平台中,操作系统(OS)可以加载性能状态(P状态)信息的表格。用对应的控制、状态和时延信息来表示处理器的工作频率。此外,为了向上或向下转变到下一个P状态,OS可以保持每个状态的利用率值。OS可以在任意给定时间通过直接控制所计算的P状态来管理CPU的P状态。
例如,提供了预定的P状态的范围以控制处理器功耗。当CPU利用率减少时,处理器转变到较低的预定的P状态以节约能量。当CPU利用率增加时,处理器转变到较高的预定的预定的P状态并且会消耗更多的能量。在现有的操作系统中,目标P状态的选择基于处理器利用率和最近选择的P状态的组合。
但是,OS对用户偏好、应用类型(例如,实时需求、视觉质量需求等)具有更多的可见性,并且对于由处理器的硬件和微架构所引起的处理器的工作量的变化不能足够快地响应。
附图说明
在说明书的结束部分中特别地指出并且清楚地声明了作为本发明的主题。但是,通过结合附图阅读以下的详细说明可以最好地理解本发明,包括操作的组织和方法,及其目的、特征和优势,其中:
图1是根据本发明的实施例的计算机系统的框图的示意性说明;
图2是根据本发明的一些示例性实施例的处理平台的一部分的框图的示意性说明;
图3是根据本发明的一些示例性实施例的示出了P状态值随时间而改变的时序图的说明;
图4是根据本发明的一些示例性实施例的,设置P状态值的范围内的较高的P状态值的方法的流程的说明;以及
图5是根据本发明一些示例性实施例的,设置P状态值的范围内的较低的P状态值的方法的流程的说明;
应当理解,为了说明的简便和清楚,在图中示出的元件并非必然按照比例描绘。例如,为了清楚起见,相对于其它元件可以放大一些元件的尺寸。此外,在适当的情况下,在各图中可以重复使用附图标记以指示对应的或类似的元件。
具体实施方式
在以下详细的描述中,阐明了大量具体的细节以提供对本发明的透彻的理解。但是,本领域普通技术人员应当理解,在没有这些具体的细节的情况下可以实现本发明。在其它示例中,没有详细地描述已知的方法、过程、部件和电路,以便不模糊本发明。
使用对计算机存储器内的数据位或二进制数字信号的操作的算法和符号表示来呈现下列详细说明的一些部分。这些算法描述和表示可以是数据处理领域的技术人员所使用的技术,其用于将他们的工作的实质传达给本领域的其他技术人员。
除非具体地声明,否则根据以下讨论显而易见的是,应当理解贯穿该说明书,使用术语例如:“处理”、“计算”、“运算”、“确定”等的讨论是指计算机或计算系统或类似的电子计算设备的动作和/或处理,其操作表示为物理量(例如,电子、计算系统的寄存器和/或存储器内的物理量)的数据,和/或将这些数据转换为类似地表示为计算系统的存储器、寄存器或其它这种信息存储、传输或显示设备内的物理量的其它数据。此外,术语“多个”可以贯穿说明书使用,以描述两个或多个部件、设备、元件和参数等。例如,“多个指令”描述两个或多个指令。
应当理解,本发明可以用在各种应用中。本文公开的通过框图、流程图、时序图等说明的电路和技术可以用在多个装置中,例如计算机系统、处理器、CPU等,尽管本发明并不限于此。意图包括在本发明的范围内的处理器包括以下例子:精简指令集计算机(RISC)、具有流水线的处理器、复杂指令集计算机(CISC)、多核处理器、计算机平台等。
例如,可以使用存储指令或指令集的计算机可读介质或制品来实现本发明的一些实施例,如果由机器来执行所述指令(例如,通过处理器和/或通过其它适当的机器),则使得机器执行根据本发明的实施例的方法和/或操作。这种机器可以包括例如:任意合适的处理平台、计算平台、计算设备、处理设备、计算系统、处理系统、计算机、处理器等,并且可以使用硬件和/或软件的任意合适的组合来实现。
机器可读介质或制品可以包括例如:任何适当类型的存储器单元、存储器设备、存储器制品、存储器介质、存储设备、存储制品、存储介质和/或存储单元,例如:存储器、可移动或不可移动介质、可擦除或不可擦除介质、可写或可重写介质、数字或模拟介质、硬盘、软盘、压缩盘只读存储器(CD-ROM)、可记录压缩盘(CD-R)、可重写压缩盘(CD-RW)、光盘、磁介质、各种类型的数字多功能盘(DVD)、磁带、卡带等。
指令可以包括任意合适类型的代码,例如源代码、编译代码、解释代码、可执行代码、静态代码、动态代码等,并且可以使用任意合适的高级的、低级的、面对对象的、可视化的、编译的和/或解释的程序语言来实现,例如:C、C++、Java、BASIC、Pascal、Fortran、Cobol、汇编语言、机器码等。
各种实施例提供可以动态调整处理器性能的技术。例如,这种技术可以识别处理器效率并且可以调整处理器的性能(例如其速度)。这种调整可以涉及改变处理器的工作状态(例如其P状态)。
例如,当检测到处理器受存储器限制或等待另一个设备(例如显卡)时,技术可以调整处理器的操作以使得其运行地更慢。因此,节约了能量。相反,当检测到处理器不再受这种限制的约束时,处理器可以重新投入所节约的能量以通过以更高的频率工作来提供增强的性能(例如更快的操作)。对处理器操作的这种调整可以涉及各种技术。示例性技术包括将处理器的时钟信号在开和关之间切换,和/或利用或不利用电压改变来改变处理器的工作的频率。
在实施例中,可以在处理器内实现这种技术。但是,在其它实施例中,实现可以涉及外部的软件和/或外部的硬件。
实施例可以包括一个或多个元件。元件可以包括用于执行特定操作的任意结构。按照给定的一组设计参数或性能约束的需要,每个元件可以被实现为硬件、软件或其任意组合。尽管可以作为示例以特定布置中的特定元件来描述实施例,但是实施例可以包括可替换的布局中的元件的其它组合。
应当注意的是,对“一个实施例”或“实施例”的任何提及意味着结合该实施例描述的特定的特征、结构或特性包括在至少一个实施例中。在说明书中各个位置中的短语“在一个实施例中”和“在实施例中”的出现并非必然都指相同的实施例。
参照图1,示出了根据本发明的示例性实施例的计算机系统100的框图。计算机系统100可以是个人计算机(PC)、个人数字助理(PDA)、互联网设备、蜂窝电话、膝上型计算机、移动单元、无线通信设备和/或任意其它计算设备,尽管本发明的范围并不限于此。
根据本发明的示例性实施例,计算机系统100可以包括由电源120供电的主处理单元110。主处理单元110可以包括处理平台130,其通过系统互连135电耦合到存储设备140和一个或多个接口电路150。例如,如果需要的话,系统互连135可以是地址/数据总线。应当理解,除了总线之外的互连也可以用于将处理器130连接到存储设备140。例如,一个或多个专用线路和/或交换结构可以用于将处理平台130连接到存储设备140。
处理平台130可以包括操作系统139和包括一个或多个核心137的CPU136。如果需要的话,操作系统139可以执行功率管理模块134。此外,处理平台130可以包括高速缓存存储器(未示出),例如静态随机存取存储器(SRAM)等,或任意其它类型的内部集成存储器。存储器设备140可以包括动态随机存取存储器(DRAM)、非易失性存储器等。在一个示例中,如果需要的话,存储器设备140可以存储可以由处理平台130执行的软件程序。
接口电路150可以包括以太网接口和/或通用串行总线(USB)接口等,尽管本发明的范围并不限于此。在本发明的一些示例性实施例中,一个或多个输入设备160可以连接到用于将数据和命令输入到主处理单元110的接口电路150。例如,输入设备160可以包括键盘、鼠标、触摸屏、跟踪板、跟踪球、isopoint、语音识别系统等。输出设备170可以经由一个或多个接口电路150可操作地耦合到主处理单元110,并且如果需要的话,可以包括一个或多个显示器、打印机、扬声器和/或其它输出设备。例如,一个输出设备可以是显示器。显示器可以是阴极射线管(CRT)、液晶显示器(LCD)或任意其它类型的显示器。
根据本发明的一些实施例,计算机系统100可以包括一个或多个存储设备180。例如,计算机系统100可以包括:一个或多个硬盘驱动器,一个或多个压缩盘(CD)驱动器,一个或多个数字多用途盘驱动器(DVD)和/或其它计算机介质输入/输出(I/O)设备,如果需要的话。
此外,计算机系统100可以经由到网络190的连接与其它设备交换数据。网络连接可以包括任意类型的网络连接,例如以太网连接、数字用户线(DSL)、电话线、同轴电缆等。网络190可以是任意类型的网络,例如互联网、电话网络、电缆网络、无线网络,例如符合IEEE标准802.11的网络,1999包括一个或多个IEEE 802.11相关的标准,用于无线城域网等的IEEE 802.16标准。
根据本发明的一个示例性实施例,处理平台130可以在可变范围的工作频率内工作。应当理解,可变范围可以包括两个或多个工作频率。如果需要的话,可以由功率管理模块134基于在一时间窗口内观测的处理平台130的负载来选择处理平台130的工作频率。P状态控制器132可以向功率管理模块134提供一目标P状态。功率管理模块134可以设置功耗目标点,并且可以根据所选择的目标P状态的条目来修改处理平台工作频率和/或电压。
在本发明的一些实施例中,如果需要的话,可以由基本输入输出系统(BIOS)145来提供P状态值。功率管理模块134可以正确地选择合适的P状态,以满足计算机系统100的性能需求。应当理解,P状态控制器132和/或功率管理模块134可以由硬件、软件和/或由硬件和/或软件的组合来实现。
根据本发明的实施例,功率管理模块134可以通过确定P状态值的范围来控制两个或多个核心137的功耗。例如,为了设置所述范围,功率管理模块134可以设置P状态上限和P状态下限。例如,可以基于处理平台活动率值来确定P状态上限,并且基于操作系统执行操作系统任务的最小需求来确定P状态下限。如果需要的话,P状态控制器132可以根据功率管理策略在下限和上限的范围内改变P状态的值。
根据本发明的示例性实施例,P状态下限可以被定义为操作系统为了执行其任务所需的最小需求P状态,例如,在没有不良视觉效应和/或降低的用户体验的情况下,执行一些多媒体操作所需的最小频率。根据本发明的另一个示例性实施例,视频解码会需要每秒生成一些预定义的帧。如果CPU性能降低到生成预定义的帧和/或生成下一时间的帧所需的性能以下,那么结果会是丢失帧并且造成不良视觉效应,因此可以调整P状态范围的下限以满足该需求,尽管本发明的范围并不限于该示例。
参照图2,示出了根据本发明的示例性实施例的处理平台200的一部分的框图。处理平台200的一部分可以包括操作系统(OS)205,尽管本发明的范围并不限于此。操作系统205可以包括功率管理模块210、P状态控制器220和功率管理策略模块240。处理平台200的该部分还可以包括CPU225,其包括核心1……N 230;处理平台200的该部分还可以包括寄存器260,其包括平衡参数;处理平台200的该部分还可以包括BIOS 245,其包括一个或多个P状态表250,尽管应当理解本发明的范围并不限于本发明的该示例性实施例。
根据该示例性实施例,如果需要的话,P状态表可以包括P状态值和CPU 225的工作频率。例如,可以根据下列的P状态和处理器电源状态(C状态)确定P状态值。
P0-可以是设备或处理器可以使用其最大性能能力并且可以消耗最大功率的P状态。
P1-可以是设备或处理平台的性能能力可以被限制在其最大值以下并且可以消耗比最大功率更少的功率的P状态。
Pn-可以是设备或处理平台的性能能力可以在其最低水平并且消耗最低的功率,同时仍然处于活动状态的一个或多个P状态。
C0-可以是处理平台可以执行其指令的C状态。
C1-可以是处理器可以具有最小延迟(例如,硬件延迟)的C状态。在该状态下,延迟可以足够低以使得操作软件当决定是否使用其时,不考虑所述状态的延迟方面。
C2-可以是相对于C1状态改进了功率节约的C状态。例如,可以经由ACPI系统固件提供该状态的最坏情况下的硬件延迟,并且操作软件可以使用该信息来确定何时使用C1状态而不是C2状态。
C3-可以是相对于C1和C2状态改进了功率节约的C状态。可以经由ACPI系统固件提供该状态的最坏情况下的硬件延迟,并且操作软件可以使用该信息来确定何时使用C2状态而不是C3状态。
根据本发明的示例性实施例,P状态表230可以包括以下的表格,例如用于处理平台200的每个核心1……N的表1。
  P状态   PSS频率   %最大频率   增大水平   减小水平
  P0   3001   100   101   98
  P1   3000   99   98   84
  P2   2666   88   85   73
  P3   2333   77   74   62
  P4   2000   66   63   0
表1
根据该示例,表1可以包括多个可选择的P状态(例如,P0、P1…P4)。功率管理模块210可以使用选择的P状态(例如,P0、P1…P4)来为核心1……N 230独立地和/或分别地设置期望的工作频率和期望的工作电压。
可以由硬件、软件和硬件和软件的任意期望的组合来实现功率管理模块210和/或P状态控制器220和/或功率管理策略模块240和/或寄存器260,尽管本发明的范围并不限于此。
根据本发明的示例性实施例,功率管理模块210可以通过设置P状态值的范围来控制两个或多个核心230的功耗。例如,功率管理模块210可以设置P状态范围的上限,例如P1,以及P状态范围的下限,例如P3,其中,P状态上限可以基于处理平台活动率值,P状态下限可以基于操作系统执行操作系统任务的最低需求。P状态控制器220可以设置P状态值,例如,根据表1的值,其在通过P状态下限和上限所设置的范围内,并且根据可以由功率管理策略模块设置的功率管理策略,如果需要的话。
根据本发明的该示例性实施例,寄存器260可以包括平衡参数(未示出)。功率管理策略模块240可以从寄存器上载平衡参数并且根据平衡参数改变P状态值。平衡参数可以用于在CPU 225的期望的性能参数与期望的能效参数之间进行平衡。
根据本发明的实施例,平衡参数可以指示包括例如:定义了期望的功率策略模块240的值,用于在期望的性能策略的消耗与能效策略之间进行平衡,如果需要的话。值0例如可以指示最大性能,而值16和/或任何其它值可以指示最大能量节约。在这之间的任何中间值可以指示在能量与性能之间进行平衡。例如,值7可以指示功率和性能同等重要,尽管本发明的范围并不限于此。
功率管理策略模块240可以根据处理器活动提供策略。例如策略可以包括:
能效策略-该策略可以通过选取将提供关于完成CPU的任务的总能耗的最佳结果的P状态,来向较低的P状态偏移。例如,如果需要的话,能效工作点可以总在最低可能的P状态处运行。
性能策略-该策略可以向更高的P状态偏移,最大化性能同时满足其它约束,例如功率和/或发热限制。例如,最高性能工作点可以在最高的可能的P状态处运行。
平衡的或动态的策略-该策略可以提供能效和性能的加权混合。例如,该策略可以选取在最大和最小P状态之间的中间P状态。如果需要的话,该值可以是固定的或可以随时间在最大和最小值之间改变。
根据本发明的一些实施例,功率策略模块240可以监视CPU(例如,CPU 225)的能耗,可以计算能效值,并且可以根据期望的能效值改变P状态值。例如,管理策略模块240可以确定CPU的期望的性能参数并且可以根据CPU的期望的性能参数来改变P状态值,尽管本发明的范围并不限于此。
此外,功率管理模块210可以在P状态上限附近设置上阈限(upperthreshold)和下阈限(lower threshold)。例如,功率管理模块210可以监视在预定的时间间隔内的CPU活动。此外,功率管理模块210可以计算处理器活动率值并且可以将所述上阈限和下阈限与CPU活动率做比较。例如,如果CPU活动率在上阈限之上,那么功率管理模块210可以增大所述P状态上限,如果CPU活动率在下阈限之下,那么可以减小所述P状态上限。根据本发明的一些实施例,关于修改P状态范围的P状态下限,可以提供类似的过程。
参照图3,示出了根据本发明的一些示例性实施例的,显示P状态值随时间而改变的时间图的说明。时间图300显示了三个P状态,例如PO、P1和Pn,尽管本发明的范围并不限于该示例。根据该示例,Pn可以包括P状态P3和P4。时间图300还可以包括平均P状态310、上限330和下限320。上限330和下限320可以由功率管理模块210来设置,并且P状态可以在上限和下限320和330的范围内变化,如果需要的话。平均P状态310是随着时间的变化的平均P状态的计算值。
根据该示例,如果需要的话,可以在平均P状态310周围设置上限和下限320和330。如果需要的话,CPU 225可以在下限320和上限330的范围内改变活动状态(例如,P状态和/或C状态)。
根据本发明的一些示例性实施例,上限330可以被定义为不允许CPU超过的P状态值,并且下限320可以被定义为操作系统(例如,操作系统205)为了执行其任务所需的最小需要的P状态。例如,这种标准可以是在没有不良视觉效应或降低的用户体验的情况下,执行一些多媒体操作所需的最小频率。
可以由硬件和/或软件,和/或由操作系统,和/或由驱动器和/或由应用程序来进行上限330和下限320的设置,尽管应该理解本发明的实施例并不限于这些示例。P状态可以被表示为绝对值和/或基值和偏移值。例如,可以由操作系统,和/或由可以改变在闭环反馈中的P状态的控制算法来设置上限和下限的值。在一些实施例中,如果需要的话,可以由CPU的硬件来管理在两个限制之间的范围内的实际的P状态。
根据本发明的一个示例性实施例,可以根据以下示例算法来设置P状态范围的上限330。一种现有的算法可以使用空闲时间百分比。如果CPU的空闲时间增加到上阈限之上,那么减少P状态请求,并且如果空闲时间超过下阈限,那么增大P状态。例如,可以如下计算空闲时间-Ti的百分比(%),Ti=((C0中的时间)/(C1及以下中的时间))×100%,其中C0是CPU的活动工作状态,C1是CPU不活动的状态,例如睡眠模式。根据本发明的一个示例性实施例,如果CPU运行在P状态P3并且阈值可以设置为60%(下阈限)和80%(上阈限),那么:
If Ti<80%     //当前P状态低于上阈限
P←P2           //P状态P增大到之后的P状态水平,例如P2
Else ifTi>60% //当前P状态在较低阈值以上
P←P4           //P状态P减小到之前的P状态水平,例如P2
Else P不改变并且保持在P3
End if
根据本发明的一些示例性实施例,可以由闭环算法和/或试探法来设置P状态范围的下限。这种算法的一个例子可以是:
定义:
Pe=有效的P状态,例如随着时间变化CPU执行的不同的P状态的加权平均;以及
T’i=Ti*(下限/Pe)。T’i表示如果CPU在较低的所允许的P状态处执行,那么预计的空闲时间是多少。
If T’i<80%     //当前P状态在上阈限以下
P←P2             //P状态P增大到之后的P状态水平,例如P2
Else ifT’i>60% //当前P状态在下阈限以上
P←P4             //P状态P减小到之前的P状态水平,例如P2
Else
                 P不改变并且保持P3
End if
应当理解可以使用其它算法,例如动态地计算最大可容忍的性能下降是可行的,其可以用于确定下限的设置,尽管本发明的范围并不限于此。
根据一些示例性实施例,如果CPU不能传送通过下限设置的所需的性能水平(例如,由于功率限制或热约束),那么可以通过提供状态通知机制在允许的范围内控制P状态。此外,应当理解,如果需要的话,通过将上限330和下限320设置为相同的值,该接口可以变为传统接口。
参照图4,示出了根据一些示例性实施例的,用于设置P状态值的范围的上限的方法的流程的说明。根据该示例,方法以当前的P状态值开始(文字框410),其是实际的P状态上限。可以在第一和第二阈值的范围内设置P状态上限。设置第一阈值(例如,上限(PUL))和第二阈值(例如,下限PLL)可以与处理器活动有关(文本框420)。功率管理模块210可以在预定的时间间隔上监视CPU活动(Ti)(文本框430)并且可以将CPU活动与第一阈值(例如上限)比较(文本框440)。如果CPU活动(Ti)比第二阈值(例如PLL)低(菱形460),那么P状态上限可以减小(文本框480)。如果CPU活动(Ti)比第一阈值(例如PUL)高(菱形450),那么P状态上限可以增大(文本框470)。该示例性算法可以在闭环中运行以根据CPU的活动改变P状态上限,如果需要的话。
参照图5,示出了根据一些示例性实施例的用于设置P状态的范围的下限的方法的流程的说明。根据该示例,方法以P状态范围的当前最低P状态值开始(文本框510),其是P状态范围的实际下限。可以在第一和第二阈值的范围内设置下限。设置第一阈值(例如,上限(PUL))和第二阈值(例如,下限PLL)可以与在最低P状态值处的CPU活动相关(文本框520)。功率管理模块210可以估计预定时间间隔上的、在CPU的当前活动处的、最低功耗需求处的CPU活动(T′i)(文本框530)并且可以将估计的CPU活动(T′i)与第一阈值和第二阈值比较(文本框540)。如果CPU活动(T′i)比第二阈值(例如PLL)低(菱形560),那么P状态范围的P状态下限可以减小(文本框580)。如果CPU活动(T′i)比第一阈值(例如PUL)高(菱形550),那么P状态范围的P状态下限可以增大(文本框570)。如果需要的话,该示例性算法可以在闭环中运行,以便根据在P状态范围的可允许的P状态下限处的CPU的活动来改变P状态下限。
本文阐述了许多具体的细节以便于对实施例的透彻的理解。但是,本领域的技术人员应当理解,可以在没有这些具体细节的情况下实现实施例。在其它示例中,没有详细描述已知的操作、部件和电路以便不模糊实施例。可以理解,本文公开的具体结构和功能细节可以是代表性的,并且并不必然限制实施例的范围。
可以使用硬件元件、软件元件或其组合来实现各种实施例。硬件元件的例子可以包括处理器、微处理器、电路、电路元件(例如,晶体管、电阻、电容、电感等)、集成电路、专用集成电路(ASIC)、可编程逻辑器件(PLD)、数字信号处理器(DSP)、现场可编程门阵列(FPGA)、逻辑门、寄存器、半导体器件、芯片、微芯片、芯片组等。软件的例子可以包括软件部件、程序、应用、计算机程序、应用程序、系统程序、机器程序、操作系统软件、中间件、固件、软件模块、例程、子例程、函数、方法、过程、软件接口、应用程序接口(API)、指令集、计算代码、计算机代码、代码段、计算机代码段、字、值、符号或它们的任何组合。可以根据任何数量的因素来确定是使用硬件元件还是使用软件元件来实现实施例,所述因素例如期望的计算速率、功率水平、耐热性、处理周期预算、输入数据速率、输出数据速率、存储器资源、数据总线速度和其它设计或性能约束。
可以使用表达“耦合”和“连接”以及他们的派生词来描述一些实施例。这些术语并不旨在作为彼此的同义词。例如,可以使用术语“连接”和/或“耦合”来描述一些实施例,以指示两个或多个元件彼此是直接物理接触或电接触的。但是,术语“耦合”还可以表示两个或多个元件没有彼此直接接触,但是仍然彼此合作或交互。
尽管用特定于结构特征和/或方法操作的语言描述了主题,但是应当理解,在所附权利要求中定义的主题并非必然被限定为以上描述的具体特征或操作。相反,以上描述的具体特征和操作被作为实现权利要求的示例形式而公开。

Claims (25)

1.一种用于控制功耗的方法,包括:
设置性能状态上限和性能状态下限,其中,所述性能状态上限基于中央处理单元活动率值,所述性能状态下限基于操作系统执行操作系统任务的最小需求;以及
根据功率管理策略在所述下限和上限的范围内改变性能状态值。
2.根据权利要求1所述的方法,其中,设置包括:
将性能状态值设置为所述性能状态上限;
在所述性能状态上限附近设置上阈限和下阈限;
在预定的时间间隔内监视所述中央处理单元活动;
计算所述中央处理单元活动率值;以及
将所述上阈限和下阈限与所述中央处理单元活动率进行比较。
3.根据权利要求2所述的方法,包括:
如果所述中央处理单元活动率在所述上阈限以上,那么增大所述性能状态上限;以及
如果所述中央处理单元活动率在所述下阈限以下,那么减小所述性能状态上限。
4.根据权利要求1所述的方法,其中,设置包括:
将性能状态值设置为所述性能状态下限;
估计在最低性能状态值之上的中央处理单元活动率;以及
将所述上阈限和下阈限与估计的中央处理单元活动率进行比较。
5.根据权利要求4所述的方法,包括:
如果所述中央处理单元活动率在所述上阈限以上,那么增大所述性能状态下限;以及
如果所述中央处理单元活动率在所述下阈限以下,那么减小所述性能状态下限。
6.根据权利要求1所述的方法,其中,所述管理策略包括:
监视所述中央处理单元的能耗;
计算能效值;以及
根据期望的能效值改变所述性能状态值。
7.根据权利要求1所述的方法,其中,所述管理策略包括:
确定所述中央处理单元的期望的性能参数;以及
根据所述中央处理单元的所述期望的性能参数来改变所述性能状态值。
8.根据权利要求1所述的方法,包括:
根据功率管理策略在所述下限和上限的范围内改变性能状态值;以及
根据在预定的时间间隔内估计的性能状态值计算平均性能状态。
9.根据权利要求1所述的方法,其中,所述管理策略包括:
根据平衡参数改变所述性能状态值,其中,所述平衡参数用于在所述中央处理单元的期望的性能参数与期望的能效参数之间进行平衡。
10.一种处理平台,包括:
功率管理模块,用于通过设置性能状态上限和性能状态下限来控制包括两个或多个核心的中央处理单元的功耗,其中,所述性能状态上限基于中央处理单元活动率值,并且所述性能状态下限基于操作系统执行操作系统任务的最小需求;以及
性能状态控制器,用于根据功率管理策略在所述下限和上限的范围内改变性能状态值。
11.根据权利要求10所述的处理平台,其中,所述功率管理模块能够将性能状态值设置为所述性能状态上限,在所述性能状态上限附近设置上阈限和下阈限,在预定的时间间隔内监视所述中央处理单元活动,计算所述中央处理单元活动率值并且将所述上阈限和下阈限与所述中央处理单元活动率进行比较。
12.根据权利要求11所述的处理平台,其中,如果所述中央处理单元活动率在所述上阈限以上,那么所述功率管理模块能够增大所述性能状态上限,如果所述处理器活动率在所述下阈限以下,那么所述功率管理模块能够减小所述性能状态上限。
13.根据权利要求10所述的处理平台,其中,所述功率管理模块能够将性能状态值设置为所述性能状态下限,估计在最低性能状态值之上的中央处理单元活动率,并且将所述上阈限和下阈限与估计的中央处理单元活动率进行比较。
14.根据权利要求13所述的处理平台,其中,如果所述中央处理单元活动率在所述上阈限以上,那么所述功率管理模块能够增大所述性能状态下限,如果所述处理器活动率在所述下阈限以下,那么所述功率管理模块能够减小所述性能状态下限。
15.根据权利要求10所述的处理平台,包括:
管理策略模块,用于监视所述中央处理单元的能耗,计算能效值并且根据期望的能效值改变所述性能状态值。
16.根据权利要求10所述的处理平台,包括:
管理策略模块,用于确定所述中央处理单元的期望的性能参数,并且根据所述中央处理单元的所述期望的性能参数改变所述性能状态值。
17.根据权利要求10所述的处理平台,包括:
寄存器,其包括平衡参数;以及
功率管理策略模块,用于根据所述平衡参数改变所述性能状态值,所述平衡参数用于在所述中央处理单元的期望的性能参数与期望的能效参数之间进行平衡。
18.一种计算机系统,包括:
液晶显示器,其可操作地耦合到处理平台,其中,所述处理平台包括:
功率管理模块,用于通过设置性能状态上限和性能状态下限来控制包括两个或多个核心的中央处理单元的功耗,其中,所述性能状态上限基于中央处理单元活动率值,并且所述性能状态下限基于操作系统执行操作系统任务的最小需求;以及
性能状态控制器,用于根据功率管理策略在所述下限和上限的范围内改变性能状态值。
19.根据权利要求18所述的计算机系统,其中,所述功率管理模块能够将性能状态值设置为所述性能状态上限,在所述性能状态上限附近设置上阈限和下阈限,在预定的时间间隔内监视所述中央处理单元活动,计算所述中央处理单元活动率值并且将所述上阈限和所述下阈限与所述中央处理单元活动率进行比较。
20.根据权利要求19所述的计算机系统,其中,如果所述中央处理单元活动率在所述上阈限以上,那么所述功率管理模块能够增大所述性能状态上限,如果所述中央处理单元活动率在所述下阈限以下,那么所述功率管理模块能够减小所述性能状态上限。
21.根据权利要求18所述的计算机系统,其中,所述功率管理模块能够将性能状态值设置为所述性能状态下限,估计在最低性能状态值之上的中央处理单元活动率,并且将所述上阈限和下阈限与估计的中央处理单元活动率进行比较。
22.根据权利要求21所述的计算机系统,其中,如果所述中央处理单元活动率在所述上阈限以上,那么所述功率管理模块能够增大所述性能状态下限,如果所述中央处理单元活动率在所述下阈限以下,那么所述功率管理模块能够减小所述性能状态下限。
23.根据权利要求18所述的计算机系统,其中,所述处理平台包括:
管理策略模块,用于监视所述中央处理单元的能耗,计算能效值并且根据期望的能效值改变所述性能状态值。
24.根据权利要求18所述的计算机系统,其中,所述处理平台包括:
管理策略模块,用于确定所述中央处理单元的期望的性能参数,并且根据所述中央处理单元的所述期望的性能参数改变所述性能状态值。
25.根据权利要求18所述的计算机系统,其中,所述处理平台包括:
寄存器,其包括平衡参数;以及
功率管理策略模块,用于根据所述平衡参数改变所述性能状态值,所述平衡参数用于在所述中央处理单元的期望的性能参数与期望的能效参数之间进行平衡。
CN2009102619439A 2008-12-23 2009-12-23 用于处理器的功率管理的方法和装置 Expired - Fee Related CN101794167B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/342,919 US8458498B2 (en) 2008-12-23 2008-12-23 Method and apparatus of power management of processor
US12/342,919 2008-12-23

Publications (2)

Publication Number Publication Date
CN101794167A true CN101794167A (zh) 2010-08-04
CN101794167B CN101794167B (zh) 2013-07-17

Family

ID=42267854

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009102619439A Expired - Fee Related CN101794167B (zh) 2008-12-23 2009-12-23 用于处理器的功率管理的方法和装置

Country Status (4)

Country Link
US (2) US8458498B2 (zh)
CN (1) CN101794167B (zh)
DE (1) DE102009058426B4 (zh)
TW (1) TWI416311B (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102436282A (zh) * 2010-08-27 2012-05-02 索尼公司 功率管理装置和功率管理方法
CN103999016A (zh) * 2011-12-15 2014-08-20 英特尔公司 基于处理器使用率动态地修正功率/性能权衡
CN104115093A (zh) * 2011-12-15 2014-10-22 英特尔公司 包括多个处理元件之间的功率和性能平衡的用于能效和节能的方法、装置和系统
CN104798042A (zh) * 2012-12-27 2015-07-22 英特尔公司 基于工作量可伸缩性来管理性能策略
CN105745590A (zh) * 2013-11-19 2016-07-06 高通股份有限公司 用于在片上系统中进行操作频率调整和工作负荷调度的系统和方法
CN106662908A (zh) * 2014-09-17 2017-05-10 英特尔公司 用于基于协作硬件和软件场景的功率管理的技术
TWI628592B (zh) * 2016-10-07 2018-07-01 聯發科技股份有限公司 調整電子設備的處理能力的方法和電子設備
CN110832434A (zh) * 2017-07-01 2020-02-21 微软技术许可有限责任公司 针对节能性能使用有效利用率进行核心频率管理
TWI835045B (zh) * 2021-12-29 2024-03-11 技嘉科技股份有限公司 可切換bios的顯示卡、切換顯示卡bios的處理系統與方法

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2928496B1 (fr) * 2008-03-06 2015-09-25 Commissariat Energie Atomique Dispositif d'alimentation d'un circuit electrique, en particulier d'un circuit numerique
GB2473194A (en) * 2009-09-02 2011-03-09 1E Ltd Monitoring the performance of a computer based on the value of a net useful activity metric
US8479026B2 (en) * 2009-12-09 2013-07-02 Texas Instruments Incorporated Processor power management
US9360914B2 (en) * 2010-01-12 2016-06-07 Oracle America, Inc. System and method for controlling energy usage in a server
US8510582B2 (en) * 2010-07-21 2013-08-13 Advanced Micro Devices, Inc. Managing current and power in a computing system
WO2012014014A2 (en) * 2010-07-27 2012-02-02 Freescale Semiconductor, Inc. Multi-Core Processor and Method of Power Management of a Multi-Core Processor
US8484498B2 (en) * 2010-08-26 2013-07-09 Advanced Micro Devices Method and apparatus for demand-based control of processing node performance
US20120144215A1 (en) * 2010-12-03 2012-06-07 Advanced Micro Devices, Inc. Maximum current limiting method and apparatus
TWI450084B (zh) * 2010-12-22 2014-08-21 Via Tech Inc 配置在多重處理器核心之間之分散式電源管理
US20120166731A1 (en) * 2010-12-22 2012-06-28 Christian Maciocco Computing platform power management with adaptive cache flush
US20120209413A1 (en) 2011-02-14 2012-08-16 Microsoft Corporation Background Audio on Mobile Devices
US8572421B2 (en) * 2011-04-05 2013-10-29 Apple Inc. Adjusting device performance based on processing profiles
KR20130020363A (ko) * 2011-08-19 2013-02-27 삼성전자주식회사 휴대 단말기에서 전력을 관리하는 장치 및 방법
KR101881019B1 (ko) * 2011-10-26 2018-07-24 삼성전자 주식회사 휴대 단말기의 전원절약 장치 및 방법
DE112011105867B4 (de) * 2011-11-22 2020-03-19 Intel Corporation Kollaboratives Prozessor- und Systemleistungs- und Energiemanagement
US8862909B2 (en) 2011-12-02 2014-10-14 Advanced Micro Devices, Inc. System and method for determining a power estimate for an I/O controller based on monitored activity levels and adjusting power limit of processing units by comparing the power estimate with an assigned power limit for the I/O controller
US8972763B2 (en) 2011-12-05 2015-03-03 Intel Corporation Method, apparatus, and system for energy efficiency and energy conservation including determining an optimal power state of the apparatus based on residency time of non-core domains in a power saving state
US8924758B2 (en) 2011-12-13 2014-12-30 Advanced Micro Devices, Inc. Method for SOC performance and power optimization
US10095295B2 (en) * 2011-12-14 2018-10-09 Advanced Micro Devices, Inc. Method and apparatus for power management of a graphics processing core in a virtual environment
EP2831721B1 (en) 2012-03-30 2020-08-26 Intel Corporation Context switching mechanism for a processing core having a general purpose cpu core and a tightly coupled accelerator
WO2013162589A1 (en) * 2012-04-27 2013-10-31 Intel Corporation Migrating tasks between asymmetric computing elements of a multi-core processor
US9195514B2 (en) * 2012-07-30 2015-11-24 Alcatel Lucent System and method for managing P-states and C-states of a system
WO2014022960A1 (zh) * 2012-08-06 2014-02-13 华为技术有限公司 重叠覆盖网络的能效参数获取方法、装置和网络管理系统
US9323300B2 (en) * 2012-11-27 2016-04-26 International Business Machines Corporation Computing system voltage control
US9218044B2 (en) * 2012-11-27 2015-12-22 International Business Machines Corporation Computing system frequency target monitor
US9285858B2 (en) * 2013-01-29 2016-03-15 Blackberry Limited Methods for monitoring and adjusting performance of a mobile computing device
US9509565B2 (en) * 2013-03-29 2016-11-29 Telefonaktiebolaget L M Ericsson (Publ) Energy efficiency in software defined networks
TWI514129B (zh) * 2013-07-17 2015-12-21 Quanta Comp Inc 可攜式電子裝置及電源管理方法
US9594560B2 (en) 2013-09-27 2017-03-14 Intel Corporation Estimating scalability value for a specific domain of a multicore processor based on active state residency of the domain, stall duration of the domain, memory bandwidth of the domain, and a plurality of coefficients based on a workload to execute on the domain
US9389675B2 (en) * 2013-12-19 2016-07-12 International Business Machines Corporation Power management for in-memory computer systems
IL251999B (en) * 2017-04-27 2019-08-29 Shaked Chen Methods and systems for controlling file exchange between an organization and a network
TWI704497B (zh) * 2018-06-05 2020-09-11 宏碁股份有限公司 電子裝置及其效能調整方法
CN113641550B (zh) * 2021-06-16 2024-03-22 无锡江南计算技术研究所 一种处理器功耗管控方法及装置
EP4352589A1 (en) * 2021-07-16 2024-04-17 Google LLC Power sequencer for power state management
US12124308B2 (en) 2022-06-23 2024-10-22 Nvidia Corporation Techniques to modify processor performance

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1151416C (zh) * 2000-12-18 2004-05-26 联想(北京)有限公司 根据cpu的利用率调节cpu频率的方法
US6845456B1 (en) * 2001-05-01 2005-01-18 Advanced Micro Devices, Inc. CPU utilization measurement techniques for use in power management
JP4143283B2 (ja) * 2001-09-12 2008-09-03 株式会社日立製作所 計算機の処理性能変更装置
US6889332B2 (en) * 2001-12-11 2005-05-03 Advanced Micro Devices, Inc. Variable maximum die temperature based on performance state
US7089459B2 (en) * 2002-09-30 2006-08-08 Intel Corporation Limit interface for performance management
US7698583B2 (en) * 2002-10-03 2010-04-13 Via Technologies, Inc. Microprocessor capable of dynamically reducing its power consumption in response to varying operating temperature
US7281041B2 (en) * 2002-10-31 2007-10-09 Hewlett-Packard Development Company, L.P. Method and apparatus for providing a baselining and auto-thresholding framework
US7146511B2 (en) * 2003-10-07 2006-12-05 Hewlett-Packard Development Company, L.P. Rack equipment application performance modification system and method
US7594128B2 (en) * 2004-08-04 2009-09-22 Hewlett-Packard Development Company, L.P. Systems and methods to determine processor utilization
US7426648B2 (en) * 2004-09-30 2008-09-16 Intel Corporation Global and pseudo power state management for multiple processing elements
US7692642B2 (en) * 2004-12-30 2010-04-06 Intel Corporation Method and apparatus for controlling display refresh
TWI352906B (en) * 2005-11-15 2011-11-21 Montalvo Systems Inc Method, microprocessor system, medium, memory elem
US7802073B1 (en) * 2006-03-29 2010-09-21 Oracle America, Inc. Virtual core management
US7747881B2 (en) * 2006-08-14 2010-06-29 Globalfoundries Inc. System and method for limiting processor performance
CN100501644C (zh) * 2006-12-05 2009-06-17 中兴通讯股份有限公司 动态降低cpu功耗的方法
US8578193B2 (en) * 2007-11-28 2013-11-05 International Business Machines Corporation Apparatus, method and program product for adaptive real-time power and perfomance optimization of multi-core processors
US8341433B2 (en) * 2008-01-04 2012-12-25 Dell Products L.P. Method and system for managing the power consumption of an information handling system
US8005956B2 (en) * 2008-01-22 2011-08-23 Raytheon Company System for allocating resources in a distributed computing system
US8195962B2 (en) * 2008-11-11 2012-06-05 Globalfoundries Inc. Method and apparatus for regulating power consumption

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102436282B (zh) * 2010-08-27 2015-06-24 索尼公司 功率管理装置和功率管理方法
CN102436282A (zh) * 2010-08-27 2012-05-02 索尼公司 功率管理装置和功率管理方法
CN103999016B (zh) * 2011-12-15 2017-08-15 英特尔公司 基于处理器使用率动态地修正功率/性能权衡
US9760409B2 (en) 2011-12-15 2017-09-12 Intel Corporation Dynamically modifying a power/performance tradeoff based on a processor utilization
US12111711B2 (en) 2011-12-15 2024-10-08 Daedalus Prime Llc Method, apparatus, and system for energy efficiency and energy conservation including power and performance balancing between multiple processing elements and/or a communication bus
US9372524B2 (en) 2011-12-15 2016-06-21 Intel Corporation Dynamically modifying a power/performance tradeoff based on processor utilization
US11106262B2 (en) 2011-12-15 2021-08-31 Intel Corporation Method, apparatus, and system for energy efficiency and energy conservation including power and performance balancing between multiple processing elements and/or a communication bus
CN104115093B (zh) * 2011-12-15 2017-03-29 英特尔公司 包括多个处理元件之间的功率和性能平衡的用于能效和节能的方法、装置和系统
US10317976B2 (en) 2011-12-15 2019-06-11 Intel Corporation Method, apparatus, and system for energy efficiency and energy conservation including power and performance balancing between multiple processing elements and/or a communication bus
US9703352B2 (en) 2011-12-15 2017-07-11 Intel Corporation Method, apparatus, and system for energy efficiency and energy conservation including power and performance balancing between multiple processing elements and/or a communication bus
CN103999016A (zh) * 2011-12-15 2014-08-20 英特尔公司 基于处理器使用率动态地修正功率/性能权衡
CN104115093A (zh) * 2011-12-15 2014-10-22 英特尔公司 包括多个处理元件之间的功率和性能平衡的用于能效和节能的方法、装置和系统
CN104798042B (zh) * 2012-12-27 2019-01-01 英特尔公司 基于工作量可伸缩性来管理性能策略
CN104798042A (zh) * 2012-12-27 2015-07-22 英特尔公司 基于工作量可伸缩性来管理性能策略
CN105745590A (zh) * 2013-11-19 2016-07-06 高通股份有限公司 用于在片上系统中进行操作频率调整和工作负荷调度的系统和方法
CN106662908A (zh) * 2014-09-17 2017-05-10 英特尔公司 用于基于协作硬件和软件场景的功率管理的技术
TWI628592B (zh) * 2016-10-07 2018-07-01 聯發科技股份有限公司 調整電子設備的處理能力的方法和電子設備
CN110832434A (zh) * 2017-07-01 2020-02-21 微软技术许可有限责任公司 针对节能性能使用有效利用率进行核心频率管理
CN110832434B (zh) * 2017-07-01 2023-07-28 微软技术许可有限责任公司 用于处理器的频率调控的方法和系统
TWI835045B (zh) * 2021-12-29 2024-03-11 技嘉科技股份有限公司 可切換bios的顯示卡、切換顯示卡bios的處理系統與方法

Also Published As

Publication number Publication date
CN101794167B (zh) 2013-07-17
TW201030506A (en) 2010-08-16
US8874947B2 (en) 2014-10-28
TWI416311B (zh) 2013-11-21
DE102009058426B4 (de) 2013-06-13
US8458498B2 (en) 2013-06-04
US20140040643A1 (en) 2014-02-06
DE102009058426A1 (de) 2010-08-05
US20100162023A1 (en) 2010-06-24

Similar Documents

Publication Publication Date Title
CN101794167B (zh) 用于处理器的功率管理的方法和装置
JP5031885B2 (ja) 電力管理システム及び方法
EP2250542B1 (en) Forced idle of a data processing system
US7949889B2 (en) Forced idle of a data processing system
US7818596B2 (en) Method and apparatus of power management of processor
CN102033596B (zh) 用于多核心处理器的低功率操作的方法和装置
CN101477398A (zh) 一种终端功耗控制方法及装置
CN101558383A (zh) 处理器的电源管理方法和装置
TW201237608A (en) VR power mode interface
US8452993B2 (en) Circuits, systems, and methods for dynamically controlling a power supply configuration in response to load requirements from a digital circuit
US12079064B2 (en) Chip-process-variation-aware power-efficiency optimization
CN101458811B (zh) 处理数据的装置和方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130717

Termination date: 20191223

CF01 Termination of patent right due to non-payment of annual fee