CN101719180B - 一种多媒体芯片的验证方法及装置 - Google Patents

一种多媒体芯片的验证方法及装置 Download PDF

Info

Publication number
CN101719180B
CN101719180B CN 200910238727 CN200910238727A CN101719180B CN 101719180 B CN101719180 B CN 101719180B CN 200910238727 CN200910238727 CN 200910238727 CN 200910238727 A CN200910238727 A CN 200910238727A CN 101719180 B CN101719180 B CN 101719180B
Authority
CN
China
Prior art keywords
thread
multimedia
chip
operation control
control routine
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 200910238727
Other languages
English (en)
Other versions
CN101719180A (zh
Inventor
舒予
凌明
冯备战
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuxi Vimicro Corp
Original Assignee
Wuxi Vimicro Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuxi Vimicro Corp filed Critical Wuxi Vimicro Corp
Priority to CN 200910238727 priority Critical patent/CN101719180B/zh
Publication of CN101719180A publication Critical patent/CN101719180A/zh
Application granted granted Critical
Publication of CN101719180B publication Critical patent/CN101719180B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Abstract

本发明提供了一种多媒体芯片的验证方法,包括:加载针对待测芯片的测试代码,所述测试代码包括DMA传输控制代码及多媒体操作控制代码;在所述待测芯片中启动不同线程分别运行所述DMA传输控制代码和多媒体操作控制代码。本发明通过在验证测试中模拟真实应用环境,可以尽可能多地发现芯片设计的缺陷,提高测试的准确性。

Description

一种多媒体芯片的验证方法及装置
技术领域
本发明涉及芯片仿真验证处理的技术领域,特别是涉及一种多媒体芯片的验证方法,以及,一种多媒体芯片的验证装置。
背景技术
在现代集成电路制造工艺中,芯片加工需要经历一系列化学、光学、冶金、热加工等工艺环节。每道工艺都可能引入各种各样的缺陷。与此同时由于特征尺寸的不断缩小,各类加工设施成本也急剧上升。例如有人估计90nm器件的一套掩模成本可能超过130万美元。因此器件缺陷造成的损失代价极为高昂。在这种条件下,通过验证测试,分析失效原因,减少器件缺陷就成为集成电路制造中不可少的环节。
验证测试(Verification Test,Design Debug)是实现“从设计到测试无缝连接”的关键。它的主要任务是验证设计和测试程序(Test Programs)的正确性,确定芯片是否符合所有的设计规范。它通过合理的失效分析(Failure Analysis)不仅为探求设计的关键参数所决定的特性空间奠定基础,还为设计人员改进设计及时反馈有效的数据依据,并为优化整体测试流程、减小测试开销以及优化后期的生产测试(Production Test)开拓了便利途径。随着芯片复杂度的提高,对验证测试的要求将更加严格,
众所周知,功能验证是整个芯片验证测试周期中占用时间最多的环节。功能验证是通过输入测试数据验证芯片是否正确执行设计规范所设定的逻辑功能,以确定芯片能否正常工作。全面的功能性测试通常考虑检测芯片性能的所有方面,包括电源电压、输入/输出电平与电流、输入/输出信号时序、测试频率、输入信号波形等等。因此输入的测试数据就包含测试向量文件(指令或激励)、输入信号时序(信号跳变信息)、输入信号波形、输入电流等等信息。测试人员通常使用一系列专门设计的较短的测试向量来激励特定的电路单元和被测电路网络。当捕获到的输出响应与期望值不吻合时,就表明芯片在该功能性测试向量上失效了。通过对芯片电路各组成部分逐一分析,设计人员就能对单个子系统能否正常工作进行确认,或将精力集中在芯片组成部分的缺陷调试方面。
可以看出,现有的功能验证所关注的重点在于芯片是否能正确完成某个功能,而并不关注芯片的运用环境.而在实际中,往往芯片所出现的问题,是芯片产品在真实环境中运用所出现的问题,显然,一旦问题等到用户使用时才发现,则必然影响到成品的质量,并导致过多的成本耗费.
因此,目前需要本领域技术人员迫切解决的一个技术问题就是:如何能创造性地提出一种芯片验证的机制,在验证测试中模拟真实应用环境,以尽可能多地发现芯片设计的缺陷,提高测试的准确性。
发明内容
本发明所要解决的技术问题是提供一种多媒体芯片的验证机制,通过在验证测试中模拟真实应用环境,以尽可能多地发现芯片设计的缺陷,提高测试的准确性。
为了解决上述问题,本发明公开了一种多媒体芯片的验证方法,包括:
加载针对待测芯片的测试代码,所述测试代码包括DMA传输控制代码及多媒体操作控制代码;
在所述待测芯片中启动不同线程分别运行所述DMA传输控制代码和多媒体操作控制代码;
所述运行测试代码的步骤进一步包括:
启动第一线程和第二线程;
在第一线程中依据所述DMA传输控制代码执行DMA传输操作;以及,
在第二线程中依据所述多媒体操作控制代码执行多媒体操作。
优选的,所述的方法,还包括:
依据所述多媒体操作的执行情况输出待测芯片的测试结果。
优选的,所述多媒体操作控制代码包括视频解码播放操作控制代码和音频解码播放操作控制代码,所述运行测试代码的步骤进一步包括:
启动第一线程、第三线程和第四线程;
在第一线程中依据所述DMA传输控制代码执行DMA传输操作;
在第三线程中依据所述视频解码播放操作控制代码执行视频解码播放操作;以及,
在第四线程中依据所述音频解码播放操作控制代码执行音频解码播放操作。
优选的,所述在第一线程中依据DMA传输控制代码执行DMA传输操作的步骤包括;
依据待测芯片的内存可用空间配置所述DMA传输的数据量;
按照预置的DMA触发时序进行相应数据量的DMA传输操作。
优选的,所述多媒体操作控制代码为视频解码播放操作控制代码,所述在第二线程中依据多媒体操作控制代码执行多媒体操作的步骤包括:
步骤S11、进行视频解码操作;
步骤S12、判断当前解码的视频数据是否满足播放条件,若是,则执行步骤S13;否则返回步骤S11;
步骤S13、检查前一次解码的视频数据是否播放完毕,若是,则执行步骤S14;否则,重复执行本步骤;
步骤S14、进行视频播放操作,同时执行步骤S11;
步骤S15、判断是否完成视频的解码和播放,若是,则结束此次验证。
优选的,所述DMA触发时序为随机触发,在视频帧间触发或在视频帧内触发。
优选的,所述多媒体操作控制代码为音频解码播放操作控制代码,所述在第二线程中依据多媒体操作控制代码执行多媒体操作的步骤包括:
步骤S21、进行音频解码操作;
步骤S22、判断当前解码的音频数据是否满足播放条件,若是,则执行步骤S23;否则返回步骤S21;
步骤S23、检查前一次解码的音频数据是否播放完毕,若是,则执行步骤S24;否则,重复执行本步骤;
步骤S24、进行音频播放操作,同时执行步骤S21;
步骤S25、判断是否完成音频的解码和播放,若是,则结束此次验证。
本发明实施例还公开了一种多媒体芯片的验证装置,包括:
测试代码加载模块,用于加载针对待测芯片的测试代码,所述测试代码包括DMA传输控制代码及多媒体操作控制代码;
多线程运行模块,用于在所述待测芯片中启动不同线程分别运行所述DMA传输控制代码和多媒体操作控制代码;
所述多线程运行模块进一步包括:
双线程启动子模块,用于启动第一线程和第二线程;
DMA控制子模块,用于在第一线程中依据所述DMA传输控制代码执行DMA传输操作;
多媒体控制子模块,用于在第二线程中依据所述多媒体操作控制代码执行多媒体操作。
优选的,所述的装置,还包括:
测试结果输出模块,用于依据所述多媒体操作的执行情况输出待测芯片的测试结果。
优选的,所述多媒体操作控制代码包括视频解码播放操作控制代码和音频解码播放操作控制代码,所述多线程运行模块进一步包括:
多线程启动子模块,用于启动第一线程、第三线程和第四线程;
DMA控制子模块,用于在第一线程中依据所述DMA传输控制代码执行DMA传输操作;
视频控制子模块,用于在第三线程中依据所述视频解码播放操作控制代码执行视频解码播放操作;
音频控制子模块,用于在第四线程中依据所述音频解码播放操作控制代码执行音频解码播放操作。
优选的,所述DMA控制子模块进一步包括;
数据量设置单元,用于依据待测芯片的内存可用空间配置所述DMA传输的数据量;
触发控制单元,用于按照预置的DMA触发时序进行相应数据量的DMA传输操作。
优选的,所述DMA触发时序为随机触发,在视频帧间触发或在视频帧内触发。
与现有技术相比,本发明具有以下优点:
本发明在传统功能测试的基础上,用DMA传输模拟实际应用中多媒体芯片带宽占用的情况;即采用多线程,针对待测芯片分别在不同线程中进行DMA传输操作和多媒体控制操作的验证。通过模拟真实环境中带宽压力很大的情形,测试多媒体芯片在这种情形下的反映,从而可以更真实地获取芯片的实际情况,尽可能多地发现芯片设计的缺陷,使得测试结果更加准确。同时,本发明也有助于提高成品的质量、降低制造成本。
附图说明
图1是本发明的一种多媒体芯片的验证方法实施例1的流程图;
图2是本发明的一种多媒体芯片的验证方法实施例2的流程图;
图3是本发明的一种在第二线程中依据多媒体操作控制代码执行多媒体操作的步骤流程图;
图4是本发明的另一种在第二线程中依据多媒体操作控制代码执行多媒体操作的步骤流程图;
图5是本发明的一种多媒体芯片的验证方法实施例3的流程图;
图6是本发明的一种多媒体芯片的验证装置实施例的结构框图;
图7是应用本发明的优选装置实施例进行芯片验证的流程图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
本发明实施例的核心构思之一在于,在传统功能测试的基础上,用DMA传输模拟实际应用中多媒体芯片带宽占用的情况;即通过使用多线程,针对待测芯片分别在不同线程中进行DMA传输操作和多媒体控制操作的验证。本发明通过模拟真实环境中带宽压力很大的情形,来测试多媒体芯片在这种情形下的反映,从而更真实地获取芯片的实际情况,使得测试结果更加准确。
参考图1,示出了本发明的一种多媒体芯片的验证方法实施例1的流程图,具体可以包括如下步骤:
步骤101、加载针对待测芯片的测试代码,所述测试代码包括DMA传输控制代码及多媒体操作控制代码;
步骤102、在所述待测芯片中启动不同线程分别运行所述DMA传输控制代码和多媒体操作控制代码。
在实际中,芯片测试一般放在专用的测试系统中进行,如ATE(Automatic test equipment),简单概括其功能为,给测试芯片提供测试模式,分析芯片对测试模式的响应来检测芯片是好还是坏。通常,测试系统由工作站或是PC机控制(如工作站、sun平台),有一个或多个CPU。测试系统有一个或多个测试头(test headers),其中有连接到被测芯片的电路。本发明实施例主要涉及功能性测试分析的过程,即通过加载测试代码验证芯片是否能够正确执行设定的逻辑,以确定芯片能否正常工作。而本发明实施例的一处创新在于,通过开启一个线程进行DMA传输操作,以模拟真实环境下芯片带宽被占用的情形,同时开启另一个线程执行多媒体操作,即可以验证出多媒体芯片在带宽占用的情况下的运行情况。因而在具体实现中,本发明实施例还可以包括以下步骤:
步骤103、依据所述多媒体操作的执行情况输出待测芯片的测试结果。
公知的是,DMA是指直接存储器存取,是一种快速传送数据的机制,DMA传输的特性在于,数据直接在源地址和目的地址之间传送,不需要中间媒介干预。基于DMA的这种传输特征,在芯片内存(如SDRAM)中设置源地址和目的地址,将数据在源地址和目标地址之进行DMA传输即可达到占用芯片带宽的目的。当然,在实际中,对于所传输的数据由相关技术人员任何配置均可,本发明对此无需加以限制。
在具体实现中,本发明还需要在测试系统中针对测试代码分别创建多线程,并维护各线程的调度和执行。关于多线程的维护方案,本领域技术人员采用现有技术的任一种方法都是可行的,例如,可以采用PC→U A R T→E M B E D的方式,启动多线程服务;可以先启动用于DMA传输操作的线程,再启动多媒体操作的线程;以及,当仅验证某个功能时,将其它线程挂起等;本发明对此不作限定。
参考图2,示出了本发明的一种多媒体芯片的验证方法实施例2的流程图,具体可以包括如下步骤:
步骤201、加载针对待测芯片的测试代码,所述测试代码包括DMA传输控制代码及多媒体操作控制代码;
步骤202、启动第一线程和第二线程;
步骤203a、在第一线程中依据所述DMA传输控制代码执行DMA传输操作;
步骤203b、在第二线程中依据所述多媒体操作控制代码执行多媒体操作。
本实施例示出了一种双线程的示例。即分别在第一线程和第二线程中运行DMA传输控制代码和多媒体操作控制代码。在本发明的一种优选实施例中,所述步骤203a可以包括如下子步骤;
子步骤a1、依据待测芯片的内存可用空间配置所述DMA传输的数据量;
子步骤a2、按照预置的DMA触发时序进行相应数据量的DMA传输操作。
为了避免影响到多媒体操作控制代码的运行,不占用待测芯片的过多内存,在每次测试的过程中,可以依据芯片的内存可用空间来设置当次DMA传输的数据量,如为芯片内存可用空间的60%——70%。对于所述DMA的数据传输方式,可以为通过多次触发进行的分量传输,也可以为一次触发进行的总量传输,例如,在开启第一线程中,设置DMA传输的数据量为不大于1M,在这种情况下,可以设置每次进行1k数据的DMA传输,然后频繁地触发;也可以设置每次进行1M数据的DMA传输,然后在固定的一个时间间隙内触发。
参考图3所示的一种在第二线程中依据多媒体操作控制代码执行多媒体操作的步骤流程图,在本发明的一种优选实施例中,所述多媒体操作控制代码可以为视频解码播放操作控制代码,所述步骤203b可以包括以下子步骤:
子步骤31、进行视频解码操作;
子步骤32、判断当前解码的视频数据是否满足播放条件,若是,则执行子步骤33;否则返回子步骤31;
子步骤33、检查前一次解码的视频数据是否播放完毕,若是,则执行子步骤34;否则,重复执行本步骤;
子步骤34、进行视频播放操作,同时执行子步骤31;
子步骤35、判断是否完成视频的解码和播放,若是,则结束此次验证。
在具体实现中,可以利用硬件进行视频解码,通过软件在外部控制码率和解码触发条件。只有等已解码视频播放后,才能继续解码。例如:设置视频解码的参考帧为5帧,那么在解出5帧的时候开始驱动播放,此后,播放完一帧,在解一帧,两者并行处理,步调一致。
在所述视频解码播放控制操作的示例中,所述DMA触发时序可以为随机触发,在视频帧间触发或在视频帧内触发。其中,随机触发可以在测试系统通过设置热键控制触发,在视频帧间和视频帧内触发可以通过读取视频的帧同步信号(vsyc)和有效数据使能信号(data enable)来设置。
参考图4所示的一种在第二线程中依据多媒体操作控制代码执行多媒体操作的步骤流程图,作为本发明的另一种优选实施例,所述多媒体操作控制代码可以为音频解码播放操作控制代码,所述步骤203b可以包括以下子步骤:
子步骤41、进行音频解码操作;
子步骤42、判断当前解码的音频数据是否满足播放条件,若是,则执行子步骤43;否则返回子步骤41;
子步骤43、检查前一次解码的音频数据是否播放完毕,若是,则执行子步骤44;否则,重复执行本步骤;
子步骤44、进行音频播放操作,同时执行步骤41;
子步骤45、判断是否完成音频的解码和播放,若是,则结束此次验证。
当然,上述图3和图4仅仅是多媒体操作的两种示例,本领域技术人员依据实际情况进行其它多媒体功能的验证都是可行的,本发明对此无需加以限制。
参考图5,示出了本发明的一种多媒体芯片的验证方法实施例3的流程图,具体可以包括如下步骤:
步骤501、加载针对待测芯片的测试代码,所述测试代码包括DMA传输控制代码及多媒体操作控制代码;
其中,所述多媒体操作控制代码包括视频解码播放操作控制代码和音频解码播放操作控制代码;
步骤502、启动第一线程、第三线程和第四线程;
步骤503a、在第一线程中依据所述DMA传输控制代码执行DMA传输操作;
步骤503b、在第三线程中依据所述视频解码播放操作控制代码执行视频解码播放操作;
步骤503c、在第四线程中依据所述音频解码播放操作控制代码执行音频解码播放操作。
本实施例示出了一种同时验证音频和视频功能的示例,即分别在三个线程中执行DMA传输控制代码、视频解码播放操作控制代码和音频解码播放操作控制代码。
参考图6,示出了本发明的一种多媒体芯片的验证装置实施例的结构框图,具体可以包括如下模块:
测试代码加载模块601,用于加载针对待测芯片的测试代码,所述测试代码包括DMA传输控制代码及多媒体操作控制代码;
多线程运行模块602,用于在所述待测芯片中启动不同线程分别运行所述DMA传输控制代码和多媒体操作控制代码。
作为一种优选实施例,本发明还可以包括:
测试结果输出模块603,用于依据所述多媒体操作的执行情况输出待测芯片的测试结果。
在本发明的一种优选实施例中,所述多线程运行模块可以进一步包括以下子模块:
双线程启动子模块,用于启动第一线程和第二线程;
DMA控制子模块,用于在第一线程中依据所述DMA传输控制代码执行DMA传输操作;
多媒体控制子模块,用于在第二线程中依据所述多媒体操作控制代码执行多媒体操作。
在另一种优选实施例中,所述多媒体操作控制代码包括视频解码播放操作控制代码和音频解码播放操作控制代码,在这种情况下,所述运行模块可以进一步包括如下子模块:
多线程启动子模块,用于启动第一线程、第三线程和第四线程;
DMA控制子模块,用于在第一线程中依据所述DMA传输控制代码执行DMA传输操作;
视频控制子模块,用于在第三线程中依据所述视频解码播放操作控制代码执行视频解码播放操作;
音频控制子模块,用于在第四线程中依据所述音频解码播放操作控制代码执行音频解码播放操作。
在本发明实施例中优选的是,所述DMA控制子模块可以进一步包括;
数据量设置单元,用于依据待测芯片的内存可用空间配置所述DMA传输的数据量;
触发控制单元,用于按照预置的DMA触发时序进行相应数据量的DMA传输操作。
在具体实现中,所述DMA触发时序可以为随机触发,在视频帧间触发或在视频帧内触发。
参考图7,示出了应用本发明的优选装置实施例进行芯片验证的流程图,具体可以包括以下步骤:
步骤71、测试代码加载模块加载针对待测芯片的测试代码,其中,所述测试代码包括DMA传输控制代码及多媒体操作控制代码;
步骤72、双线程启动子模块分别启动第一线程和第二线程;
步骤73、DMA控制子模块在第一线程中依据所述DMA传输控制代码执行DMA传输操作,在本例中,具体执行如下操作:
子步骤731、设置DMA传输的数据量;
子步骤732、进行相应数据的DMA传输控制操作;如果当前为随机触发控制模式,则进入子步骤733;如果当前为帧间触发控制模式,则进入子步骤734;如果当前为帧内触发控制模式,则进入子步骤735;
子步骤733、按照随机触发方式进行DMA传输,在视频播放过程中响应热键触发;
子步骤734、按照视频帧间触发方式进行DMA传输;
子步骤735、按照视频帧内触发方式进行DMA传输;
步骤74、多媒体控制子模块在第二线程中依据所述多媒体操作控制代码执行多媒体操作,在本例中,具体执行如下操作:
子步骤741、进行视频解码操作;
子步骤742、判断当前解码的视频数据是否满足播放条件,若是,则执行子步骤743;否则返回子步骤741;
子步骤743、检查前一次解码的视频数据是否播放完毕,若是,则执行子步骤744;否则,重复执行本步骤;
子步骤744、进行视频播放操作,同时执行子步骤741;
子步骤745、判断是否完成视频的解码和播放,若是,则结束此次验证。
需要说明的是,对于前述的各方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明并不受所描述的动作顺序的限制,因为依据本发明,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作和模块并不一定是本发明所必须的。
本说明书中的各个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。对于装置实施例而言,由于其与方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。
以上对本发明所提供的一种多媒体芯片的验证方法,以及,一种多媒体芯片的验证装置进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (12)

1.一种多媒体芯片的验证方法,其特征在于,包括:
加载针对待测芯片的测试代码,所述测试代码包括DMA传输控制代码及多媒体操作控制代码;
在所述待测芯片中启动不同线程分别运行所述DMA传输控制代码和多媒体操作控制代码;
所述运行测试代码的步骤进一步包括:
启动第一线程和第二线程;
在第一线程中依据所述DMA传输控制代码执行DMA传输操作;以及,
在第二线程中依据所述多媒体操作控制代码执行多媒体操作。
2.如权利要求1所述的方法,其特征在于,还包括:
依据所述多媒体操作的执行情况输出待测芯片的测试结果。
3.如权利要求1所述的方法,其特征在于,所述多媒体操作控制代码包括视频解码播放操作控制代码和音频解码播放操作控制代码,所述运行测试代码的步骤进一步包括:
启动第一线程、第三线程和第四线程;
在第一线程中依据所述DMA传输控制代码执行DMA传输操作;
在第三线程中依据所述视频解码播放操作控制代码执行视频解码播放操作;以及,
在第四线程中依据所述音频解码播放操作控制代码执行音频解码播放操作。
4.如权利要求1所述的方法,其特征在于,所述在第一线程中依据DMA传输控制代码执行DMA传输操作的步骤包括;
依据待测芯片的内存可用空间配置所述DMA传输的数据量;
按照预置的DMA触发时序进行相应数据量的DMA传输操作。
5.如权利要求4所述的方法,其特征在于,所述多媒体操作控制代码为视频解码播放操作控制代码,所述在第二线程中依据多媒体操作控制代码执行多媒体操作的步骤包括:
步骤S11、进行视频解码操作;
步骤S12、判断当前解码的视频数据是否满足播放条件,若是,则执行步骤S13;否则返回步骤S11;
步骤S13、检查前一次解码的视频数据是否播放完毕,若是,则执行步骤S14;否则,重复执行本步骤;
步骤S14、进行视频播放操作,同时执行步骤S11;
步骤S15、判断是否完成视频的解码和播放,若是,则结束此次验证。
6.如权利要求5所述的方法,其特征在于,所述DMA触发时序为随机触发,在视频帧间触发或在视频帧内触发。
7.如权利要求4所述的方法,其特征在于,所述多媒体操作控制代码为音频解码播放操作控制代码,所述在第二线程中依据多媒体操作控制代码执行多媒体操作的步骤包括:
步骤S21、进行音频解码操作;
步骤S22、判断当前解码的音频数据是否满足播放条件,若是,则执行步骤S23;否则返回步骤S21;
步骤S23、检查前一次解码的音频数据是否播放完毕,若是,则执行步骤S24;否则,重复执行本步骤;
步骤S24、进行音频播放操作,同时执行步骤S21;
步骤S25、判断是否完成音频的解码和播放,若是,则结束此次验证。
8.一种多媒体芯片的验证装置,其特征在于,包括:
测试代码加载模块,用于加载针对待测芯片的测试代码,所述测试代码包括DMA传输控制代码及多媒体操作控制代码;
多线程运行模块,用于在所述待测芯片中启动不同线程分别运行所述DMA传输控制代码和多媒体操作控制代码;
所述多线程运行模块进一步包括:
双线程启动子模块,用于启动第一线程和第二线程;
DMA控制子模块,用于在第一线程中依据所述DMA传输控制代码执行DMA传输操作;
多媒体控制子模块,用于在第二线程中依据所述多媒体操作控制代码执行多媒体操作。
9.如权利要求8所述的装置,其特征在于,还包括:
测试结果输出模块,用于依据所述多媒体操作的执行情况输出待测芯片的测试结果。
10.如权利要求8所述的装置,其特征在于,所述多媒体操作控制代码包括视频解码播放操作控制代码和音频解码播放操作控制代码,所述多线程运行模块进一步包括:
多线程启动子模块,用于启动第一线程、第三线程和第四线程;
DMA控制子模块,用于在第一线程中依据所述DMA传输控制代码执行DMA传输操作;
视频控制子模块,用于在第三线程中依据所述视频解码播放操作控制代码执行视频解码播放操作;
音频控制子模块,用于在第四线程中依据所述音频解码播放操作控制代码执行音频解码播放操作。
11.如权利要求10所述的装置,其特征在于,所述DMA控制子模块进一步包括;
数据量设置单元,用于依据待测芯片的内存可用空间配置所述DMA传输的数据量;
触发控制单元,用于按照预置的DMA触发时序进行相应数据量的DMA传输操作。
12.如权利要求11所述的装置,其特征在于,所述DMA触发时序为随机触发,在视频帧间触发或在视频帧内触发。
CN 200910238727 2009-11-23 2009-11-23 一种多媒体芯片的验证方法及装置 Expired - Fee Related CN101719180B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 200910238727 CN101719180B (zh) 2009-11-23 2009-11-23 一种多媒体芯片的验证方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 200910238727 CN101719180B (zh) 2009-11-23 2009-11-23 一种多媒体芯片的验证方法及装置

Publications (2)

Publication Number Publication Date
CN101719180A CN101719180A (zh) 2010-06-02
CN101719180B true CN101719180B (zh) 2013-06-19

Family

ID=42433754

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200910238727 Expired - Fee Related CN101719180B (zh) 2009-11-23 2009-11-23 一种多媒体芯片的验证方法及装置

Country Status (1)

Country Link
CN (1) CN101719180B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102289401B (zh) * 2010-06-21 2015-07-01 北京中星微电子有限公司 一种芯片系统级验证的方法、装置及系统
CN106546899A (zh) * 2015-09-16 2017-03-29 中国电力科学研究院 一种电能表用rs-485芯片自动测试系统
CN108650501B (zh) * 2018-03-29 2019-11-12 深圳市九洲电器有限公司 一种测试机顶盒稳定性的方法、装置及电子设备
CN111629205B (zh) * 2020-07-28 2020-11-20 天津美腾科技股份有限公司 一种应用于工业相机模拟测试的系统和方法
CN112162890B (zh) * 2020-09-24 2021-09-21 深圳市航顺芯片技术研发有限公司 一种mcu的dma压力测试方法、设备及存储介质

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6178533B1 (en) * 1997-06-30 2001-01-23 Sun Microsystems, Inc. Method and system for design verification

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JP特开2004-62522A 2004.02.26

Also Published As

Publication number Publication date
CN101719180A (zh) 2010-06-02

Similar Documents

Publication Publication Date Title
CN101719180B (zh) 一种多媒体芯片的验证方法及装置
CN102169846B (zh) 一种在集成电路晶圆测试过程中实现多维变量密码并行写入的方法
CN107797929B (zh) 可编程逻辑仿真测试功能覆盖率的统计方法和装置
US9128150B2 (en) On-chip detection of types of operations tested by an LBIST
CN105425201B (zh) 用于智能电能表软件可靠性检测的计量芯片模拟测试方法
US10209306B2 (en) Methods and systems for generating functional test patterns for manufacture test
Polian et al. Exploring the mysteries of system-level test
CN103376340B (zh) 一种转接板、多平台串行测试系统及方法
CN103077114B (zh) 基于测温装置通信协议的自动化测试方法
US7228262B2 (en) Semiconductor integrated circuit verification system
CN102332306A (zh) 基于ieee 1500的嵌入式sram存储器测试结构及测试方法
CN102592679B (zh) 一种闪存芯片的测试方法和闪存芯片
CN110321292A (zh) 芯片测试方法、装置、电子设备及计算机可读存储介质
CN1879027B (zh) 测试装置及测试方法
CN104392066A (zh) 一种基于SystemVerilog的随机验证平台和方法
CN114325333A (zh) 一种高效率规范化的soc系统级验证方法及装置
CN115656792A (zh) 芯片可测性设计的测试方法及测试平台
CN104422865A (zh) 晶圆级一次性编程otp芯片测试方法及装置
US8543368B1 (en) Method and system for testing
US20070016833A1 (en) Method For Performing Built-In And At-Speed Test In System-On-Chip
CN113312226B (zh) 测试逻辑设计异常特性的验证平台、装置及存储介质
TW202024971A (zh) 晶片自動驗證系統及其方法
CN117787155A (zh) 一种芯片可测性代码动态仿真测试系统及测试方法
US6968286B1 (en) Functional-pattern management system for device verification
KR101963811B1 (ko) 명령어 기반의 보스트 회로 장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: WUXI VIMICRO CO., LTD.

Free format text: FORMER OWNER: BEIJING ZHONGXING MICROELECTRONICS CO., LTD.

Effective date: 20110401

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: 100083 16/F, SHINING BUILDING, NO. 35, XUEYUAN ROAD, HAIDIAN DISTRICT, BEIJING TO: 214028 610, NATIONAL INTEGRATED CIRCUIT DESIGN PARK (CHUANGYUAN BUILDING), NO. 21-1, CHANGJIANG ROAD, WUXI NEW DISTRICT, JIANGSU PROVINCE

TA01 Transfer of patent application right

Effective date of registration: 20110401

Address after: 214028 national integrated circuit design (21-1), Changjiang Road, New District, Jiangsu, Wuxi, China, China (610)

Applicant after: Wuxi Vimicro Co., Ltd.

Address before: 100083 Haidian District, Xueyuan Road, No. 35, the world building, the second floor of the building on the ground floor, No. 16

Applicant before: Beijing Vimicro Corporation

C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130619

Termination date: 20181123