CN101686360B - 接口电路和视频设备 - Google Patents

接口电路和视频设备 Download PDF

Info

Publication number
CN101686360B
CN101686360B CN2009101780480A CN200910178048A CN101686360B CN 101686360 B CN101686360 B CN 101686360B CN 2009101780480 A CN2009101780480 A CN 2009101780480A CN 200910178048 A CN200910178048 A CN 200910178048A CN 101686360 B CN101686360 B CN 101686360B
Authority
CN
China
Prior art keywords
signal
transmission
receiving
spdif
external device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2009101780480A
Other languages
English (en)
Other versions
CN101686360A (zh
Inventor
鸟羽一彰
市村元
齐藤健一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN101686360A publication Critical patent/CN101686360A/zh
Application granted granted Critical
Publication of CN101686360B publication Critical patent/CN101686360B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/775Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Dc Digital Transmission (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Reverberation, Karaoke And Other Acoustics (AREA)

Abstract

一种接口电路包括:第一发送部件,其通过传输路径将第一信号作为同相信号发送到外部装置;以及第二发送部件,其通过传输路径将与由第一发送部件发送的第一信号同步的时钟信号作为差分信号发送到外部装置。

Description

接口电路和视频设备
技术领域
本发明涉及接口电路和视频设备。具体地说,本发明涉及在作为同相信号等的信号传输(如音频数据等)时通过发送作为差分(differential)信号的时钟信号来提高信号传输质量的接口电路。
背景技术
近些年来,随着处理数字信号(如声音信号或视频信号)的AV(音频/视频)装置的推广,已经提出了用以在AV装置之间发送数字信号的各种类型的接口。关于这些接口,例如,IEEE(电气和电子工程师协会)1394标准、HDMI(高清多媒体接口)标准(HDMI是注册商标)等是公知的(例如,见JP-A-2007-267116)。
在相对大型的系统中,提出了使用以太网(注册商标)来分发数字信号的技术(例如,见JP-T-2003-523653)。
当以太网被用于AV装置之间的连接时,执行基于因特网协议(IP)的双向通信。由于该原因,软件处理耗时,并且缺乏实时特性。为了解决该问题,将必须彼此同步AV装置,但是将提供大的缓冲器以调整速度。进一步,将执行这样的处理,其中从传输侧发送时间戳,并且在接收侧重新产生作为基准的时钟。该处理可能引起抖动(时钟变得不稳定)或信号延迟。
SPDIF(索尼菲利浦数字接口)已知为多种接口之一。SPDIF是用以发送数字音频信号的接口,并且由IEC(国际电工委员会)的“IEC 60958”来标准化。
图28示出了使用SPDIF的音频传输系统的接收器600的总的配置示例。SPDIF信号是双相符号调制(bi-phase mark modulated)的串行数据。通过使用PLL(锁相环)电路可以从串行数据的边缘提取传输时钟。
参照图28,接收器600具有放大器601、PLL电路602、数据提取单元603、数据解码器604和A/D转换器605。在PLL电路602中,基于通过放大器601输入的SPDIF信号来产生与SPDIF信号同步的时钟信号CLK。在数据提取单元603中,基于由PLL电路602产生的时钟信号CLK,从通过放大器601输入的SPDIF信号中提取数据。
数据解码器604对由数据提取单元提取的数据(双相符号调制的串行数据)进行解码,因此解码音频数据。A/D转换器605基于由PLL电路602产生的时钟信号CLK,对于由数据解码器604获得的音频数据进行A/D转换,以获得模拟声音信号Aout。
发明内容
由接收SPDIF信号的接收器600获得的模拟声音信号Aout的质量受输入SPDIF信号中包括的时间轴波动(抖动)、接收器600中PLL电路602的性能等影响。
因此,期望提高信号传输质量。
本发明的实施例涉及接口电路。接口电路包括第一发送部件,其通过传输路径将第一信号作为同相信号发送到外部装置;以及第二发送部件,其通过传输路径将与由第一发送部件发送的第一信号同步的时钟信号作为差分信号提供到外部装置。
在该实施例中,第一发送部件通过传输路径将第一信号作为同相信号发送到外部装置。例如,传输路径可以具有组成HDMI线缆的一对线,并且所述一对线中的至少之一可以具有通过直流偏置电位来通知外部装置的连接状态的功能。具体来说,一对线可以是例如组成HDMI线缆的保留线(reservedline)和HPD(热插拔检测)线。
第二发送部件通过传输路径将与由第一发送部件发送的第一信号同步的时钟信号作为差分信号发送到外部装置。在这种情况下,当发送第一信号作为同相信号时,发送时钟信号作为差分信号。因此,即使使用相同的传输线来执行传输,外部装置也可以令人满意地通过算术运算分离并提取第一信号和时钟信号。
如上所述,将第一信号和与第一信号同步的时钟信号一起发送到外部装置,因此即使在第一信号中存在时间轴波动(抖动),外部装置也可以基于时钟信号正确地从第一信号中提取数据,并且可以提高信号传输质量。由于将第一信号和与第一信号同步的时钟信号一起发送到外部装置,因此外部装置将不需要通过使用PLL电路再现与第一信号同步的时钟信号,并且将没有由于PLL引起的抖动带来的影响。
外部装置将不需要通过使用PLL电路再现与第一信号同步的时钟信号,因此将不会由PLL电路限制传输速度,并且可以以更高的速度发送第一信号。进一步,通过传输路径将时钟信号作为差分信号发送到外部装置。因此,高质量传输成为可能,并且甚至可以防止高频信号受EMI(电磁干扰)等的影响。
接口电路可以进一步包括发送/接收部件,其通过传输路径将第二信号作为差分信号发送到外部装置,并处理通过传输路径从外部装置接收到的差分信号,以便接收所述第二信号。当发送/接收部件不发送/接收第二信号时,第二发送部件可以发送时钟信号。像第二信号那样,通过传输路径将时钟信号作为差分信号发送到外部装置。然而,当不发送/接收第二信号时发送时钟信号,因此将没有影响,如第二信号的传输/接收的中断等。
本发明的另一个实施例涉及接口电路。所述接口电路包括:第一接收部件,其处理通过传输路径从外部装置接收到的同相信号,以便接收第一信号;以及第二接收部件,其处理通过所述传输路径从所述外部装置接收到的差分信号,以便接收与由所述第一接收部件接收到的第一信号同步的时钟信号。
在该实施例中,第一接收部件处理通过传输路径从外部装置接收到的同相信号,以便接收第一信号。例如,传输路径可以具有组成HDMI线路的一对线,并且所述一对线中的至少之一可以具有通过直流偏置电位来通知外部装置的连接状态的功能。具体来说,一对线可以是例如组成HDMI线缆的保留线和HPD(热插拔检测)线。
第二接收部件处理通过传输路径从外部装置接收到的差分信号,以便接收与由第一接收部件接收到的第一信号同步的时钟信号。在这种情况下,如上所述,当从外部装置发送第一信号作为同相信号时,从外部装置发送时钟信号作为差分信号。因此,通过算术运算可以令人满意地分离并提取第一信号和时钟信号。
如上所述,从外部装置一起接收第一信号和与第一信号同步的时钟信号,因此即使在第一信号中存在时间轴波动(抖动),基于时钟信号也可以正确地从第一信号中提取数据,并且可以提高信号传输质量。由于从外部装置一起发送第一信号和与第一信号同步的时钟信号,因此将不需要通过使用PLL电路再现与第一信号同步的时钟信号,并且将没有由于PLL电路引起的抖动带来的影响。
由于将不需要通过使用PLL电路再现与第一信号同步的时钟信号,因此将不会由PLL电路限制传输速度,并且可以以更高速度发送第一信号。进一步,通过传输路径从外部装置接收时钟信号作为差分信号。因此,高质量接收成为可能,并且甚至可以防止高频信号受EMI等影响。
接口电路可以进一步包括:发送/接收部件,其通过传输路径将第二信号作为差分信号发送到外部装置,并处理通过传输路径从外部装置接收到的差分信号,以便接收第二信号。当发送/接收部件不发送或接收第二信号时,第二接收部件可以接收时钟信号。像第二信号那样,通过传输路径从外部装置接收时钟信号作为差分信号。然而,当不发送/接收第二信号时接收时钟信号,因此将没有影响,如第二信号的传输/接收的中断等。
本发明的再一实施例涉及接口电路。所述接口电路包括:第一接收部件,其处理通过传输路径从外部装置接收到的差分信号,以便接收时钟信号;以及第一发送部件,其通过传输路径将与由第一接收部件接收到的时钟信号同步的第一信号作为同相信号发送到外部装置。
在该实施例中,第一发送部件处理通过传输路径从外部装置接收到的差分信号,以便接收时钟信号。例如,传输路径可以具有组成HDMI线缆的一对线,并且所述一对线中的至少之一可以具有通过直流偏置电位来通知外部装置的连接状态的功能。具体来说,一对线可以是例如组成HDMI线缆的保留线和HPD(热插拔检测)线。
第一发送部件通过传输路径将与由第一接收部件接收到的时钟信号同步的第一信号作为同相信号发送到外部装置。在这种情况下,如上所述,当将第一信号作为同相信号发送到外部装置时,从外部装置发送时钟信号作为差分信号。因此,通过算术运算可以令人满意地分离并提取时钟信号。
如上所述,将与从外部装置接收到的时钟信号同步的第一信号发送到外部装置。由于该原因,基于其时钟信号,外部装置可以正确地从接收到的第一信号中提取数据,并且提高了信号传输质量。外部装置将不需要通过使用PLL电路再现与第一信号同步的时钟信号,并且将没有由于PLL电路引起的抖动带来的影响。将不会由PLL电路限制传输速度,并且可以以更高的速度发送第一信号。进一步,通过传输路径从外部装置发送时钟信号作为差分信号。因此,高质量接收成为可能,并且甚至可以防止高频信号受EMI等影响。
接口电路可以进一步包括:发送/接收部件,其通过传输路径将第二信号作为差分信号发送到外部装置,并处理通过传输路径从外部装置接收到的差分信号,以便接收第二信号。当发送/接收部件不发送或接收第二信号时,第一接收部分可以接收时钟信号。像第二信号那样,通过传输路径从外部装置接收时钟信号作为差分信号。然而,当不发送/接收第二信号时,接收时钟信号,因此将没有影响,如第二信号的传输/接收的中断等。
本发明的再一实施例涉及接口电路。所述接口电路包括:发送部件,其通过传输路径将时钟信号作为差分信号发送到外部装置;以及接收部件,其处理通过传输路径从外部装置接收到的同相信号,以便接收与从发送部件发送的时钟信号同步的第一信号。
在该实施例中,接收部件处理通过传输路径从外部装置接收到的同相信号,以便接收第一信号。例如,传输路径可以具有组成HDMI线缆的一对线,并且所述一对线中的至少之一可以具有通过直流偏置电位来通知外部装置的连接状态的功能。具体来说,一对线可以是例如组成HDMI线缆的保留线和HPD(热插拔检测)线。
发送部件通过传输路径将与由接收部件接收到的第一信号同步的时钟信号作为差分信号发送到外部装置。在这种情况下,如上所述,当从外部装置发送第一信号作为同相信号时,将时钟信号作为差分信号提供到外部装置。因此,外部装置可以通过算术运算令人满意地分离并提取时钟信号。
如上所述,将时钟信号发送到外部装置。由于该原因,外部装置可以与接收到的时钟信号同步地发送第一信号。在这种情况下,由于从外部装置接收到的第一信号与发送到外部装置的时钟信号同步,因此可以基于时钟信号从接收到的第一信号中正确地提取数据,并且提高信号传输质量。当这发生时,将不是必须通过使用PLL电路再现与第一信号同步的时钟信号,并且将没有由于PLL电路引起的抖动带来的影响。将不会由PLL电路限制PLL电路的传输速度,并且可以以更高的速度发送第一信号。进一步,通过传输路径从外部装置接收时钟信号作为差分信号,因此高质量接收成为可能,并且甚至可以防止高频信号受EMI等影响。
接口电路可以进一步包括:发送/接收部件,其通过传输路径将第二信号作为差分信号发送到外部装置,并处理通过传输路径从外部装置接收到的差分信号,以便接收第二信号。当发送/接收部件不发送或接收第二信号时,发送部件可以发送时钟信号。像第二信号那样,通过传输路径从外部装置发送时钟信号作为差分信号。然而,当不发送/接收第二信号时发送时钟信号,因此将不会有影响,如第二信号的传输/接收的中断等。
根据本发明的实施例,当发送信号作为同相信号时,发送时钟信号作为差分信号。结果,可以提高信号传输质量。
附图说明
图1是示出根据第一实施例的AV系统的配置示例的框图。
图2是示出HDMI发送部件(HDMI SOURCE(HDMI信源))和HDMI接收部件(HDMI SYNC(HDMI同步))的配置示例的框图。
图3是示出HDMI发射器和HDMI接收器的配置示例的框图。
图4是示出TMDS传输数据的结构的图。
图5是示出HDMI端子的管脚排列(A型)的图。
图6是示出基于SPDIF标准的帧配置的图。
图7是示出基于SPDIF标准的子帧配置的图。
图8是示出基于SPDIF标准的信号调制方法的图。
图9是示出基于SPDIF标准的前导码信道编码(preamble channel coding)的图。
图10是示出基于SPDIF标准的信道状态的格式的图。
图11A到图11D是示出基于SPDIF标准的用户数据的格式的图。
图12是在根据第一实施例的信源装置中的信源侧发送/接收电路、同步装置型号检测电路、插拔(plug)连接检测电路等的配置示例的连接图。
图13是在根据第一实施例的同步装置中的信源侧发送/接收电路、同步装置型号检测电路、插拔连接检测电路等的连接示意图。
图14是总体上示出根据实施例的使用保留线和HPD线的操作的图。
图15是示出通过CEC线发送的CEC数据的结构的图。
图16是示出报头块的结构示例的图。
图17是示出根据HDMI装置的类型而设置的逻辑地址的图。
图18是图示<Exchange Supported Channel Info(交换支持信道信息)>消息的使用示例的序列图。
图19是示出AV系统的装置配置示例的图。
图20是图示<Activate Supported Channel(激活支持信道)>消息的使用示例的序列图。
图21是图示<Activate Supported Channel>消息的使用示例的序列图。
图22是示出认证和密钥交换处理的序列示例的图。
图23是示出在根据第二实施例的信源装置中的信源侧发送/接收电路、同步装置型号检测电路、插拔连接检测电路等的配置示例的连接示意图。
图24是示出在根据第二实施例的同步装置中的信源侧发送/接收电路、同步装置型号检测电路、插拔连接检测电路等的配置示例的连接示意图。
图25是示出根据第三实施例的AV系统的配置示例的框图。
图26是示出在根据第三实施例的信源装置中的信源侧发送/接收电路、同步装置型号检测电路、插拔连接检测电路等的配置示例的连接示意图。
图27是示出在根据第三实施例的同步装置中的信源侧发送/接收电路、同步装置型号检测电路、插拔连接检测电路等的配置示例的连接示意图。
图28是示出在使用SPDIF的音频传输系统中接收器的总的配置示例的框图。
具体实施方式
在下文中,将描述用于执行本发明的最佳方式(在下文中,称为“实施例”)。将以如下顺序进行描述。
1.第一实施例(来自传输侧的单向SPDIF和时钟传输)
2.第二实施例(来自接收侧的单向SPDIF和时钟传输)
3.第三实施例(来自传输侧的双向SPDIF和时钟传输)
4.修改
<1.第一实施例>
[AV系统的配置示例]
图1示出了根据实施例的AV系统100的配置示例。AV系统100具有信源装置110(如盘记录器等)以及同步装置120(如电视接收机等)。在AV系统100中,信源装置110和同步装置120是eHDMI兼容装置。注意,eHDMI兼容装置意味着提供这样的通信部件,其通过使用组成HDMI线缆的保留线和HPD线的通信路径来执行通信。
信源装置110和同步装置120通过HDMI线缆130彼此连接。也就是说,信源装置110具有HDMI端子111,并且同步装置120也具有HDMI端子121。HDMI线缆130的一端连接到信源装置110的HDMI端子111,而HDMI线缆130的另一端连接到同步装置120的HDMI端子121。
信源装置110具有HDMI发送部件112、信源侧发送/接收电路113、同步装置型号检测电路116和插拔连接检测电路117,它们连接到HDMI端子111。以太网发送/接收电路114和SPDIF接收电路115连接到信源侧发送/接收电路113。
HDMI发送部件112经由HDMI端子111、通过基于HDMI的通信来发送基带视频(图像)和声音的数据。将在下文中描述HDMI发送部件112的细节。
信源侧发送/接收电路113在以太网发送/接收电路114与HDMI线缆130之间接口连接通过使用组成HDMI线缆130的保留线和HPD线而发送的以太网信号。信源侧发送/接收电路113还在SPDIF接收电路115与HDMI线缆130之间接口连接通过使用组成HDMI线缆130的保留线和HPD线来发送的SPDIF信号。将描述信源侧发送/接收电路113的细节。
SPDIF接收电路115是用以接收SPDIF信号的电路。SPDIF接收电路115是基于SPDIF标准的接收电路。将描述SPDIF信号的细节。以太网发送/接收电路114是用以发送/接收以太网信号的电路,并且例如,基于因特网协议(IP)来执行双向通信。在这种情况下,TCP(传输控制协议)或UDP(用户数据报协议)可以用作因特网协议(IP)的上层。
同步装置型号检测电路116通过HDMI线缆130的保留线来检测同步装置120是否为eHDMI兼容装置。插拔连接检测电路117将连接到HPD线的HDMI线缆130的端子的电位与基准电位进行比较,以便检测同步装置120的连接。
同步装置120具有HDMI接收部件122、同步侧发送/接收电路123、信源装置型号检测电路126和插拔连接传送电路127,它们连接到HDMI端子121。以太网发送/接收电路124和SPDIF发送电路125连接到同步侧发送/接收电路123。
HDMI接收部件122通过基于HDMI的通信、经由HDMI端子121接收以一个方向从信源装置发送的基带视频和声音数据。将描述HDMI接收部件122的细节。
同步侧发送/接收电路123在以太网发送/接收电路124与HDMI线缆130之间接口连接通过使用组成HDMI线缆130的保留线和HPD线而发送的以太网信号。同步侧发送/接收电路123还在SPDIF发送电路125与HDMI线缆130之间接口连接通过使用组成HDMI线缆130的保留线和HPD线而发送的SPDIF信号。将描述同步侧发送/接收电路123的细节。
SPDIF发送电路125是用以发送SPDIF信号的电路。SPDIF发送电路125是基于SPDIF标准的发送电路。以太网发送/接收电路124是用以发送/接收以太网信号的电路,并且例如,基于因特网协议(IP)执行双向通信,就像信源装置110的以太网发送/接收电路114那样。
信源装置型号检测电路126通过HDMI线缆130的保留线来检测信源装置110是否为eHDMI兼容装置。插拔连接发送电路127将连接到HPD线的HDMI线缆130的端子偏置到预定电压,并传送同步装置连接到信源装置110的指示。
将描述图1中所示的AV系统100的操作。通过基于HDMI的通信、经由HDMI线缆130将应该从信源装置110发送到同步装置120的视频和声音数据从信源装置110的HDMI发送部件112发送到同步装置120。同步装置120的HDMI接收部件122接收通过基于HDMI的通信、经由HDMI线缆130从信源装置110发送的视频和声音数据。同步装置120基于如以上那样获得的视频和声音数据来执行图像显示和声音输出。
在信源装置110的以太网发送/接收电路114和同步装置120的以太网发送/接收电路124之间通过HDMI线缆130执行基于因特网协议(IP)的双向通信(即,以太网信号的传输/接收)。将从同步装置120的SPDIF发送电路125发送的SPDIF信号通过HDMI线缆提供到信源装置110的SPDIF接收电路115。SPDIF接收电路115关于SPDIF信号执行数据提取、解码等以便获得诸如音频数据之类的数据。
[HDMI发送部件、HDMI接收部件等的配置示例]
接着,将描述HDMI发送部件112和HDMI接收部件122的细节。图2示出了信源装置110的HDMI发送部件112和同步装置120的HDMI接收部件122的配置示例。
在通过从一个垂直同步信号与下一垂直同步信号之间的时间段中除去水平回扫(retrace)时间段和垂直回扫时间段而获得的有效图像时间段(在下文中,适当地称为活动视频时间段)期间,HDMI发送部件112通过多个信道、以一个方向将与一个屏幕的未压缩图像的像素数据对应的差分信号发送到HDMI接收部件122,并且还在水平回扫时间段或垂直回扫时间段期间,通过多个信道、以一个方向将与声音数据(音频信号)、控制数据或至少伴随图像数据(视频信号)的其它辅助数据对应的差分信号发送到HDMI接收部件122。
也就是说,HDMI发送部件112具有发射器81。发射器81将未压缩图像的像素数据转换为相应的差分信号,并通过多个信道(即,三个TMDS信道#0、#1和#2)、以一个方向将差分信号连续地发送到通过HDMI线缆130连接到其的HDMI接收部件122。
发射器81还将伴随未压缩图像的声音数据和进一步需要的控制数据及其他辅助数据转换为相应的差分信号,并通过三个TMDS信道#0、#1和#2、以一个方向将差分信号连续地发送到通过HDMI线缆130连接到其的HDMI接收部件122。
发射器81通过TMDS时钟信道将与要由三个TMDS信道#0、#1和#2发送的像素数据同步的像素时钟发送到通过HDMI线缆130连接到其的HDMI接收部件122。注意,通过一个TMDS信道#i(i=0,1,2)在像素时钟的一个时钟中发送10位像素数据。
在活动视频时间段期间,HDMI接收部件122通过多个信道接收以一个方向从HDMI发送部件发送的、与像素数据对应的差分信号,并且在水平回扫时间段或垂直回扫时间段期间,通过多个信道接收以一个方向从HDMI发送部件112发送的、与声音数据或控制数据对应的差分信号。
也就是说,HDMI接收部件122具有接收器82。以相同的方式,接收器82与通过TMDS时钟信道从HDMI发送部件112发送的像素时钟同步地、通过TMDS信道#0、#1和#2接收从通过HDMI线缆130连接到其的HDMI发送部件112以一个方向发送的、与像素数据对应的差分信号和与声音数据或控制数据对应的差分信号。
包括HDMI发送部件112和HDMI接收部件122的HDMI系统的传输信道除了作为用于与像素时钟同步地、以一个方向将像素数据和声音数据连续地从HDMI发送部件112发送到HDMI接收部件122的三个TMDS信道#0到#2和作为用于发送像素时钟的传输信道的TMDS时钟信道之外,还包括被称为DDC(显示数据信道)83和CEC线84的传输线。
DDC 83包括包含于HDMI线缆130中的两条信号线(未示出),并且由HDMI发送部件112使用来从通过HDMI线缆130连接到其的HDMI接收部件122读取E-EDID(增强型扩展显示标识数据)。
也就是说,HDMI接收部件122除了HDMI接收器82之外,还具有存储E-EDID的EDID ROM(只读存储器)85,所述E-EDID是关于HDMI接收部件122的性能(配置/能力)的性能信息。HDMI发送部件112通过DDC83从通过HDMI线缆130连接到所述HDMI发送部件112的HDMI接收部件122读取HDMI接收部件122的E-EDID,并基于E-EDID识别具有HDMI接收部件122的电子装置遵循的图像格式(如RGB、YCbCr 4:4:4,YCbCr 4:2:2等)。
CEC线84包括包含于HDMI线缆130中的一条信号线(未示出),并且用于在HDMI发送部件112和HDMI接收部件122之间控制数据的双向通信。
HDMI线缆130还包括连接到被称为HPD(热插拔检测)的管脚的HPD线86。信源装置110可以通过使用HPD线86来检测同步装置120的连接。HDMI线缆130还包括用以将电源从信源装置提供到同步装置的电源线87。进一步,HDMI线缆130包括保留线88。根据HDMI标准,不使用保留线88。
图3示出了图2的HDMI发射器81和HDMI接收器82的配置示例。
发射器81具有与三个TMDS信道#0、#1和#2对应的三个编码器/串行器81A、81B和81C。编码器/串行器81A、81B和81C中的每一个均对向其提供的图像数据、辅助数据和控制数据进行编码,以将并行数据转换为串行数据,以作为差分信号传输。当图像数据具有例如R(红)、G(绿)和B(蓝)三个分量时,将B分量提供到编码器/串行器81A,将G分量提供到编码器/串行器81B,将R分量提供到编码器/串行器81C。
辅助数据包括例如声音数据和控制分组。将控制分组提供到编码器/串行器81A,将声音数据提供到编码器/串行器81B和81C。
控制数据包括一位垂直同步信号(VSYNC)、一位水平同步信号(HSYNC)和一位控制位CTL0、CTL1、CTL2和CTL3。将垂直同步信号和水平同步信号提供到编码器/串行器81A。将控制位CTL0和CTL1提供到编码器/串行器81B,并将控制位CTL2和CTL3提供到编码器/串行器81C。
编码器/串行器81A以时分方式发送向其提供的图像数据的B分量、垂直同步信号和水平同步信号以及辅助数据。也就是说,编码器/串行器81A使得向其提供的图像数据的B分量为8位(其是固定位数)并行数据。编码器/串行器81A还对并行数据进行编码,以将并行数据转换为串行数据,并通过TMDS信道#0发送串行数据。
编码器/串行器81A对向其提供的垂直同步信号和水平同步信号的2位并行数据进行编码,以将并行数据转换为串行数据,并通过TMDS信道#0发送串行数据。编码器/串行器81A使得向其提供的辅助数据为4位并行数据。编码器/串行器81A对并行数据进行编码,以将并行数据转换为串行数据,并通过TMDS信道#0发送串行数据。
编码器/串行器81B以时分方式发送向其提供的图像数据的G分量、控制位CTL0和CTL1以及辅助数据。也就是说,编码器/串行器81B使得向其提供的图像数据的G分量为8位(其是固定位数)并行数据。编码器/串行器81B对并行数据进行编码,以将并行数据转换为串行数据,并通过TMDS信道#1发送串行数据。
编码器/串行器81B对向其提供的控制位CTL0和CTL1的2位并行数据进行编码,以将并行数据转换为串行数据,并通过TMDS信道#1发送串行数据。编码器/串行器81B使得向其提供的辅助数据为4位并行数据。编码器/串行器81B对并行数据进行编码,以将并行数据转换为串行数据,并通过TMDS信道#1发送串行数据。
编码器/串行器81C以时分方式发送向其提供的图像数据的R分量、控制位CTL2和CTL3以及辅助数据。也就是说,编码器/串行器81C使得向其提供的图像数据的R分量为8位(其是固定位数)并行数据。编码器/串行器81C对并行数据进行编码,以将并行数据转换为串行数据,并通过TMDS信道#2发送串行数据。
编码器/串行器81C对向其提供的控制位CTL2和CTL3的2位并行数据进行编码,以将并行数据转换为串行数据,并通过TMDS信道#2发送串行数据。编码器/串行器81C使得向其提供的辅助数据为4位并行数据。编码器/串行器81C对并行数据进行编码,以将并行数据转换为串行数据,并通过TMDS信道#2发送串行数据。
接收器82具有与三个TMDS信道#0、#1和#2对应的三个恢复/解码器82A、82B和82C。恢复/解码器82A、82B和82C中的每一个均接收通过TMDS信道#0、#1和#2发送的作为差分信号的图像数据、辅助数据、控制数据。恢复/解码器82A、82B和82C中的每一个均将图像数据、辅助数据、控制数据从串行数据转换为并行数据,并解码并行数据用于输出。
也就是说,恢复/解码器82A接收通过TMDS信道#0发送的作为差分信号的图像数据的B分量、垂直同步信号和水平同步信号以及辅助数据。恢复/解码器82A将图像数据的B分量、垂直同步信号和水平同步信号以及辅助数据从串行数据转换为并行数据,并执行解码用于输出。
恢复/解码器82B接收通过TMDS信道#1发送的作为差分信号的图像数据的G分量、控制位CTL0和CTL1以及辅助数据。恢复/解码器82B将图像数据的G分量、控制位CTL0和CTL1以及辅助数据从串行数据转换为并行数据,并执行解码用于输出。
恢复/解码器82C接收通过TMDS信道#2发送的作为差分信号的图像数据的R分量、控制位CTL2和CTL3以及辅助数据。恢复/解码器82C将图像数据的R分量、控制位CTL2和CTL3以及辅助数据从串行数据转换为并行数据,并执行解码用于输出。
图4示出了通过HDMI的三个TMDS信道#0、#1和#2发送各种传输数据的传输时间段时间间隔的示例。图4示出了当通过TMDS信道#0、#1和#2水平地和垂直地发送720×480像素的逐行图像时各种传输数据的时间段。
在通过其由HDMI的三个TMDS信道#0、#1和#2发送传输数据的视频场中,取决于传输数据的类型而呈现三种类型的时间段,即,视频数据时间段、数据岛时间段和控制时间段。
视频场时间段是在一个垂直同步信号的活动边缘与下一垂直同步信号的活动边缘之间的时间段,并且可以被划分为水平消隐、垂直消隐和活动视频(其通过从视频场时间段移除水平消隐和垂直消隐而获得)。
将视频数据时间段分配到活动视频。在视频数据时间段期间,发送组成一个屏幕的未压缩图像数据的720像素×480行的活动像素的数据。
将数据岛时间段和控制时间段分配到水平消隐和垂直消隐。在数据岛时间段和控制时间段期间,发送辅助数据。
也就是说,将数据岛时间段分配到水平消隐和垂直消隐的一部分。在数据岛时间段期间,发送不与控制有关的辅助数据的数据(例如,声音数据的分组等)。
将控制时间段分配到水平消隐和垂直消隐的其他部分。在控制时间段期间,发送与控制有关的辅助数据的数据(例如,垂直同步信号、水平同步信号、控制分组等)。
在当前HDMI中通过TMDS时钟信道发送的像素时钟的频率例如是165MHz。在这种情况下,数据岛时间段的传输速率是大约500Mbps。
图5示出了HDMI连接器的管脚排列。这种管脚排列是A型的示例。用作差分线的两条线(在其上发送作为TMDS信道#i的差分信号的TMDS数据#i+和TMDS数据#i-)连接到分配了TMDS数据#i+的管脚(其管脚号是1、4和7)以及分配了TMDS数据#i-的管脚(其管脚号是3、6和9)。
CEC线84(在其上发送作为控制数据的CEC信号)连接到管脚号为13的管脚,并且管脚号为14的管脚是保留管脚。其上发送SDA(串行数据)信号(如E-EDID等)的线连接到管脚号为16的管脚,并且其上发送在SDA信号的传输/接收时作为用于同步的时钟信号的SCL(串行时钟)信号的线连接到管脚号为15的管脚。DDC 83连接到其上发送SDA信号的线以及其上发送SCL信号的线。
如上所述的由信源装置使用以检测同步装置的连接的HPD线86连接到管脚号为19的管脚。如上所述的提供电源的电源线87连接到管脚号为18的管脚。
[SPDIF标准的概要]
接着,将描述SPDIF标准的概要。图6是示出基于SPDIF标准的帧配置的图。根据SPDIF标准,每一帧包括两个子帧。在双声道立体声的情况下,左声道信号被包括在第一子帧中,并且右声道信号被包括在第二子帧中。
如上所述,在子帧的头部提供前导码(preamble)。在左声道信号的情况下,给出“M”作为前导码,而在右声道信号的情况下,给出“W”作为前导码。对于每192帧的头部前导码,给出“B”以便指示块开始。就是说,一个块包括192帧。块是组成下述信道状态的单元。
图7是示出基于SPDIF标准的子帧配置的图。子帧包括第0到第31时隙(即,共计32个时隙)。第0到第3时隙指示前导码(同步前导码)。如上所述,将前导码写为“M”、“W”或“B”,以便区分左右声道或者指示块的开始位置。
第4到第27时隙是主数据字段,并且当使用24位编码范围时,全部时隙表示声音数据。当使用20位编码范围时,第8到第27时隙表示声音数据(音频样本字(Audio Sample word))。在后一情况下,第4到第7时隙可以用作辅助信息(辅助样本位)。
第28时隙是主数据字段的有效性标志(validity flag)。第29时隙是一位用户数据。可以通过累积在各个帧中的第29时隙来组成一系列用户数据。用户数据的消息以8位信息单元(IU)形成,并且一个消息包括3到129个信息单元。
可以在信息单元之间出现0到8位的“0”。由开始位“1”来标识信息单元的头部。保留消息中的第1到第7信息单元,并且用户可以在第8信息单元及以后的信息单元中设置任意信息。由8或更多位“0”来划分消息。
第30时隙表示一位信道状态。可以通过累积在每一块的各个帧中的第30时隙来组成一系列信道状态。如上所述,由前导码(第0到第3时隙)指示块的头部位置。
第31时隙是奇偶校验位。给出该奇偶校验位,以便在第4到第31时隙中的“0”和“1”的数量为偶数。
图8是示出基于SPDIF标准的信号调制方法的图。根据SPDIF标准,除了前导码之外的子帧的第4到第31时隙被双相符号调制。在双相符号调制的时候,时钟比原始信号(信源编码)快两倍。如果将原始信号的时钟周期划分为前一半和后一半,则一般在前一半时钟周期的边缘处反转双相符号调制的输出。在后一半时钟周期的边缘处,当原始信号为“1”时,反转双相符号调制的输出,并且当原始信号为“0”时,不反转双相符号调制的输出。因此,可以从双相符号调制的信号中提取原始信号中的时钟分量。
图9是示出基于SPDIF标准的前导码信道编码的图。如上所述,子帧的第4到第31时隙被双相符号调制。将第0到第3时隙的前导码作为与双倍速时钟同步的位组合格式(bit pattern),而不是一般的双相符号调制。也就是说,将两个位分配到第0到第3时隙中的每一个时隙,因此获得在图中所示的8位组合格式。
如果前一状态是“0”,则将“11101000”分配到前导码“B”,将“11100010”分配到“M”,并且将“11100100”分配到“W”。如果前一状态是“1”,则将“00010111”分配到“B”,将“00011101”分配到“M”,并且将“00011011”分配到“W”。
图10是示出基于SPDIF标准的信道状态的格式的图。通过累积在每一块的各个子帧中的第30时隙来获得信道状态,并保持关于通过相同子帧发送的音频信道的信息。在图10中,在垂直方向中逐字节地放置信道状态的内容,并且在水平方向中示出了每一字节中的位配置。注意,将在假设采用消费者使用格式的情况下进行描述。
在第0字节中,第0位是指示信道状态是用于消费者使用的位。第一位是指示它是否为线性PCM的样本的位。第二位是指示它是否为受版权保护的软件的位。第三到第五位组成包括预加重(pre-emphasis)的存在/不存在的字段作为附加格式信息。第六和第七位组成指示模式的字段。
第一字节是指示种类代码的字段。种类代码表示产生音频信号的装置的型号。将种类代码放置在从信道状态的头部起第八到第15位中。
在第二字节中,第0到第三位组成指示信源编号的字段。信源编号是标识信源的编号,并且处于“1”到“15”的范围中。第四到第七位组成指示信道编号的字段。信道编号是标识右声道或左声道的编号。
在第三字节中,第0到第三位组成指示采样频率的字段。关于采样频率,例如,“0000”表示44.1KHz。第四和第五位组成指示时钟精度的字段。时钟精度包括三个级别的精度。
在第四字节中,第0到第三位组成指示字长度的字段。这意味着如果第0位是“0”,则最大样本长度是20位,并且如果第0位是“1”,则最大样本长度是24位。关于第一到第三位,可以指定特定数量的位。第四和第五位组成指示原始采样频率的字段。
当前SPDIF标准未定义第五字节及以后的字节。例如,第五字节的第二位可以用作指示是否加密音频数据的加密位。也就是说,在来自同步装置120的信号的信道状态中,当第五字节的第二位是“1”时,它意味着加密来自同步装置120的音频数据。在来自同步装置120的信号的信道状态中,当第五字节的第二位是“0”时,它意味着不加密来自同步装置120的音频数据。
图11A到图11D是示出基于SPDIF标准的用户数据的格式的图。通过累积在每一块的各个子帧中的第29时隙来获得用户数据。如上所述,用户数据的消息以8位信息单元(IU)形成,并且一个消息包括3到129个信息单元。以8或更多位“0”来划分消息,并且由开始位“1”来标识信息单元的头部。
如图11A中所示,头部信息单元包括模式字段和项目字段。模式字段是指示消息的种类的字段,并且包括例如预设信息等。项目字段是进一步定义消息的类型的字段。如图11B所示,第二信息单元包括信息单元的编号。可以由除了头部位之外的7位来表示范围从“1”到“127”的信息单元的编号。
如图11C所示,第三信息单元包括种类代码。种类代码是由图10中的信道状态的第一字节表示的音频数据的产生源中的种类代码。在用户数据的情况下,信息单元的头部位是开始位,因此7位数据是有效的。7位对应于信道状态中的第八到第14位。第15位(即,L位)是指示商用预记录软件的位,因此它不包括在用户数据的消息中。
如图11D所示,第四到第七信息单元包括三种用户信息X、Y和Z。将一个字节(8位)分配到三种用户信息中的每一个。
[信源侧发送/接收电路、同步侧发送/接收电路等的配置示例]
图12示出了信源装置110的信源侧发送/接收电路113、同步装置型号检测电路116、插拔连接检测电路117等的配置示例。以太网发送/接收电路114通过使用包括组成HDMI线缆130的多条线之中的一对线的传输路径来执行LAN(局域网)通信,即,以太网信号的发送/接收。在该实施例中,一对线包括与保留管脚(第14管脚)对应的保留线以及与HPD管脚(第19管脚)对应的HPD线。
SPDIF接收电路115通过使用包括一对线的上述传输路径来接收SPDIF信号。当通过使用包括一对线的传输路径来发送与SPDIF信号同步的时钟信号时,SPDIF接收电路115可以使用时钟信号。
信源装置110具有LAN信号发送电路411、端接电阻器412、AC耦合电容器413和414、LAN信号接收电路415、减法电路416、放大器417和418、加法电路419以及放大器420。这些形成信源侧发送/接收电路113。信源装置110具有上拉电阻器421、电阻器422、电容器423和比较器424,它们形成同步装置型号检测电路116。注意,电阻器422和电容器423形成低通滤波器。
信源装置110具有下拉电阻器431、电阻器432、电容器433和比较器434,它们形成插拔连接检测电路117。注意,电阻器432和电容器433形成低通滤波器。信源装置110具有时钟产生电路435和开关436。
上拉电阻器421、AC耦合电容器413、端接电阻器412、AC耦合电容器414以及下拉电阻器431的串联电路连接在电源线(+5.0V)和地线之间。AC耦合电容器413和端接电阻器412的节点P1连接到LAN信号发送电路411的正输出侧,并且还连接到LAN信号接收电路415的正输入侧。AC耦合电容器414和端接电阻器412的节点P2连接到LAN信号发送电路411的负输出侧,并且还连接到LAN信号接收电路415的负输入侧。将传输信号(传输数据)SG411从以太网发送/接收电路114通过差分输入放大器417提供到LAN信号发送电路411的输入侧。
将LAN信号接收电路415的输出信号SG412提供到减法电路416的正侧端子,并且将传输信号(传输数据)SG411提供到减法电路416的负侧端子。在减法电路416中,从LAN信号接收电路415的输出信号SG412中减去传输信号SG411以获得接收到的信号SG413。
将接收到的信号SG413通过放大器418作为差分输出提供到以太网发送/接收电路114,并且将接收到的信号SG413提供到开关436的固定端子b。当通过保留线和HPD线发送LAN信号(以太网信号)作为差分信号时,接收到的信号SG413变为LAN信号。当通过保留线和HPD线发送时钟信号作为差分信号时,接收到的信号SG413变为时钟信号。
上拉电阻器421和AC耦合电容器413的节点Q1通过电阻器422和电容器423的串联电路连接到地线。将在电阻器422和电容器423的节点处获得的低通滤波器的输出信号提供到比较器424的一个输入端。比较器424将低通滤波器的输出信号与提供到比较器424的另一输入端的参考电压Vref1(+3.75V)进行比较。将比较器424的输出信号SG414提供到信源装置110的控制部件(CPU)(未示出)。
AC耦合电容器414和下拉电阻器431的节点Q2通过电阻器432和电容器433的串联电路连接到地线。将在电阻器432和电容器433的节点处获得的低通滤波器的输出信号提供到比较器434的一个输入端。比较器434将低通滤波器的输出信号与提供到比较器434的另一输入端的基准电压Vref3(+1.4V)进行比较。将比较器434的输出信号SG415提供到信源装置110的控制部件(CPU)(未示出)。
AC耦合电容器413和端接电阻器412的节点P1连接到加法电路419的一个输入端。AC耦合电容器414和端接电阻器412的节点P2连接到加法电路419的另一个输入端。将加法电路419的输出信号通过放大器420提供到SPDIF接收电路115,并且还将其提供到时钟产生电路435。当通过保留线和HPD线发送SPDIF信号作为同相信号时,加法电路419的输出信号变为SPDIF信号。
时钟产生电路435具有PLL电路,并且当提供SPDIF信号时,产生与SPDIF信号同步的时钟信号,其中SPDIF信号作为基准信号。将由时钟产生电路435产生的时钟信号提供到开关436的固定端子a。将在开关436的可移动端子中获得的时钟信号提供到SPDIF接收电路115作为操作时钟。
在控制部件(CPU)(未示出)的控制之下切换开关436。当使用从同步装置120发送的时钟信号时,将开关436切换到端子b。当使用由时钟产生电路435产生的时钟信号时,将开关436切换到端子a。
图13示出了同步装置120的同步侧发送/接收电路123、信源装置型号检测电路126、插拔连接发送电路127等。以太网发送/接收电路124通过使用包括组成HDMI线缆130的多条线之中的一对线的传输路径来执行LAN(局域网)通信,即,以太网信号的发送/接收。在该实施例中,如上所述,一对线包括与保留管脚(第14管脚)对应的保留线以及与HPD管脚(第19管脚)对应的HPD线。
SPDIF发送电路125通过使用包括一对线的上述传输路径来发送SPDIF信号。可以通过使用包括一对线的上述传输路径来发送由时钟产生电路452产生的、且与SPDIF信号同步的时钟信号。
同步装置120具有LAN信号发送电路441、端接电阻器442、AC耦合电容器443和444、LAN信号接收电路445、减法电路446、放大器447和448、加法电路449和450以及放大器451。这些形成同步侧发送/接收电路123。同步装置120具有下拉电阻器454、电阻器455、电容器456和比较器457,它们形成信源装置型号检测电路126。注意,电阻器455和电容器456形成低通滤波器。
同步装置120具有扼流线圈461、电阻器462和电阻器463,它们形成插拔连接传送电路127。同步装置120具有时钟产生电路452和连接开关453。
电阻器462和电阻器463的串联电路连接在电源线(+5.0V)和地线之间。扼流线圈461、AC耦合电容器444、端接电阻器442、AC耦合电容器443和下拉电阻器454的串联电路连接在电阻器462和电阻器463的节点与地线之间。
AC耦合电容器443和端接电阻器442的节点P3连接到加法电路449的输出侧,并且还连接到LAN信号接收电路445的正输入侧。AC耦合电容器444和端接电阻器442的节点P4连接到加法电路450的输出侧,并且还连接到LAN信号接收电路445的负输入侧。
加法电路449的一个输入侧连接到LAN信号发送电路441的正输出侧,并且将从SPDIF发送电路125输出的SPDIF信号通过放大器451提供到加法电路449的另一输入侧。加法电路450的一个输入侧连接到LAN信号发送电路441的负输出侧,并且将从SPDIF发送电路125输出的SPDIF信号通过放大器451提供到加法电路450的另一输入侧。
将传输信号(传输数据)SG417从以太网发送/接收电路124通过差分输入放大器447提供到LAN信号发送电路441的输入侧。将LAN信号接收电路445的输出信号SG418提供到减法电路446的正侧端子,并将传输信号SG417提供到减法电路446的负侧端子。在减法电路446中,从LAN信号接收电路445的输出信号SG418中减去传输信号SG417,以获得接收到的信号(接收到的数据)SG419。当通过保留线和HPD线发送LAN信号(以太网信号)作为差分信号时,接收到的信号SG419变为LAN信号。将接收到的信号SG419作为差分输出通过放大器448提供到以太网发送/接收电路124。
将下拉电阻器454和AC耦合电容器443的节点Q3通过电阻器455和电容器456的串联电路连接到地线。将在电阻器455和电容器456的节点处获得的低通滤波器的输出信号提供到比较器457的一个输入端。比较器457将低通滤波器的输出信号与提供到比较器457的另一输入端的参考电压Vref3(+1.25V)进行比较。将比较器457的输出信号SG416提供到同步装置120的控制部件(CPU)(未示出)。
将从时钟产生电路452输出的时钟信号提供到SPDIF发送电路作为操作时钟。由于该原因,从SPDIF发送电路125输出的SPDIF信号与从时钟产生电路452输出的时钟信号同步。将从时钟产生电路452输出的时钟信号通过连接开关453提供到LAN信号发送电路441的输入侧。在控制部件(CPU)(未示出)的控制之下连接/断开连接开关453。当将时钟信号发送到信源装置110时,将连接开关453置入连接状态。当未将时钟信号发送到信源装置110时,将连接开关453置入非连接状态。
如图12和图13所示,包括在HDMI线缆130中的保留线501和HPD线502形成双绞线。保留线501的信源侧端511连接到信源装置110的HDMI端子111的第14管脚,并且保留线501的同步侧端521连接到同步装置120的HDMI端子121的第14管脚。HPD线502的信源侧端512连接到信源装置110的HDMI端子111的第19管脚,并且HPD线502的同步侧端连接到同步装置120的HDMI端子121的第19管脚。
在信源装置110中,上拉电阻器421和AC耦合电容器413的节点Q1连接到HDMI端子111的第14管脚。在信源装置110中,下拉电阻器431和AC耦合电容器414的节点Q2连接到HDMI端子111的第19管脚。
在同步装置120中,下拉电阻器454和AC耦合电容器443的节点Q3连接到HDMI端子121的第14管脚。在同步装置120中,扼流线圈461和AC耦合电容器444的节点Q4连接到HDMI端子121的第19管脚。
[LAN通信操作]
将描述图12和图13所示的配置中的LAN通信的操作。在信源装置110中,将传输信号(传输数据)SG411从以太网发送/接收电路114通过放大器417提供到LAN信号发送电路411的输入侧。从LAN信号发送电路411输出与传输信号SG411对应的差分信号(正输出信号或负输出信号)。将该差分信号提供到节点P1和P2,并且通过HDMI线缆130的一对线(保留线501和HPD线502)发送到同步装置120。
在同步装置120中,将传输信号(传输数据)SG417从以太网发送/接收电路124通过放大器447提供到LAN信号发送电路441的输入侧。从LAN信号发送电路441输出与传输信号SG417对应的差分信号(正输出信号或负输出信号)。将该差分信号提供到节点P3和P4,并且通过HDMI线缆130的一对线(保留线501和HPD线502)发送到信源装置110。
在信源装置110中,LAN信号接收电路145的输入侧连接到节点P1和P2。因此,获得如上所述的、与从LAN信号发送电路411输出的差分信号对应的传输信号和与从同步装置120发送的差分信号对应的接收到的信号的相加信号,作为LAN信号接收电路415的输出信号SG412。在减法电路416中,从LAN信号接收电路415的输出信号SG412中减去传输信号SG411。由于该原因,减法电路416的输出信号SG413对应于同步装置120的传输信号(传输数据)SG417。将输出信号SG413通过放大器418提供到以太网发送/接收电路114。
在同步装置120中,LAN信号接收电路445的输入侧连接到节点P3和P4。因此,获得如上所述的、与从LAN信号发送电路441输出的差分信号(当前信号)对应的传输信号和与从信源装置110发送的差分信号对应的接收到的信号,作为LAN信号接收电路445的输出信号SG418。在减法电路446中,从LAN信号接收电路445的输出信号SG418中减去传输信号SG417。由于该原因,减法电路446的输出信号SG419与信源装置110的传输信号(传输数据)SG411对应。将输出信号SG419通过放大器448提供到以太网发送/接收电路124。
如上所述,可以在信源装置110的以太网发送/接收电路114与同步装置120的以太网发送/接收电路124之间执行LAN信号(以太网信号)的双向通信。
[SPDIF信号的传输操作]
将描述图12和图13的配置中SPDIF信号的传输操作。在同步装置120中,将从SPDIF发送电路125输出的SPDIF信号通过放大器451以及加法电路449和450提供到节点P3和P4。当这发生时,通过HDMI线缆130的一对线(保留线501和HPD线502)将SPDIF信号作为同相信号发送到信源装置110。
在信源装置110中,节点P1和P2连接到加法电路419的输入侧。因此,获得与从同步装置120发送的同相信号对应的SPDIF信号,作为加法电路419的输出信号。将SPDIF信号提供到SPDIF接收电路115。
[时钟信号]
SPDIF接收电路115基于与SPDIF信号对应的时钟信号关于SPDIF信号执行数据提取、解码等,以获取音频数据。在SPDIF接收电路115中,使用由信源装置110的时钟产生电路435产生的时钟信号或从同步装置120发送的时钟信号CLK。
将描述使用由时钟产生电路435产生的时钟信号的状态。在这种情况下,在同步装置120中,将连接开关453置入非连接状态,并且不将由时钟产生电路452产生的时钟信号CLK发送到信源装置110。在这种情况下,在信源装置110中,开关436连接到端子a。当这发生时,将由时钟产生电路435产生的时钟信号提供到SPDIF接收电路115。
时钟产生电路435的时钟信号被认为是以SPDIF信号作为基准信号而由PLL电路产生的,并且与SPDIF信号同步。因此,SPDIF接收电路115基于与SPDIF信号同步的时钟信号CLK来关于SPDIF信号执行数据提取、解码等以获取数据,如音频数据等。
接下来,将描述使用从同步装置120发送的时钟信号CLK的状态。在同步装置120中,将连接开关453置入连接状态。将由时钟产生电路452产生的时钟信号CLK提供到LAN信号发送电路441的输入侧。从LAN信号发送电路441输出与时钟信号CLK对应的差分信号(正输出信号或负输出信号)。将差分信号提供到节点P3和P4,并通过HDMI线缆130的一对线(保留线501和HPD线502)发送到信源装置110。
在信源装置110中,开关436连接到端子b。在信源装置110中,LAN信号接收电路415的输入侧连接到节点P1和P2。由于该原因,LAN信号接收电路415的输出信号SG412,以及相应地,减法电路416的输出信号SG413变为从同步装置120发送的时钟信号CLK。将时钟信号CLK通过开关436提供到SPDIF接收电路115。
以由时钟产生电路452产生的时钟信号CLK作为操作时钟,由同步装置120的SPDIF发送电路125获得提供到SPDIF接收电路115的SPDIF信号。由于该原因,在信源装置110中,从同步装置120发送且被提供到SPDIF接收电路115的时钟信号CLK与提供到SPDIF接收电路115的接收到的SPDIF信号同步。因此,SPDIF接收电路115基于与SPDIF信号同步的时钟信号CLK来关于SPDIF信号执行数据提取、解码等以获取数据,如音频数据等。
[装置型号检测和插拔连接检测]
参照图12和图13,除了上述LAN通信之外,使用HPD线502以通过DC偏置电平来向信源装置110通知HDMI线缆130连接到同步装置120。也就是说,当HDMI线缆130连接到同步装置120时,同步装置120的电阻器462和463以及扼流线圈461通过HDMI端子121的第19管脚将HPD线502偏置到大约4V。信源装置110通过包括电阻器432和电容器433的低通滤波器提取HPD线502的DC偏压,并由比较器434将所提取的DC偏压与基准电压Vref2(例如,1.4V)进行比较。
如果HDMI线缆130未连接到同步装置120,则由于下拉电阻器431的存在,信源装置110的HDMI端子111的第19管脚的电压小于基准电压Vref2。同时,如果HDMI线缆130连接到同步装置120,则HDMI端子111的第19管脚的电压大于基准电压Vref2。因此,当HDMI线缆130连接到同步装置120时,比较器434的输出信号SG415变为高电平。否则,比较器434的输出信号SG415变为低电平。结果,信源装置110的控制部件(CPU)(未示出)可以基于比较器434的输出信号SG415识别出HDMI线缆130是否连接到同步装置120。
参照图12和图13,保留线501的DC偏置电位确保能够识别出连接到HDMI线缆130两端的装置为eHDMI兼容装置还是eHDMI不兼容装置。
如上所述,信源装置110通过电阻器421上拉(+5V)保留线501,并且同步装置120通过电阻器454下拉保留线501。电阻器421和454不存在于eHDMI不兼容装置中。
如上所述,信源装置110通过比较器424将通过低通滤波器(其包括电阻器422和电容器423)之后的保留线501的DC电位与基准电压Vref1进行比较。当同步装置120是eHDMI兼容装置并且存在下拉电阻器454时,保留线501的电压变为2.5V。同时,当同步装置120是eHDMI不兼容装置且不存在下拉电阻器454时,由于上拉电阻器421的存在,保留线501的电压变为5V。
由于该原因,当基准电压Vref1变为例如3.75V时,当同步装置120是eHDMI兼容装置时,比较器424的输出信号SG414处于低电平,否则处于高电平。因此,信源装置110的控制部件(CPU)(未示出)可以基于比较器424的输出信号SG414识别出同步装置120是否为eHDMI兼容装置。
类似地,如上所述,同步装置120通过比较器457将通过低通滤波器(其包括电阻器455和电容器456)之后的保留线501的DC电位与基准电压Vref3进行比较。当信源装置110是eHDMI兼容装置并且存在上拉电阻器421时,保留线501的电压变为2.5V。同时,当信源装置110是eHDMI不兼容装置且不存在上拉电阻器421时,由于下拉电阻器454的存在,保留线501的电压变为0V。
由于该原因,当基准电压Vref3变为例如1.25V时,当信源装置110是eHDMI兼容装置时,比较器457的输出信号SG416处于高电平,否则处于低电平。因此,同步装置120的控制部件(CPU)(未示出)可以基于比较器457的输出信号SG416识别出信源装置110是否为eHDMI兼容装置。
可以在HDMI线缆130内部(而不是信源装置110内部)提供图12中所示的上拉电阻器421。在这种情况下,上拉电阻器421的端子单独地连接到在HDMI线缆130中提供的多条线之中的保留线501和连接到电源(电源电位)的线。
可以在HDMI线缆130内部(而不是同步装置120内部)提供图13中所示的下拉电阻器454和电阻器463。在这种情况下,下拉电阻器454的端子单独地连接到在HDMI线缆130中提供的多条线之中的保留线501和连接到地(基准电位)的线。电阻器463的端子单独地连接到在HDMI线缆130中提供的多条线之中的HPD线502和连接到地(基准电位)的线。
如上所述,同步装置120被配置为通过包括保留线和HPD线的传输路径向信源装置110发送时钟信号作为差分信号。同时,信源装置110被配置为提取并使用通过包括保留线和HPD线的传输路径从同步装置120作为差分信号发送的时钟信号。
如上所述,在信源装置110中,预先设置从同步装置120发送时钟信号并使用的状态或者使用由时钟产生电路435产生的时钟信号的状态。如上所述,通过在信源装置110和同步装置120之间关于时钟信号的CDC消息的交换来执行这种设置。例如,当同步装置120支持时钟信号传输,并且信源装置110支持时钟信号接收时,设置从同步装置120向信源装置110发送时钟信号的状态。
通过包括保留线和HPD线的传输路径从同步装置120向信源装置110发送时钟信号作为差分信号。如上所述,还通过包括保留线和HPD线的传输路径在信源装置110与同步装置120之间发送LAN信号(以太网信号)作为差分信号。由于该原因,当执行信源装置110与同步装置120之间的LAN信号(以太网信号)的通信时,不将时钟信号从同步装置120发送到信源装置110。因此,时钟信号将不影响LAN信号(以太网信号)的通信。
图14总体上示出了在上述实施例中使用保留线和HPD线的操作。第14管脚对应于保留线501,且第19管脚对应于HPD线502。当既不发送以太网信号也不发送SPDIF信号时,执行基于已知HDMI标准的操作。当发送以太网信号时,在第14管脚上叠加以太网信号的正极性信号,并且在第19管脚上叠加以太网信号的负极性信号。
当发送SPDIF信号时,在第14管脚和第19管脚上叠加SPDIF信号的正极性信号。在这种情况下,可以发送与SPDIF信号同步的时钟信号CLK。当发送时钟信号CLK时,在第14管脚上叠加时钟信号CLK的正极性信号,并且在第19管脚上叠加时钟信号CLK的负极性信号。
当发送以太网信号和SPDIF信号两者时,在第14管脚上叠加以太网信号的正极性信号和SPDIF信号的正极性信号,并且在第19管脚上叠加以太网信号的负极性信号和SPDIF信号的正极性信号。在这种情况下,存在对于以太网信号的传输的影响,因此可以不发送与SPDIF信号同步的时钟信号CLK。
[功能信息的传输/接收]
在上述AV系统100中,信源装置110和同步装置120互相获取功能信息,并且基于功能信息选择性地执行LAN信号(以太网信号)的传输、SPDIF信号的传输等。
将描述使用CEC线(CEC信道)的功能信息的传输/接收。在CEC线中,可以在信源装置和同步装置之间以两个方向发送控制数据。将上述信息作为例如CEC(消费者电子设备控制)数据或CDC(性能发现信道)数据从信源装置发送到同步装置,或者从同步装置发送到信源装置。
图15示出了通过CEC线发送的CEC数据的结构。在CEC线中,在4.5ms中发送10位数据的一个块。将开始位放置在头部,接着放置报头块,然后放置包括实际待发送的数据的任意数量(n)的数据块。功能信息被包括在数据块中。
图16是示出报头块的结构示例的图。在报头块中,放置发起者的逻辑地址和目的地的逻辑地址。取决于装置的类型来设置逻辑地址。
图17示出了根据装置的类型而设置的逻辑地址。如图17所示,对于各个类型的装置,设置从“0”到“15”的16个地址值。将4位对应地址值放置到组成图16的报头块的发起者的逻辑地址和目的地的逻辑地址。
接着,将描述CDC数据。定义CDC,以便物理层与CEC相同并且逻辑层与CEC不同。尽管没有示出,但是CDC数据的结构与图15所示的CEC数据的结构相同。也就是说,在头部放置开始位,接着放置报头块,然后放置包括实际待发送的数据的任意数量(n)的数据块。
尽管没有示出,但是CDC数据的报头块的结构在构造上与图16所示的CEC数据的报头块相同。然而,典型地将“15”用在组成报头块的发起者的逻辑地址和目的地的逻辑地址中,而不取决于装置的类型。也就是说,发起者是未登记的,并且目的地是广播。
如上所述,关于CDC数据的传输,将“15”用于报头块中的发起者和目的地的逻辑地址,因此不是必须获取各个装置的逻辑地址。可以说通过CDC数据的消息(CDC消息)是CEC的发起者未登记广播消息,并且不知道哪个装置向哪个装置发送消息。
因此,在CDC消息的情况下,为了识别物理连接路径,发起者和目标的物理地址被包括在放置于数据块中的消息中。也就是说,关于CDC消息的传输,使用物理地址,而不是逻辑地址。
在CEC的情况下,关于广播消息,可以不返回消息<特征异常结束(Feature Abort)>“这不对应”。因此,假设对于CDC,考虑到该情况,典型地返回消息。
[CDC消息的示例]
作为放置在CDC数据的数据块中的命令消息,定义<Exchange SupportedChannel Info>消息和<Activate Supported Channel>消息。<ExchangeSupported Channel Info>消息是当在两个装置之间交换功能信息时使用的消息。<Activate Supported Channel>消息是当确认实际待激活的信道(传输格式)并在两个装置之间开始通信时使用的消息。每一个消息具有例如下述的数据结构。
表1
<Exchange Supported Channel Info>
[物理地址]      2字节        :发起者的PA
[物理地址]         2字节   :目标的PA
[支持信道]         1字节   :
[音频返回信道]     1位     :如果发起者支持该信道,设置其为“1”,否则为“0”。
[以太网信道]       1位     :如果发起者支持该信道,设置其为“1”,否则为“0”。
[保留的]           6位(=000000)
<Activate Supported Channel>
[物理地址]        2字节    :发起者的PA
[物理地址]        2字节    :目标的PA
[支持信道]        1字节    :
[音频返回信道]    1位      :如果发起者想要激活该信道,设置其为“1”。
                           :如果发起者想要去激活该信号,设置其为“0”。
[以太网信道]      1位      :如果发起者想要激活该信道,设置其为“1”。
                           :如果发起者想要去激活该信号,设置其为“0”。
[保留的]          6位(=000000)
将描述<Exchange Supported Channel Info>消息。<Exchange SupportedChannel Info>具有第一到第五字节的5字节数据。将发起者的物理地址放置于第一和第二字节中,并且将目标的物理地址放置于第三和第四字节中。
将发起者的功能信息放置于第五字节中。功能信息是指示相关装置是eHDMI兼容装置的信息,并且包括相关装置处理的信道的信息,即相关装置可以处理的传输格式(应用程序)。
第五字节的一个位,例如,第七位(最高阶的位)指示相关装置是否为eHDMI兼容装置,并且是否可以处理SPDIF信号的传输格式(应用程序),即支持[音频返回信道]。当支持[音频返回信道]时,第五字节的这一位变为“1”,而当不支持[音频返回信道]时,第五字节的这一位变为“0”。
第五字节的不同位,例如第六位指示相关装置是否为eHDMI兼容装置,并且是否可以处理以太网信号的传输格式(应用程序),即支持[以太网信道]。当支持[以太网信道]时,第五字节的这一不同位变为“1”,而当不支持[以太网信道]时,第五字节的这一不同位变为“0”。
第五字节的剩余6位,例如第五到第0位是保留位,并且都变为“0”。
接着,将描述<Activate Supported Channel>消息。<Activate SupportedChannel>消息具有第一到第五字节的5字节数据。将发起者的物理地址放置于第一和第二字节中,并且将目标的物理地址放置于第三和第四字节中。
在第五字节中,放置由发起者请求激活的信道的信息(传输格式)。第五字节的一个位,例如,第七位指示相关装置是否请求SPDIF信号的通信,即[音频返回信道]的信道激活。当请求激活时,第五字节的这一位变为“1”,而当不请求激活时,第五字节的这一位变为“0”。
第五字节的不同位,例如第六位指示相关装置是否请求以太网信号的通信,即[以太网信道]的信道激活。当请求激活时,第五字节的这一不同位变为“1”,而当不请求激活时,第五字节的这一不同位变为“0”。
第五字节的剩余6位,例如第五到第0位是保留位,并且都变为“0”。
如下所述定义<Exchange Supported Channels Info>消息和<ActivateSupported Channel>消息的规则。也就是说,当CDC装置广播<ExchangeSupported Channels Info>消息时,具有消息中包括的目的地的物理地址的CDC装置广播包括其信息(参数)的<Exchange Supported Channels Info>消息。
当CDC装置广播<Activate Supported Channel>消息时,具有消息中包括的目的地的物理地址的CDC装置广播包括其信息(参数)的<ExchangeSupported Channels Info>消息。如果通过经由<Exchange Supported ChannelsInfo>消息交换的功能信息,存在来自[音频返回信道]和[以太网信道]的信道的、由两个装置支持的信道(传输格式),则在两个装置之间通过相关信道的通信是可能的。
CDC装置意味着可以处理CDC数据(<Exchange Supported ChannelsInfo>消息、<Activate Supported Channel>消息等)的eHDMI兼容装置。非CDC装置意味着不可以处理CDC数据(<Exchange Supported Channels Info>消息、<Activate Supported Channel>消息等)的eHDMI兼容装置。
[交换序列]
接下来,将参照图18的序列图描述<Exchange Supported Channels Info>消息的使用示例。注意,在这种情况下,假设使用具有图19的装置配置的AV系统10。也就是说,AV系统10包括CDC装置11和12以及非CDC装置13。CDC装置11的HDMI端子11a和CDC装置12的HDMI端子12a通过HDMI线缆14彼此连接。CDC装置11的HDMI端子11b和非CDC装置13的HDMI端子13a通过HDMI线缆15彼此连接。CDC装置11的物理地址是[0.0.0.0],CDC装置12的物理地址是[1.0.0.0],并且非CDC装置13的物理地址是[2.0.0.0]。
返回到图18,(a)CDC装置11广播<Exchange Supported Channels Info>消息,以便与CDC装置12交换功能信息。在<Exchange Supported ChannelsInfo>消息中,发起者的物理地址是[0.0.0.0],并且目标的物理地址是[1.0.0.0]。CDC装置11还将其功能信息添加到<Exchange Supported Channels Info>消息。例如,<Exchange Supported Channels Info>消息指示支持[音频返回信道]和[以太网信道]这两个信道。
(b)从CDC装置11广播的<Exchange Supported Channels Info>消息中的目标的物理地址对应于CDC装置12的物理地址[1.0.0.0]。因此,CDC装置12广播<Exchange Supported Channels Info>消息。在<Exchange SupportedChannels Info>消息中,发起者的物理地址是[1.0.0.0],并且目标的物理地址是[0.0.0.0]。CDC装置12还将其功能信息添加到<Exchange Supported ChannelsInfo>消息。例如,在<Exchange Supported Channels Info>消息中,描述了支持[音频返回信道]和[以太网信道]这两个信道。
以这种方式,在CDC装置11和CDC装置12之间发送/接收<ExchangeSupported Channels Info>消息。因此,交换功能信息,即指示装置是否为eHDMI装置,以及是否支持[音频返回信道]和[以太网信道]的信息。
(c)CDC装置11广播<Exchange Supported Channels Info>消息,以便与非CDC装置13交换功能信息。在<Exchange Supported Channels Info>消息中,发起者的物理地址是[0.0.0.0],并且目标的物理地址是[2.0.0.0]。CDC装置11还将其功能信息添加到<Exchange Supported Channels Info>消息。例如,在<Exchange Supported Channels Info>消息中,描述了支持[音频返回信道]和[以太网信道]这两个信道。
(d)即使从CDC装置11广播的<Exchange Supported Channels Info>消息中的目标的物理地址对应于非CDC装置13的物理地址[2.0.0.0],非CDC装置13也不响应。在这种情况下,当基于最大2秒规则即使已经过去了两秒但仍没有响应时,CDC装置11识别出非CDC装置13不支持[音频返回信道]和[以太网信道]这两个信道。
[激活/去激活序列]
接下来,将参照图20的序列图描述<Activate Supported Channels>消息的使用示例。在这种情况下,假设在具有图19的装置配置的AV系统10中,在CDC装置11和CDC装置12之间执行通信,其通过使用<ExchangeSupported Channels Info>消息来交换功能消息,如上所述。
(a)CDC装置11广播<Activate Supported Channels>消息,以便确认实际要激活的信道(传输格式)并且开始与CDC装置12通信。在<ActivateSupported Channels>消息中,发起者的物理地址是[0.0.0.0],并且目标的物理地址是[1.0.0.0]。CDC装置11还将由CDC装置11请求激活的信道(传输格式)的信息放置于<Activate Supported Channels>消息中。例如,在<ActivateSupported Channels>消息中,描述了请求[音频返回信道]和[以太网信道]这两个信道的激活。
(b)从CDC装置11广播的<Activate Supported Channels>消息中的目标的物理地址对应于CDC装置12的物理地址[1.0.0.0],因此CDC装置12广播<Activate Supported Channels>消息。在<Activate Supported Channels>消息中,发起者的物理地址是[1.0.0.0],并且目标的物理地址是[0.0.0.0]。CDC装置12还将预订激活请求的信道(传输格式)的信息放置于<Activate SupportedChannels>消息中。例如,在<Activate Supported Channels>消息中,描述了同意[音频返回信道]和[以太网信道]这两个信道的激活请求。
以这种方式,在CDC装置11和CDC装置12之间发送/接收<ActivateSupported Channels>消息,然后,确认可以由两个装置共同激活的信道(传输格式),并且通信开始。在图20的示例中,在CDC装置11和CDC装置12二者中,[音频返回信道]和[以太网信道]的激活是可能的。然后,激活两个信道(传输格式),并且通信开始。
(c)其后,CDC装置12广播<Activate Supported Channels>消息,以便例如停止用于通过网络端子的以太网通信的[以太网信道]的通信。在<ActivateSupported Channels>消息中,发起者的物理地址是[1.0.0.0],并且目标的物理地址是[0.0.0.0]。在<Activate Supported Channels>消息中,描述了由CDC装置12请求激活的信道是[音频返回信道],并且移除了[以太网信道]。
(d)从CDC装置12广播的<Activate Supported Channels>消息中的目标的物理地址对应于CDC装置11的物理地址[0.0.0.0],因此CDC装置11广播<Activate Supported Channels>消息。在<Activate Supported Channels>消息中,发起者的物理地址是[0.0.0.0],并且目标的物理地址是[1.0.0.0]。CDC装置11还将预订激活请求的信道(传输格式)的信息放置于<Activate SupportedChannels>消息中。例如,在<Activate Supported Channels>消息中,描述了CDC装置11预订[音频返回信道]的激活请求。
以这种方式,在CDC装置11和CDC装置12之间发送/接收<ActivateSupported Channels>消息,然后重新确认可以由两个装置共同激活的传输格式(应用程序),异常结束通过[以太网信道]的通信,并且连续地执行仅通过[音频返回信道]的通信。
接下来,将参照图21的序列图描述<Activate Supported Channels>消息的另一个使用示例。在这种情况下,假设在具有图19的装置配置的AV系统10中,在CDC装置11和CDC装置12之间执行通信,其通过使用<ExchangeSupported Channels Info>消息来交换功能信息,如上所述。
(a)CDC装置11广播<Activate Supported Channels>消息,以便确认实际要激活的信道(传输格式)并且开始与CDC装置12通信。在<ActivateSupported Channels>消息中,发起者的物理地址是[0.0.0.0],并且目标的物理地址是[1.0.0.0]。CDC装置11还将由CDC装置11请求激活的信道(传输格式)的信息放置于<Activate Supported Channels>消息中。例如,在<ActivateSupported Channels>消息中,描述了请求[音频返回信道]和[以太网信道]这两个信道的激活。
(b)从CDC装置11广播的<Activate Supported Channels>消息中的目标的物理地址对应于CDC装置12的物理地址[1.0.0.0],因此CDC装置12广播<Activate Supported Channels>消息。在<Activate Supported Channels>消息中,发起者的物理地址是[1.0.0.0],并且目标的物理地址是[0.0.0.0]。CDC装置12还将预订激活请求的信道(传输格式)的信息放置于<Activate SupportedChannels>消息中。例如,在<Activate Supported Channels>消息中,描述了CDC装置12预订[音频返回信道]的激活请求。
以这种方式,在CDC装置11和CDC装置12之间发送/接收<ActivateSupported Channels>消息,然后,确认可以由两个装置共同激活的信道(传输格式),并且通信开始。在图21的示例中,当CDC装置11请求[音频返回信道]和[以太网信道]这两个信道的激活时,CDC装置12预订仅[音频返回信道]的激活。由于该原因,仅激活[音频返回信道],并且通信开始。
例如,在通过使用<Exchange Supported Channel Info>消息执行功能消息的交换之后,执行<Activate Supported Channels>消息的传输/接收,并且两个装置的功能是已知的。其后,在任意定时,例如在通信信道改变的时候,执行<Activate Supported Channels>消息的传输/接收。
[CDC消息的另一示例]
在该示例中,作为放置于CDC数据的数据块中的命令消息,进一步定义<CDC_ARC_Set State>消息、<CDC_ARC_Report State>消息和<CDC_ARC_Inquiry State>消息。<CDC_ARC_Set State>消息是用于设置[音频返回信道]的消息。<CDC_ARC_Report State>消息是当接收到<CDC_ARC_SetState>消息或<CDC_ARC_Inquiry State>消息时的响应的消息。<CDC_ARC_Inquiry State>消息是请求<CDC_ARC_Report State>消息的消息。每一个消息具有例如下述数据结构。
表2
<CDC_ARC_Set State>
[物理地址]      2字节   :发起者的PA
[物理地址]      2字节   :目标的PA
[ARC状态]       1字节
[ARC正向/反向]  1位     :如果发起者想要正向ARC,设置其为1
[ACT(音频时钟传输)状态]7位
[开/关]         1位     :如果发起者想要激活ACT,设置其为“1”
[正向/反向]     1位     :如果发起者想要正向ACT,设置其为“1”
[频率]          4位
[通过]1位
<CDC_ARC_Report State>
[物理地址]       2字节    :发起者的PA
[物理地址]       2字节    :目标的PA
[ARC状态]        1字节
[ARC正向/反向]   1位      :如果发起者支持正向ARC,设置其为1
[ACT(音频时钟传输)状态]7位
[开/关]          1位      :如果发起者支持ACT,设置其为“1”
[正向/反向]      1位      :如果发起者支持正向ACT,设置其为“1”
[频率]           4位
[通过]           1位
<CDC_ARC_Inquiry State>
[物理地址]    2字节    :发起者的PA
[物理地址]    2字节    :目标的PA
将描述<CDC_ARC_Set State>消息。<CDC_ARC_Set State>消息具有第一到第五字节的5字节数据。将发起者的物理地址放置于第一和第二字节中,并且将目标的物理地址放置于第三和第四字节中。
将SPDIF信号的传输方向的信息放置于第五字节的第七位(最高阶的位)中。也就是说,第七位指示是否从发起者向目标发送SPDIF信号,即执行正向传输。当执行正向传输时,第五字节的第七位变为“1”,而当从目标向发起者发送SPDIF信号,即执行反向传输(而不是正向传输)时,第五字节的第七位变为“0”。
将关于时钟信号的传输的信息放置于第五字节的剩余7位中。第五字节的第六位指示是否执行时钟信号的传输。当执行时钟信号的传输时,第五字节的第六位变为“1”,而当不执行时钟信号的传输时,第五字节的第六位变为“0”。第五字节的第五位指示是否从发起者向目标发送时钟信号,即执行正向传输。当执行正向传输时,第五字节的第五位变为“1”,而当从目标向发起者发送时钟信号,即执行反向传输(而不是正向传输)时,第五字节的第五位变为“0”。
第五字节的第四到第一位指示可以由发起者处理的SPDIF信号的速率(时钟频率)类型。第五字节的第0位指示发起者是否通过目标向不同的装置发送时钟信号,即是否存在路径通过(path-through)功能。
接着,将描述<CDC_ARC_Report State>消息。<CDC_ARC_Report State>消息具有第一到第五字节的5字节数据。将发起者的物理地址放置于第一和第二字节中,并且将目标的物理地址放置于第三和第四字节中。
将SPDIF信号的传输方向的信息放置于第五字节的第七位(最高阶的重要位)中。也就是说,第七位指示在<CDC_ARC_Set State>消息中是否支持正向传输。当支持正向传输时,第五字节的第七位变为“1”,而当不支持正向传输且支持反向传输时,第五字节的第七位变为“0”。
将关于时钟信号的传输的信息放置于第五字节的剩余7位中。第五字节的第六位指示在<CDC_ARC_Set State>消息中是否支持时钟信号的传输。当支持时钟信号的传输时,第五字节的第六位变为“1”,而当不支持时钟信号的传输时,第五字节的第六位变为“0”。第五字节的第五位指示在<CDC_ARC_Set State>消息中是否支持时钟信号的正向传输。当支持时钟信号的正向传输时,第五字节的第五位变为“1”,而当支持时钟信号反向传输(而不是正向传输)时,第五字节的第五位变为“0”。
第五字节的第四到第一位指示可以由发起者处理的SPDIF信号的速率(时钟频率)类型。第五字节的第0位指示发起者是否通过目标向不同的装置发送时钟信号,即是否存在路径通过(path-through)功能。
接下来,将描述<CDC_ARC_Inquiry State>消息。<CDC_ARC_InquiryState>消息具有第一到第四字节的4字节数据。将发起者的物理地址放置于第一和第二字节中,并且将目标的物理地址放置于第三和第四字节中。
如上所述,这样配置图1(图12和图13)中所示的AV系统100,使得可以与SPDIF信号一起,从同步装置120向信源装置110发送与SPDIF信号同步的时钟信号CLK。在这种情况下,即使在SPDIF信号中存在时间轴波动(抖动),信源装置110的SPDIF接收电路115也可以基于从同步装置120发送的时钟信号CLK正确地从SPDIF信号中提取数据。因此,可以提高SPDIF信号的传输质量。
这样配置图1中所示的AV系统100,使得与SPDIF信号一起,可以从同步装置120向信源装置110发送与SPDIF信号同步的时钟信号CLK。在这种情况下,在信源装置110中,不是必须通过使用PLL电路再现与SPDIF信号同步的时钟信号,并且将没有由于PLL电路引起的抖动的影响。
这样配置图1中所示的AV系统100,使得与SPDIF信号一起,可以从同步装置120向信源装置110发送与SPDIF信号同步的时钟信号CLK。在这种情况下,在信源装置110中,不是必须通过使用PLL电路再现与SPDIF信号同步的时钟信号。因此,不会限制PLL电路的传输速率,并且可以以更高速发送SPDIF信号。
在图1的AV系统100中,通过一对线(保留线501和HPD线502)发送从同步装置120向信源装置110发送的时钟信号作为差分信号。因此,可以高质量地发送时钟信号CLK,并且甚至可以防止高频信号受EMI等影响。
[版权保护]
在图1的AV系统中,考虑为了版权保护,关于从同步装置120发送到信源装置110的SPDIF信号执行加密。例如,可以通过例如DTCP(数字传输内容保护)等来执行版权保护。在这种情况下,通过上述CDC功能,可以在信源装置110和同步装置120之间执行认证和密钥交换。
图22示出了认证和密钥交换处理的序列示例。在图22中,同步装置对应于图1的AV系统100中HDMI的信源装置110。进一步,在图22中,信源装置对应于图1的AV系统100中HDMI的同步装置120。
根据DTCP标准,认证和密钥交换处理被称为AKE(认证和密钥交换)处理。在这种情况下,在交换数字数据之前,将同步装置授权为可以合适地处理复制控制信息的装置,然后执行加密和用于加密和解码的密钥交换。信源装置加密数字数据,并且同步装置解码已加密的数字数据。因此,确保同步装置中数字内容的保护,并且抑制了由其他装置复制数字内容。
在认证的时候,从同步装置开始处理,以便不重做处理。首先,同步装置通过AKE状态命令1001检查信源装置的状态。作为检查的结果,如果从信源装置获得指示可以接收所述状态作为AKE状态响应2001的响应,则同步装置发布附着了随机数和证书的CHALLENGE(询问)子功能1002。通过数字传输许可管理者(DTLA)(其是DTCP管理组织)向每一个装置发布证书。信源装置授权来自同步装置的证书,并将结果作为响应2002返回到同步装置。然后,信源装置从信源装置侧执行相同过程(2003、1003、2004和1004)。
接下来,信源装置基于从同步装置接收到的随机数计算预定数值,并将所述数值发送到同步装置作为RESPONSE(响应)子功能2005。类似地,同步装置基于来自信源装置的随机数计算预定数值,并将所述数值发送到信源装置作为RESPONSE子功能1006。接收RESPONSE子功能2005或1006的装置执行认证。
信源装置发送交换密钥作为EXCHANGE_KEY子功能2007。如果同步装置通过CONTENT_KEY_REQ子功能2010请求用于计算内容密钥的种子(seed),则信源装置发送种子作为响应1010。因此,同步装置从交换密钥和种子计算内容密钥。内容的复制控制信息包括不准复制、复制一代、不再复制和自由复制四种,并且关于前三种,执行加密。提供三种内容密钥以对应于三种复制控制信息。
在SRM子功能1008和2008中,执行SRM(系统更新性能消息,SystemRenewability Message)的交换。SRM用以向已授权的装置发送所更新的消息,以便不授权除了已授权的装置之外的装置。接收SRM子功能的装置执行认证,并确认所发送的SRM是否正确。
在图22的认证和密钥交换处理的序列示例中,通过被称为全认证(FullAuthentication)的过程交换所有三种密钥。可替代地,通过被称为限制认证(Restricted Authentication)的简单过程来仅交换一种密钥。在限制认证的情况下,可以在全认证的基本上一半时间内执行认证。在图22的认证和密钥交换的序列示例中,通过DTCP执行版权保护,但可以应用除了DTCP之外的版权保护技术。例如,当HDCP(高带宽数字内容保护系统)用于SPDIF信号的加密时,可以通过使用由HDMI的DDC线授权并产生的内容密钥等来执行加密。
<2.第二实施例>
根据第二实施例的AV系统100A总体上具有与图1的AV系统100相同的配置。在AV系统100A中,与AV系统100的区别在于包括同步装置120的SPDIF发送电路125和信源装置110的SPDIF接收电路115的时钟系统。
[信源侧发送/接收电路、同步发送/接收电路等的配置示例]
图23示出了AV系统100A中信源装置110的信源侧发送/接收电路113、同步装置型号检测电路116、插拔连接检测电路117等的配置示例。在图23中,图12中的相应部分由相同的附图标记表示,并且将省略其详细描述。
在图23中,与图12的区别在于包括SPDIF接收电路115的时钟系统。也就是说,在图23中,代替图12中的开关436,提供了连接开关437和438。
将加法电路419的输出信号通过放大器420提供到SPDIF接收电路115,并且还通过连接开关437提供到时钟产生电路435。如上所述,当通过保留线和HPD线发送SPDIF信号作为同相信号时,加法电路419的输出信号变为SPDIF信号。在控制部件(CPU)(未示出)的控制之下连接/断开连接开关437。当将时钟信号CLK发送到同步装置120侧时,将连接开关437置入非连接状态,而当不将时钟信号CLK发送到同步装置120侧时,将连接开关437置入连接状态。
将由时钟产生电路435产生的时钟信号CLK作为操作时钟提供到SPDIF接收电路115,并且还通过连接开关438提供到LAN信号发送电路411的输入侧。在控制部件(CPU)(未示出)的控制之下连接/断开连接开关438。当将时钟信号CLK发送到同步装置120侧时,将连接开关438置入连接状态,而当不将时钟信号CLK发送到同步装置120侧时,将连接开关438置入非连接状态。
图24示出了AV系统100A中的同步装置120的同步侧发送/接收电路123、信源装置型号检测电路126、插拔连接发送电路127等的配置示例。在图24中,图13中的相应部分由相同的附图标记表示,并且将省略其详细描述。
在图24中,与图13的区别在于包括SPDIF发送电路125的时钟系统。也就是说,在图24中,代替图13中的连接开关453,提供了开关454。
将由减法电路446获得的接收到的信号SG419作为差分输出通过放大器448提供到以太网发送/接收电路124,并且还提供到开关454的固定端子b。当通过保留线和HPD线发送LAN信号(以太网信号)作为差分信号时,接收到的信号SG419变为LAN信号。同时,当通过保留线和HPD线发送时钟信号CLK作为差分信号时,接收到的信号SG419变为时钟信号CLK。
将由时钟产生电路452产生的时钟信号提供到开关454的固定端子a。将在开关454的可移动端子处获得的时钟信号作为操作时钟提供到SPDIF发送电路125。在控制部件(CPU)(未示出)的控制之下切换开关454。当使用从信源装置110侧发送的时钟信号CLK时,将开关454切换到端子b。同时,当使用由时钟产生电路452产生的时钟信号时,将开关454切换到端子a。
将描述图23和图24中所示的AV系统100A的操作。LAN通信操作、SPDIF信号传输操作、型号检测操作和插拔连接检测操作与图1、图12和图13中所示的AV系统100中相同,并且将省略其描述。这里,将描述包括同步装置120的SPDIF发送电路125和信源装置110的SPDIF接收电路115的时钟系统的操作。
SPDIF发送电路125使用由同步装置120中的时钟产生电路452产生的时钟或者从信源装置110发送的时钟信号CLK。
首先,将描述使用由时钟产生电路452产生的时钟信号的状态。在这种情况下,在同步装置120中,将开关454切换到端子a。因此,将由时钟产生电路452产生的时钟信号提供到SPDIF发送电路125。进一步,在信源装置110中,将连接开关438置入非连接状态,并且不将由时钟产生电路435产生的时钟信号CLK发送到同步装置120。
在这种情况下,在信源装置110中,将连接开关437置入连接状态,并且将接收到的SPDIF信号提供到时钟产生电路435。由于该原因,由时钟产生电路435产生的时钟信号被认为是以SPDIF信号作为基准信号、由PLL电路产生的,并且与SPDIF信号同步。因此,SPDIF接收电路115基于与SPDIF信号同步的时钟信号,对SPDIF信号执行数据提取、解码等,以获取数据,如音频数据等。
接下来,将描述使用从信源装置110发送的时钟信号CLK的状态。在信源装置110中,将连接开关438置入连接状态。在这种情况下,将连接开关437置入非连接状态,并且不将接收到的SPDIF信号提供到时钟产生电路435。由于该原因,将时钟产生电路435置入空转(free running)状态。将由时钟产生电路435产生的时钟信号CLK提供到LAN信号发送电路411的输入侧。从LAN信号发送电路411输出与时钟信号CLK对应的差分信号(正输出信号或负输出信号)。差分信号连接到节点P1和P2,并通过HDMI线缆130的一对线(保留线501和HPD线502)被发送到同步装置120。
在同步装置120中,开关454连接到端子b。在同步装置120中,LAN信号接收电路445的输入侧连接到节点P3和P4。由于该原因,LAN信号接收电路445的输出信号SG418,并且相应地,减法电路446的输出信号SG419变为从信源装置110发送的时钟信号CLK。通过开关454将时钟信号CLK提供到SPDIF发送电路125。
在信源装置110中,以从信源装置110发送的时钟信号CLK作为操作时钟,在同步装置120的SPDIF发送电路125中获得提供到SPDIF接收电路115的SPDIF信号。由于该原因,在信源装置110中,提供到SPDIF接收电路115的SPDIF信号与由时钟产生电路435产生的时钟信号CLK同步。因此,SPDIF接收电路115基于与SPDIF信号同步的时钟信号CLK关于SPDIF信号执行数据提取、解码等以获取音频数据。
如上所述,在图23和图24所示的AV系统100A中,信源装置110可以将时钟信号CLK作为差分信号通过包括保留线和HPD线的传输路径发送到同步装置120。同步装置120可以提取并使用通过包括保留线和HPD线的传输路径从信源装置110作为差分信号发送的时钟信号CLK。
如上所述,在同步装置120中,预先设置从信源装置110发送时钟信号CLK并使用的状态、或者使用由时钟产生电路452产生的时钟信号的状态。如上所述,通过在信源装置110和同步装置120之间关于时钟信号的CDC消息的交换来执行这种设置。例如,当信源装置110支持时钟信号的传输,并且同步装置120支持时钟信号的接收时,设置从信源装置110向同步装置120发送时钟信号CLK的状态。
通过包括保留线和HPD线的传输路径从信源装置110向同步装置120发送时钟信号作为差分信号。如上所述,还通过包括保留线和HPD线的传输路径在信源装置110与同步装置120之间发送LAN信号(以太网信号)作为差分信号。由于该原因,当执行在信源装置110与同步装置120之间的LAN信号(以太网信号)的通信时,不将时钟信号从信源装置110发送到同步装置120。因此,时钟信号将不影响LAN信号(以太网信号)的通信。
如上所述,这样配置图23和图24所示的AV系统100A,使得可以将时钟信号CLK从信源装置110发送到同步装置120。在这种情况下,将与从信源装置110发送的时钟信号同步的SPDIF信号从同步装置120发送到信源装置110。由于该原因,即使在SPDIF信号中存在时间轴波动(抖动),信源装置110也可以基于其时钟信号CLK从接收到的SPDIF信号中正确地提取数据。因此,提高了SPDIF信号的传输质量。结果,提高了信号传输质量。
这样配置图23和图24所示的AV系统100A,使得可以从信源装置100向同步装置120发送时钟信号CLK。在这种情况下,将与从信源装置110发送的时钟信号CLK同步的SPDIF信号从同步装置120发送到信源装置110。由于该原因,在信源装置110中,不是必须通过使用PLL电路再现与SPDIF信号同步的时钟信号,并且将没有由于PLL电路引起的抖动的影响。
这样配置图23和图24所示的AV系统100A,使得可以将时钟信号CLK从信源装置110发送到同步装置120。在这种情况下,将与从信源装置110发送的时钟信号CLK同步的SPDIF信号从同步装置120发送到信源装置110。由于该原因,在信源装置110中,不是必须通过使用PLL电路再现与SPDIF信号同步的时钟信号。因此,不会由PLL电路限制传输速率,并且可以以更高速率发送SPDIF信号。
在图23和图24的AV系统100A中,通过一对线(保留线501和HPD线502)将从信源装置110发送到同步装置120的时钟信号作为差分信号发送。因此,可以高质量地发送时钟信号CLK,并且甚至可以防止高频信号受EMI等影响。
<3.第三实施例>
[AV系统的配置示例]
图25示出了根据实施例的AV系统100B的配置示例。AV系统100B具有信源装置110B(如盘记录器等)和同步装置120B(如电视接收机等)。在AV系统100B中,信源装置110B和同步装置120B是eHDMI兼容装置。注意,eHDMI兼容装置意味着提供通信部件,所述通信部件通过使用包括组成HDMI线缆的保留线和HPD线的通信路径来执行通信。
这样配置图1所示的AV系统100,使得可以将SPDIF信号以单向从同步装置120发送到信源装置110。相比之下,这样配置图25所示的AV系统100B,使得可以以双向在信源装置110B和同步装置120B之间发送SPDIF信号。在图25中,图1的相应部分由相同的附图标记表示,并且将省略其详细描述。
信源装置110B和同步装置120B通过HDMI线缆130彼此连接。也就是说,信源装置110B具有HDMI端子111,并且同步装置120B具有HDMI端子121。HDMI线缆130的一端连接到信源装置110B的HDMI端子111,而HDMI线缆130的另一端连接到同步装置120B的HDMI端子121。
信源装置110B具有HDMI发送部件112、信源侧发送/接收电路113B、同步装置型号检测电路116和插拔连接检测电路117,它们连接到HDMI端子111。以太网发送/接收电路114和SPDIF发送/接收电路115B连接到信源侧发送/接收电路113B。
信源侧发送/接收电路113B在以太网发送/接收电路114与HDMI线缆130之间接口连接通过组成HDMI线缆130的保留线和HPD线发送的以太网信号。信源侧发送/接收电路113B还在SPDIF接收电路115B与HDMI线缆130之间接口连接通过组成HDMI线缆130的保留线和HPD线发送的SPDIF信号。将描述信源侧发送/接收电路113B的细节。
SPDIF发送/接收电路115B是用以发送/接收SPDIF信号的电路。SPDIF发送/接收电路115B包括基于SPDIF标准的发送部件和接收部件。信源装置110B的其他部分与图1的AV系统100中的信源装置110的那些相同。
同步装置120B具有HDMI接收部件122、同步侧发送/接收电路123B、信源装置型号检测电路126和插拔连接传送电路127,它们连接到HDMI端子121。以太网发送/接收电路124和SPDIF发送/接收电路125B连接到同步侧发送/接收电路123B。
同步侧发送/接收电路123B在以太网发送/接收电路124与HDMI线缆130之间接口连接通过组成HDMI线缆130的保留线和HPD线发送的以太网信号。同步侧发送/接收电路123B还在SPDIF发送/接收电路125B与HDMI线缆130之间接口连接通过组成HDMI线缆130的保留线和HPD线来发送的SPDIF信号。以下将描述同步侧发送/接收电路123B的细节。
SPDIF发送/接收电路125B是用以发送/接收SPDIF信号的电路。SPDIF发送/接收电路125B包括基于SPDIF标准的发送部件和接收部件。同步装置120B的其他部分与图1的AV系统100中的同步装置120的那些相同。
将描述图25中所示的AV系统100B的操作。通过基于HDMI的通信、经由HDMI线缆130将应该从信源装置110B发送到同步装置120B的视频和声音数据从信源装置110B的HDMI发送部件112发送到同步装置120B。同步装置120B的HDMI接收部件122通过基于HDMI的通信,接收经由HDMI线缆130从信源装置110发送的视频和声音数据。同步装置120B基于如以上那样获得的视频和声音数据执行图像显示和声音输出。
在信源装置110B的以太网发送/接收电路114和同步装置120B的以太网发送/接收电路124之间通过HDMI线缆130执行基于因特网协议(IP)的以太网信号的双向通信。
在信源装置11B的SPDIF发送/接收电路115B与同步装置120B的SPDIF发送/接收电路125B之间通过HDMI线缆130执行SPDIF信号的传输/接收。在SPDIF发送/接收电路115B和125B的发送部件中,处理诸如音频数据等的数据,并将其作为SPDIF信号发送。在SPDIF发送/接收电路115B和125B的接收部件中,关于接收到的SPDIF信号执行数据提取、解码等以获取数据,如音频数据等。
[信源侧发送/接收电路、同步侧发送/接收电路等的配置示例]
图26示出了信源装置110B的信源侧发送/接收电路113B、同步装置型号检测电路116、插拔连接检测电路117等的配置示例。在图26中,图12中的相应部分由相同的附图标记表示,并且将省略其详细描述。在图26中,与图12的区别在于与SPDIF发送/接收电路115B和信源侧发送/接收电路113B中的SPDIF信号的传输有关的部分。
AC耦合电容器413和端接电阻器412的节点P1连接到加法电路471的输出侧,并且还连接到LAN信号接收电路415的正输入侧。AC耦合电容器414和端接电阻器412的节点P2连接到加法电路472的输出侧,并且还连接到LAN信号接收电路415的负输入侧。
加法电路471的一个输入侧连接到LAN信号发送电路411的正输出侧,并且将从SPDIF发送/接收电路115B输出的SPDIF信号通过放大器473提供到加法电路471的另一输入侧。加法电路472的一个输入侧连接到LAN信号发送电路411的负输出侧,并且将从SPDIF发送电路115B输出的SPDIF信号通过放大器473提供到加法电路472的另一输入侧。
AC耦合电容器413和端接电阻器412的节点P1连接到加法电路419的一个输入端子。AC耦合电容器414和端接电阻器412的节点P2连接到加法电路419的另一个输入端子。将加法电路419的输出信号输入到减法电路474的正侧端子。将放大器473的输出信号提供到减法电路474的负侧端子。
当通过保留线和HPD线从同步装置120B发送SPDIF信号作为同相信号时,减法电路474的输出信号变为SPDIF信号。将减法电路474的输出信号提供到SPDIF发送/接收电路115B,并且还通过放大器420提供到时钟产生电路435。
将由减法电路416获得的接收到的信号SG413作为差分输出通过放大器418提供到以太网发送/接收电路114,并且还提供到开关475的固定端子b。当通过保留线和HPD线发送LAN信号(以太网信号)作为差分信号时,接收到的信号SG413变为LAN信号。当通过保留线和HPD线发送时钟信号作为差分信号时,接收到的信号SG413变为时钟信号。
信源侧发送/接收电路113B的其他部分与图12所示的信源装置110的信源侧发送/接收电路113的那些相同。
将由时钟产生电路435产生的时钟信号提供到开关475的固定端子a。将在开关475的可移动端子处获得的时钟信号提供到SPDIF发送/接收电路115B作为接收部件的操作时钟。
在控制部件(CPU)(未示出)的控制之下切换开关475。当使用从同步装置120B发送的时钟信号作为接收部件的操作时钟时,将开关475切换到端子b。同时,当使用由时钟产生电路435产生的时钟信号作为接收部件的操作时钟时,将开关475切换到端子a。
将从时钟产生电路435输出的时钟信号提供到SPDIF发送/接收电路115B作为发送部件的操作时钟。由于该原因,从SPDIF传输/接收电路115B输出的SPDIF信号与从时钟产生电路435输出的时钟信号同步。将从时钟产生电路435输出的时钟信号通过连接开关476提供到LAN信号发送电路411的输入侧。在控制部件(CPU)(未示出)的控制之下连接/断开连接开关476。当将时钟信号发送到同步装置120B侧时,将连接开关453置入连接状态,而当不将时钟信号发送到同步装置120B侧时,将连接开关453置入非连接状态。
图27示出了同步装置120B的同步侧发送/接收电路120B、同步装置型号检测电路126、插拔连接传送电路127等的配置示例。在图27中,图13中的相应部分由相同的附图标记表示,并且将省略其详细描述。在图27中,与图13的区别在于与在SPDIF发送/接收电路125B和同步侧发送/接收电路123B中的SPDIF信号的接收有关的部分。
AC耦合电容器443和端接电阻器442的节点P3连接到加法电路449的输出侧,并且还连接到LAN信号接收电路445的正输入侧。AC耦合电容器444和端接电阻器442的节点P4连接到加法电路450的输出侧,并且还连接到LAN信号接收电路445的负输入侧。
加法电路449的一个输入侧连接到LAN信号发送电路441的正输出侧,并且将从SPDIF发送/接收电路125B输出的SPDIF信号通过放大器451提供到加法电路449的另一输入侧。加法电路450的一个输入侧连接到LAN信号发送电路441的负输出侧,并且将从SPDIF发送电路125B输出的SPDIF信号通过放大器451提供到加法电路450的另一输入侧。
AC耦合电容器443和端接电阻器442的节点P3连接到加法电路481的一个输入端子。AC耦合电容器444和端接电阻器442的节点P4连接到加法电路481的另一个输入端子。将加法电路481的输出信号输入到减法电路482的正侧端子。将放大器451的输出信号提供到减法电路482的负侧端子。
当通过保留线和HPD线从信源装置110B发送SPDIF信号作为同相信号时,减法电路482的输出信号变为SPDIF信号。将减法电路482的输出信号提供到SPDIF发送/接收电路125B,并且还通过放大器483提供到时钟产生电路452。
将由减法电路446获得的接收到的信号SG419作为差分输出通过放大器448提供到以太网发送/接收电路124,并且还提供到开关484的固定端子b。当通过保留线和HPD线发送LAN信号(以太网信号)作为差分信号时,接收到的信号SG419变为LAN信号。当通过保留线和HPD线发送时钟信号作为差分信号时,接收到的信号SG419变为时钟信号。
同步侧发送/接收电路123B的其他部分与图13所示的同步装置120的同步侧发送/接收电路123的那些相同。
将由时钟产生电路452产生的时钟信号提供到开关484的固定端子a。将在开关484的可移动端子处获得的时钟信号提供到SPDIF发送/接收电路125B作为接收部件的操作时钟。
在控制部件(CPU)(未示出)的控制之下切换开关484。当使用从信源装置110B侧发送的时钟信号作为接收部件的操作时钟时,将开关484切换到端子b。同时,当使用由时钟产生电路452产生的时钟信号作为接收部件的操作时钟时,将开关484切换到端子a。
将从时钟产生电路452输出的时钟信号提供到SPDIF发送/接收电路125B作为发送部件的操作时钟。由于该原因,从SPDIF传输/接收电路125B输出的SPDIF信号与从时钟产生电路452输出的时钟信号同步。将从时钟产生电路452输出的时钟信号通过连接开关485提供到LAN信号发送电路441的输入侧。在控制部件(CPU)(未示出)的控制之下连接/断开连接开关485。当将时钟信号发送到信源装置110B侧时,将连接开关485置入连接状态,而当不将时钟信号发送到信源装置110B侧时,将连接开关485置入非连接状态。
[AV系统的操作]
将描述图26和图27所示的AV系统100B的操作。LAN通信操作、型号检测操作和插拔连接检测操作与图12和图13所示的AV系统100的那些相同,并且将省略其描述。
[SPDIF信号的传输操作]
将描述图26和图27的配置中SPDIF信号的传输操作。在同步装置120B中,将从SPDIF发送/接收电路125B输出的SPDIF信号通过放大器451以及加法电路449和450提供到节点P3和P4。当这发生时,通过HDMI线缆130的一对线(保留线501和HPD线502)将SPDIF信号作为同相信号发送到信源装置110B。
在信源装置110B中,将从SPDIF发送/接收电路115B输出的SPDIF信号通过放大器473以及加法电路471和472提供到节点P1和P2。当这发生时,通过HDMI线缆130的一对线(保留线501和HPD线502)将SPDIF信号作为同相信号发送到同步装置120B。
在信源装置110B中,节点P1和P2连接到加法电路419的输入侧。由于该原因,获得从SPDIF发送/接收电路115B发送到同步装置120B的SPDIF信号与从同步装置120B发送的SPDIF信号的相加信号作为加法电路419的输出信号。在减法电路474中,从加法电路419的输出信号中减去放大器473的输出信号(传输SPDIF信号)。因此,减法电路473的输出信号变为从同步装置120B发送的SPDIF信号。通过放大器420将SPDIF信号提供到SPDIF发送/接收电路115B。
在同步装置120B中,节点P3和P4连接到加法电路481的输入侧。由于该原因,获得从SPDIF发送/接收电路125B发送到信源装置110B的SPDIF信号与从信源装置110B发送的SPDIF信号的相加信号作为加法电路481的输出信号。在减法电路482中,从加法电路481的输出信号中减去放大器451的输出信号(传输SPDIF信号)。由于该原因,减法电路482的输出信号变为从信源装置110B发送的SPDIF信号。将SPDIF信号提供到放大器483的SPDIF发送/接收电路125B。
如上所述,在信源装置110B的SPDIF发送/接收电路115B与同步装置120B的SPDIF发送/接收电路125B之间的SPDIF信号的双向传输是可能的。
[时钟信号]
信源装置110B的SPDIF发送/接收电路115B基于与SPDIF信号对应的时钟信号,关于接收到的SPDIF信号执行数据提取、解码等以获取数据,如音频数据等。SPDIF发送/接收电路115B使用由信源装置110B中的时钟产生电路435产生的时钟信号或者从同步装置120B发送的时钟信号作为接收部件的操作时钟。
首先,将描述使用由时钟产生电路435产生的时钟信号的状态。在这种情况下,在同步装置120B中,将连接开关485置入非连接状态,并且不将由时钟产生电路452产生的时钟信号CLK发送到信源装置110B。在这种情况下,在信源装置110B中,将开关436切换到端子a。因此,将由时钟产生电路435产生的时钟信号提供到SPDIF接收电路115作为接收部件的操作时钟。
由时钟产生电路435产生的时钟信号被认为是以接收到的SPDIF信号作为基准信号由PLL电路产生的,并且与SPDIF信号同步。因此,SPDIF发送/接收电路115B的接收部件基于与SPDIF信号同步的时钟信号CLK,关于SPDIF信号执行数据提取、解码等以获取数据,如音频数据等。
接下来,将描述使用从同步装置120B发送的时钟信号的状态。在同步装置120B中,将连接开关485置入连接状态。将由时钟产生电路452产生的时钟信号提供到LAN信号发送电路441的输入侧。从LAN信号发送电路441输出与时钟信号对应的差分信号(正输出信号或负输出信号)。将差分信号提供到节点P3和P4,并通过HDMI线缆130的一对线(保留线501和HPD线502)发送到信源装置110B。
在信源装置110B中,将开关475切换到端子b。然后,在信源装置110B中,LAN信号接收电路415的输入侧连接到节点P1和P2。由于该原因,LAN信号接收电路415的输出信号SG412,并且相应地,减法电路416的输出信号SG413变为从同步装置120B发送的时钟信号CLK。将时钟信号CLK通过开关475提供到SPDIF发送/接收电路115B作为接收部件的操作时钟。
以由时钟产生电路452产生的时钟信号CLK作为操作时钟,在同步装置120B的SPDIF发送/接收电路125B中获得提供到SPDIF发送/接收电路115B的SPDIF信号。由于该原因,在信源装置110B中,从同步装置120B发送的、且提供到SPDIF发送/接收电路115B的时钟信号CLK与提供到SPDIF发送/接收电路115B的接收到的SPDIF信号同步。因此,SPDIF发送/接收电路115B基于与SPDIF信号同步的时钟信号,关于SPDIF信号执行数据提取、解码等以获取数据,如音频数据等。
在将注意力集中在信源装置110B的SPDIF发送/接收电路115B的接收部件的操作时钟上的情况下,已经进行了以上描述。尽管将省略详细描述,但可以将同样的内容应用于同步装置120B的SPDIF发送/接收电路125B的接收部件的操作时钟。也就是说,使用由同步装置120B中的时钟产生电路452产生的时钟信号或从信源装置110B发送的时钟信号作为接收部件的操作时钟。
如上所述,这样配置同步装置120B,使得可以通过包括保留线和HPD线的传输路径将时钟信号作为差分信号发送到信源装置110B。同时,这样配置信源装置110B,使得可以提取并使用通过包括保留线和HPD线的传输路径、从同步装置120B作为差分信号发送的时钟信号。
如上所述,在信源装置110B中,预先设置从同步装置120B发送时钟信号并使用的状态、或使用由信源装置110B的时钟产生电路435产生的时钟信号的状态。如上所述,通过在信源装置110B和同步装置120B之间关于控制信号的CDC消息的交换来执行该设置。例如,当同步装置120B支持时钟信号的传输时,并且当信源装置110B支持时钟信号的接收时,设置从同步装置120B向信源装置110B发送时钟信号的状态。
如上所述,这样配置信源装置110B,使得通过包括保留线和HPD线的传输路径可以将时钟信号作为差分信号发送到同步装置120B。同时,这样配置同步装置120B,使得可以提取并使用通过包括保留线和HPD线的传输路径从信源装置110B作为差分信号发送的时钟信号。
如上所述,在同步装置120B中,预先设置从信源装置110B发送时钟信号并使用的状态、或使用由时钟产生电路452产生的时钟信号的状态。通过在信源装置110B和同步装置120B之间关于控制信号的CDC消息的交换来执行该处理。例如,当信源装置110B支持时钟信号的传输时,并且当同步装置120B支持时钟信号的接收时,设置从信源装置110B向同步装置120B发送时钟信号的状态。
通过包括保留线和HPD线的传输路径发送时钟信号作为差分信号。如上所述,还通过包括保留线和HPD线的传输路径发送信源装置110B与同步装置120B之间的LAN信号(以太网信号)作为差分信号。由于该原因,当在信源装置110B与同步装置120B之间执行LAN信号(以太网信号)的通信时不发送时钟信号。因此,时钟信号将对LAN信号(以太网信号)的通信没有影响。
如上所述,这样配置图26和图27的AV系统100B,使得与SPDIF信号一起,从SPDIF信号的传输侧向接收侧发送与SPDIF信号同步的时钟信号。在这种情况下,在接收侧SPDIF发送/接收电路中,即使在SPDIF信号中存在时间轴波动(抖动),基于从传输侧发送的时钟信号也可以正确地从SPDIF信号中提取数据。因此,提高了SPDIF信号的传输质量。
这样配置图26和图27所示的AV系统100B,使得可以与SPDIF信号一起,从SPDIF信号的传输侧向接收侧发送与SPDIF信号同步的时钟信号。在这种情况下,在接收侧,不是必须通过使用PLL电路再现与SPDIF信号同步的时钟信号,并且将没有由于PLL电路引起的抖动的影响。
这样配置图26和图27所示的AV系统100B,使得可以与SPDIF信号一起,从SPDIF信号的传输侧向接收侧发送与SPDIF信号同步的时钟信号。在这种情况下,在接收侧,不是必须通过使用PLL电路再现与SPDIF信号同步的时钟信号。因此,不会由PLL电路限制传输速率,并且可以以更高的速率发送SPDIF信号。
在图26和图27的AV系统100B中,通过一对线(保留线501和HPD线502)发送从SPDIF信号的传输侧向接收侧发送的时钟信号作为差分信号。因此,可以高质量地发送时钟信号CLK,并且甚至可以防止高频信号受EMI等影响。
如上所述,如果SPDIF信号的相互传输是可能的,则当通过DTCP等执行版权保护时,可以通过使用SPDIF信号的相互传输,在信源装置110B和同步装置120B之间执行认证和密钥交换处理(见图22)。在这种情况下,例如,可以使用图11D所示的用户数据的用户信息X到Z,因此可以执行用于版权保护的认证、密钥交换等。
在基于SPDIF标准的信道状态格式中,如图10所示,可以使用第五字节的第0位作为指示双向通信是否可能的双向通信位。也就是说,在来自同步装置120B的SPDIF信号的信道状态中,当第五字节的第0位是“1”时,它意味着信源装置110B可以向同步装置120B发送SPDIF信号。
当从同步装置120B接收到的SPDIF信号的信道状态中的双向通信位是“1”时,信源装置110B响应于该位而发送SPDIF信号。因此,HDMI线缆130中的双向通信的序列开始。
在来自同步装置120B的SPDIF信号的信道状态中,当第五字节的第0位是“0”时,它意味着信源装置110B不可以向同步装置120B发送SPDIF信号。
<4.修改>
在图26和图27的AV系统100B中,已经描述了与SPDIF信号一起,从SPDIF信号的传输侧向接收侧发送与SPDIF信号同步的时钟信号的示例。然而,与图26和图27的AV系统100B类似,当SPDIF信号的双向通信可能时,SPDIF信号的传输侧可以通过来自接收侧的时钟信号执行传输操作,与图23和图24的AV系统100A类似。
可以考虑向信源侧输入模拟声音数据,并且数字地将其发送到同步侧用于再现的情况。在这种情况下,从同步侧向信源侧发送时钟,并且信源侧通过使用时钟信号将模拟声音数据转换为数字数据,并将数字数据发送到同步侧。当这发生时,同步侧可以通过信源侧的时钟同步A/D转换将数字数据转换为模拟信号。因此,可以高质量地将输入到信源侧的模拟声音信号发送到同步侧用于再现。
尽管在前述实施例中,已经在假定使用基于HDMI标准的接口作为连接各个装置的传输路径的情况下进行了描述,但是本发明也可以应用于其他类似的传输标准。
本发明可以应用于信源装置和同步装置通过HDMI线缆等彼此连接的AV系统。
本申请包含与在2008年9月26日在日本专利局提交的日本优先权专利申请JP 2008-249231中公开的主题有关的主题,将其全部内容通过引用的方式合并在此。
本领域的技术人员应该理解,根据设计要求和其他因素可以出现各种修改、组合、部分组合和变更,只要它们落在所附权利要求书及其等价物的范围内即可。

Claims (12)

1.一种接口电路,包括:
第一发送部件,其通过传输路径将第一信号作为同相信号发送到外部装置;以及
第二发送部件,其通过所述传输路径将与由所述第一发送部件发送的所述第一信号同步的时钟信号作为差分信号发送到所述外部装置,
发送/接收部件,其通过所述传输路径将第二信号作为差分信号发送到所述外部装置,并处理通过所述传输路径从所述外部装置接收到的差分信号,以便接收所述第二信号,
其中,当所述发送/接收部件发送或接收所述第二信号时,所述第二发送部件不发送所述时钟信号。
2.根据权利要求1所述的接口电路,
其中,所述传输路径具有组成HDMI线缆的一对线,并且所述一对线中的至少之一具有通过直流偏置电位来通知所述外部装置的连接状态的功能。
3.根据权利要求1所述的接口电路,进一步包括:
第一接收部件,其处理通过所述传输路径从所述外部装置接收到的同相信号,以便接收所述第一信号;以及
第二接收部件,其处理通过所述传输路径从所述外部装置接收到的差分信号,以便接收与由所述第一接收部件接收到的所述第一信号同步的所述时钟信号。
4.一种接口电路,包括:
第一接收部件,其处理通过传输路径从外部装置接收到的同相信号,以便接收第一信号;以及
第二接收部件,其处理通过所述传输路径从所述外部装置接收到的差分信号,以便接收与由所述第一接收部件接收到的所述第一信号同步的时钟信号,
发送/接收部件,其通过所述传输路径将第二信号作为差分信号发送到所述外部装置,并处理通过所述传输路径从所述外部装置接收到的差分信号,以便接收所述第二信号,
其中,当所述发送/接收部件发送或接收所述第二信号时,所述第二接收部件不接收所述时钟信号。
5.根据权利要求4所述的接口电路,
其中所述传输路径具有组成HDMI线缆的一对线,并且所述一对线中的至少之一具有通过直流偏置电位来通知所述外部装置的连接状态的功能。
6.一种接口电路,包括:
第一接收部件,其处理通过传输路径从外部装置接收到的差分信号,以便接收时钟信号;以及
第一发送部件,其通过所述传输路径将与由所述第一接收部件接收到的所述时钟信号同步的第一信号作为同相信号发送到所述外部装置,
发送/接收部件,其通过所述传输路径将第二信号作为差分信号发送到所述外部装置,并处理通过所述传输路径从所述外部装置接收到的差分信号,以便接收所述第二信号,
其中,当所述发送/接收部件发送或接收所述第二信号时,所述第一接收部件不接收所述时钟信号。
7.根据权利要求6所述的接口电路,
其中,所述传输路径具有组成HDMI线缆的一对线,并且所述一对线中的至少之一具有通过直流偏置电位来通知所述外部装置的连接状态的功能。
8.根据权利要求6所述的接口电路,进一步包括:
第二接收部件,其处理通过所述传输路径从所述外部装置接收到的同相信号,以便接收所述第一信号;以及
第二发送部件,其通过所述传输路径将与由所述第一接收部件接收到的所述第一信号同步的时钟信号作为差分信号发送到所述外部装置。
9.一种接口电路,包括:
发送部件,其通过传输路径将时钟信号作为差分信号发送到外部装置;以及
接收部件,其处理通过所述传输路径从所述外部装置接收到的同相信号,以便接收与要从所述发送部件发送的时钟信号同步的第一信号,
发送/接收部件,其通过所述传输路径将第二信号作为差分信号发送到所述外部装置,并处理通过所述传输路径从所述外部装置接收到的差分信号,以便接收所述第二信号,
其中,当所述发送/接收部件发送或接收所述第二信号时,所述发送部件不发送所述时钟信号。
10.根据权利要求9所述的接口电路,其中所述传输路径具有组成HDMI线缆的一对线,并且所述一对线中的至少之一具有通过直流偏置电位来通知所述外部装置的连接状态的功能。
11.一种视频设备,包括:
视频通信部件,其通过多个信道、经由传输路径从外部装置接收视频信号作为差分信号,或者通过多个信道、经由所述传输路径向所述外部装置发送视频信号作为差分信号;以及
接口电路,其连接到所述传输路径,
其中所述接口电路包括
发送部件,其通过所述传输路径将第一信号作为同相信号发送到所述外部装置,以及
时钟通信部件,其通过所述传输路径将与要由所述发送部件发送的所述第一信号同步的时钟信号作为差分信号发送到所述外部装置,或处理通过所述传输路径从所述外部装置接收到的差分信号,以便接收与要由所述发送部件发送的所述第一信号同步的时钟信号,
发送/接收部件,其通过所述传输路径将第二信号作为差分信号发送到所述外部装置,并处理通过所述传输路径从所述外部装置接收到的差分信号,以便接收所述第二信号,
其中,当所述发送/接收部件发送或接收所述第二信号时,所述时钟通信部件不发送或接收所述时钟信号。
12.一种视频设备,包括:
视频通信部件,其通过多个信道、经由传输路径从外部装置接收视频信号作为差分信号,或者通过多个信道、经由所述传输路径向所述外部装置发送视频信号作为差分信号;以及
接口电路,其连接到所述传输路径,
其中所述接口电路包括
接收部件,其处理通过所述传输路径从所述外部装置接收到的同相信号,以便接收第一信号,以及
时钟通信部件,其处理通过所述传输路径从所述外部装置接收到的差分信号,以便接收与要由所述接收部件接收到的所述第一信号同步的时钟信号,或通过所述传输路径将与要由所述接收部件接收到的所述第一信号同步的时钟信号作为差分信号发送到所述外部装置,
发送/接收部件,其通过所述传输路径将第二信号作为差分信号发送到所述外部装置,并处理通过所述传输路径从所述外部装置接收到的差分信号,以便接收所述第二信号,
其中,当所述发送/接收部件发送或接收所述第二信号时,所述时钟通信部件不发送或接收所述时钟信号。
CN2009101780480A 2008-09-26 2009-09-25 接口电路和视频设备 Expired - Fee Related CN101686360B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008249231A JP4645717B2 (ja) 2008-09-26 2008-09-26 インタフェース回路および映像装置
JP249231/08 2008-09-26

Publications (2)

Publication Number Publication Date
CN101686360A CN101686360A (zh) 2010-03-31
CN101686360B true CN101686360B (zh) 2012-07-04

Family

ID=41388666

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009101780480A Expired - Fee Related CN101686360B (zh) 2008-09-26 2009-09-25 接口电路和视频设备

Country Status (4)

Country Link
US (1) US8230118B2 (zh)
EP (1) EP2169658A3 (zh)
JP (1) JP4645717B2 (zh)
CN (1) CN101686360B (zh)

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103428003B (zh) 2008-12-11 2017-03-01 美国莱迪思半导体公司 视频及音频数字互动接口的电力传输系统
WO2011088153A2 (en) * 2010-01-12 2011-07-21 Synerchip Usa Corp. Video management and control in home multimedia network
US9234930B2 (en) 2010-02-10 2016-01-12 Lattice Semiconductor Corporation Determination of physical connectivity status of devices based on electrical measurement
JP2012151725A (ja) * 2011-01-20 2012-08-09 Funai Electric Co Ltd シンク機器
EP2533022A1 (de) * 2011-06-10 2012-12-12 Hexagon Technology Center GmbH Hochpräzise synchronisierte Messwerterfassung
JP2013031087A (ja) * 2011-07-29 2013-02-07 D & M Holdings Inc コンテンツデータ伝送システム及びコンテンツデータ伝送方法
JP2013085224A (ja) 2011-07-29 2013-05-09 D & M Holdings Inc コンテンツデータ伝送システム及びコンテンツデータ伝送方法
TW201310334A (zh) * 2011-08-30 2013-03-01 Askey Technology Jiangsu Ltd 單線雙向傳輸的觸控顯示方法與系統
JP5978574B2 (ja) * 2011-09-12 2016-08-24 ソニー株式会社 送信装置、送信方法、受信装置、受信方法および送受信システム
JP5857588B2 (ja) * 2011-09-28 2016-02-10 ソニー株式会社 送信装置、送信方法、受信装置、受信方法および送受信システム
US10649948B2 (en) * 2011-10-05 2020-05-12 Analog Devices, Inc. Two-wire communication systems and applications
WO2013052886A2 (en) 2011-10-05 2013-04-11 Analog Devices, Inc. Two-wire communication system for high-speed data and power distribution
JP6031745B2 (ja) * 2011-10-17 2016-11-24 ソニー株式会社 送信装置、送信方法および受信装置
EP2665055A1 (en) 2012-05-16 2013-11-20 Nxp B.V. Protection circuit for HDMI interface
JP5323238B1 (ja) * 2012-05-18 2013-10-23 株式会社東芝 信号送信装置及び信号送信方法
US9946680B2 (en) 2012-10-05 2018-04-17 Analog Devices, Inc. Peripheral device diagnostics and control over a two-wire communication bus
US9772665B2 (en) 2012-10-05 2017-09-26 Analog Devices, Inc. Power switching in a two-wire conductor system
US9337997B2 (en) 2013-03-07 2016-05-10 Qualcomm Incorporated Transcoding method for multi-wire signaling that embeds clock information in transition of signal state
US9374216B2 (en) 2013-03-20 2016-06-21 Qualcomm Incorporated Multi-wire open-drain link with data symbol transition based clocking
US9203599B2 (en) 2014-04-10 2015-12-01 Qualcomm Incorporated Multi-lane N-factorial (N!) and other multi-wire communication systems
US9735948B2 (en) * 2013-10-03 2017-08-15 Qualcomm Incorporated Multi-lane N-factorial (N!) and other multi-wire communication systems
US9755818B2 (en) 2013-10-03 2017-09-05 Qualcomm Incorporated Method to enhance MIPI D-PHY link rate with minimal PHY changes and no protocol changes
WO2015133249A1 (ja) * 2014-03-03 2015-09-11 ソニー株式会社 送信装置、送信方法、受信装置および受信方法
JP6536573B2 (ja) 2014-04-22 2019-07-03 ソニー株式会社 符号化装置、符号化方法、送信装置、送信方法、受信装置、受信方法およびプログラム
WO2015174108A1 (ja) * 2014-05-15 2015-11-19 ソニー株式会社 通信装置及び通信方法、並びにコンピューター・プログラム
US10218488B2 (en) * 2014-06-12 2019-02-26 Sony Corporation Interface circuit and information processing system
WO2016052187A1 (ja) * 2014-09-29 2016-04-07 ソニー株式会社 送信装置、送信方法、受信装置および受信方法
US9628855B2 (en) * 2014-10-08 2017-04-18 Lattice Semiconductor Corporation Secure internal control for encrypting video data
DE112015005519B4 (de) * 2014-12-09 2021-07-22 Lattice Semiconductor Corporation Digitale-Inhalte-Schutz mittels Audio-Hin-und-Rück- Datenverbindung
CN106257435A (zh) * 2015-06-17 2016-12-28 深圳市创成微电子有限公司 一种spdif异步接收频率匹配解决方法
JP6299692B2 (ja) 2015-07-17 2018-03-28 株式会社デンソー 通信システム
US9935839B2 (en) * 2016-03-03 2018-04-03 Parade Technologies, Ltd. Display data channel snooping scheme for retimers
CN106093542B (zh) * 2016-06-07 2019-09-17 深圳市航盛电子股份有限公司 一种tmds信号断电检测电路及方法
EP3482569A4 (en) * 2016-07-05 2020-01-15 Vishare Technology Limited CONTINUOUS VIDEO BROADCASTING METHODS AND SYSTEMS
KR20180024616A (ko) * 2016-08-30 2018-03-08 삼성전자주식회사 디스플레이 장치 및 디스플레이 장치의 캘리브레이션 수행 방법
CN107197365A (zh) * 2017-07-28 2017-09-22 龙迅半导体(合肥)股份有限公司 一种信号传输的方法及系统
CN107483851A (zh) * 2017-09-19 2017-12-15 龙迅半导体(合肥)股份有限公司 一种信号分配方法及系统
CN110609798B (zh) * 2018-06-15 2021-05-25 瑞昱半导体股份有限公司 传输接口通信方法以及连接接口
CN109615423B (zh) 2018-11-29 2020-06-16 阿里巴巴集团控股有限公司 业务的处理方法及装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020056081A1 (en) 1999-12-02 2002-05-09 Qualcomm Incorporated Apparatus and method for decoding digital image and audio signals
IL149949A0 (en) 1999-12-02 2002-11-10 Qualcomm Inc Apparatus and method for decoding digital image and audio signals
JP2002204272A (ja) * 2000-12-28 2002-07-19 Matsushita Electric Ind Co Ltd 信号伝送装置および信号伝送システム
US6996632B2 (en) * 2001-06-19 2006-02-07 Intel Corporation Multiphase encoded protocol and synchronization of buses
US7502411B2 (en) * 2004-03-05 2009-03-10 Silicon Image, Inc. Method and circuit for adaptive equalization of multiple signals in response to a control signal generated from one of the equalized signals
JP4575324B2 (ja) 2006-03-29 2010-11-04 株式会社東芝 Av装置及びその制御方法
JP4844230B2 (ja) * 2006-05-16 2011-12-28 ソニー株式会社 通信システム、送信装置及び受信装置、通信方法、並びにプログラム
JP2008249231A (ja) 2007-03-30 2008-10-16 Yanmar Co Ltd 空調装置
JP4752865B2 (ja) * 2008-05-12 2011-08-17 ソニー株式会社 インターフェース回路

Also Published As

Publication number Publication date
CN101686360A (zh) 2010-03-31
JP4645717B2 (ja) 2011-03-09
JP2010081434A (ja) 2010-04-08
US20100085482A1 (en) 2010-04-08
US8230118B2 (en) 2012-07-24
EP2169658A3 (en) 2010-07-14
EP2169658A2 (en) 2010-03-31

Similar Documents

Publication Publication Date Title
CN101686360B (zh) 接口电路和视频设备
EP2362643B1 (en) Content reproduction system, content receiving apparatus, sound reproduction apparatus, content reproduction method and program
US9667369B2 (en) Interface circuit for transmitting and receiving digital signals between devices
JP5573361B2 (ja) 送信装置、受信装置、送信方法、受信方法、及び送受信装置
US10593337B2 (en) Transmission apparatus, transmission method, reception apparatus, and reception method
US10986070B2 (en) Transmission apparatus, transmission method, reception apparatus, and reception method
JP2009047698A (ja) シリアル・データ・コミュニケーションのチャネル間スキュー測定方法及び装置
US20210242879A1 (en) Transmission apparatus, transmission method, reception apparatus, and reception method
JP6973403B2 (ja) 送信装置、送信方法、受信装置および受信方法
WO2016052185A1 (ja) 送信装置、送信方法、受信装置および受信方法
CN109792558B (zh) 传送装置、传送方法、接收装置、以及接收方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120704

Termination date: 20210925

CF01 Termination of patent right due to non-payment of annual fee