CN101556461B - 电源电路 - Google Patents
电源电路 Download PDFInfo
- Publication number
- CN101556461B CN101556461B CN2008100665743A CN200810066574A CN101556461B CN 101556461 B CN101556461 B CN 101556461B CN 2008100665743 A CN2008100665743 A CN 2008100665743A CN 200810066574 A CN200810066574 A CN 200810066574A CN 101556461 B CN101556461 B CN 101556461B
- Authority
- CN
- China
- Prior art keywords
- circuit
- output terminal
- microprocessor
- switch element
- input end
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Landscapes
- Dc-Dc Converters (AREA)
Abstract
本发明涉及一种电源电路。该电源电路包括一输出电压控制电路、一待机控制电路、一待机侦测电路和一微处理器。该输出电压控制电路和该待机控制电路分别接收一直流电压。该待机侦测电路侦测负载的工作状态,当负载将要进入工作状态时,该待机侦测电路发送控制信号至该待机控制电路,该待机控制电路控制该输出电压控制电路向该负载和该微处理器供电。当该负载将要进入停止工作状态时,该待机侦测电路发送控制信号至该微处理器,该微处理器控制该输出电压控制电路停止向该负载和该微处理器供电,该电源电路进入待机状态。该电源电路进入待机状态后,该微处理器停止工作,该电源电路的待机效率提高。
Description
技术领域
本发明涉及一种电源电路。
背景技术
随着电子产品使用的日益广泛,低能耗的电子产品逐渐受到青睐。通常,电子产品在使用间歇时,为了达到省电的目的,其电源电路处于待机状态。此时,该电源电路的微处理器发送控制信号,从而使该电源电路停止向该电子产品的用电单元供电。该电源电路仅提供一电压于该微处理器使该微处理器处于工作状态。当该电源电路将要由待机状态进入正常使用状态时,该微处理器发送控制信号,使该电源电路向该用电单元供电,从而使该电子产品正常工作。
当该电源电路处于待机状态时,其输出功率很小(通常小于1W)。此时,该电源电路仍需提供电压于该微处理器使该微处理器正常工作,降低了该电源电路的待机效率。
发明内容
为了解决现有技术中电源电路待机效率低的问题,本发明提供一种能够提高待机效率的电源电路。
一种电源电路,其包括一输出电压控制电路、一待机控制电路、一待机侦测电路和一微处理器。该输出电压控制电路包括一第一开关单元和一第二开关单元。该待机控制电路包括一触发器和一第三开关单元。该触发器包括一第一输入端、一第二输入端、一第三输入端和一输出端。该待机侦测电路包括一输入端和二输出端,用于侦测负载的工作状态。该微处理器包括一第一、第二输入端和一第一、第二输出端。该第一、第二和第三开关单元均包括一输入端、一输出端和一控制端。该第二、第三开关单元的输入端及该触发器的第三输入端分别接收一直流电压。该第一开关单元的输入端接地,其输出端连接该第二开关单元的控制端,其控制端连接该第三开关单元的输出端。该第二开关单元的输出端分别连接该负载和该微处理器的第一输入端。该待机侦测电路的输入端连接该负载,该待机侦测电路的两个输出端分别连接该微处理器的第二输入端和该触发器的第二输入端。该触发器的输出端分别连接该第三开关单元的控制端和该微处理器的第二输出端。当该待机侦测电路侦测到该负载由停止工作状态进入正常工作状态时,该待机侦测电路发送控制信号至该待机控制电路的触发器,该触发器产生一电压信号使该第三开关单元导通,该直流电压经由该第三开关单元加载至该第一开关单元,该第一、第二开关单元依次导通,该直流电压经由该第二开关单元向该负载和该微处理器供电,该微处理器的第一输出端与第二输出端分别发送电压信号至该触发器的第一输入端与该第三开关单元的控制端,以锁定该触发器和该第三开关单元的工作状态;当该待机侦测电路侦测到该负载由正常工作状态进入停止工作状态时,该待机侦测电路发送控制信号至该微处理器,该微处理器根据该控制信号发送控制信号至该第三开关单元,该第三、第一和第二开关单元依次关闭,该第二开关单元停止向该负载和该微处理器供电,该微处理器的第一输出端与第二输出端分别停止发送电压信号至该触发器的第一输入端与该第三开关单元的控制端;以解除该触发器和该第三开关单元的锁定状态,该电源电路进入待机状态。
一种电源电路,其包括一输出电压控制电路、一待机控制电路和一微处理器。该微处理器包括一第一输入端、一第二输入端和一第一输出端、一第二输出端,该输出电压控制电路包括一第一开关单元和一第二开关单元。该待机控制电路包括一触发器、一手动开关和一第三开关单元。该触发器包括一第一输入端、一第二输入端、一第三输入端和一输出端,该手动开关用于控制该电源电路的工作状态。该第一、第二和第三开关单元均包括一输入端、一输出端和一控制端。该第二、第三开关单元的输入端及该触发器的第三输入端分别接收一直流电压。该第一开关单元的输入端接地,其输出端连接该第二开关单元的控制端,其控制端连接该第三开关单元的输出端。该第二开关单元的输出端分别连接一负载和该微处理器的第一输入端。该触发器的第二输入端连接该手动开关,其输出端分别连接该第三开关单元的控制端和该微处理器的第二输出端。该手动开关的一端经由一二极管电连接该微处理器的第二输入端,该手动开关的另一端接地。当使用者按下该手动开关时,该手动开关产生一控制信号至该待机控制电路的触发器,该触发器产生一电压信号使该第三开关单元导通,该直流电压经由该第三开关单元加载至该第一开关单元,该第一、第二开关单元依次导通,该直流电压经由该第二开关单元向该负载和该微处理器供电,该微处理器的第一输出端与第二输出端分别发送电压信号至该触发器的第一输入端与该第三开关单元的控制端,以锁定该触发器和该第三开关单元的工作状态,该电源电路由停止工作状态进入正常工作状态;当使用者再次按下该手动开关时,该开关发送控制信号至该微处理器,该微处理器根据该控制信号发送控制信号至该第三开关单元,该第三、第一和第二开关单元依次关闭,该第二开关单元停止向该负载和该微处理器供电,该微处理器的第一输出端与第二输出端分别停止发送电压信号至该触发器的第一输入端与该第三开关单元的控制端,以解除该触发器和该第三开关单元的锁定状态,该电源电路由正常工作状态进入待机状态。
与现有技术相比,本发明的电源电路通过该待机侦测电路侦测该负载的工作状态,若该负载停止工作,该电源电路处于待机状态,该待机控制电路发送控制信号至该输出电压控制电路,该输出电压控制电路停止向该负载和该微处理器提供电压。由于该电源电路处于待机状态时,该微处理器停止工作,因此,该电源电路的待机效率提高。
与现有技术相比,本发明的电源电路的待机控制电路包括该手动开关,利用该手动开关,使用者可以根据需要而随时使该电源电路停止向该负载和该微处理器供电,因此,提高了该电源电路的待机效率。
附图说明
图1是本发明电源电路的第一实施方式的电路结构示意图。
图2是图1所示电压转换电路的内部电路示意图。
图3是图1所示输出电压控制电路的内部电路示意图。
图4是图1所示待机指示电路的内部电路示意图。
图5是图1所示待机控制电路的内部电路示意图。
图6是本发明电源电路的第二实施方式的电路结构示意图。
图7是图6所示待机控制电路的内部电路结构示意图。
具体实施方式
请参阅图1,是本发明电源电路的第一实施方式的电路结构示意图。该电源电路10包括一电压转换电路11、一输出电压控制电路12、一微处理器13、一待机控制电路14、一待机侦测电路15和一待机指示电路16。该电源电路10向一负载17供电。当该电源电路10用于液晶显示器时,该负载17可为液晶面板、逆变器(Inverter)和通用串行总线(Universal Serial Bus,USB)接口等其它用电元件。
该电压转换电路11的输入端110接收外部电路输入的交流电压,并将该交流电压转换为直流供电电压。该直流供电电压分别经由该电压转换电路11的第一、第二输出端111、112输出。在本实施方式中,该电压转换电路11的第一、第二输出端111、112输出的电压分别为5V和26V。
该待机侦测电路15的输入端150侦测该负载17的信号电压,以判断该负载17是否处于工作状态。根据该负载17的工作状态,该待机侦测电路15的第一、第二输出端151、152分别发送控制信号至该微处理器13和该待机控制电路14。
该微处理器13接收该待机侦测电路15发送的控制信号,根据该控制信号,该微处理器13的第一、第二输出端130、131分别发送控制信号至该待机控制电路14。
该待机控制电路14接收该电压转换电路11的第一输出端111输出的电压,并根据该待机侦测电路15发送的控制信号或该微处理器13发出的二控制信号,于该待机控制电路14的输出端141发送一控制信号至该输出电压控制电路12。
该输出电压控制电路12接收该电压转换电路11的第一输出端111输出的电压,并根据该待机控制电路14的输出端141发送的控制信号,控制是否提供电压于该微处理器13、该待机指示电路16和负载17。
该待机指示电路16分别接收该电压转换电路11的第一输出端111和该输出电压控制电路12的输出端120输出的电压。该待机指示电路16用于指示该电源电路10的工作状态。
请一并参阅图2,图2是图1所示电压转换电路11的内部电路示意图。该电压转换电路11包括一整流滤波电路113、一变压器114、一第一晶体管115、一开关控制电路(Switch IC)116和一反馈电路117。
该电压转换电路11的输入端110经由该整流滤波电路113连接该变压器114的初级线圈(未标示)的一端,该初级线圈的另一端经由该第一晶体管115的漏极、源极和一电阻(未标示)而接地。该变压器114的次级线圈(未标示)的一端经由一整流滤波电路(未标示)连接至该电压转换电路11的第二输出端112,该次级线圈的一抽头端(未标示)经由另一整流滤波电路(未标示)电连接至该电压转换电路11的第一输出端111,该次级线圈的另一端接地。
该开关控制电路116连接该第一晶体管115的栅极,该反馈电路117连接于该电压转换电路11的第一输出端111与该开关控制电路116之间。该开关控制电路116根据该反馈电路117反馈的电压控制该第一晶体管115的导通时间,进而调整该电压转换电路11的第一、第二输出端111、112输出的电压。
请一并参阅图3,图3是图1所示输出电压控制电路12的内部电路示意图。该输出电压控制电路12包括一第二晶体管121和一第三晶体管122。该第二晶体管121是一NPN型双极晶体管,该第三晶体管122是一PNP型双极晶体管。该第二晶体管121的基极经由一电阻(未标示)连接该待机控制电路14的输出端141,其发射极接地,其集电极经由一电阻连接该第三晶体管122的基极。该第三晶体管122的发射极连接该电压转换电路11的第一输出端111,该发射极还经由一电阻连接该第三晶体管122的基极,其集电极连接该输出电压控制电路12的输出端120。
请一并参阅图4,图4是图1所示待机指示电路16的内部电路示意图。该待机指示电路16包括一电容160、一第四晶体管161、一第五晶体管162、一发光二极管163和一稳压管164。该第四晶体管161是一PNP型双极晶体管,该第五晶体管162是一NPN型双极晶体管。
该第四晶体管161的发射极经由一电阻(未标示)连接一二极管(未标示)的负极,该二极管的正极连接该电压转换电路11的第一输出端111。该第四晶体管161的集电极连接该发光二极管163的正极,该发光二极管163的负极接地。该第四晶体管161的基极经由一电阻(未标示)电连接其发射极,该基极同时经由另一电阻(未标示)电连接该第五晶体管162的集电极,该基极还连接另一二极管(未标示)的负极,该二极管的正极连接该输出电压控制电路12的输出端120。该第五晶体管162的发射极接地,其基极连接该稳压管164的正极,该稳压管164的负极连接该第四晶体管161的发射极。该电容160连接于该第四晶体管161的发射极与地之间。
请一并参阅图5,图5是图1所示待机控制电路14的内部电路示意图。该待机控制电路14包括一触发器143和一第六晶体管144。该第六晶体管144是一NPN型双极晶体管。
该微处理器13的第一输出端130经由一二极管(未标示)连接该触发器143的第一输入端(未标示)。该微处理器13的第二输出端131经由另一二极管(未标示)连接该第六晶体管144的基极。该待机侦测电路15的第二输出端152连接该触发器143的第二输入端(未标示)。该电压转换电路11的第一输出端111输出的电压向该触发器143和该第六晶体管144的漏极供电。该触发器143的输出端(未标示)连接该第六晶体管144的基极。该第六晶体管144的发射极连接该待机控制电路14的输出端141。
下面以该负载17是液晶显示器为例,说明该电源电路10的运作原理:
当开启该电源电路10时,外界交流电压加载至该电压转换电路11的输入端110,该交流电压经该电压转换电路11转换为5V、26V的直流电压,该5V的直流电压经由该电压转换电路11的第一输出端111加载至该输出电压控制电路12的第三晶体管122的发射极。该待机侦测电路15经由其输入端150侦测输入该液晶显示器的电压信号,例如:数字视讯接口(Digital Visual Interface,DVI)信号、视频图像阵列(Video Graphics Array,VGA)接口信号、高清晰度多媒体接口(High DefinitionMultimedia Interface,HDMI)信号的信号电压。
若该待机侦测电路15侦测到输入该负载17的电压信号,该待机侦测电路15的第二输出端152发送一控制信号至该待机控制电路14的触发器143。该触发器143产生一电压信号至该待机控制电路14的第六晶体管144的基极,该待机控制电路14的第六晶体管144导通。该电压转换电路11的第一输出端111输出的电压依次经由该待机控制电路14的第六晶体管144和其输出端141加载至该输出电压控制电路12的第二晶体管121的基极。该输出电压控制电路12的第二晶体管121导通,该输出电压控制电路12的第三晶体管122的基极拉为低电平,该第三晶体管122导通。该电压转换电路11的第一输出端111输出的电压依次经由该输出电压控制电路12的第三晶体管122和其输出端120向该负载17、该待机指示电路16和该微处理器13供电。该输出电压控制电路12的输出端120输出的电压加载于该待机指示电路16的第四晶体管161的基极,该第四晶体管161截止,该发光二极管163不发光。该微处理器13上电后,其第一、第二输出端130、131分别发送电压信号至该待机控制电路14的触发器143和其第六晶体管144的基极,以锁定该触发器143和该第六晶体管144的工作状态。
该电源电路10开启后,当该负载17由正常工作状态进入停止工作状态时,该待机侦测电路15的第一输出端151发送控制信号至该微处理器13,该微处理器13的第二输出端131发送低电平信号至该待机控制电路14的第六晶体管144的栅极,该待机控制电路14的第六晶体管144截止。该待机控制电路14的输出端141为低电平,从而该输出电压控制电路12的第二晶体管121的基极为低电平,该输出电压控制电路12的第二晶体管121截止。该第二晶体122的基极为一高电平,该第三晶体管122截止,该第三晶体管122的集电极为低电平,从而该输出电压控制电路12的输出端120不向该负载17、该微处理器13和该待机指示电路16供电,该电源电路10进入待机状态。该输出电压控制电路12停止向该微处理器13供电,该微处理器13停止工作,该微处理器13停止向该待机控制电路14的触发器143和第六晶体管144提供电压信号,从而解除对该触发器143和该第六晶体管144工作状态的锁定。
该电源电路10进入待机状态后,该电压转换电路11的第一输出端111输出的电压对该待机指示电路16的电容160充电,当该电容160两端电压充电到一定值时,该稳压管164导通,进而使该第五晶体管162导通,该第四晶体管161的基极拉为低电平,从而该第四晶体管161导通,该电容160经由该第四晶体管161和该发光二极管163放电,该发光二极管163发光。
当该电容160两端电压下降到一定值时,该第四晶体管161、第五晶体管162截止,该发光二极管163停止发光,该电压转换电路11的第一输出端111输出的电压向该电容160再次充电,当该电压电容160两端电压达到一定值后,该发光二极管163再次发光。因此,当该负载17停止工作时,该电容160不断充、放电,从而该发光二极管163不断闪烁,以指示该电源电路10处于待机状态。
与现有技术相比,本发明的电源电路10通过该待机侦测电路15侦测该负载17的工作状态,若该负载17停止工作,该电源电路10进入待机状态,该待机控制电路14发送控制信号至该输出电压控制电路12,该输出电压控制电路12停止向该负载17、该待机指示电路16和该微处理器13提供电压。因此,当该电源电路10处于待机状态时,该微处理器13停止工作,从而提高了该电源电路10的待机效率。
请参阅图6,是本发明电源电路的第二实施方式的电路结构示意图。该电源电路20包括一电压转换电路21、一输出电压控制电路22、一微处理器23、一待机控制电路24和一待机指示电路26。该电压转换电路21、该输出电压控制电路22和该待机指示电路26的内部电路结构与第一实施方式的电源电路10的电压转换电路11、输出电压控制电路12和待机指示电路16的电路结构相同。
请一并参阅图7,图7是图6所示待机控制电路24的内部电路结构示意图。该待机控制电路24的电路结构与第一实施方式的电源电路10的待机控制电路14的电路结构相似,区别在于:该待机控制电路24进一步包括一开关242,该开关242是使用者手动控制该电源电路20进入待机状态的元件,其可为触摸式开关(TouchSwitch)、单向开关或双向开关。该开关242的一端接地,另一端电连接一触发器243,该开关242还依次经由一二极管(未标示)和该待机控制电路24的第二输出端245连接一微处理器23。
该电源电路20的运作原理如下:
开启该电源电路20时,外界交流电压经该电压转换电路21转换为5V、26V的直流电压,该电压转换电路21的第一输出端211分别输出5V电压至该输出电压控制电路22、该待机控制电路24和该待机指示电路26。若使用者要使该电源电路20向负载27和该微处理器23供电,使用者按下该待机控制电路24的开关242,该开关242产生一触发脉冲,该触发脉冲使该待机控制电路24的触发器243产生一电压信号至一第六晶体管244的基极,该第六晶体管244导通,该电压转换电路21的第一输出端211输出的电压经由该待机控制电路24的第六晶体管244和其第一输出端241加载至该输出电压控制电路22,从而使该输出电压控制电路22向该负载27、该待机指示电路26和该微处理器23供电。该微处理器23上电后,其第一、第二输出端230、231分别发送电压信号至该待机控制电路24的触发器243和该第六晶体管244,以锁定该触发器243和该晶体管244的工作状态。
当该电源电路20开启后,若使用者要使该电源电路20停止向该负载27和该微处理器23供电,使用者按下该待机控制电路24的开关242,该开关242产生一触发脉冲,该触发脉冲经该待机控制电路24的第二输出端245传送至微处理器23。该微处理器23根据该脉冲信号,其第二输出端231输出一低电平于该待机控制电路24的第六晶体管244的基极,该第六晶体管244截止,该待机控制电路24无电压信号加载至该输出电压控制电路22。该输出电压控制电路22停止向该负载27、该待机指示电路26和该微处理器23供电,该电源电路20进入待机状态。该微处理器23解除对该待机控制电路24的触发器243的锁定。该电源电路20进入待机状态后,该待机指示电路26的发光二极管(图未示)开始闪烁。
与现有技术相比,本发明的电源电路20的待机控制电路24包括该开关242,利用该开关242,使用者可以根据需要而随时使该电源电路20停止向该负载27和该微处理器23供电,因此,当该电源电路20处于待机状态时,该微处理器23停止工作,从而提高了该电源电路20的待机效率。
本发明的电源电路并不限于上述实施方式所述,例如:该电源电路还可同时包括该待机侦测电路和该手动开关,该电源电路根据该负载的工作状态或者使用者的意愿而进入待机状态。该晶体管亦可为其它三端式开关单元,如场效晶体管,并不限于上述实施方式所述。
Claims (10)
1.一种电源电路,其包括一待机侦测电路和一微处理器,该待机侦测电路用于侦测负载的工作状态,其包括一输入端和二输出端,该微处理器包括一第一、第二输入端和一第一、第二输出端,其特征在于:该电源电路还包括一输出电压控制电路和一待机控制电路,该输出电压控制电路包括一第一开关单元和一第二开关单元,该待机控制电路包括一触发器和一第三开关单元,该触发器包括一第一输入端、一第二输入端、一第三输入端和一输出端,该第一、第二和第三开关单元均包括一输入端、一输出端和一控制端,该第二、第三开关单元的输入端及该触发器的第三输入端分别接收一直流电压,该第一开关单元的输入端接地,其输出端连接该第二开关单元的控制端,其控制端连接该第三开关单元的输出端,该第二开关单元的输出端分别连接一负载和该微处理器的第一输入端,该待机侦测电路的输入端连接该负载,该待机侦测电路的两个输出端分别连接该微处理器的第二输入端和该触发器的第二输入端,该触发器的输出端分别连接该第三开关单元的控制端和该微处理器的第二输出端,当该待机侦测电路的输入端侦测到该负载由停止工作状态进入正常工作状态时,该待机侦测电路发送控制信号至该待机控制电路的触发器,该触发器产生一电压信号使该第三开关单元导通,该直流电压经由该第三开关单元加载至该第一开关单元,该第一、第二开关单元依次导通,该直流电压经由该第二开关单元向该负载和该微处理器供电,该微处理器的第一输出端与第二输出端分别发送电压信号至该触发器的第一输入端与该第三开关单元的控制端,以锁定该触发器和该第三开关单元的工作状态;当该待机侦测电路侦测到该负载由正常工作状态进入停止工作状态时,该待机侦测电路发送控制信号至该微处理器,该微处理器根据该控制信号发送控制信号至该第三开关单元,该第三、第一和第二开关单元依次关闭,该第二开关单元停止向该负载和该微处理器供电,该微处理器的第一输出端与第二输出端分别停止发送电压信号至该触发器的第一输入端与该第三开关单元的控制端,以解除该触发器和该第三开关单元的锁定状态,该电源电路进入待机状态。
2.如权利要求1所述的电源电路,其特征在于:该第三开关单元是一晶体管,该晶体管的基极连接该触发器的输出端,其集电极接收该直流电压,其发射极连接该第一开关单元的控制端。
3.如权利要求2所述的电源电路,其特征在于:该晶体管是一NPN型双极晶体管。
4.如权利要求1所述的电源电路,其特征在于:该第一开关单元是一晶体管,该晶体管的基极连接该第三开关单元的输出端,其发射极接地,其集电极连接该第二开关单元的控制端。
5.如权利要求4所述的电源电路,其特征在于:该晶体管是一NPN型双极晶体管。
6.如权利要求1所述的电源电路,其特征在于:该第二开关单元是一晶体管,该晶体管的基极连接该第一开关单元的输出端,其集电极连接该负载和该微处理器的第一输入端,其发射极接收该直流电压,其基极经由一电阻连接其发射极。
7.如权利要求1所述的电源电路,其特征在于:该微处理器的第一输出端经由一二极管电连接该触发器的第一输入端,该微处理器的第二输出端经由另一二极管电连接该第六晶体管的基极。
8.如权利要求1所述的电源电路,其特征在于:该电源电路还包括一电压转换电路,该电压转换电路接收外部电路的交流电压,并将该交流电压转变为直流电压,该第二、第三开关单元的输入端分别接收该直流电压。
9.如权利要求1所述的电源电路,其特征在于:该电压转换电路包括一整流滤波电路、一开关控制电路、一晶体管和一变压器,该整流滤波电路将外部电路输入的交流电压转变为直流电压,该开关控制电路提供控制信号于该晶体管,以控制该晶体管的导通时间,从而调整该变压器的输出电压。
10.一种电源电路,其包括一微处理器,该微处理器包括一第一输入端、一第二输入端和一第一输出端、一第二输出端,其特征在于:该电源电路还包括一输出电压控制电路和一待机控制电路,该输出电压控制电路包括一第一开关单元和一第二开关单元,该待机控制电路包括一触发器、一第三开关单元和一手动开关,该触发器包括一第一输入端、一第二输入端、一第三输入端和一输出端,该第一、第二和第三开关单元均包括一输入端、一输出端和一控制端,该第二、第三开关单元的输入端及该触发器的第三输入端分别接收一直流电压,该第一开关单元的输入端接地,其输出端连接该第二开关单元的控制端,其控制端连接该第三开关单元的输出端,该第二开关单元的输出端分别连接一负载和该微处理器的第一输入端,该触发器的第二输入端连接该手动开关,其输出端分别连接该第三开关单元的控制端和该微处理器的第二输出端,该手动开关的一端经由一二极管电连接该微处理器的第二输入端,该手动开关的另一端接地,当使用者按下该手动开关时,该手动开关产生一控制信号至该待机控制电路的触发器,该触发器产生一电压信号使该第三开关单元导通,该直流电压经由该第三开关单元加载至该第一开关单元,该第一、第二开关单元依次导通,该直流电压经由该第二开关单元向该负载和该微处理器供电,该微处理器的第一输出端与第二输出端分别发送电压信号至该触发器的第一输入端与该第三开关单元的控制端,以锁定该触发器和该第三开关单元的工作状态,该电源电路由停止工作状态进入正常工作状态;当使用者再次按下该手动开关时,该手动开关发送控制信号至该微处理器,该微处理器根据该控制信号发送控制信号至该第三开关单元,该第三、第一和第二开关单元依次关闭,该第二开关单元停止向该负载和该微处理器供电,该微处理器的第一输出端与第二输出端分别停止发送电压信号至该触发器的第一输入端与该第三开关单元的控制端,以解除该触发器和该第三开关单元的锁定状态,该电源电路由正常工作状态进入待机状态。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008100665743A CN101556461B (zh) | 2008-04-11 | 2008-04-11 | 电源电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008100665743A CN101556461B (zh) | 2008-04-11 | 2008-04-11 | 电源电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101556461A CN101556461A (zh) | 2009-10-14 |
CN101556461B true CN101556461B (zh) | 2011-08-17 |
Family
ID=41174600
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2008100665743A Expired - Fee Related CN101556461B (zh) | 2008-04-11 | 2008-04-11 | 电源电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101556461B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI491160B (zh) * | 2013-06-25 | 2015-07-01 | Top Victory Invest Ltd | 無高壓電解電容器的電源供應器 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI664788B (zh) * | 2018-01-02 | 2019-07-01 | 偉詮電子股份有限公司 | 控制電路及控制方法 |
CN116600375B (zh) * | 2023-07-18 | 2023-10-20 | 荣耀终端有限公司 | 电子器件供电电路及电子设备 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1560525A (zh) * | 2004-03-05 | 2005-01-05 | 谭启仁 | 一种智能型空调节电装置 |
CN1746815A (zh) * | 2004-09-07 | 2006-03-15 | 华硕电脑股份有限公司 | 用于使电脑于工作状态以及待机状态间转换的电脑系统与方法 |
CN101154131A (zh) * | 2006-09-29 | 2008-04-02 | 株式会社东芝 | 信息处理设备和系统状态控制方法 |
-
2008
- 2008-04-11 CN CN2008100665743A patent/CN101556461B/zh not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1560525A (zh) * | 2004-03-05 | 2005-01-05 | 谭启仁 | 一种智能型空调节电装置 |
CN1746815A (zh) * | 2004-09-07 | 2006-03-15 | 华硕电脑股份有限公司 | 用于使电脑于工作状态以及待机状态间转换的电脑系统与方法 |
CN101154131A (zh) * | 2006-09-29 | 2008-04-02 | 株式会社东芝 | 信息处理设备和系统状态控制方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI491160B (zh) * | 2013-06-25 | 2015-07-01 | Top Victory Invest Ltd | 無高壓電解電容器的電源供應器 |
Also Published As
Publication number | Publication date |
---|---|
CN101556461A (zh) | 2009-10-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101398674B (zh) | 电源电路及其控制方法 | |
CN101582645B (zh) | 电源电路及电源电路控制方法 | |
CN103166172B (zh) | 漏电保护电路、具有漏电保护电路的插座及电子装置 | |
CN104345660B (zh) | 遥控启动电路 | |
CN207869453U (zh) | 一种照明和应急两用led灯的驱动电路 | |
CN102999143A (zh) | 笔记本电脑电源适配器智能控制电路 | |
CN101556461B (zh) | 电源电路 | |
CN105790375B (zh) | 5v电源适配器智能控制电路 | |
CN205427505U (zh) | 零功耗待机电路及电子产品 | |
CN204836118U (zh) | 节能控制电路及其插排 | |
CN105072779A (zh) | 一种带市电充电功能的太阳能路灯控制器 | |
US11901761B2 (en) | Charging device | |
CN105429486A (zh) | 一种实现小于0.1uw功耗待机电源电路 | |
TWI396888B (zh) | 電源電路及電源電路控制方法 | |
CN213602552U (zh) | 一种交直流供电电路及电视机 | |
CN204967607U (zh) | 基于功率管的供电电路及led照明设备 | |
CN211266569U (zh) | 用于智能模块的主副电池切换电路及包括其的终端 | |
CN202975963U (zh) | 笔记本电脑电源适配器智能控制电路 | |
CN107707230B (zh) | 智控联控电源开关 | |
CN110429680A (zh) | 双充电器的供电电路 | |
CN207909490U (zh) | 一种待机零功耗的医疗显示器电路 | |
CN210927101U (zh) | 一种带液晶显示的电源 | |
CN219370311U (zh) | 一种加固笔记本电脑的电源管理系统 | |
CN220190655U (zh) | 一种节能安全的电源适配器 | |
CN218335382U (zh) | 一种开关电路、bms系统及电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20110817 Termination date: 20200411 |
|
CF01 | Termination of patent right due to non-payment of annual fee |