CN101515100B - 有源阵列基板、液晶显示面板及其驱动方法 - Google Patents
有源阵列基板、液晶显示面板及其驱动方法 Download PDFInfo
- Publication number
- CN101515100B CN101515100B CN2009101343084A CN200910134308A CN101515100B CN 101515100 B CN101515100 B CN 101515100B CN 2009101343084 A CN2009101343084 A CN 2009101343084A CN 200910134308 A CN200910134308 A CN 200910134308A CN 101515100 B CN101515100 B CN 101515100B
- Authority
- CN
- China
- Prior art keywords
- electrode
- district
- stripe
- pixel
- width
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
Abstract
本发明公开了一种有源阵列基板、液晶显示面板及其驱动方法。该有源阵列基板具有多个第一条纹电极以及多个第二条纹电极,该第一条纹电极的宽度以及该些第一条纹电极的间距的和大于该第二条纹电极的宽度以及该些第二条纹电极的间距的和。
Description
技术领域
本发明涉及一种有源阵列基板、液晶显示面板及其驱动方法,特别是涉及一种显像均匀的有源阵列基板、液晶显示面板及其驱动方法。
背景技术
随着液晶显示器的显示规格不断地朝向大尺寸发展,为了克服大尺寸显示规格下的视角问题,液晶显示面板的广视角技术也必须不停地进步与突破。其中,多域垂直配向式(Multi-domain Vertical Alignment,MVA)液晶显示面板即为现行常见的一种广视角技术。
液晶显示面板中利用配向图案的设计,使得同一像素区中的液晶分子被区分成多个不同配向领域以达到广视角的显示效果,即为多域垂直配向式的液晶显示面板。受限于液晶分子本身的光学特性,而使此类型的液晶显示面板在不同视角观看下可能发生色偏或色饱和度不足的现象,此种现象通常被称为色偏(color washout)。特别的是,当色偏或色饱和度不足的问题产生时,目前提出通过驱动原理与像素设计的改良以在单一像素区内形成不同亮度的显示区并在各个不同亮度的显示区中形成多个配向区的技术,以改善此现象。
图1绘示为已知的一种液晶显示面板的局部示意图。液晶显示面板100包括扫描线102、数据线104、像素电极106、108、第一有源元件110及第二有源元件112,图1中皆标示一个为例。扫描线102与数据线104电性连接对应的第一有源元件110及第二有源元件112,且第一有源元件110及第二有源元件112分别电性连接像素电极106、108。像素电极106、108分别具有多个条纹电极图案,而条纹电极图案与条纹电极图案之间构成多个配向狭缝114,以及具有宽度W。这些配向狭缝114用以控制液晶显示面板中液晶分子的排列方向。此外,各个像素电极106、108中配向狭缝114的延伸方向大致上区分为四个方向,也就是像素电极106以及像素电极108所在位置分别可划分出四个不同配向领域的配向区P。关于已知液晶显示面板100的结构及元件配置可参考台湾地区专利申请第96135918号。
一般来说,各个配向区P中配向狭缝114的延伸方向与扫描线102延伸方向的夹角皆呈现45°,如图1所示,以在各个观看方向上得到一致的显示效果以及范围大致相同的显示视角。值得注意的是,基于使用者的使用习惯以及产品规格的设计,一般市场上对于液晶显示面板的相关显示产品在某些方向上的视角范围以及显示品质的要求往往较高。因此,液晶显示面板100的设计中,可以调整条纹电极图案的宽度W或是配向狭缝114大小。配向狭缝114越大,液晶显示面板100的穿透率越低;条纹电极图案的宽度W越大,液晶显示面板100的穿透率越高,但是当条纹电极图案的宽度W过大时,会影响像素电极106、108对液晶分子的控制能力,使得液晶显示面板100的穿透率降低,也就是说,若当条纹电极图案的宽度W过大时,位于条纹电极图案内缘处对应的液晶分子,会产生非预期中的倾倒角度或方向,由此导致液晶显示面板100的穿透率降低。此外,若欲将条纹电极图案的宽度W缩减,则在工艺中产生的工艺变异会越大,也就是说,在液晶显示面板100中,条纹电极图案中的最大宽度W与最小宽度W的差距(ΔW)会过大,如此一来,容易导致区域性的条纹电极图案的宽度W严重不一致,进而造成液晶显示面板100亮度不均的问题。
因此,如何能使液晶显示面板在特定方向上的视角范围增广,并降低不同视角观看下发生色偏或色饱和度不足的机率,还可使显示装置维持均匀的显示亮度,俨然是制作液晶显示面板时应着重的发展方向。
发明内容
鉴于前述,本发明的目的之一是提供一种有源阵列基板及其驱动方法。
基于上述目的,本发明提供一种有源阵列基板,包括:基底、设置于该基底上的多条扫描线、设置于该基底上并大体与该些扫描线平行的多条数据线、分别与该些扫描线以及该些数据线对应连接的多个像素单元。每一像素单元包括:第一开关元件,与对应的扫描线以及数据线电性连接;第二开关元件,与对应的扫描线以及数据线电性连接;第一像素电极,位于第一区内,具有多个第一条纹电极,该第一像素电极与该第一开关元件电性连接;以及第二像素电极,位于第二区内,具有多个第二条纹电极,该第二像素电极与该第二开关元件电性连接,其中该第一区(A1)的亮度大于该第二区(A2)的亮度,且该第一条纹电极的宽度以及该多个第一条纹电极的间距的和大于该第二条纹电极的宽度以及该多个第二条纹电极的间距的和。
基于上述目的,本发明另提供一种液晶显示面板,包括上述有源阵列基板。
基于上述目的,本发明还提供一种具有均匀亮度的液晶显示面板。
基于上述目的,提供一种液晶显示面板的驱动方法,用以驱动上述液晶显示面板,使得该液晶显示面板能显示均匀亮度的画面。
基于上述目的,提供一种液晶显示面板的驱动方法,包括提供上述液晶显示面板,以及提供低灰阶数据电压给该多个像素单元中的一个的该第一像素电极,使得该第一区的亮度大于该第二区的亮度以显示低灰阶画面。
为让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举实施例,并配合附图,作详细说明如下。
附图说明
图1为已知有源阵列基板的俯视图;
图2为根据本发明所绘制的液晶显示面板;
图3A为根据本发明的第一实施例的有源阵列基板的俯视图;
图3B为第一实施例的有源阵列基板配合对向基板所绘制的像素区内的等效电路图;
图3C为第一实施例的有源阵列基板的像素的放大俯视图;
图3D为图3C由剖面线I-I’绘制的剖面图;
图3E为图3C由剖面线II-II’绘制的剖面图;
图4A为根据本发明的第二实施例的有源阵列基板的俯视图;
图4B为第二实施例的有源阵列基板配合对向基板所绘制的像素区内的等效电路图;
图4C为第二实施例的有源阵列基板的像素的放大俯视图;
图4D为图4C由剖面线I-I’绘制的剖面图;
图4E为图4C由剖面线II-II’绘制的剖面图;
图5A为根据本发明的第三实施例的有源阵列基板的俯视图;
图5B为第三实施例的有源阵列基板配合对向基板所绘制的像素区内的等效电路图;
图5C为第三实施例的有源阵列基板的像素的放大俯视图;
图5D为图5C由剖面线I-I’绘制的剖面图;
图5E为图5C由剖面线II-II’绘制的剖面图;以及
图6为利用模拟软件Expert LCD分析像素在低灰阶时的表现状况,横轴为条纹电极间距(微米),纵轴为面板穿透率标准化(%)。
附图标记说明
1:液晶显示面板
2:对向基板
20:基底
100、200、300、400、500:有源阵列基板
21:公共电极
3:液晶层
300P、400P、500P:像素
3000、4000、5000:像素单元
102、302、402、502-1、502-2:扫描线
304、404-1、404-2、504:数据线
106、306、406、506:第一条纹电极
306PE、406PE、506PE:第一像素电极
108、308、408、508:第二条纹电极
308PE、408PE、508PE:第二像素电极
320、420、520:第一共用电极
110、310、410、510:第一开关元件
112、312、412、512:第二开关元件
330、430、450、530:辅助电容电极
340、440、540:第二共用电极
508PP:辅助像素电极
513:第三开关元件
p1、p2:间距
w、w1、w2:宽度
A:像素区
A1:第一区
A2:第二区
H、H1、H2、H3:接触孔
P:配向狭缝
具体实施方式
图2为根据本发明所绘制的液晶显示面板。液晶显示面板1包括有源阵列基板200、对向基板2以及液晶层3。液晶层3位于有源阵列基板200以及对向基板2之间。对向基板2包括基底20以及公共电极21,公共电极21具有公共电压COM。本发明的有源阵列基板200的各实施例请参照之后的详细说明内容。
本发明的液晶显示面板举例可为多域垂直配向式液晶显示面板或聚合物稳定配向式(Polymer Stabilized Alignment,PSA)液晶显示面板。
第一实施例
请参照图3A至图3E,图3A为根据本发明的第一实施例的有源阵列基板的俯视图,图3B为第一实施例的有源阵列基板配合对向基板2所绘制的像素区内的等效电路图,图3C为第一实施例的有源阵列基板的像素的放大俯视图,图3D为图3C由剖面线I-I’绘制的剖面图,图3E为图3C由剖面线II-II’绘制的剖面图。
请同时参照图3A以及图3B,有源阵列基板300包括基底(未显示)、扫描线302、数据线304、像素单元3000、第一共用电极320以及第二共用电极340,为了方便起见,仅以显示九个像素300P为例,但这并不用以限制本发明。扫描线302设置于基底上、数据线304设置于基底上并大体与这些扫描线302垂直。像素单元3000分别与这些扫描线302以及这些数据线304对应连接,每一像素单元3000具有第一开关元件310、第二开关元件312、辅助电容电极330、第一像素电极306PE以及第二像素电极308PE。第一开关元件310以及第二开关元件312的栅极(未标示)以及源极(未标示)同时分别电性连接至相同的扫描线302以及数据线304。第一开关元件310以及第二开关元件312举例而言为薄膜晶体管。
请同时参照图3B以及图3C,图3C为像素300P的放大图以方便说明。像素300P在此当以画面亮度显示作为定义而言,区分为第一区A1以及第二区A2,第一区A1以及第二区A2构成像素区A。像素300P中,第一开关元件310的漏极与第一像素电极306PE电性连接,第二开关元件312的漏极与辅助电容电极330电性连接,辅助电容电极330的一部分例如继续往下一级扫描线302的方向延伸,经由接触孔H与第二像素电极308PE电性连接。
第一像素电极306PE、第一共用电极320以及辅助电容电极330大体位于第一区A1内,而第二像素电极308PE以及第二共用电极340大体位于第二区A2内。第一像素电极306PE以及第二像素电极308PE分别具有多个第一条纹电极306以及多个第二条纹电极308,多个第一条纹电极306以及多个第二条纹电极308举例而言构成鱼骨状。有源阵列基板300的大部份结构及元件配置可参考台湾地区专利申请第96135918号,其披露内容纳入本发明参考。
接下来请参照图3D及图3E,图3D及图3E分别为图3C由剖面线I-I’及II-II’绘制的剖面图。在第一区A1中,第一条纹电极306的宽度w1约为3微米至8微米,各个第一条纹电极306的宽度w1大约相同,而相邻的第一条纹电极306的间距p1约为2微米至5微米,这也就是所谓配向狭缝的宽度。在第二区A2中,第二条纹电极308的宽度约为3微米至8微米,各个第二条纹电极308的宽度w2大约相同,而相邻的第二条纹电极308的间距p2约为2微米至5微米,这也就是所谓配向狭缝的宽度。须特别注意的是,第一条纹电极306的宽度w1以及间距p1的和需大于第二条纹电极308的宽度w2以及间距p2的和。
在本实施例中,第一条纹电极306的宽度w1举例为7微米,相邻的第一条纹电极306的间距p1举例为3微米,第二条纹电极308的宽度w2举例为5微米,相邻的第二条纹电极308的间距p2举例为3微米。
请参照图3B,在第一区A1中,辅助电容电极330与第一像素电极306PE形成耦合电容Cx,第一共用电极320与第一像素电极306PE形成第一储存电容CST1,第一像素电极306PE与公共电极21形成第一液晶电容CLC1;在第二区A2中,第二共用电极340与第二像素电极308PE形成第二储存电容CST2,第二像素电极308PE与公共电极21形成第二液晶电容CLC2。公共电极21具有公共电压COM。
本实施例亦提供一种驱动液晶显示面板1的方法,本方法包括,提供本实施例的液晶显示面板,当驱动液晶显示面板1而欲显示低灰阶画面时,依序经由扫描线302提供扫描信号给第一开关元件310以及第二开关元件312,且经由数据线304并经由第一开关元件310提供低灰阶数据电压给第一像素电极306PE,使得像素300P的第一区A1的亮度大于第二区A2的亮度,换句话说,因第二开关元件312的尺寸小于第一开关元件310的尺寸,且经过耦合电容Cx的作用,在此时,第一区A1的操作电压大于第二区A2内的操作电压,低灰阶数据电压举例为0伏至20伏。另一方面,当欲显示高灰阶画面时,本方法还包括提供高灰阶数据电压给第一像素电极306PE,使得像素300P的第一区A1的亮度以及第二区A2的亮度差距小于在显示低灰阶画面中的像素300P的第一区A1的亮度以及第二区A2的亮度差距,换句话说,在显示高灰阶画面时,虽然第一区A1的亮度略高于第二区A2的亮度,但第一区A1以及第二区A2均可被定义为亮区,高灰阶数据电压举例为0伏至30伏。
在本实施例中,为了使得液晶显示面板具有均匀的亮度显示,使用了本实施例披露的有源阵列基板300。在显示低灰阶画面时,因为第一区A1中的第一条纹电极306的宽度w1大于第二区A2中的第二条纹电极308的宽度w2,且其间距p1、p2为相同,是故亮度降低的效应被局限在第一区A1,也就是所谓的亮区,其原因为,在考虑(ΔW)/W时,当(ΔW)/W越小,则该区穿透率不均匀的现象越不明显,其中ΔW为该区中条纹电极宽度最大值减去该区中条纹电极宽度最小值。是故,当工艺变异在各区大体相同下,也就是ΔW在各区大体相同下,因为第一区A1中的第一条纹电极306的宽度w1大于第二区A2中的第二条纹电极308的宽度w2,所以第一区A1中穿透率均匀度较佳,而属于暗区的第二区A2中的穿透率变化因影响非常小,故可忽略。
请参照图6,图6为利用模拟软件Expert LCD分析像素在低灰阶时的表现状况,横轴为条纹电极间距(微米),纵轴为不同w及p值情形下的面板穿透率标准化(%),针对所设计的中心p=3时,w及p值的穿透率标准化。情形1(case 1)表条纹电极间距加上条纹电极宽度为8微米,情形2(case 2)表条纹电极间距加上条纹电极宽度为9微米,情形3(case 3)表条纹电极间距加上条纹电极宽度为10微米。举例而言,若比较情形1及情形3在p为2.8微米至3.2微米时,情形1的穿透率标准化变异程度大约为106%至93%,情形3的穿透率标准化变异程度大约为105%至96%,也就是说,情形3的穿透率标准化变异程度小于情形1的穿透率标准化变异程度,是故在作为像素中的亮暗区选择时,会倾向于选择将亮区设计为符合情形3的条件,而将暗区设计为符合情形1的条件。
第二实施例
请参照图4A至图4E,图4A为根据本发明的二实施例的有源阵列基板的俯视图,图4B为第二实施例的有源阵列基板配合对向基板2所绘制的像素区内的等效电路图,图4C为第二实施例的有源阵列基板的像素的放大俯视图,图4D为图4C由剖面线I-I’绘制的剖面图,图4E为图4C由剖面线II-II’绘制的剖面图。
请同时参照图4A以及图4B,有源阵列基板400包括基底(未显示)、扫描线402、数据线404、像素单元4000、第一共用电极420以及第二共用电极440,为了方便起见,仅以显示九个像素400P为例,但这并不用以限制本发明。扫描线402设置于基底上、数据线404设置于基底上并大体与这些扫描线402垂直。像素单元4000分别与这些扫描线402以及这些数据线404对应连接,每一像素单元4000具有第一开关元件410、第二开关元件412、辅助电容电极430以及450、第一像素电极406PE以及第二像素电极408PE。第一开关元件410以及第二开关元件412的栅极(未标示)同时电性连接至相同的扫描线402,第一开关元件410的源极(未标示)电性连接至数据线404-1,第二开关元件412的源极(未标示)电性连接至数据线404-2。第一开关元件410以及第二开关元件412举例而言为薄膜晶体管。
请同时参照图4B以及图4C,图4C为像素400P的放大图以方便说明。像素400P在此当以画面亮度显示作为定义而言,区分为第一区A1以及第二区A2,第一区A1以及第二区A2构成像素区A,其中第一区A1以及第二区A2的面积可为相同或不同,第一区A1的面积可大于或小于第二区A2的面积。像素400P具有第一开关元件410的漏极与第一像素电极406PE电性连接,第一像素电极406PE通过接触孔H1与辅助电容电极430电性连接,第二开关元件412的漏极与第二像素电极408PE电性连接,第二像素电极408PE通过接触孔H2与辅助电容电极450电性连接。举例而言,辅助电容电极430、450以及数据线404(404-1、404-2)同时以同一层图案化形成,而辅助电容电极430、450的图案大致成十字形,辅助电容电极430的尺寸举例小于辅助电容电极450的尺寸。
第一像素电极406PE、第一共用电极420以及辅助电容电极430大体位于第一区A1内,而第二像素电极408PE、辅助电容电极450以及第二共用电极440大体位于第二区A2内。第一像素电极306PE以及第二像素电极408PE分别具有多个第一条纹电极406以及多个第二条纹电极408,多个第一条纹电极406以及多个第二条纹电极408举例而言构成鱼骨状。有源阵列基板400的大部份结构及元件配置可参考台湾地区专利申请第96135918号,其披露内容纳入本发明参考。
接下来请参照图4D及图4E,图4D及图4E分别图4C由剖面线I-I’及II-II’绘制的剖面图。在第一区A1中,第一条纹电极406的宽度w1约为3微米至8微米,各个第一条纹电极406的宽度w1大约相同,而相邻的第一条纹电极406的间距p1约为2微米至5微米,这也就是所谓配向狭缝的宽度。在第二区A2中,第二条纹电极408的宽度约为3微米至8微米,各个第二条纹电极408的宽度w2大约相同,而相邻的第二条纹电极408的间距p2约为2微米至5微米,这也就是所谓配向狭缝的宽度。须特别注意的是,第一条纹电极406的宽度w1以及间距p1的和需大于第二条纹电极408的宽度w2以及间距p2的和。
在本实施例中,第一条纹电极406的宽度w1举例为5微米,相邻的第一条纹电极406的间距p1举例为3.5微米,第二条纹电极408的宽度w2举例为5微米,相邻的第二条纹电极408的间距p2举例为3微米。
请参照图4B,在第一区A1中,辅助电容电极430与第一共用电极420形成第一储存电容CST1,第一像素电极406PE与公共电极21形成第一液晶电容CLC1;在第二区A2中,辅助电容电极450与第二共用电极440形成第二储存电容CST2,第二像素电极408PE与公共电极21形成第二液晶电容CLC2。公共电极21具有公共电压COM。
本实施例亦提供一种驱动液晶显示面板1的方法,本方法包括,提供本实施例的液晶显示面板,当驱动液晶显示面板1而欲显示低灰阶画面时,依序经由扫描线402提供扫描信号给第一开关元件410以及第二开关元件412,且经由数据线404-1并经由第一开关元件410提供低灰阶数据电压给第一像素电极406PE,使得像素400P的第一区A1的亮度大于第二区A2的亮度,换句话说,第一区A1的操作电压大于第二区A2内的操作电压,低灰阶数据电压举例为0伏至20伏。另一方面,当欲显示高灰阶画面时,本方法还包括经由数据线404-1提供第一高灰阶数据电压给第一像素电极406PE,经由数据线404-2提供第二高灰阶数据电压给第二像素电极408PE,使得像素400P的第一区A1的亮度以及第二区A2的亮度差距小于在显示低灰阶画面中的像素400P的第一区A1的亮度以及第二区A2的亮度差距,换句话说,在显示高灰阶画面时,虽然第一区A1的亮度略高于第二区A2的亮度,但第一区A1以及第二区A2均可被定义为亮区,第一以及第二高灰阶数据电压举例为0伏至30伏。
在本实施例中,为了使得液晶显示面板具有均匀的亮度显示,使用了本实施例披露的有源阵列基板400。在显示低灰阶画面时,因为第一区A1中的第一条纹电极406的间距p1大于第二区A2中的第二条纹电极308的间距p2,且其宽度w1、w2相同,是故亮度降低的效应被局限在第一区A1,也就是所谓的亮区,其原因为,在考虑(Δp)/p时,当(Δp)/p越小,则该区穿透率不均匀的现象越不明显,其中Δp为该区中条纹电极间距最大值减去该区中纹电极间距最小值。是故,当工艺变异在各区大体相同下,也就是Δp在各区大体相同下,因为第一区A1中的第一条纹电极306的间距p1大于第二区A2中的第二条纹电极308的间距p2,所以第一区A1中穿透率均匀度较佳,而属于暗区的第二区A2中的穿透率变化因影响非常小,故可忽略。
第三实施例
请参照图5A至图5E,图5A为根据本发明的第三实施例的有源阵列基板的俯视图,图5B为第三实施例的有源阵列基板配合对向基板2所绘制的像素区内的等效电路图,图5C为第三实施例的有源阵列基板的像素的放大俯视图,图5D为图5C由剖面线I-I’绘制的剖面图,图5E为图5C由剖面线II-II’绘制的剖面图。
请同时参照图5A以及图5B,有源阵列基板500包括基底(未显示)、扫描线502、数据线504、像素单元5000、第一共用电极520以及第二共用电极540,为了方便起见,仅以显示九个像素500P为例,但这并不用以限制本发明。扫描线502设置于基底上、数据线504设置于基底上并大体与该些扫描线502垂直。像素单元5000分别与该些扫描线502以及该些数据线504对应连接,每一像素单元5000具有第一开关元件510、第二开关元件512、第三开关元件513、辅助电容电极530、辅助像素电极508PP、第一像素电极506PE以及第二像素电极508PE。第一开关元件510以及第二开关元件512的栅极(未标示)以及源极(未标示)同时分别电性连接至相同的扫描线502-1以及数据线504,第三开关元件513的栅极(未标示)电性连接至扫描线502-2,第三开关元件513的源极(未标示)电性连接至辅助电容电极530,第三开关元件513的漏极(未标示)电性连接至第一开关元件510的漏极(未标示)。第一开关元件510、第二开关元件512以及第三开关元件513举例而言为薄膜晶体管。
请同时参照图5B以及图5C,图5C为像素500P的放大图以方便说明。像素500P在此当以画面亮度显示作为定义而言,区分为第一区A1以及第二区A2,第一区A1以及第二区A2构成像素区A,其中第一区A1以及第二区A2的面积可为相同或不同,第一区A1的面积可大于或小于第二区A2的面积。像素500P具有第一开关元件510的漏极通过接触孔H1与第一像素电极506PE电性连接,第二开关元件512的漏极通过接触孔H2与第二像素电极308PE电性连接,辅助像素电极508PP通过接触孔H3与第二共用电极540电性连接。
第一像素电极506PE以及第一共用电极520大体位于第一区A1内,而第二像素电极508PE以及第二共用电极540大体位于第二区A2内。第一像素电极506PE以及第二像素电极508PE分别具有多个第一条纹电极506以及多个第二条纹电极508,多个第一条纹电极506以及多个第二条纹电极508举例而言构成鱼骨状。有源阵列基板500的大部份结构及元件配置可参考台湾地区专利申请第96135918号,其披露内容纳入本发明参考。
接下来请参照图5D及图5E,图5D及图5E分别为图5C由剖面线I-I’及II-II’绘制的剖面图。在第一区A1中,第一条纹电极506的宽度w1约为3微米至8微米,各个第一条纹电极506的宽度w1大约相同,而相邻的第一条纹电极506的间距p1约为2微米至5微米,这也就是所谓配向狭缝的宽度。在第二区A2中,第二条纹电极508的宽度约为3微米至8微米,各个第二条纹电极508的宽度w2大约相同,而相邻的第二条纹电极508的间距p2约为2微米至5微米,这也就是所谓配向狭缝的宽度。须特别注意的是,第一条纹电极506的宽度w1以及间距p1的和需小于第二条纹电极508的宽度w2以及间距p2的和。
在本实施例中,第一条纹电极506的宽度w1举例为5微米,相邻的第一条纹电极506的间距p1举例为3微米,第二条纹电极508的宽度w2举例为7微米,相邻的第二条纹电极508的间距p2举例为3.5微米。
请参照图5B,在第一区A1中,第一共用电极520与第一像素电极506PE形成第一储存电容CST1,第一像素电极506PE与公共电极21形成第一液晶电容CLC1;在第二区A2中,第二共用电极540与第二像素电极508PE形成第二储存电容CST2,第二像素电极508PE与公共电极21形成第二液晶电容CLC2,第二像素电极508PE与辅助电容电极530形成第一耦合电容CX1,辅助像素电极508PP与辅助电容电极530形成第二耦合电容CX2。公共电极21具有公共电压COM。
本实施例亦提供一种驱动液晶显示面板1的方法,本方法包括,提供本实施例的液晶显示面板,当驱动液晶显示面板1而欲显示低灰阶画面时,依序经由扫描线502-1提供扫描信号给第一开关元件510以及第二开关元件512,依序经由扫描线502-2提供辅助扫描信号给第三开关元件513,且经由数据线504并经由第一开关元件510提供低灰阶数据电压给第一像素电极506PE,此时,因为第三开关元件513被开启且第一耦合电容CX1的电容耦合效应,使得像素500P的第一区A1的亮度小于第二区A2的亮度,换句话说,第一区A1的操作电压小于第二区A2内的操作电压,低灰阶数据电压举例为0伏至20伏。另一方面,当欲显示高灰阶画面时,本方法还包括经由数据线504提供高灰阶数据电压给第一像素电极506PE,使得像素500P的第一区A1的亮度以及第二区A2的亮度差距小于在显示低灰阶画面中的像素500P的第一区A1的亮度以及第二区A2的亮度差距,换句话说,在显示高灰阶画面时,虽然第一区A1的亮度略小于第二区A2的亮度,但第一区A1以及第二区A2均可被定义为亮区,高灰阶数据电压举例为0伏至30伏。
在本实施例中,为了使得液晶显示面板具有均匀的亮度显示,使用了本实施例披露的有源阵列基板500。在显示低灰阶画面时,因为第一区A1中的第一条纹电极506的宽度w1小于第二区A2中的第二条纹电极508的宽度w2,且第一条纹电极506的间距p1小于第二区A2中的第二条纹电极508的间距p2,是故亮度降低的效应被局限在第二区A2,也就是所谓的亮区,其原因为,在考虑(ΔW)/W时,当(ΔW)/W越小,则该区穿透率不均匀的现象越不明显,其中ΔW为该区中条纹电极宽度最大值减去该区中条纹电极宽度最小值,在考虑(Δp)/p时,当(Δp)/p越小,则该区穿透率不均匀的现象越不明显,其中Δp为该区中条纹电极间距最大值减去该区中条纹电极间距最小值。是故,当工艺变异在各区大体相同下,也就是ΔW在各区大体相同下,因为第一区A1中的第一条纹电极306的宽度w1小于第二区A2中的第二条纹电极308的宽度w2,所以第二区A2中穿透率均匀度较佳,而属于暗区的第一区A1中的穿透率变化因影响非常小,故可忽略。
虽然本发明已以实施例披露如上,然其并非用以限定本发明,任何所属技术领域中普通技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当以权利要求界定为准。
Claims (15)
1.一种有源阵列基板,包括:
基底;
多条扫描线,设置于该基底上;
多条数据线,设置于该基底上并大体与多条扫描线垂直;
多个像素单元,分别与多条扫描线以及多条数据线对应连接,每一像素单元包括:
第一开关元件,与对应的扫描线以及数据线电性连接;
第二开关元件,与对应的扫描线以及数据线电性连接;
第一像素电极位于第一区内,具有多个第一条纹电极,该第一像素电极与该第一开关元件电性连接;以及
第二像素电极位于第二区内,具有多个第二条纹电极,该第二像素电极与该第二开关元件电性连接;
其中,第一条纹电极的宽度为W1,相邻第一条纹电极的间距为P1,第二条纹电极的宽度为W2,相邻第二条纹电极的间距为P2,
该第一条纹电极的宽度W1以及相邻第一条纹电极的间距P1的和大于该第二条纹电极的宽度W2以及相邻第二条纹电极的间距P2的和。
2.如权利要求1所述的有源阵列基板,其中相邻第一条纹电极的间距P1约等于相邻第二条纹电极的间距P2。
3.如权利要求2所述的有源阵列基板,其中该第一条纹电极的宽度W1为3微米至8微米,该第二条纹电极的宽度W2为3微米至8微米,且该第一条纹电极的宽度W1大于该第二条纹电极的宽度W2。
4.如权利要求1所述的有源阵列基板,其中每个第一条纹电极的宽度W1约等于每个第二条纹电极的宽度W2。
5.如权利要求4所述的有源阵列基板,其中相邻第一条纹电极的间距P1为2微米至5微米,相邻第二条纹电极的间距P2为2微米至5微米,且相邻第一条纹电极的间距P1大于相邻第二条纹电极的间距P2。
6.如权利要求5所述的有源阵列基板,其中该第一条纹电极的宽度W1以及该第二条纹电极的宽度W2约为5微米,相邻第一条纹电极的间距P1约为3.5微米,相邻第二条纹电极的间距P2约为3微米。
7.如权利要求1所述的有源阵列基板,其中每一像素单元的该第一开关元件以及该第二开关元件电性连接至相同的扫描线以及不同的数据线,同时与该第一开关元件以及该第二开关元件电性连接的该扫描线位于该第一区以及该第二区之间。
8.如权利要求1所述的有源阵列基板,其中每一像素单元的该第一开关元件以及该第二开关元件电性连接至相同的扫描线以及相同的数据线,该有源阵列基板还包括第一共用电极以及第二共用电极位于该基底上,其中该每一像素单元还包括:
第三开关元件,该第三开关元件的栅极电性连接另一条扫描线;
辅助电容电极与该第三开关元件的源极电性连接;以及
辅助像素电极与该第二共用电极电性连接。
9.如权利要求1所述的有源阵列基板,其中该第一区的亮度大于该第二区的亮度。
10.一种液晶显示面板,包括:
如权利要求1至9中任一所述的有源阵列基板;
对向基板;以及
液晶层,位于该有源阵列基板以及该对向基板之间。
11.一种液晶显示面板的驱动方法,包括:
提供液晶显示面板,该液晶显示面板包括:
有源阵列基板,该有源阵列基板包括:
基底;
多条扫描线,设置于该基底上;
多条数据线,设置于该基底上并大体与多条扫描线垂直;
多个像素单元,分别与多条扫描线以及多条数据线对应连接,每一像素单元包括:
第一开关元件,与对应的扫描线以及数据线电性连接;
第二开关元件,与对应的扫描线以及数据线电性连接;
第一像素电极位于第一区内,具有多个第一条纹电极,该第一像素电极与该第一开关元件电性连接;以及
第二像素电极位于第二区内,具有多个第二条纹电极,该第二像素电极与该第二开关元件电性连接;
其中,第一条纹电极的宽度为W1,相邻第一条纹电极的间距为P1,第二条纹电极的宽度为W2,相邻第二条纹电极的间距为P2,
该第一条纹电极的宽度W1以及相邻第一条纹电极的间距P1的和大于该第二条纹电极的宽度W1以及相邻第二条纹电极的间距P2的和;
对向基板,包括公共电极;以及
液晶层,位于该有源阵列基板以及该对向基板之间;以及
提供低灰阶数据电压给该多个像素单元中的一个的该第一像素电极,使得该第一区的亮度大于该第二区的亮度以显示低灰阶画面。
12.如权利要求11所述的方法,还包括:
提供高灰阶数据电压给该多个像素单元中的一个的该第一像素电极,使得该第一区的亮度约等于该第二区的亮度以显示高灰阶画面。
13.如权利要求12所述的方法,其中该低灰阶数据电压为0伏至20伏,且该高灰阶数据电压为0伏至30伏。
14.如权利要求11所述的方法,还包括:
提供第一高灰阶数据电压给该多个像素单元中的一个的该第一像素电极;以及
提供第二高灰阶数据电压给该多个像素单元中的一个的该第二像素电极,使得该第一区的亮度约等于该第二区的亮度以显示高灰阶画面。
15.如权利要求14所述的方法,其中该第一高灰阶数据电压为0伏至30伏,且该第二高灰阶数据电压为0伏至30伏。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009101343084A CN101515100B (zh) | 2009-04-10 | 2009-04-10 | 有源阵列基板、液晶显示面板及其驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009101343084A CN101515100B (zh) | 2009-04-10 | 2009-04-10 | 有源阵列基板、液晶显示面板及其驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101515100A CN101515100A (zh) | 2009-08-26 |
CN101515100B true CN101515100B (zh) | 2011-01-26 |
Family
ID=41039613
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009101343084A Active CN101515100B (zh) | 2009-04-10 | 2009-04-10 | 有源阵列基板、液晶显示面板及其驱动方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101515100B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109283754A (zh) * | 2017-07-21 | 2019-01-29 | 京东方科技集团股份有限公司 | 一种像素结构、阵列基板及液晶显示装置 |
-
2009
- 2009-04-10 CN CN2009101343084A patent/CN101515100B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN101515100A (zh) | 2009-08-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9964823B2 (en) | Display panel and display device | |
US7760310B2 (en) | Liquid crystal display panel with V-shaped connection pattern connecting a part of the first strip patterns and the first interlacing pattern of the first pixel electrode | |
CN104280947B (zh) | 液晶显示器 | |
TWI427383B (zh) | 主動陣列基板、液晶顯示面板及其驅動方法 | |
CN100426114C (zh) | 垂直取向模式液晶显示器件 | |
CN101685226B (zh) | 可改善色偏的液晶显示面板与应用其的液晶显示装置 | |
US11537017B2 (en) | Array substrate and display panel | |
US9182637B2 (en) | Liquid crystal display panel | |
JP2006184737A (ja) | 液晶表示装置用基板及びそれを備えた液晶表示装置及びその駆動方法 | |
US7898624B2 (en) | Pixel array substrate and liquid crystal display | |
CN101140396A (zh) | 液晶显示器装置 | |
WO2018192048A1 (zh) | 八畴像素结构 | |
US7876410B2 (en) | Multi-domain vertically aligned liquid crystal display having a plurality of jagged and non-jagged slits | |
US9423659B2 (en) | Array substrate, liquid crystal display panel, and display device | |
US10088716B2 (en) | Liquid crystal display device | |
US20130286332A1 (en) | Liquid crystal display and liquid crystal display panel | |
CN100523974C (zh) | 液晶显示面板 | |
US7830486B2 (en) | Pixel structure and liquid crystal display panel | |
US7671952B2 (en) | Multi-domain vertical alignment liquid crystal display panel | |
CN102124404A (zh) | 液晶显示装置、有源矩阵基板以及电子设备 | |
CN101169531B (zh) | 像素结构 | |
US11262627B2 (en) | Liquid crystal display panel and display device | |
CN101515100B (zh) | 有源阵列基板、液晶显示面板及其驱动方法 | |
CN201251666Y (zh) | 多畴垂直取向模式的液晶显示装置 | |
US7929093B2 (en) | Pixel structure and liquid crystal display having the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |