CN101471816B - 用来产生抖动时钟信号的抖动产生器 - Google Patents
用来产生抖动时钟信号的抖动产生器 Download PDFInfo
- Publication number
- CN101471816B CN101471816B CN 200710160159 CN200710160159A CN101471816B CN 101471816 B CN101471816 B CN 101471816B CN 200710160159 CN200710160159 CN 200710160159 CN 200710160159 A CN200710160159 A CN 200710160159A CN 101471816 B CN101471816 B CN 101471816B
- Authority
- CN
- China
- Prior art keywords
- generator
- clock
- jitter
- control signal
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本发明提供一种用来产生抖动时钟信号的抖动产生器,其包括抖动控制信号产生器以及抖动时钟产生器。该抖动控制信号产生器用来于不同时间点自多个候选数字代码中选择一个数字代码,并分别输出所选取的多个不同的数字代码;而该抖动时钟产生器耦接于该抖动控制信号产生器,用来产生该抖动时钟信号,其中该抖动时钟产生器分别依据该多个不同的数字代码来动态调整该抖动时钟信号。
Description
技术领域
本发明涉及一种抖动产生器(jitter generator),具体地,涉及一种可产生一抖动时钟信号以应用在芯片中的内建自测(built-in-self-test,BIST)的抖动产生器。
背景技术
在数字通信系统中,接收机对于定时抖动(timing jitter)的容忍能力是衡量整个系统性能的一项重要参数,特别是在高速的通信系统。所谓时间抖动,指的是当数据或是时钟信号上升沿/下降沿应该出现的位置发生了偏移所导致(亦即相位偏移),因而可能使接收机的误码率(bit error rate,BER)上升。已知的解决方案通常通过接收机中的时钟和数据还原电路(clock anddata recovery,CDR)来降低抖动对于接收机的影响。
因此,如何测试接收机的抖动容忍度(jitter tolerance)一直是项重要的课题。常见的测试架构利用一抖动产生器来产生一含有时间抖动的频率信号,并将一串随机的测试数据位输入至一D型触发器(D-type flip-flop),而该D型触发器通过该含有时间抖动的频率信号来触发而运作;这样,该D型触发器便可输出一串具有时间抖动的数据位。接着再将此具有时间抖动的数据位串流输入至接收机,将接收机的输出与输入的测试数据位串流相比较来得知接收机的抖动容忍能力。
然而,一个好的抖动产生器必须要能控制抖动的频率以及抖动幅度的大小;其中,抖动幅度指的是数据或时钟信号相位偏移的大小,而抖动的频率是指相位偏移发生的次数。尽管目前市面上已有现成的测试仪器可以满足此需求,然而此种测试仪器价格昂贵,亦不利于批量测试。另一种替代方式则是利用信号产生器以及混频器调变出带有抖动的频率信号,此法成本较低。
发明内容
本发明的目的在于提供一种可用于芯片中的内建自测的抖动产生器,以节省批量测试时的机器成本。
本发明的一个实施例提供一种用来产生一抖动时钟(jittered clock)信号的抖动产生器(jitter generator),其包括一抖动控制信号产生器以及一抖动时钟产生器。该抖动控制信号产生器用来于不同时间点自多个候选数字代码中选择一数字代码,并分别输出所选取的多个不同的数字代码;而该抖动时钟产生器耦接于该抖动控制信号产生器,用来产生该抖动时钟信号,其中该抖动时钟产生器分别依据该多个不同的数字代码来动态调整该抖动时钟信号。
本发明的另一实施例提供一种用来产生一抖动时钟信号的抖动产生器,包括一抖动控制信号产生器以及一抖动时钟产生器。该抖动控制信号产生器用来产生一抖动控制信号;而该抖动时钟产生器耦接于该抖动控制信号产生器,其包括一时钟锁定电路,用来依据一时钟输入信号与一时钟反馈信号执行一时钟锁定操作,以于第一节点产生该时钟反馈信号以及于第二节点产生该抖动时钟信号。
附图说明
图1为本发明第一实施例的抖动产生器的功能框图;
图2为图1所示的抖动控制信号产生器所输出的数字代码的示意图;
图3为图1所示的抖动产生器所输出的抖动时钟信号的示意图;
图4为图1所示的多相位时钟产生器所输出的频率相同但相位相异的多个时钟输出信号的示意图;
图5为本发明第二实施例的抖动产生器的功能框图;
图6为本发明第三实施例的抖动产生器的功能框图;
图7为图6所示的相位内插延迟锁定环的功能框图;
图8为本发明第四实施例的抖动产生器的功能框图;
图9为图8所示的相位内插锁相环的功能框图;
图10为本发明第五实施例的抖动产生器的功能框图;以及
图11为本发明第六实施例的抖动产生器的功能框图。
具体实施方式
请参考图1,图1所示为本发明第一实施例的抖动产生器10的功能框图。抖动产生器10包括抖动时钟产生器100以及抖动控制信号产生器110,而抖动时钟产生器100则包括一多相位时钟产生器102以及一相位选择器104。抖动控制信号产生器110用来于不同时间点自多组候选数字代码中选择至少一组数字代码,并分别输出所选取的多个不同的数字代码,在本实施例中,抖动控制信号产生器110通过一直接数字频率合成器(direct digital frequencysynthesizer,DDFS)112来加以实现。直接数字频率合成器112为一种用来产生数字化的任意波形的组件,其操作原理已为熟知该技术者所知,故相关细节在此不再赘述。依据抖动频率控制信号Jfreq以及抖动幅度控制信号Jamp可控制直接数字频率合成器112依序产生所需的数字波形信号,以此数字波形信号作为数字代码SEL(如图2所示)。抖动时钟产生器100用来产生抖动时钟信号Jout,并依据数字代码SEL来动态调整抖动时钟信号Jout(如图3所示)。在本实施例中,抖动时钟产生器100由多相位时钟产生器102以及相位选择器104所组成;其中,多相位时钟产生器102根据时钟输入信号CLKin以产生多个候选时钟输出信号CLKout(n),其中该多个时钟输出信号CLKout(n)为频率相同但相位相异的时钟信号(在本实施例中,n=0~3,亦即可产生四个不同相位的时钟信号,如图4所示)。本实施例中,多相位时钟产生器102通过一多相位锁相环(multi-phase phase locked loop,multi-phase PLL)106来实现,请注意,此仅用来示范说明,并非用来作为本发明的限制条件,亦即任何可产生频率相同但相位相异的多个时钟信号的电路均可被采用以实现所要的多相位时钟产生器102。相位选择器104耦接至多相位时钟产生器102以及相位选择控制信号产生器110,用来根据抖动控制信号产生器110所输出的数字代码SEL,从n个候选时钟输出信号CLKout(n)中选择一特定时钟输出信号以产生抖动时钟信号Jout。由于直接数字频率合成器112在不同时间点会产生不同幅度的数字信号,亦即输出不同的数字代码SEL;如此一来,相位选择器104在每个时间点所选的时钟输出信号的相位也不尽相同,因此便会产生具有时间抖动的频率信号Jout(如图3所示)。
请参考图5,图5所示为本发明第二实施例的抖动产生器20的功能框图。抖动产生器20包括一抖动时钟产生器200以及一抖动控制信号产生器210,其中抖动时钟产生器200包括一多相位时钟产生器202以及一相位选择器204,而抖动控制信号产生器210则包括一直接数字频率合成器212以及一译码器214。第5图的电路架构大致与图1相同,唯一与图1不同的地方在于:第5图当中的抖动控制信号产生器210多了一个译码器214;译码器214用来对直接数字频率合成器212输出的数字波形信号进行译码以转换成数字代码SEL。
请注意,本发明的第一实施例以及第二实施例所公开的抖动控制信号产生器的实施方式仅为范例说明,并非作为本发明的限制条件。因此,任何能够根据抖动频率控制信号Jfreq以及抖动幅度控制信号Jamp而产生抖动控制信号产生的实施方式皆属于本发明的范围。
请参考图6,图6为本发明第三实施例的抖动产生器30的功能框图。抖动产生器30包括一个用来产生抖动控制信号Jctl的抖动控制信号产生器320以及一个用来依据抖动控制信号Jctl以产生抖动时钟信号Jout的抖动时钟产生器300。本实施例中,抖动控制信号产生器320包括直接数字频率合成器322以及数字/模拟转换器(digital/analog converter,DAC)324。通过抖动频率控制信号Jfreq以及抖动幅度控制信号Jamp可控制直接数字频率合成器322合成出所需的数字波形信号,而此数字波形信号会经由数字/模拟转换器324的转换而输出一个具有连续波形的抖动控制信号Jctl,亦即抖动控制信号Jctl为模拟信号。
在本实施例中,抖动时钟产生器300通过相位内插延迟锁定环(phaseinterpolated delay locked loop,PI DLL)400来实现。请参考图7,图7为图6所示的相位内插延迟锁定环400的功能框图。相位内插延迟锁定环400为一种时钟锁定电路,用来依据时钟输入信号CLKin与时钟反馈信号CLKfb执行时钟锁定操作,以产生时钟反馈信号CLKfb以及抖动时钟信号Jout。相位内插延迟锁定环400当中包括:相位比较器402,用来依据时钟输入信号CLKin与时钟反馈信号CLKfb产生一比较结果;控制信号产生器404,耦接于相位比较器402,用来依据比较结果产生控制信号CTL;以及延迟电路406,耦接于相位比较器402与控制信号产生器404,用来处理时钟输入信号CLKin以产生时钟反馈信号CLKfb。如图所示,延迟电路406当中包括:第一延迟模块408,用来依据第一延迟量控制信号CTL1以产生抖动时钟信号Jout;以及第二延迟模块410,用来依据第二延迟量控制信号CTL2以产生时钟反馈信号CLKfb。在本实施例中,每一延迟模块通过电压控制延迟线(voltagecontrol delay line,VCDL)来实现,由于利用延迟锁定环来进行时钟锁定操作的细节已为熟知相关技术者所知,在此不再赘述。值得注意的是,本实施例当中的第一延迟量控制信号CTL1与第二延迟量控制信号CTL2的差别在于其中一个延迟量控制信号由控制信号CTL与抖动控制信号Jctl相加而得,而另一延迟量控制信号由控制信号CTL与抖动控制信号Jctl相减而得,如此一加一减一相同的量的效果使得第一延迟模块408与第二延迟模块410合起来的效果等效于一个依据控制信号CTL来控制延迟量的延迟模块,因此延迟电路406中的两个延迟模块并不会改变相位内插延迟锁定环的原本时钟锁定操作的功能,最终反馈信号CLKfb的相位经由时钟锁定操作仍会与时钟输入信号CLKin的相位相同。然而,从第一延迟模块408与第二延迟模块410之间输出的抖动时钟信号Jout便与反馈信号CLKfb(亦即时钟输入信号CLKin)频率相同但相位相异。由于抖动控制信号Jctl为一个幅度大小不断变动的连续波形信号,使得第一延迟模块408产生的延迟量会不断的变动,亦即抖动时钟信号Jout与时钟输入信号CLKin的相位差异会不断的变动,因而使得抖动时钟信号Jout具有时间抖动的效果。另外请注意,在一实施例中,控制信号产生器404可由一充电泵浦(Charge Pump)与一低通滤波器来实施。
请参考图8,图8为本发明第四实施例的抖动产生器50的功能框图。请与图6比较,两者的结构大致相同,唯一的差异在于图8的抖动时钟产生器500通过相位内插锁相环(phase interpolated phase-locked loop,PI PLL)600来实现。请参考图9,图9为图8所示的相位内插锁相环600的功能框图。相位内插锁相环600亦为一种时钟锁定电路,包括:相位比较器602,用来依据时钟输入信号CLKin与时钟反馈信号CLKfb0产生一比较结果;控制信号产生器604,耦接于相位比较器602,用来依据比较结果产生控制信号CTL;环形振荡器606,耦接于相位比较器602与控制信号产生器604,用来产生时钟反馈信号CLKfb;以及分频器614,用来对时钟反馈信号CLKfb进行分频操作,并输出时钟反馈信号CLKfb0使得两时钟反馈信号的频率具有倍数关系,时钟输入信号CLKin与时钟反馈信号CLKfb0的间亦具有倍数关系。此外,环形振荡器606包括:反相模块612;第一延迟模块608,用来依据第一延迟量控制信号CTL1以产生抖动时钟信号Jout;以及第二延迟模块610,用来依据第二延迟量控制信号CTL2以产生时钟反馈信号CLKfb。在本实施例中,每一延迟模块通过电压控制延迟线(voltage control delay line,VCDL)来实现,由于利用锁相环来进行时钟锁定操作的细节已为熟知相关技术者所知悉,在此便不再赘述。值得注意的是,本实施例当中的第一延迟量控制信号CTL1与第二延迟量控制信号CTL2的差别在于其中一个延迟量控制信号由控制信号CTL与抖动控制信号Jctl相加而得,而另一延迟量控制信号由控制信号CTL与抖动控制信号Jctl相减而得,如此一加一减一相同的量的效果使得第一延迟模块608与第二延迟模块610合起来的效果等效于一个依据控制信号CTL来控制延迟量的延迟模块,因此延迟电路606中的两个延迟模块并不会改变相位内插锁相环的时钟锁定操作的功能。然而,从第一延迟模块608与第二延迟模块610的间输出的抖动时钟信号Jout便与反馈信号CLKfb频率相同但相位相异。由于抖动控制信号Jctl为一个幅度大小不断变动的连续波形信号,使得第一延迟模块608产生的延迟量会不断的变动,亦即抖动时钟信号Jout与时钟输入信号CLKin的相位差异会不断的变动,因而使得抖动时钟信号Jout具有时间抖动的效果。
此外,在本发明的第三实施例中,利用相位内插延迟锁定环能够产生的抖动大小为正负零点五个单位区间(unit interval,UI);这是由于当图7中的延迟锁定环400锁住时钟输入信号CLKin的相位时,经由两级电压控制延迟线的后时钟反馈信号CLKfb的延迟量会与时钟输入信号CLKin正好差一个周期。如图9所示,在本发明的第四实施例中,将本发明第三实施例的相位内插延迟锁定环替换成相位内插锁相环,虽然功能相同,但其产生的抖动幅度可以不受一个单位区间的限制;这是因为相位内插锁相环600内多了一个分频器614,使得时钟输入信号CLKin的频率可以是时钟反馈信号CLKfb的整数倍,因此抖动时钟信号Jout产生的抖动大小便可超过一个单位区间。
请参考图10,图10为本发明第五实施例的抖动产生器70的功能框图。请与图6比较,两者的结构大致相同,唯一的差异在于图10的抖动控制信号产生器720由振荡器722与可变增益放大器724所组成。振荡器722用来依据抖动频率控制信号Jfreq以产生振荡信号SW,而可变增益放大器724耦接至振荡器722,用来根据抖动幅度控制信号Jamp将振荡信号SW转换成抖动控制信号Jctl。本实施例所产生的抖动控制信号Jctl与图6中第三实施例所产生的抖动控制信号Jctl相同,为一个幅度大小不断变动的连续波形信号,可以控制相位内插延迟锁定环710产生具有时间抖动的幅度信号。
请参考图11,图11为本发明第六实施例的抖动产生器80的功能框图。请与图10比较,两者的结构大致相同,唯一的差异在于图11的抖动时钟产生器800通过相位内插锁相环810来实现。由于图11中的相位内插锁相环810与图9的相位内插锁相环600完全相同,而抖动控制信号产生器820与图10的抖动控制信号产生器720完全相同,故操作细节在此便不再赘述。
本发明所公开的抖动电路利于实现于芯片中以达到内建自测的目的,由此可以节省批量测试时的机器成本。如果芯片中同时含有发射端的电路,则利用本发明的方法在内建自测时可以与发射端共享部分硬件电路(如多相位锁相环、相位内插延迟锁定环、或相位内插锁相环),以进一步节省芯片面积,降低生产成本。
以上所述仅为本发明的实施例,凡依本发明权利要求所做的均等变化与修饰,皆应属本发明的涵盖范围。
Claims (4)
1.一种用来产生抖动时钟信号的抖动产生器,包括:
抖动控制信号产生器,用来于不同时间点产生并输出不同的数字代码;以及
抖动时钟产生器,耦接于该抖动控制信号产生器,用来依据该不同的数字代码从多个候选时钟输出信号中选择一特定时钟输出信号以产生该抖动时钟信号。
2.如权利要求1所述的抖动产生器,其中该抖动控制信号产生器包括直接数字频率合成器,用来依据抖动频率控制信号与抖动幅度控制信号来产生数字波形信号并将其作为该数字代码。
3.如权利要求2所述的抖动产生器,其中该抖动控制信号产生器还包括译码器,其耦接于该直接数字频率合成器,用来对该直接数字频率合成器输出的该数字波形信号进行译码以转换为该数字代码。
4.如权利要求1所述的抖动产生器,其中该抖动时钟产生器包括:
多相位时钟产生器,用来根据时钟输入信号以产生多个候选时钟输出信号,其中该多个候选时钟输出信号为频率相同但相位相异的时钟信号;以及
相位选择器,耦接至该多相位时钟产生器以及该抖动控制信号产生器,用来根据该抖动控制信号产生器的输出从该多个候选时钟输出信号中选择一特定时钟输出信号以产生该抖动时钟信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200710160159 CN101471816B (zh) | 2007-12-24 | 2007-12-24 | 用来产生抖动时钟信号的抖动产生器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200710160159 CN101471816B (zh) | 2007-12-24 | 2007-12-24 | 用来产生抖动时钟信号的抖动产生器 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201010520862 Division CN102006160B (zh) | 2007-12-24 | 2007-12-24 | 用来产生抖动时钟信号的抖动产生器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101471816A CN101471816A (zh) | 2009-07-01 |
CN101471816B true CN101471816B (zh) | 2012-12-12 |
Family
ID=40828959
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 200710160159 Active CN101471816B (zh) | 2007-12-24 | 2007-12-24 | 用来产生抖动时钟信号的抖动产生器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101471816B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108616272A (zh) * | 2018-05-15 | 2018-10-02 | 原时(荆门)电子科技有限公司 | 一种高精度低抖动时频信号切换装置 |
CN110971489A (zh) * | 2019-12-04 | 2020-04-07 | 盛科网络(苏州)有限公司 | 基于模拟时钟发生器进行可变偏斜的模拟测试方法及装置 |
CN112994685B (zh) * | 2019-12-12 | 2022-08-16 | 上海交通大学 | 数字相位转换器提高输出线性度的方法 |
CN114594825B (zh) * | 2022-03-28 | 2024-04-12 | 深圳市爱普泰科电子有限公司 | 抖动的时钟信号的生成系统、方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5515404A (en) * | 1993-06-24 | 1996-05-07 | Madge Networks Limited | Data communication systems |
CN1977178A (zh) * | 2004-06-24 | 2007-06-06 | 安捷伦科技有限公司 | 改进的抖动产生 |
-
2007
- 2007-12-24 CN CN 200710160159 patent/CN101471816B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5515404A (en) * | 1993-06-24 | 1996-05-07 | Madge Networks Limited | Data communication systems |
CN1977178A (zh) * | 2004-06-24 | 2007-06-06 | 安捷伦科技有限公司 | 改进的抖动产生 |
Also Published As
Publication number | Publication date |
---|---|
CN101471816A (zh) | 2009-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8892617B2 (en) | Jitter generator for generating jittered clock signal | |
US11018675B2 (en) | Matrix phase interpolator for phase locked loop | |
US6791379B1 (en) | Low jitter high phase resolution PLL-based timing recovery system | |
US8170169B2 (en) | Serializer deserializer circuits | |
US6794912B2 (en) | Multi-phase clock transmission circuit and method | |
US6704383B2 (en) | Sample and hold type fractional-N frequency synthesizer | |
US20180062827A1 (en) | Lock detector for phase lock loop | |
US11057040B2 (en) | Phase-locked loop circuit and clock generator including the same | |
US8634509B2 (en) | Synchronized clock phase interpolator | |
US7825712B2 (en) | Multi-phase clock signal generating circuit having improved phase difference and a controlling method thereof | |
US8816734B2 (en) | Clock generation circuit and semiconductor apparatus including the same | |
US7372340B2 (en) | Precision frequency and phase synthesis with fewer voltage-controlled oscillator stages | |
CN101471816B (zh) | 用来产生抖动时钟信号的抖动产生器 | |
WO2005109642A1 (ja) | 等位相多相クロック信号発生回路およびそれを用いたシリアルディジタルデータ受信回路 | |
JP5206682B2 (ja) | 位相比較器およびフェーズロックドループ | |
US7675333B2 (en) | Multi-phase delay locked loop with equally-spaced phases over a wide frequency range and method thereof | |
US6501336B2 (en) | Self-calibration device and method for calibrating phase offset between output waveforms of ring osciliator | |
CN109698697B (zh) | 一种应用于fpga芯片的锁相环装置及fpga芯片 | |
CN102006160B (zh) | 用来产生抖动时钟信号的抖动产生器 | |
US20060098823A1 (en) | Method and system for time interleaved digital to analog conversion for a cable modem | |
EP1145440B1 (en) | Low jitter high phase resolution pll-based timing recovery system | |
US7555091B1 (en) | System and method for providing a clock and data recovery circuit with a self test capability | |
US7239208B1 (en) | Device and method for frequency synthesis for wireline transceivers and similar devices | |
US7573968B2 (en) | Data transmission circuit with serial interface and method for transmitting serial data | |
US8774325B2 (en) | Clock and data recovery circuits |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |