CN101453640A - 一种软硬件联合解码的avs视频解码器 - Google Patents

一种软硬件联合解码的avs视频解码器 Download PDF

Info

Publication number
CN101453640A
CN101453640A CN 200710178279 CN200710178279A CN101453640A CN 101453640 A CN101453640 A CN 101453640A CN 200710178279 CN200710178279 CN 200710178279 CN 200710178279 A CN200710178279 A CN 200710178279A CN 101453640 A CN101453640 A CN 101453640A
Authority
CN
China
Prior art keywords
decoding
video decoder
module
avs
coprocessor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN 200710178279
Other languages
English (en)
Inventor
黄玄
陈杰
周莉
李霞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Institute of Microelectronics of CAS
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN 200710178279 priority Critical patent/CN101453640A/zh
Publication of CN101453640A publication Critical patent/CN101453640A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

本发明涉及多媒体视频领域,特别是一种视频解码中的软硬件联合解码的AVS(信息技术先进音视频编码)视频解码器,包括:采用DSP(数字信号处理器)和协处理器软硬件联合解码;软件解码部分由DSP完成,完成对AVS协议的解析,产生解码需要的各种参数以及对协处理器解码过程进行控制。该软硬件联合解码的AVS视频解码器结构的VLSI(超大规模集成电路)实现,在0.18微米工艺下,能对AVS进行标清或者更大尺寸图像的实时解码;由于DSP编程具有很大的灵活性,该解码器结构便于兼容其它标准视频格式的解码,同时解码器芯片面积和功耗小,成本低。

Description

一种软硬件联合解码的AVS视频解码器
技术领域
本发明涉及多媒体视频领域,特别是一种软硬件联合解码的AVS视频解码器结构。
背景技术
AVS(Audio Video Coding Standard)标准是《信息技术先进音视频编码》系列标准的简称,具有自主知识产权,适用于数字电视广播、交互式存储媒体业务等应用,具有压缩率高,复杂度适中,成本低廉等特点。AVS视频当中具有特征性的核心技术包括:8x8整数变换、量化、帧内预测、1/4精度像素插值、特殊的帧间预测运动补偿、二维熵编码、区块效应环路滤波等。在较低的复杂度下实现了与国际标准相当的技术性能。
AVS视频解码器是研究的一个热点,针对数字视频高清应用,AVS视频解码器应具备以下优点:解码速度快,可以对标清视频或者更高分辨率的高清视频进行实时解码;解码器面积开销小,成本比较低;解码器具有比较好的兼容性和移植性,方便兼容多标准和功能上的升级;解码器具有比较规范的输入输出接口,便于IP化和集成。
解码器的种类大致可以分为三种,第一种是软件解码器,它使用高性能DSP或者CPU来完成解码运算。这种解码器的优点是兼容性、移植性、可升级性都比较好,但由于DSP和CPU的性能往往满足不了标清或更大图像尺寸视频的实时解码。而且采用高性能的处理器功耗比较大,成本比较高。第二种是硬件解码器,解码器采用全硬件化设计,这种解码器的优点是性能比较高,可以满足图像高清解码的需求,而且针对专门的视频应用,解码器的面积开销往往比DSP,CPU等处理器小得多,制造成本比较低;但硬件解码器的缺点是兼容性、移植性、可升级性都比较差,特别是在多标准并存的情况下,解码器必须具有很好的多标准的兼容性。第三种是软硬件联合解码器,它由处理器和协处理器组成,共同完成解码过程,软件解码部分具备比较好的兼容性和移植性,硬件解码部分解码速度比较快,用于处理解码过程中比较密集的计算。这一种软硬件联合解码器比软件解码器具有更高的性能,可以满足高清视频实时解码的需求,并且具有一定的兼容性和移植性。这种解码器的面积和功耗比软件解码器小,但比硬件解码器大。
发明内容
本发明提出一种软硬件联合解码的AVS视频解码器,其采用DSP数字信号处理器和协处理器联合解码,软件解码部分由DSP完成,完成对AVS协议的解析,产生解码需要的各种参数以及对协处理器解码过程进行控制。协处理器分成解码通路,运动补偿部分和图像输出部分。解码通路由熵解码,反量化,反扫描,反变换组成。运动补偿部分有预测控制器,帧内预测,帧间预测,像素重建与环路滤波模块组成。输出部分由输出控制器,像素转换模块,输出模块组成。具体包括:
一种AVS视频解码器,包括数字信号处理器和协处理器,其中:
数字信号处理器完成软件解码部分,完成对AVS协议的解析,产生解码需要的各种参数以及对协处理器解码过程进行控制;
协处理器包括解码通路,运动补偿部分和图像输出部分,由数字信号处理器和协处理器联合解码。
进一步,所述数字信号处理器对AVS协议解析包括:图像序列头解析,图像头解析,扩展与用户数据解析,条带头解析和宏块头解析;所述数字信号处理器产生的解码需要的各种参数包括:运动矢量,宏块类型,量化参数,加权预测和环路滤波。
进一步,所述数字信号处理器控制协处理器解码的启动,并接受协处理器解码完毕返回的中断;所述数字信号处理器和所述协处理器共享一部分存储器,共同访问共享存储器中的输入压缩数据和解码信息参数。
进一步,所述AVS视频解码器协处理器的解码通路由熵解码模块,反量化模块,反扫描模块,反变换模块组成。
进一步,所述视频解码器协处理器的熵解码模块接收DSP的启动命令,从共享存储器中读出压缩AVS数据,进行自适应指数哥伦布码解码,并把熵解码结果传给下一级反量化模块。
进一步,所述视频解码器协处理器的反量化模块获得熵解码的结果和量化参数,对于每个不为0的数值进行反量化的计算,并把反量化结果传给下级反扫描模块。
进一步,所述视频解码器协处理器的反扫描模块根据解码参数选择合适的扫描表,对输入的反量化结果进行反扫描;反扫描结果输出给反变换模块。
进一步,所述视频解码器协处理器的反变换模块进行AVS标准所描述的反变换计算,反变换输出预测残差结果。
进一步,所述视频解码器协处理器的运动补偿部分由预测控制器,帧内预测,帧间预测,像素重建与环路滤波模块组成。
进一步,所述视频解码器协处理器的预测控制器产生读取外部同步动态存储器的图像参考样本地址,并将图像参考样本从同步动态存储器读出送给帧内预测模块和帧间预测模块;所述帧内预测模块接受帧内预测参考样本数据,进行帧内预测插值,产生帧内预测数据;所述帧间预测模块接受帧间预测参考样本数据,进行帧间预测1/4亮度或1/8色度插值,产生帧间预测数据;所述帧内预测和所述帧间预测将插值得到的预测数据送给像素重建与环路滤波模块;所述像素重建与环路滤波模块根据帧内预测和帧间预测输出的预测数据和反变换模块输出的预测残差,计算重建结果并进行环路滤波后输出;所述像素重建与环路滤波模块在预测控制器的信号控制下将最终重建像素数据写入外部同步动态存储器。
讲一步,所述视频解码器协处理器的图像输出部分由输出控制器,像素转换模块,输出模块组成。
进一步,所述输出控制器从外部同步动态存储器读出需要显示的一幅图像数据;输出控制器输出图像数据至像素转换模块,所述像素转换模块完成图像数据到色差信号的转换;像素转换后的数据输出到输出模块,所述输出模块产生27MHz频率的图像数据输出和相应的同步信号。
进一步,所述视频解码器协处理器的图像输出部分和运动补偿部分共享同步动态存储器带宽,共享方式为时分复用,在不同的时间点访问同步动态存储器,由仲裁器根据图像输出部分和运动补偿部分提出的同步动态存储器访问请求分配其访问时间。
进一步,所述DSP数字信号处理器从共享存储器读出压缩数据进行解码,在DSP控制下,熵解码从共享存储器读出压缩数据和解码参数进行熵解码,熵解码将结果输出给反量化,反量化将结果输出给反扫描,反扫描将结果输出给反变换;预测控制器通过读写仲裁器将预测参考样本从同步动态存储器中读出,预测控制器将参考样本输出给帧内预测和帧间预测;帧内预测和帧间预测将结果输出给重建与环路滤波;重建与环路滤波在预测控制器的控制下将结果通过读写仲裁器写入同步动态存储器;输出控制器通过读写仲裁器将图像数据从同步动态存储器读出,输出控制器结果输出给像素转换,像素转换将结果输出给PPI并行外部接口端口,PPI端口的结果作为解码器的输出。
本发明提出的软硬件联合解码的AVS视频解码器由DSP数字信号处理器和协处理器构成,DSP完成AVS协议部分的解析和产生各种解码参数,具有比较好的兼容性和移植性;协处理器部分包含解码通路,运动补偿部分和图像输出部分,主要完成宏块数据运算量比较大的解码过程,具有比较高的性能,并且提供了ITU-R656的输出格式,便于IP化和集成。该软硬件联合解码的AVS视频解码器结构的VLSI实现,能对AVS进行标清或者更大尺寸图像的实时解码;由于DSP编程具有很大的灵活性,该解码器结构便于兼容其它标准视频格式的解码,同时解码器芯片面积和功耗小,成本低。
附图说明
图1是软硬件联合解码的AVS视频解码器结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明进一步详细说明。
软硬件联合解码的AVS视频解码器可参见附图1。本发明提出一种软硬件联合解码的AVS视频解码器,采用DSP数字信号处理器和协处理器联合解码,分为软件部分和硬件部分,软件解码部分由DSP完成,完成对AVS协议的解析,产生解码需要的各种参数以及对协处理器解码过程进行控制。由于DSP编程灵活性很大,所以软件解码部分能够比较灵活地兼容多标准,进行多标准的协议解析。硬件部分解码由专用电路完成,速度比较快,适合宏块计算密集型的解码过程,从而可以大幅度提高解码速度。
协处理器分成解码通路,运动补偿部分和图像输出部分。解码通路由熵解码,反量化,反扫描,反变换组成。熵解码模块接收DSP的启动命令,从共享存储器中读出压缩AVS数据,进行自适应指数哥伦布码解码,并把熵解码结果传给下一级反量化模块;反量化模块获得熵解码的结果和量化参数,对于每个不为0的数值进行反量化的计算,并把反量化结果传给下级反扫描模块;反扫描模块根据解码参数选择合适的扫描表,对输入的反量化结果进行IZZ反扫描;反扫描结果输出给反变换模块,反变换模块进行AVS标准所描述的反变换计算,反变换输出预测残差结果。
运动补偿部分由预测控制器,帧内预测,帧间预测,像素重建与环路滤波模块组成。预测控制器产生读取外部SDRAM(同步动态存储器)的图像参考样本的地址,并将图像参考样本从SDRAM读出送给帧内预测模块和帧间预测模块;帧内预测模块接受帧内预测参考样本数据,进行帧内预测插值,产生帧内预测数据;帧间预测模块接受帧间预测参考样本数据,进行帧间预测1/4亮度或1/8色度插值,产生帧间预测数据。帧内预测和帧间预测将插值得到的预测数据送给像素重建与环路滤波模块。像素重建与环路滤波模块根据帧内预测和帧间预测输出的预测数据和反变换模块输出的预测残差,计算重建结果并进行环路滤波后输出;像素重建与环路滤波模块在预测控制器的信号控制下将最终重建像素数据写入外部存储器SDRAM。
协处理器的图像输出部分由输出控制器,像素转换模块,输出模块组成。输出控制器从外部存储器SDRAM读出需要显示的一幅图像数据;输出控制器输出图像数据至像素转换模块,像素转换模块完成图像数据分量Y,U,V到色差信号Y,Cb,Cr的转换;像素转换后的数据输出到PPI输出模块,PPI输出模块产生27MHZ频率的图像数据输出和相应的同步信号。
参见附图1,其解码具体步骤可描述如下:
第一步:DSP数字信号处理器1从共享存储器2读出压缩数据进行解码,开始AVS协议的解析,产生解码需要的各种参数以及对协处理器解码过程进行控制。
第二步:在DSP控制下,熵解码3接受DSP解码信息参数和比特流解码位置参数,从共享存储器2读出熵编码的压缩数据进行熵解码。
第三步:熵解码3将结果输出给反量化4,反量化接受DSP的量化参数,进行AVS标准定义的反量化的计算。
第四步:反量化4将结果输出给反扫描5。反扫描根据帧编码方式选择需要的扫描表,对输入数据进行反扫描,这是一个对输入数据按照扫描表重新排序的过程。
第五步:反扫描5将结果输出给反变换6,反变化对输入数据和整数矩阵相乘,移位,饱和后输出,完成图像数据从频域到时域的变换,输出预测残差。
第六步:预测控制器7根据DSP提供的参数计算读取SDRAM中参考样本的地址,并通过SDRAM读写仲裁器14将预测参考样本从SDRAM中读出,参考样本分为帧间预测参考样本和帧内预测参考样本,并对参考样本的数据进行一定的调整后输出。
第七步:预测控制器7将预测参考样本输出,如果当前块是帧内预测,将预测样本输出给帧内预测9;如果当前块是帧间预测,将预测样本输出给帧间预测8。
第八步:如果是帧内预测,帧内预测9对输入数据进行AVS所定义的帧内插值计算;如果是帧间预测,帧间预测8将对输入数据进行AVS所定义的亮度1/4精度,色度1/8精度的插值计算。帧内预测9和帧间预测8将插值后的结果输出给重建与环路滤波10。
第九步:重建与环路滤波10接受预测残差和插值后的预测数据,计算重建结果,并接受DSP的环路滤波参数,对重建结果进行环路滤波,最后在预测控制器7的控制下将环路滤波后的结果通过SDRAM读写仲裁器写入SDRAM存储器。
第十步:输出控制器11接受DSP的显示图像地址参数,通过SDRAM读写仲裁器(14)将图像数据按行的方式从SDRAM读出,。
第十一步:输出控制器11结果输出给像素转换12,像素转换根据转换公式完成图像数据分量Y,U,V到色差信号Y,Cb,Cr的转换。
第十二步:像素转换12将结果输出给PPI端口13。PPI端口对输入数据进行从系统时钟到输出27MHZ时钟的时钟转换,并产生符合ITU-R656规范的图像同步信号。
第十三步:PPI端口13的结果作为解码器的输出,提供了符合ITU-R656规范的图像输出。
虽然参照上述实施例详细地描述了本发明,但是应该理解本发明并不限于所公开的实施例,对于本专业领域的技术人员来说,可对其形式和细节进行各种改变。本发明意欲涵盖所附权力要求书的精神和范围内的各种变型。

Claims (14)

1.一种AVS视频解码器,其特征在于,包括数字信号处理器和协处理器,其中:
数字信号处理器完成软件解码部分,完成对AVS协议的解析,产生解码需要的各种参数以及对协处理器解码过程进行控制;
协处理器包括解码通路,运动补偿部分和图像输出部分,由数字信号处理器和协处理器联合解码。
2.根据权利要求1所述的AVS视频解码器,其特征在于,所述数字信号处理器对AVS协议解析包括:图像序列头解析,图像头解析,扩展与用户数据解析,条带头解析和宏块头解析;所述数字信号处理器产生的解码需要的各种参数包括:运动矢量,宏块类型,量化参数,加权预测和环路滤波。
3.根据权利要求1所述的AVS视频解码器,其特征在于,所述数字信号处理器控制协处理器解码的启动,并接受协处理器解码完毕返回的中断;所述数字信号处理器和所述协处理器共享一部分存储器,共同访问共享存储器中的输入压缩数据和解码信息参数。
4.根据权利要求1所述的AVS视频解码器,其特征在于,所述AVS视频解码器协处理器的解码通路由熵解码模块,反量化模块,反扫描模块,反变换模块组成。
5.根据权利要求4所述的AVS视频解码器,其特征在于,所述视频解码器协处理器的熵解码模块接收DSP的启动命令,从共享存储器中读出压缩AVS数据,进行自适应指数哥伦布码解码,并把熵解码结果传给下一级反量化模块。
6.根据权利要求4所述的AVS视频解码器,其特征在于:所述视频解码器协处理器的反量化模块获得熵解码的结果和量化参数,对于每个不为0的数值进行反量化的计算,并把反量化结果传给下级反扫描模块。
7.根据权利要求4所述的AVS视频解码器,其特征在于:所述视频解码器协处理器的反扫描模块根据解码参数选择合适的扫描表,对输入的反量化结果进行反扫描;反扫描结果输出给反变换模块。
8.根据权利要求4所述的AVS视频解码器,其特征在于:所述视频解码器协处理器的反变换模块进行AVS标准所描述的反变换计算,反变换输出预测残差结果。
9.根据权利要求1所述的AVS视频解码器,其特征在于,所述视频解码器协处理器的运动补偿部分由预测控制器,帧内预测,帧间预测,像素重建与环路滤波模块组成。
10.根据权利要求9所述的AVS视频解码器,其特征在于,所述视频解码器协处理器的预测控制器产生读取外部同步动态存储器的图像参考样本地址,并将图像参考样本从同步动态存储器读出送给帧内预测模块和帧间预测模块;所述帧内预测模块接受帧内预测参考样本数据,进行帧内预测插值,产生帧内预测数据;所述帧间预测模块接受帧间预测参考样本数据,进行帧间预测1/4亮度或1/8色度插值,产生帧间预测数据;所述帧内预测和所述帧间预测将插值得到的预测数据送给像素重建与环路滤波模块;所述像素重建与环路滤波模块根据帧内预测和帧间预测输出的预测数据和反变换模块输出的预测残差,计算重建结果并进行环路滤波后输出;所述像素重建与环路滤波模块在预测控制器的信号控制下将最终重建像素数据写入外部同步动态存储器。
11.根据权利要求8所述的AVS视频解码器,其特征在于,所述视频解码器协处理器的图像输出部分由输出控制器,像素转换模块,输出模块组成。
12.根据权利要求11所述的AVS视频解码器,其特征在于:所述输出控制器从外部同步动态存储器读出需要显示的一幅图像数据;输出控制器输出图像数据至像素转换模块,所述像素转换模块完成图像数据到色差信号的转换;像素转换后的数据输出到输出模块,所述输出模块产生27MHz频率的图像数据输出和相应的同步信号。
13.根据权利要求9或11所述的AVS视频解码器,其特征在于,所述视频解码器协处理器的图像输出部分和运动补偿部分共享同步动态存储器带宽,共享方式为时分复用,在不同的时间点访问同步动态存储器,由仲裁器根据图像输出部分和运动补偿部分提出的同步动态存储器访问请求分配其访问时间。
14.根据权利要求1所述的AVS视频解码器,其特征在于,所述DSP数字信号处理器从共享存储器读出压缩数据进行解码,在DSP控制下,熵解码从共享存储器读出压缩数据和解码参数进行熵解码,熵解码将结果输出给反量化,反量化将结果输出给反扫描,反扫描将结果输出给反变换;预测控制器通过读写仲裁器将预测参考样本从同步动态存储器中读出,预测控制器将参考样本输出给帧内预测和帧间预测;帧内预测和帧间预测将结果输出给重建与环路滤波;重建与环路滤波在预测控制器的控制下将结果通过读写仲裁器写入同步动态存储器;输出控制器通过读写仲裁器将图像数据从同步动态存储器读出,输出控制器结果输出给像素转换,像素转换将结果输出给PPI并行外部接口端口,PPI端口的结果作为解码器的输出。
CN 200710178279 2007-11-28 2007-11-28 一种软硬件联合解码的avs视频解码器 Pending CN101453640A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 200710178279 CN101453640A (zh) 2007-11-28 2007-11-28 一种软硬件联合解码的avs视频解码器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 200710178279 CN101453640A (zh) 2007-11-28 2007-11-28 一种软硬件联合解码的avs视频解码器

Publications (1)

Publication Number Publication Date
CN101453640A true CN101453640A (zh) 2009-06-10

Family

ID=40735618

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200710178279 Pending CN101453640A (zh) 2007-11-28 2007-11-28 一种软硬件联合解码的avs视频解码器

Country Status (1)

Country Link
CN (1) CN101453640A (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101841717A (zh) * 2010-05-07 2010-09-22 华为技术有限公司 一种解码的实现方法、软件解码器和解码设备
CN101951513A (zh) * 2010-09-19 2011-01-19 公安部第一研究所 数字视频解码系统
CN102685476A (zh) * 2011-03-11 2012-09-19 上海爱信诺航芯电子科技有限公司 低功耗avs-p7视频解码器及其解码方法
CN104333764A (zh) * 2013-07-22 2015-02-04 安凯(广州)微电子技术有限公司 一种多路视频播放方法及装置
CN106464894A (zh) * 2014-02-12 2017-02-22 明达半导体股份有限公司 视频处理方法及装置
CN106993190A (zh) * 2017-03-31 2017-07-28 武汉斗鱼网络科技有限公司 软硬件协同编码方法及系统
CN109788295A (zh) * 2019-01-21 2019-05-21 瞿敏 视频数据解码分析系统
CN110417773A (zh) * 2019-07-26 2019-11-05 湖北三江航天红峰控制有限公司 一种串口协议数据采集解析方法、系统及装置
CN111035370A (zh) * 2020-03-16 2020-04-21 广州市安路宝电子科技有限公司 一种体温与视频图像监控系统
CN111464813A (zh) * 2019-01-21 2020-07-28 瞿敏 视频数据解码分析方法
CN117560501A (zh) * 2024-01-11 2024-02-13 杭州国芯科技股份有限公司 一种多标准视频解码器架构

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101841717A (zh) * 2010-05-07 2010-09-22 华为技术有限公司 一种解码的实现方法、软件解码器和解码设备
CN101951513A (zh) * 2010-09-19 2011-01-19 公安部第一研究所 数字视频解码系统
CN102685476A (zh) * 2011-03-11 2012-09-19 上海爱信诺航芯电子科技有限公司 低功耗avs-p7视频解码器及其解码方法
CN102685476B (zh) * 2011-03-11 2015-08-19 上海爱信诺航芯电子科技有限公司 低功耗avs-p7视频解码器及其解码方法
CN104333764A (zh) * 2013-07-22 2015-02-04 安凯(广州)微电子技术有限公司 一种多路视频播放方法及装置
CN104333764B (zh) * 2013-07-22 2017-09-29 安凯(广州)微电子技术有限公司 一种多路视频播放方法及装置
CN106464894B (zh) * 2014-02-12 2019-10-18 明达半导体股份有限公司 视频处理方法及装置
CN106464894A (zh) * 2014-02-12 2017-02-22 明达半导体股份有限公司 视频处理方法及装置
CN106993190A (zh) * 2017-03-31 2017-07-28 武汉斗鱼网络科技有限公司 软硬件协同编码方法及系统
CN106993190B (zh) * 2017-03-31 2019-06-21 武汉斗鱼网络科技有限公司 软硬件协同编码方法及系统
CN109788295A (zh) * 2019-01-21 2019-05-21 瞿敏 视频数据解码分析系统
CN111464813A (zh) * 2019-01-21 2020-07-28 瞿敏 视频数据解码分析方法
CN109788295B (zh) * 2019-01-21 2020-09-11 浙江华眼视觉科技有限公司 视频数据解码分析系统
CN110417773A (zh) * 2019-07-26 2019-11-05 湖北三江航天红峰控制有限公司 一种串口协议数据采集解析方法、系统及装置
CN111035370A (zh) * 2020-03-16 2020-04-21 广州市安路宝电子科技有限公司 一种体温与视频图像监控系统
CN117560501A (zh) * 2024-01-11 2024-02-13 杭州国芯科技股份有限公司 一种多标准视频解码器架构
CN117560501B (zh) * 2024-01-11 2024-04-12 杭州国芯科技股份有限公司 一种多标准视频解码器

Similar Documents

Publication Publication Date Title
CN101453640A (zh) 一种软硬件联合解码的avs视频解码器
USRE48845E1 (en) Video decoding system supporting multiple standards
US5990958A (en) Apparatus and method for MPEG video decompression
KR100418437B1 (ko) 멀티미디어 신호처리를 위한 영상복원 프로세서
US7773676B2 (en) Video decoding system with external memory rearranging on a field or frames basis
WO2009133671A1 (ja) ビデオ符号化・復号化装置
WO1995032578A2 (en) Mpeg decoder
JP5309700B2 (ja) 動画像復号装置および符号化装置
US20060088279A1 (en) Reproduction apparatus, data processing system, reproduction method, program, and storage medium
CN101883276B (zh) 软硬件联合解码的多格式高清视频解码器结构
US20020013633A1 (en) Audio processor and audio data processing method
JP2888288B2 (ja) 画像符号化装置
EP1147671B1 (en) Method and apparatus for performing motion compensation in a texture mapping engine
CN101790093A (zh) 一种利用sopc实现avs视频解码的装置及方法
Bonatto et al. Multichannel SDRAM controller design for H. 264/AVC video decoder
Iwasaki et al. Single-chip MPEG-2 422P@ HL CODEC LSI with multi-chip configuration for large scale processing beyond HDTV level
CN100414959C (zh) 生成预览图像的方法
KR20050043607A (ko) 신호처리방법 및 신호처리장치
CN201733369U (zh) 下一代广播电视网终端接入设备控制系统
JP2863096B2 (ja) 並列処理による画像復号装置
CN102595193A (zh) 视频处理装置与视频处理方法
US20030123555A1 (en) Video decoding system and memory interface apparatus
KR101484101B1 (ko) 동영상 변환 장치
WO2010122746A1 (ja) 情報処理装置
Soares et al. Integration issues on the development of an H. 264/AVC video decoder SoC for SBTVD set top box

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20090610