CN101433127B - Led电流控制器及其方法 - Google Patents
Led电流控制器及其方法 Download PDFInfo
- Publication number
- CN101433127B CN101433127B CN2006800544184A CN200680054418A CN101433127B CN 101433127 B CN101433127 B CN 101433127B CN 2006800544184 A CN2006800544184 A CN 2006800544184A CN 200680054418 A CN200680054418 A CN 200680054418A CN 101433127 B CN101433127 B CN 101433127B
- Authority
- CN
- China
- Prior art keywords
- control
- signal
- coupled
- transistor
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
- H05B45/30—Driver circuits
- H05B45/345—Current stabilisation; Maintaining constant current
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
- H05B45/30—Driver circuits
- H05B45/37—Converter circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
- H05B45/30—Driver circuits
- H05B45/37—Converter circuits
- H05B45/3725—Switched mode power supply [SMPS]
- H05B45/38—Switched mode power supply [SMPS] using boost topology
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B20/00—Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
- Y02B20/30—Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]
Landscapes
- Dc-Dc Converters (AREA)
- Electronic Switches (AREA)
Abstract
本发明涉及LED电流控制器及其方法。在一个实施方式中,LED电流控制电路配置有采样保持电路,所述采样保持电路在一段时间内对误差放大器的误差信号采样并在第二段时间内保持采样值。
Description
技术领域
本发明一般涉及电子学,尤其是涉及形成半导体器件的方法和结构。
背景技术
过去,半导体工业利用各种方法和结构制造用于发光二极管(LED)的升压模式驱动电路。升压模式驱动电路被用于调节通过LED的电流以便控制LED的光强。对于一些应用,升压模式驱动电路具有受脉冲调制的控制引脚以便控制电流,从而控制LED的光强。在工作期间,存在电流尖峰或涌流。在一些情况中,涌流干扰控制电路工作且降低电流控制的准确度。涌流增加系统的功率消耗并且还可以引起不期望的电磁辐射(EMI)。
因此,期望有一种将涌流减到最小,将EMI减到最小,并且更准确的控制通过LED的电流的LED控制器。
发明内容
根据本发明的一个方面,提供一种用于LED的电流控制器,其包括:开关控制电路,其被配置成响应于代表通过LED的电流的感测信号而形成开关驱动信号以控制通过所述LED的所述电流;第一控制电路,其被配置成接收控制信号并响应性地启动所述开关控制电路以形成所述开关驱动信号,所述控制信号在第一时间间隔期间具有第一状态,并且在第二时间间隔期间具有第二状态;误差放大器,其被耦合为接收所述感测信号并形成误差信号;以及采样保持电路,其被配置成响应于所述控制信号处于第一状态的第一时间间隔的第一部分而对所述误差信号的值采样,以及响应于所述控制信号处于第二状态的第二时间间隔的一部分而保持所述误差信号的所述值以形成所述误差信号的保持值,所述采样保持电路被配置成响应于所述控制信号处于所述第一状态的第一时间间隔的第二部分而将所述保持值耦合到所述开关控制电路,并在所述第一时间间隔的所述第二部分之后将所述误差信号耦合到所述开关控制电路。
根据本发明的另一方面,提供一种形成用于LED的电流控制器的方法,其包括以下步骤:耦合控制电路以控制采样保持电路;配置所述控制电路以接收控制信号并响应性地控制所述采样保持电路以使其响应于所述控制信号的第一状态的一部分而对在所述采样保持电路的输入上接收的输入信号采样、响应于所述控制信号的第二状态而保持所述输入信号的采样值以形成保持值,以及在所述控制信号转变到所述第一状态后耦合所述保持值到所述采样保持电路的输出达到第一时间间隔。
附图说明
图1示意性地示出根据本发明的包括LED控制器的LED系统的一部分的实施方式;
图2是示出根据本发明的图1的LED控制器的一些信号的曲线图;以及
图3示意性地示出根据本发明的包括图1中的LED控制器的半导体器件的放大平面图。
为了说明的简洁和清楚,附图中的元件不一定按比例绘制,且不同附图中相同的参考数字表示相同的元件。此外,为了描述的简单而省略了公知的步骤和元件的说明与详述。如这里所使用的载流电极表示承载通过器件的电流的该器件的一个元件,如MOS晶体管的源极或漏极、或双极型晶体管的发射极或集电极、或二极管的负极或正极;控制电极表示控制通过器件的电流的该器件的一个元件,如MOS晶体管的栅极或双极型晶体管的基极。虽然这些器件在这里被解释为某种N沟道或P沟道器件,但本领域中的普通技术人员应该认识到,依照本发明,互补器件也是可能的。本领域中的技术人员应认识到,这里使用的词“在…的期间、在…同时、当…的时候”不是表示当开始行为发生时一个行为立刻发生的准确术语,而是在被初始行为发动的反应之间可能有一些小而合理的延迟,如传播延迟。
具体实施方式
图1示意性地示出包括升压模式LED控制器27的示例性形式的LED系统10的一部分的实施方式。在示例性的实施方式中,控制器27包括采样保持电路,采样保持电路对输入信号采样,并响应于控制信号的状态保持输入信号的采样值以形成保持值,并且在控制信号转变到另一个状态后,将保持值耦合到输出达到第一时间间隔。系统10一般在功率输入端子11和功率返回端子12之间接收来自例如电池的DC电源的功率。系统10通常配置成控制流经LED(如多个LED 16和17)的电流14的值,以便控制由LED 16和17产生的光强。系统10也可包括储能电感器19、例如二极管21的整流器、储能电容器22、例如晶体管24的功率开关以及例如电阻器23的电流感测元件。
控制器27可在一般分别连接到端子11和12的电压输入28和电压返回29之间接收工作功率。控制器27配置成在控制输入30上接收控制信号并在输出31上形成开关驱动信号,开关驱动信号具有一系列脉冲,所述脉冲的占空比响应于输入30上的控制信号并响应于在输入32上接收的感测信号而改变,以控制晶体管24并形成电流14到期望值。晶体管24的开关同样引起由连接在端子11和12之间的电源供给的电流20改变。在优选的实施方式中,晶体管24以不大于约两兆赫兹(2Mhz)的频率开关。在输入32上接收的感测信号代表电流14的值。控制器27的示例性的形式包括定时控制电路或定时控制器48、开关控制电路37、基准发生器或基准52、误差放大器54、采样/保持电路59以及采样/保持逻辑电路或采样/保持逻辑74。在大多数实施方式中,控制器27还包括软启动电路或软启动器53以及内部电压调节器35,内部电压调节器35耦合在输入28和返回29之间以接收来自输入28的电压并在输出36上形成适合操作控制器27的元件,例如逻辑74的元件的内部工作电压。电路37一般包括时钟发生器或时钟38、例如与门39的控制逻辑、斜坡发生器或斜坡42、比较器43、锁存器44以及缓冲驱动器46。采样/保持逻辑74的示例性的形式包括延迟电路或延迟器76、反相器77、或门83、锁存器85、与门87、反相器90、与门89和91以及例如单触发器(one-shots)78,81,82,以及86的定时电路。采样/保持电路59包括缓冲放大器61、采样电容器67、基准发生器(ref)73、采样/保持放大器68、反相器71以及多个开关,例如晶体管62,63,64,65以及66。
图2是具有在控制器27工作期间一些信号的曲线的曲线图。横坐标表示增加的时间且每一曲线的纵坐标表示所示出的信号的增加的值。曲线100示出输入30上的接收的控制信号。曲线102和103示出分别在控制器48的输出49和50上形成的启动PWM控制信号(EP)和采样控制信号(SC)。曲线104和105示出锁存器85的置位输入和复位输入分别接收到的信号的状态,而曲线106示出锁存器85的Q输出的状态。曲线107示出单触发器86的输出。曲线108示出由门87在节点70上形成的采样选择控制信号(SS),而曲线109示出由门89在节点60上形成的采样/保持(SH)控制信号。曲线112示出放大器54的输出55上的误差信号,曲线113示出放大器68的输出69上的采样误差信号,以及曲线114示出电路59的输出72上的综合误差信号。曲线115示出输入32上的感测信号而曲线116示出电流20。由曲线100-109示出的信号是数字信号,而由曲线112-116示出的信号是模拟信号。此描述参考图1和图2。
输入30上的控制信号除用于控制来自LED16和17的光的强度外,还用于启动(enable)和禁止(disable)控制器27。如曲线100所示,控制信号以一般小于时钟38的频率的特定的频率受脉冲调制。例如,时钟38的时钟信号的频率可约为两(2)Mhz而控制信号的频率可约为一(1)Khz。控制信号工作在上述频率下的时长决定了由LED16和17产生的光量。当控制信号变为高电平时,控制器27开始形成开关驱动信号以调节电流14的值。只要控制信号继续转换,控制器27就继续形成开关驱动信号。因此,控制信号的脉冲的持续时间越长,由LED16和17发射的光越强烈。如在时刻T6所示,当输入30上的控制信号为低电平达到延长的时间段(称为超时时段)时,控制器27停止产生开关驱动信号并防止电流14流经LED16和17。如果控制信号保持为低电平的时间超过控制信号的周期,通常就出现超时时段。在优选的实施方式中,超时时段近似为二百五十微秒。
控制器27配置成在两个工作模式下工作,即由控制信号控制的软启动模式和正常模式。当控制信号为低电平达到至少超时时段之后变为高电平时,控制器27开始以软启动模式工作,在时刻T0和T1间示出。在软启动模式下,控制器48不转换SC信号,且节点70处的SS信号保持为低电平以将放大器54的输出耦合到比较器43。在软启动模式在大约T1时刻终止后,控制器27开始在正常模式下工作,并开始转换SC以跟随控制信号。软启动模式通常持续到输入32上的感测信号达到稳态为止。在优选的实施方式中,软启动模式持续到感测信号达到近似二百五十毫伏为止。如在下文中将进一步看到的,在正常模式下,电路59配置成响应于由逻辑74在节点60上形成的采样/保持控制信号(SH)的对应的有效值或无效值而工作在采样阶段或工作在保持阶段。另外,电路59配置成响应于由逻辑74在节点70上形成的采样选择控制信号(SS)的无效值而旁路电路59的采样/保持部分并将放大器54的输出55选至比较器43,以及响应于SS的有效值而将放大器68的输出69上的采样信号选至比较器43。
在运行中,假设控制信号为低电平保持的时间大于超时时段,当控制信号首先变为高电平以开始光控制循环时,控制器27开始在软启动模式中工作。控制器48迫使输出49上的启动PWM信号(EP)为高电平,以启动电路37以在输出31上产生开关驱动信号。控制器48将EP保持为高电平以产生开关驱动信号,直到控制信号变为低电平并保持至少所述超时时段为止。逻辑74在软启动模式期间将节点70上的SS信号保持为低电平,以避免在工作的软启动模式期间将电路59设置在保持阶段。高电平EP信号启动门39,并启动电路37以形成开关驱动信号。高电平EP信号还启动基准52,以经由软启动器53向放大器54的非反相输入提供基准信号。软启动器53接收基准信号并逐渐增加在软启动模式的时间内应用到误差放大器54的基准信号的值,以便逐渐增加电流14的值。高电平EP信号还启动单触发器82,这使锁存器85复位并迫使节点70上的SS信号为低电平。低电平SS信号通过使晶体管66启动来旁路电路59的采样/保持部分,以将放大器54的输出55耦合到输出72并耦合到比较器43。误差放大器54接收来自输入32的感测信号并形成代表感测信号与来自软启动器53的缓慢增加的基准信号的值之间的差值的误差信号,由此缓慢增加电流14。高电平SC信号在T0时刻由反相器77接收,迫使反相器77的输出为低电平。这对单触发器78或锁存器85没有影响。SC信号还通过延迟器76传播并触发单触发器81以迫使锁存器85的复位输入为高电平,这没有影响,因为EP信号之前已经使锁存器85复位了。SC信号还触发单触发器86(曲线107),这对门87或节点70没有影响,因为锁存器85已被复位了。如曲线109所示,由延迟器76延迟的SC信号迫使门89的输出和节点60上的SH控制信号为高电平。高电平SH信号迫使反相器90的输出为低电平并使门91的输出为低电平,以使晶体管64禁止。高电平SH信号还使晶体管62和63启动,以将来自放大器54的误差信号耦合到电容器67的一侧,并将放大器68的输出耦合到电容器67的另一侧。这是将电容器67充电到其值近似等于基准73的值(Vref)减去来自输出55的误差信号的直流值(Vref-V1,其中V1是输出55上误差信号的直流值)的采样模式。在软启动周期期间,SC保持为高电平以确保从放大器54应用的误差信号达到其满值并将电容器67充电到相同的满值。
在软启动周期在大约T1时刻终止后,控制器48将输出50上的采样控制信号(SC)转换成跟踪控制信号的转换。已发现在软启动周期已经终止后的控制信号的每个转变都干扰由放大器54形成的误差信号的值并引起电流14值的变化。这也引起源自连接到端子11的电压源的电流20的涌流。这些涌流引起对连接到端子11的其他电路的工作进行干扰的EMI。电路59和逻辑74配置成将这些变化降到最低。采样/保持逻辑74和采样/保持电路59被配置成为对于在输入30上接收的控制信号的每个后续转变,将由比较器43接收的误差信号中的过冲降到最低。在软启动周期后,SC开始跟随控制信号并响应于控制信号在T2时刻变为低电平。低电平SC信号迫使反相器77的输出为高电平,并将锁存器85置位迫使Q输出为高电平,而这对节点70没有影响,因为单触发器86仍为低电平。低电平SC信号通过延迟器76传播,并迫使门89的输出和节点60为低电平,以通过使晶体管62和63禁止以及迫使门91的输出为高电平来使晶体管64启动的方式使电路59转换为保持模式。使晶体管62和63禁止并使晶体管64启动使得电路59在节点69上保持(V1-(Vref-V1))=V1的值,因此,当节点60变低时,保持输出55上的值。节点70保持为低电平且晶体管66保持启动以将输出55上的误差信号耦合到输出72和比较器43。
下一个控制信号大约在时刻T3变为高电平,这就迫使控制器48的SC信号为高电平。高电平SC信号启动单触发器86,因为锁存器85被置位,所述单触发器86迫使在节点70上的SS为高电平。SS为高电平使晶体管66禁止,并使晶体管65启动,以将来自放大器68的输出69的储存的误差信号耦合到比较器43。在单触发器86的超时终止后,SS变为低电平以使晶体管66启动并使晶体管65禁止,以及将来自放大器54的误差信号耦合到比较器43。这有利于在控制信号上升沿期间以及刚在控制信号上升沿之后使用误差信号的储存值,并且这将对比较器43所使用的误差信号的干扰降到最低。因此,单触发器86的超时被选择为大于来自放大器54的误差信号在控制信号的上升沿后受干扰的时间量。在控制信号的上升沿之后、在转到使用输出55上的值之前的一段时间间隔使用误差信号的储存值(V1)有助于将对比较器43接收的误差信号的干扰降到最低。来自控制器48的高电平SC信号还通过延迟器76传播,并接着启动单触发器81来使锁存器85复位。请注意,延迟器76的时延至少等于单触发器86的周期,以确保锁存器85不重置SS直到单触发器86超时之后以及在对误差信号的干扰结束之前。来自延迟器76的高电平同样迫使节点60为高电平以重新开始电路59的采样阶段,如在时刻T4所示。在采样阶段期间,晶体管62和63被启动且晶体管64被禁止,这使得放大器68的输出69在Ref 73的值处。Ref 73的值由输出69应用到电容器67的一侧,而来自放大器54的误差信号应用到电容器67的另一侧,由此在电容器67上储存误差信号的值,如T2时刻由曲线113所示。使用ref 73的值形成偏移,该偏移有助于阻止放大器54的输出在例如由调节器35提供的值的供电轨的值间摆动。随后,输入30上的控制信号变为低电平,并迫使SC信号为低电平。低电平SC信号迫使反相器77的输出为高电平,这启动单触发器78并在时刻T5使锁存器85置位,因为单触发器86为低电平,所以这对SS没有影响。然而,锁存器85启动门87,使得下一个控制信号的上升沿将触发单触发器86并迫使SS再次为高电平,以屏蔽由控制信号的转换引起的对误差信号的干扰。低电平SC信号还通过门89迫使SH为低电平,并迫使门91的输出为高电平,以开始保持阶段来保持误差信号先前值。此保持阶段保持先前值以为下一个循环做准备。
上述时序对于在输入30上所接收到的控制信号的每个循环持续进行,直到控制信号保持为低电平达到超时时段为止,如时刻T6所示。当控制信号保持低电平达到超时时段时,控制器48迫使输出49和50都为低电平,如在T6时刻所示。输出49上的低电平信号禁止控制器27。另外,输出49上的低电平以通过门39屏蔽掉时钟信号的方式禁止驱动信号的开关循环的产生。为了在超时时段后禁止开关驱动信号,定时控制器48迫使输出49上的启动PWM信号(EP)为低电平,这就禁止了门39并防止控制器27开始产生开关的驱动信号。在时刻T7,另一个启动阶段开始。
响应于控制信号的正转变而使用误差信号的采样值将电流20的值中的过冲降到最低,将电流14的值中的误差降到最低,且减少用于控制器27的工作的功率消耗。在电流14的值已经稳定后对误差信号采样有助于在下一个控制信号的转变期间使用误差信号的稳定的值。据认为,控制器27将电流20的过冲减少了至少近似百分之五十(50%)。
为了便于控制器27的这项功能,调节器35被连接成在输入28和返回29之间接收功率,并在输出36上提供工作电压。控制器48的第一输入被连接成接收输入30上的控制信号,且其第二输入被公共连接到时钟38的输出和门39的第一输入。控制器48的输出49公共连接到门39的第二输入、基准52的输入、门89的第一输入、单触发器82的输入以及门91的第一输入。门39的输出公共连接到锁存器44的置位输入和斜坡42的输入。斜坡42的输出连接到比较器43的反相输入,比较器43的输出连接到锁存器44的复位输入。锁存器44的Q输出连接到驱动器46的输入,驱动器46的输出连接到输出31。控制器48的输出50公共连接到延迟器76的输入、单触发器86的输入以及反相器77的输入。单触发器86的输出连接到门87的第一输入。反相器77的输出连接到单触发器78的输入,单触发器78的输出连接到锁存器85的置位输入。锁存器85的Q输出连接到门87的第二输入。门87的输出公共连接到晶体管65的栅极和反相器71的输入。反相器71的输出连接到晶体管66的栅极。延迟器76的输出公共连接到门89的第二输入和单触发器81的输入。单触发器81的输出连接到门83的第一输入。单触发器82的输出连接到门83的第二输入,门83的输出连接到锁存器85的复位输入。门89的输出公共连接到反相器90的输入、晶体管62的栅极以及晶体管63的栅极。反相器90的输出连接到门91的第二输入,门91的输出连接到晶体管64的栅极。放大器61的输入公共连接到输出55和晶体管66的源极。放大器61的输出连接到晶体管62的源极,晶体管62的漏极公共连接到电容器67的第一端子和晶体管64的源极。电容器67的第二端子公共连接到晶体管63的源极和放大器68的反相输入。放大器68的非反相输出连接到ref73的输出。放大器68的输出69公共连接到晶体管65的源极、晶体管63的漏极以及晶体管64的漏极。晶体管66的漏极公共连接到输出72、晶体管65的漏极以及比较器43的非反相输入。基准52的输出连接到软启动器53的输入。软启动器53的输出连接到放大器54的非反相的输入。放大器54的反相输入公共连接到阻抗57的第一端子和阻抗56的第一端子。阻抗57的第二端子连接到输入32。阻抗56的输出连接到放大器54的输出55。
图3示意性地示出在半导体晶片121上形成的半导体器件或集成电路120的实施方式的一部分的放大平面图。控制器27在晶片121上形成。晶片121也可包括为了附图的简洁在图3中未显示的其它电路。控制器27和器件或集成电路120通过本领域中的普通技术人员公知的半导体制造技术在晶片121上形成。在一个实施方式中,控制器27作为如由图3示出的具有5个外部引线的集成电路在半导体衬底上形成。
鉴于上述所有内容,显然公开的是一种新的器件和方法。连同其它特征,包括的是在负载电流不引起误差放大器的输出中的干扰时对来自误差放大器的误差信号采样,并在负载电流可能引起误差放大器的输出中的干扰时,使用此储存的值以操作PWM部分。
虽然本发明的主题是用特定的优选实施方式来描述的,但显然,对半导体领域的技术人员来说许多替换和变化是显而易见的。例如,逻辑74和电路59的结构就可以具有其他结构,只要当电流14稳定时误差信号被采样且被储存,并当电流14不稳定时使用储存的值,或者另外一个结构可使用不同的元件在控制信号转变为高电平后使电路59延迟达所述时间间隔才使用误差信号。另外,单触发器78、81以及82可被其他的边沿检测电路替代。延迟器76可以是形成如在图1和图2中的解释所描述的延迟的任何电路。单触发器86可被形成具有长于电流20的过冲时间的宽度的脉冲的任何电路所替代。此外,为描述清楚而始终使用“连接(connect)”这个词,然而,其旨在具有与词“耦合(couple)”相同的含义。相应地,“连接”应被解释为包括直接连接或间接连接。
Claims (15)
1.一种用于LED的电流控制器,其包括:
开关控制电路,其被配置成响应于代表通过LED的电流的感测信号而形成开关驱动信号以控制通过所述LED的所述电流;
第一控制电路,其被配置成接收控制信号并响应性地启动所述开关控制电路以形成所述开关驱动信号,所述控制信号在第一时间间隔期间具有第一状态,并且在第二时间间隔期间具有第二状态;
误差放大器,其被耦合为接收所述感测信号并形成误差信号;以及
采样保持电路,其被配置成响应于所述控制信号处于第一状态的第一时间间隔的第一部分而对所述误差信号的值采样,以及响应于所述控制信号处于第二状态的第二时间间隔的一部分而保持所述误差信号的所述值以形成所述误差信号的保持值,所述采样保持电路被配置成响应于所述控制信号处于所述第一状态的第一时间间隔的第二部分而将所述保持值耦合到所述开关控制电路,并在所述第一时间间隔的所述第二部分之后将所述误差信号耦合到所述开关控制电路。
2.如权利要求1所述的电流控制器,其中所述采样保持电路被配置成在所述控制信号转变到所述第一状态后,响应于所述第一时间间隔而对所述误差信号的所述值采样。
3.如权利要求2所述的电流控制器,其中所述采样保持电路包括形成所述第一时间间隔的第二部分的延迟元件。
4.如权利要求1所述的电流控制器,其中所述采样保持电路被配置成在所述控制信号转变到所述第二状态后,响应于所述第二时间间隔而保持所述误差信号的所述值。
5.如权利要求4所述的电流控制器,其进一步包括第一晶体管、第二晶体管和第三晶体管,所述第一晶体管具有耦合成接收所述误差信号的第一载流电极、耦合成对电容器充电的第二载流电极以及控制电极;所述第二晶体管具有耦合成从所述电容器接收信号的第一载流电极、第二载流电极以及控制电极,所述控制电极耦合到所述第一晶体管的所述控制电极并可操作地耦合成在所述控制信号转变到所述第一状态后响应于所述第一时间间隔而使所述第一晶体管和所述第二晶体管启动;以及所述第三晶体管具有耦合到所述第一晶体管的所述第二载流电极的第一载流电极、耦合到所述第二晶体管的所述第二载流电极的第二载流电极,以及控制电极,所述控制电极可操作地耦合成在所述控制信号转变到所述第二状态后响应于所述第二时间间隔而使所述第三晶体管启动。
6.如权利要求1所述的电流控制器,其中所述采样保持电路被配置成将所述误差信号的所述保持值耦合到所述开关控制电路直到所述第一时间间隔的所述第二部分,及在所述第一时间间隔的所述第一部分之后将所述误差信号耦合到所述开关控制电路。
7.如权利要求6所述的电流控制器,其进一步包括定时电路,所述定时电路耦合成响应于所述控制信号转变到所述第一状态而形成所述第一时间间隔的所述第二部分。
8.如权利要求7所述的电流控制器,其中所述采样保持电路包括锁存器,所述锁存器配置成响应于所述控制信号的所述第二状态而被置位并且响应于所述第一时间间隔的所述第二部分而被复位。
9.如权利要求8所述的电流控制器,其中延迟元件被耦合为形成所述第一时间间隔的所述第二部分。
10.如权利要求8所述的电流控制器,其进一步包括第一晶体管和第二晶体管,所述第一晶体管具有耦合成接收所述误差信号的第一载流电极、第二载流电极以及控制电极,所述控制电极可操作地耦合成在所述第一时间间隔的所述第二部分之后使所述第一晶体管启动;以及所述第二晶体管具有耦合成接收所述误差信号的所述保持值的第一载流电极、耦合到所述第一晶体管的所述第二载流电极并耦合到所述开关控制电路的第二载流电极、以及控制电极,所述控制电极可操作地耦合成在所述第一时间间隔的所述第二部分期间使所述第二晶体管启动。
11.一种形成用于LED的电流控制器的方法,其包括以下步骤:
耦合控制电路以控制采样保持电路;
配置所述控制电路以接收控制信号并响应性地控制所述采样保持电路以使其响应于所述控制信号的第一状态的一部分而对在所述采样保持电路的输入上接收的输入信号采样、响应于所述控制信号的第二状态而保持所述输入信号的采样值以形成保持值,以及在所述控制信号转变到所述第一状态后耦合所述保持值到所述采样保持电路的输出达到第一时间间隔。
12.如权利要求11所述的方法,其中配置所述控制电路以接收控制信号并响应性地控制所述采样保持电路的步骤包括:配置所述控制电路以形成所述第一时间间隔,所述第一时间间隔的长度大于在所述输入上的所述输入信号变稳定需要的时间。
13.如权利要求11所述的方法,其中配置所述控制电路以接收控制信号并响应性地控制所述采样保持电路的步骤包括:配置所述控制电路以将所述第一时间间隔形成为三微秒。
14.如权利要求11所述的方法,其中配置所述控制电路以接收控制信号并响应性地控制所述采样保持电路的步骤包括:配置所述控制电路以将所述采样保持电路的所述输出耦合到PWM电路。
15.如权利要求11所述的方法,其中配置所述控制电路以接收控制信号并响应性地控制所述采样保持电路的步骤包括:配置所述电流控制器以使其响应于所述控制信号的所述第一状态而开始控制循环。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/US2006/025365 WO2008004997A1 (en) | 2006-06-29 | 2006-06-29 | Led current controller and method therefor |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101433127A CN101433127A (zh) | 2009-05-13 |
CN101433127B true CN101433127B (zh) | 2011-04-13 |
Family
ID=37718002
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006800544184A Expired - Fee Related CN101433127B (zh) | 2006-06-29 | 2006-06-29 | Led电流控制器及其方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7688009B2 (zh) |
KR (1) | KR101271072B1 (zh) |
CN (1) | CN101433127B (zh) |
HK (1) | HK1130990A1 (zh) |
TW (1) | TWI429330B (zh) |
WO (1) | WO2008004997A1 (zh) |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4432920B2 (ja) * | 2006-03-08 | 2010-03-17 | セイコーエプソン株式会社 | 信号伝送方法、駆動回路、電気光学装置及び電子機器 |
US8018176B1 (en) * | 2007-06-28 | 2011-09-13 | National Semiconductor Corporation | Selectable power FET control for display power converter |
US8400131B2 (en) * | 2010-03-09 | 2013-03-19 | Analog Devices, Inc. | Voltage converter and LED driver circuits with progressive boost, skip, and linear mode operation |
GB2478774A (en) * | 2010-03-18 | 2011-09-21 | Oxley Dev Co Ltd | Driving an LED with current limiting device and capacitance |
KR20110106669A (ko) * | 2010-03-23 | 2011-09-29 | 삼성전자주식회사 | 고전압 전원 장치 |
US8198832B2 (en) * | 2010-08-13 | 2012-06-12 | Linear Technology Corporation | Method and system for extending PWM dimming range in LED drivers |
JP5760169B2 (ja) * | 2010-10-25 | 2015-08-05 | パナソニックIpマネジメント株式会社 | 点灯装置および、これを用いた照明器具 |
CN102480819A (zh) * | 2010-11-24 | 2012-05-30 | 海洋王照明科技股份有限公司 | Led驱动电路 |
US8461766B2 (en) * | 2010-12-09 | 2013-06-11 | General Electric Company | Driver circuit with primary side state estimator for inferred output current feedback sensing |
KR101920296B1 (ko) * | 2011-01-26 | 2018-11-21 | 페어차일드코리아반도체 주식회사 | 스위치 제어 회로, 스위치 제어 방법, 및 이를 이용하는 전원 공급 장치 |
US8803437B2 (en) | 2011-09-25 | 2014-08-12 | Wen-Hsiung Hsieh | Switching mode pulsed current supply for driving LEDS |
KR20130080293A (ko) | 2012-01-04 | 2013-07-12 | 삼성전기주식회사 | Pwm 제어 회로, 플라이백 컨버터 및 pwm 제어 방법 |
US8810147B2 (en) | 2012-07-15 | 2014-08-19 | Wen-Hsiung Hsieh | Method and circuit for driving LEDs with a pulsed current |
US9288859B2 (en) * | 2012-11-01 | 2016-03-15 | Shapr Kabushiki Kaisha | Light emitting diode driving circuit, display device, lighting device, and liquid crystal display device |
US9230490B2 (en) | 2012-12-25 | 2016-01-05 | Shenzhen China Star Optoelectronics Technology Co., Ltd | LED backlight driver circuit |
CN103021346B (zh) * | 2012-12-25 | 2016-03-02 | 深圳市华星光电技术有限公司 | 一种led背光驱动电路、驱动方法及液晶显示装置 |
CN103269548B (zh) * | 2013-05-29 | 2015-07-08 | 成都芯源系统有限公司 | Led驱动电路系统,控制器及控制方法 |
CN103605226B (zh) * | 2013-11-25 | 2016-03-23 | 深圳市华星光电技术有限公司 | 背光源调节电路及液晶显示装置 |
US10601323B2 (en) * | 2017-12-15 | 2020-03-24 | Dialog Semiconductor (Uk) Limited | Peak current detection for compensating errors in a power converter |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6734639B2 (en) | 2001-08-15 | 2004-05-11 | Koninklijke Philips Electronics N.V. | Sample and hold method to achieve square-wave PWM current source for light emitting diode arrays |
US6801146B2 (en) * | 2002-11-14 | 2004-10-05 | Fyre Storm, Inc. | Sample and hold circuit including a multiplexer |
JP3653078B2 (ja) | 2002-12-12 | 2005-05-25 | 東光株式会社 | スイッチング定電流電源装置 |
US7202608B2 (en) * | 2004-06-30 | 2007-04-10 | Tir Systems Ltd. | Switched constant current driving and control circuit |
JP4306657B2 (ja) * | 2004-10-14 | 2009-08-05 | ソニー株式会社 | 発光素子駆動装置および表示装置 |
TWI245435B (en) * | 2004-10-28 | 2005-12-11 | Premier Image Technology Corp | LED control apparatus and method |
US7859237B2 (en) * | 2006-07-12 | 2010-12-28 | Texas Instruments Incorporated | Method and apparatus for voltage to current conversion |
-
2006
- 2006-06-29 KR KR1020087030106A patent/KR101271072B1/ko active IP Right Grant
- 2006-06-29 CN CN2006800544184A patent/CN101433127B/zh not_active Expired - Fee Related
- 2006-06-29 WO PCT/US2006/025365 patent/WO2008004997A1/en active Application Filing
- 2006-06-29 US US11/813,985 patent/US7688009B2/en active Active
-
2007
- 2007-04-17 TW TW096113478A patent/TWI429330B/zh active
-
2009
- 2009-09-25 HK HK09108822.8A patent/HK1130990A1/xx not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
CN101433127A (zh) | 2009-05-13 |
WO2008004997A1 (en) | 2008-01-10 |
KR20090024145A (ko) | 2009-03-06 |
US20090284171A1 (en) | 2009-11-19 |
TWI429330B (zh) | 2014-03-01 |
HK1130990A1 (en) | 2010-01-08 |
TW200808122A (en) | 2008-02-01 |
US7688009B2 (en) | 2010-03-30 |
KR101271072B1 (ko) | 2013-06-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101433127B (zh) | Led电流控制器及其方法 | |
US6057675A (en) | DC/DC converter | |
US7928713B2 (en) | Method and apparatus for synchronous buck with active negative current modulation | |
US7893677B2 (en) | Method and apparatus for synchronous boost voltage regulators with active negative current modulation | |
US8253400B2 (en) | Current sensing for high voltage buck converter | |
US8350541B2 (en) | Control circuit and method for a soft-start scheme of a switch mode power supply for a power amplifier | |
CN108055737B (zh) | 一种升压dc-dc led恒流驱动电路 | |
TWI414133B (zh) | 參數控制電路及其方法 | |
KR20060133020A (ko) | 전원 장치 및 표시 장치 | |
CN100380794C (zh) | 直流-直流转换器 | |
CN101868102A (zh) | 发光二极管控制电路及其方法 | |
US7592788B2 (en) | Control device of a switching converter with overcurrent protection circuit and related switching converter | |
CN109617413B (zh) | 升压芯片及其模式切换电路 | |
CN219918721U (zh) | 一种功率转换器及其控制电路 | |
CN101079617B (zh) | 精确的定时信号发生器及其方法 | |
US20040135564A1 (en) | Switching mode voltage regulator and method thereof | |
US9143115B2 (en) | Delay compensation circuit | |
CN101459384B (zh) | 形成pwm控制器的方法及其结构 | |
KR100577112B1 (ko) | 출력단 | |
CN116009636A (zh) | 一种压控恒流源驱动电路 | |
US11888414B2 (en) | Driving circuit and driving method | |
CN113219318A (zh) | 电源电路老化装置及老化试验方法 | |
CN106501575B (zh) | 自适应采样电路、采样方法、控制器及电源转换装置 | |
US20230375599A1 (en) | Intelligent semiconductor switch with integrated current measurement function | |
CN111338414B (zh) | 一种可重复触发的低功耗单稳态电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
REG | Reference to a national code |
Ref country code: HK Ref legal event code: DE Ref document number: 1130990 Country of ref document: HK |
|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
REG | Reference to a national code |
Ref country code: HK Ref legal event code: GR Ref document number: 1130990 Country of ref document: HK |
|
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20110413 Termination date: 20210629 |