CN101377729B - 数据处理系统和存储装置 - Google Patents

数据处理系统和存储装置 Download PDF

Info

Publication number
CN101377729B
CN101377729B CN2008100885226A CN200810088522A CN101377729B CN 101377729 B CN101377729 B CN 101377729B CN 2008100885226 A CN2008100885226 A CN 2008100885226A CN 200810088522 A CN200810088522 A CN 200810088522A CN 101377729 B CN101377729 B CN 101377729B
Authority
CN
China
Prior art keywords
light
memory storage
memory
controller
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2008100885226A
Other languages
English (en)
Other versions
CN101377729A (zh
Inventor
小关忍
舟田雅夫
佐藤嘉秀
铃木一广
浜田勉
木岛胜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Business Innovation Corp
Original Assignee
Fuji Xerox Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Xerox Co Ltd filed Critical Fuji Xerox Co Ltd
Publication of CN101377729A publication Critical patent/CN101377729A/zh
Application granted granted Critical
Publication of CN101377729B publication Critical patent/CN101377729B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/42Loop networks
    • H04L12/437Ring fault isolation or reconfiguration

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Optical Communication System (AREA)

Abstract

本发明公开了一种数据处理系统和存储装置,该存储装置包括:存储器,其存储数据;存储器控制器,其对从所述存储器读取数据以及将数据写入所述存储器进行控制;以及主机控制器。该主机控制器经由传输线路将数据发送到主机以及从主机接收数据。该主机控制器经由光传输线路将数据发送到(i)所述存储器控制器和(ii)至少一个其它存储装置的存储器控制器以及从(i)所述存储器控制器和(ii)至少一个其它存储装置的存储器控制器接收数据。

Description

数据处理系统和存储装置
技术领域
本发明涉及一种数据处理系统和存储装置。
背景技术
JP 2007-4271A公开了一种信息处理系统,在该信息处理系统中,多个半导体盘装置经由电传输线路连接到多个主计算机(下文中,称作“主机”)。
这种信息处理系统包括第一和第二主机以及第一到第三半导体盘装置,该第一到第三半导体盘装置分别具有被设置为可与电传输线路连接的两个输入/输出端口。第一和第二主机分别连接到第一和第二半导体盘装置的输入/输出端口中的多个输入/输出端口。第三半导体盘装置的两个输入/输出端口分别连接到第一和第二半导体盘装置的其它输入/输出端口中的多个输入/输出端口。因此,能够经由电传输线路在多个主机和多个半导体盘装置之间发送和接收数据。
发明内容
本发明提供了一种数据处理系统以及一种存储装置,该数据处理系统和存储装置允许在不同的存储装置的存储器控制器和主机控制器之间进行数据传输而不需要使用主机作为数据传输路径。
鉴于以上情况,例如提供了下面的存储装置和数据处理系统。
[1]根据本发明的一个方面,一种数据处理系统包括:第一和第二主机;以及多个存储装置,该多个存储装置包括第一和第二存储装置。所述第一存储装置包括第一存储器、第一存储器控制器以及第一主机控制器。该第一存储器存储从所述第一主机发送来的数据。该第一存储器控制器对从所述第一存储器读取数据以及将数据写入所述第一存储器进行控制。该第一主机控制器经由第一传输线路连接到所述第一主机,并且经由第一光传输线路将数据发送到(i)所述第一存储器控制器和(ii)所述第一存储装置以外的存储装置的存储器控制器以及从(i)所述第一存储器控制器和(ii)所述第一存储装置以外的存储装置的存储器控制器接收数据。所述第二存储装置包括第二存储器、第二存储器控制器以及第二主机控制器。该第二存储器存储从所述第二主机发送来的数据。该第二存储器控制器对从所述第二存储器读取数据以及将数据写入所述第二存储器进行控制。该第二主机控制器经由第二传输线路连接到所述第二主机,并且经由第二光传输线路将数据发送到(i)所述第二存储器控制器和(ii)所述第二存储装置以外的存储装置的存储器控制器以及从(i)所述第二存储器控制器和(ii)所述第二存储装置以外的存储装置的存储器控制器接收数据。
根据[1]的数据处理系统,不需要使用主机作为数据传输路径就可以在不同的存储装置的存储器控制器和主机控制器之间进行数据传输。
[2]在[1]的数据处理系统中,所述第一存储装置的所述第一光传输线路可以包括第一光分路线路、第二光分路线路以及第三光分路线路。该第一光分路线路从所述第一主机控制器朝向(i)所述第一存储器控制器和(ii)所述第一存储装置以外的存储装置的存储器控制器延伸。该第二光分路线路从所述第一存储器控制器朝向(i)所述第一主机控制器以及(ii)所述第一存储装置以外的存储装置的主机控制器延伸。该第三光分路线路从所述第一存储装置以外的存储装置朝向(i)所述第一主机控制器和(ii)所述第一存储器控制器延伸。所述第二存储装置的所述第二光传输线路包括第四光分路线路、第五光分路线路以及第六光分路线路。该第四光分路线路从所述第二主机控制器朝向(i)所述第二存储器控制器和(ii)所述第二存储装置以外的存储装置的存储器控制器延伸。该第五光分路线路从所述第二存储器控制器朝向(i)所述第二主机控制器以及(ii)所述第二存储装置以外的存储装置的主机控制器延伸。该第六光分路线路从所述第二存储装置以外的存储装置朝向(i)所述第二主机控制器和(ii)所述第二存储器控制器延伸。
根据[2]的数据处理系统,与没有采用这种结构的情况相比较,可以简化存储装置的存储器控制器和主机控制器的结构和两个存储装置之间的数据传输线路的结构。
[3]在[1]的数据处理系统中,所述第一存储装置可以包括第一光分路线路、第二光分路线路以及第三光分路线路。该第一光分路线路从所述第一主机控制器朝向(i)所述第一存储器控制器和(ii)所述第一存储装置以外的存储装置的存储器控制器延伸。该第二光分路线路从所述第一存储器控制器朝向(i)所述第一主机控制器以及(ii)所述第一存储装置以外的存储装置的主机控制器延伸。该第三光分路线路从与(i)所述第一存储装置以外的所述存储装置和(ii)所述第二存储装置以外的所述存储装置不同的存储装置朝向(i)所述第一主机控制器和(ii)所述第一存储器控制器延伸。所述第二存储装置可以包括:第四光分路线路、第五光分路线路以及第六光分路线路。该第四光分路线路从所述第二主机控制器朝向(i)所述第二存储器控制器和(ii)所述第二存储装置以外的存储装置的存储器控制器延伸。该第五光分路线路从所述第二存储器控制器朝向(i)所述第二主机控制器以及(ii)所述第二存储装置以外的存储装置的主机控制器延伸。该第六光分路线路从与(i)所述第一存储装置以外的所述存储装置和(ii)所述第二存储装置以外的所述存储装置不同的存储装置朝向(i)所述第二主机控制器和(ii)所述第二存储器控制器延伸。
根据[3]的数据处理系统,与没有采用这种结构的情况相比较,可以简化存储装置的存储器控制器和主机控制器的结构以及三个或更多个存储装置之间的数据传输线路的结构。
[4][2]和[3]中的任何一个的数据处理系统还可以包括第一共享光传输线路和第二共享光传输线路。该第一共享光传输线路由(i)所述第一存储装置的第一光分路线路的朝向所述第一存储装置以外的存储装置的存储器控制器延伸的光传输线路以及(ii)所述第一存储装置的第二光分路线路的朝向所述第一存储装置以外的存储装置的存储器控制器延伸的光传输线路共享。该第二共享光传输线路由(i)所述第二存储装置的第四光分路线路的朝向所述第二存储装置以外的存储装置的存储器控制器延伸的光传输线路以及(ii)所述第二存储装置的第五光分路线路的朝向所述第二存储装置以外的存储装置的存储器控制器延伸的光传输线路共享。
根据[4]的数据处理系统,与没有采用这种结构的情况相比较,可以进一步简化存储装置之间的数据传输线路的结构。
[5]在[4]的数据处理系统中,所述第一主机控制器可以基于所确定的数据发送顺序将数据发送到所述第一光分路线路,以使得(i)从所述第一主机控制器发送的数据和从所述第一存储器控制器发送的数据不会在所述第一共享光传输线路上彼此重叠,以及(ii)从所述第二主机控制器发送的数据和从所述第二存储器控制器发送的数据不会在所述第二共享光传输线路上彼此重叠。所述第一存储器控制器基于所述数据发送顺序将数据发送到所述第二光分路线路。所述第二主机控制器可以基于所述数据发送顺序将数据发送到所述第四光分路线路。所述第二存储器控制器可以基于所述数据发送顺序将数据发送到所述第五光分路线路。
根据[5]的数据处理系统,可以防止共享光传输线路中的数据干涉。
[6][2]到[3]中的任何一个的数据处理系统还可以包括第一到第六共享光传输线路。该第一共享光传输线路由(i)所述第一存储装置的所述第一光分路线路的朝向所述第一存储装置以外的存储装置的存储器控制器延伸的光传输线路以及(ii)所述第一存储装置的所述第二光分路线路的朝向所述第一存储装置以外的存储装置的存储器控制器延伸的光传输线路共享。该第二共享光传输线路由(i)所述第一存储装置的所述第一光分路线路的朝向所述第一存储器控制器延伸的光传输线路以及(ii)所述第一存储装置的所述第三光分路线路的朝向所述第一存储器控制器延伸的光传输线路共享。该第三共享光传输线路由(i)所述第一存储装置的所述第二光分路线路的朝向所述第一主机控制器延伸的光传输线路以及(ii)所述第一存储装置的所述第三光分路线路的朝向所述第一主机控制器延伸的光传输线路共享。该第四共享光传输线路由(i)所述第二存储装置的所述第四光分路线路的朝向所述第二存储装置以外的存储装置的存储器控制器延伸的光传输线路以及(ii)所述第二存储装置的所述第五光分路线路的朝向所述第二存储装置以外的存储装置的存储器控制器延伸的光传输线路共享。该第五共享光传输线路由(i)所述第二存储装置的所述第四光分路线路的朝向所述第二存储器控制器延伸的光传输线路以及(ii)所述第二存储装置的所述第六光分路线路的朝向所述第二存储器控制器延伸的光传输线路共享。该第六共享光传输线路由(i)所述第二存储装置的所述第五光分路线路的朝向所述第二主机控制器延伸的光传输线路以及(ii)所述第二存储装置的所述第六光分路线路的朝向所述第二主机控制器延伸的光传输线路共享。
根据[6]的数据处理系统,与没有采用这种结构的情况相比较,可以简化各个存储装置内的数据传输线路的结构。
[7]在[6]的数据处理系统中,所述第一主机控制器可以基于所确定的数据发送顺序将数据发送到所述第一光分路线路,以使得(a)(i)从所述第一主机控制器发送的数据、(ii)从所述第一存储器控制器发送的数据、以及(iii)从所述第一存储装置以外的存储装置发送到所述第一主机控制器和所述第一存储器控制器的数据不会在所述第一到第三共享光传输线路中的任何一个中彼此重叠,以及(b)(i)从所述第二主机控制器发送的数据、(ii)从所述第二存储器控制器发送的数据、以及(iii)从所述第二存储装置以外的存储装置发送到所述第二主机控制器和所述第二存储器控制器的数据不会在所述第四到第六共享光传输线路中的任何一个中彼此重叠。所述第一存储器控制器可以基于所述数据发送顺序将数据发送到所述第二光分路线路。所述第一存储装置以外的所述存储装置可以基于所述数据发送顺序将数据发送到所述第三光分路线路。所述第二主机控制器可以基于所述数据发送顺序将数据发送到所述第四光分路线路。所述第二存储器控制器可以基于所述数据发送顺序将数据发送到所述第五光分路线路。所述第二存储装置以外的所述存储装置可以基于所述数据发送顺序将数据发送到所述第六光分路线路。
根据[7]的数据处理系统,可以防止在第一到第三共享光传输线路中的数据干涉。
[8]在[1]的数据处理系统中,所述第一和第二主机可以彼此分离。
[9]在[1]的数据处理系统中,所述第一主机控制器可以将数据发送到(i)所述第一存储器控制器和(ii)所述第二存储装置的所述第二存储器控制器,以及从(i)所述第一存储器控制器和(ii)所述第二存储装置的所述第二存储器控制器接收数据。所述第二主机控制器可以将数据发送到(i)所述第二存储器控制器和(ii)所述第一存储器控制器,以及从(i)所述第二存储器控制器和(ii)所述第一存储器控制器接收数据。
[10]根据本发明的另一方面,一种存储装置包括存储数据的存储器、存储器控制器、以及主机控制器。该存储器控制器对从所述存储器读取数据以及将数据写入所述存储器进行控制。该主机控制器经由传输线路将数据发送到主机以及从主机接收数据。该主机控制器经由光传输线路将数据发送到(i)所述存储器控制器和(ii)至少一个其它存储装置的存储器控制器以及从(i)所述存储器控制器和(ii)至少一个其它存储装置的存储器控制器接收数据。
根据[10]的存储装置,可以在不同存储装置的存储器控制器和主机控制器之间进行数据传输,而不需要使用主机作为数据传输路径。
[11][10]的存储装置还可以包括第一到第三光分路线路。该第一光分路线路从所述主机控制器朝向(i)所述存储器控制器和(ii)所述至少一个其它存储装置的存储器控制器延伸。该第二光分路线路从所述存储器控制器朝向(i)所述主机控制器和(ii)所述至少一个其它存储装置的主机控制器延伸。该第三光分路线路从所述至少一个其它存储装置朝向(i)所述主机控制器和(ii)所述存储器控制器延伸。
根据[11]的存储装置,与没有采用这种结构的情况相比较,可以简化存储器控制器和主机控制器的结构以及该存储装置和至少一个其它存储装置之间的数据传输线路的结构。
[12][10]的存储装置还可以包括第一到第三光分路线路。该第一光分路线路从所述主机控制器朝向(i)所述存储器控制器和(ii)所述至少一个其它存储装置的存储器控制器延伸。该第二光分路线路从所述存储器控制器朝向(i)所述主机控制器和(ii)所述至少一个其它存储装置的主机控制器延伸。该第三光分路线路从与连接了所述第一光分路线路和所述第二光分路线路的存储装置不同的另一存储装置朝向所述主机控制器和所述存储器控制器延伸。
根据[12]的存储装置,与没有采用这种结构的情况相比较,可以简化存储器控制器和主机控制器的结构以及该存储装置和不同存储装置之间的数据传输线路的结构。
附图说明
下面,将参照附图详细描述本发明的示例性实施方式,附图中:
图1是示出了根据本发明第一示例性实施方式的数据处理系统的结构的概要的示例的框图;
图2A到2C示出了根据本发明的第一示例性实施方式的光分路部分,其中,图2A是片状光波导的截面图,图2B是具有台阶状形状的片状光波导的立体图,图2C是光耦合器的截面图;
图3A到3C示出了根据本发明第一示例性实施方式的光复用部分,其中,图3A是片状光波导的截面图,图3B是具有台阶状形状的片状光波导的立体图,图3C是光耦合器的截面图;
图4是示出了数据发送顺序的示例的时间图;
图5是示出了由根据本发明的第一示例性实施方式的存储装置的各个组件发送和接收的数据的示例的时间图;
图6是示出了根据本发明的第二示例性实施方式的数据处理系统的结构的概要的示例的框图;
图7是示出了由根据本发明的第二示例性实施方式的存储装置的各个组件发送和接收的数据的示例的时间图;
图8是示出了根据本发明第三示例性实施方式的数据处理系统的结构的概要的示例的框图;
图9是示出了根据本发明的第四示例性实施方式的数据处理系统的结构的概要的示例的框图;以及
图10是示出了由根据本发明的第四示例性实施方式的第一存储装置1A的各个组件发送和接收的数据的示例的时间图。
具体实施方式
图1是示出了根据本发明第一示例性实施方式的数据处理系统的结构的概要的示例的框图。
该数据处理系统100A包括第一和第二存储装置1A和1B,该第一和第二存储装置1A和1B分别经由传输线路连接到第一和第二主机2A和2B。该第一和第二存储装置1A和1B经由光传输线路彼此连接。
设置在第一和第二存储装置1A和1B以及第一和第二主机2A和2B之间的传输线路被设置为根据诸如PCI Express(注册商标)的接口标准执行数据传输。另外,这些传输线路可以被设置为通过电信号或通过光信号执行数据传输。
该第一和第二主机2A和2B可以是作为用于处理和存储数据的装置的服务器、个人计算机(PC)、工作站(WS)等。该第一和第二主机2A和2B可以连接到诸如有线LAN或无线LAN的局域网或互联网,以发送/接收数据。
图1所示的数据处理系统100A包括两个主机,即第一和第二主机2A和2B。然而,该数据处理系统100A可以包括单个主机,并且该主机可以连接到第一和第二存储装置1A和2A中的任何一个,或者如果该单个主机具有用于连接到存储装置的两个端口,则可以连接到第一和第二存储装置1A和2A两者。
该第一存储装置1A包括:主机控制器11A、光分路部分12A到12C、光复用部分13A到13C、存储器控制器14A、存储器15A、光输出部分16A和光输入部分17A。该第二存储装置1B具有与第一存储装置1A相同的结构,因此下面将仅描述第一存储装置1A。
(存储装置的各个组件的结构)
该主机控制器11A控制发送数据到第一主机2A以及从第一主机2A接收数据。
另外,该主机控制器11A包括E/O(电光)转换部分110和O/E(光电)转换部分111,在发送数据到存储器控制器14A和第二存储装置1B时,该E/O转换部分110将从第一主机2A接收到的电信号的数据转换成光信号,在发送数据到第一主机2A时,该O/E转换部分111将从存储器控制器14A和第二存储装置1B接收到的光信号的数据转换成电信号。
该主机控制器11A确定主机控制器11A、存储器控制器14A和第二存储装置1B发送数据的顺序。该顺序可以被称为“数据发送顺序”。该主机控制器11A基于所确定的数据发送顺序来执行数据传输。
该存储器控制器14A控制从存储器15A读取数据以及将数据写入存储器15A。
该存储器控制器14A包括O/E转换部分141以及E/O转换部分140,在发送数据到存储器15A时,该O/E转换部分141将从主机控制器11A和第二主机2B接收到的光信号的数据转换成电信号,在发送数据到主机控制器11A和第二主机2B时,该E/O转换部分140将从存储器15A接收到的电信号的数据转换成光信号。
该存储器控制器14A基于由主机控制器11A确定的数据发送顺序来执行与主机控制器11A和第二存储装置1B的数据传输。
为了使得发送信号的标定率(mark ration)(0和1的配给量(ration))接近50%,当进行数据发送时,主机控制器11A和存储器控制器14A可以执行将8比特数据转换成10比特数据的8B/10B转换技术。
存储器15A是存储介质,对于该存储介质,经由存储器控制器14A执行数据的读取和写入。作为存储器15A,诸如DRAM的易失性半导体存储器或诸如闪存的非易失性存储器是合适的。该存储器15A可以是磁硬盘或诸如DVD的光盘。
该光输出部分16A将从第一存储装置1A接收到的光信号输出到第二存储装置1B。
该光输入部分17A将从第二存储装置1B接收到的光信号输入到第一存储装置1A。
通过片状光波导(光片总线(optical sheet bus))和/或光耦合器来构造光分路部分12A到12C,以后将进行描述。光分路部分12A到12C具有在输入端对通过一根光纤传播的光信号进行分路以及在输出端将经分路的光信号输出到多根光纤的功能。
图2A到2C示出了光分路部分12A到12C的示例性结构。图2A所示的片状光波导120A是片状波导并且被设置为均匀地散射从光纤121输入的光束以将散射后的光束输出到两根光纤122。该片状光波导120A由具有均匀厚度的片状透明介质形成,并且例如由诸如聚甲基丙烯酸甲酯(polymethymetacrylate)、聚碳酸酯、或非晶聚烯烃的弹性材料或无机玻璃的形成。
图2B示出了具有台阶状形状的片状光波导120B。该片状光波导120B由与片状光波导120A相同的材料形成,并且被设置为均匀地散射从45度输入表面1200输入的光束,以从45度输出表面1201输出两个光束。
图2C示出了光耦合器123。该光耦合器123是具有Y状芯的波导,并且被设置为对从光纤121输入的光束进行分路,以将光束输出到两根光纤122。
该光分路部分12A将从主机控制器11A的E/O转换部分110发送的光信号分成两路,即到存储器控制器14A和到光输出部分16A的两路。在其上从E/O转换部分110发送的光信号通过光分路部分12A发送到存储器控制器14A和光输出部分16A的光传输线路被称作“第一光分路线路”。
该光分路部分12B将从存储器控制器14A的E/O转换部分140发送的光信号分成两路,即到主机控制器11A和到光输出部分16A的两路。在其上从E/O转换部分140发送的光信号通过光分路部分12B发送到主机控制器11A和光输出部分16A的光传输线路被称作“第二光分路线路”。
该光分路部分12C将经由光输入部分17A从第二存储装置1B输入的光信号分成两路,即到主机控制器11A和到存储器控制器14A的两路。在其上从光输入部分17A输入的光信号通过光分路部分12C发送到主机控制器11A和存储器控制器14A的光传输线路被称作“第三光分路线路”。
与光分路部分12A到12C相似,光复用部分13A到13C由片状光波导或光耦合器构成,并且具有在输入端对经由多根光纤传播的光信号进行复用以及在输出端将复用后的光信号输出到一根光纤的功能。
图3A到3C示出了光复用部分13A到13C的示例性结构。图3A所示的片状光波导130A由与图2A所示的片状光波导120A相同的材料制成,并且被设置为均匀地散射从两根光纤131输入的光束,以将散射后的光束输出到光纤132。
图3B示出了具有台阶状形状的片状光波导130B。该片状光波导130B由与图2B所示的片状光波导120B相同的材料制成,并且被设置为均匀地散射从45度输入表面1300输入的光束并且从45度输出表面1301输出单个光束。
图3C示出了光耦合器133。该光耦合器133的结构与图2C所示的光耦合器123的结构相同,并且被设置为将从光纤131输入的光束输出到光纤132。
该光复用部分13A将经由光分路部分12B从存储器控制器14A发送的光信号和经由光输入部分17A从第二存储装置1B输入的光信号进行复用,并且将复用后的光信号发送到主机控制器11A。
该光复用部分13B将经由光分路部分12A从主机控制器11A发送的光信号和经由光输入部分17A从第二存储装置1B输入的光信号进行复用,并且将复用后的光信号发送到存储器控制器14A。
该光复用部分13C将经由光分路部分12A从主机控制器11A发送的光信号和经由光分路部分12B从存储器控制器14A发送的光信号进行复用,并且将复用后的光信号发送到光输出部分16A。
(第一示例性实施方式的操作)
接下来,下面将描述根据第一示例性实施方式的数据处理系统100A的操作。
(1)存储装置的初始化处理
首先,当将电力输入到第一存储装置1A时,第一存储装置1A的主机控制器11A执行初始化处理,以例如通过发送测试数据到另一存储装置并检查是否接收到对该测试数据的响应来确定另一存储装置(其它存储装置)是否连接到光输出部分16A和光输入部分17A。
如果主机控制器11A确定第二存储装置1B作为另一存储装置连接到了光输出部分16A和光输入部分17A,则主机控制器11A和第二存储装置1B的主机控制器11B确定用于数据传输的时隙的分配。
例如,主机控制器11A将由E/O转换部分110转换的光信号作为用于确定数据发送顺序的数据经由光输出部分16A输出到第二存储装置1B,并且测量从第二存储装置1B接收到对该数据的响应的时间。主机控制器11A基于所测量的时间确定主机控制器11A、存储器控制器14A和第二存储装置1B发送数据的数据发送顺序。然后,该主机控制器11A将所确定的数据发送顺序发送到存储器控制器14A和第二存储装置1B的主机控制器11B。
图4是示出了数据发送顺序的示例的时间表。具有预定周期的周期时间200被分成四个时隙T1到T4。
时隙T1是分配给第一存储装置1A的主机控制器11A的时隙,时隙T2是分配给第一存储装置1A的存储器控制器14A的时隙。时隙T3是分配给第二存储装置的主机控制器11B的时隙,时隙T4是分配给第二存储装置1B的存储器控制器14B的时隙。因此,由于该光传输线路的数据传输速度例如是第一存储装置1A和第一主机2A之间的传输线路的数据传输速度的四倍,所以不会导致延迟。
当第一主机2A和第二主机2B指示这样操作时,除了对数据发送顺序进行初始化的初始化处理以外,主机控制器11A还可以执行确定数据发送顺序的操作。在以上描述中,主机控制器11A经由光信号发送用于确定数据发送顺序的数据。然而,通过提供将第一存储装置1A和第二存储装置1B进行彼此连接的控制线路,可以按照电信号的形式发送数据。此外,可以经由第一和第二主机2A和2B来发送数据。另外,在以上描述中,主要通过第一存储装置1A确定数据发送顺序。然而,可以主要通过第二存储装置1B确定数据发送顺序。
另外,可以在每一个存储装置中设置开始开关,从而通过按下该开始开关各个存储装置可以开始确定数据发送顺序的操作。可以在各个存储装置中设置用于设置数据发送顺序的设置开关,从而可以根据设置开关的由用户设置的设置状态来确定数据发送顺序。
(存储装置与主机之间的数据传输)
当第一主机2A请求将数据写入第一存储装置1A时,第一存储装置1A的主机控制器11A以电信号的形式从第一主机2A接收要写入存储器15A的数据以及指示要写入数据的目的地的写入目的地地址。
接下来,在时隙T1期间,主机控制器11A使用E/O转换部分121将包括表示写入请求的处理信息的数据D1、要写入的数据和写入目的地地址转换成光信号,并且发送该转换后的光信号。
从主机控制器11A发送的光信号通过光分路部分12A分成两路,并且一路经由光复用部分13B发送到存储器控制器14A,另一路经由光复用部分13C发送到光输出部分16A。
图5是示出了由第一存储装置1A的各个组件发送和接收的数据的示例的时间表。即,在时隙T1期间,从主机控制器11A发送的数据D1通过光分路部分12A进行分路,并且被发送到存储器控制器14A和光输出部分16A。
主机控制器11A可以在周期时间200中的任何一个内发送数据,只要主机控制器11A在时隙T1内发送数据即可。另外,在多个周期时间200中的各个时隙T1内,主机控制器11A可以将要写入的数据分成多个数据部分,并且发送包括要写入的数据的多个段的多个数据D1。
当接收光信号时,存储器控制器14A使用O/E转换部分141将光信号转换成电信号,并且基于包括在该转换后的数据中的处理信息来处理转换后的数据。在这种情况下,转换后的数据的处理信息(即,数据D1)是写入请求。因此,存储器控制器14A将要写入的数据和写入目的地地址发送到存储器15A,并且存储器15A将要写入的数据存储在写入目的地地址。同时,光输出部分16A将从主机控制器11A发送的光信号原样发送到第二存储装置1B。
当第一主机2A请求从第一存储装置1A读取数据时,在时隙T1期间,第一存储装置1A的主机控制器11A从第一主机2A接收读取目的地地址并且将包括表示读取请求的处理信息的数据D1和读取目的地地址发送到存储器控制器14A。
当存储器控制器14A检测到所接收的数据D1的作为读取请求的处理信息时,存储器控制器14A从存储器15A读出与读取目的地地址相对应的数据。然后,在时隙T2期间,存储器控制器14A使用E/O转换部分140将包括读取数据的数据D2的电信号转换成光信号,并且发送转换后的光信号。
从存储器控制器14A发送的光信号通过光分路部分12B分成两路,并且一路经由光复用部分13A发送到主机控制器11A,另一路经由光复用部分13C发送到光输出部分16A。
即,如图5所示,在时隙T2期间,从存储器控制器14A发送的数据D2通过光分路部分12B进行分路并且发送到主机控制器11A和光输出部分16A。
然后,主机控制器11A通过使用O/E转换部分111将从存储器控制器14A接收到的光信号转换成电信号来获取数据D2,并且将包括在数据D2中的读取数据发送到第一主机2A。同时,光输出部分16A将从存储器控制器14A发送的光信号原样发送到第二存储装置1B。
在第二主机2B与第二存储装置1B之间也执行相似的数据发送/接收操作。在第二存储装置1B中,在时隙T3期间从主机控制器11B发送光信号,而在时隙T4期间从存储器控制器14B发送光信号。
因此,如图5所示,在时隙T3期间,还将包括数据D3并且从第二存储装置1B的主机控制器11B发送的光信号经由光输入部分17A输入到第一存储装置1A并且由光分路部分12C进行分路,以发送到第一存储装置1A的存储器控制器14A和主机控制器11A。
当接收到从主机控制器11B发送的光信号时,主机控制器11A通过使用O/E转换部分111将接收到的光信号转换成电信号来获取数据D3。例如,当数据D3包括对第一主机2A的数据发送的请求时,主机控制器11A将该数据发送到第一主机2A。
当接收到从主机控制器11B发送的光信号时,存储器控制器14A通过使用O/E转换部分141将接收到的光信号转换成电信号来获得数据D3。例如,当数据D3包括指定存储器15A中的地址作为要写入的数据的写入目的地地址的写入请求时,存储器控制器14A将要写入的数据存储在存储器15A的指定写入目的地地址中。
接下来,如图5所示,在时隙T4期间,包括数据D4并且从第二存储装置1B的存储器控制器14B发送的光信号经由光输入部分17A输入到第一存储装置1A,并且经由光分路部分12C发送到和第一存储装置1A的存储器控制器14A和主机控制器11A。
当主机控制器11A和/或存储器控制器14A确定需要执行对数据D4的处理时,按照与数据D3的情况相似的方式,主机控制器11A和存储器控制器14A对数据D4执行必要的处理。
[第二示例性实施方式]
图6是示出了根据本发明的第二示例性实施方式的数据处理系统的结构的概要的示例的框图。
通过将以下部分加入到根据第一示例性实施方式的第一和第二存储装置1A和1B中来构造根据第二示例性实施方式的数据处理系统100B的第一和第二存储装置1A和1B:(i)光纤18A,其将光分路部分12A和光复用部分13A进行彼此连接,(ii)光纤18B,其将光分路部分12B与光复用部分13B进行彼此连接。此外,光分路部分12A和12B被设置为将单个光信号分路成三个光信号。另外,光复用部分13A和13B被设置为将三个光信号复用成单个光信号。
图7是示出了由根据本实施方式的第一存储装置1A的各个组件发送和接收的数据的示例的时间表。由于第一存储装置1A的光分路部分12A将光信号分路成三路,所以在时隙T1期间,从主机控制器11A发送的数据D1被发送到三路并且数据D1经由光分路部分12A发送到存储器控制器14A、光输出部分16A和主机控制器11A。
在时隙T2期间,从存储器控制器14A发送的数据D2经由光分路部分12B发送到三路,即发送到主机控制器11A、光输出部分16A以及存储器控制器14A。从存储器控制器14A发送的数据D2被重新输入(循环返回)到存储器控制器14A。因此,由存储器控制器14A接收到的信号不会中断,从而可以防止信号电平长时间保持在某一电平的情况。因此,可以防止传输错误。
[第三示例性实施方式]
图8是示出了根据本发明第三示例性实施方式的数据处理系统的结构的概要的示例的框图。
在数据处理系统100C中,第一到第四存储装置1A到1D经由光传输线路按照环形进行彼此连接,并且第一到第四存储装置1A到1D分别连接到第一到第四主机2A到2D。根据第一或第二示例性实施方式的存储装置可以应用于根据第三示例性实施方式的第一到第四存储装置1A到1D。
也就是说,第一存储装置1A的光输出部分16A连接到第二存储装置1B的光输入部分17B。相似地,第二存储装置1B的光输出部分16B连接到第三存储装置1C的光输入部分17C,第三存储装置1C的光输出部分16C连接到第四存储装置1D的光输入部分17D,并且第四存储装置1D的光输出部分16D连接到第一存储装置1A的光输入部分17A。
第一到第四存储装置1A到1D的主机控制器以及连接到它们的存储装置的主机控制器中的每一个都确定数据发送顺序。第一到第四存储装置1A到1D的主机控制器和存储器控制器基于所确定的数据发送顺序来执行数据传输。
当发送数据时,第一到第四存储装置1A到1D的主机控制器和存储器控制器将数据与该数据的发送目的地地址或该数据的处理信息一起进行发送。
当接收数据时,第一到第四存储装置1A到1D的主机控制器和存储器控制器检查包括在接收到的数据中的数据的发送目的地地址或数据的处理信息,并且当确定该数据需要处理时执行必要的处理。
在图8中,第一到第四主机2A到2D分别连接到第一到第四存储装置1A到1D。然而,不需要将所有的存储装置连接到这些主机。例如,主机可以连接到第一存储装置1A,而不连接到第二到第四存储装置1B到1D。另选的是,这些主机可以分别连接到第一和第三存储装置1A和1C。
当在主机仅连接到第一存储装置1A的状态下将数据从该主机写入第三存储装置1C时,第一存储装置1A从该主机获得写入请求并且经由光输出部分16A作为光信号发送该写入请求。然后,第二存储装置1B经由光输出部分16B发送经由光输入部分17B接收的光信号。然后,第三存储装置1C经由光输入部分17C接收光信号并且对写入请求执行处理。也就是说,第二存储装置1B将从第一存储装置1A发送的数据中继到第三存储装置1C。
[第四示例性实施方式]
图9是示出了根据本发明的第四示例性实施方式的数据处理系统的结构的概要的示例的框图。
在数据处理系统100D中,第一到第三存储装置1A到1C经由光传输线路彼此连接,并且第一到第三存储装置1A到1C分别连接到第一到第三主机2A到2C。
与根据第一示例性实施方式的存储装置相比较,根据第四示例性实施方式的第一存储装置1A包括光复用/分路部分19A和19B来替代光分路部分12C和光复用部分13C。该光复用/分路部分19A和19B能够接收两个光信号,并且将各个接收到的光信号分路成两个光信号以进行输出。根据第一或第二示例性实施方式的存储装置的结构可以应用于根据第四示例性实施方式的第一存储装置1A的其余结构。
光输出部分16A连接到第二和第三存储装置1B和1C的光输入部分17B和17C,并且输出从光复用/分路部分19A发送的两个光信号。
该光输入部分17A将从第二和第三主机2B和2C发送的两个光信号输入到光复用/分路部分19B。
另外,第二和第三存储装置1B和1C的结构与第一存储装置1A的结构相同。第二存储装置1B的光输出部分16B连接到第一和第三存储装置1A和1C的光输入部分17A和17C,并且第三存储装置1C的光输出部分16C连接到第一和第二存储装置1A和1B的光输入部分17A和17B。
第一到第三存储装置1A到1C的主机控制器和连接到它们的存储装置的存储器控制器中的每一个确定数据发送顺序。第一到第三存储装置1A到1C的主机控制器和存储器控制器基于所确定的数据发送顺序来执行数据传输。
图10是示出了由根据该示例性实施方式的第一存储装置1A的各个组件发送和接收的数据的示例的时间表。在根据第一到第三示例性实施方式的存储装置中,周期时间200被分成四个时隙。在根据该示例性实施方式的存储装置中,周期时间200被分成六个时隙。
时隙T1被分配给第一存储装置1A的主机控制器11A。从主机控制器11A发送的数据D1经由光分路部分12A发送到存储器控制器14A和光复用/分路部分19A。
时隙T2被分配给第一存储装置1A的存储器控制器14A。从存储器控制器14A发送的数据D2经由光分路部分12B发送到存储器控制器14A和光复用/分路部分19A。
时隙T3和T4分别被分配给第二存储装置1B的主机控制器和存储器控制器。从第二存储装置1B的主机控制器和存储器控制器发送的数据D3和D4经由光输入部分17A和光复用/分路部分19B发送到主机控制器11A和存储器控制器14A。
类似地,时隙T5和T6被分配给第三存储装置1C的主机控制器和存储器控制器。从第三存储装置1C的主机控制器和存储器控制器发送的数据D5和D6经由光输入部分17A和光复用/分路部分19B发送到主机控制器11A和存储器控制器14A。
然后,与第三示例性实施方式相似,当发送数据时,第一到第三存储装置1A到1C的主机控制器和存储器控制器将数据和该数据的传输目的地地址或该数据的处理信息一起发送。当接收数据时,第一到第三存储装置1A到1C的主机控制器和存储器控制器检查包括在接收到的数据中的传输目的地地址或该数据的处理信息,并且当确定该数据需要处理时执行必要的处理。
在图9中,第一到第三主机2A到2C分别连接到第一到第三存储装置1A到1C。然而,所有存储装置需要连接到主机。例如,主机可以连接到第一存储装置1A,而不连接到第二和第三存储装置1B和1C。另选的是,这些主机可以分别连接到第一和第三存储装置1A和1C。
当在主机仅连接到第一存储装置1A的状态下将数据从主机写入第三存储装置1C时,第一存储装置1A从主机获取写入请求并且经由光输出部分16A作为光信号发送写入请求。然后,第三存储装置1C经由光输入部分17C接收光信号并且对写入请求执行处理。
[其它示例性实施方式]
本发明不限于上述的示例性实施方式,并且在不脱离本发明的精神和范围的情况下可以按照各种方式进行变型。例如,在上述示例性实施方式中,按照时分方式分配光信号的传输。然而,可以确定由各个控制器的E/O转换部分发送的光信号,以使得这些光信号的波长不会彼此重叠,并且该E/O转换部分发送具有由此确定的波长的光信号。在这种情况下,该O/E转换部分设置有与光信号的各个波长相对应的光滤波器,并且单独地使用这些光滤波器来提取各个波长的光信号,以接收从E/O转换部分发送的光信号。
在不脱离本发明的精神和范围的情况下,各个示例性实施方式的组件可以彼此任意组合。

Claims (12)

1.一种数据处理系统,该数据处理系统包括:
第一和第二主机;以及
多个存储装置,该多个存储装置包括第一和第二存储装置,其中,所述第一存储装置包括:
第一存储器,该第一存储器存储从所述第一主机发送来的数据,
第一存储器控制器,该第一存储器控制器对从所述第一存储器读取数据以及将数据写入所述第一存储器进行控制,
第一主机控制器,该第一主机控制器经由第一传输线路连接到所述第一主机,并且经由第一光传输线路将数据发送到(i)所述第一存储器控制器和(ii)所述第一存储装置以外的存储装置的存储器控制器以及从(i)所述第一存储器控制器和(ii)所述第一存储装置以外的存储装置的存储器控制器接收数据,
第一光分路部分,将从第一主机控制器发送的光信号分成到第一存储器控制器和到第一光输出部分的两路,
第二光分路部分,将从第一存储器控制器发送的光信号分成到第一主机控制器和到第一光输出部分的两路,
第三光分路部分,将经由第一光输入部分从第二存储装置输入的光信号分成到第一主机控制器和到第一存储器控制器的两路,
第一光复用部分,将经由第二光分路部分从第一存储器控制器发送的光信号和经由第一光输入部分从第二存储装置输入的光信号进行复用,并且将复用后的光信号发送到第一主机控制器,
第二光复用部分,将经由第一光分路部分从第一主机控制器发送的光信号和经由第一光输入部分从第二存储装置输入的光信号进行复用,并且将复用后的光信号发送到第一存储器控制器,以及
第三光复用部分,将经由第一光分路部分从第一主机控制器发送的光信号和经由第二光分路部分从第一存储器控制器发送的光信号进行复用,并且将复用后的光信号发送到第一光输出部分,并且
所述第二存储装置包括:
第二存储器,该第二存储器存储从所述第二主机发送来的数据,
第二存储器控制器,该第二存储器控制器对从所述第二存储器读取数据以及将数据写入所述第二存储器进行控制,
第二主机控制器,该第二主机控制器经由第二传输线路连接到所述第二主机,并且经由第二光传输线路将数据发送到(i)所述第二存储器控制器和(ii)所述第二存储装置以外的存储装置的存储器控制器以及从(i)所述第二存储器控制器和(ii)所述第二存储装置以外的存储装置的存储器控制器接收数据,
第四光分路部分,将从第二主机控制器发送的光信号分成到第二存储器控制器和到第二光输出部分的两路,
第五光分路部分,将从第二存储器控制器发送的光信号分成到第二主机控制器和到第二光输出部分的两路,
第六光分路部分,将经由第二光输入部分从第一存储装置输入的光信号分成到第二主机控制器和到第二存储器控制器的两路,
第四光复用部分,将经由第五光分路部分从第二存储器控制器发送的光信号和经由第二光输入部分从第一存储装置输入的光信号进行复用,并且将复用后的光信号发送到第二主机控制器,
第五光复用部分,将经由第四光分路部分从第二主机控制器发送的光信号和经由第二光输入部分从第一存储装置输入的光信号进行复用,并且将复用后的光信号发送到第二存储器控制器,
第六光复用部分,将经由第四光分路部分从第二主机控制器发送的光信号和经由第五光分路部分从第二存储器控制器发送的光信号进行复用,并且将复用后的光信号发送到第二光输出部分,
其中,当第一主机请求将数据写入第一存储装置时,第一主机控制器将包括表示写入请求的处理信息的数据、要写入的数据和写入目的地地址转换成光信号,并且发送该转换后的光信号,从第一主机控制器发送的光信号通过第一光分路部分分成两路,一路经由第二光复用部分发送到第一存储器控制器,另一路经由第三光复用部分发送到第一光输出部分,第一光输出部分将从第一主机控制器发送的光信号原样发送到第二存储装置;
当第一主机请求从第一存储装置读取数据时,第一存储器控制器将包括读取数据的数据的电信号转换成光信号,并且发送转换后的光信号,从第一存储器控制器发送的光信号通过第二光分路部分分成两路,一路经由第一光复用部分发送到第一主机控制器,另一路经由第三光复用部分发送到第一光输出部分,然后,第一主机控制器将从第一存储器控制器接收到的光信号转换成电信号来获取数据,并且将包括在数据中的读取数据发送到第一主机,同时,第一光输出部分将从第一存储器控制器发送的光信号原样发送到第二存储装置;
当第二主机请求将数据写入第二存储装置时,第二主机控制器将包括表示写入请求的处理信息的数据、要写入的数据和写入目的地地址转换成光信号,并且发送该转换后的光信号,从第二主机控制器发送的光信号通过第四光分路部分分成两路,一路经由第五光复用部分发送到第二存储器控制器,另一路经由第六光复用部分发送到第二光输出部分,第二光输出部分将从第二主机控制器发送的光信号原样发送到第一存储装置;并且
当第二主机请求从第二存储装置读取数据时,第二存储器控制器将包括读取数据的数据的电信号转换成光信号,并且发送转换后的光信号,从第二存储器控制器发送的光信号通过第五光分路部分分成两路,一路经由第四光复用部分发送到第二主机控制器,另一路经由第六光复用部分发送到第二光输出部分,然后,第二主机控制器将从第二存储器控制器接收到的光信号转换成电信号来获取数据,并且将包括在数据中的读取数据发送到第二主机,同时,第二光输出部分将从第二存储器控制器发送的光信号原样发送到第一存储装置。
2.根据权利要求1所述的数据处理系统,其中,所述第一存储装置的所述第一光传输线路包括:
第一光分路线路,该第一光分路线路从所述第一主机控制器朝向(i)所述第一存储器控制器和(ii)所述第一存储装置以外的存储装置的存储器控制器延伸;
第二光分路线路,该第二光分路线路从所述第一存储器控制器朝向(i)所述第一主机控制器以及(ii)所述第一存储装置以外的存储装置的主机控制器延伸;以及
第三光分路线路,该第三光分路线路从所述第一存储装置以外的存储装置朝向(i)所述第一主机控制器和(ii)所述第一存储器控制器延伸,并且
所述第二存储装置的所述第二光传输线路包括:
第四光分路线路,该第四光分路线路从所述第二主机控制器朝向(i)所述第二存储器控制器和(ii)所述第二存储装置以外的存储装置的存储器控制器延伸;
第五光分路线路,该第五光分路线路从所述第二存储器控制器朝向(i)所述第二主机控制器以及(ii)所述第二存储装置以外的存储装置的主机控制器延伸;以及
第六光分路线路,该第六光分路线路从所述第二存储装置以外的存储装置朝向(i)所述第二主机控制器和(ii)所述第二存储器控制器延伸。
3.根据权利要求1所述的数据处理系统,其中,所述第一存储装置包括:
第一光分路线路,该第一光分路线路从所述第一主机控制器朝向(i)所述第一存储器控制器和(ii)所述第一存储装置以外的存储装置的存储器控制器延伸;
第二光分路线路,该第二光分路线路从所述第一存储器控制器朝向(i)所述第一主机控制器以及(ii)所述第一存储装置以外的存储装置的主机控制器延伸;以及
第三光分路线路,该第三光分路线路从与(i)所述第一存储装置以外的所述存储装置和(ii)所述第二存储装置以外的所述存储装置不同的存储装置朝向(i)所述第一主机控制器和(ii)所述第一存储器控制器延伸,并且
所述第二存储装置包括:
第四光分路线路,该第四光分路线路从所述第二主机控制器朝向(i)所述第二存储器控制器和(ii)所述第二存储装置以外的存储装置的存储器控制器延伸;
第五光分路线路,该第五光分路线路从所述第二存储器控制器朝向(i)所述第二主机控制器以及(ii)所述第二存储装置以外的存储装置的主机控制器延伸;以及
第六光分路线路,该第六光分路线路从与(i)所述第一存储装置以外的所述存储装置和(ii)所述第二存储装置以外的所述存储装置不同的存储装置朝向(i)所述第二主机控制器和(ii)所述第二存储器控制器延伸。
4.根据权利要求2或3所述的数据处理系统,所述数据处理系统还包括:
第一共享光传输线路,该第一共享光传输线路由(i)所述第一存储装置的第一光分路线路的朝向所述第一存储装置以外的存储装置的存储器控制器延伸的光传输线路以及(ii)所述第一存储装置的第二光分路线路的朝向所述第一存储装置以外的存储装置的存储器控制器延伸的光传输线路共享;以及
第二共享光传输线路,该第二共享光传输线路由(i)所述第二存储装置的第四光分路线路的朝向所述第二存储装置以外的存储装置的存储器控制器延伸的光传输线路以及(ii)所述第二存储装置的第五光分路线路的朝向所述第二存储装置以外的存储装置的存储器控制器延伸的光传输线路共享。
5.根据权利要求4所述的数据处理系统,其中,
所述第一主机控制器基于所确定的数据发送顺序将数据发送到所述第一光分路线路,以使得(i)从所述第一主机控制器发送的数据和从所述第一存储器控制器发送的数据不会在所述第一共享光传输线路上彼此重叠,以及(ii)从所述第二主机控制器发送的数据和从所述第二存储器控制器发送的数据不会在所述第二共享光传输线路上彼此重叠,
所述第一存储器控制器基于所述数据发送顺序将数据发送到所述第二光分路线路,
所述第二主机控制器基于所述数据发送顺序将数据发送到所述第四光分路线路,并且
所述第二存储器控制器基于所述数据发送顺序将数据发送到所述第五光分路线路。
6.根据权利要求2或3所述的数据处理系统,所述数据处理系统还包括:
第一共享光传输线路,该第一共享光传输线路由(i)所述第一存储装置的所述第一光分路线路的朝向所述第一存储装置以外的存储装置的存储器控制器延伸的光传输线路以及(ii)所述第一存储装置的所述第二光分路线路的朝向所述第一存储装置以外的存储装置的存储器控制器延伸的光传输线路共享;
第二共享光传输线路,该第二共享光传输线路由(i)所述第一存储装置的所述第一光分路线路的朝向所述第一存储器控制器延伸的光传输线路以及(ii)所述第一存储装置的所述第三光分路线路的朝向所述第一存储器控制器延伸的光传输线路共享;
第三共享光传输线路,该第三共享光传输线路由(i)所述第一存储装置的所述第二光分路线路的朝向所述第一主机控制器延伸的光传输线路以及(ii)所述第一存储装置的所述第三光分路线路的朝向所述第一主机控制器延伸的光传输线路共享;
第四共享光传输线路,该第四共享光传输线路由(i)所述第二存储装置的所述第四光分路线路的朝向所述第二存储装置以外的存储装置的存储器控制器延伸的光传输线路以及(ii)所述第二存储装置的所述第五光分路线路的朝向所述第二存储装置以外的存储装置的存储器控制器延伸的光传输线路共享;
第五共享光传输线路,该第五共享光传输线路由(i)所述第二存储装置的所述第四光分路线路的朝向所述第二存储器控制器延伸的光传输线路以及(ii)所述第二存储装置的所述第六光分路线路的朝向所述第二存储器控制器延伸的光传输线路共享;
第六共享光传输线路,该第六共享光传输线路由(i)所述第二存储装置的所述第五光分路线路的朝向所述第二主机控制器延伸的光传输线路以及(ii)所述第二存储装置的所述第六光分路线路的朝向所述第二主机控制器延伸的光传输线路共享。
7.根据权利要求6所述的数据处理系统,其中,
所述第一主机控制器基于所确定的数据发送顺序将数据发送到所述第一光分路线路,以使得(a)(i)从所述第一主机控制器发送的数据、(ii)从所述第一存储器控制器发送的数据、以及(iii)从所述第一存储装置以外的存储装置发送到所述第一主机控制器和所述第一存储器控制器的数据不会在所述第一到第三共享光传输线路中的任何一个中彼此重叠,以及(b)(i)从所述第二主机控制器发送的数据、(ii)从所述第二存储器控制器发送的数据、以及(iii)从所述第二存储装置以外的存储装置发送到所述第二主机控制器和所述第二存储器控制器的数据不会在所述第四到第六共享光传输线路中的任何一个中彼此重叠,
所述第一存储器控制器基于所述数据发送顺序将数据发送到所述第二光分路线路,
所述第一存储装置以外的所述存储装置基于所述数据发送顺序将数据发送到所述第三光分路线路,
所述第二主机控制器基于所述数据发送顺序将数据发送到所述第四光分路线路,
所述第二存储器控制器基于所述数据发送顺序将数据发送到所述第五光分路线路,并且
所述第二存储装置以外的所述存储装置基于所述数据发送顺序将数据发送到所述第六光分路线路。
8.根据权利要求1所述的数据处理系统,其中,所述第一和第二主机彼此分离。
9.根据权利要求1所述的数据处理系统,其中,
所述第一主机控制器将数据发送到(i)所述第一存储器控制器和(ii)所述第二存储装置的所述第二存储器控制器,以及从(i)所述第一存储器控制器和(ii)所述第二存储装置的所述第二存储器控制器接收数据,并且
所述第二主机控制器将数据发送到(i)所述第二存储器控制器和(ii)所述第一存储器控制器,以及从(i)所述第二存储器控制器和(ii)所述第一存储器控制器接收数据。
10.一种存储装置,该存储装置包括:
存储器,该存储器存储数据;
存储器控制器,该存储器控制器对从所述存储器读取数据以及将数据写入所述存储器进行控制;
主机控制器,该主机控制器经由传输线路将数据发送到主机以及从主机接收数据,该主机控制器经由光传输线路将数据发送到(i)所述存储器控制器和(ii)至少一个其它存储装置的存储器控制器以及从(i)所述存储器控制器和(ii)至少一个其它存储装置的存储器控制器接收数据,
第一光分路部分,将从主机控制器发送的光信号分成到存储器控制器和到光输出部分的两路,
第二光分路部分,将从存储器控制器发送的光信号分成到主机控制器和到光输出部分的两路,
第三光分路部分,将经由光输入部分从存储装置输入的光信号分成到主机控制器和到存储器控制器的两路,
第一光复用部分,将经由第二光分路部分从存储器控制器发送的光信号和经由光输入部分从另一存储装置输入的光信号进行复用,并且将复用后的光信号发送到主机控制器,
第二光复用部分,将经由第一光分路部分从主机控制器发送的光信号和经由光输入部分从另一存储装置输入的光信号进行复用,并且将复用后的光信号发送到存储器控制器,以及
第三光复用部分,将经由第一光分路部分从主机控制器发送的光信号和经由第二光分路部分从存储器控制器发送的光信号进行复用,并且将复用后的光信号发送到光输出部分,
其中,当所述主机请求将数据写入所述存储装置时,主机控制器将包括表示写入请求的处理信息的数据、要写入的数据和写入目的地地址转换成光信号,并且发送该转换后的光信号,从主机控制器发送的光信号通过第一光分路部分分成两路,一路经由第二光复用部分发送到存储器控制器,另一路经由第三光复用部分发送到光输出部分,光输出部分将从主机控制器发送的光信号原样发送到所述另一存储装置;并且
当所述主机请求从所述存储装置读取数据时,存储器控制器将包括读取数据的数据的电信号转换成光信号,并且发送转换后的光信号,从存储器控制器发送的光信号通过第二光分路部分分成两路,一路经由第一光复用部分发送到主机控制器,另一路经由第三光复用部分发送到光输出部分,然后,主机控制器将从存储器控制器接收到的光信号转换成电信号来获取数据,并且将包括在数据中的读取数据发送到主机,同时,光输出部分将从存储器控制器发送的光信号原样发送到所述另一存储装置。
11.根据权利要求10所述的存储装置,所述存储装置还包括:
第一光分路线路,该第一光分路线路从所述主机控制器朝向(i)所述存储器控制器和(ii)所述至少一个其它存储装置的存储器控制器延伸;
第二光分路线路,该第二光分路线路从所述存储器控制器朝向(i)所述主机控制器和(ii)所述至少一个其它存储装置的主机控制器延伸;以及
第三光分路线路,该第三光分路线路从所述至少一个其它存储装置朝向(i)所述主机控制器和(ii)所述存储器控制器延伸。
12.根据权利要求10所述的存储装置,所述存储装置还包括:
第一光分路线路,该第一光分路线路从所述主机控制器朝向(i)所述存储器控制器和(ii)所述至少一个其它存储装置的存储器控制器延伸;
第二光分路线路,该第二光分路线路从所述存储器控制器朝向(i)所述主机控制器和(ii)所述至少一个其它存储装置的主机控制器延伸;以及
第三光分路线路,该第三光分路线路从与连接了所述第一光分路线路和所述第二光分路线路的存储装置不同的另一存储装置朝向所述主机控制器和所述存储器控制器延伸。
CN2008100885226A 2007-08-31 2008-03-27 数据处理系统和存储装置 Active CN101377729B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2007225797A JP5034790B2 (ja) 2007-08-31 2007-08-31 データ処理システム
JP2007-225797 2007-08-31
JP2007225797 2007-08-31

Publications (2)

Publication Number Publication Date
CN101377729A CN101377729A (zh) 2009-03-04
CN101377729B true CN101377729B (zh) 2012-02-15

Family

ID=40407687

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008100885226A Active CN101377729B (zh) 2007-08-31 2008-03-27 数据处理系统和存储装置

Country Status (3)

Country Link
US (1) US20090060500A1 (zh)
JP (1) JP5034790B2 (zh)
CN (1) CN101377729B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106547480B (zh) * 2015-09-17 2019-04-12 慧荣科技股份有限公司 数据储存装置及其数据读取方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5760936A (en) * 1995-06-30 1998-06-02 Fujitsu Limited Optical line switch device enabling connection of non-doubled optical transmission apparatus with doubled bidirectional optical link
US5901327A (en) * 1996-05-28 1999-05-04 Emc Corporation Bundling of write data from channel commands in a command chain for transmission over a data link between data storage systems for remote data mirroring
US6145024A (en) * 1997-06-06 2000-11-07 Hitachi, Ltd. Input/output optical fiber serial interface link that selectively transfers data in multiplex channel path mode or high speed single channel path mode
CN1423754A (zh) * 1999-11-11 2003-06-11 英特尔公司 用于光学互连多个计算单元的总线配置
CN1589428A (zh) * 2000-06-12 2005-03-02 夸德研究所 信息和应用服务器的高速信息处理和海量存储系统及方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5544347A (en) * 1990-09-24 1996-08-06 Emc Corporation Data storage system controlled remote data mirroring with respectively maintained data indices
US6073209A (en) * 1997-03-31 2000-06-06 Ark Research Corporation Data storage controller providing multiple hosts with access to multiple storage subsystems
JP2001274772A (ja) * 2000-03-24 2001-10-05 Kddi Corp Tdm光多重装置、tdm光分離装置、wdm/tdm変換装置及びtdm/wdm変換装置
JP4089126B2 (ja) * 2000-04-18 2008-05-28 富士ゼロックス株式会社 多重バス制御装置
JP2002182864A (ja) * 2000-12-08 2002-06-28 Hitachi Ltd ディスクアレイ制御装置
JP2003256147A (ja) * 2002-02-28 2003-09-10 Hitachi Ltd クラスタ型ディスクアレイ装置およびクラスタ型ディスクアレイ装置の運用方法
US7043665B2 (en) * 2003-06-18 2006-05-09 International Business Machines Corporation Method, system, and program for handling a failover to a remote storage location
JP2007219571A (ja) * 2006-02-14 2007-08-30 Hitachi Ltd 記憶制御装置及びストレージシステム
JP2007324525A (ja) * 2006-06-05 2007-12-13 Fuji Xerox Co Ltd 光送信機、光通信システム、及び光送信機の調整方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5760936A (en) * 1995-06-30 1998-06-02 Fujitsu Limited Optical line switch device enabling connection of non-doubled optical transmission apparatus with doubled bidirectional optical link
US5901327A (en) * 1996-05-28 1999-05-04 Emc Corporation Bundling of write data from channel commands in a command chain for transmission over a data link between data storage systems for remote data mirroring
US6145024A (en) * 1997-06-06 2000-11-07 Hitachi, Ltd. Input/output optical fiber serial interface link that selectively transfers data in multiplex channel path mode or high speed single channel path mode
CN1423754A (zh) * 1999-11-11 2003-06-11 英特尔公司 用于光学互连多个计算单元的总线配置
CN1589428A (zh) * 2000-06-12 2005-03-02 夸德研究所 信息和应用服务器的高速信息处理和海量存储系统及方法

Also Published As

Publication number Publication date
JP2009059163A (ja) 2009-03-19
JP5034790B2 (ja) 2012-09-26
CN101377729A (zh) 2009-03-04
US20090060500A1 (en) 2009-03-05

Similar Documents

Publication Publication Date Title
DE102011088358B4 (de) Optischer Modulator
US7366423B2 (en) System having multiple agents on optical and electrical bus
US9036952B2 (en) Electro-optical assembly for silicon photonic chip and electro-optical carrier
US6793408B2 (en) Module interface with optical and electrical interconnects
KR100570424B1 (ko) 광학적으로 접속가능한 회로 보드
US20210118853A1 (en) Optically interfaced stacked memories and related methods and systems
US8090263B2 (en) System and method for expanding PCIe compliant signals over a fiber optic medium with no latency
US20050147414A1 (en) Low latency optical memory bus
Patterson et al. The future of packaging with silicon photonics
Schmidt et al. Fibernet II: A fiber optic ethernet
KR20180107287A (ko) 광자 통신 및 광자 어드레싱을 위한 장치 및 방법
US20230308188A1 (en) Photonic communication platform and related circuits
US20220326444A1 (en) Optical fiber coupler
CN101377729B (zh) 数据处理系统和存储装置
WO2020031478A1 (ja) 小型光トランシーバ
KR20110053535A (ko) 광 연결을 이용한 고속 대용량 저장 장치
US20140270785A1 (en) Electro-photonic memory system
US20240077781A1 (en) Computer architecture with disaggregated memory and high-bandwidth communication interconnects
WO2023246503A1 (zh) 一种适配器和在板光互连系统
US11676636B2 (en) Scalable storage device
CN106936505A (zh) 光通信系统及光通信组件
JP2010044494A (ja) 記憶装置、記憶装置アレイ及びデータ処理システム
US10534741B2 (en) Transmitting signals between USB ports
Kash et al. Optical PCB Overview
Chamberlain et al. Architectures for optically interconnected multicomputers

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: Tokyo

Patentee after: Fuji film business innovation Co.,Ltd.

Address before: Tokyo

Patentee before: Fuji Xerox Co.,Ltd.