CN101315617A - 总线电路装置 - Google Patents

总线电路装置 Download PDF

Info

Publication number
CN101315617A
CN101315617A CNA2007102007486A CN200710200748A CN101315617A CN 101315617 A CN101315617 A CN 101315617A CN A2007102007486 A CNA2007102007486 A CN A2007102007486A CN 200710200748 A CN200710200748 A CN 200710200748A CN 101315617 A CN101315617 A CN 101315617A
Authority
CN
China
Prior art keywords
control equipment
address
input end
totalizer
adder
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2007102007486A
Other languages
English (en)
Inventor
谢明志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Shenzhen Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Shenzhen Co Ltd
Priority to CNA2007102007486A priority Critical patent/CN101315617A/zh
Priority to US11/942,725 priority patent/US20080301344A1/en
Publication of CN101315617A publication Critical patent/CN101315617A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0052Assignment of addresses or identifiers to the modules of a bus system

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Small-Scale Networks (AREA)

Abstract

一种总线电路装置,其包括一主控设备,一第一从控设备及一第二从控设备,每一从控设备均包括一检测芯片及一地址控制模块,每一检测芯片包括一总线接口,每一总线接口均通过同一条总线与所述主控设备相连,每一地址控制模块包括一计数单元,所述主控设备向所述第一从控设备的检测芯片及计数单元发送一预设地址,所述第一从控设备的计数单元将所述预设地址进行运算计数并将运算后的地址传递给所述第二从控设备的检测芯片及地址控制模块的计数单元作为第二从控设备的预设地址。所述地址控制模块可为不同的从控设备设定不同的预设地址,使多个从控设备可以通过一根I2C总线与主控设备连接。

Description

总线电路装置
技术领域
本发明涉及一种总线电路装置,特别涉及一种可重复利用总线的总线电路装置。
背景技术
参考图1为现有总线电路装置的示意图,一从控设备(SLAVE)12包括一检测芯片122及一地址模块126,所述检测芯片122包括一I2C总线接口124,一I2C总线16通过所述I2C总线接口124将所述从控设备12与一主控设备(MASTER)13连接,所述地址模块126为检测芯片122提供一固定地址,所述检测芯片122根据所述地址,通过所述I2C总线16与所述主控设备13完成信息传输。
因为现有的从控设备12的地址模块126中的地址是固定的,因此,如果要在一台主控设备13上通过一根I2C总线连接多台从控设备时,就会因为地址模块126提供的地址冲突而造成主控设备无法识别从控设备,因此,为了达到在一台主控设备上同时连接多台从控设备的目的,就需要为每台从控设备单独提供一根I2C总线,这样不仅对I2C总线的利用率不高,而且增加成本。
发明内容
鉴于以上内容,有必要提供一种总线电路装置,使多个从控设备可以通过一根I2C总线与主控设备连接。
一种总线电路装置,其包括一主控设备,一第一从控设备及一第二从控设备,每一从控设备均包括一检测芯片及一地址控制模块,每一检测芯片包括一总线接口,每一总线接口均通过同一条总线与所述主控设备相连,每一地址控制模块包括一计数单元,所述主控设备向所述第一从控设备的检测芯片及计数单元发送一预设地址,所述第一从控设备的计数单元将所述预设地址进行运算计数并将运算后的地址传递给所述第二从控设备的检测芯片及地址控制模块的计数单元作为第二从控设备的预设地址。
所述地址控制模块可为不同的从控设备设定不同的预设地址,使多个从控设备可以通过一根I2C总线与主控设备连接。
附图说明
图1是现有总线电路装置的示意图。
图2是本发明总线电路装置较佳实施方式的示意图。
图3是图2中地址控制模块的示意图。
具体实施方式
请参照图2,本发明总线电路装置较佳实施方式包括一主控设备10及若干从控设备20、30、40…90。每一从控设备20、30、40…90均包括一检测芯片22及一地址控制模块26,每一检测芯片22包括一I2C总线接口24,每一从控设备20、30、40…90的I2C总线接口24均通过同一条I2C总线14与所述主控设备10相连。
现以从控设备20为例说明地址控制模块26的组成,请一并参阅图3,所述地址控制模块26包括一计数单元262和一显示单元264。所述计数单元262由级连的第一至第三计数器U1~U3组成,所述第一至第三计数器U1~U3均为一二进制加法器,且可以实现输入数值加一的功能。所述第一计数器U1的第一输入端A与所述主控设备10连接以获取一位预设地址A0,其第二输入端B通过一电阻R1与一电源VCC连接以获取一高电平(即计数器加一设置),其触发端CI接地,进位输出端CO与所述第二计数器U2的触发端CI连接,所述第二计数器U2的第一输入端A与所述主控设备10连接以获取一位预设地址A1,所述第二计数器U2的第二输入端B接地,第二计数器U2的进位输出端CO与所述第三计数器U3的触发端CI连接,所述第三计数器U3的第一输入端A与所述主控设备10连接以获取一位预设地址A2,所述第三计数器U3的第二输入端B接地,因此,所述第一至第三计数器U1~U3可对所述三位地址A2A1A0进行加一计数,再通过第一至第三计数器U1~U3的输出端S输出加一后的输出地址A2’A1’A0’。所述显示单元264包括三个发光二极管LED0~LED2,所述发光二极管LED0~LED2的阳极分别对应通过电阻R2~R4与所述第一至第三计数器U1~U3的第一输入端A连接,所述发光二极管LED0~LED2的阴极均接地。所述主控设备10的三位预设地址A2A1A0还同时提供给从控设备20的检测芯片22为所述从控设备20提供预设地址。
其余从控设备30、40…90中地址控制模块26的内部结构与所述从控设备20的相同,每一从控设备30、40…90的计数器U1~U3的第一输入端A分别与上一级从控设备的计数器U1~U3的输出端对应联接,每一从控设备30、40…90的检测芯片22及计数器U1~U3的第一输入端A接收的预设地址均为前一级从控设备通过加一计数后输出的地址。
下面以主控设备10向所述从控设备20输出的预设地址A2A1A0为000为例,说明本发明总线电路装置的较佳实施方式的工作过程。所述从控设备20接收所述主控设备10输出的预设地址A2A1A0,因为所述显示单元264中二极管LED0~LED2的阳极接收的为低电平信号,所述二极管LED0~LED2均不亮,指示所述从控设备10的预设地址为000。所述计数单元262对预设地址A2A1A0进行加一计数,并将计数后的地址A2’A1’A0’(001)传送给下一级从控设备30,所述从控设备30的检测芯片22的预设地址即为001,所述从控设备30的显示单元264中二极管LED0亮,LED1和LED2不亮,以显示从控设备30的预设地址为001。从控设备30的计数单元264再对从控设备30的预设地址加一计数,并将计数后的地址传送给下一级从控设备40。这样,只需将前一级从控设备的输出地址作为下一级从控设备的预设地址,以此类推即可完成从控设备的地址设置,此时,只需要一根I2C总线14即可使八台从控设备20、30…90同时与所述主控设备10完成信号传输,同时还可通过显示单元264直接了解每台从控设备20、30、40…90工作的预设地址。
而且,所述预设地址的位数还可根据连接的从控设备的数量相应调整,以提高所述总线电路装置连接从控设备的扩充性。

Claims (6)

1.一种总线电路装置,其包括一主控设备,一第一从控设备及一第二从控设备,每一从控设备均包括一检测芯片及一地址控制模块,每一检测芯片包括一总线接口,每一总线接口均通过同一条总线与所述主控设备相连,每一地址控制模块包括一计数单元,所述主控设备向所述第一从控设备的检测芯片及计数单元发送一预设地址,所述第一从控设备的计数单元将所述预设地址进行运算计数并将运算后的地址传递给所述第二从控设备的检测芯片及地址控制模块的计数单元作为第二从控设备的预设地址。
2.如权利要求1所述的总线电路装置,其特征在于:所述第一从控设备的计数单元包括一第一加法器、一第二加法器及一第三加法器,所述第一加法器的第一输入端与所述主控设备连接,第二输入端通过一电阻与一电源连接,触发端接地,进位输出端与所述第二加法器的触发端连接,所述第二加法器的第一输入端与所述主控设备连接,所述第二加法器的第二输入端接地,第二加法器的进位输出端与所述第三加法器的触发端连接,所述第三加法器的第一输入端与所述主控设备连接,所述第三加法器的第二输入端接地,所述第一加法器、第二加法器及第三加法器的输出端均与所述第二从控设备的检测芯片及计数单元连接。
3.如权利要求2所述的总线电路装置,其特征在于:所述第二从控设备的计数单元包括一第四加法器、一第五加法器及一第六加法器,所述第四加法器的第一输入端与所述第一加法器的输出端连接,第二输入端通过一电阻与一电源连接,触发端接地,进位输出端与所述第五加法器的触发端连接,所述第五加法器的第一输入端与所述第二加法器的输出端连接,所述第五加法器的第二输入端接地,第五加法器的进位输出端与所述第六加法器的触发端连接,所述第六加法器的第一输入端与所述第三加法器的输出端连接,所述第六加法器的第二输入端接地。
4.如权利要求2所述的总线电路装置,其特征在于:所述第一从控设备的地址控制模块还包括一显示单元,所述显示单元包括三个发光二极管,所述三个发光二极管的阳极分别通过一电阻与所述第一至第三计数器的第一输入端对应连接,其阴极均接地。
5.如权利要求3所述的总线电路装置,其特征在于:所述第二从控设备的地址控制模块还包括一显示单元,所述第二从控设备的显示单元包括三个发光二极管,其阳极分别通过一电阻与所述第四至第六计数器的第一输入端对应连接,其阴极均接地。
6.如权利要求2至5项中任一权利要求所述的总线电路装置,其特征在于:每一加法器均为一二进制加法器,且可以实现输入数值加一的功能。
CNA2007102007486A 2007-06-01 2007-06-01 总线电路装置 Pending CN101315617A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CNA2007102007486A CN101315617A (zh) 2007-06-01 2007-06-01 总线电路装置
US11/942,725 US20080301344A1 (en) 2007-06-01 2007-11-20 System for expandably connecting electronic devices

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNA2007102007486A CN101315617A (zh) 2007-06-01 2007-06-01 总线电路装置

Publications (1)

Publication Number Publication Date
CN101315617A true CN101315617A (zh) 2008-12-03

Family

ID=40089560

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2007102007486A Pending CN101315617A (zh) 2007-06-01 2007-06-01 总线电路装置

Country Status (2)

Country Link
US (1) US20080301344A1 (zh)
CN (1) CN101315617A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102339582A (zh) * 2010-07-21 2012-02-01 鸿富锦精密工业(深圳)有限公司 指示灯控制装置
CN102147782B (zh) * 2010-02-08 2013-08-21 鸿富锦精密工业(深圳)有限公司 主从设备通信电路及其id地址分配方法
CN104991881A (zh) * 2015-07-22 2015-10-21 浙江中控技术股份有限公司 一种串行总线系统及地址分配方法
CN106485959A (zh) * 2015-08-25 2017-03-08 青岛歌尔声学科技有限公司 一种挂画
CN108494889A (zh) * 2018-02-07 2018-09-04 广州视源电子科技股份有限公司 基于i2c总线的通信电路及调试方法

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8122159B2 (en) 2009-01-16 2012-02-21 Allegro Microsystems, Inc. Determining addresses of electrical components arranged in a daisy chain
US8621116B2 (en) * 2011-08-26 2013-12-31 Lexmark International, Inc. Dynamic address change optimizations
US8225021B2 (en) * 2009-05-28 2012-07-17 Lexmark International, Inc. Dynamic address change for slave devices on a shared bus
US8461782B2 (en) * 2009-08-27 2013-06-11 Allegro Microsystems, Llc Linear or rotational motor driver identification
US8205017B2 (en) * 2009-11-17 2012-06-19 Aptina Imaging Corporation Systems and methods for addressing and synchronizing multiple devices
US9231926B2 (en) * 2011-09-08 2016-01-05 Lexmark International, Inc. System and method for secured host-slave communication
EP2859681A4 (en) 2012-05-08 2016-03-30 Serentic Ltd METHOD AND SYSTEM FOR AUTHENTICATING COMMUNICATION AND OPERATION
CN103500154B (zh) * 2013-09-11 2016-09-21 深圳市摩西尔电子有限公司 一种串行总线接口芯片、串行总线传输系统及方法
KR101816944B1 (ko) * 2013-10-02 2018-01-09 엘에스산전 주식회사 UART Ring 통신의 ID 자동 설정방법
CN104298637A (zh) * 2014-09-29 2015-01-21 深圳市爱普特微电子有限公司 通信方法及系统
KR101754948B1 (ko) 2014-10-07 2017-07-06 주식회사 엘지화학 배터리 관리 모듈의 통신 id 할당 방법 및 시스템
DE102015113491A1 (de) * 2015-08-14 2017-02-16 Ebm-Papst Mulfingen Gmbh & Co. Kg Dynamikadressierung
US10572418B2 (en) 2016-05-02 2020-02-25 Sew-Eurodrive Gmbh & Co. Kg Method for integrating a further bus subscriber into a bus system, and bus system for integrating a further bus subscriber therein
US11106620B1 (en) * 2020-04-07 2021-08-31 Qualcomm Incorporated Mixed signal device address assignment
US11748261B2 (en) * 2020-07-24 2023-09-05 Eaton Intelligent Power Limited Automatic address generation for modular electronic devices

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6339806B1 (en) * 1999-03-23 2002-01-15 International Business Machines Corporation Primary bus to secondary bus multiplexing for I2C and other serial buses
US7961157B2 (en) * 2007-05-14 2011-06-14 Christie Digital Systems Usa, Inc. Configurable imaging system

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102147782B (zh) * 2010-02-08 2013-08-21 鸿富锦精密工业(深圳)有限公司 主从设备通信电路及其id地址分配方法
CN102339582A (zh) * 2010-07-21 2012-02-01 鸿富锦精密工业(深圳)有限公司 指示灯控制装置
CN104991881A (zh) * 2015-07-22 2015-10-21 浙江中控技术股份有限公司 一种串行总线系统及地址分配方法
CN104991881B (zh) * 2015-07-22 2017-12-12 浙江中控技术股份有限公司 一种串行总线系统及地址分配方法
CN106485959A (zh) * 2015-08-25 2017-03-08 青岛歌尔声学科技有限公司 一种挂画
CN108494889A (zh) * 2018-02-07 2018-09-04 广州视源电子科技股份有限公司 基于i2c总线的通信电路及调试方法

Also Published As

Publication number Publication date
US20080301344A1 (en) 2008-12-04

Similar Documents

Publication Publication Date Title
CN101315617A (zh) 总线电路装置
CN108365888A (zh) 测试光模块性能的装置
US20170060214A1 (en) Indication system and electronic device utilizing the same
CN102929758A (zh) 一种用于pxi智能测试平台设备的集成触发路由装置
WO2017113550A1 (zh) 运算放大器、驱动接口、测控设备、驱动电路和驱动器
CN201583831U (zh) 一种移位串联式数显表
CN104466578A (zh) 具有两种网络接口的网络转接卡
CN108880685B (zh) 一种光模块
CN100360945C (zh) 电压监测电路
CN202102275U (zh) Io口扩展电路
CN102097053A (zh) 一种自动侦测单元分辨率的led控制系统
CN201584592U (zh) 电口小型可插拔电连接模块
CN102339582A (zh) 指示灯控制装置
CN214799973U (zh) 光信号输出电路和电表
CN102890650A (zh) 电子设备运行状况指示电路
CN105607542A (zh) 一种输出接口设备
CN108650755A (zh) 一种线性恒流驱动芯片及多芯片并联led照明驱动电路
CN209692730U (zh) 兼容型接口模块
AU2008200997A1 (en) A conversion circuit
CN208754580U (zh) 一种线性恒流驱动芯片及多芯片并联led照明驱动电路
CN201113981Y (zh) 按键检测电路
CN102521958B (zh) B类lxi多功能数据采集仪
CN201130317Y (zh) 空调器单片机输入输出接口电路控制装置
CN105072762B (zh) 一种双色指示灯的控制电路及电子设备
CN110426795A (zh) 光模块及光模块的功能指示方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20081203