CN101101570A - 基于多通道闪存设备逻辑条带的控制方法 - Google Patents

基于多通道闪存设备逻辑条带的控制方法 Download PDF

Info

Publication number
CN101101570A
CN101101570A CNA2007100762486A CN200710076248A CN101101570A CN 101101570 A CN101101570 A CN 101101570A CN A2007100762486 A CNA2007100762486 A CN A2007100762486A CN 200710076248 A CN200710076248 A CN 200710076248A CN 101101570 A CN101101570 A CN 101101570A
Authority
CN
China
Prior art keywords
flash memory
logic strip
logic
passage
strip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007100762486A
Other languages
English (en)
Other versions
CN100547566C (zh
Inventor
黄河
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Memory Technology (wuhan) Co Ltd
Original Assignee
Memoright Shenzhen Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Memoright Shenzhen Co Ltd filed Critical Memoright Shenzhen Co Ltd
Priority to CNB2007100762486A priority Critical patent/CN100547566C/zh
Priority to TW096136875A priority patent/TWI417718B/zh
Publication of CN101101570A publication Critical patent/CN101101570A/zh
Priority to PCT/CN2008/071188 priority patent/WO2009000186A1/en
Priority to JP2010513627A priority patent/JP2010531494A/ja
Application granted granted Critical
Publication of CN100547566C publication Critical patent/CN100547566C/zh
Priority to US12/648,167 priority patent/US8244965B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7208Multiple device management, e.g. distributing data over multiple flash devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Read Only Memory (AREA)

Abstract

本发明公开了一种基于多通道闪存设备逻辑条带的控制方法,包括以下处理步骤:1)将各通道的存储空间划分成大小相同的多个存储单元;2)设定多个具有不同标识的逻辑条带,所述逻辑条带将闪存设备各通道离散的物理存储空间组织成连续的逻辑空间,每条逻辑条带将各通道中的至少一个存储单元进行逻辑连接,每个存储单元对应一个逻辑条带标识;3)在每个存储单元的冗余区指定该存储单元所在逻辑区块逻辑条带的大小;4)根据逻辑条带的划分,将数据映射到不同通道的存储单元并行操作。采用本发明可以提高闪存读写操作的效率和延长闪存使用寿命的效果。

Description

基于多通道闪存设备逻辑条带的控制方法
技术领域
本发明涉及一种多通道闪存设备逻辑条带控制方法,具体涉及一个可分割的逻辑条带控制方法。
背景技术
在存储设备领域中,硬盘一直占据着主导地位,直到闪存存储介质的出现。闪存因为其具有可多次读写、擦除,高密度,大容量,较低的读写操作耗时,以及非易失性,低功耗等特点而逐渐在存储市场异军突起,其市场占有率迅速上升。特别是近年来,随着闪存生产工艺的日趋成熟,其成本价格逐渐降低,同时,后端应用技术也在逐步完善,这些都大大刺激了闪存市场的迅速膨胀,使其逐渐在存储市场上与硬盘平分秋色。但是,闪存由于其自身制造的工艺问题,使其从产生就存在一些不可避免的缺陷,例如闪存读写操作必须要以扇区为单位进行;每颗闪存芯片的读写时序的有效带宽不超过40MB等。这些缺陷成为制约闪存迅速发展的障碍,在其应用过程中,只有先解决了这些障碍,才能更好的发挥闪存的优点。
随着闪存应用技术的逐步提高,用户对设备读写速率的要求也逐渐提高,单颗或者单通道闪存设备的接口带宽已经远远不能满足用户的需求,因此,几乎所有的闪存设备以及闪存控制器的生产厂商都在研发多通道的闪存芯片操作模式。这种多通道的闪存设备其优点在于能够多通道同时进行闪存操作,可以成倍的提高闪存设备的接口带宽。
对于这类多通道的闪存设备,存在一个逻辑条带的划分问题,因为是多个通道同时执行主机的指令,进行读写擦除等操作,对于写入的或者读出的数据必然需要面临如何组织的问题,目前的做法如图2所示,由闪存中的固件根据保留区信息划定闪存设备的n个通道中每个通道的m个页面组成一个逻辑条带(图示中n的值为4,m的值为2),页面为一个小的存储单元。所有的逻辑条带连接起来,组成一个连续的逻辑存储空间,即用户所看到的设备的存储空间。
但是,在使用过程中,这种组织方法逐渐暴露出一些问题:因为闪存设备面临各种各样的用户,不同的用户有不同的使用目的。例如,一些用户主要用它来存储或者经常的写入一些文件,如果逻辑条带划分相对比较小,每次写操作需要启动多个通道的闪存芯片,当写入目的页面中存在数据时,则需要先将目的区块中的有效数据备份出来,然后擦除该区块,再把有效数据以及该次操作数据写入,对于该写入过程,逻辑条带越小,需要进行擦除的区块也越多,一方面需要更多的操作时间,另一方面对闪存造成了更多的损耗;如果逻辑条带划分比较大,可以使一次写操作尽量落在一个通道内,则目的区块只需要进行一次擦除操作就可以实现该次写入操作,一方面大大节约了写入的时间,另一方面,有效地减少了对闪存的损耗。再比如,如果一些用户只用它来备份一些相对比较小块的文件,使用过程中只需要对其进行不断的读取,这种情况下,如果逻辑条带划分比较大,每次只启动一个读操作,就会导致在读操作过程中,数据都落在一个通道内,操作过程中,只有一个通道被启动,不能达到并行操作的目的,大大降低了设备接口的读速率,而如果逻辑条带能够比较小,这时,数据就会分布在多个通道内,操作过程中多个通道都会被同时启动,设备接口读速率会被成倍的提高。
根据上述可以看出逻辑条带比较恰当的划分对于闪存设备有很大的影响,而目前的闪存存储设备其逻辑条带的划分在其出厂就已经被固化了,即使设备面临不同使用目的用户,其逻辑条带也是固定不变的,这会使其在使用过程中的读写效率以及寿命受到很大的影响,因此,如何解决逻辑条带的划分问题,会对多通道闪存设备产生很大的影响。
发明内容
本发明解决的技术问题是针对现有的闪存设备在操作过程中由于逻辑条带被固化带来的不能针对不同的使用情况调整的问题,提出了一种基于多通道闪存设备逻辑条带的控制方法,通过用户可设定控制逻辑块大小的方式提高闪存设备读写效率和使用寿命。
本发明提出的基于多通道闪存设备逻辑条带的控制方法,包括以下处理步骤:
1)将各通道的存储空间划分成大小相同的多个存储单元;
2)设定多个具有不同标识的逻辑条带,所述逻辑条带将闪存设备各通道离散的物理存储空间组织成连续的逻辑空间,每条逻辑条带将各通道中的至少一个存储单元进行逻辑连接,每个存储单元对应一个逻辑条带标识;
3)在每个存储单元的冗余区指定该存储单元所在逻辑区块逻辑条带的大小;
4)根据逻辑条带的划分,将数据映射到不同通道的存储单元并行操作。
优选的,所述步骤1)中具体为将各通道的存储空间划分成大小相同的多个页面。
优选的,所述步骤2)中每个页面对应的逻辑条带标识存储在页面中各扇区的冗余信息区中。
优选的,所述步骤2)中逻辑条带的大小还被集中存储在闪存设备的保留信息区的指定位置中。
优选的,所述步骤3)中根据以下方式确定逻辑条带的逻辑空间大小:
5.1)当所述闪存设备经常进行数据写入操作,设定的逻辑条带的大小为相对较大的档位;
5.2)当所述闪存设备经常进行数据读取操作,设定的逻辑条带的大小为相对较小的档位。
优选的,当需要调整逻辑条带的逻辑空间大小时,还包括以下步骤:将闪存设备中存储的已有数据进行数据备份。
优选的,所述步骤1)之前还包括以下步骤:将闪存设备划分成多个逻辑分区,对于每个逻辑分区分别按照步骤1)-4)进行读写控制。
采用本发明所述的基于多通道闪存设备逻辑条带的控制方法,由于逻辑条带的划分是可控的,变化的;设备可以根据用户的需求来设定逻辑条带,这样可以使设备更好适应不同的用户群,以达到提高闪存读写操作的效率和延长闪存使用寿命的效果。
附图说明
图1为闪存芯片物理区块的划分示意图;
图2为多通道闪存存储设备的逻辑块划分示意图;
图3为本发明优选实施例中多通道闪存存储设备小逻辑条带示意图;
图4为本发明优选实施例中多通道闪存存储设备大逻辑条带示意图。
具体实施方式
本发明的重点是通过改变现有固化逻辑条带大小的方式,将逻辑条带的大小设计成可控的,这样根据不同的使用需要,达到控制逻辑块的大小,提高闪存设备读写效率和延长使用寿命的目的。
以下通过附图并结合具体实施例对本发明进行详细说明。
目前大部分闪存芯片的划分方法:每个字节(Byte)包含8个位(Bit),528个字节组成一个扇区(Secter),其中包括512字节的有效数据区和16字节的冗余区,4个扇区组成一个页面(Page),64个页面组成一个物理区块(Block),如图1所示。对于多通道闪存设备来讲,如图2所示,n个通道中,每个通道的m页面组成一个逻辑条带。其中,n的值是确定的,是设备通道的个数,m的值由设备的策略决定。
逻辑条带是指固件对闪存芯片的物理页面的一种组织划分方法,由于多通道闪存设备是多个通道同时进行操作,因此写入或者读出的数据必然处在不同闪存芯片,所以导致其物理空间的分布是不连续的,但是对于逻辑空间的映射和组织必须是连续的,或者说逻辑条带就是将这些不连续的物理页面组织成一个连续的逻辑空间。
如图1所示为闪存芯片物理区块(Block)的划分示意图,闪存芯片中每个区块包括64个页面(Page),每个页面包括4个扇区(Sector),每个扇区有528个字节,其中有512个字节的有效数据区和16个字节的冗余区;
如图2所示为多通道闪存存储设备逻辑条带的划分,图中所示例的通道个数n为4,逻辑条带中每个闪存页面个数m为2,因此,本例所示的多通道闪存设备的逻辑条带的大小为16KB,如图中所示的起始逻辑条带0和任意一个逻辑条带X。
在本实施例中将页面作为逻辑块的存储单元,各页面对应拥有一个逻辑条带标识。每个页面对应的逻辑条带标识可以分散存储在各页面中各扇区的冗余信息区中。也可以集中存储在闪存设备的保留信息区的指定位置。
此外,当需要调整逻辑条带的逻辑空间大小时,还需要将闪存设备中存储的已有数据进行数据备份,可以采用通过软件自动备份或者通过人机界面提示用于先备份后调整逻辑空间大小。
对于闪存设备中包括多个逻辑分区的情况,每个逻辑分区分别设置不同的逻辑条带大小。
如图3所示,当用户需要对闪存设备进行频繁的数据读操作时,为了保证闪存设备在读操作过程中的速度,根据读操作逻辑条带设置尽量小的原则,可以对逻辑条带进行相应的调整,如图所示,把逻辑条带的大小调整为8KB。假设用户操作数据块平均大小为8KB,如果逻辑条带划分比较大,设为32KB,则每次读操作不能同时启动四个通道,这样,读操作接口速率就会很低;通过本发明实施例,可以由用户自己进行逻辑条带的划分,如果逻辑条带划分比较恰当设为8K,则四个通道会被同时启动进行读操作,这样,存储设备接口的读速率就会被充分的提高,实现多通道闪存并行读操作的目的。
如图4所示,当用户需要对闪存设备进行频繁的多次写入操作时,考虑为了保证闪存设备在写操作过程中的效率和接口速率以及对闪存芯片的损耗,根据写操作逻辑条带设置尽量大的原则,对逻辑条带进行相应的调整,如图所示,把逻辑条带的大小调整为32KB。对于写入的数据假设平均大小为8KB,共有4个写请求,如果逻辑条带划分比较小,设为16KB,每次写操作启动了两个通道,每个通道的闪存芯片在写入之前,需要先对目的区块的旧数据作擦除操作,然后,才能将新的数据写入,因此,每次写操作需要进行两次区块擦除,擦除是闪存操作最耗时的操作,这样,大大降低了写操作的效率,以及增加了闪存的损耗;通过本发明实施例,可以由用户自己设定逻辑区块的大小,如果逻辑条带划分比较恰当设为32KB,则四个通道可以同时被启动,每个通道对应一个8KB写操作,只需要一个通道的闪存芯片执行一次8KB的写操作,就可以完成写操作,一颗闪存芯片只需要被擦除一次,因此每次写操作的效率被提高,接口速率增加,同时,对闪存芯片的损耗降低,有效地延长了设备的寿命。
上述通过以上实施例,对本发明作了说明性描述。此外,本发明可实现的方法包括很多,其主要目的是通过用户自己设定闪存设备逻辑条带的大小,来提高闪存读写操作的速度和效率以及延长闪存设备的使用寿命。本发明以一种实施例作为说明,可实现的方法有很多,都是在本发明主导思想之下,这些对于本领域技术人员来说都是显然的。此外,本发明提出的存储芯片不仅仅包括NAND,NOR等闪存芯片,其他的需要有相似逻辑条带组织的存储设备都不能认为是脱离本发明的主题思想和使用范围,对于以上这些对本领域技术人员来说是显而易见的,都包含在本发明的范围内。

Claims (7)

1.一种基于多通道闪存设备逻辑条带的控制方法,其特征在于,所述方法包括以下处理步骤:
1)将各通道的存储空间划分成大小相同的多个存储单元;
2)设定多个具有不同标识的逻辑条带,所述逻辑条带将闪存设备各通道离散的物理存储空间组织成连续的逻辑空间,每条逻辑条带将各通道中的至少一个存储单元进行逻辑连接,每个存储单元对应一个逻辑条带标识;
3)在每个存储单元的冗余区指定该存储单元所在逻辑区块逻辑条带的大小;
4)根据逻辑条带的划分,将数据映射到不同通道的存储单元并行操作。
2.根据权利要求1所述的基于多通道闪存设备逻辑条带的控制方法,其特征在于,所述步骤1)中具体为将各通道的存储空间划分成大小相同的多个页面。
3.根据权利要求2所述的基于多通道闪存设备逻辑条带的控制方法,其特征在于,所述步骤2)中每个页面对应的逻辑条带标识存储在页面中各扇区的冗余信息区中。
4.根据权利要求1所述的基于多通道闪存设备逻辑条带的控制方法,其特征在于,所述步骤2)中逻辑条带的大小还被集中存储在闪存设备的保留信息区的指定位置中。
5.根据权利要求1-3任一项所述的基于多通道闪存设备逻辑条带的控制方法,其特征在于,所述步骤3)中根据以下方式确定逻辑条带的逻辑空间大小:
5.1)当所述闪存设备经常进行数据写入操作,设定的逻辑条带的大小为相对较大的档位;
5.2)当所述闪存设备经常进行数据读取操作,设定的逻辑条带的大小为相对较小的档位。
6.根据权利要求1-3任一项所述的基于多通道闪存设备逻辑条带的控制方法,其特征在于,当需要调整逻辑条带的逻辑空间大小时,还包括以下步骤:将闪存设备中存储的已有数据进行数据备份。
7.根据权利要求1-3任一项所述的基于多通道闪存设备逻辑条带的控制方法,其特征在于,所述步骤1)之前还包括以下步骤:将闪存设备划分成多个逻辑分区,对于每个逻辑分区分别按照步骤1)-4)进行读写控制。
CNB2007100762486A 2007-06-28 2007-06-28 基于多通道闪存设备逻辑条带的控制方法 Expired - Fee Related CN100547566C (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CNB2007100762486A CN100547566C (zh) 2007-06-28 2007-06-28 基于多通道闪存设备逻辑条带的控制方法
TW096136875A TWI417718B (zh) 2007-06-28 2007-10-02 Control Method of Logical Strip Based on Multi - channel Flash Memory Device
PCT/CN2008/071188 WO2009000186A1 (en) 2007-06-28 2008-06-04 Control method for logical strips based on multi-channel solid-state non-volatile storage device
JP2010513627A JP2010531494A (ja) 2007-06-28 2008-06-04 マルチチャンネル非揮発性固体記憶装置に基づくロジック・ストリップの制御方法
US12/648,167 US8244965B2 (en) 2007-06-28 2009-12-28 Control method for logical strips based on multi-channel solid-state non-volatile storage device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2007100762486A CN100547566C (zh) 2007-06-28 2007-06-28 基于多通道闪存设备逻辑条带的控制方法

Publications (2)

Publication Number Publication Date
CN101101570A true CN101101570A (zh) 2008-01-09
CN100547566C CN100547566C (zh) 2009-10-07

Family

ID=39035850

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2007100762486A Expired - Fee Related CN100547566C (zh) 2007-06-28 2007-06-28 基于多通道闪存设备逻辑条带的控制方法

Country Status (5)

Country Link
US (1) US8244965B2 (zh)
JP (1) JP2010531494A (zh)
CN (1) CN100547566C (zh)
TW (1) TWI417718B (zh)
WO (1) WO2009000186A1 (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009000186A1 (en) * 2007-06-28 2008-12-31 Memoright Memoritech (Shenzhen) Co., Ltd Control method for logical strips based on multi-channel solid-state non-volatile storage device
WO2009000184A1 (en) * 2007-06-28 2008-12-31 Memoright Memoritech (Shenzhen) Co., Ltd Self-adaptive control method for logical strips based on multi-channel solid-state non-volatile storage device
CN102301349A (zh) * 2009-08-19 2011-12-28 甲骨文国际公司 数据库操作意识条带化技术
CN103019617A (zh) * 2012-11-25 2013-04-03 向志华 高效实现ssd内部raid的构建方法、数据读写方法及装置
CN103049397A (zh) * 2012-12-20 2013-04-17 中国科学院上海微系统与信息技术研究所 一种基于新型存储器的固态硬盘内部缓存管理方法及系统
CN103488583A (zh) * 2013-09-09 2014-01-01 华中科技大学 一种高性能高可靠的固态盘实现方法
CN106990925A (zh) * 2017-05-10 2017-07-28 忆正科技(武汉)有限公司 一种缩小固态硬盘内rblock容量的方法及其系统
CN108108263A (zh) * 2017-12-14 2018-06-01 联想(北京)有限公司 一种固态硬盘的数据处理方法及装置
CN108877862A (zh) * 2017-05-10 2018-11-23 北京忆芯科技有限公司 页条带的数据组织以及向页条带写入数据的方法与装置
CN112041806A (zh) * 2018-04-27 2020-12-04 华睿泰科技有限责任公司 用于跨多个存储设备重新平衡条带式信息的系统和方法
CN113253928A (zh) * 2021-05-06 2021-08-13 天津大学深圳研究院 一种通道信息可感知的数据库存储内并行处理方法

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8285946B2 (en) * 2009-12-15 2012-10-09 International Business Machines Corporation Reducing access contention in flash-based memory systems
FR2980903B1 (fr) * 2011-09-29 2013-10-25 Continental Automotive France Procede de reprogrammation d'une memoire reinscriptible non volatile, support de memorisation et calculateur de vehicule automobile
JP5884602B2 (ja) * 2012-03-30 2016-03-15 富士通株式会社 ストレージ制御装置、およびストレージシステム
US20150169445A1 (en) * 2013-12-12 2015-06-18 International Business Machines Corporation Virtual grouping of memory
CN105373491A (zh) * 2014-08-26 2016-03-02 扬智科技股份有限公司 多通道存储器
US9880778B2 (en) 2015-11-09 2018-01-30 Google Inc. Memory devices and methods
US10254967B2 (en) 2016-01-13 2019-04-09 Sandisk Technologies Llc Data path control for non-volatile memory
US10528255B2 (en) 2016-11-11 2020-01-07 Sandisk Technologies Llc Interface for non-volatile memory
US10528267B2 (en) 2016-11-11 2020-01-07 Sandisk Technologies Llc Command queue for storage operations
US10528286B2 (en) 2016-11-11 2020-01-07 Sandisk Technologies Llc Interface for non-volatile memory
US10114589B2 (en) * 2016-11-16 2018-10-30 Sandisk Technologies Llc Command control for multi-core non-volatile memory
TWI768738B (zh) * 2021-03-02 2022-06-21 群聯電子股份有限公司 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6347359B1 (en) * 1998-02-27 2002-02-12 Aiwa Raid Technology, Inc. Method for reconfiguration of RAID data storage systems
US6898668B2 (en) * 2002-06-24 2005-05-24 Hewlett-Packard Development Company, L.P. System and method for reorganizing data in a raid storage system
AU2003291014A1 (en) * 2002-11-14 2004-06-15 Isilon Systems, Inc. Systems and methods for restriping files in a distributed file system
TW200415464A (en) * 2003-02-12 2004-08-16 Acard Technology Corp SATA flash memory device
US20050114595A1 (en) * 2003-11-26 2005-05-26 Veritas Operating Corporation System and method for emulating operating system metadata to provide cross-platform access to storage volumes
JP4311288B2 (ja) * 2004-06-30 2009-08-12 パナソニック株式会社 記憶装置
JP4151644B2 (ja) * 2004-11-29 2008-09-17 松下電器産業株式会社 メモリカードドライブ
US7437507B2 (en) * 2005-06-06 2008-10-14 Cisco Technology, Inc. Online restriping technique for distributed network based virtualization
US7296135B2 (en) * 2005-10-05 2007-11-13 Hewlett-Packard Development Company, L.P. Data misalignment detection and correction in a computer system utilizing a mass storage subsystem
TW200717529A (en) * 2005-10-21 2007-05-01 Key Technology Corp Method for managing flash memory in a multiple partition memory array
JP4814617B2 (ja) * 2005-11-01 2011-11-16 株式会社日立製作所 ストレージシステム
TWI350526B (en) * 2005-11-21 2011-10-11 Infortrend Technology Inc Data access methods and storage subsystems thereof
CN100397380C (zh) * 2005-12-27 2008-06-25 北京中星微电子有限公司 多通道闪存传输控制器、芯片及存储设备
CN100547566C (zh) * 2007-06-28 2009-10-07 忆正存储技术(深圳)有限公司 基于多通道闪存设备逻辑条带的控制方法
CN100530138C (zh) * 2007-06-28 2009-08-19 忆正存储技术(深圳)有限公司 基于多通道闪存设备逻辑条带的自适应控制方法

Cited By (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8244966B2 (en) 2007-06-28 2012-08-14 Memoright Memoritech (Wuhan) Co., Ltd. Self-adaptive control method for logical strips based on multi-channel solid-state non-volatile storage device
WO2009000184A1 (en) * 2007-06-28 2008-12-31 Memoright Memoritech (Shenzhen) Co., Ltd Self-adaptive control method for logical strips based on multi-channel solid-state non-volatile storage device
WO2009000186A1 (en) * 2007-06-28 2008-12-31 Memoright Memoritech (Shenzhen) Co., Ltd Control method for logical strips based on multi-channel solid-state non-volatile storage device
US8244965B2 (en) 2007-06-28 2012-08-14 Memoright Memoritech (Wuhan) Co., Ltd. Control method for logical strips based on multi-channel solid-state non-volatile storage device
US8838894B2 (en) 2009-08-19 2014-09-16 Oracle International Corporation Storing row-major data with an affinity for columns
CN102301349A (zh) * 2009-08-19 2011-12-28 甲骨文国际公司 数据库操作意识条带化技术
CN103019617A (zh) * 2012-11-25 2013-04-03 向志华 高效实现ssd内部raid的构建方法、数据读写方法及装置
CN103049397A (zh) * 2012-12-20 2013-04-17 中国科学院上海微系统与信息技术研究所 一种基于新型存储器的固态硬盘内部缓存管理方法及系统
CN103049397B (zh) * 2012-12-20 2015-09-16 中国科学院上海微系统与信息技术研究所 一种基于相变存储器的固态硬盘内部缓存管理方法及系统
CN103488583A (zh) * 2013-09-09 2014-01-01 华中科技大学 一种高性能高可靠的固态盘实现方法
CN103488583B (zh) * 2013-09-09 2016-08-10 华中科技大学 一种高性能高可靠的固态盘实现方法
CN106990925A (zh) * 2017-05-10 2017-07-28 忆正科技(武汉)有限公司 一种缩小固态硬盘内rblock容量的方法及其系统
CN108877862A (zh) * 2017-05-10 2018-11-23 北京忆芯科技有限公司 页条带的数据组织以及向页条带写入数据的方法与装置
CN106990925B (zh) * 2017-05-10 2019-11-12 至誉科技(武汉)有限公司 一种缩小固态硬盘内rblock容量的方法及其系统
CN108877862B (zh) * 2017-05-10 2021-10-08 北京忆芯科技有限公司 页条带的数据组织以及向页条带写入数据的方法与装置
CN108108263A (zh) * 2017-12-14 2018-06-01 联想(北京)有限公司 一种固态硬盘的数据处理方法及装置
CN112041806A (zh) * 2018-04-27 2020-12-04 华睿泰科技有限责任公司 用于跨多个存储设备重新平衡条带式信息的系统和方法
CN113253928A (zh) * 2021-05-06 2021-08-13 天津大学深圳研究院 一种通道信息可感知的数据库存储内并行处理方法

Also Published As

Publication number Publication date
WO2009000186A1 (en) 2008-12-31
CN100547566C (zh) 2009-10-07
JP2010531494A (ja) 2010-09-24
US20100100668A1 (en) 2010-04-22
US8244965B2 (en) 2012-08-14
TWI417718B (zh) 2013-12-01
TW200917022A (en) 2009-04-16

Similar Documents

Publication Publication Date Title
CN100547566C (zh) 基于多通道闪存设备逻辑条带的控制方法
CN100530138C (zh) 基于多通道闪存设备逻辑条带的自适应控制方法
CN102819408B (zh) 可动态调整条带深度的raid 0的实现方法及系统
CN100570546C (zh) 使用第一和第二存储装置的磁盘加速
CN101727295B (zh) 一种基于虚拟块闪存地址映射的数据写入及读出方法
JP5823875B2 (ja) 固体メモリフォーマッティング
CN101571832B (zh) 数据写入方法及使用该方法的快闪存储系统与其控制器
US9208074B2 (en) Updating address mapping in sub-intervals in a flash memory data storage device
TWI434175B (zh) 用來進行區塊管理之方法以及記憶裝置及控制器
US20060224819A1 (en) Host apparatus
JP2003308240A (ja) データ記憶装置
WO2003088043B1 (fr) Appareil de stockage de donnees
CN102915759A (zh) 净化存储装置的方法和设备
CN101625897A (zh) 用于快闪存储器的数据写入方法、储存系统与控制器
CN100433195C (zh) 闪存介质数据写入方法
CN104679440A (zh) 一种闪存阵列管理方法及装置
CN101661431B (zh) 用于快闪存储器的区块管理方法、快闪储存系统及控制器
CN101324899B (zh) 一种快速写nand型flash的方法
CN101727397B (zh) 区块管理与更换方法、闪存储存系统及其控制器
CN101894077B (zh) 一种数据存储方法及系统
CN104133774A (zh) 管理非易失性存储器的方法及其非易失性存储装置
WO2003060687A9 (en) Device for storing data and method for dividing space for data storing
JP2006252137A (ja) 不揮発性記憶装置の最適化方法
CN112711501B (zh) 采用NAND Flash作为存储器时坏块管理的方法
CN101692211B (zh) 一种Flash数据管理方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: MEMORIGHT MEMORITECH (WUHAN) CO., LTD.

Free format text: FORMER OWNER: MEMORIGHT MEMORITECH (SHENZHEN) CO., LTD.

Effective date: 20101110

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: 518057 3/F, BUILDING W2A, SOUTH ZONE, NEW AND HIGH TECHNOLOGY INDUSTRIAL PARK, NANSHAN DISTRICT, SHENZHEN CITY, GUANGDONG PROVINCE TO: 430074 ROOM 301-303, RESEARCH AND DEVELOPMENT BUILDING, BUILDING C3, PHASE 3, GUANGGU SOFTWARE PARK, NO.1, GUANSHAN ROAD 1, WUHAN CITY, HUBEI PROVINCE

TR01 Transfer of patent right

Effective date of registration: 20101110

Address after: 430074 Hubei city of Wuhan province Kuanshan Road, Optics Valley software park three building C3 room 301-303 building

Patentee after: Memory technology (Wuhan) Co., Ltd.

Address before: 518057, W2A building, South District, Nanshan District hi tech Industrial Park, Guangdong, Shenzhen

Patentee before: Memoright (Shenzhen) Co., Ltd.

DD01 Delivery of document by public notice

Addressee: Memory technology (Wuhan) Co., Ltd.

Document name: Notification of Termination of Patent Right

C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20091007

Termination date: 20130628