CN100550663C - 用于多速率物理信道接收的方法和设备 - Google Patents

用于多速率物理信道接收的方法和设备 Download PDF

Info

Publication number
CN100550663C
CN100550663C CNB028253221A CN02825322A CN100550663C CN 100550663 C CN100550663 C CN 100550663C CN B028253221 A CNB028253221 A CN B028253221A CN 02825322 A CN02825322 A CN 02825322A CN 100550663 C CN100550663 C CN 100550663C
Authority
CN
China
Prior art keywords
rate
channel
despreading
path
finger
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB028253221A
Other languages
English (en)
Other versions
CN1605163A (zh
Inventor
A·马吉利斯
R·扎克
U·本-戴维
D·索科洛夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Dspac Technologies Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dspac Technologies Ltd filed Critical Dspac Technologies Ltd
Publication of CN1605163A publication Critical patent/CN1605163A/zh
Application granted granted Critical
Publication of CN100550663C publication Critical patent/CN100550663C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • H04B1/711Interference-related aspects the interference being multi-path interference
    • H04B1/7115Constructive combining of multi-path signals, i.e. RAKE receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/10Code generation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • H04B1/711Interference-related aspects the interference being multi-path interference
    • H04B1/7115Constructive combining of multi-path signals, i.e. RAKE receivers
    • H04B1/7117Selection, re-selection, allocation or re-allocation of paths to fingers, e.g. timing offset control of allocated fingers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2201/00Indexing scheme relating to details of transmission systems not covered by a single group of H04B3/00 - H04B13/00
    • H04B2201/69Orthogonal indexing scheme relating to spread spectrum techniques in general
    • H04B2201/707Orthogonal indexing scheme relating to spread spectrum techniques in general relating to direct sequence modulation
    • H04B2201/70703Orthogonal indexing scheme relating to spread spectrum techniques in general relating to direct sequence modulation using multiple or variable rates

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Radio Transmission System (AREA)

Abstract

一种扩频接收机具有用于接收多速率信道的高速率路径以及用于接收固定速率信道的低速率路径。在宽带码分多址(WCDMA)实施例中,高速率路径解扩具有可变扩展因子的多速率物理信道,以及低速率路径解扩具有固定扩展因子的物理信道。高速率路径可以具有用于解扩多速率信道的多路径分量的高速率瑞克指状元件。每个多速率信道可以具有不同的允许多代码接收的扩展码。高速率路径也可以包括一个高速率瑞克接收机,该接收机具有以硬件形式实现的用于将符号乘以信道估计的指状元件引擎,以及用于组合多路径分量的组合器。该低速率路径可以包括用于解扩固定速率信道的多路径分量的低速率指状元件,以及处理器,其用于生成信道估计和相干地组合来自低速率指状元件的符号与信道估计。

Description

用于多速率物理信道接收的方法和设备
技术领域
本发明涉及扩频通信。
背景技术
码分多址(CDMA)并且尤其是直接序列CDMA是用于扩频数字通信的一种技术,这种技术用于多种应用中,例如,包括移动通信。在直接序列CDMA中,数据信号与扩展波形以伪随机噪声(PN)代码的形式相组合,以形成一个用于传输的编码信号。该代码具有一个频率(即,芯片速率),其可以是数据信号的频率(即,比特速率或者符号速率)的倍数,所以组合数据信号和扩展波形的作用是比特周期被分为更小的芯片周期。在接收机上,该信号与相同的扩展码相组合,以提取该数据信号。该技术通过在宽频带上扩展信号能量以增加$射机和接收机的扩展码应当在尽量小的一个芯片周期内被同步,以实现可靠的通信。因为从基站到接收设备的无线信道可能具有若干条具有不同时延的路径,这些时延可能由于接收设备的移动而变化,所以多路径影响使得同步更加困难。
接收CDMA信号以及尤其是宽带CDMA(WCDMA)信号具有的问题是在数据速率或者其它的信道可能由于扩展因子可能显著变化而变化时,一些信道的数据速率可能是固定的(即,具有预先确定的扩展因子)。处理这些不同数据速率的信号可以在例如数字信号处理器(DSP)中采用软件或者采用硬件来进行。利用软件处理这些信号比采用硬件直接处理这些信号可能消耗显著更多的功率,然而以软件来处理这些信号可能比硬件处理需要更少的空间/区域,并且也可以提供更大的灵活性。功率消耗和空间之间的折衷对于便携式通信设备来说是特别重要的,尤其对于希望既小又消耗较少功率的无线通信设备是特别重要的。
因此,通常需要有助于平衡在用于处理扩频信号的硬件和软件之间折衷的方法和接收机。还需要进一步有效地处理扩频信号的方法和接收机。还需要进一步有效地处理WCDMA信道的方法和接收机。还需要用于处理固定速率以及多速率信道的方法和接收机。还需要适用于便携式通信设备的方法和接收机。
发明内容
本发明的任务就在于提供满足上述要求的方法和接收机。根据本发明的一种扩频接收机,包括:高速率信号处理路径,用于利用多个解扩因子来解扩多速率信道的扩频信号;以及低速率信号处理路径,用于利用预定解扩因子来解扩固定速率信道的扩频信号,其中高速率信号处理路径与低速率信号处理路径包括并行信号处理路径,用于同时解扩多速率信道与固定速率信道。
根据本发明的一种用于接收扩频信号的方法,包括:利用多个解扩因子在高速率信号处理路径中解扩多速率信道;以及利用预定解扩因子在低速率信号处理路径中解扩固定速率信道,其中高速率信号处理路径与低速率信号处理路径包括并行信号处理路径,用于同时解扩多速率信道与固定速率信道。
根据本发明的一种宽带码分多址接收机,用于利用多个解扩因子来解扩具有可变扩展因子的多速率扩频物理信道,并且用于利用预定扩展码来解扩具有固定扩展因子的固定速率扩频物理信道,该接收机包括用于接收多速率信道的高速率信号处理路径和用于接收固定速率信道的低速率信号处理路径,其中高速率信号处理路径与低速率信号处理路径包括并行信号处理路径,用于同时解扩多速率信道与固定速率信道,所述高速率信号处理路径包括:多个高速率瑞克指状元件,用于解扩每个多速率信道的多路径分量;以及高速率瑞克接收机,用于从高速率瑞克指状元件中读取符号,并用于将这些符号乘以信道估计和组合来自每个瑞克指状元件的多路径分量,以及所述低速率信号处理路径包括:至少一个低速率指状元件,用于解扩包括固定速率信道的扩频信号的多路径分量;以及数字信号处理器(DSP),用于生成信道估计以及相干地组合来自至少一个低速率指状元件的符号与信道估计。
附图说明
特别地在所附的权利要求书中阐述了本发明。然而,本发明更加完整的理解可以通过参考在结合附图考虑时的详细描述而得到,其中在整个附图中类似的标号指相似的项,以及:
图1是根据本发明一个实施例的扩频接收设备的一部分的简化功能框图;
图2是根据本发明一个实施例的低电平接收机的功能框图;
图3是根据本发明一个实施例的高速率瑞克指状元件(rake finger)的功能框图;
图4示出了根据本发明的一个实施例适合于接收的物理信道的示范性时隙格式;
图5是根据本发明一个实施例的高速率瑞克接收机(rake)的功能框图;和
图6是根据本发明一个实施例的扩频接收过程的流程图。
具体实施方式
这里所阐述的内容示出了本发明的不同实施例,而且这些描述将不预定解释为任何形式的限制。图1是根据本发明一个实施例的扩频接收设备的一部分的简化功能框图。接收设备100包括与低电平接收机120相耦合的模拟前端110,该低电平接收机120与高电平接收机130相耦合。接收设备100可以是单向或者双向通信设备,诸如无线电话、双向无线电设备或者作为终端用户设备一部分的接收机。设备100特别解扩并且解码扩频信号。模拟前端110提供来自接收信号的I和Q分量。在宽带码分多址(WCDMA)实施例中,低电平接收机120解扩和解码物理信道,而高电平接收机130可以将物理信道映射到传输信道。WCDMA可以应用两层代码结构,该结构包括正交扩展码和伪随机扰频码。使用多路化码来执行扩展,这种码将数据符号变换为多个片,这增加信号的带宽,以生成扩频信号。不同扩展码之间的正交性可以通过树形结构的正交码来实现。例如,扩展码可以包括Gold码、Walsh码、Hadamard码、正交可变扩展因子(OVSF)多路化码和/或者其它序列。扰频码例如可以用于在下行链路中的小区分离和上行链路中的用户分离。
在一个实施例中,接收机100支持码分多址(CDMA)通信。在另一个实施例中,接收机100支持WCDMA通信。在又一个实施例中,接收机100支持频分双工(FDD)WCDMA通信,以及在再一个实施例中,接收机100支持用于基本上同时接收高速率和低速率物理信道的WCDMA通信。
在一个实施例中,扩频接收机具有用于接收多速率信道的高速率路径和用于接收固定速率信道的低速率路径。该高速率路径解扩具有可变扩展因子的物理信道,而该低速率路径解扩具有预定扩展因子的物理信道。该高速率路径可能具有高速率瑞克指状元件来解扩多速率信道的多路径分量。每个多速率信道可能具有允许多代码接收的不同的扩展码。该高速率路径也包括具有一个或者多个指状元件引擎的高速率瑞克接收机,以便以信道估计来乘以数据符号,以及还包括用于组合多路径分量的一个组合器。高速率瑞克指状元件和高速率瑞克接收机可以以硬件单元来实现。低速率路径可以包括用于解扩固定速率信道的多路径分量的低速率指状元件,以及用于生成信道估计和利用该信道估计相干地组合来自低速率指状元件的符号的数字信号处理器(DSP)。接收机100特别可以适合于接收扩频信号,例如包括WCDMA信号、IS-95CDMA信号和其它的直接序列扩频CDMA信号。在至少一个实施例中,接收机100支持接收多代码信道,其中若干平行的专用物理信道利用不同的扩展码被传输,而且这些物理信道可以使用相同的扩展因子。
图2是根据本发明一个实施例的低电平接收机的功能框图。低电平接收机200包括内插器210、高速率路径220、低速率路径230和处理单元240。高速率路径220可以用于接收多速率信道,而低速率路径230可以用于接收固定速率信道。例如,具有至少在4和256之间或者更大的扩展因子的物理信道以至少等于30-960kbps之间或者更高的信道比特率可以通过高速率路径220被处理。在一个实施例中,高速率路径220可以接收具有例如用于专用信道的512的扩展因子的物理信道。
具有预定扩展因子(例如,SF=256,具有30kbps的比特速率)的物理信道可以通过低速率路径230来解扩。诸如物理信道的信道能够由无线电帧和时隙形成。根据本发明的一个WCDMA实施例,帧的长度例如可以是10ms,而一帧例如可以包括15个时隙。每个时隙具有包括比特的字段。每个时隙的比特数量可能取决于物理信道的扩展因子和时隙格式。
内插器210从模拟前端接收基带抽样(I和Q),同时提高基带抽样的抽样率,以便以增加的抽样率提供基带抽样给高速率路径和低速率路径。在分解信道的多路径分量中,较高抽样率可以由接收机100的指状元件使用。例如,内插器210可以以四倍芯片速率的速率来接收基带抽样,并且可以将抽样率提高到八倍的芯片速率。内插器210可以利用滤波单元和例如触发器和逻辑电路来实现,。
高速率路径220包括至少一个高速率瑞克指状元件212,以解扩包括多速率信道的扩频信号。每个多速率信道可以具有不同的允许实际上同时接收若干多速率信道(即,多代码接收)的扩展码。在一个实施例中,高速率路径220可以包括高达6个或者更多的高速率瑞克指状元件212来解扩信号的多路径分量。高速率路径220也包括高速率瑞克接收机214。高速率瑞克接收机214从高速率瑞克指状元件212中读取数据符号,并且利用用于每个多路径分量的信道估计乘以这些符号。高速率瑞克接收机214也组合每个多速率信道的多路径分量。来自多速率信道的控制符号可以被提供给用于控制功能的处理单元240,例如控制功能包括功率控制。标准化和量化单元216例如可以对数据符号执行时隙和帧标准化,并且可以使用一种指数尾数(exponent mantissa)方法。指状元件212和瑞克接收机214可以利用硬件来实现,以及单元216可以利用可利用软件配置的处理器来实现,诸如数字信号处理器(DSP)。
处理单元240包括指状元件管理器226、频率和时间跟踪单元224、功率控制单元222和信道估计器218。处理单元240可以通过一个或者多个利用软件配置的处理器来实现,并且可以包括一个或者多个DSP。
低速率路径230包括一个或者多个低速率指状元件228以解扩包括固定速率信道的扩频信号的多路径分量,以及包括低速率瑞克接收机232,以便相干地组合来自低速率指状元件228的符号和信道估计。低速率指状元件228可以通过硬件单元来实现,而且低速率瑞克接收机232可以通过可利用软件配置的一个处理器来实现,诸如DSP。该处理器也可以包括生成用于多路径分量的信道估计的信道估计器218,这些多路径分量的信道估计被相干地与来自低速率指状元件228的符号相组合。低速率路径230也包括标准化和量化单元234,其可以通过例如一个或者多个软件配置的处理器来实现。
应当注意,尽管处理单元240、低速率瑞克接收机232以及标准化和量化单元216和234以独立的功能单元被示出,但是它们仍然可以通过一个或者多个可利用软件配置的处理器来实现,诸如一个或者多个DSP。指状元件管理器226可以将其中一个高速率指状元件212分配到若干个多速率信道的多路径分量。指状元件管理器226也可以给一个低速率指状元件228分配固定速率信道的多路径分量。
图3是根据本发明一个实施例的高速率瑞克指状元件的功能框图。高速率瑞克指状元件300解扩(并且也可以解扰)从一个信道中接收的信号,并且生成用于进一步处理的复合符号。每个指状元件300利用一个数据信道相关器302来解扩已接收的信号。每个指状元件解扩多路径信号的一个分量。指状元件300的数量取决于信道简档(profile)和芯片速率。芯片速率越高,越多的路径可以解析。因此,多个瑞克指状元件300可以用于从信道捕获能量,以帮助保持好的性能。然而,大量的指状元件300可以导致增加的组合损耗。
由于接收机100的移动,尤其是在嵌入手持移动通信设备中时,散射环境将变化,并因此延迟和衰减因素将变化。例如,瑞克指状元件300可以通过指状元件管理器226(图2)被重新分配,一旦延迟改变了显著量。小的改变(例如,小于一个芯片)可以由嵌入在频率和时间跟踪单元224中的代码跟踪环路(图2)处理,该频率和时间跟踪单元224可以跟踪扩频信号的每个多路径分量的时延。
数据信道相关器302利用用于信道的适当的扩展码和/或扰频码解扩并解扰物理信道。根据一个实施例,例如WCDMA的实施例,每个数据信道相关器302解扩和/或解扰若干并行下行链路物理信道(DPCH)之一,每个下行链路物理信道在发射机处以不同的扩展码被扩展,并具有相同的扩展因子。换句话说,当使用多代码传输时,数据信道相关器302解扩和/或解扰多代码物理信道。例如,这些物理信道具有范围例如在对应于不同数据比特率的至少4-256之间或者更大的扩展因子。可以通过相关器302解扩和/或解扰的其它物理信道包括例如辅助公共控制物理信道(SCCPCH)。
在一个实施例中,高速率指状元件300包括导频信道相关器312和导频信道缓冲器314。导频信道相关器312解扰和/或解扩固定速率物理信道,例如在WCDMA的实施例中,公共导频信道(CPICH)物理信道。该公共导频物理信道可能具有固定的或者预定的诸如256这样的扩展因子。该固定速率物理信道通过导频信道相关器312利用一个扩展码和扰频码被解扩和/或被解扰。
在相关器302和312中,所接收的信号通过利用多路径分量的延时来时间对准该扩频/扰频码而被相关。代码生成器310生成适当的用于将被解扩和/或被解扰的信道的扰频码和扩展码。
成帧器304从相关器接收符号,并且根据时隙格式分离这些符号。来自数据信道的符号在数据信道缓冲器308中被存储,以及来自控制信道的符号被存储在控制信道缓冲器306中。在一个实施例中,高速率指状元件300可以具有对应于其中一个相关器302的若干个控制信道缓冲器306和若干个数据信道缓冲器308,以便分别从若干个并行的专用物理信道之中相关的一个接收控制和数据信道比特。
控制信道缓冲器306将来自控制信道的复合符号提供给接收机用于处理。数据信道缓冲器308将来自数据信道的复合符号提供给高速率瑞克接收机214(图2)的指状元件引擎。导频信道缓冲器314从导频信道相关器312接收符号,并且存储这些导频信道符号。例如,这些导频信道符号可以被信道估计器218和指状元件管理器226(图2)用于信道估计,以及被频率和时间跟踪单元224(图2)用于频率跟踪和时间跟踪。
指状元件300可以以硬件单元来实现。例如,相关器302和312可以包括乘法器和累加器单元。成帧器304可以包括被配置为以时隙格式标识字段的计数器和比较器。缓冲器306和308可以是存储器单元,以及代码生成器310可以是具有逻辑单元的移位寄存器。
图4示出了用于物理信道的示范性时隙格式。物理信道400可以包括数据信道402,408以及控制信道404,406和410。在WCDMA实施例中,物理信道400可以是专用物理信道(DPCH),数据信道可以是下行链路物理数据信道(DPDCH),以及控制信道可以是下行链路物理数据信道(DPCCH)。在该实施例中,DPCCH可以分别包括传输功率控制(TPC)信息、可选择的传输格式组合指示符(TFCI)以及导频比特。信道400可以是在时隙414中进行时分复用的专用信道。多个时隙414可以构成一个无线电帧412。信道400可以是利用例如范围在4到256之间或者更大的扩展因子被扩频的多速率信道。扩展因子确定每个时隙的比特数。信道400是若干个多速率信道之一的实例,这些多速率信道实际上可以同时通过高速率路径220(图2)来处理。
图5是根据本发明一个实施例的高速率瑞克接收机的功能框图。高速率瑞克接收机500可以被用于高速率瑞克接收机214(图2),以组合来自每个高速率指状元件212(图2)的复合符号。高速率瑞克接收机500包括多个指状元件引擎502和组合器504。在每个瑞克指状元件212利用一个相关器解扩所接收的信号之后,为了相干解调,指状元件引擎502可以从其中一个数据缓冲器308(图3)中读取表示解扩信号的复合符号,并且可以利用信道估计的一个逆来乘以解扩信号。信道估计可以是复合幅度,并且被用于校正相位误差和用于根据一种组合策略来加权每个指状元件。组合策略可以包括例如最大比率或者相等增益组合。信道估计器218(图2)可以连续地测量多路径简档,以便在多路径分量变化时提供对信道估计的校正。指状元件212(图2)可以相应地由指状元件管理器226(图2)来重新分配。组合器504组合用于通过单元216(图2)进行后续标准化和量化的复合符号。
在一个实施例中,接收机可能支持多代码功能,以便基本上同时接收若干多信道信号。在WCDMA的实施例中,若干平行的具有不同多路化/扩展码的专用物理信道可能通过每个高速率指状元件300(图3)一起被处理。每个指状元件引擎502可以将信道估计的逆乘以来自每个物理信道的数据符号。组合器504独立地组合用于每个独立平行信道的复合符号,以便由单元216(图2)进行后续标准化和量化。
高速率瑞克接收机500可以以硬件单元来实现。例如,指状元件引擎502可以是复数乘法器,而组合器504可以是一个符号组合器。
图6是根据本发明一个实施例的扩频接收过程的流程图。过程600可以通过诸如低电平接收机200(图2)这样的一个扩频接收机来执行,尽管其它的接收机也可能是适合的。例如,操作602到612可以通过高速率路径220来执行,而操作614到616可以通过低速率路径240来执行。操作602,606,608,612和614可以直接通过硬件来执行,而操作604,610和616可以通过一个或者多个配置有软件的处理器来执行。
操作602利用在操作604中生成的扩展码和扰频码来解扩和可能解扰多速率信道。高速率瑞克指状元件可以解扩/解扰包括多速率信道的扩频信号。在操作602中被解扩/解扰的每个多速率信道可能具有不同的扩展码,允许基本上同时接收若干多速率信道,以支持多代码操作。
操作606分离每个多速率信道的控制和数据符号,并且可以在独立的缓冲器中存储控制和数据符号。这些控制符号可以被提供给用于系统控制功能的一个处理器。操作608利用一个信道估计相乘每个瑞克指状元件的数据符号。操作610生成所接收信号的多路径分量的信道估计。操作612组合每个多速率信道的多路径分量。
操作614利用在操作604中生成的合适的扩展码和/或扰频码来解扩并且可以解扰一个或者多个固定速率信道,操作616利用信道估计乘以这些结果符号,并且组合固定速率信道的多路径分量。在一个WCDMA实施例中,固定速率信道的扩展码和扰频码不同于多速率信道的扩展码和扰频码。
尽管过程600的各个操作被描述为独立的操作,但是应当注意,一个或者多个单个操作可以同时地执行。此外,不一定要求以所示出的顺序执行操作。例如,操作602到612实际上可以与操作614到616一起被基本上同时执行。
因此,已经描述了方法和改进的扩频接收机。该接收机具有接收多速率信道的高速率路径以及接收固定速率信道的低速率路径。在一个实施例中,该高速率路径解扩具有可变扩展因子的物理信道,而低速率路径解扩具有固定扩展因子的物理信道。上面具体实施例的描述充分地揭示了本发明的一般特性,通过应用公知常识,容易修改和/或使本发明适应于各种应用而不脱离本发明的一般概念,并因此这样的适应和修改预定包括在所公开实施例的等价物的意思和范围之内。
应当理解,这里所使用的措词和术语是为了描述的目的而不是限制目的。因此,本发明预定包括落入所附加的权利要求书的精神和宽范围内的所有这样的替换、修改、等价物和变型。

Claims (20)

1.一种扩频接收机,包括:
高速率信号处理路径,用于利用多个解扩因子来解扩多速率信道的扩频信号;以及
低速率信号处理路径,用于利用预定解扩因子来解扩固定速率信道的扩频信号,
其中高速率信号处理路径与低速率信号处理路径包括并行信号处理路径,用于同时解扩多速率信道与固定速率信道和分别生成分离的经过解扩和解码的物理信道输出,以及
其中所述高速率信号处理路径包括:
多个高速率瑞克指状元件来解扩每个多速率信道的多路径分量;高速率瑞克接收机,用于从至少一个高速率瑞克指状元件读取符号并将所述符号乘以信道估计;成帧器;以及缓冲器,
其中,每个高速率瑞克指状元件包括一组相关器和代码生成器,每个相关器利用相关的扩展码来解扩一个多速率信道的多路径分量,且所述代码生成器为所述多速率信道中的一个相应的信道提供所述相关的扩展码,
其中,成帧器分离每个已解扩多速率信道的控制符号和数据符号,而缓冲器存储相应多速率信道的控制符号和数据符号,以及
其中,低速率信号处理路径包括:低速率指状元件,用于解扩固定速率信道的多路径分量;低速率瑞克接收机,用于利用信道估计相干地组合来自低速率指状元件的符号。
2.权利要求1的接收机,其中该接收机是宽带码分多址(WCDMA)接收机,以及高速率信号处理路径解扩具有可变扩展因子的扩频多速率物理信道,而低速率信号处理路径解扩具有固定扩展因子的固定速率扩频物理信道。
3.权利要求1的接收机,其中一个组中的每个相关器用不同的扩展码来解扩多速率信道,这允许同时解扩若干多速率信道中一个以上的多速率信道。
4.权利要求3的接收机,其中所述至少一个高速率瑞克指状元件进一步包括:
导频信道相关器,用于解扩具有预定扩展因子的导频信道;以及
导频信道缓冲器,用于存储从导频信道相关器接收的解扩导频信道的符号,
其中代码生成器也生成由导频信道相关器用于解扩的扩展码。
5.权利要求1的接收机,其中多速率信道具有范围从4到256的扩展因子,以及固定速率信道具有256的扩展因子。
6.权利要求1的接收机,其中高速率信号处理路径进一步包括第一瑞克接收机,以及其中低速率信号处理路径包括第二瑞克接收机。
7.权利要求3的接收机,其中高速率瑞克接收机包括:至少一个指状元件引擎,用于将符号乘以信道估计;以及组合器,用于组合多速率信道的多路径分量。
8.权利要求3的接收机,还包括:
多个指状元件引擎,每个指状元件引擎将信道估计乘以来自若干多速率信道之中的每一个的相应高速率瑞克指状元件的符号,以及
其中该组合器相干地组合来自若干多速率信道的指状元件引擎的多路径分量的符号。
9.权利要求3的接收机,其中至少一个高速率瑞克指状元件和高速率瑞克接收机利用硬件单元来实现,而且其中低速率信号处理路径包括:
至少一个低速率指状元件,用于解扩包括固定速率信道的扩频信号的多路径分量;以及
数字信号处理器(DSP),用于生成信道估计,并且用于相干地组合来自至少一个低速率指状元件的符号和信道估计。
10.权利要求9的接收机,其中DSP给至少一个高速率指状元件分配若干多速率信道的多路径分量,并且给至少一个低速率指状元件分配固定速率信道的多路径分量。
11.权利要求10的接收机,其中DSP执行频率和时间跟踪,以同步高速率指状元件。
12.权利要求2的接收机,进一步包括内插器,用于从模拟前端接收基带抽样和提高基带抽样的抽样率,以便将具有增加的抽样率的基带抽样并行提供给高速率信号处理路径和低速率信号处理路径,从而由瑞克指状元件使用。
13.权利要求2的接收机,其中高速率和低速率信号处理路径是解扩和解码物理信道的接收机的低电平部分,以及
其中该接收机进一步包括高电平部分,用于将物理信道映射到传送信道。
14.一种用于接收扩频信号的方法,包括:
利用多个解扩因子在高速率信号处理路径中同时解扩两个或更多个多速率信道;以及
利用预定解扩因子在低速率信号处理路径中解扩固定速率信道,以及
使用信道估计来解扩和细合多速率信道的多路径分量;
其中高速率信号处理路径与低速率信号处理路径包括并行信号处理路径,用于同时解扩多速率信道与固定速率信道和分别生成分离的经过解扩和解码的物理信道输出,
其中解扩多速率信道包括:
用高速信号处理路径内的多个高速率瑞克指状元件解扩每个多速率信道的多路径分量,每个高速率瑞克指状元件包括一组相关器,其中每个相关器利用相关的扩展码来解扩一个多速率信道的多路径分量,以及
用代码生成器为多速率信道中的一个相应信道提供所述相关的扩展码,
其中所述高速率信号处理路径包括:高速率瑞克接收机,用于从至少一个高速率瑞克指状元件读取符号并将符号乘以信道估计;成帧器;以及缓冲器,
其中,成帧器分离每个已解扩多速率信道的控制符号和数据符号,而缓冲器存储相应多速率信道的控制符号和数据符号,以及
其中,低速率信号处理路径包括:低速率指状元件,用于解扩固定速率信道的多路径分量;低速率瑞克接收机,用于利用信道估计相干地组合来自低速率指状元件的符号。
15.权利要求14的方法,其中每个多速率信道具有不同的扩展码,这允许同时接收若干多速率信道。
16.权利要求15的方法,其中解扩多速率信道包括:
利用相应的扩展码来解扩若干已接收多速率信道之中的一个多速率信道;
分离每个已解扩多速率信道的控制符号和数据符号;以及
缓冲每个多速率信道的控制符号和数据符号。
17.权利要求16的方法,进一步包括:
将数据符号乘以多个多路径分量之中的每一个的信道估计;以及
组合多速率信道的多路径分量。
18.权利要求14的方法,其中多速率信道具有范围从4到256的扩展因子,以及固定速率信道具有256的扩展因子。
19.权利要求17的方法,其中由至少一个利用硬件单元实现的高速率瑞克指状元件来解扩多速率信道,以及其中利用至少一个低速率指状元件来解扩固定速率信道,以解扩包括固定速率信道的扩频信号的多路径分量,以及其中数字信号处理器(DSP)生成信道估计并且相干地组合来自至少一个低速率指状元件的符号和信道估计。
20.权利要求19的方法,进一步包括:由DSP给至少一个高速率指状元件分配若干多速率信道的多路径分量,并且给至少一个低速率指状元件分配固定速率信道的多路径分量。
CNB028253221A 2001-12-19 2002-12-17 用于多速率物理信道接收的方法和设备 Expired - Fee Related CN100550663C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/025,090 2001-12-19
US10/025,090 US7010016B2 (en) 2001-12-19 2001-12-19 Method and WCDMA receiver for high-rate and low-rate physical channel reception

Publications (2)

Publication Number Publication Date
CN1605163A CN1605163A (zh) 2005-04-06
CN100550663C true CN100550663C (zh) 2009-10-14

Family

ID=21823985

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB028253221A Expired - Fee Related CN100550663C (zh) 2001-12-19 2002-12-17 用于多速率物理信道接收的方法和设备

Country Status (8)

Country Link
US (1) US7010016B2 (zh)
EP (1) EP1456961A1 (zh)
JP (1) JP4059443B2 (zh)
KR (1) KR100647937B1 (zh)
CN (1) CN100550663C (zh)
AU (1) AU2002348825A1 (zh)
MY (1) MY129480A (zh)
WO (1) WO2003052954A1 (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7359430B2 (en) * 2002-02-19 2008-04-15 Texas Instruments Incorporated CDMA multicode channel processing
JP3642053B2 (ja) * 2002-02-25 2005-04-27 日本電気株式会社 シンボルデータ変換回路
DE10210236B4 (de) * 2002-03-08 2006-01-19 Advanced Micro Devices, Inc., Sunnyvale WLAN-Empfänger-Synchronisation
DE10220906A1 (de) * 2002-05-10 2003-12-24 Infineon Technologies Ag Rake-Demodulator mit Multicode-Finger
US7308019B2 (en) * 2002-05-20 2007-12-11 Telefonaktiebolaget Lm Ericsson (Publ) System and method for Fast Walsh Transform processing in a multi-coded signal environment
SE525794C2 (sv) * 2003-07-11 2005-04-26 Infineon Technologies Ag Förfarande och system för att överföra hemlig data i ett kommunikationsnätverk
US7356073B2 (en) * 2003-09-10 2008-04-08 Nokia Corporation Method and apparatus providing an advanced MIMO receiver that includes a signal-plus-residual-interference (SPRI) detector
US8280425B2 (en) * 2004-09-16 2012-10-02 Motorola Mobility Llc Wireless transmitter configuration
EP1927198A2 (en) * 2005-09-21 2008-06-04 Mobile Peak Holdings Ltd. Flexible and monolithic rake receiver
GB2442263B (en) * 2006-09-26 2011-03-09 Iti Scotland Ltd Uwb apparatus and method
US8081885B2 (en) * 2007-03-23 2011-12-20 Kddi Corporation Coherent optical communication apparatus and method
US8345803B2 (en) * 2008-10-02 2013-01-01 Qualcomm Incorporated Optimized finger assignment for improved multicarrier throughput
US20130322333A1 (en) * 2012-05-31 2013-12-05 Mediatek Inc. Network server, mobile communications device, and method thereof
CN102801663B (zh) * 2012-06-28 2014-12-17 西安空间无线电技术研究所 一种用于深空探测器的多档码速率估计方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1995024086A2 (en) * 1994-02-25 1995-09-08 Philips Electronics N.V. A multiple access digital transmission system and a radio base station and a receiver for use in such a system
US5805585A (en) * 1996-08-22 1998-09-08 At&T Corp. Method for providing high speed packet data services for a wireless system
FI106663B (fi) 1998-03-27 2001-03-15 Nokia Networks Oy Tiedonsiirtomenetelmä ja radiojärjestelmä
US6643275B1 (en) * 1998-05-15 2003-11-04 Telefonaktiebolaget Lm Ericsson (Publ) Random access in a mobile telecommunications system
JP3097664B2 (ja) 1998-06-09 2000-10-10 日本電気株式会社 Cdma通信のベ−スバンド処理回路
FI106897B (fi) 1998-09-14 2001-04-30 Nokia Networks Oy RAKE-vastaanotin
DE69835087T2 (de) * 1998-10-23 2007-02-01 Sony Deutschland Gmbh Empfängerarchitektur für ein Mehrfachverwürfelkode CDMA Übertragungsverfahren
EP1039662A1 (en) 1999-03-25 2000-09-27 Alcatel Improvements to a telecommunication system using code division multiple access (CDMA)
SG90052A1 (en) 1999-05-28 2002-07-23 Oki Techno Ct Singapore Pte A cdma receiver
US6285863B1 (en) 1999-11-24 2001-09-04 Lucent Technologies Inc. System and method for providing automatic gain control with high dynamic range
WO2001048944A1 (en) * 1999-12-23 2001-07-05 Institut National De La Recherche Scientifique Interference suppression in cdma systems
US7085310B2 (en) * 2001-01-29 2006-08-01 Qualcomm, Incorporated Method and apparatus for managing finger resources in a communication system

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
BIT ERROR PROBABILITY ANALYSIS FOR FRAMESWCDMA DOWNLINK RECEIVERS. LATVA-AHO M.IEEE TRANSACTIONS ON VEHICULAR TECHNOLOGY,Vol.47 No.4. 1998
BIT ERROR PROBABILITY ANALYSIS FOR FRAMESWCDMA DOWNLINK RECEIVERS. LATVA-AHO M.IEEE TRANSACTIONS ON VEHICULAR TECHNOLOGY,Vol.47 No.4. 1998 *
Open multi-rate radio interface architecture based on CDMA. BAIER A.UNIVERSAL PERSONAL COMMUNICATIONS. 1993
Open multi-rate radio interface architecture based on CDMA. BAIER A.UNIVERSAL PERSONAL COMMUNICATIONS. 1993 *

Also Published As

Publication number Publication date
JP4059443B2 (ja) 2008-03-12
WO2003052954A1 (en) 2003-06-26
US20030112855A1 (en) 2003-06-19
MY129480A (en) 2007-04-30
JP2005513856A (ja) 2005-05-12
KR100647937B1 (ko) 2006-11-23
AU2002348825A1 (en) 2003-06-30
US7010016B2 (en) 2006-03-07
EP1456961A1 (en) 2004-09-15
KR20040066174A (ko) 2004-07-23
CN1605163A (zh) 2005-04-06

Similar Documents

Publication Publication Date Title
EP1269646B1 (en) Reverse link correlation filter in multi rate cdma wireless communication systems
CN100550663C (zh) 用于多速率物理信道接收的方法和设备
US7684472B2 (en) Method and apparatus for frequency-robust detection of a wideband code division multiple access secondary synchronization channel
WO2005002314A2 (en) Method and apparatus for detection of pilot signal with frequency offset using multi-stage correlator
US20030039303A1 (en) Receiver and method for CDMA despreading using rotated QPSK PN sequence
US8134981B2 (en) Correlator for primary cell search using memory architecture
US7042968B1 (en) Efficient multipurpose code matched filter for wideband CDMA
EP1176730A1 (en) Interference estimation in a communications system
CN101471685A (zh) 窄带cdma反向链路及其调制扩频电路和解扩解调电路
EP1235358B1 (en) System and method for extracting soft symbols in direct sequence spread spectrum communications
KR100364757B1 (ko) 통신 시스템의 수신기 및 그를 이용한 신호 복조 방법
EP1100210A2 (en) Spread spectrum communication apparatus and method
KR20000076926A (ko) 무선 수신 장치 및 무선 수신 방법
WO2006078233A1 (en) Ram-based scrambling code generator for cdma

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: INTEL CORP .

Free format text: FORMER OWNER: D.S.P.A.C. TECHNOLOGIES LTD.

Effective date: 20110720

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: PETACH TIKVA, ISRAEL TO: CALIFORNIA, THE USA

TR01 Transfer of patent right

Effective date of registration: 20110720

Address after: American California

Patentee after: Intel Corporation

Address before: Israel Peta F Dick Wa

Patentee before: D.S.P.A.C. Technologies Ltd.

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20091014

Termination date: 20171217

CF01 Termination of patent right due to non-payment of annual fee