CN100452222C - 数据锁相电路及其参考信号的频率产生方法 - Google Patents
数据锁相电路及其参考信号的频率产生方法 Download PDFInfo
- Publication number
- CN100452222C CN100452222C CNB2006101157142A CN200610115714A CN100452222C CN 100452222 C CN100452222 C CN 100452222C CN B2006101157142 A CNB2006101157142 A CN B2006101157142A CN 200610115714 A CN200610115714 A CN 200610115714A CN 100452222 C CN100452222 C CN 100452222C
- Authority
- CN
- China
- Prior art keywords
- frequency
- signal
- circuit
- reference signal
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
- Optical Recording Or Reproduction (AREA)
Abstract
一数据锁相电路,包含一锁相回路电路、一判断电路、一侦测电路以及一控制电路。锁相回路电路根据一数据信号以输出一参考信号,其中数据信号由一光驱读取一光盘片所产生。当判断电路判断出一抖动信号未超过一临界值时,则控制电路记录参考信号的频率。当侦测电路侦测到光驱所读取的光盘片中的一区域有刮伤时,则锁相回路电路将参考信号的频率固定为最新记录的参考信号的频率。
Description
技术领域
本发明关于一种数据锁相电路,尤其是应用于光驱中的数据锁相电路及其参考信号的频率产生方法。
背景技术
随着信息处理及电子科技的发达,各种用于处理信号的电子电路不断地被发明与改良,例如滤波器、锁相回路(phase locked loop,PLL)电路等,其中锁相回路电路的功能强大,可应用于同步、分频或倍频等信号处理上。此外,锁相回路电路利用廉价的集成电路就可轻易实现。因此,锁相回路电路广泛地应用在信号的处理上,例如应用在光驱的信号处理上。
如图1所示,其为公知技术的数据锁相电路10。公知的数据锁相电路10包含锁相回路电路11、一保护电路12及一侦测电路13。光驱的光学读写头101从光盘片100中读取一数据信号SD输入至锁相回路电路11,随即锁相回路电路11根据数据信号SD来产生参考信号SR以输出至光驱信号处理电路102,其中参考信号SR可作为在光驱信号处理电路102的信号处理的参考根据。锁相回路电路11不断地追踪数据信号SD,以期使参考信号SR的频率与数据信号SD的频率相等。侦测电路13根据由光学读写头101得到的一射频信号(radio frequency,RF)RF,以侦测光学读写头101读写光盘片100的情况,随即输出一控制信号SC至保护电路12,接着保护电路12则根据控制信号SC以决定是否输出一维持信号SS至锁相回路电路11。
然而,当光学读写头101读取到光盘片100的刮伤区域时,将使数据信号SD的振幅剧烈变动或读取不到,进而让参考信号SR的频率过大或无法预测参考信号SR的频率,于是造成光驱信号处理电路102无法正常地动作。为了克服上述问题,当侦测电路13侦测到光学读写头101读到刮伤区域时,则输出一高位准的控制信号SC,而当保护电路12侦测到控制信号SC为高位准时,则输出一维持信号SS。于是当锁相回路电路11收到维持信号SS时,则参考信号SR的频率会固定维持在此时的一异常频率。直到侦测电路13侦测到光学读写头101读取到非刮伤区域时,则输出一低位准的控制信号SC,以使保护电路12停止输出维持信号SS。因此锁相回路电路11所产生的参考信号SR的频率,会从异常频率渐进式追踪到数据信号的频率。由于此异常频率无法预测或过大,因此需经由一段较长的延迟时间,才可使得参考信号SR由异常频率追踪到数据信号的频率,所以在这段延迟时间内,仍然会使光驱信号处理电路102无法正常地动作。
因此,如何提供一应用于光驱的数据锁相电路及其参考信号的频率产生方法,以期能够在光驱所读取的刮伤区域结束时,减少参考信号由异常频率追踪到数据信号的频率的延迟时间,使光驱信号处理电路102能快速地恢复正常动作,实属当前重要课题之一。
发明内容
有鉴于上述课题,本发明揭露一应用于光驱的数据锁相电路及其参考信号的频率产生方法,其能够在光驱所读取的刮伤区域结束时,减少参考信号由异常频率追踪到数据信号的频率的延迟时间,使光驱信号处理电路能快速地恢复正常动作。
本发明揭露一数据锁相电路,其应用于一光驱。数据锁相电路包含一锁相回路电路以及一控制电路。锁相回路电路在接收到一固定频率时,则将一参考信号的频率固定为固定频率。当一抖动信号未超过一临界值时,则控制电路记录参考信号的频率。而当光驱读取其所承载的一光盘片中的一区域有刮伤时,则控制电路输出固定频率,其中固定频率为最新记录的参考信号的频率。
本发明亦揭露一数据锁相电路的参考信号的频率产生方法,其应用于一光驱。数据锁相电路的参考信号的频率产生方法包含下列步骤:根据一数据信号以产生一参考信号,其中数据信号是由光驱读取一光盘片所产生。接着,根据数据信号与参考信号以产生一抖动信号。当抖动信号未超过一临界值时,则记录参考信号的频率。当侦测到所读取的光盘片中的一区域有刮伤时,则将参考信号的频率固定为一固定频率,其中固定频率为最新记录的参考信号的频率。
承上所述,因依本发明的一应用于光驱的数据锁相电路及其参考信号的频率产生方法,根据抖动信号以记录参考信号的频率,所以当侦测到所读取的光盘片中的区域有刮伤时,则将参考信号的频率固定为最新记录的参考信号的频率。因此当所读取的刮伤区域结束时,参考信号的频率可由最新记录的参考信号的频率快速追踪到数据信号的频率,而减少参考信号由异常频率追踪到数据信号的频率的延迟时间,使后续信号处理能快速地恢复正常动作。
附图说明
图1为一示意图,显示公知技术的数据锁相电路。
图2为一示意图,显示依本发明实施例的数据锁相电路。
图3为一流程图,显示依本发明实施例的数据锁相电路的参考信号的频率产生方法。
组件符号说明:
10 数据锁相电路
11 锁相回路电路
12 保护电路
13 侦测电路
100 光盘片
101 光学读写头
102 光驱信号处理电路
20 数据锁相电路
21 锁相回路电路
22 判断电路
23 控制电路
24 侦测电路
231 记录电路
232 暂存电路
233 加载电路
FLST 最新记录的参考信号的频率
FREF 随即参考信号的频率
RF 射频信号
SC 控制信号
SD 数据信号
SJ 抖动信号
SR 参考信号
SS 维持信号
SSV 记录信号
SLA 加载信号
S31~S34数据锁相电路的参考信号的频率产生方法的步骤
具体实施方式
以下请参照相关图式,说明本发明实施例的数据锁相电路及其参考信号的频率产生方法,其中相同的组件将以相同的参照符号加以说明。
请参照图2所示,其为依本发明实施例的一数据锁相电路20。数据锁相电路20可利用数字逻辑电路来实现。数据锁相电路20包含一锁相回路电路21、一判断电路22、一控制电路23及一侦测电路24。控制电路23包含一记录电路231、一暂存电路232与一加载电路233。光驱的光学读写头101从光盘片100中读取一数据信号SD输入至锁相回路电路21,随即锁相回路电路21根据数据信号SD来产生参考信号SR以输出至光驱信号处理电路102,其中参考信号SR可作为在光驱信号处理电路102的信号处理的参考根据。锁相回路电路21不断地追踪数据信号SD,以期使参考信号SR的频率与数据信号SD的频率相等。锁相回路电路21根据参考信号SR与数据信号SD之间的相位差,以输出一抖动(jitter)信号SJ到判断电路22,然后判断电路22根据抖动信号SJ来输出一记录信号SSV到控制电路23中的记录电路231。当判断电路22判断出抖动信号SJ未超过一临界值时,则判断电路22设定记录信号SSV为一第一位准,而当记录电路231侦测到记录信号SSV为第一位准时,则记录参考信号的频率FREF至暂存电路232中。反之,当判断电路22判断出抖动信号SJ超过一临界值时,则判断电路22设定记录信号SSV为一第二位准,而当记录电路231侦测到记录信号SSV为第二位准时,则停止记录参考信号的频率FREF至暂存电路232中。
侦测电路24根据一射频信号RF来侦测光驱所读取光盘片100中的一区域是否有刮伤。侦测电路24根据射频信号RF来输出一加载信号SLA到控制电路23中的加载电路233,其中射频信号RF是光学读写头101从光盘片100中的此区域所读取。当射频信号RF为一第一位准时,则侦测电路24判断光盘片100中的此区域有刮伤。当射频信号RF为一第二位准时,则侦测电路24判断光盘片100中的此区域没有刮伤。因此,当侦测电路24侦测出光盘片100中的此区域有刮伤时,则侦测电路24设定加载信号SLA为一第一位准至加载电路233,而加载电路233侦测到加载信号SLA为第一位准时,则加载电路233由暂存电路232中取出最近(1atest)记录的参考信号的频率FLST,以加载最新记录的参考信号的频率FLST到锁相回路电路21中。反之,当侦测电路24侦测出光盘片100中的区域没有刮伤时,则侦测电路24设定加载信号SLA为一第二位准至加载电路233,而加载电路233侦测到加载信号SLA为第二位准时,则停止由暂存电路232中取出最新记录的参考信号的频率FLST,于是停止加载最新记录的参考信号的频率FLST到锁相回路电路21中。
因此,当侦测电路24侦测到光盘片100中的一刮伤区域时,则锁相回路电路21将所输出的参考信号SR的频率固定为最新记录的参考信号的频率FLST,随即参考信号的频率FREF便会等于最新记录的参考信号的频率FLST。一旦当侦测电路24侦测到光驱由光盘片100中的刮伤区域读取至一未刮伤的区域时,则锁相回路电路21不再固定参考信号SR的频率,而直接追踪数据信号SD来产生参考信号SR的频率,以期使参考信号SR的频率与数据信号SD的频率相等。由于最新记录的参考信号的频率FLST相当接近数据信号SD的频率,所以锁相回路电路21可在短暂的延迟时间内,将参考信号SR的频率由最新记录的参考信号的频率FLST追踪到数据信号SD的频率,以使参考信号SR的频率等于数据信号SD的频率。因此可以减少在公知技术中参考信号的频率FREF由异常频率追踪到数据信号的频率的延迟时间,进而能够使光驱信号处理电路102快速地恢复正常动作。
综合上述,将依本发明实施例的一数据锁相电路的参考信号的频率产生方法,应用于一光驱,如图3所示。数据锁相电路的参考信号的频率产生方法包括步骤S31至步骤S34。数据锁相电路的参考信号的频率产生方法首先在步骤S31中,根据一数据信号以产生一参考信号,其中数据信号由光驱读取一光盘片所产生。接着在步骤S32中,根据数据信号与参考信号以产生一抖动信号,其中抖动信号根据数据信号与参考信号之间的相位差产生。然后在步骤S33中,当抖动信号未超过一临界值时,则记录参考信号的频率。然而当抖动信号超过临界值时,则停止记录参考信号的频率。最后在步骤S34中,当侦测到所读取的光盘片中的一区域有刮伤时,则将参考信号的频率固定为一固定频率,其中固定频率为最新记录的参考信号的频率。然而当侦测到所读取的光盘片中的这区域没有刮伤时,则追踪数据信号以产生参考信号的频率。
以上所述仅为举例性,而非为限制性的。任何未脱离本发明的精神与范畴,而对其进行的等效修改或变更,均应包含于后附的权利要求中。
Claims (6)
1、一数据锁相电路,其应用于一光驱,该数据锁相电路包含:
一控制电路,当一抖动信号未超过一临界值时,则记录一参考信号的频率,该光驱在读取其所承载的一光盘片中的一区域有刮伤时,则该控制电路输出一固定频率,其中该固定频率为最新记录的该参考信号的频率;以及
一锁相回路电路,在接收到该固定频率时,则将该参考信号的频率固定为该固定频率;
当该光驱在读取该光盘片中的一未刮伤区域时,该锁相回路电路会追踪一数据信号,以产生该参考信号的频率,其中该数据信号由该光驱读取该光盘片所产生,该抖动信号由该锁相回路电路根据该参考信号与该数据信号之间的相位差所产生。
2、如权利要求1所述的数据锁相电路,其中该控制电路包括:
一暂存电路,用以储存该参考信号的频率;
一记录电路,其判断是否记录该参考信号的频率至该暂存电路;以及
一加载电路,其判断是否加载该固定频率至该锁相回路电路。
3、如权利要求1所述的数据锁相电路,更包括:
一判断电路,在判断出该抖动信号未超过该临界值时,驱使该控制电路记录该参考信号的频率,该判断电路在判断出该抖动信号超过该临界值时,驱使该控制电路停止记录该参考信号的频率。
4、如权利要求1所述的数据锁相电路,更包括:
一侦测电路,在侦测出读取的该光盘片中的该区域有刮伤时,驱使该控制电路输出该固定频率,该侦测电路在侦测出读取的该光盘片中的该区域没有刮伤时,驱使该控制电路停止输出该固定频率。
5、一种数据锁相电路的参考信号的频率产生方法,其应用于一光驱,包含:
根据一数据信号以产生一参考信号,其中该数据信号由该光驱读取一光盘片所产生;
根据该数据信号与该参考信号以产生一抖动信号,其中该抖动信号是根据该数据信号与该参考信号之间的相位差所产生;
当该抖动信号未超过一临界值时,则记录该参考信号的频率;以及
当侦测到所读取的该光盘片中的一区域有刮伤时,则将该参考信号的频率固定为一固定频率,其中该固定频率为最新记录的该参考信号的频率;以及
当侦测到所读取的该光盘片中的该区域没有刮伤时,则追踪该数据信号以产生该参考信号的频率。
6、如权利要求5所述的数据锁相电路的参考信号的频率产生方法,其中当该抖动信号超过该临界值时,则停止记录该参考信号的频率。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2006101157142A CN100452222C (zh) | 2006-08-11 | 2006-08-11 | 数据锁相电路及其参考信号的频率产生方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2006101157142A CN100452222C (zh) | 2006-08-11 | 2006-08-11 | 数据锁相电路及其参考信号的频率产生方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1905049A CN1905049A (zh) | 2007-01-31 |
CN100452222C true CN100452222C (zh) | 2009-01-14 |
Family
ID=37674285
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2006101157142A Active CN100452222C (zh) | 2006-08-11 | 2006-08-11 | 数据锁相电路及其参考信号的频率产生方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100452222C (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1166758A (ja) * | 1997-08-22 | 1999-03-09 | Samsung Electron Co Ltd | Pll回路及び記録担体の再生装置 |
CN1250929A (zh) * | 1998-09-11 | 2000-04-19 | 阿尔卑斯电气株式会社 | 配有防止本机基准时钟信号产生紊乱的组件的光盘装置 |
US20030161234A1 (en) * | 2002-02-23 | 2003-08-28 | Samsung Electronics Co., Ltd. | Apparatus for and method of detecting phase difference between phase reference signal and wobble |
CN1542818A (zh) * | 2003-04-10 | 2004-11-03 | 威腾光电股份有限公司 | 摆动时钟产生电路及其方法 |
US20050018578A1 (en) * | 2003-06-20 | 2005-01-27 | Youichi Ogura | Playback signal processing apparatus and optical disc device |
CN1614892A (zh) * | 2004-11-29 | 2005-05-11 | 威盛电子股份有限公司 | 锁相回路以及其控制方法 |
-
2006
- 2006-08-11 CN CNB2006101157142A patent/CN100452222C/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1166758A (ja) * | 1997-08-22 | 1999-03-09 | Samsung Electron Co Ltd | Pll回路及び記録担体の再生装置 |
CN1250929A (zh) * | 1998-09-11 | 2000-04-19 | 阿尔卑斯电气株式会社 | 配有防止本机基准时钟信号产生紊乱的组件的光盘装置 |
US20030161234A1 (en) * | 2002-02-23 | 2003-08-28 | Samsung Electronics Co., Ltd. | Apparatus for and method of detecting phase difference between phase reference signal and wobble |
CN1542818A (zh) * | 2003-04-10 | 2004-11-03 | 威腾光电股份有限公司 | 摆动时钟产生电路及其方法 |
US20050018578A1 (en) * | 2003-06-20 | 2005-01-27 | Youichi Ogura | Playback signal processing apparatus and optical disc device |
CN1614892A (zh) * | 2004-11-29 | 2005-05-11 | 威盛电子股份有限公司 | 锁相回路以及其控制方法 |
Also Published As
Publication number | Publication date |
---|---|
CN1905049A (zh) | 2007-01-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7508894B2 (en) | Apparatus of adjusting wobble clock | |
US6104560A (en) | Method and apparatus for data reproducing in disk storage system | |
US5978426A (en) | Phase locked loop system and method for use in a data channel | |
US7245573B2 (en) | Apparatus and method for detecting sector sync signal on an optical storage medium | |
US6760173B2 (en) | Synchronization servo mark detector and method having improved phase error immunity for use in mass data storage device, or the like | |
US6947365B2 (en) | Method for protecting phase lock loop in optical system | |
JP2005018843A (ja) | デジタルpll装置 | |
US6255911B1 (en) | PLL circuit protected against noise and missing pulses in a reference signal | |
CN100452222C (zh) | 数据锁相电路及其参考信号的频率产生方法 | |
US6104331A (en) | Reproduced signal processing method, reproduced signal processing circuit, and a magnetic storage apparatus | |
CA1212178A (en) | Signal recovery circuit | |
US6714501B2 (en) | Circuit and method to prevent errors in recording | |
JP2005025865A (ja) | 位相誤差判定方法、デジタルpll装置 | |
CN100442360C (zh) | 激光驱动器和光盘系统 | |
US6804074B2 (en) | PLL circuit and recording and playback apparatus using same | |
US20060056555A1 (en) | Syncronization signal detection apparatus and synchronization signal detection method | |
JP2004071045A (ja) | デフェクト検出装置、デフェクト検出方法 | |
US7613093B2 (en) | Duty ratio control apparatus for pre-pit detection or header detection of an optical storage medium | |
US7289406B2 (en) | Writable area detection device for optical recording/reproducing apparatus and method thereof | |
US5978338A (en) | Apparatus for reproducing short length data stored on an optical disk | |
US20070014203A1 (en) | Apparatus and method for detecting wobble signal in disc drive using phase control | |
JP3505923B2 (ja) | 情報処理装置および情報記録装置 | |
CN100407326C (zh) | 同步信号保护电路 | |
TWI310635B (en) | Data phase locked loop circuit and the method for generating frequency of reference signal thereof | |
JP3795314B2 (ja) | タイミング信号生成装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |