CN100437474C - 调节cpu频率之系统及方法 - Google Patents

调节cpu频率之系统及方法 Download PDF

Info

Publication number
CN100437474C
CN100437474C CNB2004100266020A CN200410026602A CN100437474C CN 100437474 C CN100437474 C CN 100437474C CN B2004100266020 A CNB2004100266020 A CN B2004100266020A CN 200410026602 A CN200410026602 A CN 200410026602A CN 100437474 C CN100437474 C CN 100437474C
Authority
CN
China
Prior art keywords
frequency
processing unit
central processing
cpu
command signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2004100266020A
Other languages
English (en)
Other versions
CN1670691A (zh
Inventor
唐桂花
王光建
翁意钦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Shenzhen Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Shenzhen Co Ltd
Priority to CNB2004100266020A priority Critical patent/CN100437474C/zh
Publication of CN1670691A publication Critical patent/CN1670691A/zh
Application granted granted Critical
Publication of CN100437474C publication Critical patent/CN100437474C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Stored Programmes (AREA)

Abstract

本发明揭露一种调节CPU频率之系统及方法。该系统采用分层架构,该分层架构包括一应用层、一驱动层、一硬件抽象层及一硬件平台,其中:应用层包括一用户界面,其用于显示CPU的频率,用户通过该用户界面直观地调节CPU的频率,并根据用户的操作输出一用于更新CPU频率的命令信号;硬件抽象层包括一BIOS,其响应该命令信号,提供调节CPU频率的功能。本发明采用分层架构,由BIOS提供调节CPU频率的功能,使开发人员只需遵从标准接口,即可实现分层开发,程序易于维护,并减少驱动层的复杂度,实现对不同型号的BIOS的兼容性。

Description

调节CPU频率之系统及方法
【技术领域】
本发明涉及一种调节CPU参数之系统及方法,尤其是涉及一种调节CPU频率之系统及方法。
【背景技术】
在实际应用中,不同的应用程序所需要的中央处理器(CentralProcessing Unit,CPU)的运行速度不同。例如,一般的文件编辑程序所需要的CPU的运行速度较低。但是,当使用计算机进行图像数据处理,或进行网络浏览等大数据量交换传递时,CPU必须运行在较高的速度,才能满足程序性能。CPU在不同运行速度下,其功耗、发热以及配件的噪音区别较大。为了节能、降低发热量以及提高CPU的工作性能,根据实际的应用需求,需要调节CPU的频率。
市场上有许多调节CPU频率的装置及方法,如中国国家知识产权局于2002年7月17日公开的公开号为CN1359041A的专利申请案,其名称为“根据CPU的利用率调节CPU频率的方法”,其揭露一种根据CPU的利用率调节CPU频率的方法。该方法包括如下步骤:设定CPU利用率比较域值;比较测量值和设定的域值;根据比较结果,调节CPU频率。CPU频率具体调节步骤为:调整CPU有效工作时间TW,设定调整脉冲周期T;将调整脉冲周期T与CPU固定的基准时钟叠合;均匀调节调整脉冲中的TW和T;得到CPU频率,以期达到节能,降低发热量,保障CPU安全,延长CPU使用寿命目的方法。
另外,如台湾智慧财产局于2002年5月1日公告的第485281号专利,其名称为“可通过监控CPU负担而动态调节其工作电压及内频的计算机系统”,其揭露一种可通过监控CPU负担而动态调节其工作电压及内频的计算机系统。该系统包括有一CPU、一电源供应器、一内存及一工作监控电路,工作监控电路通过一内存/输入输出端口状态信号线(M/IO信号线)监控CPU的工作负担,并将监控的结果储存于一工作负担缓存器中,以形成表示该CPU目前工作负担的相对应参数,而内存中则包含一工作调整程序,可为基本输出输入系统(BasicInput/Output System,BIOS)的一部分,并可执行于CPU中,当工作监控电路发现CPU的工作负担有显著变化时,会发出一中断指令以呼叫一BIOS服务,而BIOS服务会执行工作调整程序,以通过该电源供应器动态调整提供至该CPU的工作电压,或根据该工作负担缓存器中的参数以调节该CPU的工作内频。
通过上述的两种方法均可调节CPU频率,从而达到节能、降低发热量以及提高CPU性能的目的。然而,上述的两种发明的技术实现的难度较大,而且技术的实现依赖于BIOS的型号,通用性及兼容性较差。为避免上述缺陷,需要提供一种具有分层架构,并由BIOS提供调节CPU频率之功能的系统及方法。
【发明内容】
本发明的主要目的在于,提供一种调节CPU频率之系统及方法。该系统采用分层架构,该分层架构包括一应用层、一驱动层、一硬件抽象层及一硬件平台,并由硬件抽象层提供调节CPU频率的功能。应用层包括一用户界面及一动态链接库;驱动层包括一驱动器模型;硬件抽象层包括一基本输入输出系统(Basic Input/Output System,BIOS)及一闪存,其中BIOS包括一频率更新模块及一数据存取模块;硬件平台包括一南桥及一中央处理器(Central Processing Unit,CPU)。该用户界面用于显示CPU的频率,用户通过该用户界面直观地调节CPU的频率,该用户界面根据用户的操作向动态链接库输出一命令信号。动态链接库用于接收用户界面输出的命令信号,并将该命令信号转发到驱动器模型。驱动器模型用于接收该命令信号,并将该命令信号转发到BIOS。BIOS接收该命令信号,并由频率更新模块根据该命令信号更新主机板时钟发生器的频率,以更新CPU的频率;数据存取模块用于将更新后的CPU的频率存储于闪存中,及从闪存中读取CPU当前的频率以显示于用户界面。南桥用于连接BIOS与CPU。CPU用于执行应用程序,以更新CPU频率的功能。
本发明采用分层架构,使得开发人员只需遵从标准接口,实现分层开发,以达到快速开发、降低程序技术实现的难度的目的,程序易于维护。BIOS与具体的硬件一起搭配工作,并且由大量的硬件控制功能,所以本发明由BIOS提供调节CPU频率的功能,可以减少驱动层的复杂度,实现对不同型号的BIOS的兼容性。
【附图说明】
图1是本发明的调节CPU频率之系统的功能模块图。
图2是本发明的调节CPU频率之流程图。
【具体实施方式】
如图1所示,是本发明的调节CPU频率之系统的功能模块图。该系统采用分层架构,该分层架构包括一应用层、一驱动层、一硬件抽象层及一硬件平台。应用层包括用户界面10及动态链接库11;驱动层包括驱动器模型12;硬件抽象层包括基本输入输出系统(BIOS)13及闪存14,其中BIOS13包括一频率更新模块130及一数据存取模块131;硬件平台包括南桥15及中央处理器(CPU)16。用户界面10用于显示CPU16的频率,用户通过该用户界面10直观地调节CPU16的频率,用户界面10根据用户的操作向动态链接库11输出命令信号。动态链接库11用于接收用户界面10输出的命令信号,并将该命令信号转发到驱动器模型12。驱动器模型12用于接收该命令信号,并将该命令信号转发到BIOS 13。频率更新模块130用于更新主机板时钟发生器的频率以更新CPU的频率。数据存取模块131用于将更新后的CPU的频率存储于闪存14中,及从闪存14中读取CPU当前的频率以显示于用户界面10。闪存14用于存储CPU16的频率。南桥15用于连接BIOS 13与CPU16。CPU16用于执行应用程序以更新CPU频率的功能。
如图2所示,是本发明的调节CPU频率之流程图。当调节CPU16频率时,通过用户界面10调节CPU16的频率(步骤20)。用户界面10响应该操作生成一调节CPU16频率的命令信号,并将该命令信号输出到动态链接库11(步骤21)。动态链接库11接收该命令信号并将该命令信号转发到驱动器模型12(步骤22)。驱动器模型12接收该命令信号并将该命令信号转发到BIOS13(步骤23)。BIOS13接收该命令信号(步骤24)。然后BIOS 13鉴别用于更新的频率值是否有效,其中鉴别的内容包括该频率值是否在设定频率的值域内,该设定频率是CPU16正常运行所需的最低与最高频率(步骤25)。如果用于更新的频率值无效,程序结束;如果该用于更新的频率值有效,BIOS 13就根据该命令信号调节主机板时钟发生器的频率以调节CPU16的频率(步骤26)。接着BIOS 13读取CPU16调节后的频率(步骤27)。然后通过驱动器模型12及动态链接库11将CPU16调节后的频率发送到用户界面10(步骤28)。最后将CPU16调节后的频率显示于用户界面10(步骤29)。

Claims (7)

1.一种调节CPU频率之系统,该系统包括一应用层、一驱动层、一硬件抽象层及一硬件平台,其特征在于,其中:
应用层包括一用户界面及一动态链接库,其中:
用户界面用于显示中央处理器的频率,通过该用户界面调节中央处理器的频率,输出一更新中央处理器频率的命令信号;
动态链接库用于接收并转发该命令信号;
驱动层包括一驱动器模型,驱动器模型用于接收从动态链接库转发来的该命令信号,并转发该命令信号;
硬件抽象层包括一闪存及一基本输入输出系统,其中:
闪存用于存储中央处理器的频率;
基本输入输出系统接收从驱动器模型转发来的该命令信号,提供调节中央处理器频率的功能,其包括:
一频率更新模块用于响应该命令信号,更新主机板时钟发生器的频率以更新中央处理器的频率;
一数据存取模块用于将更新后的中央处理器的频率存储于闪存中,及从闪存中读取中央处理器当前的频率以显示于用户界面。
2.如权利要求1所述的调节CPU频率之系统,其特征在于,所述的硬件平台包括一南桥及一中央处理器,南桥用于连接基本输入输出系统与中央处理器。
3.如权利要求2所述的调节CPU频率之系统,其特征在于,所述的中央处理器用于执行应用程序以更新中央处理器频率的功能。
4.一种调节CPU频率之方法,其特征在于,该方法包括下列步骤:
提供一用户界面,通过该用户界面调节中央处理器的频率,该用户界面响应该操作输出一调节中央处理器频率的命令信号;
提供一动态链接库,接收并转发用户界面输出的命令信号;
提供一驱动器模型,接收并转发该命令信号;
提供一基本输入输出系统,接收该命令信号,然后鉴别用于更新的频率值是否有效;及
如果该用于更新的频率值有效,基本输入输出系统就根据该命令信号调节主机板时钟发生器的频率以调节中央处理器的频率。
5.如权利要求4所述的调节CPU频率之方法,其特征在于,所述的鉴别的内容包括该频率值是否在设定频率的值域内,该设定频率是中央处理器正常运行所需的最低与最高频率。
6.如权利要求4所述的调节CPU频率之方法,其特征在于,还包括步骤:如果用于更新的频率值无效,则结束作业流程。
7.如权利要求4所述的调节CPU频率之方法,其特征在于,还包括下列步骤:
基本输入输出系统读取中央处理器调节后的频率;
通过驱动器模型及动态链接库将中央处理器调节后的频率发送到用户界面;及
将中央处理器调节后的频率显示于用户界面。
CNB2004100266020A 2004-03-16 2004-03-16 调节cpu频率之系统及方法 Expired - Fee Related CN100437474C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2004100266020A CN100437474C (zh) 2004-03-16 2004-03-16 调节cpu频率之系统及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2004100266020A CN100437474C (zh) 2004-03-16 2004-03-16 调节cpu频率之系统及方法

Publications (2)

Publication Number Publication Date
CN1670691A CN1670691A (zh) 2005-09-21
CN100437474C true CN100437474C (zh) 2008-11-26

Family

ID=35041965

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100266020A Expired - Fee Related CN100437474C (zh) 2004-03-16 2004-03-16 调节cpu频率之系统及方法

Country Status (1)

Country Link
CN (1) CN100437474C (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100349098C (zh) * 2005-11-28 2007-11-14 北京中星微电子有限公司 基于任务的动态调节cpu工作频率的方法及系统
CN100543634C (zh) * 2005-12-30 2009-09-23 鸿富锦精密工业(深圳)有限公司 超频控制电路
TWI461885B (zh) 2009-02-27 2014-11-21 Asustek Comp Inc 超頻控制裝置及超頻控制方法
CN101819531B (zh) * 2009-02-27 2013-05-22 华硕电脑股份有限公司 超频控制装置及超频控制方法
CN102830785B (zh) * 2011-06-17 2016-11-09 上海掌门科技有限公司 设备端输入交互的快速响应系统及实现方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE20302484U1 (de) * 2003-01-23 2003-09-04 Elitegroup Computer Systems Co., Ltd., Taipeh/T'ai-pei Bedienungsfeld zum Einstellen der Betriebsfrequenz eines Computers und zum Anzeigen von Systeminformationen
CN1459692A (zh) * 2002-05-21 2003-12-03 联想(北京)有限公司 基于计算机平台上嵌入系统的cpu频率控制的方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1459692A (zh) * 2002-05-21 2003-12-03 联想(北京)有限公司 基于计算机平台上嵌入系统的cpu频率控制的方法
DE20302484U1 (de) * 2003-01-23 2003-09-04 Elitegroup Computer Systems Co., Ltd., Taipeh/T'ai-pei Bedienungsfeld zum Einstellen der Betriebsfrequenz eines Computers und zum Anzeigen von Systeminformationen

Also Published As

Publication number Publication date
CN1670691A (zh) 2005-09-21

Similar Documents

Publication Publication Date Title
US6298448B1 (en) Apparatus and method for automatic CPU speed control based on application-specific criteria
CN100359435C (zh) 信息处理设备及其控制方法
KR101471303B1 (ko) 그래픽 처리 장치를 위한 전력 관리 장치 및 방법
US6105142A (en) Intelligent power management interface for computer system hardware
US6128745A (en) Power management inactivity monitoring using software threads
CN1202457C (zh) 处理器控制电压的系统中提供决定开启电压的方法及装置
KR20120096858A (ko) 모바일 디바이스의 어플리케이션 프로세서의 원격 시동
CN101378614A (zh) Led发光型态控制系统及方法
US6282662B1 (en) Power management override for portable computers
CN102955440A (zh) 具有多核处理器的数值控制装置系统
JP2010015534A (ja) マルチコアマイコンシステムのシミュレーション方法及びシミュレーション装置
EP0670539A1 (en) Method and apparatus for conserving power in a computer system using a power management pseudo-device driver
WO2004031924A2 (en) Limit interface for performance management
CN100437474C (zh) 调节cpu频率之系统及方法
CN1246751C (zh) 具有电源管理的计算机系统及其方法
CN113986000A (zh) 一种服务器上电方法、系统、装置及介质
US20040243649A1 (en) Method for sync-ahead on a dual mode high-power-low-power device and apparatus therefore
CN111708329A (zh) 一种智能化数控系统及方法
CN2935648Y (zh) 一种防火墙主板
CN112099407A (zh) 一种基于Profinet总线的运动控制器
CN1261846C (zh) 一种计算机系统的实时电源管理方法及其系统
CN2932449Y (zh) 一种半长卡主板
KR20010009477A (ko) 사출기의 자동제어 시스템
CN1896975A (zh) 侦测磁盘驱动器状态的控制模块及方法
CN118625915A (zh) 兼容笔记本电脑cpu电源管理方法、系统、介质及程序产品

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20081126

Termination date: 20140316