CN100428676C - 基于网络的印制电路板并行设计系统及其方法 - Google Patents
基于网络的印制电路板并行设计系统及其方法 Download PDFInfo
- Publication number
- CN100428676C CN100428676C CNB2005100344170A CN200510034417A CN100428676C CN 100428676 C CN100428676 C CN 100428676C CN B2005100344170 A CNB2005100344170 A CN B2005100344170A CN 200510034417 A CN200510034417 A CN 200510034417A CN 100428676 C CN100428676 C CN 100428676C
- Authority
- CN
- China
- Prior art keywords
- main frame
- terminating machine
- design
- circuit board
- described main
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Structure Of Telephone Exchanges (AREA)
Abstract
本发明提供了一种基于网络的印制电路板并行设计系统,包括:用于印制电路板并行设计的主机;以及与主机连接的终端机。主机包括:第一数据交换装置,用于执行主机和终端机之间的设计数据交换;第一存储装置,用于储存来自第一数据交换装置的设计数据;第一处理器,用于响应于来自终端机的请求,使第一数据交换装置执行主机和终端机之间的设计数据交换,还用于在接收到来自不同的终端机的数据时将来自不同的终端机的设计数据合并。终端机包括:第二数据交换装置,用于执行主机和终端机之间的设计数据交换;第二存储装置,用于储存来自第二数据交换装置的设计数据;第二处理器,用于向主机发送进行设计数据交换的请求,响应于主机的应答,使第二数据交换装置执行主机和终端机之间的设计数据交换。
Description
技术领域
本发明涉印制电路板设计技术,尤其涉及基于网络的印制电路板并行设计系统及其方法。
背景技术
印制电路板(Printed Circuit Board,PCB;也称印刷电路板)是一种在绝缘基材上,按预定设计形成印制器件或印制线路以及两者结合的导电图形的印制板。其是硬件设计中电路设计的一种物理实现形式。目前的硬件设计技术,绝大多数采用电子设计自动化(Electronic Design Automatic,EDA)软件,进行计算机辅助设计。典型的硬件设计技术,通常先用原理图设计工具,设计出原理图,再通过PCB设计工具,设计出相应的印制板线路图,即PCB文件,进行加工,得到电路板。
在印制电路板设计领域,对高板厚、高层数、高连接网络数PCB的应用已经越来越普遍。现在印制电路板的设计效率已经很高,把效率再次提高的空间已经比较小,这就存在着如何减少设计时间瓶颈的问题。
长期以来,印制电路板设计都是采用专人设计的方法,即一个人从接到任务开始独自完成器件的放置、网络的连接等。这种设计方法有其优点:在低连接网络数的情况下,设计者对单板十分熟悉,对单板的设计完全负责。但是也有缺点:在设计高连接数网络印制电路板的时候,例如一个超过2万网络连接数的单板,一个设计者完成设计所需要的时间是惊人的。
因此我们可以看出,PCB设计是硬件设计的必经路径,是产品开发中非常重要的一环。而由于上要面对原理设计的需求,下要符合生产加工的需要,因此也是很复杂的一环,需要在产品开发中花去较多的时间。例如1个6000个左右的管脚的新设计PCB板,对于一个熟练的PCB设计工程师可能需要20-30个工作日。若PCB更复杂,则所需时间就更多。因此,为了减少PCB设计时间,加快产品上市日程,由二人或更多人同时进行一个PCB设计(也就是并行PCB设计),就成为必然的选择。
但是,由于PCB设计的特殊性,它必须把电路板的封装、布局、布线等全部包含在同一张PCB图里,也就是说设计的图纸个数是唯一的。所有设计者都必需针对同一张PCB图进行设计。这就给并行PCB设计带来了难度。现有的EDA设计软件几乎很难完美的进行并行PCB设计。
针对一块电路板,目前业界的普遍设计方式都是由一个设计者单独进行设计,包括从原理图网表的调入到印制电路板布局以及网络连接,都是按部就班,一步一步的串行设计。
在这种串行设计中,一名设计者无论布局还是布线都需要按部就班地进行。在布局的时候,需要按照区域或者按照功能模块一个区域接一个区域(或者一个模块接一个模块)地进行布局,在布局方面所用的时间较长。同样在布线的时候也是如此。例如,在调整走线时,一名设计者必须一层接一层或者一个区域接一个区域地进行调整优化,耗费时间很长。
还有一种设计方法是,两个以上设计者串行设计,采用轮换的方法,避免一个设计者过度劳累引起失误,并且可以不间断地进行设计,减少设计时间。
这种设计方法的缺点是,所有参与设计的设计者必须对电路原理图或者原理图很了解,在进行工作交接的时候,必须将自己的工作要点和所作的设计对交接的人交代清楚,否则很容易出错。在这个方面,浪费了大量时间。
现有的PCB并行设计技术的主要特点是设计者通过分工,分别独立的进行一部分设计。二者的设计相对独立,也就是说设计者通常在彼此独立的计算机上进行设计,然后阶段性地进行文件合并。在现有的并行设计技术中,在布局时,严格分成几个部分,然后各自进行布局设计,在这个分工设计过程中,设计者A看不到另一个设计者B在做什么,只能合并后才能看到。只能是设计者A设计完成后,生成一个特殊的接口文件,然后在设计者B的文件上调入这个接口文件,如果还存在一个设计者C的话,就必须先合并设计者A和B生成的合并接口文件,然后,在设计者C的文件上调入这个合并接口文件,以此类推,设计者越多,操作起来就越复杂,除了操作复杂之外,还存在很多数据无法用接口文件进行合并的问题,因此会产生重复劳动。
这种技术的缺点在于:
1、必须把一个PCB图分成两个或多个相对独立的电路单元,每个设计者负责一部分,然后合并。但实际上由于是同一个电路板,要分成多个独立的部分并不容易;特别是布线,一定要分开,否则无法合并,但事实上就是布线设计几乎无法分成完全独立的单元;
2、即使分好了独立的单元,但是各个独立的单元的电路间通常有信号线连接,而这些信号线都只能待合并以后,由某个设计者单独完成(这个时候不能并行),因此不能在整个PCB设计过程中进行并行设计;
3、在一个设计者在自己的PCB设计软件界面中,无法即时看到另一个设计者的动作。因此就不可避免的可能产生两个设计者之间由于即时沟通不畅而导致的误解和设计冲突,从而导致返工;
4、现有的这种方法,需要从设计文件中分别提取布局文件、布线文件、丝印、铺铜等的信息,然后分别导入另一个设计者的设计文件,完成合并。但实际上PCB设计文件中有很多信息不能完全支持提取、导入的方法。例如电源、地平面的分割和铺铜就无法完全导出、导入。铺铜导出后,均会失去网络属性;以及
5、同时,分别提取布局、布线、丝印、铺铜的信息再导入,是现有并行设计技术所额外产生的工作,需多花去一定的时间。采用并行设计绝对时间是减少了,但是由于产生了额外工作,所花费的总人工比单独设计实际上还多一些。
因此,存在着对实现印制电路板的并行设计的系统及其方法的需求。
发明内容
本发明的目的在于提供能够克服现有技术中存在的至少一种缺陷的印制电路板并行设计系统及其方法。
为实现上述目的,本发明提供了一种基于网络的印制电路板并行设计系统,包括:用于印制电路板并行设计的主机和至少一个连接至所述主机的终端机;所述主机包括:第一数据交换装置,用于执行所述主机和所述终端机之间的设计数据交换;第一存储装置,用于储存来自所述第一数据交换装置的设计数据;第一处理器,用于响应于来自所述终端机的请求,使所述第一数据交换装置执行所述主机和所述终端机之间的设计数据交换,还用于在接收到来自不同的终端机的数据时将来自所述不同的终端机的设计数据合并;权限设定装置,用于将最高的权限分配给所述主机,允许所述主机进行所有的设计操作,并根据所述终端机所进行的设计操作为所述终端机分配权限,使得所述至少一个终端机可进行全部或部分设计操作;权限鉴别装置,用于在所述终端机为多个、且多个终端机的设计操作出现冲突时,对所述终端机的权限进行鉴别,允许权限高的终端机进行所述设计操作;所述终端机包括:第二数据交换装置,用于执行所述主机和所述终端机之间的设计数据交换;第二存储装置,用于储存来自所述第二数据交换装置的设计数据;以及第二处理器,用于向所述主机发送进行设计数据交换的请求,响应于所述主机的应答,使所述第二数据交换装置执行所述主机和所述终端机之间的设计数据交换。
在上述印制电路板并行设计系统中,在所述主机和所述终端机之间实时交换的数据是电子设计自动化软件菜单操作的文本信息,由于只需要交换文本信息,对网络带宽要求小,这是本发明的一个重要创新。
在上述印制电路板并行设计系统中,所述操作选自包括以下的组:布局、布线、规则设定、电源地分割、铺铜、丝印、加测试点、布线调整、以及权限分配。
在上述印制电路板并行设计系统中,所述主机和所述至少一个终端机上均设置有即时通信装置,所述主机和所述至少一个终端机的操作者可借助所述即时通信装置进行选自包括以下的组的通信:文字、音频、和视频。
在上述印制电路板并行设计系统中,所述主机和所述终端机之间通过局域网、互联网、或者直接连线连接。
本发明还提供了一种印制电路板并行设计方法,包括:步骤302,设置用于印制电路板并行设计的主机和至少一个连接至所述主机的终端机;步骤304,使用权限设定装置,将最高权限分配给所述主机,允许所述主机进行所有的设计操作,为所述终端机分配权限;步骤306,所述主机根据来自所述终端机的请求,执行所述主机和所述终端机之间的设计数据交换,并储存来自所述终端机的设计数据;步骤308,当所述主机接收到来自不同终端机的电子设计自动化软件菜单操作数据时,在所述主机上执行来自不同终端机的菜单操作数据,同时,将最新的操作更新信息以文本的形式传送给各个终端机,终端机根据主机发送的操作信息进行操作更新,从而保持各个终端机和主机的操作同步;步骤310,所述终端机根据来自所述主机的应答,储存来自所述主机的设计数据;以及步骤312,在所述终端机为多个、且多个终端机的操作出现冲突时,使用权限鉴别装置对所述终端机的权限进行鉴别,允许权限高的终端机进行所述设计操作。
在上述印制电路板并行设计方法中,在所述主机和所述终端机之间实时交换的数据是电子设计自动化软件菜单操作的文本信息。
在上述印制电路板并行设计方法中,当权限较低的终端机需要在印制电路板设计图的某部分特殊区域享有最高权限,不希望其他终端机在此区域进行设计操作或影响其设计操作时,所述权限较低的终端机向所述主机请求获得所述特殊区域的最高权限;如果所述主机判断出所述特殊区域不是其他设计者正在进行设计操作的区域,则批准所述权限较低的终端机的请求;如果所述主机判断出所述特殊区域是其他设计者正在进行设计操作的区域,则拒绝所述权限较低的终端机的请求,同时返回拒绝信息给终端机。
在上述印制电路板并行设计方法中,所述步骤306还包括:步骤3062,判断来自所述终端机的请求是否符合主机设定的规则以及PCB设计软件本身的规则;步骤3064,如果来自所述终端机的请求符合主机设定的规则以及PCB设计软件本身的规则,则执行所述主机和所述终端机之间的数据交换;以及步骤3066,如果来自所述终端机的请求不符合主机设定的规则或PCB设计软件本身的规则,则拒绝执行所述主机和所述终端机之间的数据交换,并发送表示拒绝的消息给所述终端机。
在上述印制电路板并行设计方法中,所述操作选自包括以下的组:布局、布线、规则设定、电源地分割、铺铜、丝印、加测试点、布线调整、以及权限分配。
在上述印制电路板并行设计方法中,所述主机和所述至少一个终端机上均设置有即时通信装置,所述主机和所述至少一个终端机的操作者可借助所述即时通信装置进行选自包括以下的组的通信:文字、音频、和视频。
在上述印制电路板并行设计方法中,所述至少两个终端机之间通过局域网、互联网、或者直接连线连接。
通过上述提供的印制电路板并行设计系统及其方法,可以实现基于网络进行即时的数据传输,通过将两个或多个设计者其中之一的终端机(设计计算机)设定为主机,其他终端机设定为终端的方式,由主机实现双方数据的交互,从而使得任何一方都能实时看到对方的操作。最后再又主机进行储存(存盘)处理。这样就不需要通过将PCB布局、布线、丝印等信息导出,再导入到另一个设计者的设计中。而是直接通过即时数据交互来实现并行设计。
根据本发明的技术方案采用了独特的权限设定和鉴别机制,对于进行并行设计的多个设计者,主机享有最高权限,其可以裁决其他设计者的操作是否合法,同时还可以对其他多个设计者的权限进行排序。当多个设计者的操作发生冲突时,使用权限鉴别器进行鉴别,仅允许权限最高的设计者进行该项操作,而其他设计者的操作为非法;对于特殊操作不需要同步完成,也可以在软件里通过权限判别机制来决定,如:主机享有最高权限,并可以将操作划分成布局类、布线类、规则类等几大类操作,并决定开放哪些操作,主机决定开放的操作才能被其他设计者进行。当权限较低的操作者需要在某部分特殊区域享有最高权限,即,其他人不可以影响其操作时,可以向主机发出特殊区域最高权限申请,若主机自动判断其特殊区域不是其他设计者正在操作的区域,则可以判定合法,在此区域里,其他设计者不得进行操作。但主机可以决定删除该特殊区域,而其他终端却不能。
本发明还提供了一种印制电路板的并行设计方法,包括以下步骤:
步骤402,对待设计的印制电路板原理图和结构要求进行分析,创建印制电路板的边框,调入原理图网表;
步骤404,为主机和每个终端机划定原理图的一个功能区域,主机和每个终端机进行单独布局设计,产生器件布局文件。主机和终端机是在相同的印刷电路板的结构图上进行设计,参考同一坐标系;
步骤406,主机调入并合并每个终端机的器件布局文件。在合并布局文件之前,必须保护主机的布局文件;
步骤408,按照功能对印制电路板划分区域,主机和终端机对至少一个划分的区域独立地进行布线,产生布线文件;
步骤410,主机调入并合并每个终端机的布线文件。在合并布线文件之前,必须保护主机的布线文件。主机在布线过程中,合并主机和每个终端机的布线文件;
步骤412,主机和每个终端机对印制电路板的一层或一个区域的走线进行调整和优化,并产生走线文件;
步骤414,主机调入并合并每个终端机的走线文件。在合并走线文件之前,必须保护主机的走线文件。主机在调整和优化走线的过程中,合并主机和终端机的走线文件;以及
步骤416,主机对合并后的文件进行检查、评审和调整。
通过上述印制电路板并行设计系统及其方法,可以大幅度提高印制电路板的并行设计效率,减少印制电路板设计所需时间,平均可以比串行设计节省三分之二到二分之一的时间,从而弱化印制电路板设计在电路实现中的瓶颈效应。
在根据本发明的技术方案中,网络上仅传输菜单操作的文本信息,以节约网络带宽资源;其他的合法性检查均由主机进行。
另外,由于在主机和终端机中嵌入了即时通信模块,设计者可以通过该模块进行网络文字交互,也就是网络聊天功能,来进行必要的设计交流,同时还可以在增加耳麦的情况下进行音频聊天,也就是诸如QQ等即时通信工具的功能。
附图说明
通过参考附图,本发明的特征和优点将变的更加明显,其中:
图1示出了根据本发明的印制电路板并行设计系统的系统框图;
图2示出了根据本发明的第一实施例的印制电路板并行设计方法的流程图;
图3a、图3b、以及图3c示出了使用如图1所示的根据本发明的印制电路板并行设计系统及采用如图2所示的根据本发明的印制电路板并行设计方法进行印制电路板并行设计时各终端机上显示的屏幕图像;以及
图4示出了根据本发明的第二实施例的印制电路板并行设计方法的流程图。
具体实施方式
现在参照附图对根据本发明的具体实施例进行说明,应当理解,此处所描述的具体实施例仅仅用于解释本发明,并不用于构成对本发明的限定。
图1示出了根据本发明的基于网络的印制电路板并行设计系统的系统框图。
主机10通过网络与终端机20连接在一起,主机10包括:第一数据交换装置102,用于执行所述主机10和所述终端机20之间的数据交换;第一存储装置104,用于储存来自所述第一数据交换装置102的数据;第一处理器106,用于响应于来自所述终端机20的请求,使所述第一数据交换装置102执行所述主机10和所述终端机20之间的数据交换,还用于在接收到来自不同终端机20的菜单操作数据时,在所述主机10上执行来自不同终端机20的菜单操作数据,同时,将最新的操作更新信息以文本的形式传送给各个终端机,终端机20根据主机10发送的操作信息进行操作更新,从而保持各个终端机20和主机10的操作同步。所述终端机20包括:第二数据交换装置202,用于执行所述主机10和所述终端机20之间的数据交换;第二存储装置204,用于储存来自所述第二数据交换装置202的数据;第二处理器206,用于向所述终端机20发送进行数据交换的请求,响应于所述主机10的应答,使所述第二数据交换装置202执行所述主机10和所述终端机20之间的数据交换。
主机10上还可以设置权限设定装置和权限鉴别装置,权限设定装置用于将最高的权限分配给所述主机,允许所述主机进行所有的操作,并根据一定的设定规则为所述至少一个终端机分配权限,使得所述至少一个终端机可进行全部或部分操作;权限鉴别装置用于在所述终端机多个、且多个终端机的操作出现冲突时,对所述终端机的权限进行鉴别,允许权限高的终端机进行所述操作。
在图1中示出了一个主机10和一个终端机20进行通信时的情况,应当理解,可以采用多个终端机20和一个主机10或多个主机10的体系结构。或者,可以选择多个终端机20中的一个作为主机10。主机10和终端机20之间可以通过局域网连接,也可以通过互联网连接,还可以直接连接。
在主机10和终端机20上运行有EDA软件,下面说明假设有两个设计者A和B使用根据本发明的印制电路板并行设计系统进行并行设计,两人各自在一个EDA软件中进行同一个电路板的PCB设计的情形。A先通过该EDA软件,新建一个工程(项目),并将自己的计算机设为主机10。设计者B打开EDA软件以后,通过登录A的主机10,找到同一个工程(项目),此时可通过网络,获取最新的PCB设计文件,就能在自己的计算机(终端机20)上和设计者A进行同一个项目的设计。设计者A的主机10在用EDA软件进行PCB设计的同时也作为该项并行设计的主控中心。它通过EDA软件,使设计者A和设计者B能并行进行设计。若还有其他更多的并行设计者,则均连线登录到设计者A所在的主机10,并获取最新的文件进行并行设计。
通过EDA软件进行PCB的计算机辅助设计,实际上整个过程的记录可以简化为对软件菜单的操作。通过一系列的操作,最后形成一个PCB图。因此,基于网络的并行PCB设计技术,通过网络传输的仅仅是各个设计者的菜单操作信息。而菜单操作信息只需要通过文本进行传送,因此,通过网络传输的数据量就很小,故对网络带宽的占用会比较小。因此,从理论上讲,无论是在局域网中,还是在互联网上,都可以进行并行PCB设计。
当设计者B在自己的计算机(终端机20)上进行EDA软件的操作时,便向主机10发出操作请求,主机10根据软件设置,判断请求是否合法。若合法,则接受操作请求,软件完成操作,同时将操作信息传送到设计者A,使得设计者A能够在自己的界面上看到操作者B的操作。若不合法,则拒绝该操作。
同时,对于一些特殊的操作,不需要对方同步完成该操作,通过EDA软件先设定好不进行同步传输。例如对当前屏幕的放大、缩小操作,若其中一个设计者进行放大,其他设计者是不需要看到的。
图2示出了根据本发明的印制电路板并行设计方法的流程图;
该方法包括如下步骤:
步骤302,设置主机和至少一个连接至所述主机的终端机;
步骤304,使用权限设定装置,将最高权限分配给所述主机,允许所述主机进行所有的操作,按照一定的规则为所述终端机分配权限;
步骤306,所述主机根据来自所述终端机的请求,执行所述主机和所述终端机之间的数据交换,并储存来自所述终端机的数据;
步骤308,当所述主机接收到来自不同终端机的菜单操作数据时,在所述主机上执行来自不同终端机的菜单操作数据,同时,将最新的操作更新信息以文本的形式传送给各个终端机,终端机根据主机发送的操作信息进行操作更新,从而保持各个终端机和主机的操作同步;
步骤310,所述终端机根据来自所述主机的应答,储存来自所述主机的数据;以及
步骤312,在所述终端机多个、且多个终端机的操作出现冲突时,使用权限鉴别装置对所述终端机的权限进行鉴别,允许权限高的终端机进行所述操作。
其中,所述步骤306还可以包括如下步骤:
在步骤3062,判断来自所述终端机的请求是否符合主机设定的规则以及PCB设计软件本身的规则;
在步骤3064,如果来自所述终端机的请求符合主机设定的规则以及PCB设计软件本身的规则,则执行所述主机和所述终端机之间的数据交换;以及
在步骤3066,如果来自所述终端机的请求不符合主机设定的规则以及PCB设计软件本身的规则,则拒绝执行所述主机和所述终端机之间的数据交换,并发送表示拒绝的消息给所述终端机。
所设定的规则包括:根据所述终端机所进行的操作来设定权限。所述操作选自包括以下的组:布局、布线、规则设定、电源地分割、铺铜、丝印、加测试点、布线调整、以及权限分配。主机和至少一个终端机上还可设置即时通信装置,主机和至少一个终端机的操作者可借助所述即时通信装置进行选自包括以下的组的通信:文字、音频、和视频。
主机和终端机之间可以通过局域网连接,也可以通过互联网连接,还可以直接连接。所述主机和所述终端机之间交换的数据是菜单操作数据。它们之间可以进行实时数据交换,也可以进行非实时数据交换。
图3a、图3b、以及图3c示出了使用如图1所示的根据本发明的印制电路板并行设计系统及采用如图2所示的根据本发明的印制电路板并行设计方法进行印制电路板并行设计时各终端机上显示的屏幕图像。
下面通过图3a-3b的屏幕图像说明根据本发明的印制电路板并行设计系统以及根据本发明的印制电路板并行设计方法进行印制电路板并行设计的具体工作情况。
如图3a所示,两个并行设计者之间首先进行分工,这种基于网络数据传输的并行PCB设计技术对于分工要求较为简单,只需要将不同的设计者各自分成几个不同的设计区域,如图3a所示,将该PCB分为ROOM A和ROOM B两个区域。每个设计者负责一个区域的布局、布线、丝印调整等工作。而两个设计者单独进行设计的同时,能够随时看到对方区域的操作。最后在主机上进行保存,就是一个并行PCB设计的工作成果。
对于布局而言,如果能相对准确的确定两个部分各所占面积,两个区域的设计基本上是独立的,但对于布线,则可能有很多布线会从ROOM A跨越到ROOM B。图3b-3c示出了解决这一问题的方法,在图3b-3c中,左侧有两根蓝色的布线跨越两个区域。这时候设计者B可以先将其布线至两个区域的交界处,然后,设计者A就能从自己的设计界面上看到这个操作。这时,设计者A就可再把这两根线从ROOM A拉至两个区域交界处,完成这两个设计者所设计的布线的连接。
对于电源地分割,可以二人各自进行分割线的设计,然后由其中一人完成铺铜。
图4示出了根据本发明的第二实施例的印制电路板并行设计方法的流程图。
所述方法包括以下步骤:
步骤402,对待设计的印制电路板原理图和结构要求进行分析,创建印制电路板的边框,调入原理图网表。原理图用于阐述硬件设计的原理,包含为实现设计目的的电路图,时印刷电路板设计需要的上游流程文件。网表时原理图产生的包含器件信息以及网络连接关系的文本文件。
步骤404,为主机10和每个终端机20划定原理图的一个功能区域,主机10和每个终端机10进行单独布局设计,即,设计器件在所设计的版图上的位置,产生器件布局文件。在进行布局时,主机10和终端机20是在相同的印刷电路板的结构图上进行设计,参考同一坐标系。
步骤406,主机10调入并合并每个终端机20的器件布局文件。在合并布局文件之前,必须保护主机20的布局文件。
步骤408,按照功能对印制电路板划分区域,主机10和终端机20对至少一个划分的区域独立地进行布线,产生布线文件。
步骤410,主机10调入并合并每个终端机的布线文件。在合并布线文件之前,必须保护主机10的布线文件。在布线过程中,主机可以合并主机10和每个终端机20的布线文件。
步骤412,主机10和每个终端机20对印制电路板的一层或一个区域的走线进行调整和优化,并产生走线文件。走线是用来实现网络连接的金属线。
步骤414,主机10调入并合并每个终端机20的走线文件。在合并走线文件之前,必须保护主机10的走线文件。在调整和优化走线的过程中,主机10就可以合并主机10和终端机20的走线文件。
步骤416,主机10对合并后的文件进行检查、评审和调整。到此,整个印制电路板的设计就完成了。
通过上述印制电路板并行设计系统及其方法,可以大幅度提高印制电路板的并行设计效率,减少印制电路板设计所需时间,平均可以比串行设计节省三分之二到二分之一的时间,从而弱化印制电路板设计在电路实现中的瓶颈效应。
通过这种基于网络的并行PCB设计技术,使得在一些特殊情况下,需要PCB设计时间压缩得很短的时候,就可以采取多人进行并行设计。而且这种并行设计,不光可以应用于同一个办公点,甚至在不同的办公点、不同的城市、不同的国家之间,均可以通过该技术进行联网并行PCB设计。
根据本发明的基于网络的印制电路板并行设计系统及其方法还取得了如下技术效果:
1、几个不同的设计者同时进行设计时,能够即时看到其他人在各自所负责区域的操作结果,从而有利于多个设计者协同工作;
2、PCB设计过程中所有的操作全部可以并行进行,包括布局、布线、电源地分割、铺铜、丝印、加测试点、布线调整等,针对单独的一个设计者而言,其在所负责的区域里进行PCB设计与其进行独立的一项设计是一样的;
3、没有通常的并行设计中需要分别把布局、布线、丝印等信息导出再导入到另一个设计者的设计文件中这一类的额外操作。因此,极大的节约了时间,提升了工作效率;
4、这种并行设计没有地域限制,只要有网络连接,就能进行并行设计,能够满足异地开发的需要;以及
5、在本发明中,由于仅传输菜单文本信息从而节约了网络带宽。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (18)
1.一种基于网络的印制电路板并行设计系统,包括:用于印制电路板并行设计的主机和至少一个连接至所述主机的终端机;其特征在于:
所述主机包括:
第一数据交换装置,用于执行所述主机和所述终端机之间的设计数据交换;
第一存储装置,用于储存来自所述第一数据交换装置的设计数据;
第一处理器,用于响应于来自所述终端机的请求,使所述第一数据交换装置执行所述主机和所述终端机之间的设计数据交换,还用于在接收到来自不同的终端机的设计数据时将来自所述不同的终端机的设计数据与主机的设计数据合并;
权限设定装置,用于将最高的权限分配给所述主机,允许所述主机进行所有的设计操作,并根据所述终端机所进行的设计操作为所述终端机分配权限,使得所述至少一个终端机可进行全部或部分设计操作;
权限鉴别装置,用于在所述终端机为多个、且多个终端机的设计操作出现冲突时,对所述终端机的权限进行鉴别,允许权限高的终端机进行所述设计操作;
所述终端机包括:
第二数据交换装置,用于执行所述主机和所述终端机之间的设计数据交换;
第二存储装置,用于储存来自所述第二数据交换装置的设计数据;以及
第二处理器,用于向所述主机发送进行设计数据交换的请求,响应于所述主机的应答,使所述第二数据交换装置执行所述主机和所述终端机之间的设计数据交换。
2.根据权利要求1所述的印制电路板并行设计系统,其特征在于,在所述主机和所述终端机之间实时交换的设计数据是记录了PCB设计软件菜单操作的文本信息。
3.根据权利要求1所述的印制电路板并行设计系统,其特征在于,所述操作选自包括以下的组:布局、布线、规则设定、电源地分割、铺铜、丝印、加测试点、布线调整、以及权限分配。
4.根据权利要求1至3中任一项所述的印制电路板并行设计系统,其特征在于,所述主机和所述至少一个终端机上均设置有即时通信装置,所述主机和所述至少一个终端机的操作者可借助所述即时通信装置进行选自包括以下的组的通信:文字、音频、和视频。
5.根据权利要求1至3中任一项所述的印制电路板并行设计系统,其特征在于,所述主机和所述终端机之间通过局域网、互联网、或者直接连线连接。
6.一种印制电路板并行设计方法,其特征在于,包括:步骤302,设置用于印制电路板并行设计的主机和至少一个连接至所述主机的终端机;
步骤304,使用权限设定装置,将最高权限分配给所述主机,允许所述主机进行所有的设计操作,为所述终端机分配权限;
步骤306,所述主机根据来自所述终端机的请求,执行所述主机和所述终端机之间的设计数据交换,并储存来自所述终端机的设计数据;
步骤308,当所述主机接收到来自不同终端机的PCB设计软件菜单操作数据时,在所述主机上执行来自不同终端机的菜单操作数据,同时,将最新的操作更新信息以文本的形式传送给各个终端机,终端机根据主机发送的操作信息进行操作更新,从而保持各个终端机和主机的操作同步;
步骤310,所述终端机根据来自所述主机的应答,储存来自所述主机的设计数据;以及
步骤312,在所述终端机为多个、且多个终端机的设计操作出现冲突时,使用权限鉴别装置对所述终端机的权限进行鉴别,允许权限高的终端机进行所述设计操作。
7.根据权利要求6所述的印制电路板并行设计方法,其特征在于,在所述主机和所述终端机之间实时交换的数据是记录了PCB设计软件菜单操作的文本信息。
8.根据权利要求7所述的印制电路板并行设计方法,其特征在于,当权限较低的终端机需要在印制电路板设计图的某部分特殊区域享有最高权限,不希望其他终端机在此区域进行设计操作或影响其设计操作时,所述权限较低的终端机向所述主机请求获得所述特殊区域的最高权限;如果所述主机判断出所述特殊区域不是其他设计者正在进行设计操作的区域,则批准所述权限较低的终端机的请求;如果所述主机判断出所述特殊区域是其他设计者正在进行设计操作的区域,则拒绝所述权限较低的终端机的请求,同时返回拒绝信息给终端机。
9.根据权利要求6所述的印制电路板并行设计方法,其特征在于,所述步骤306还包括:
步骤3062,判断来自所述终端机的请求是否符合主机设定的规则以及PCB设计软件本身的规则;
步骤3064,如果来自所述终端机的请求符合主机设定的规则以及PCB设计软件本身的规则,则执行所述主机和所述终端机之间的设计数据交换;以及
步骤3066,如果来自所述终端机的请求不符合主机设定的规则或PCB设计软件本身的规则,则拒绝执行所述主机和所述终端机之间的设计数据交换,并发送表示拒绝的消息给所述终端机。
10.根据权利要求6所述的印制电路板并行设计方法,其特征在于,所述操作选自包括以下的组:布局、布线、规则设定、电源地分割、铺铜、丝印、加测试点、布线调整、以及权限分配。
11.根据权利要求6至9中任一项所述的印制电路板并行设计方法,其特征在于,所述主机和所述至少一个终端机上均设置有即时通信装置,所述主机和所述至少一个终端机的操作者可借助所述即时通信装置进行选自包括以下的组的通信:文字、音频、和视频。
12.根据权利要求6至9中任一项所述的印制电路板并行设计方法,其特征在于,所述至少两个终端机之间通过局域网、互联网、或者直接连线连接。
13.一种印制电路板的并行设计方法,包括:
步骤402,对待设计的印制电路板原理图和结构要求进行分析,创建印制电路板的边框,调入原理图网表;
步骤404,为主机和每个终端机分配原理图的一个功能区域,所述主机和每个终端机进行单独布局设计,产生器件布局文件;
步骤406,所述主机调入所述每个终端机的器件布局文件,将每个终端机的器件布局文件与主机的器件布局文件合并;
步骤408,按照功能对印制电路板划分区域,所述主机和所述终端机对至少一个划分的区域独立地进行布线,产生布线文件;
步骤410,所述主机调入每个终端机的布线文件,并将每个终端机的布线文件与主机的布线文件合并;
步骤412,所述主机和每个终端机对所述印制电路板的一层或一个区域的走线进行调整和优化,并产生走线文件;
步骤414,所述主机调入每个终端机的走线文件,并将每个终端机的走线文件与主机的走线文件合并;以及
步骤416,所述主机对合并后的文件进行检查、评审和调整。
14.根据权利要求13所述的方法,其中,在所述步骤404中,所述主机和终端机在相同的印制电路板的结构图上进行设计,参考同一坐标系。
15.根据权利要求13所述的方法,其中,在所述步骤406中,在合并布局文件之前,将所述主机的布局文件设置为受保护状态。
16.根据权利要求13所述的方法,其中,在所述步骤410中,在合并布线文件之前,将所述主机的布线文件设置为受保护状态。
17.根据权利要求13所述的方法,其中,在所述步骤414中,在合并所述走线文件之前,将所述主机的走线文件设置为受保护状态。
18.根据权利要求13所述的方法,其中,在所述步骤414中,每个主机在调整和优化走线的过程中,合并所述主机和所述终端机的走线文件。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2005100344170A CN100428676C (zh) | 2005-04-23 | 2005-04-23 | 基于网络的印制电路板并行设计系统及其方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2005100344170A CN100428676C (zh) | 2005-04-23 | 2005-04-23 | 基于网络的印制电路板并行设计系统及其方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1852120A CN1852120A (zh) | 2006-10-25 |
CN100428676C true CN100428676C (zh) | 2008-10-22 |
Family
ID=37133591
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2005100344170A Expired - Fee Related CN100428676C (zh) | 2005-04-23 | 2005-04-23 | 基于网络的印制电路板并行设计系统及其方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100428676C (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102637217B (zh) * | 2012-02-20 | 2014-03-26 | 苏州领佰思自动化科技有限公司 | 基于云计算平台的大规模集成电路布线系统 |
CN104537194B (zh) * | 2015-01-22 | 2017-11-10 | 广东威创视讯科技股份有限公司 | 一种pcb设计方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07152824A (ja) * | 1993-10-04 | 1995-06-16 | Matsushita Electric Ind Co Ltd | プリント基板設計方法およびシステム |
JPH07182401A (ja) * | 1993-12-22 | 1995-07-21 | Nec Corp | 印刷回路基板設計支援装置 |
US5787268A (en) * | 1994-10-20 | 1998-07-28 | Fujitsu Limited | Interactive circuit designing apparatus |
JPH11272730A (ja) * | 1998-03-24 | 1999-10-08 | Pfu Ltd | プリント板回路設計システム及びプリント板回路設計方法並びに記録媒体 |
CN1459716A (zh) * | 2002-05-22 | 2003-12-03 | 华为技术有限公司 | 印刷线路板设计的自动审查装置及其方法 |
CN1477919A (zh) * | 2002-08-23 | 2004-02-25 | 华为技术有限公司 | 一种用于印刷电路板设计的方法及装置 |
-
2005
- 2005-04-23 CN CNB2005100344170A patent/CN100428676C/zh not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07152824A (ja) * | 1993-10-04 | 1995-06-16 | Matsushita Electric Ind Co Ltd | プリント基板設計方法およびシステム |
JPH07182401A (ja) * | 1993-12-22 | 1995-07-21 | Nec Corp | 印刷回路基板設計支援装置 |
US5787268A (en) * | 1994-10-20 | 1998-07-28 | Fujitsu Limited | Interactive circuit designing apparatus |
JPH11272730A (ja) * | 1998-03-24 | 1999-10-08 | Pfu Ltd | プリント板回路設計システム及びプリント板回路設計方法並びに記録媒体 |
CN1459716A (zh) * | 2002-05-22 | 2003-12-03 | 华为技术有限公司 | 印刷线路板设计的自动审查装置及其方法 |
CN1477919A (zh) * | 2002-08-23 | 2004-02-25 | 华为技术有限公司 | 一种用于印刷电路板设计的方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
CN1852120A (zh) | 2006-10-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101894192B (zh) | Afdx网络设计与验证的仿真和演示系统及其仿真和演示方法 | |
CN101197851B (zh) | 一种实现控制平面集中式数据平面分布式的方法及系统 | |
CN110119292A (zh) | 系统运行参数查询方法、匹配方法、装置及节点设备 | |
CN103326959B (zh) | 一种多网络制式的切换应用方法、系统及云存储系统 | |
CN108683694A (zh) | 一种信息协同处理方法、系统及服务器 | |
CN102111288A (zh) | 一种机器对机器的网络管理架构 | |
CN104580211A (zh) | 一种基于soa架构的侵入式系统 | |
CN103986902B (zh) | 云端视讯交换会议装置 | |
CN115510496A (zh) | 数据库访问控制方法及相关装置 | |
CN100428676C (zh) | 基于网络的印制电路板并行设计系统及其方法 | |
CN105871628B (zh) | 一种航班信息发送方法及系统 | |
CN102137102B (zh) | 一种支持多类信息发布方式的业务支撑平台实现方法 | |
CN102098196A (zh) | 刀片服务器的数据传输方法 | |
CN106131134A (zh) | 一种消息内容合并去重方法及系统 | |
CN107769934A (zh) | 资费处理方法及装置 | |
CN101296196B (zh) | 一种鉴权方法及鉴权装置 | |
CN202309766U (zh) | 一种基于活动目录验证的在线服务系统 | |
CN104410640B (zh) | 一种在分布式协同环境下信息获取的权限控制方法和系统 | |
CN103279699A (zh) | 群组信息共享方法及系统 | |
CN101719893A (zh) | 采集规则共享系统 | |
CN101465776A (zh) | 信息网络系统及其实现方法 | |
CN116827891A (zh) | 移动互联网系统数据同步共享的优化方法及系统 | |
CN106161197B (zh) | 基于rcs公众平台的业务处理方法和装置 | |
CN109462665A (zh) | 一种基于sd-utn网络的用户安全访问控制方法及系统 | |
CN107835147A (zh) | 实现企业应用系统集成的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20081022 Termination date: 20150423 |
|
EXPY | Termination of patent right or utility model |