CN100428294C - 调制电路、驱动电路、调制信号的生成方法、图像显示装置和电视设备 - Google Patents

调制电路、驱动电路、调制信号的生成方法、图像显示装置和电视设备 Download PDF

Info

Publication number
CN100428294C
CN100428294C CNB2005100810921A CN200510081092A CN100428294C CN 100428294 C CN100428294 C CN 100428294C CN B2005100810921 A CNB2005100810921 A CN B2005100810921A CN 200510081092 A CN200510081092 A CN 200510081092A CN 100428294 C CN100428294 C CN 100428294C
Authority
CN
China
Prior art keywords
data
circuit
mentioned
modulation
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2005100810921A
Other languages
English (en)
Other versions
CN1716354A (zh
Inventor
村山和彦
山崎达郎
嵯峨野治
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Publication of CN1716354A publication Critical patent/CN1716354A/zh
Application granted granted Critical
Publication of CN100428294C publication Critical patent/CN100428294C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种调制电路,输出调制信号,包括:把确定在具有被控制于规定峰值的部分的调制信号中的上述部分的时间宽度的波形形状数据,存储成可以使用该波形形状数据输出多个调制信号的形态的存储电路;根据上述波形形状数据、输入的灰度数据生成上述调制信号的电路。

Description

调制电路、驱动电路、调制信号的生成方法、图像显示装置和电视设备
技术领域
本发明涉及调制电路、驱动电路和输出方法。特别是适用于矩阵驱动型驱动装置的驱动电路及其驱动方法。
背景技术
作为现有技术,在U.S.Patent申请公开No.2002195966(特开2003-173159号公报)上公开了组合脉冲宽度调制和振幅调制的调制方法。另外,在该文献中公开了波形的上升和下降呈阶梯形状的结构。
另外,在特开2003-316312号公报中公开了在产生具有被称为V14波形的阶梯状部分的波形的结构中用“JBit”来指定下降波形形状的结构。
所希望的结构是在特定的波形设定条件下可以设定输出信号波形的结构。
发明内容
本申请发明的目的在于实现可以根据规定条件来适宜地设定输出信号的波形的结构。
为了实现上述目的,本发明提供一种调制电路,输出调制信号,其特征在于,包括:存储决定时间宽度的波形形状数据的存储电路,其中,上述调制信号具有被控制于规定峰值的部分,上述时间宽度是上述部分的时间宽度;和根据上述波形形状数据和输入的灰度数据来生成上述调制信号的电路。
本发明还提供一种驱动电路,其特征在于,包括:上述的调制电路;和把输入信号变换为上述灰度数据的数据输出电路,上述调制电路和上述数据输出电路设置在相互不同的电路板上。
本发明还提供一种调制信号的生成方法,其特征在于,包括:在具有存储电路的调制电路中,在上述存储电路中存储用于生成多个调制信号的波形形状数据的步骤;和在上述调制电路中,依次生成分别与具有相互不同的值的多个灰度数据对应的上述多个调制信号的步骤,为了生成上述多个调制信号,使用存储在上述存储电路中的同一波形形状数据。
本发明还提供一种图像显示装置,其特征在于,包括:上述的调制电路;多条扫描配线;由上述调制电路提供调制信号的多条调制配线;和由上述多条扫描配线及上述多条调制配线连接成矩阵的多个显示元件。
本发明还提供一种电视设备,其特征在于,具有:上述的图像显示装置;和可选择电视广播信号的高频头,其中,根据上述高频头输出的信号来进行图像显示。
涉及本申请的发明的第一形态的结构如下。即,
是输出调制信号的调制电路,包括:
把确定在具有被控制在规定的峰值的部分的调制信号中的上述部分的时间宽度的波形形状数据,以可以使用该波形形状数据输出多个调制信号那样存储的存储电路;
根据上述波形形状数据、输入的灰度数据,生成上述调制信号的电路。
另外,在该结构中,可以适宜地采用上述波形形状数据至少包含用于规定开始从其它峰值向上述规定的峰值转移的控制的时刻的数据,和用于规定开始从上述规定的峰值向其它峰值转移的控制的时刻的数据的结构。
另外,上述波形形状数据是由上述灰度数据规定的时刻,可以适宜地采用包含规定从开始从其它峰值向上述规定的峰值转移的控制的时间开始的,上述部分的时间宽度的数据的结构。
另外,上述波形形状数据是与值不同的多个灰度数据对应的调制信号,可以适宜地采用为了确定具有分别被控制于上述规定峰值的部分的多个调制信号的,该部分的时间宽度而参照的结构。
另外,上述灰度数据可以适宜地采用包含规定开始降低上述调制信号的某一部分的峰值的控制的时间的数据的结构。
调制信号可以适宜地采用包含规定开始从被控制成具有该调制信号取得的峰值中的最大峰值的状态到具有其它峰值的控制的时间的数据的结构。
而且,基于波形形状数据的控制是适宜于在生成与值不同的灰度数据各自对应的调制信号时,可以共同进行的控制。具体地说,是开始转移到某一峰值的控制的时间,可以适宜地采用为了规定不使用灰度数据具有的信息中的至少一部分就可以确定的时间而进行使用波形形状数据的控制的结构。另外,是开始控制转移到某一峰值的控制的时间,可以适宜地采用为了规定应该参照灰度数据确定的时间而进行使用灰度数据的控制的结构。另外,可以适宜地采用为了规定是否把控制在某一峰值的部分给予调制信号而进行使用灰度数据的控制的结构。
另外,上述调制信号的波形具有被控制为阶梯形状的部分,
上述波形形状数据可以适宜地采用包含确定被控制在上述灰度形状的部分的形状的信息的结构。
进而本申请作为包含调制电路的驱动电路的发明形态公开了以下结构。即,包括:
上述调制电路;
把输入信号变换为上述规定数据的数据输出电路,
上述调制电路和上述数据输出电路是被设置在相互不同的基板上的驱动电路。
在调制电路中使用的灰度数据的适宜的结构是,被分成用于设定峰值的数据,和用于确定时间宽度(特别是在调制信号的波形中,是被控制在该波形中的最大峰值的部分的时间宽度)的数据。也可以适宜地采用设置把在此输入的灰度数据变换为适宜于在调制电路中使用的形态的灰度数据的数据输出电路。而后可以适宜地采用数据输出电路和调制电路设置在不同的基板上的结构。在向不同的基板发送数据时,直接并行转送数据所需要的配线数增大。可以适宜地采用在数据输出电路和调制电路之间进行并串行变换,以减少配线数的结构。而且,所谓并串行变换是指把变换前的并行数减少到更少的并行数(包含1)的变换。
另外,本申请作为调制信号的生成方法的发明形态表示以下结构。即,
一种调制信号生成方法,
包括:在具有存储电路的调制电路中,在上述存储电路中存储在多个调制信号的生成中使用的波形形状数据的步骤;
在上述调制电路中,依次生成与具有相互不同的值的多个灰度数据分别对应的上述多个调制信号的步骤,
为了上述多个调制信号的生成,使用存储在上述存储电路中的同一波形形状数据。
另外,本申请作为输出调制信号的调制电路的构成表示如下。即,
一种调制电路,是输出调制信号的调制电路,输出:
第1调制信号,它是与作为具有规定值的灰度数据的第1规定数据对应的调制信号,
把被控制在该调制信号的波形中的最大峰值的部分的峰值控制在该调制电路作为调制信号的峰值可以输出的峰值中最低的峰值的峰值Vk
第2调制信号,它是与作为具有比上述规定值还大1个值的灰度数据的第2灰度数据对应的调制信号,
具有把峰值控制在Vk的第1部分,和把峰值Vk+1(在此Vk<Vk+1=的第2部分,该第2部分位于该调制信号的波形前端以外并且后端以外,上述第1部分的时间宽度在上述第1调制信号中是把峰值控制在Vk的上述部分的时间宽度以上。
另外,在该结构中适宜的是,与具有每次增加了1上述第2灰度数据的值的值的多个灰度数据的各自对应的调制信号波形,具有在时间宽度控制的每一单位时间依次增加被拉制在上述第2调制信号波形的上述峰值Vk+1的部分的时间宽度的形状。
另外,本申请作为输出调制信号的输出方法的发明表示如下。即,是输出调制信号的输出方法,具有以下步骤:
输出第1调制信号的步骤,第1调制信号是与作为具有规定值的灰度数据的第1规定数据对应的调制信号,
把被控制在该调制信号的波形中的最大峰值的部分的峰值控制在该调制电路作为调制信号的峰值可以输出的峰值中最低的峰值的峰值Vk
输出第2调制信号的步骤,第2调制信号是与作为具有比上述规定值还大1个值的灰度数据的第2灰度数据对应的调制信号,
具有把峰值控制在Vk的第1部分,和把峰值Vk+1(在此Vk<Vk+1)第2部分,该第2部分位于该调制信号的波形前端以外并且后端以外,上述第1部分的时间宽度在上述第1调制信号中是把峰值控制在Vk的上述部分的时间宽度以上。
另外,本申请作为图像显示装置的发明表示以下结构。即,
具有以下部分的图像显示装置:
上述调制电路;
从上述调制电路提供调制信号的多条调制配线;
用上述多条扫描配线以及上述多条调制配线矩阵连接的多个显示元件。
另外,还公开了具有该图像显示装置、可以选择电视广播信号的高频头,
根据从上述高频头输出的信号执行图像显示的电视设备。
附图说明
图1是本发明的一种实施方式的驱动电路的方框图。
图2是表示被设置在本发明的一种实施方式的驱动电路上的调制电路的方框图。
图3是表示被设置在本发明的一种实施方式的调制电路上的移位寄存器的方框图。
图4是表示被设置在本发明的一种实施方式的调制电路上的PWM电路的方框图。
图5是表示被设置在本发明的一种实施方式的调制电路上的输出电路的方框图。
图6是表示从被设置在本发明的一种实施方式的调制电路上的输出电路输出的输出驱动波形一例的大致线图。
图7是表示本发明的一种实施方式的PWM驱动时的下降波形电路的方框图。
图8是表示本发明的一种实施方式的选择电路的方框图。
图9是表示本发明的一种实施方式的输出驱动波形一例的大致线图。
图10是表示本发明的一种实施方式的PWM驱动波形一例的大致线图。
图11是表示本发明的一种实施方式的PWM驱动波形一例的大致线图。
图12是表示本发明的一种实施方式的PWM驱动电路一例的大致线图。
图13是表示使用了本发明一种实施方式的驱动电路的机顶盒和电视设备的方框图。
具体实施方式
以下,参照附图说明本发明的一种实施方式的驱动电路。而且,在以下的一种实施方式的全部图中,在同一或者对应的部分上标注相同的符号。图1表示该一种实施方式的图像显示装置。
图1所示的图像显示装置具有显示元件1003和矩阵连接该显示元件的扫描配线1001和调制配线1002的多电子源1。在图1中为了避免不明确的记述,只表示一部分显示元件、一部分扫描配线,一部分调制配线。显示元件可以使用电子发射元件和EL元件等各种元件。在本实施方式中使用作为电子发射元件的表面传导型发射元件。其结构是设置与该电子源相对通过电子照射发光的荧光体,用该发光形成图像。而且,驱动该电子源1的,采用该一种实施方式的驱动电路的经过包括:调制电路2、扫描电路3、构成数据输出电路的定时发生电路4、数据变换电路5、并行/串行变换电路6、多电源电路7以及扫描电源电路8。该驱动电路构成在图像显示装置中的图像显示单元的一部分。而后,例如当需要把图像显示单元分成控制器和驱动电路的情况下,数据输出电路和调制电路被设置在相互不同的基板上。
调制电路2与作为多电子源1的调制配线的列方向配线连接。该调制电路2是根据调制数据(亮度灰度数据)向多电子源1输入调制信号的电路。作为灰度数据的调制数据是把PHM数据和PWM数据分别用并行/串行调制电路6串行变换后的数据。一个灰度数据表示为了用扫描电路输出的扫描信号产生与连续选择一个显示元件的状态对应的调制信号而使用的信息。例如当用于设定调制信号的峰值的数据的PHM数据是2位,用于设定时间宽度的数据的PWM数据是10位的情况下,1个灰度数据就是12位的信息。调制电路2具有作为调制装置的功能,即,把根据从并行/串行调制电路6输入的调制数据调制的调制信号给予分别与多个电子源连接的作为调制配线的列方向配线。
扫描电路3是与作为多电子源1的扫描配线的行方向配线连接,把扫描信号施加在各扫描配线上的电路。来自调制电路2的调制信号的输出,和来自扫描电路的扫描信号的输出同步进行。用扫描电路一边进行每次1行顺序选择行的线顺序扫描。但是,扫描电路3的动作并不限于此,也可以选择跨越扫描和选择多行或者面状地选择。即,扫描电路3具有在包含在多电子源1中的多个电子源中对连接成为驱动对象的多个电子源的行方向配线在规定时间给予选择电位,在另外的时间给予非选择电位,进行行选择的选择装置的功能。
定时发生电路4是发生时间信号的电路。时间信号是控制调制电路2、扫描电路3、数据变换电路5以及并行/串行变换电路6的各个电路的时间的控制数据。
数据变换电路5是进行把从外部控制多电子源1的亮度灰度的亮度灰度数据,变换为具有适宜于调制电路2的驱动波形数据格式的灰度数据的数据变换的电路。
并行/串行变换电路6是把从数据变换电路5输出的亮度调制数据对PHM数据以及PWM数据的每个分别把并行数据变换为串行数据的电路。
多电源电路7的构成是可以输出多的电源值的电源电路,是用于控制调制电路2的电路。多电源电路7一般是电压源电路,但并不必须限于此。
扫描电源电路8是输出多个电源值的电源电路,是控制扫描电路3的电路。扫描电源电路8一般是电压源电路,但并不局限于此。
以下,说明调制电路2。图2表示调制电路2的内部构成。如图2所示,调制电路2的构成是具有移位寄存器9、PWM电路10以及输出电路11。
向移位寄存器9输入用并行/串行变换电路6进行了串行变换的PHM串行数据以及PWM串行数据。另外,用移位寄存器9转送与多电子源1的列方向配线相应的调制数据的,PHM并行数据以及PWM并行数据。
在PWM电路10中从移位寄存器9输入上述PHM并行数据以及PWM并行数据。而后,用PWM电路10产生与输出段电路11的各个输出电压相应的输出。
另外,向移位寄存器9以及PWM电路10中,从定时发生电路4输入用于进行移位寄存器9以及PWM电路10的控制的时间信号。输出段电路11是与多电源电路7连接,输出具有后述的驱动波形的调制信号的电路。图3表示移位寄存器9的内部构造。另外,图4作为图2所示的PWM电路10表示在列方向配线每1条上具备的电路构成的一例。另外,在图5中表示在图2所示的输出段电路11中的列方向配线的每1条上具备的电路的一例。向图5所示的输出段电路11输入来自PWM电路10的信号TV1、TV2、TV3、TV4。
信号TV1、TV2、TV3、TV4在生成一个调制信号时,是用于设定调制信号的各部分应该具有的峰值的信号。具体地说由于信号TV1处于打开状态,因而表示调制信号的峰值的上升。具体地说从调制配线的基准电位电平(在此是接地电平)向峰值V1转移的控制通过TV1处于打开状态而开始。接着,由于根据需要(是否需要由灰度数据确定)信号TV2处于打开状态,因而调制信号的峰值从被控制在V1的状态开始向被控制在峰值V2的状态转移。进而接着,由于根据需要(是否需要根据灰度数据确定)信号TV3处于打开状态,因而调制信号的峰值从被控制在V2的状态开始向被控制在峰值V3的状态转移。进而接着,由于根据需要(是否需要根据灰度数据确定)信号TV4处于打开状态,因而调制信号的峰值从被控制在V3的状态开始向被控制在峰值V4的状态转移。
另一方面,由于TV4处于断开,因而峰值从被控制在峰值V4的状态开始向被控制在峰值V3的状态转移。接着由于TV3处于断开,因而峰值从被控制在V3的状态开始向被控制在峰值V2的状态转移。接着由于TV2处于断开,因而峰值从被控制的峰值V2的状态开始向被控制在峰值V1的状态转移。接着由于TV1处于断开,因而峰值从被控制的峰值V1的状态开始向被控制在基准电平的状态转移。调制信号的峰值在各转移的控制开始后,经由由电路构成和电子源构成确定的转移时间接近作为目标的峰值,在下一转移开始前维持在作为目标的峰值的附近。
而且,所谓信号的上升是指把信号电平变更为可以传递更大能量的电平。信号下降是指把信号电平变更为传递小的能量(包含基准电平)的电平。因而,对于扫描信号电平在通过降低调制信号电位增大传递的能量的构成中,信号的上升通过降低信号的电位进行。对于峰值的转移也是从V1到V2,从V2到V3,从V3到V4降低电位。这种情况下如果看峰值,也是满足V1<V2<V3<V4的关系。
如图3所示,移位寄存器9的构成具有多个控制电路12以及多个存储电路13。在该一种实施方式中,以使用了D触发电路、RS触发电路以及“与”门电路这种构成的为例子说明。但是,控制电路12和存储电路13的构成并不限于此。
向第1存储电路13a输入用并行/串行变换电路6串行变换后的PHM串行数据。而后,用该第1存储电路13a转送作为与多电子源1的列方向配线相应的调制数据的PHM并行数据。
另外,向第2存储电路13b输入用并行/串行变换电路6串行变换的PWM串行数据。而后,用该第2存储电路13b转送作为与多电子源1的列方向配线相应的调制数据的PWM并行数据。
另外,向控制电路12输入在定时发生电路4中产生的作为时间信号之一的移位起动脉冲和移位时钟。另外,用控制电路12发生记录控制信号。记录控制信号是用于把与多电子源1的列方向配线相应的作为调制数据的PHM串行数据以及PWM数据,记录在第1存储电路13a和第2存储电路13b上的控制信号。
根据该控制电路12发生的记录控制信号,在把PHM串行数据记录在第1存储电路13a中的同时,把PWM串行数据记录在第2存储电路13b中。
从第1存储电路13a以及第2存储电路13b输出的数据以并行构成,与多电子源1的列方向配线相应地输出到PWM电路10。
以下,用图4、图7、图8说明PWM电路10。而且,图4、图7、图8所示的PWM电路10只不过是一例,并不必须限定于该电路构成。
在本实施方式中,其构成是可以用2个不同动作模式发生调制信号。无论在哪个动作模式中,都预先把波形形状数据存储在PWM电路10具有的存储电路中,使用该波形数据、顺序输入的作为灰度数据的PWM数据以及PHM数据确定调制信号的波形。
图4表示生成用于设定在第1动作模式(以下还称为通常驱动)中的调制信号的峰值的从信号TV1到TV4的电路。
图4所示的电路作为栓锁电路具有PWM并行数据用栓锁电路14以及PHM并行数据用栓锁电路15。另外,在该PWM电路10中,作为计数器相关电路,设置计数器电路16以及计数器清零信号发生电路17。而且,在该一种实施方式中,计数器清零信号发生电路17用D触发器电路和XOR电路构成。但是,计数器清零信号发生电路17的这样的电路构成只不过是一例,并不必须限定在该电路构成。
另外,作为译码电路,设置PHM数据译码电路18以及初始数据置位信号译码电路19。另外,作为存储电路设置V1起动数据存储电路20、V2起动数据存储电路21、V3起动数据存储电路22、V4起动数据存储电路23、V1结束数据存储电路24、V2结束数据存储电路25、V3结束数据存储电路26以及V4结束数据存储电路27。
另外,作为结束数据选择电路有V1结束数据选择电路28、V2结束数据选择电路29、V3结束数据选择电路30以及V4结束数据选择电路31。另外,作为数据比较电路有V1起动数据比较器32、V2起动数据比较器33、V3起动数据比较器34、V4起动数据比较器35、V1结束数据比较器36、V2结束数据比较器37、V3结束数据比较器38以及V4结束数据比较器39。
另外,作为从TV1到TV4分别发生的脉冲宽度规定时间信号发生电路,有V1脉冲宽度发生电路40、V2脉冲宽度发生电路41、V3脉冲宽度发生电路42以及V4脉冲宽度发生电路43。
以下,详细说明以上那样构成的该一种实施方式。
首先,PWM并行数据用栓锁电路14是用于与作为用定时发生电路4发生的时间信号之一的加载信号的时间相应地栓锁把被存储在移位寄存器9内的第2存储电路13b中的作为与多电子源1的列方向配线相应的调制数据的PWM并行数据的电路。
另外,PHM并行数据用栓锁电路15是用于与作为用定时发生电路4发生的时间信号之一的加载信号的时间相应地栓锁把被存储在移位寄存器9内的第1存储电路13a中的作为与多电子源1的列方向配线相应的调制数据PHM并行数据的电路。
另外,计数器电路16是用于根据用定时发生电路4发生的时间信号之一的PWM时钟、用计数器清零信号发生电路17发生的计数器清零信号,把规定内部时间的计数器数据输出到V1起动数据比较器32、V2起动数据比较器33、V3起动数据比较器34、V4起动数据比较器35、V1结束数据比较器36、V2结束数据比较器37、V3结束数据比较器38以及V4结束数据比较器39的电路。
另外,计数器清零信号发生电路17是用于从由定时发生电路4发生的时间信号之一的加载信号和PWM时钟信号中生成用于发生规定内部时间的计数器的清零信号的电路。
PHM数据译码电路18是根据用PHM并行数据用栓锁电路15栓锁的PHM并行数据,发生V1结束数据选择电路28、V2结束数据选择电路29以及V3结束数据选择电路30的选择信号的译码器电路。
在该一种实施方式中,根据2位的PHM并行数据发生4条的选择信号。即,当PHM数据=“00”的情况下,在V1结束数据选择电路28的选择信号中输入“1”,另外的选择电路的选择信号是“0”。在此,“00”表示二进制显示的数值。另外,当PHM数据=“01”的情况下,在V2结束数据选择电路29的选择信号上输入“1”,其它选择电路30的选择信号是“0”。另外,当PHM数据=“10”的情况下,在V3结束数据选择电路30的选择信号上输入“1”,其它的选择电路的选择信号为“0”。当PHM数据=“11”的情况下,在V4结束数据选择电路31的选择信号上输入“1”,其它的选择电路的选择信号为“0”。
另外,在PWM电路10中的初始数据置位信号译码器电路19是根据初始数据置位信号,对作为存储波形形状数据的存储电路的V1起动数据存储电路20、V2起动数据存储电路21、V3起动数据存储电路22、V4起动数据存储电路23、V1结束数据存储电路24、V2结束数据存储电路25、V3结束数据存储电路26以及V4结束数据存储电路27,指定存储波形形状数据的时间的电路。具体地说,因为波形形状数据和灰度数据同样被发送到这些存储电路,所以如把该波形形状数据和灰度数据区别,可以把发送来的数据作为波形形状数据存储那样,用译码器电路19把送来的波形形状数据的时间指定给各存储电路。即,译码器电路19发生把输入到各存储电路的数据作为波形形状数据写入用的写入信号。所谓初始数据设置信号是在定时发生电路4中产生的时间信号的一个。所谓上述写入信号是把由PWM并行数据用栓锁电路14栓锁的PWM数据作为波形形状数据记录用的信号。
在该一种实施方式中,根据3位的初始数据置位信号产生8个选择信号。
即,当初始数据设置信号=“000”的情况下,只有V1起动数据存储电路20的写入信号打开,被PWM并行数据用栓锁电路14栓锁的PWM数据作为在规定用于开始从基准电平向峰值V1转移的时间而使用的波形形状数据记录在V1期待数据存储电路20中。
当初始数据置位信号=“001”的情况下,只有V2起动数据存储电路21的写入信号打开,被PWM并行数据用栓锁电路14栓锁的PWM数据作为在规定用于开始从被控制在峰值V1的状态向峰值V2转移的时间中使用的波形形状数据,记录在V2起动数据存储电路21中。
当初始数据置位信号=“010”的情况下,只有V3起动数据存储电路22的写入信号打开,被PWM并行数据用栓锁电路14栓锁的PWM数据作为在规定用于开始从被控制在峰值V2的状态向峰值V3转移的时间中使用的波形形状数据,记录在V3起动数据存储电路22中。
当初始数据置位信号=“011”的情况下,只有V4起动数据存储电路23的写入信号打开,被PWM并行数据用栓锁电路14栓锁的PWM数据作为在规定用于开始从被控制在峰值V3的状态向峰值V4转移的时间中使用的波形形状数据,记录在V4动数据存储电路23。
当初始数据置位信号=“100”的情况下,只有V1结束数据存储电路24的写入信号打开,被PWM并行数据用栓锁电路14栓锁的PWM数据作为在规定用于开始从被控制在峰值的V1状态向基准电平转移的时间中使用的波形形状数据,记录在V1结束数据存储电路24。
当初始数据置位信号=“101”的情况下,只有V2结束数据存储电路25的写入信号打开,被PWM并行数据用栓锁电路14栓锁的PWM数据作为在规定用于开始从被控制在峰值V2的状态向峰值V1转移的时间中使用的波形形状数据,记录在V2结束数据存储电路25。
当初始数据置位信号=“110”的情况下,只有V3结束数据存储电路26的写入信号打开,被PWM并行数据用栓锁电路14栓锁的PWM数据作为在规定用于开始从被控制在峰值V3的状态向峰值V2转移的时间中使用的波形形状数据,记录在V3结束数据存储电路26。
当初始数据置位信号=“111”的情况下,只有V4结束数据存储电路27的写入信号打开,被PWM并行数据用栓锁电路14栓锁的PWM数据作为在规定用于开始从被控制在峰值V4的状态向峰值V3转移的时间中使用的波形形状数据,记录在V4结束数据存储电路27。
而后,在记录作为这些波形形状数据PWM数据的数据存储电路20~27中,在包含装置起动时的图像非显示期间中,作为亮度灰度值数据顺序转送用于形成后述的驱动波形的参数(V1起动数据,V2起动数据,V3起动数据,V4起动数据,V1结束数据,V2结束数据,V3结束数据以及V4结束数据)。由此,在数据存储电路20~27中记录作为上升的时间数据以及下降的时间数据的参数(V1起动数据,V2起动数据,V3起动数据,V4起动数据,V1结束数据,V2结束数据,V3结束数据以及V4结束数据)。这些波形形状数据是用后面叙述的比较器32至39和计数器16输出的计数值比较的数据。即,比较器通过从波形形状数据和计数值一致时使输出信号电平反转,可以规定与波形形状数据相应的时间。
另外,PWM电路10中的V1结束数据选择电路28是选择用PWM并行数据用栓锁电路14栓锁的PWM数据和被记录在V1结束数据存储电路24中的V1结束数据之一的选择电路。该选择用从PHM数据译码器电路18输出的,与PHM数据相应的选择信号执行。
另外,V2结束数据选择电路29是用从PHM数据译码电路18输出的与PHM数据相应的选择信号,选择用PWM并行数据用栓锁电路14栓锁的PWM数据,和被存储在V2结束数据存储电路25中的V2结束数据之一的选择电路。
同样,V3结束数据选择电路30是用从PHM数据译码器电路18输出的与PHM数据相应的选择信号,选择用PWM并行数据用栓锁电路14栓锁的PWM数据和被记录在V3结束数据存储电路26上的V3结束数据之一的选择电路。
另外,同样,V4结束数据选择电路31是用从PHM数据译码器电路18输出的与PHM数据相应的选择信号,选择用PWM并行数据用栓锁电路14栓锁的PWM数据和被记录在V4结束数据存储电路27上的V4结束数据之一的选择电路。
通过设置这些V1至V4结束数据选择电路28至31,对于根据灰度数据设定开始峰值的转移的时间的部分,即,根据灰度数据要求调制信号的最大峰值的波峰的时间宽度,不是用波形形状数据而可以用灰度数据规定。具体地说其构成是,如果与某一灰度数据对应的调制信号是直至峰值V4所需要的调制信号,则对于从被控制在峰值V4的状态使信号下降的时间(开始向峰值V3转移的时间)用灰度数据规定。对于其它的峰值转移用根据波形形状数据的时间开始。另外如果与某一灰度数据对应的调制信号是直至峰值V3所需要的调制信号(在该调制信号中的最大峰值是V3,不需要峰值V4),则对于开始从被控制在峰值V3的状态向峰值V2转移的时间用灰度数据规定。对于其它的峰值转移用根据波形形状数据的时间开始。
另外,V1起动数据比较器32在被记录在V1起动数据存储电路20中的V1起动数据,和规定内部时间的计数器电路16的计数器数据一致时,是用于产生V1起动脉冲的比较器。V2起动数据比较器33是在被记录在V2起动数据存储电路21中的V2起动数据,和规定计数器电路16的计数数据一致时,用于产生V2起动脉冲的比较器。V3起动数据比较器34是在被记录在V3起动数据存储电路22中的V3起动数据,和计数器电路16的计数数据一致时,用于产生V3起动脉冲的比较器。V4起动数据比较器35是在被记录在V4起动数据存储电路23中的V4起动数据,和计数器电路16的计数数据一致时,用于产生V4起动脉冲的比较器。通过该构成,可以用作为波形形状数据的V1起动数据至V4起动数据规定调制信号上升的阶梯形状波峰。
另外,V1结束数据比较器36是在由V1结束数据选择电路28选择出版的V1结束数据或者PWM数据,和计数器电路16的计数数据一致时,发生V1结束脉冲的比较器。V2结束数据比较器37是在由V2结束数据选择电路29选择出的V2结束数据或者PWM数据,和计数器电路16的计数数据一致时,发生V2结束脉冲的比较器。V3结束数据比较器38是在由V3结束数据选择电路30选择的V3结束数据或者PWM数据,和计数器电路16的计数数据一致时,发生V3结束脉冲的比较器。V4结束数据比较器39是在由V4结束数据选择电路31选择的V4结束数据或者PWM数据,和计数器电路16的计数数据一致时,发生V4结束脉冲的比较器。
另外,V1脉冲宽度发生电路40是输出脉冲宽度波形TV1的PWM电路。脉冲宽度波形TV1是在V1起动数据比较器32中发生的V1起动脉冲下上升,在V1结束数据比较器36中产生的V1结束脉冲下下降的波形。
另外,V2脉冲宽度发生电路41是输出脉冲宽度波形TV2的PWM电路。脉冲宽度波形TV2是在V2起动数据比较器33中发生的V2起动脉冲下上升,在V2结束数据比较器37中产生的V2结束脉冲下下降的波形。
另外,V3脉冲宽度发生电路42是输出脉冲宽度波形TV3的PWM电路。该脉冲宽度波形TV3是在V3起动数据比较器34中发生的V3起动脉冲下上升,在V3结束数据比较器38中产生的V3结束脉冲下下降的波形。
另外,V4脉冲宽度发生电路43是输出脉冲宽度波形TV4的PWM电路。是在V4起动数据比较器35中发生的V4起动脉冲下上升,在V4结束数据比较器39中产生的V4结束脉冲下下降的脉冲宽度波形。
而且,在该一种实施方式中,作为PWM电路40至43,采用向在RS触发电路中的置位输入中输入起动脉冲,向复位输入中输入结束脉冲的电路,但并不必须限定在这样的构成。
另外,如图5所示,在输出段电路11中的电位V1~V4是0<V1<V2<V3<V4,分别与PWM输出波形TV1、TV2、TV3以及TV4对应输出。另外,其构成是通过晶体管Q1、Q2、Q3以及Q4的导通,可以把各个电位V1~V4输出到输出端子OUTPUT。而且,晶体管Q1~Q4也可以对每个电位用多个晶体管构成。
以下,参照图6说明从以上那样构成的调制电路2的输出端子OUTPUT输出的驱动波形。
图6A表示在作为灰度数据的PHM数据=“11”的情况下,使用电位V1~V4的驱动波形。如图6A所示,对于电位V1的上升位置,用被存储在V1起动数据存储电路20中的V1起动数据规定。另外,电位V2的上升位置用被存储在V2起动数据存储电路21中的V2起动数据规定。另外,电位V3的上升位置用被存储在V3起动数据存储电路22中的V3起动数据规定,电位V4的上升位置用被存储在V4起动数据存储电路23中的V4起动数据规定。
另一方面,对于电位V1的下降位置用被存储在V1结束数据存储电路24中的作为波形形状数据的V1结束数据规定,电位V2的下降位置用被存储在V2结束数据存储电路25中的作为波形形状数据的V2结束数据规定,电位V3的下降位置用被存储在V3结束数据存储电路26中的作为波形形状数据的V3结束数据规定,电位V4的下降位置用作为灰度数据的PWM数据规定。
图6B表示在PHM数据=“10”的情况下,在电位V1~V3中使用的起动波形。
如图6B所示,电位V1的上升位置用被存储在V1起动数据存储电路20中的V1起动数据规定,电位V2的上升位置用被存储在V2起动数据存储电路21中的V2起动数据规定,电位V3的上升位置用被存储在V3起动数据存储电路22中的V3起动数据规定。
另一方面,电位V1的下降位置由被存储在V1结束暑存储电路24中的V1结束数据规定,电位V2的下降位置用被存储在V2结束数据存储电路25中的V2结束数据规定,电位V3的下降位置用作为灰度数据的PWM数据规定。
另外,图6C在PHM数据=“01”的情况下,表示使用了电位V1、V2的驱动波形。如图6C所示,电位V1的上升位置用被存储在V1起动数据存储电路20中的V1起动数据规定,电位V2的上升位置用被存储在V2起动数据存储电路21中的V2起动数据规定,电位V1的下降位置用被存储在V1结束数据存储电路24中的V1结束数据规定,电位V2的下降位置用作为灰度数据的PWM数据规定。
图6D是在PHM数据=“01”的情况下,表示使用了电位V1的驱动波形。如图6D所示,电位V1的上升位置用被存储在V1起动数据存储电路20中的V1起动数据规定,电位V1的下降位置用作为灰度数据的PWM数据规定。
从以上说明可知,在第1动作模式中,作为波形形状数据的V1起动数据、V2起动数据、V3起动数据、V4起动数据、V1结束数据、V2结束数据、V3结束数据、V4结束数据是在生成多个调制信号时共用的数据。通过改写这些数据中的至少一种,可以改变调制信号的上升部分的阶梯形状和下降部分的阶梯形状。因而例如,在调制信号的上升部分中在想增加被控制在峰值V1的部分的时间宽度时,只要设定V2起动数据即可,使得从用V2起动数据规定的峰值V1到峰值V2的转移开始时间延迟即可。
进而本实施方式的PWM电路10可以选择另一动作模式(以下还称为PWM驱动)。在图4所示的电路上还增加有作为为了实现该另一动作模式的电路的下降波形电路50加。在该另一动作模式中,在规定为了设定调制信号的上升部分的形状的时间的信号生成中使用图4所示的电路,在规定用于设定下降部分的形状的时间的信号生成中使用和图4所示电路不同的构成的下降波形电路50。该切换用图8所示的选择器60进行。
图7表示为了生成脉冲宽度调制(PWM)驱动时的下降波形的,下降波形电路50。下降波形电路50的构成包括:PWM并行数据用栓锁电路51、PHM并行数据用栓锁电路52、作为存储波形形状数据的存储电路的下降步数存储电路53、PHM并行数据存储电路54、PWM并行数据比较电路55、步数比较电路56、数据减法器57、PHM计数器电路58以及PWM脉冲宽度电路59。
这些电路中的PWM并行数据用栓锁电路51是根据在定时发生电路4中产生的时间信号之一的载入信号的时间,栓锁被记录在移位寄存器9内部的第2存储电路13b中的,作为与多电子源1的列方向配线相应的调制数据(灰度数据)的PWM并行数据的电路。
PHM并行数据用栓锁电路52是根据用定时发生电路4产生的时间信号之一的载入信号的时间,栓锁被记录在移位寄存器9内部的第1存储电路13a中的,作为与多电子源1的列方向配线相应的调制数据的PHM并行数据的电路。
下降步数存储电路53是根据包含作为用定时发生电路4发生的时间信号之一的初始数据置位信号的MODE信号,记录通过PWM并行数据的总线转送的作为波形形状数据的步数数据的电路。
PHM并行数据存储电路54是记录PHM并行数据的电路。PWM并行数据比较电路55是在PWM数据和规定内部时间的计数电路16的计数数据一致时发生脉冲的比较器。
步骤数比较电路56是当作为用于设定波形下降时的各个电位的输出期间的数据的步数数据,和规定内部时间的计数器电路16的计数数据一致的情况下,发生脉冲的比较器。
数据减法器57是用于把保持在PHM并行数据存储电路54中的PHM数据只减去1保持的数据减法器。
另外,PHM计数电路58是把来自步数比较电路56的输出脉冲作为计数脉冲计数,当该计数数据和来自数据减法器57的输出一致的情况下,用于输出使步数比较电路56停止的信号的电路。
另外,PWM脉冲宽度电路59是在提供来自步数比较电路56的输出的同时,以来自数据减法器57的PHM数据为基础,输出各电位的下降时间的电路。
以下,说明该一种实施方式的驱动电路的动作。
即,首先,在包含装置起动时的图像非显示期间,作为用于形成驱动波形的参数(波形形状数据),把V1~V4起动数据、V1~V4结束数据送到图4所示的存储电路20至27。该波形形状数据在第1驱动模式时同样被存储在存储电路20至27中。另外同样地把作为波形形状数据的步数据和亮度灰度数据一同发送到图7所示的存储电路53。
当用MODE信号选择了PWM驱动的情况下,用PWM并行数据比较电路55比较PWM数据和计数器输出。该比较的结果,作为灰度数据的PWM数据和计数输出一致的时间是从调制信号的最大峰值开始信号下降控制的时间。在检测到该一致的时刻,把用于开始动作的脉冲输出到步数比较电路56以及选择器60。
另外,在步数比较电路56中,比较作为用于设定波形下降时的各个电位的输出期间的数据值的步骤数据(存储电路53输出的波形形状数据),和被输入的PCLK数。而后,在它们一致时,从步数比较电路56向PHM计数电路58和PWM脉冲宽度电路59输出脉冲。
另外,用PHM计数电路58比较数据减法器57的值,和来自步骤数比较电路56的输出脉冲的数。其比较结果,当数据减法器57的值和来自步数比较电路56的输出脉冲的数一致的情况下,步数比较电路56的动作停止。另一方面,当它们不一致的情况下,步数比较电路56的计数被复位,再次开始上述的比较。
另外,如果从PWM并行数据比较电路55向PWM脉冲宽度电路59提供输出脉冲,则从PWM脉冲宽度电路59输出与数据减法器57的PHM数据值对应的脉冲宽度波形。
具体地说,进行以下那样的处理。
(1)例如,当与PHM数据值对应的电位是V3的情况下(与某一灰度数据对应的调制信号的最大峰值是V3,V4在该调制信号中不使用的情况),输出在V3以下的各个电位中的波形下降用的脉冲宽度波形TV1~TV3。
(2)例如,当与PHM数据值对应的电位是V2的情况下(与某一灰度数据对应的调制信号的最大峰值是V2,V3、V4在该调制信号中不使用的情况),输出在V2以下的各个电位中的下降波形用的脉冲宽度波形TV1~TV2。
(3)例如,当与PHM数据值对应的电位是V1的情况下(与某一灰度数据对应的调制信号的最大峰值是V1,V2、V3、V4在该调制信号中不使用的情况),输出在V1的电位下降波形用的脉冲宽度波形TV1。
具体地说,在上述(1)的情况下,使用作为灰度数据的PWM数据,在输出规定从峰值V3向V2转移的时间的TV3后,PWM脉冲宽度电路59在每次检测从步数比较电路56提供的输出脉冲时,输出规定用于转移到下一电位(下位电位)的时间的信号。而后,该输出在直至输出TV1前重复。由此形成PWM驱动的下降部分。
即,用作为灰度数据的PWM数据,在规定了从最大峰值开始的下降控制的时间后,不依赖于灰度数据,以基于作为波形形状数据的步数据的间隔宽度,规定开始从以下的各峰值向更小的峰值转移的控制的时间的信号从电路59输出。
另外,如图8所示,从下降波形电路50输出的脉冲宽度波形TV1~TV3被提供给选择器60。向选择器60从PWM电路10还提供脉冲宽度波形TV1~TV4。
而且,在通常驱动(新Vn驱动)时,选择器60使从图4所示的PWM电路40至43提供的脉冲宽度波形TV1~TV4通过。该脉冲宽度波形TV1~TV4被提供给图5所示的输出段电路11。由此在通常驱动时,用从PWM电路40至43提供的信号规定的时间控制调制信号的上升以及下降。
另一方面,说明用MODE信号选择了PWM驱动的情况。即,通过来自PWM并行数据比较电路55的输出信号PWM_on具有选择器60的功能。
具体地说,选择执行以下的2个处理。
(1)在提供PWM_on之前期间进行通常驱动,“来自PWM电路40至43的脉冲宽度波形TV1~TV4”通过直接输出。由此即使在PWM驱动模式下也是用PWM电路40至43输出的时间信号控制调制信号的上升。
(2)当输入了PWM_on的情况下,此时刻以后,选择“来自下降波形电路50的脉冲宽度波形TV1~TV3”输出。即,调制信号的下降可以通过PWM电路59输出的时间信号控制。
由此,有选择地执行2个驱动模式。
从以上叙述可知,即使在PWM驱动模式中,也是通过改写V1至V4起动数据的至少一种,可以改变调制信号的上升部分的阶梯形状。具体地说,可以变更被控制在上升部分的各峰值的部分的时间宽度。另外通过改写步骤数据,可以变更被控制在下降部分的各峰值的部分的时间宽度。
图9表示这些通常驱动时和PWM驱动时的驱动波形。图9A表示用MODE信号选择了PWM驱动时的波形,图9B表示和图6一样的波形(通常波形:新Vn驱动波形)。
如图9A所示,在PWM驱动时,直至灰度数据的位置(图9中斜线方框)之前继续和通常波形一样的动作。另一方面,在灰度数据的位置(图9中,斜线方框)以后,如图9A所示,在作为1电平下的V3中进行步数(图9A中,2步骤)的时间输出。以下,选择V2进行步数(图9A中,2步)的时间输出。以下,在直至GND电平之前顺序重复。由此,生成PWM驱动用的波形。
另一方面,在该一种实施方式中,可以根据波形形状数据、灰度数据进行各种驱动波形控制。
而且,在图9A所示的动作模式中的各调制信号随着调制数据增加调制信号的最大时间宽度部分的时间宽度单调增加。对于这一点参照图10至图12进一步详细说明。
图10表示PWM驱动波形的一例。波形形状参数把下降用的步数设定为“1”,使得从V2到V4的上升部分每次上升1步。而后,作为灰度数据,在图10中,如相当于斜线块那样设定PHM数据以及PWM数据。由此,从灰度是1的状态到灰度是4的状态,顺序把V1、V2、V3、V4的块追加在波形的前端以外并且后端以外,并且如上升部分以及上升部分都处于阶梯形状那样进行块的追加。当灰度在5以上的情况下,灰度和在前1个时追加的块相邻,追加V4的块,该追加在灰度达到1023的状态前继续。即,在灰度在5以上的阶段,在灰度值每增加1时增加时间输出,V4线性增加。而后,通过这样变化,可以形成PWM驱动用的波形。
另外,图11表示PWM驱动波形的另一例子。在图11中,把下降用的步数设置为“4”,使得从V2到V4的上升部分每4步上升1次。而后,作为灰度数据,在图11中,设定用于特点用箭头表示的位置的PHM数据,以及PWM数据。由此,在灰度达到4之前,即,在增加到下降步数前,顺序相邻追加电位V1的块。
另外,在灰度在5的状态的阶段,在前段V1的块中的步数的块和被控制在V2的块与在前1个灰度中被追加的块相邻地追加。由此,在被控制在V2的块的两侧,分别配置被控制在V1的4块。而后,在灰度从5到8期间,即,在被控制在V2的块增加步数前的期间,和灰度从1到4一样,一边维持上升以及下降的步数,一边对前1个灰度的状态V2的块顺序相邻追加同样的块。
另外,在灰度达到9的状态的情况下,因为维持前段的步数,所以在最大峰值部分的两侧,如可以确保步数的上升以及下降那样,被控制在V3的块和被控制在V1的块和被控制在V2的块按照步数据的数,被顺序相邻追加为用前1个灰度追加的块。在灰度达到了9以后,和上述的方法一样被控制在V3的块按照步数顺序相邻追加。
另外,即使在灰度为13的阶段中也和上述方法一样,追加被控制在V4的块。而后,在灰度是13以后,把被控制在V4的块与在前1阶段中被追加的块相邻地顺序追加。
如上所述,使灰度数据的位置(图11,斜线块)和图10所示一样变化。由此,可以随着灰度增加使时间输出增加,可以形成脉冲宽度调制驱动用的波形。
另外,图12表示PWM驱动波形的另一例子。在图12中,和图11所示的PWM驱动波形一样,把下降用的步数设置“4”,使得从V2到V4的上升部分每4步上升1次。而后,在图12中,首先V1的块在灰度处于0~8期间,即在达到步数的倍数前增加。
另外,在灰度达到9时,在增加的块的两侧如配置步数份的上升阶梯状部分以及下降阶梯状部分那样增加被控制在V2的块。即,对于灰度在8的状态的块的集合,在其中央部分追加被控制在V2的块。
另外,直至灰度达到16前,即增加步数的倍数前,与在前1个灰度中被追加的块相邻,追加被控制在V2的块。在灰度是17的情况下,和上述一样,在灰度是16段中的块的集合的中央追加被控制在V3的块。直至灰度为18以后的24之前,追加被控制在V3的块,使得与在前1灰度中被追加的块相邻。
而后,在灰度达到25时,在灰度是24段中的块的集合的中央追加被控制在V4的块。在灰度是25以后,如与在前1个灰度中被追加的块相邻那样,追加被控制在V4的块。
如上所述,通过改变灰度数据的位置(图12中,斜线块),可以随着灰度增加使时间输出增加,可以形成脉冲宽度调制驱动用的波形。
图10和图11和图12各自所示的一连串波形具有以下的特性。即,包含第1调制信号(在图11中是与作为值是4的灰度数据对应的调制信号,在图12中是与值是8的灰度数据对应的调制信号),和第2调制信号,其中第1调制信号是与作为具有规定值的灰度数据的第1灰度数据对应的调制信号,该调制信号波形中的被控制在最大峰值的部分的峰值被控制在该调制电路可以作为调制信号的峰值输出的峰值(V1,V2,V3,V4)中的最低峰值的峰值V1,其中第2调制信号是比作为具有比上述规定值还大1个值(图11中值5,图12中值9)的灰度数据的第2灰度数据对应的调制信号,具有峰值被控制在V1的第1部分,和峰值被控制在V2的第2部分,该第2部分位于该调制信号波形的前端以外并且后端以外,上述第1部分的时间宽度(在图11中是为了设定时间宽度而计数的单位时间宽度的8个(在夹着V2部分的前后各4个)时间宽度,在图12中也是8个时间宽度)在上述第1调制信号中在峰值被控制在V1的上述部分的时间宽度(在图11中是单位时间宽度4个,在图12中是单位时间宽度8个)以上。当与具有比其还大1的值的灰度数据对应的调制信号具有与具有规定的值的灰度数据对应的调制信号不具有的峰值的部分的情况下,可以实现在调制信号的波形中被控制在各峰值的部分的时间宽度的和可靠地增加的构成。
以下,说明以上那样构成的图12所示的PWM驱动波形的例子,和图11所示的PWM驱动波形的例子的不同之处。
即,在图11所示的PWM驱动波形中,作为灰度数据的PWM数据的位置(图11中斜线块)指定的波形的下降开始时间在每次灰度增加时向后段移位形成波形。与此相反,在图12所示的PWM驱动波形中,特别是在低灰度一侧(灰度值在25以下的范围)中,灰度数据(PWM数据)指定的波形的下降开始位置(用图中箭头表示)被设定成不是单调地向后段移位。
即,具体地说,在图11的情况下,当从“灰度4”向“灰度5”变化时,附加V2电平的块,进一步还附加V1电平的块(4步)。另外,即使在其它灰度中,也是在进一步附加上段的电位的块时,附加在被附加的一侧的电平以下的范围中的步数的范围内的块。具体地说,是图11所示的“灰度4”→“灰度5”,“灰度8”→“灰度9”的情况和“灰度12”→“灰度13”的情况。而后,在这些情况下,与其它的灰度间相比,亮度差变化大。
与此相反,在图12所示的PWM驱动波形中,如在图11中被追加在上段时(图11中,“灰度4”→“灰度5”→“灰度8”→“灰度9”→“灰度12”→“灰度13”)那样,在追加块的一侧,不能追加步数的块。由此,可以进一步提高低灰度一侧的灰度控制性。
(电视设备)
以下,说明使用了上述的一种实施方式的驱动电路的电视设备。图13表示使用了上述的一种实施方式的驱动电路的电视设备。
如图13所示,电视设备的构成包括:具备广播信号用高频头120a的接收电路120;图像处理单元121、由控制单元122、使用上述驱动电路构成的驱动电路123以及显示板124组成的显示装置125。
接收电路120的构成具有广播信号用高频头120a和译码器等。该接收电路120接收卫星广播和地上波等的电视信号、经由网络的数据广播等,把译码后的视频数据输出到图像处理单元121。
另外,图像处理单元121的构成具有γ补助电路和解像度变换电路、接口(I/F)电路等。该图像处理单元121把经过图像处理的视频数据变换为显示装置的显示格式,向显示装置125输出图像数据。
显示装置125的构成具有显示板124、使用由上述一种实施方式的驱动电路构成的驱动电路123,以及控制单元122。控制单元122。控制单元122在对已输入图像数据实施适宜于显示板的补正处理等的信号处理的同时,向驱动电路123输出图像数据以及各种控制信号。驱动电路123的构成根据已输入的图像数据,把驱动信号提供给显示板124。由此在显示板124上显示电视影像。
另外,接收电路120以及图像处理单元121作为机顶盒(STB)126可以收纳在和显示装置125不同的壳体中,另外,也可以和显示装置125收纳在一体的壳体中,而且,也可以采用这些形态以外的各种组合的形态。
以上,对本发明的一种实施方式具体地进行了说明,但本发明并局不限于上述的一种实施方式,可以基于本发明技术思想进行各种变形。
例如,在上述实施方式中列举的各个电路和步数只不过是例子,还可以根据需要采用与其不同的电路构成和步数。

Claims (10)

1.一种调制电路,输出调制信号,其特征在于,包括:
存储决定时间宽度的波形形状数据的存储电路,其中,上述调制信号具有被控制于规定峰值的部分,上述时间宽度是上述部分的时间宽度;和
根据上述波形形状数据和输入的灰度数据来生成上述调制信号的电路。
2.如权利要求1所述的调制电路,其特征在于,
上述波形形状数据至少包含有:用于规定从其它峰值向上述规定峰值转移的时刻的数据;和用于规定从上述规定峰值向其它峰值转移的时刻的数据。
3.如权利要求1所述的调制电路,其特征在于,
上述波形形状数据包含有规定时间宽度的数据,其中该时间宽度是从由上述灰度数据规定的时刻、即开始进行从其它峰值向上述规定峰值转移的控制的时刻开始的上述部分的时间宽度。
4.如权利要求1所述的调制电路,其特征在于,
上述波形形状数据是为了决定上述调制信号的上述部分的时间宽度而进行参照的数据,其中上述调制信号是与值不同的多个灰度数据对应、且分别具有被控制于上述规定峰值的部分的多个调制信号。
5.如权利要求1所述的调制电路,其特征在于,
上述灰度数据包含有:规定降低上述调制信号的任意一部分的峰值的时刻的数据。
6.如权利要求1所述的调制电路,其特征在于,
上述调制信号的波形具有被控制为阶梯形状的部分,
上述波形形状数据包含有决定被控制为上述阶梯形状的部分的形状的信息。
7.一种驱动电路,其特征在于,包括:
权利要求1至6中任意1项所述的调制电路;和
把输入信号变换为上述灰度数据的数据输出电路,
上述调制电路和上述数据输出电路设置在相互不同的电路板上。
8.一种调制信号的生成方法,其特征在于,包括:
在具有存储电路的调制电路中,在上述存储电路中存储用于生成多个调制信号的波形形状数据的步骤;和
在上述调制电路中,依次生成分别与具有相互不同的值的多个灰度数据对应的上述多个调制信号的步骤,
为了生成上述多个调制信号,使用存储在上述存储电路中的同一波形形状数据。
9.一种图像显示装置,其特征在于,包括:
权利要求1至6中任意1项所述的调制电路;
多条扫描配线;
由上述调制电路提供调制信号的多条调制配线;和
由上述多条扫描配线及上述多条调制配线连接成矩阵的多个显示元件。
10.一种电视设备,其特征在于,具有:
权利要求9所述的图像显示装置;和
可选择电视广播信号的高频头,
其中,根据上述高频头输出的信号来进行图像显示。
CNB2005100810921A 2004-06-30 2005-06-30 调制电路、驱动电路、调制信号的生成方法、图像显示装置和电视设备 Expired - Fee Related CN100428294C (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP2004193936 2004-06-30
JP2004-193936 2004-06-30
JP2004193936 2004-06-30
JP2005175119 2005-06-15
JP2005-175119 2005-06-15

Publications (2)

Publication Number Publication Date
CN1716354A CN1716354A (zh) 2006-01-04
CN100428294C true CN100428294C (zh) 2008-10-22

Family

ID=35822147

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2005100810921A Expired - Fee Related CN100428294C (zh) 2004-06-30 2005-06-30 调制电路、驱动电路、调制信号的生成方法、图像显示装置和电视设备

Country Status (1)

Country Link
CN (1) CN100428294C (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1258907A2 (en) * 2001-05-07 2002-11-20 Canon Kabushiki Kaisha Image display apparatus for forming an image with a plurality of luminescent points
CN1402213A (zh) * 2001-06-15 2003-03-12 佳能株式会社 驱动电路、显示装置和驱动方法
CN1407529A (zh) * 2001-09-06 2003-04-02 Lg.飞利浦Lcd有限公司 用于驱动液晶显示器的方法和装置
JP2004020706A (ja) * 2002-06-13 2004-01-22 Canon Inc 画像表示素子の変調装置および画像表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1258907A2 (en) * 2001-05-07 2002-11-20 Canon Kabushiki Kaisha Image display apparatus for forming an image with a plurality of luminescent points
CN1402213A (zh) * 2001-06-15 2003-03-12 佳能株式会社 驱动电路、显示装置和驱动方法
CN1407529A (zh) * 2001-09-06 2003-04-02 Lg.飞利浦Lcd有限公司 用于驱动液晶显示器的方法和装置
JP2004020706A (ja) * 2002-06-13 2004-01-22 Canon Inc 画像表示素子の変調装置および画像表示装置

Also Published As

Publication number Publication date
CN1716354A (zh) 2006-01-04

Similar Documents

Publication Publication Date Title
KR100778487B1 (ko) 변조 회로 및 이것을 사용한 화상 표시 장치와 변조 방법
CN100433085C (zh) 具有可变表示范围的灰度等级的电子发射显示(eed)装置
US7679628B2 (en) Controller and image display device
US7573472B2 (en) Drive circuit, display device, and driving method
CN100377184C (zh) 图像显示装置
CN1320514C (zh) 用于伽马校正的方法与设备
US20020017962A1 (en) Modulation circuit and image display using the same
US20060007211A1 (en) Image display apparatus
AU2164795A (en) Electron-beam generating device having plurality of cold cathode elements, method of driving said device and image forming apparatus applying same
JP3880540B2 (ja) 表示パネルの駆動制御装置
US5929835A (en) Tone correcting system for a display
US20030117420A1 (en) Image display apparatus and method
CN100382118C (zh) 显示装置
CN100362541C (zh) 矩阵显示面板的驱动控制装置以及驱动控制方法
CN100433088C (zh) 显示元件的驱动电路、图像显示装置、电视装置
KR100765253B1 (ko) 변조 회로, 구동 회로 및 출력 방법
US7724312B2 (en) Driving circuit of display element, image display apparatus, and television apparatus
CN100428294C (zh) 调制电路、驱动电路、调制信号的生成方法、图像显示装置和电视设备
JP2003316312A (ja) 発光素子の駆動方法
US20060066523A1 (en) Display device and display method
JP3793073B2 (ja) 表示装置
JP3931470B2 (ja) マトリクス型表示装置
JP2002366079A (ja) 画像表示システム
JP2000148074A (ja) マトリクス型表示装置
JP2002040982A (ja) マトリクス型表示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20081022

Termination date: 20140630

EXPY Termination of patent right or utility model