CH646287A5 - Circuit for time offset pulses. - Google Patents

Circuit for time offset pulses. Download PDF

Info

Publication number
CH646287A5
CH646287A5 CH877579A CH877579A CH646287A5 CH 646287 A5 CH646287 A5 CH 646287A5 CH 877579 A CH877579 A CH 877579A CH 877579 A CH877579 A CH 877579A CH 646287 A5 CH646287 A5 CH 646287A5
Authority
CH
Switzerland
Prior art keywords
circuit arrangement
displacement unit
counter
output
read
Prior art date
Application number
CH877579A
Other languages
German (de)
Inventor
Gottfried Tschannen
Original Assignee
Siemens Ag Albis
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens Ag Albis filed Critical Siemens Ag Albis
Priority to CH877579A priority Critical patent/CH646287A5/en
Priority to EP80901190A priority patent/EP0039330A1/en
Priority to PCT/CH1980/000077 priority patent/WO1981000940A1/en
Priority to IT24776/80A priority patent/IT1132980B/en
Publication of CH646287A5 publication Critical patent/CH646287A5/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/95Time-base error compensation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/131Digitally controlled
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K2005/00013Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
    • H03K2005/00019Variable delay
    • H03K2005/00058Variable delay controlled by a digital setting
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K2005/00013Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
    • H03K2005/0015Layout of the delay element
    • H03K2005/00234Layout of the delay element using circuits having two logic levels
    • H03K2005/00247Layout of the delay element using circuits having two logic levels using counters

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Various errors and distortions appearing in an opto-electrical converter are appropriately corrected in the electrical part. This is achieved with a time offsetting of the image pinpoint signal. The invention provides a simple solution to the problem by means of a circuit through time offsetting a pulse train. In that circuit, the corrected values assigned to the pulses to be offset are stored in a fixed memory and are searched by a pulse identification counter (Z). The corrected values are transmitted to a shifting unit (VE). This unit performs a time shifting of the pulses. Various embodiments of such a shifting unit are disclosed.

Description

       

  
 

**WARNUNG** Anfang DESC Feld konnte Ende CLMS uberlappen **.

 



   PATENTANSPRÜCHE
1. Schaltungsanordnung zur Veränderung der zeitlichen Lage von Impulsen einer Impulsfolge, dadurch gekennzeichnet, dass eine Verschiebeeinheit (VE) mit variabler Zeitverschiebung sowie ein mit dieser verbundener Festwertspeicher (S) vorgesehen ist, der den zu ändernden Impulsen zugeordnete Änderungsinformationen enthält, die von einem mit der Signalquelle (Q) verbundenen Zähler (Z) abgerufen und der Verschiebeeinheit (VE) zugeführt werden.



   2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, dass die Verschiebeeinheit (VE) aus mehreren eingangsseitig mit der Signalquelle (Q) verbundenen, festeingestellten Zeitverzögerungsgliedern (T1 . . .TN) aufgebaut ist, deren Ausgänge mit den Eingängen eines mit den vom Festwertspeicher (S) abgerufenen   Änderungswerten    beaufschlagten Multiplexers (M) verbunden sind, dessen Ausgang den Ausgang (2) der Verschiebeeinheit (VE) bildet.



   3. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, dass die Verschiebeeinheit (VE) aus mehreren in Serie geschalteten und mit der Signalquelle (Q) verbundenen, festeingestellten Zeitverzögerungsgliedern   (T1    . . .TN) aufgebaut ist, deren Ausgänge mit den Eingängen eines mit den vom Festwertspeicher (S) abgerufenen Änderungswerten beaufschlagten Multiplexers (M) verbunden sind, dessen Ausgang den Ausgang (2) der Verschiebeeinheit (VE) bildet.



   4. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, dass die Verschiebeeinheit (VE) aus mehreren hintereinandergeschalteten und mit der Signalquelle (Q) verbundenen, festeingestellten Zeitverzögerungsgliedern   (Tl    . . .TN) aufgebaut ist, die mit am Festwertspeicher (S) an   geschlossenen Schaltern (SW1 . . .SWN) wahlweise über-    brückbar sind.



   5. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, dass die Verschiebeeinheit (VE) aus einem spannungsgesteuerten Oszillator (VCO) besteht, der mit einem am Festwertspeicher (S) angeschlossenen Multiplexer (M) derart verbunden ist, dass je nach der ausgelesenen Änderungsinformation unterschiedliche festeingestellte frequenzbestimmende Elemente   (kl..    .FN) anschaltbar sind.



   6. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, dass die Verschiebeeinheit (VE) aus einem spannungsgesteuerten Oszillator (VCO) aufgebaut ist, dessen Eingang über eine Additionsschaltung (A) einerseits über einen Digital-/Analog-Wandler (DA) mit dem Festwertspeicher (S) und andererseits mit einem Phasendetektor (D) verbunden ist, der an einem Eingang (a) mit der Signaiquelle (Q) und am anderen Eingang (b) mit dem Ausgang des spannungsgesteuerten Oszillators (VCO) verbunden ist, welcher den Ausgang (2) der Verschiebeeinheit (VE) bildet.



   7. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, dass die Verschiebeeinheit (VE) aus einem spannungsgesteuerten Oszillator (VCO) besteht, der von einem Phasendetektor (D) gesteuert wird, dessen erster Eingang (a) mit der Signalquelle (Q) und dessen zweiter Eingang (b) über den Zähler (Z) mit dem spannungsgesteuerten Oszillator (VCO) verbunden ist, wobei am Ausgang des Zählers (Z) eine vom Festwertspeicher (S) gesteuerte Multiplexerschaltung (M) angeschlossen ist, deren Ausgang den Ausgang (2) der Verschiebeeinheit (VE) bildet.



   8. Schaltungsanordnung nach Anspruch 7, dadurch gekennzeichnet, dass der Zähler (Z) ein zyklisch arbeitender Zähler und die Multiplexerschaltung (M) eine Koinzidenzschaltung ist.



   9. Schaltungsanordnung nach Anspruch 7, dadurch gekennzeichnet, dass der Zähler (Z) ein Johnson-Zähler ist.



   Die Erfindung bezieht sich auf eine Schaltungsanordnung zur Veränderung der zeitlichen Lage von Impulsen einer Impulsfolge.



   Eine derartige Schaltungsanordnung kann zur Korrektur von Fehlern und Verzerrungen, wie sie in der Optik eines op   toelektrischen    Wandlers auftreten können, eingesetzt werden.



  Dies soll anhand eines Beispiels eines optischen Abtastelementes mit einem Polygonspiegel, welches häufig bei Infrarot- oder Faksimile-Abtastgeräten verwendet wird, näher dargestellt werden. Bei einem derartigen Abtastelement bestehen vor allem zwei wichtige Fehlerquellen. Eine erste Fehlerquelle besteht darin, dass beim Linsensystem in der Regel am Bildrand eine andere Vergrösserung auftritt als in der optischen Achse. Infolgedessen entstehen Verzerrungen. Ein Quadrat beispielsweise wird tonnen- oder kissenförmig abgebildet. Diese Verzerrungen können störend wirken, insbesondere wenn von verschiedenartigen   optoelektrischen    Wandlern aufgenommene Bilder zur Deckung gebracht werden sollen, wie dies beispielsweise bei der Kombination eines Tagsichtgerätes mit einem Nachtsichtgerät erforderlich sein kann.

  Die beschriebene Verzerrung wird im elektrischen Signal in der Weise weiterübertragen, dass die bei der Optik auftretende räumliche Verschiebung eines Lichtstrahls einer zeitlichen Verschiebung des dem Lichtstrahl zugeordneten Bildpunktsignals entspricht. Durch die Kompensation dieser zeitlichen Verschiebung kann eine Korrektur des Bildpunktsignals bewirkt werden. Eine zweite Fehlerquelle besteht bei der Bestimmung der Position des Spiegels, welche Bestimmung erforderlich ist, um den einem abgetasteten Bildpunkt zugeordneten elektrischen Impuls identifizieren zu können. Zur Feststellung der Position des Spiegels wird häufig eine Stroboskopscheibe mit einem fotoelektrischen Element abgetastet.



  Infolge der Toleranzen beim Polygonspiegel bezüglich der von jeweils zwei aneinandergrenzenden Spiegelflächen gebildeten Winkel wird das einer bestimmten Position des Spiegels zugeordnete elektrische Positionssignal mit einer zeitlichen Verschiebung an die entsprechende Auswerteschaltung abgegeben. Auch dieser Fehler kann mit einer Schaltungsanordnung zur Korrektur der zeitlichen Lage einzelner Impulse einer Impulsfolge weitgehend kompensiert werden.



   Die Erfindung, wie sie im Anspruch 1 angegeben ist, löst die Aufgabe, eine Schaltungsanordnung zur Veränderung der zeitlichen Lage von Impulsen einer Impulsfolge zu schaffen, welche einen möglichst geringen Aufwand erfordert.



   Im Folgenden wird die erfindungsgemässe Schaltungsanordnung anhand einer Zeichnung beispielsweise näher erläutert. Es zeigt:
Fig. 1 das Blockschaltbild einer ersten Variante der gesamten Anordnung,
Fig. 2 bis 6 Ausführungsbeispiele einer Verschiebeeinheit VE in der Anordnung gemäss Fig. 1,
Fig. 7 das Blockschaltbild einer zweiten Variante der gesamten Anordnung.

 

   In der Schaltungsanordnung gemäss Fig. 1 ist eine Impuls- oder Signalquelle Q mit einem Zähler Z verbunden. Der Zähler Z ist über einen Speicher S am Eingang 1 einer Verschiebeeinheit VE angeschlossen. Der Ausgang 2 der Verschiebeeinheit VE ist identisch mit dem Ausgang A der gesamten Schaltungsanordnung. In den in Fig. 2 bis 6 dargestellten Fällen besteht ausserdem noch eine Verbindung zwischen der Quelle Q und dem Eingang 3 der Verschiebeeinheit VE, welche Verbindung in Fig. 1 gestrichelt dargestellt ist.



  Der jeweils einem bestimmten Impuls zugeordnete, im voraus festgelegte Änderungswert ist in einem Festwertspeicher S ge speichert und wird durch einen den jeweils von der Quelle Q ausgesendeten Impuls identifizierenden Zähler Z abgerufen.



   Entsprechend diesem Änderungswert wird der Impuls in der Verschiebeeinheit VE zeitlich verschoben.  



   Die Verschiebeeinheit VE kann in verschiedener Weise



  aufgebaut werden. In einer ersten Variante gemäss Fig. 2 ist die Verschiebeeinheit VE in Form einer Verzögerungseinheit realisiert. Die Eingänge von festeingestellten Verzögerungsgliedern   ....    .TN sind am Eingang 3 der Verschiebeeinheit VE angeschlossen. Da jedes Verzögerungsglied T1 . . .TN eine andere zeitliche Verschiebung bewirkt, ist an den Ausgängen der Verzögerungsglieder T1 . . .TN ein jeweils um unterschiedliche Verzögerungszeiten verschobener Impuls entnehmbar. Mit Hilfe eines mit vom Festwertspeicher S abgerufenen Änderungswerten beaufschlagten Multiplexers M wird der Ausgang eines einem bestimmten Änderungswert zugeordneten Verzögerungsgliedes T mit dem Ausgang 2 der Verschiebeeinheit VE verbunden.



   In einer zweiten in Fig. 3 dargestellten Variante sind die Verzögerungsglieder   T1    . .   .TN    in Serie an der Impulsquelle Q angeschlossen. Ein mit vom Festwertspeicher S abgerufenen Anderungswerten beaufschlagter Multiplexer M verbindet den einem gewissen Anderungswert zugeordneten Ausgang eines Verzögerungsgliedes T mit dem Ausgang 2 der Verschiebeeinheit VE. Der Vorteil dieser Lösung liegt darin, dass die Verzögerungsglieder   Tl      ..    .TN einheitlich eine gleiche Verzögerungszeit aufweisen können. Dadurch lassen sich Vereinfachungen bei der Herstellung erzielen.



   In einer dritten Variante gemäss Fig. 4 wird mit Hilfe von Schaltern SWI . . .SWN eine geeignete Kombination von festeingestellten Zeitverzögerungsgliedern T in Serie zwischen den Eingang 3 und den Ausgang 2 der Verschiebeeinheit VE geschaltet. Die nichtverwendeten Zeitverzögerungsglieder T werden überbrückt. Die Schalter werden direkt vom Festwertspeicher S gesteuert, wobei jeder Bitstelle des Festwert   speichers S ein Schalter SW1 . .SWN zugeordnet ist und die    Verzögerungszeit des angesteuerten Verzögerungsgliedes T1 . . .TN entsprechend der Gewichtung der zugeordneten Bitstelle gewählt ist.

  Da anstelle eines Multiplexers jeweils mehrere einzelne Schalter benötigt werden und die Zeitglieder anstelle einer einheitlichen Verzögerungszeit unterschiedliche Verzögerungszeiten aufweisen, ist diese Lösungsvariante vor allem dann von Vorteil, wenn eine grössere Anzahl Verzögerungsstufen benötigt werden. Im Vergleich zu den Lösungen nach Fig. 2 und 3 ist ab drei verschiedenen einstellbaren Verzögerungszeiten eine geringere Anzahl N von Verzögerungsgliedern   T1    . . .TN erforderlich.



   Bei der Lösung nach Fig. 5 wird die zeitliche Verschiebung in Form einer Frequenzverschiebung bewirkt. Dabei ist ein spannungsgesteuerter Oszillator VCO beispielsweise über einen Multiplexer M mit einem bestimmten frequenzbestimmenden Glied F1 . . .FN verbunden. Der Multiplexer M wird hierbei entsprechend den aus dem Festwertspeicher S ausgelesenen Informationen gesteuert.



   Bei der Variante nach Fig. 6 besteht die Verschiebeeinheit VE aus einem Phasenregelkreis. Ein spannungsgesteuerter Oszillator VCO ist über eine Addierschaltung A von einem Phasendetektor D gesteuert, welcher die Phasenlage des an seinem Eingang b anliegenden Oszillatorsignals mit derjenigen des an seinem Eingang a anliegenden Signals der Impulsquelle vergleicht. Da eine Frequenzdifferenz einer proportional zur Zeit zu- oder abnehmenden Phasenverschiebung entspricht, gibt der Phasendetektor D solange eine Regelspannung ab bis die Frequenzen des Impulsquellen- und des Oszillatorsignals übereinstimmen.

  Wird über die Addierschaltung A zusätzlich eine bestimmte Spannung in den Regelkreis eingespeist, muss sie durch eine   Anderung    des Ausgangssignals des Phasendetektors D kompensiert werden, und es stellt sich eine entsprechende Phasenverschiebung zwischen Quellensignal und Oszillatorsignal ein. Somit kann durch eine aus dem Festwertspeicher S abgerufene Änderungsinformation, welche in einem Digital-/Analog-Wandler D/A in eine bestimmte    Änderungsspannung    umgewandelt und über die Addierschal tung A in den Regelkreis eingespeist wird, eine entsprechende
Phasenverschiebung bewirkt werden.



   Bei der in Fig. 7 dargestellten Verzögerungseinheit VE wird ein spannungsgesteuerter Oszillator VCO von einem
Phasendetektor D gesteuert, der die Frequenz des Quellensi gnals mit dem in einem Johnson-Zähler Z untersetzten Oszil latorsignal vergleicht. Die Oszillatorfrequenz ist demzufolge entsprechend der Untersetzung höher als die Frequenz des
Quellensignals.



   Der Johnson-Zähler Z besitzt eine der Anzahl Zählim pulse eines Zählzyklus entsprechende Anzahl N von Ausgän gen. Der erste Impuls des Eingangssignals kann am ersten
Ausgang abgegriffen werden, der zweite Impuls am zweiten usw. Ein Impuls erscheint also an jedem Ausgang des Zählers im Vergleich zu einem der anderen Ausgänge um einen be stimmten Betrag zeitlich verschoben. Ein Multiplexer M ver bindet entsprechend einem aus dem Festwertspeicher S ausge lesenen Änderungssignal einen bestimmten Ausgang des Johnson-Zählers Z mit dem Ausgang der Verschiebeeinheit VE. Anstelle des Johnson-Zählers Z kann auch ein gewöhnlicher zyklisch arbeitender Zähler verwendet werden. Eine jede Ausgangsvariable erscheint im Vergleich zu den anderen Ausgangsvariablen um einen bestimmten Betrag zeitlich verschoben.

  Mit Hilfe einer vom Festwertspeicher S beaufschlagten Koinzidenzschaltung kann eine bestimmte Ausgangsvariable detektiert werden. Das Koinzidenzsignal entspricht dem um den gewünschten Betrag zeitlich verschobenen Posi tionssignal.



   Bei der Lösung nach Fig. 5 können weder Phase noch Fre quenz des Signals des Oszillators VCO auf dasjenige der Impulsquelle Q abgestimmt werden. Deswegen ist es unvermeidlich, dass die Anzahl der Impulse einer von Oszillator VCO abgegebenen Impulsfolge weder konstant bleibt noch mit der Anzahl der vom Zähler Z ausgezählten Impulse der Impulsquelle Q übereinstimmt. Sofern dies keine Rolle spielt, ist die Lösung nach Fig. 5 mit verhältnismässig wenig Aufwand zu realisieren.



   In den Lösungen nach Fig. 6 und 7 ist eine Synchronisation vorgesehen. Die Lösung nach Fig. 6 ist insbesondere für hohe Frequenzen geeignet, da die Frequenz des Oszillatorsignals mit derjenigen des Quellensignals übereinstimmt und somit der Frequenzbereich des Oszillators VCO voll ausgenützt werden kann. Bei der Verzögerungseinheit VE nach Fig. 7 ist die Frequenz des Oszillatorsignals dem Zählzyklus des Zählers Z entsprechend höher als die Frequenz des Quellensignals. Sofern das Quellensignal frequenzmässig konstant bleibt, muss die Frequenz des Oszillatorsignals nicht verändert werden. Dadurch ergeben sich weniger Probleme mit der Stabilität.



   Es ist zu beachten, dass die Verzögerungszeiten der Verzögerungsglieder   Tal . .    .TN gemäss Fig. 2, 3 und 4 frequenzabhängig sind. Die Frequenz der Impulsquelle darf bei vorgeschriebener Genauigkeit der Verzögerungszeiten nur in definierten Grenzen schwanken. Bei grösseren derartigen Schwankungen ist ein in Fig. 6, 7 gezeigter Regelkreis vorzusehen.

 

   Wie eingangs erwähnt wurde, eignet sich die vorliegende Schaltungsanordnung sehr gut zur Korrektur von Fehlern und Verzerrungen, die im optischen Teil eines Infrarot-Aufnahmegerätes entstehen können. Würden beispielsweise bei einem Fernrohrvorsatz asphärische anstelle der sonst üblichen sphärischen Linsen verwendet, so müsste neben einer teureren Fertigung zudem noch eine grössere Rohrlänge in Kauf genommen werden. Eine grössere Rohrlänge verringert jedoch die Mobilität einer Anlage. Die Verbesserung der Toleranzen der jeweils von zwei aneinandergrenzenden Spiegelflächen gebildeten Winkel eines Polygonspiegels wird von ei  nem gewissen Ausmass an immer aufwendiger. 

  Sowohl im Falle des Fernrohrvorsatzes als auch im Falle der Toleranzen beim Polygonspiegel gibt es eine Grenze der Verbesserungen, bei welcher eine Korrektur im elektrischen Teil des Aufnahmegerätes wirtschaftlicher ist als eine Erhöhung der Präzision im optischen Teil. 



  
 

** WARNING ** beginning of DESC field could overlap end of CLMS **.

 



   PATENT CLAIMS
1.Circuit arrangement for changing the temporal position of pulses of a pulse sequence, characterized in that a shift unit (VE) with variable time shift and a read-only memory (S) connected to it is provided, which contains the change information associated with the pulses to be changed, which is changed by a the counter (Z) connected to the signal source (Q) and fed to the displacement unit (VE).



   2. Circuit arrangement according to claim 1, characterized in that the shifting unit (VE) is constructed from a plurality of fixed time delay elements (T1... TN) connected on the input side to the signal source (Q), the outputs of which are connected to the inputs of one of the read-only memories ( S) called change values acted upon multiplexer (M) are connected, the output of which forms the output (2) of the displacement unit (VE).



   3. Circuit arrangement according to claim 1, characterized in that the displacement unit (VE) from a plurality of series-connected and connected to the signal source (Q), fixed time delay elements (T1 ... TN) is constructed, the outputs of which are connected to the inputs one with the the multiplexer (M) loaded by the change values retrieved from the read-only memory (S), the output of which forms the output (2) of the displacement unit (VE).



   4. Circuit arrangement according to claim 1, characterized in that the displacement unit (VE) from a plurality of series-connected and connected to the signal source (Q), fixed time delay elements (Tl.. .TN) is constructed, which with the read-only memory (S) on closed switches (SW1... SWN) can optionally be bridged.



   5. Circuit arrangement according to claim 1, characterized in that the displacement unit (VE) consists of a voltage-controlled oscillator (VCO) which is connected to a multiplexer (M) connected to the read-only memory (S) in such a way that, depending on the change information read out, different fixed settings frequency-determining elements (small .. .FN) can be switched on.



   6. Circuit arrangement according to claim 1, characterized in that the displacement unit (VE) is constructed from a voltage-controlled oscillator (VCO), the input of which via an addition circuit (A), on the one hand, via a digital / analog converter (DA) with the read-only memory ( S) and on the other hand is connected to a phase detector (D) which is connected at one input (a) to the signal source (Q) and at the other input (b) to the output of the voltage-controlled oscillator (VCO), which connects the output (2 ) of the displacement unit (VE).



   7. Circuit arrangement according to claim 1, characterized in that the displacement unit (VE) consists of a voltage controlled oscillator (VCO) which is controlled by a phase detector (D), the first input (a) with the signal source (Q) and the second Input (b) is connected via the counter (Z) to the voltage-controlled oscillator (VCO), a multiplexer circuit (M) controlled by the read-only memory (S), the output of which is connected to the output (2) of the counter (Z) Displacement unit (VE) forms.



   8. Circuit arrangement according to claim 7, characterized in that the counter (Z) is a cyclically operating counter and the multiplexer circuit (M) is a coincidence circuit.



   9. Circuit arrangement according to claim 7, characterized in that the counter (Z) is a Johnson counter.



   The invention relates to a circuit arrangement for changing the temporal position of pulses of a pulse train.



   Such a circuit arrangement can be used to correct errors and distortions, such as those that can occur in the optics of an optical converter.



  This will be illustrated using an example of an optical scanning element with a polygon mirror, which is often used in infrared or facsimile scanning devices. There are two main sources of error in such a scanning element. A first source of error is that the lens system usually has a different magnification at the edge of the image than in the optical axis. As a result, distortions arise. For example, a square is represented in a barrel or pillow shape. These distortions can have a disruptive effect, in particular if images taken by different types of optoelectric converters are to be covered, as may be necessary, for example, when combining a day vision device with a night vision device.

  The described distortion is transmitted further in the electrical signal in such a way that the spatial displacement of a light beam occurring in the optics corresponds to a temporal displacement of the pixel signal assigned to the light beam. The pixel signal can be corrected by compensating this time shift. A second source of error consists in determining the position of the mirror, which determination is necessary in order to be able to identify the electrical pulse associated with a scanned pixel. To determine the position of the mirror, a stroboscope disk is often scanned with a photoelectric element.



  As a result of the tolerances in the polygon mirror with respect to the angles formed by two adjacent mirror surfaces, the electrical position signal assigned to a specific position of the mirror is emitted to the corresponding evaluation circuit with a time shift. This error can also be largely compensated for with a circuit arrangement for correcting the timing of individual pulses of a pulse train.



   The invention, as specified in claim 1, solves the problem of creating a circuit arrangement for changing the temporal position of pulses of a pulse train, which requires the least possible effort.



   The circuit arrangement according to the invention is explained in more detail below with reference to a drawing, for example. It shows:
1 shows the block diagram of a first variant of the entire arrangement,
2 to 6 embodiments of a displacement unit VE in the arrangement of FIG. 1,
Fig. 7 shows the block diagram of a second variant of the entire arrangement.

 

   In the circuit arrangement according to FIG. 1, a pulse or signal source Q is connected to a counter Z. The counter Z is connected via a memory S to the input 1 of a displacement unit VE. The output 2 of the displacement unit VE is identical to the output A of the entire circuit arrangement. In the cases shown in FIGS. 2 to 6 there is also a connection between the source Q and the input 3 of the displacement unit VE, which connection is shown in dashed lines in FIG. 1.



  The change value assigned in advance to a specific pulse is stored in a read-only memory S and is called up by a counter Z which identifies the pulse emitted by the source Q in each case.



   The pulse in the displacement unit VE is shifted in time in accordance with this change value.



   The displacement unit VE can be in various ways



  being constructed. In a first variant according to FIG. 2, the displacement unit VE is implemented in the form of a delay unit. The inputs of fixed delay elements .... .TN are connected to input 3 of the VE displacement unit. Since each delay element T1. . .TN causes another time shift, is at the outputs of the delay elements T1. . .TN a pulse shifted by different delay times can be taken. With the aid of a multiplexer M loaded with change values retrieved from the read-only memory S, the output of a delay element T assigned to a specific change value is connected to the output 2 of the displacement unit VE.



   In a second variant shown in FIG. 3, the delay elements are T1. . .TN connected in series to pulse source Q. A multiplexer M loaded with change values retrieved from the read-only memory S connects the output of a delay element T associated with a certain change value to the output 2 of the displacement unit VE. The advantage of this solution is that the delay elements Tl... TN can uniformly have the same delay time. This makes it possible to simplify production.



   In a third variant according to FIG. 4, switches SWI. . .SWN a suitable combination of fixed time delay elements T connected in series between input 3 and output 2 of the displacement unit VE. The unused time delay elements T are bridged. The switches are controlled directly by the read-only memory S, with each bit position of the read-only memory S having a switch SW1. .SWN is assigned and the delay time of the controlled delay element T1. . .TN is selected according to the weighting of the assigned bit position.

  Since several individual switches are required instead of a multiplexer and the time elements have different delay times instead of a uniform delay time, this solution variant is particularly advantageous when a larger number of delay stages are required. In comparison to the solutions according to FIGS. 2 and 3, a smaller number N of delay elements T1 is available from three different adjustable delay times. . .TN required.



   5, the time shift is effected in the form of a frequency shift. In this case, a voltage-controlled oscillator VCO is, for example, via a multiplexer M with a specific frequency-determining element F1. . .FN connected. The multiplexer M is controlled in accordance with the information read from the read-only memory S.



   In the variant according to FIG. 6, the displacement unit VE consists of a phase locked loop. A voltage-controlled oscillator VCO is controlled via an adder circuit A by a phase detector D which compares the phase position of the oscillator signal applied to its input b with that of the signal of the pulse source applied to its input a. Since a frequency difference corresponds to a phase shift increasing or decreasing proportionally to the time, the phase detector D outputs a control voltage until the frequencies of the pulse source and oscillator signals match.

  If a certain voltage is additionally fed into the control circuit via the adder circuit A, it must be compensated for by a change in the output signal of the phase detector D, and a corresponding phase shift between the source signal and the oscillator signal is established. Thus, a change information retrieved from the read-only memory S, which is converted in a digital / analog converter D / A into a specific change voltage and fed via the adding circuit A into the control circuit, is corresponding
Phase shift can be effected.



   In the delay unit VE shown in FIG. 7, a voltage-controlled oscillator VCO is used by one
Controlled phase detector D, which compares the frequency of the source signal with the oscillator signal reduced in a Johnson counter Z. The oscillator frequency is consequently higher than the frequency of the
Source signal.



   The Johnson counter Z has a number N of outputs corresponding to the number of counting pulses of a counting cycle. The first pulse of the input signal can be on the first
Output can be tapped, the second pulse on the second, etc. A pulse appears at each output of the counter compared to one of the other outputs by a certain amount of time. A multiplexer M connects a specific output of the Johnson counter Z to the output of the displacement unit VE in accordance with a change signal read out from the read-only memory S. Instead of the Johnson counter Z, an ordinary cyclic counter can also be used. Each output variable appears to be shifted in time by a certain amount compared to the other output variables.

  A specific output variable can be detected with the aid of a coincidence circuit loaded by the read-only memory S. The coincidence signal corresponds to the position signal shifted in time by the desired amount.



   5 neither phase nor frequency of the signal of the oscillator VCO can be matched to that of the pulse source Q. It is therefore inevitable that the number of pulses in a pulse train emitted by oscillator VCO neither remains constant nor does it match the number of pulses from pulse source Q counted by counter Z. If this does not matter, the solution according to FIG. 5 can be implemented with relatively little effort.



   6 and 7, synchronization is provided. 6 is particularly suitable for high frequencies, since the frequency of the oscillator signal matches that of the source signal and the frequency range of the oscillator VCO can thus be fully utilized. 7, the frequency of the oscillator signal corresponding to the count cycle of the counter Z is higher than the frequency of the source signal. If the source signal remains constant in terms of frequency, the frequency of the oscillator signal need not be changed. This means fewer problems with stability.



   It should be noted that the delay times of the valley delay elements. . 2, 3 and 4 are frequency dependent. The frequency of the pulse source may only fluctuate within defined limits if the delay times are accurate. In the case of larger fluctuations of this type, a control circuit shown in FIGS. 6, 7 is to be provided.

 

   As mentioned at the beginning, the present circuit arrangement is very well suited for correcting errors and distortions that can arise in the optical part of an infrared recording device. If, for example, aspherical lenses were used instead of the usual spherical lenses in a telescope attachment, then in addition to more expensive production, a larger tube length would also have to be accepted. However, a longer pipe length reduces the mobility of a system. The improvement of the tolerances of the angles of a polygon mirror formed by two adjacent mirror surfaces is becoming more and more complex from a certain extent.

  Both in the case of the telescope attachment and in the case of tolerances in the polygon mirror, there is a limit to the improvements, in which a correction in the electrical part of the recording device is more economical than an increase in the precision in the optical part.


    

Claims (9)

PATENTANSPRÜCHE 1. Schaltungsanordnung zur Veränderung der zeitlichen Lage von Impulsen einer Impulsfolge, dadurch gekennzeichnet, dass eine Verschiebeeinheit (VE) mit variabler Zeitverschiebung sowie ein mit dieser verbundener Festwertspeicher (S) vorgesehen ist, der den zu ändernden Impulsen zugeordnete Änderungsinformationen enthält, die von einem mit der Signalquelle (Q) verbundenen Zähler (Z) abgerufen und der Verschiebeeinheit (VE) zugeführt werden.  PATENT CLAIMS 1.Circuit arrangement for changing the temporal position of pulses of a pulse sequence, characterized in that a shift unit (VE) with variable time shift and a read-only memory (S) connected to it is provided, which contains the change information associated with the pulses to be changed, which is changed by a the counter (Z) connected to the signal source (Q) and fed to the displacement unit (VE). 2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, dass die Verschiebeeinheit (VE) aus mehreren eingangsseitig mit der Signalquelle (Q) verbundenen, festeingestellten Zeitverzögerungsgliedern (T1 . . .TN) aufgebaut ist, deren Ausgänge mit den Eingängen eines mit den vom Festwertspeicher (S) abgerufenen Änderungswerten beaufschlagten Multiplexers (M) verbunden sind, dessen Ausgang den Ausgang (2) der Verschiebeeinheit (VE) bildet.  2. Circuit arrangement according to claim 1, characterized in that the shifting unit (VE) is constructed from a plurality of fixed time delay elements (T1... TN) connected on the input side to the signal source (Q), the outputs of which are connected to the inputs of one of the read-only memories ( S) called change values acted upon multiplexer (M) are connected, the output of which forms the output (2) of the displacement unit (VE). 3. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, dass die Verschiebeeinheit (VE) aus mehreren in Serie geschalteten und mit der Signalquelle (Q) verbundenen, festeingestellten Zeitverzögerungsgliedern (T1 . . .TN) aufgebaut ist, deren Ausgänge mit den Eingängen eines mit den vom Festwertspeicher (S) abgerufenen Änderungswerten beaufschlagten Multiplexers (M) verbunden sind, dessen Ausgang den Ausgang (2) der Verschiebeeinheit (VE) bildet.  3. Circuit arrangement according to claim 1, characterized in that the displacement unit (VE) from a plurality of series-connected and connected to the signal source (Q), fixed time delay elements (T1 ... TN) is constructed, the outputs of which are connected to the inputs one with the the multiplexer (M) loaded by the change values retrieved from the read-only memory (S), the output of which forms the output (2) of the displacement unit (VE). 4. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, dass die Verschiebeeinheit (VE) aus mehreren hintereinandergeschalteten und mit der Signalquelle (Q) verbundenen, festeingestellten Zeitverzögerungsgliedern (Tl . . .TN) aufgebaut ist, die mit am Festwertspeicher (S) an geschlossenen Schaltern (SW1 . . .SWN) wahlweise über- brückbar sind.  4. Circuit arrangement according to claim 1, characterized in that the displacement unit (VE) from a plurality of series-connected and connected to the signal source (Q), fixed time delay elements (Tl.. .TN) is constructed, which with the read-only memory (S) on closed switches (SW1... SWN) can optionally be bridged. 5. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, dass die Verschiebeeinheit (VE) aus einem spannungsgesteuerten Oszillator (VCO) besteht, der mit einem am Festwertspeicher (S) angeschlossenen Multiplexer (M) derart verbunden ist, dass je nach der ausgelesenen Änderungsinformation unterschiedliche festeingestellte frequenzbestimmende Elemente (kl.. .FN) anschaltbar sind.  5. Circuit arrangement according to claim 1, characterized in that the displacement unit (VE) consists of a voltage-controlled oscillator (VCO) which is connected to a multiplexer (M) connected to the read-only memory (S) in such a way that, depending on the change information read out, different fixed settings frequency-determining elements (small .. .FN) can be switched on. 6. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, dass die Verschiebeeinheit (VE) aus einem spannungsgesteuerten Oszillator (VCO) aufgebaut ist, dessen Eingang über eine Additionsschaltung (A) einerseits über einen Digital-/Analog-Wandler (DA) mit dem Festwertspeicher (S) und andererseits mit einem Phasendetektor (D) verbunden ist, der an einem Eingang (a) mit der Signaiquelle (Q) und am anderen Eingang (b) mit dem Ausgang des spannungsgesteuerten Oszillators (VCO) verbunden ist, welcher den Ausgang (2) der Verschiebeeinheit (VE) bildet.  6. Circuit arrangement according to claim 1, characterized in that the displacement unit (VE) is constructed from a voltage-controlled oscillator (VCO), the input of which via an addition circuit (A), on the one hand, via a digital / analog converter (DA) with the read-only memory ( S) and on the other hand is connected to a phase detector (D) which is connected at one input (a) to the signal source (Q) and at the other input (b) to the output of the voltage-controlled oscillator (VCO), which connects the output (2 ) of the displacement unit (VE). 7. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, dass die Verschiebeeinheit (VE) aus einem spannungsgesteuerten Oszillator (VCO) besteht, der von einem Phasendetektor (D) gesteuert wird, dessen erster Eingang (a) mit der Signalquelle (Q) und dessen zweiter Eingang (b) über den Zähler (Z) mit dem spannungsgesteuerten Oszillator (VCO) verbunden ist, wobei am Ausgang des Zählers (Z) eine vom Festwertspeicher (S) gesteuerte Multiplexerschaltung (M) angeschlossen ist, deren Ausgang den Ausgang (2) der Verschiebeeinheit (VE) bildet.  7. Circuit arrangement according to claim 1, characterized in that the displacement unit (VE) consists of a voltage controlled oscillator (VCO) which is controlled by a phase detector (D), the first input (a) with the signal source (Q) and the second Input (b) is connected via the counter (Z) to the voltage-controlled oscillator (VCO), a multiplexer circuit (M) controlled by the read-only memory (S), the output of which is connected to the output (2) of the counter (Z) Displacement unit (VE) forms. 8. Schaltungsanordnung nach Anspruch 7, dadurch gekennzeichnet, dass der Zähler (Z) ein zyklisch arbeitender Zähler und die Multiplexerschaltung (M) eine Koinzidenzschaltung ist.  8. Circuit arrangement according to claim 7, characterized in that the counter (Z) is a cyclically operating counter and the multiplexer circuit (M) is a coincidence circuit. 9. Schaltungsanordnung nach Anspruch 7, dadurch gekennzeichnet, dass der Zähler (Z) ein Johnson-Zähler ist.  9. Circuit arrangement according to claim 7, characterized in that the counter (Z) is a Johnson counter. Die Erfindung bezieht sich auf eine Schaltungsanordnung zur Veränderung der zeitlichen Lage von Impulsen einer Impulsfolge.  The invention relates to a circuit arrangement for changing the temporal position of pulses of a pulse train. Eine derartige Schaltungsanordnung kann zur Korrektur von Fehlern und Verzerrungen, wie sie in der Optik eines op toelektrischen Wandlers auftreten können, eingesetzt werden.  Such a circuit arrangement can be used to correct errors and distortions, such as those that can occur in the optics of an optical converter. Dies soll anhand eines Beispiels eines optischen Abtastelementes mit einem Polygonspiegel, welches häufig bei Infrarot- oder Faksimile-Abtastgeräten verwendet wird, näher dargestellt werden. Bei einem derartigen Abtastelement bestehen vor allem zwei wichtige Fehlerquellen. Eine erste Fehlerquelle besteht darin, dass beim Linsensystem in der Regel am Bildrand eine andere Vergrösserung auftritt als in der optischen Achse. Infolgedessen entstehen Verzerrungen. Ein Quadrat beispielsweise wird tonnen- oder kissenförmig abgebildet. Diese Verzerrungen können störend wirken, insbesondere wenn von verschiedenartigen optoelektrischen Wandlern aufgenommene Bilder zur Deckung gebracht werden sollen, wie dies beispielsweise bei der Kombination eines Tagsichtgerätes mit einem Nachtsichtgerät erforderlich sein kann. This will be illustrated using an example of an optical scanning element with a polygon mirror, which is often used in infrared or facsimile scanning devices. There are two main sources of error in such a scanning element. A first source of error is that the lens system usually has a different magnification at the edge of the image than in the optical axis. As a result, distortions arise. For example, a square is represented in a barrel or pillow shape. These distortions can have a disruptive effect, in particular if images taken by different types of optoelectric converters are to be covered, as may be necessary, for example, when combining a day vision device with a night vision device. Die beschriebene Verzerrung wird im elektrischen Signal in der Weise weiterübertragen, dass die bei der Optik auftretende räumliche Verschiebung eines Lichtstrahls einer zeitlichen Verschiebung des dem Lichtstrahl zugeordneten Bildpunktsignals entspricht. Durch die Kompensation dieser zeitlichen Verschiebung kann eine Korrektur des Bildpunktsignals bewirkt werden. Eine zweite Fehlerquelle besteht bei der Bestimmung der Position des Spiegels, welche Bestimmung erforderlich ist, um den einem abgetasteten Bildpunkt zugeordneten elektrischen Impuls identifizieren zu können. Zur Feststellung der Position des Spiegels wird häufig eine Stroboskopscheibe mit einem fotoelektrischen Element abgetastet. The described distortion is transmitted further in the electrical signal in such a way that the spatial displacement of a light beam occurring in the optics corresponds to a temporal displacement of the pixel signal assigned to the light beam. The pixel signal can be corrected by compensating this time shift. A second source of error consists in determining the position of the mirror, which determination is necessary in order to be able to identify the electrical pulse associated with a scanned pixel. To determine the position of the mirror, a stroboscope disk is often scanned with a photoelectric element. Infolge der Toleranzen beim Polygonspiegel bezüglich der von jeweils zwei aneinandergrenzenden Spiegelflächen gebildeten Winkel wird das einer bestimmten Position des Spiegels zugeordnete elektrische Positionssignal mit einer zeitlichen Verschiebung an die entsprechende Auswerteschaltung abgegeben. Auch dieser Fehler kann mit einer Schaltungsanordnung zur Korrektur der zeitlichen Lage einzelner Impulse einer Impulsfolge weitgehend kompensiert werden. As a result of the tolerances in the polygon mirror with respect to the angles formed by two adjacent mirror surfaces, the electrical position signal assigned to a specific position of the mirror is emitted to the corresponding evaluation circuit with a time shift. This error can also be largely compensated for with a circuit arrangement for correcting the timing of individual pulses of a pulse train. Die Erfindung, wie sie im Anspruch 1 angegeben ist, löst die Aufgabe, eine Schaltungsanordnung zur Veränderung der zeitlichen Lage von Impulsen einer Impulsfolge zu schaffen, welche einen möglichst geringen Aufwand erfordert.  The invention, as specified in claim 1, solves the problem of creating a circuit arrangement for changing the temporal position of pulses of a pulse train, which requires the least possible effort. Im Folgenden wird die erfindungsgemässe Schaltungsanordnung anhand einer Zeichnung beispielsweise näher erläutert. Es zeigt: Fig. 1 das Blockschaltbild einer ersten Variante der gesamten Anordnung, Fig. 2 bis 6 Ausführungsbeispiele einer Verschiebeeinheit VE in der Anordnung gemäss Fig. 1, Fig. 7 das Blockschaltbild einer zweiten Variante der gesamten Anordnung.  The circuit arrangement according to the invention is explained in more detail below with reference to a drawing, for example. It shows: 1 shows the block diagram of a first variant of the entire arrangement, 2 to 6 embodiments of a displacement unit VE in the arrangement of FIG. 1, Fig. 7 shows the block diagram of a second variant of the entire arrangement. In der Schaltungsanordnung gemäss Fig. 1 ist eine Impuls- oder Signalquelle Q mit einem Zähler Z verbunden. Der Zähler Z ist über einen Speicher S am Eingang 1 einer Verschiebeeinheit VE angeschlossen. Der Ausgang 2 der Verschiebeeinheit VE ist identisch mit dem Ausgang A der gesamten Schaltungsanordnung. In den in Fig. 2 bis 6 dargestellten Fällen besteht ausserdem noch eine Verbindung zwischen der Quelle Q und dem Eingang 3 der Verschiebeeinheit VE, welche Verbindung in Fig. 1 gestrichelt dargestellt ist.  In the circuit arrangement according to FIG. 1, a pulse or signal source Q is connected to a counter Z. The counter Z is connected via a memory S to the input 1 of a displacement unit VE. The output 2 of the displacement unit VE is identical to the output A of the entire circuit arrangement. In the cases shown in FIGS. 2 to 6 there is also a connection between the source Q and the input 3 of the displacement unit VE, which connection is shown in dashed lines in FIG. 1.   Der jeweils einem bestimmten Impuls zugeordnete, im voraus festgelegte Änderungswert ist in einem Festwertspeicher S ge speichert und wird durch einen den jeweils von der Quelle Q ausgesendeten Impuls identifizierenden Zähler Z abgerufen. The change value assigned in advance to a specific pulse is stored in a read-only memory S and is called up by a counter Z which identifies the pulse emitted by the source Q in each case. Entsprechend diesem Änderungswert wird der Impuls in der Verschiebeeinheit VE zeitlich verschoben. **WARNUNG** Ende CLMS Feld konnte Anfang DESC uberlappen**.  The pulse in the displacement unit VE is shifted in time in accordance with this change value. ** WARNING ** End of CLMS field could overlap beginning of DESC **.
CH877579A 1979-09-28 1979-09-28 Circuit for time offset pulses. CH646287A5 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CH877579A CH646287A5 (en) 1979-09-28 1979-09-28 Circuit for time offset pulses.
EP80901190A EP0039330A1 (en) 1979-09-28 1980-07-02 Circuit for offsetting pulses
PCT/CH1980/000077 WO1981000940A1 (en) 1979-09-28 1980-07-02 Circuit for offsetting pulses
IT24776/80A IT1132980B (en) 1979-09-28 1980-09-19 CIRCUITUAL ARRANGEMENT FOR THE MOVEMENT OF PULSES

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CH877579A CH646287A5 (en) 1979-09-28 1979-09-28 Circuit for time offset pulses.

Publications (1)

Publication Number Publication Date
CH646287A5 true CH646287A5 (en) 1984-11-15

Family

ID=4344598

Family Applications (1)

Application Number Title Priority Date Filing Date
CH877579A CH646287A5 (en) 1979-09-28 1979-09-28 Circuit for time offset pulses.

Country Status (4)

Country Link
EP (1) EP0039330A1 (en)
CH (1) CH646287A5 (en)
IT (1) IT1132980B (en)
WO (1) WO1981000940A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4327116B4 (en) * 1992-08-26 2004-07-01 Denso Corp., Kariya Programmable delay circuit

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4488297A (en) * 1982-04-05 1984-12-11 Fairchild Camera And Instrument Corp. Programmable deskewing of automatic test equipment
US4458165A (en) * 1983-03-23 1984-07-03 Tektronix, Inc. Programmable delay circuit
US4600945A (en) * 1983-03-31 1986-07-15 Rca Corporation Digital video processing system with raster distortion correction
JPS60143017A (en) * 1983-12-29 1985-07-29 Advantest Corp Clock synchronizing logical device
US4737670A (en) * 1984-11-09 1988-04-12 Lsi Logic Corporation Delay control circuit

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2774872A (en) * 1952-12-17 1956-12-18 Bell Telephone Labor Inc Phase shifting circuit
US2960568A (en) * 1958-02-26 1960-11-15 Rca Corp Tape reproducing system
DE1252234B (en) * 1963-10-05
FR2073660A5 (en) * 1969-12-13 1971-10-01 Tokyo Shibaura Electric Co
US3913021A (en) * 1974-04-29 1975-10-14 Ibm High resolution digitally programmable electronic delay for multi-channel operation
DE2520089A1 (en) * 1975-05-06 1976-11-18 Philips Patentverwaltung Pulse generator compensates timing mechanism faults - using shift register counter decoder and logic to assess reference deviations
US4016511A (en) * 1975-12-19 1977-04-05 The United States Of America As Represented By The Secretary Of The Air Force Programmable variable length high speed digital delay line
JPS5927513B2 (en) * 1976-11-05 1984-07-06 日本テレビジヨン工業株式会社 signal generator
US4129867A (en) * 1977-04-28 1978-12-12 Motorola Inc. Multi-pulse modulator for radar transponder
US4104538A (en) * 1977-04-29 1978-08-01 Fairchild Camera And Instrument Corporation Digitally synthesized back-up frequency
US4271483A (en) * 1977-08-04 1981-06-02 Independent Broadcasting Authority Delay circuits

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4327116B4 (en) * 1992-08-26 2004-07-01 Denso Corp., Kariya Programmable delay circuit

Also Published As

Publication number Publication date
WO1981000940A1 (en) 1981-04-02
IT1132980B (en) 1986-07-09
IT8024776A0 (en) 1980-09-19
EP0039330A1 (en) 1981-11-11

Similar Documents

Publication Publication Date Title
DE3153280C2 (en)
DE69124436T2 (en) Image acquisition system with optical image form conversion
DE2549626C3 (en) Analog-digital converter
DE68912146T2 (en) Digital convergence correction device.
DE3835976C2 (en) Digital image signal processing device, in particular for a video camera
DE2821024C3 (en) Signal generator for the synthesis of television test line signals
CH646287A5 (en) Circuit for time offset pulses.
DE19843596A1 (en) Pixel clock pulse generator with variable frequency
EP0390770A1 (en) Method for the electronic correction of position error in an incremental measuring system and measuring system for implementation of the method
DE3027653A1 (en) FREQUENCY SYNTHESIZER
DE10121757B4 (en) Data regenerator with adjustable decision threshold and adjustable sampling time
DE2934976C2 (en)
DE3338496C2 (en) Afocal thermal imaging device
DE69130780T2 (en) Image recording device with counter circuit used therein
DE2619795C3 (en) Methods and arrangements for automatic parallax determination
EP0467196A2 (en) Decoding device
DE4336655C2 (en) Circuit arrangement for frequency multiplication
DE69117148T2 (en) TV recording and / or television display device and image forming system with such an arrangement
DE3309949A1 (en) Electronic image processing device
DE3514380C2 (en) Afocal thermal imaging device
DE3044217C2 (en)
DE19714994C2 (en) Film transport speed control
DE1934618A1 (en) Electron-optical precision length measuring device
EP0463206A1 (en) Measuring process for small phase differences and circuit for applying this process
DE3885821T2 (en) Optical frequency suppression device.

Legal Events

Date Code Title Description
PL Patent ceased