BRPI0924333B1 - método e dispositivo de mapeamento para bits de trasmissão descontínua - Google Patents

método e dispositivo de mapeamento para bits de trasmissão descontínua Download PDF

Info

Publication number
BRPI0924333B1
BRPI0924333B1 BRPI0924333-0A BRPI0924333A BRPI0924333B1 BR PI0924333 B1 BRPI0924333 B1 BR PI0924333B1 BR PI0924333 A BRPI0924333 A BR PI0924333A BR PI0924333 B1 BRPI0924333 B1 BR PI0924333B1
Authority
BR
Brazil
Prior art keywords
dtx
binary symbols
bits
branch
dtx bits
Prior art date
Application number
BRPI0924333-0A
Other languages
English (en)
Inventor
Bo Yang
Jing Li
Chuanfeng He
Weixin WANG
Original Assignee
Nokia Technologies Oy
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nokia Technologies Oy filed Critical Nokia Technologies Oy
Publication of BRPI0924333A2 publication Critical patent/BRPI0924333A2/pt
Publication of BRPI0924333B1 publication Critical patent/BRPI0924333B1/pt

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/08Arrangements for detecting or preventing errors in the information received by repeating transmission, e.g. Verdan system
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
    • H04L1/0084Formats for payload data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/3405Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/36Modulator circuits; Transmitter circuits
    • H04L27/362Modulation using more than one carrier, e.g. with quadrature carriers, separately amplitude modulated

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

MÉTODO E DISPOSITIVO DE MAPEAMENTO PARA BITS DE TRANSMISSÃO DESCONTÍNUA. A presente invenção refere-se a um método e dispositivo de mapeamento de modulação para bits de Transmissão Descontínua (DTX) que são fornecidos. O método inclui: receber símbolos binários de um canal físico de enlace de descida; substituir valores de símbolos de bits DTX nos símbolos binários por valores de símbolos de bits não DTX, para obter símbolos binários atualizados; e executar mapeamento de modulação nos símbolos binários atualizados. Usando os bits DTX para reproduzir os bits não DTX, os bits DTX são fornecidos para uma extremidade de recepção como informação redundante dos bits não DTX, de tal maneira que o desempenho para demodular os bits não DTX pela extremidade de recepção é melhorado. Além do mais, quando os símbolos binários em uma ramificação são todos bits DTX, mapeamento de modulação é executado nos símbolos binários na mesma ramificação e então um valor real O é produzido. Isto é, quando os símbolos de entrada somente em uma ramificação são todos bits DTX, o canal de transmissão para esta ramificação pode ser interrompido isoladamente, e assim a potência de transmissão de sistema é diminuída.

Description

Este pedido reivindica prioridade para o Pedido de Patente Chi- nês N° PCT/CN2009/070383, depositado no Escritório de Patente Chinês em 9 de fevereiro de 2009 e intitulado "MAPPING METHOD AND DEVICE FOR DISCONTINUOUS TRANSMISSION BITS", o qual está incorporado neste documento pela referência na sua totalidade.
Campo da Invenção
A presente invenção refere-se ao campo de tecnologias de co- municações, e em particular a um método e dispositivo de mapeamento para bits de Transmissão Descontínua (DTX).
Antecedentes da Invenção
Em um sistema de radiocomunicações, na codificação e multi- plexação de um Canal de Acesso Direto (FACH), bits DTX são inseridos para preencher completamente um quadro de rádio, para adaptar para a mudança de comprimento de cada dado de quadro em cada canal de transmissão em diferentes taxas de serviço, no qual os bits DTX são usa- dos para indicar um tempo de desligamento de um transmissor. De acor- do com a posição de cada canal de transmissão em um Canal de Trans- porte Composto Codificado (CCTrCH), a inserção dos bits DTX pode ser implementada em dois modos, isto é, inserir os bits DTX em uma posição flexível e inserir os bits DTX em uma posição fixada. A inserção dos bits DTX em uma posição flexível indica que um certo número de bits DTX é inserido em um trailer de quadro após cada canal de transmissão ser mul- tiplexado; e a inserção dos bits DTX em uma posição fixada indica que um certo número de bits DTX é adicionado ao final de dados de Intervalo de Tempo de Transmissão (TTI) para cada canal de transmissão, para assegurar que a posição de cada canal de transmissão permanece inalte- rada no CCTrCH.
Na transmissão em um FACH suportando MBMS através de uma Rede de Frequência Única (MBSFN), um canal físico de enlace de des- cida mapeado é um Canal Físico de Controle Comum Secundário (S- CCPCH), e o S-CCPCH pode ser modulado usando Modulação de Amplitu- de em Quadratura (QAM) 16. Em um processo de mapeamento de modula- ção 16QAM, uma entrada de elemento por meio de um FACH em cada mo- mento é um conjunto de quatro símbolos binários consecutivos, os quais são divididos em símbolos em duas ramificações (a ramificação I e a ramificação Q), dois símbolos estando em cada ramificação. Símbolos em cada ramifica- ção são mapeados após modulação para formar símbolos de valores reais na ramificação I e na ramificação Q. Um processo de mapeamento de modu- lação na técnica anterior é descrito com quatro símbolos consecutivos inclu- indo bits DTX como um exemplo. É considerado que os quatro símbolos bi- nários consecutivos são nkl nk+1, nk+2 e nk+3, nos quais o número dos bits DTX é NDTx(k). Quando 0<NDTx(k)^3, os valores de símbolos dos bits DTX são substituídos pelo símbolo binário "1”, por exemplo, se os quatro símbolos forem "0, DTX, 1 e DTX", após os valores de símbolos dos bits DTX serem substituídos por 1, os quatro símbolos binários correspondentes mudam pa- ra "0. 1, 1 e 1"; enquanto que. quando NDTx(k) = 4, após o mapeamento de modulação, a saída na ramificação I e na ramificação Q é igual a um valor real 0, e neste caso os canais de transmissão da ramificação I e da ramifica- ção Q são interrompidos.
Os inventores descobriram nas pesquisas da técnica anterior que no processo de mapeamento de modulação 16QAM existente, quando os símbolos binários consecutivos em um elemento não são bits DTX, os valores de símbolos dos bits DTX são todos substituídos por "1", indepen- dente dos valores de símbolos dos outros bits não DTX. O desempenho de recepção dos bits não DTX é difícil de ser melhorado com um método de ajuste de valores simples como este. Além do mais, somente quando todos os símbolos binários em um elemento são bits DTX os canais de transmis- são da ramificação I e da ramificação Q podem ser interrompidos, e assim somente quando os símbolos de entrada em uma ramificação são todos bits DTX, energia de transmissão é consumida, e recursos de sistema são des- perdiçados.
Sumário da Invenção
As modalidades da presente invenção fornecem um método e dispositivo de mapeamento para bits DTX. para resolver o problema em que o método de ajuste de valores existente de bits DTX é muito simples, e as- sim o desempenho de recepção de bits não DTX não pode ser melhorado.
Para resolver o problema técnico indicado acima, a presente in- venção fornece as soluções técnicas seguintes. Um método de mapeamento de modulação para bits DTX é for- necido. O método inclui: receber símbolos binários de um canal físico de enlace de des- cida; substituir valores de símbolos de bits DTX nos símbolos binários por valores de símbolos de bits não DTX. para obter símbolos binários atua- lizados; e executar mapeamento de modulação nos símbolos binários a- tualizados. Um método de mapeamento de modulação para bits DTX é for- necido. O método inclui: receber símbolos binários de um canal físico de enlace de des- cida; quando os símbolos binários em uma ramificação são todos bits DTX. e os símbolos binários na outra ramificação incluem bits não DTX, substituir valores de símbolos dos bits DTX nos símbolos binários na uma ramificação por valores de símbolos dos bits não DTX nos símbolos binários na outra ramificação, para obter símbolos binários atualizados; e executar mapeamento de modulação nos símbolos binários a- tualizados.
Um método de mapeamento de modulação para bits DTX é for- necido. O método inclui: receber símbolos binários de um canal físico de enlace de des- cida; e quando os símbolos binários em uma ramificação são todos bits DTX, executar mapeamento de modulação nos símbolos binários na mesma ramificação e produzir um valor real 0. Um dispositivo de mapeamento de modulação para bits DTX é fornecido. O dispositivo inclui: uma unidade de recepção, configurada para receber símbolos binários de um canal físico de enlace de descida; uma unidade de operação, configurada para substituir valores de símbolos de bits DTX nos símbolos binários por valores de símbolos de bits não DTX, para obter símbolos binários atualizados; e uma unidade de mapeamento, configurada para executar mape- amento de modulação nos símbolos binários atualizados.
Um dispositivo de mapeamento de modulação para bits DTX é fornecido. O dispositivo inclui: uma unidade de recepção, configurada para receber símbolos binários de um canal físico de enlace de descida; e uma unidade de mapeamento, configurada para, quando os símbolos binários em uma ramificação são todos bits DTX, executar mape- amento de modulação nos símbolos binários na mesma ramificação, e pro- duzir um valor real 0.
De acordo com as soluções técnicas fornecidas na presente in- venção, quando os símbolos binários do canal físico de enlace de descida são recebidos, os valores de símbolos dos bits DTX nos símbolos binários são substituídos pelos valores de símbolos dos bits não DTX, para obter os símbolos binários atualizados, e mapeamento de modulação é executado nos símbolos binários atualizados. Usando os bits DTX para reproduzir os bits não DTX, os bits DTX são fornecidos para uma extremidade de recep- ção como informação redundante dos bits não DTX, de tal maneira que o desempenho para demodular os bits não DTX pela extremidade de recepção é melhorado. Além do mais, após os símbolos binários do canal físico de enlace de descida serem recebidos, quando os símbolos binários em uma ramificação são todos bits DTX, mapeamento de modulação é executado nos símbolos binários na mesma ramificação, e o valor real 0 é produzido. Portanto, pode ser entendido que quando somente os símbolos de entrada em uma só ramificação são todos bits DTX, o canal de transmissão para a ramificação pode ser interrompido isoladamente, e assim a potência de transmissão de sistema é diminuída e os recursos de sistema são economi- zados correspondentemente.
Breve Descrição dos Desenhos
A figura 1 é um fluxograma de uma primeira modalidade de um método de mapeamento para bits DTX de acordo com a presente invenção; a figura 2 é um fluxograma de uma segunda modalidade de um método de mapeamento para bits DTX de acordo com a presente invenção; a figura 3 é um fluxograma de uma terceira modalidade de um método de mapeamento para bits DTX de acordo com a presente invenção; a figura 4 é um fluxograma de uma quarta modalidade de um método de mapeamento para bits DTX de acordo com a presente invenção; a figura 5 é um fluxograma de uma quinta modalidade de um método de mapeamento para bits DTX de acordo com a presente invenção: a figura 6 é um fluxograma de uma sexta modalidade de um mé- todo de mapeamento para bits DTX de acordo com a presente invenção; a figura 7 é uma vista estrutural esquemática de um dispositivo empregando uma modalidade de um método de mapeamento para bits DTX de acordo com a presente invenção; a figura 8 é um diagrama de blocos de uma primeira modalidade de um dispositivo de mapeamento para bits DTX de acordo com a presente invenção; a figura 9 é um diagrama de blocos de uma segunda modalidade de um dispositivo de mapeamento para bits DTX de acordo com a presente invenção;e a figura 10 é um diagrama de blocos de uma terceira modalidade de um dispositivo de mapeamento para bits DTX de acordo com a presente invenção.
Descrição Detalhada das Modalidades
A presente invenção fornece um método e dispositivo de mape- amento para bits DTX. Para tornar a presente invenção mais clara para os versados na técnica, e tornar os objetivos, recursos e vantagens mencionados anterior- mente da presente invenção mais compreensíveis, a presente invenção é descrita detalhadamente a seguir com referência aos desenhos anexos e a modalidades específicas.
A figura 1 é um fluxograma de uma primeira modalidade de um método de mapeamento para bits DTX de acordo com a presente invenção. Tal como mostrado na figura 1, o método inclui as seguintes etapas: Etapa 101: Receber símbolos binários de um canal físico de en- lace de descida. Etapa 102: Substituir valores de símbolos de bits DTX nos sím- bolos binários por valores de símbolos de bits não DTX, para obter símbolos binários atualizados.
O modo seguinte pode ser adotado, no qual os valores de sím- bolos dos bits DTX nos símbolos binários são substituídos por valores de símbolos de bits não DTX adjacentes: os valores de símbolos dos bits DTX nos símbolos binários são substituídos por valores de símbolos de bits não DTX tendo a confiabilidade mais baixa, com base na confiabilidade de cada bit nos símbolos binários; os valores de símbolos dos bits DTX nos símbolos binários são substituídos por valores de símbolos de bits não DTX na mes- ma ramificação como os bits DTX; ou os valores de símbolos dos bits DTX nos símbolos binários na mesma ramificação são substituídos por valores de símbolos de bits não DTX na outra ramificação. Etapa 103: Executar mapeamento de modulação nos símbolos binários atualizados.
O mapeamento de modulação pode ser mapeamento de modu- lação 16QAM, mapeamento de modulação 64QAM, ou um mapeamento de modulação de maior ordem.
De acordo com a modalidade, usando os bits DTX para reprodu- zir os bits não DTX, os bits DTX são fornecidos para uma extremidade de recepção como informação redundante dos bits não DTX, de tal maneira que o desempenho para demodular os bits não DTX pela extremidade de recep- ção é melhorado.
A figura 2 é um fluxograma de uma segunda modalidade de um método de mapeamento para bits DTX de acordo com a presente invenção. Tal como mostrado na figura 1, o método inclui as seguintes etapas: Etapa 201: Receber símbolos binários de um canal físico de en- lace de descida. Etapa 202: Quando os símbolos binários em uma ramificação são todos bits DTX. executar mapeamento de modulação nos símbolos biná- rios na mesma ramificação, e produzir um valor real 0.
O mapeamento de modulação pode ser mapeamento de modu- lação 16QAM, mapeamento de modulação 64QAM, ou um mapeamento de modulação de maior ordem.
Além do mais, quando os símbolos binários em uma ramificação incluem bits não DTX. valores de símbolos dos bits DTX nos símbolos biná- rios são substituídos por valores de símbolos dos bits não DTX na mesma ramificação, para obter símbolos binários atualizados; valores de símbolos dos bits DTX nos símbolos binários na mesma ramificação são substituídos por 0 ou 1, para obter símbolos binários atualizados; valores de símbolos dos bits DTX nos símbolos binários na mesma ramificação são substituídos por valores de símbolos de bits não DTX adjacentes, para obter símbolos binários atualizados; valores de símbolos dos bits DTX nos símbolos binários na mesma ramificação são substituídos por valores de símbolos de bits não DTX tendo a confiabilidade mais baixa, com base na confiabilidade de cada bit nos símbolos binários, para obter símbolos binários atualizados; ou valo- res de símbolos dos bits DTX nos símbolos binários na mesma ramificação são substituídos por valores de símbolos de bits não DTX nos símbolos biná- rios na outra ramificação, para obter símbolos binários atualizados. Então, mapeamento de modulação é executado nos símbolos binários atualizados.
De acordo com a modalidade mencionada anteriormente, quan- do os símbolos binários em uma ramificação são todos bits DTX, mapea- mento de modulação é executado nos símbolos binários na mesma ramifica- ção, e então um valor real 0 é produzido, de maneira que canal de transmis- são para a ramificação pode ser interrompido isoladamente e assim a potên- cia de transmissão de sistema é diminuída correspondentemente.
A figura 3 é um fluxograma de uma terceira modalidade de um método de mapeamento para bits DTX de acordo com a presente invenção.
Nesta modalidade, um processo de mapeamento de modulação após valo- res de símbolos de bits DTX serem substituídos por valores de símbolos de bits não DTX é exemplificado.
Etapa 301: Receber símbolos binários de um canal físico de en- lace de descida.
Etapa 302: Determinar se os símbolos binários são todos bits DTX. Se sim, a etapa 307 é executada; de outro modo, a etapa 303 é execu- tada.
Etapa 303: Determinar se bits adjacentes à frente dos bits DTX são bits não DTX. Se sim, a etapa 304 é executada; de outro modo, a etapa 305 é executada.
Etapa 304: Substituir valores de símbolos dos bits DTX por um valor de símbolo de um primeiro bit não DTX adjacente à frente, para obter símbolos binários atualizados, e a Etapa 306 é executada.
Etapa 305: Substituir valores de símbolos dos bits DTX por um valor de símbolo de um primeiro bit não DTX adjacente para trás, para obter símbolos binários atualizados.
Etapa 306: Executar mapeamento de modulação nos símbolos binários atualizados, e produzir um valor de mapeamento de modulação. O processo corrente termina.
Etapa 307: Produzir o valor de mapeamento de modulação como um valor real 0. O processo corrente termina.
Deve ser notado que um modo usado nas etapas 303 a 305 na modalidade mencionada anteriormente inclui: determinar se os bits adjacen- tes à frente dos bits DTX são bits não DTX. em que, se sim. os valores de símbolos dos bits não DTX adjacentes à frente são usados e, se não, o valor de símbolo do primeiro bit não DTX adjacente para trás é usado.
Em outras modalidades da presente invenção, o modo seguinte pode ser adotado, no qual primeiro é determinado se os bits adjacentes para trás dos bits DTX são bits não DTX, e se sim os valores de símbolos dos bits não DTX adjacentes para trás são usados, e se não o valor de símbolo do primeiro bit não DTX adjacente à frente é usado.
Em seguida, os processos de mapeamento de modulação nas três modalidades indicadas acima são descritos com 16QAM como um e- xemplo. É considerado que quatro símbolos binários consecutivos são nk, nk+i, nk+2 e nk+3, e se um número de bits DTX for menor que 4, os valores de símbolos dos bits DTX são substituídos por um valor de símbolo de um pri- meiro bit não DTX adjacente à frente. Por exemplo, se os quatro símbolos binários forem respectivamente "1, DTX, 0 e DTX", os valores dos símbolos binários após substituição dos valores de símbolos dos bits DTX serão "1, 1, 0, 0"; e se os bits não DTX adjacentes à frente não existirem, um valor de símbolo de um primeiro bit não DTX adjacente para trás é usado; por exem- plo, os quatro símbolos binários são respectivamente "DTX, 1, DTX, 0", e os valores dos símbolos binários após substituição dos valores de símbolos do DTX são "1, 1, 1. 0". O mapeamento de modulação é executado nos símbo- los binários atualizados, isto é, uma tabela de mapeamento de modulação 16QAM existente é consultada para obter os valores reais das duas ramifi- cações após mapeamento de modulação. Além do mais, se o número dos bits DTX em nk, nk+1, nk+2, nk+3 for igual a 4, a saída do mapeamento de mo- dulação nas duas ramificações é igual ao valor real 0.
De acordo com a modalidade, usando os bits DTX para reprodu- zir os bits não DTX, os bits DTX são fornecidos para uma extremidade de recepção como informação redundante dos bits não DTX, de tal maneira que o desempenho para demodular os bits não DTX pela extremidade de recep- ção é melhorado.
A figura 4 é um fluxograma de uma quarta modalidade de um método de mapeamento para bits DTX de acordo com a presente invenção.
Nesta modalidade, um outro processo de mapeamento de modulação após valores de símbolos de bits DTX serem substituídos por valores de símbolos de bits não DTX é exemplificado.
Etapa 401: Receber símbolos binários de um canal físico de en- lace de descida.
Etapa 402: Determinar se os símbolos binários são todos bits DTX. Se sim. a etapa 406 é executada; de outro modo, a etapa 403 é execu- tada.
Etapa 403: Substituir valores de símbolos dos bits DTX por um valor de símbolo de um primeiro bit não DTX adjacente em bits não DTX tendo a confiabilidade mais baixa, para obter símbolos binários atualizados. Em modulação baseada em QAM, mapeamento de uma maneira geral é executado ao usar um diagrama de constelação. Com 16QAM como um exemplo, o diagrama de constelação é dividido em 4 quadrantes, cada quadrante inclui 4 pontos de constelação, e no total 16 pontos de constela- ção estão incluídos. De acordo com o mapeamento do diagrama de conste- lação, os valores dos dois primeiros símbolos binários em quatro símbolos binários consecutivos recebidos determinam o quadrante onde o ponto de constelação mapeado está localizado, e os valores dos dois símbolos biná- rios restantes determinam o ponto de constelação mapeado específico no quadrante. Após os símbolos binários mapeados para o ponto de constela- ção serem modulados e transmitidos de modo sem fio, o ponto de constela- ção pode ser mudado por causa de desvanecimento e interferência do canal de rádio. Entretanto, a probabilidade de mudança do quadrante onde o ponto de constelação está localizado é menor que aquela de um ponto de conste- lação específico em um certo quadrante, e assim a confiabilidade dos últi- mos dois símbolos binários é menor que aquela dos dois primeiros símbolos binários, de maneira que valores de símbolos dos bits DTX de uma maneira geral são substituídos por um valor de símbolo de um primeiro bit não DTX adjacente aos bits DTX nos bits não DTX dos últimos dois símbolos (tendo a confiabilidade mais baixa).
Etapa 404: Executar mapeamento de modulação nos símbolos binários atualizados, e produzir um valor de mapeamento de modulação. O processo corrente termina.
Etapa 405: Produzir o valor de mapeamento de modulação como um valor real 0. O processo corrente termina.
Em seguida, o processo de mapeamento de modulação da quar- ta modalidade ainda é descrito com 16QAM como um exemplo. É conside- rado que quatro símbolos binários consecutivos são nk, nk+i, nk+2 e nk+3, nos quais a confiabilidade de nk e nk+1 é maior que aquela de nk+2 e nk+3. Se um número dos bits DTX for menor que 4, os valores de símbolos dos bits DTX são substituídos por um valor de símbolo de um primeiro bit não DTX adja- cente em nk+2 e nk+3. Por exemplo, os quatro símbolos binários são respecti- vamente "1, DTX, 0, 1", e os valores dos símbolos binários após substituição dos valores de símbolos dos bits DTX são "1, 0, 0, 1"; se bits não DTX não existirem em nk+2 e nk+3, os valores de símbolos dos bits DTX são substituí- dos por um valor de símbolo de um primeiro bit não DTX adjacente em nk e nk+i. Além do mais, se o número dos bits DTX em nkj nk+i, nk+2, nk+3 for igual a 4, a saída do mapeamento de modulação nas duas ramificações é igual ao valor real 0.
De acordo com a modalidade, usando os bits DTX para reprodu- zir os bits não DTX, os bits DTX são fornecidos para uma extremidade de recepção como informação redundante dos bits não DTX, de maneira que o desempenho para demodular os bits não DTX pela extremidade de recepção é melhorado.
A figura 5 é um fluxograma de uma quinta modalidade de um método de mapeamento para bits DTX de acordo com a presente invenção. Nesta modalidade, um processo de mapeamento de modulação para símbo- los binários que são todos bits DTX é exemplificado.
Etapa 501: Receber símbolos binários de um canal físico de en- lace de descida.
Etapa 502: Determinar se os símbolos binários nas duas ramifi- cações são todos bits DTX. Se sim, a etapa 509 é executada; de outro mo- do. a etapa 503 é executada.
Etapa 503: Determinar se os símbolos binários em uma ramifi- cação são todos bits DTX. Se sim. a etapa 504 é executada; de outro modo, a etapa 507 é executada.
Etapa 504: Executar mapeamento de modulação nos símbolos binários na uma ramificação, e produzir um valor real 0.
Etapa 505: Substituir valores de símbolos de bits DTX nos sím- bolos binários na outra ramificação por valores de símbolos de bits não DTX na uma ramificação, para obter símbolos binários atualizados. Na etapa 505, além de obter os símbolos binários atualizados ao usar o método de ajuste de valores indicado acima, os valores de símbolos dos bits DTX nos símbolos binários na uma ramificação são substituídos por 0 ou 1. para obter os símbolos binários atualizados; os valores de símbolos dos bits DTX nos símbolos binários na uma ramificação são substituídos por valores de símbolos de bits não DTX adjacentes, para obter os símbolos bi- nários atualizados; ou os valores de símbolos dos bits DTX nos símbolos binários na uma ramificação são substituídos por um valor de símbolo de um bit não DTX tendo a confiabilidade mais baixa, com base na confiabilidade de cada bit nos símbolos binários, para obter os símbolos binários atualiza- dos.
Etapa 506: Executar mapeamento de modulação nos símbolos binários atualizados na outra ramificação, e produzir um valor de mapea- mento de modulação. O processo corrente termina.
Etapa 507: Substituir os valores de símbolos dos bits DTX nos símbolos binários nas duas ramificações pelos valores de símbolos dos bits não DTX nas respectivas ramificações, para obter símbolos binários atuali- zados.
Etapa 508: Executar mapeamento de modulação nos símbolos binários atualizados nas duas ramificações, e produzir valores de mapea- mento de modulação. O processo corrente termina.
Etapa 509: Produzir valores de mapeamento de modulação co- mo valores reais 0. O processo corrente termina. Em seguida, o processo de mapeamento de modulação da quin- ta modalidade ainda é descrito com 16QAM como um exemplo. E conside- rado que quatro símbolos binários consecutivos são nk, nk+i, nk+2 θ nk+3, nos quais rik e nk+2 são introduzidos como símbolos binários em uma ramificação, e nk+i e nk+3 são introduzidos como símbolos binários na outra ramificação. Se nk e nk+2 forem todos bits DTX, um valor real 0 é produzido após mapea- mento de modulação ser executado nos símbolos binários na uma ramifica- ção; igualmente, se nk+i e nk+3 forem todos bits DTX. um valor real 0 também é produzido após mapeamento de modulação ser executado nos símbolos binários na uma ramificação, isto é, quando os símbolos binários somente em uma ramificação são todos bits DTX, o canal de transmissão para a rami- ficação pode ser interrompido. Tal como para os símbolos binários na outra ramificação incluindo bits não DTX, valores de símbolos dos bits DTX podem ser substituídos flexivelmente. Por exemplo, se os quatro símbolos binários forem respectivamente "1, DTX, DTX e DTX", o valor de símbolo do bit DTX correspondendo a nk+2 é substituído por um valor de símbolo "1" do bit não DTX na mesma ramificação, ou substituído diretamente por "0" ou "1" por padrão, ou substituído nos métodos de ajuste de valores da terceira modali- dade e da quarta modalidade em combinação, e os detalhes não são descri- tos de novo neste documento. Além do mais, se o número dos bits DTX em nk, nk+i, nk+2 e nk+3 for iguais a 4, a saída do mapeamento de modulação nas duas ramificações é igual ao valor real 0.
De acordo com esta modalidade, quando os símbolos binários em uma ramificação são todos bits DTX, mapeamento de modulação é exe- cutado nos símbolos binários na mesma ramificação, e um valor real 0 é produzido. Pode ser entendido que quando os símbolos de entrada somente em uma ramificação são todos bits DTX, o canal de transmissão para esta ramificação pode ser interrompido isoladamente, de maneira que a potência de transmissão de sistema é diminuída, e assim os recursos de sistema são economizados. Além do mais, usando os bits DTX para reproduzir os bits não DTX, os bits DTX são fornecidos para uma extremidade de recepção como informação redundante dos bits não DTX, de tal maneira que o de- sempenho para demodular os bits não DTX pela extremidade de recepção é melhorado.
A figura 6 é um fluxograma de uma sexta modalidade de um mé- todo de mapeamento para bits DTX de acordo com a presente invenção. Nesta modalidade, um processo de mapeamento de modulação para símbo- los binários que são todos bits DTX é exemplificado.
Etapa 601: Receber símbolos binários de um canal físico de en- lace de descida.
Etapa 602: Determinar se os símbolos binários em duas ramifi- cações são todos bits DTX. Se sim, a etapa 609 é executada; de outro mo- do, a etapa 603 é executada.
Etapa 603: Determinar se os símbolos binários em uma ramifi- cação são todos bits DTX. Se sim. a etapa 604 é executada; de outro modo, a etapa 607 é executada.
Etapa 604: Substituir valores de símbolos dos símbolos binários na uma ramificação por valores de símbolos de bits não DTX na outra ramifi- cação.
Na etapa 604, se existir somente um bit não DTX nos símbolos binários na outra ramificação, substituir os valores de símbolos dos símbolos binários na uma ramificação pelo valor de símbolo do bit não DTX na outra ramificação; e se os símbolos binários na outra ramificação forem todos bits não DTX. substituir sequencialmente os valores de símbolos dos bits DTX nos símbolos binários na uma ramificação que são todos bits DTX pelos va- lores de símbolos dos bits não DTX nos símbolos binários na outra ramifica- ção.
Em seguida, o processo de ajuste de valores na etapa 604 é descrito com 16QAM como um exemplo. É considerado que quatro símbolos binários consecutivos são nk, nk+i, nk+2θ nk+3, nos quais n^ e nk+2 são intro- duzidos como os símbolos binários em uma ramificação, a ramificação I, on- de h = nk e i2 = nk+2; e nk+i e nk+3 são introduzidos como os símbolos binários na outra ramificação, a ramificação Q, onde qi = nk+i e q2 = nk+3- Se os dois símbolos binários nk e Ok+2 na ramificação I forem todos bits DTX, e os dois símbolos binários na ramificação Q forem todos bits não DTX, quando qi = 0 e q2 = 1, h = q! = 0 e i2 = q2 = 1, isto é, nk = nk+i = 0 e nk+2 = nk+3 = 1 - Outros métodos de ajuste de valores também podem ser adotados, por exemplo, um modo invertido, isto é, h = q2 = 1 e i2 = qi = 0. Etapa 605: Substituir os valores de símbolos dos bits DTX nos símbolos binários na outra ramificação pelos valores de símbolos dos bits não DTX na mesma ramificação, para obter símbolos binários atualizados na outra ramificação.
Na etapa 605. além de obter os símbolos binários atualizados ao usar o método de ajuste de valores indicado acima, os valores de símbolos dos bits DTX nos símbolos binários em uma ramificação são substituídos adicionalmente por 0 ou 1, para obter os símbolos binários atualizados; os valores de símbolos dos bits DTX nos símbolos binários na mesma ramifica- ção são substituídos por valores de símbolos de bits não DTX adjacentes, para obter os símbolos binários atualizados; ou os valores de símbolos dos bits DTX nos símbolos binários na mesma ramificação são substituídos por um valor de símbolo de um bit não DTX tendo a confiabilidade mais baixa, com base na confiabilidade de cada bit nos símbolos binários, para obter os símbolos binários atualizados.
Etapa 606: Executar mapeamento de modulação nos símbolos binários atualizados nas duas ramificações, e produzir valores de mapea- mento de modulação. O processo corrente termina.
Etapa 607: Substituir os valores de símbolos dos bits DTX nos símbolos binários nas duas ramificações pelos valores de símbolos dos bits não DTX na mesma ramificação, para obter símbolos binários atualizados.
Etapa 608: Executar mapeamento de modulação nos símbolos binários atualizados nas duas ramificações, e produzir valores de mapea- mento de modulação. O processo corrente termina.
Etapa 609: Produzir os valores de mapeamento de modulação nas duas ramificações como valores reais 0. O processo corrente termina.
De acordo com a modalidade, quando os símbolos binários em uma ramificação são todos bits DTX, os valores dos símbolos binários em uma ramificação são substituídos pelos valores dos bits não DTX na outra ramificação, de tal maneira que os bits DTX são fornecidos para uma extre- midade de recepção como informação redundante dos bits não DTX, melho- rando assim o desempenho para demodular os bits não DTX pela extremi- dade de recepção.
Nas terceira a sexta modalidades, os processos de mapeamento de modulação são todos descritos especificamente com mapeamento de modulação 16QAM como um exemplo. Na prática, mapeamento de modula- ção 64QAM ou um processo de mapeamento de modulação de maior ordem é similar a isto, e os detalhes do mesmo podem não estar descritos de novo neste documento.
A figura 7 é uma vista estrutural esquemática de um dispositivo empregando uma modalidade de um método de mapeamento para bits DTX de acordo com a presente invenção. Símbolos binários de um canal físico de enlace de descida são introduzidos em um módulo de conversão serial para paralelo 710, e o módulo de conversão serial para paralelo 710 converte símbolos binários seriais em símbolos binários paralelos correspondentes, e os símbolos binários paralelo são divididos em símbolos binários em duas ramificações, isto é. símbolos binários na ramificação I e símbolos binários na ramificação Q. Os símbolos binários nas duas ramificações são introduzi- dos respectivamente em um módulo de mapeamento de modulação 720, e o módulo de mapeamento de modulação 720 substitui valores de símbolos de bits DTX nos símbolos binários nas duas ramificações seguindo qualquer uma das modalidades indicadas anteriormente. Depois, uma tabela de ma- peamento de modulação é consultada, e valores reais de símbolos binários nas duas ramificações são produzidos. Os valores reais nas duas ramifica- ções são espalhados com um código de espalhamento CCh,sF.m- As duas ra- mificações I e Q são combinadas para gerar I + jQ, e I + jQ é misturada com um código de mistura Sdi,nθ então modulada para formar um sinal de rádio para transmissão.
Em seguida, é feita descrição com 16QAM como um exemplo. E considerado que os quatro símbolos binários de entrada são nk, nk+b nk+2 e nk+3, após atravessar o módulo de conversão serial para paralelo 710. nk e nk+2 são introduzidos como os símbolos binários na ramificação I, isto é, ii = nk e i2 = nk+2; e nk+1 e nk+3 são introduzidos como os símbolos binários na ramificação Q, isto é, qi = nk+i θ ψ = nk+3- Após os símbolos binários na ra mificação I e na ramificação Q serem introduzem no módulo de mapeamento de modulação 720, o módulo de mapeamento de modulação 720 substitui os valores de símbolos dos bits DTX dos símbolos binários nas duas ramifica- ções seguindo qualquer uma das modalidades indicadas anteriormente. Então, uma tabela de mapeamento de modulação salva anteriormente tal como mostrado na Tabela 1 abaixo é consultada, e valores reais nas duas ramifi-cações são produzidos. Os valores reais são espalhados e misturados sub-sequentemente, para produzir um sinal de transmissão modulado. Tabela 1
Figure img0001
De acordo com os processos das modalidades dos métodos de mapeamento de modulação para bits DTX, a presente invenção fornece adi-cionalmente modalidades de dispositivos de mapeamento de modulação para bits DTX.
A figura 8 é um diagrama de blocos de uma primeira modalidade de um dispositivo de mapeamento de modulação para bits DTX de acordo com a presente invenção. Tal como mostrado na figura 8, o dispositivo inclui uma unidade de recepção 810, uma unidade de operação 820 e uma unida- de de mapeamento 830.
A unidade de recepção 810 é configurada para receber símbolos binários de um canal físico de enlace de descida; a unidade de operação 820 é configurada para substituir valores de símbolos de bits DTX nos sím- bolos binários por valores de símbolos de bits não DTX, para obter símbolos binários atualizados; e a unidade de mapeamento 830 é configurada para executar mapeamento de modulação nos símbolos binários atualizados.
Especificamente, a unidade de operação 820 pode incluir pelo menos uma das seguintes unidades (não mostradas na figura 8): uma primeira unidade de operação, configurada para substituir os valores de símbolos dos bits DTX nos símbolos binários por valores de símbolos de bits não DTX adjacentes; uma segunda unidade de operação, configurada para substituir os valores de símbolos dos bits DTX por valores de símbolos de bits não DTX tendo a confiabilidade mais baixa, com base na confiabilidade de cada bit nos símbolos binários; uma terceira unidade de operação, configurada para substituir os valores de símbolos dos bits DTX nos símbolos binários por valores de sím- bolos de bits não DTX em uma ramificação como os bits DTX; e uma quarta unidade de operação, configurada para substituir os valores de símbolos dos bits DTX nos símbolos binários por valores de sím- bolos de bits não DTX na outra ramificação excluindo os bits DTX.
Além do mais, a unidade de mapeamento 830 é configurada adi- cionalmente para, quando os símbolos binários em uma ramificação são to- dos bits DTX, executar mapeamento de modulação nos símbolos binários na mesma ramificação, e produzir um valor real 0; ou substituir valores de sím- bolos dos símbolos binários em uma ramificação por valores de símbolos de bits não DTX nos símbolos binários na outra ramificação, para obter símbo- los binários atualizados, e então executar mapeamento de modulação nos símbolos binários atualizados.
A figura 9 é um diagrama de blocos de uma segunda modalida- de de um dispositivo de mapeamento de modulação para bits DTX de acor- do com a presente invenção. Tal como mostrado na figura 9, o dispositivo inclui uma unidade de recepção 910 e uma unidade de mapeamento 920.
A unidade de recepção 910 é configurada para receber símbolos binários de um canal físico de enlace de descida; e a unidade de mapea- mento 920 é configurada para, quando os símbolos binários em uma ramifi- cação são todos bits DTX, executar mapeamento de modulação nos símbo- los binários na mesma ramificação, e produzir um valor real 0.
Além do mais, o dispositivo pode incluir adicionalmente pelo me- nos uma das seguintes unidades (não mostradas na figura 9): uma primeira unidade de operação, configurada para substituir valores de símbolos de bits DTX nos símbolos binários em uma ramificação por valores de símbolos de bits não DTX quando os símbolos binários na mesma ramificação incluem os bits não DTX, para obter símbolos binários atualizados; uma segunda unidade de operação, configurada para substituir valores de símbolos de bits DTX nos símbolos binários em uma ramificação por 0 ou 1 quando os símbolos binários na mesma ramificação incluem os bits não DTX, para obter símbolos binários atualizados; uma terceira unidade de operação, configurada para substituir valores de símbolos de bits DTX nos símbolos binários em uma ramificação por valores de símbolos de bits não DTX adjacentes quando os símbolos binários na mesma ramificação incluem os bits não DTX, para obter símbo- los binários atualizados; e uma quarta unidade de operação, configurada para substituir va- lores de símbolos de bits DTX nos símbolos binários em uma ramificação por valores de símbolos de bits não DTX tendo os valores de símbolos mais baixos com base na confiabilidade de cada bit nos símbolos binários, quan- do os símbolos binários na mesma ramificação incluem os bits não DTX, para obter símbolos binários atualizados.
Além do mais, a unidade de mapeamento 920 é configurada adi- cionalmente para executar mapeamento de modulação nos símbolos biná- rios atualizados.
Com base na descrição da modalidade mencionada anterior- mente, pode ser entendido que na modalidade da presente invenção, após os símbolos binários do canal físico de enlace de descida serem recebidos, os valores de símbolos dos bits DTX nos símbolos binários são substituídos pelos valores de símbolos dos bits não DTX, para obter os símbolos binários atualizados, e mapeamento de modulação é executado nos símbolos biná- rios atualizados. Usando os bits DTX para reproduzir os bits não DTX, os bits DTX são fornecidos para uma extremidade de recepção como informa- ção redundante dos bits não DTX. de tal maneira que o desempenho para demodular os bits não DTX pela extremidade de recepção é melhorado. A- lém do mais, após os símbolos binários do canal físico de enlace de descida serem recebidos, quando os símbolos binários em uma ramificação são to- dos bits DTX, mapeamento de modulação é executado nos símbolos biná- rios na mesma ramificação, e um valor real 0 é produzido. Portanto, pode ser entendido que quando os símbolos de entrada somente em uma ramificação são todos bits DTX, canal de transmissão para a ramificação pode ser inter- rompido isoladamente, de maneira que a potência de transmissão de siste- ma é diminuída, e assim os recursos de sistema são economizados.
A figura 10 é um diagrama de blocos de uma terceira modali- dade de um dispositivo de mapeamento de modulação para bits DTX de acordo com a presente invenção. Tal como mostrado na figura 10, o dispo- sitivo inclui uma unidade de recepção 1010 e uma unidade de mapeamento 1020.
A unidade de recepção 1010 é configurada para receber símbo- los binários de um canal físico de enlace de descida; e a unidade de mape- amento 1020 é configurada para, quando os símbolos binários em duas ra- mificações são todos bits DTX, executar mapeamento de modulação nos símbolos binários nas duas ramificações, e produzir valores reais 0.
A unidade de mapeamento 1020 é configurada adicionalmente para substituir valores de símbolos de bits DTX nos símbolos binários por valores de símbolos de bits não DTX nos símbolos binários na mesma rami- ficação quando os símbolos binários nas duas ramificações incluem tanto bits DTX quanto bits não DTX, para obter símbolos binários atualizados, e executar mapeamento de modulação nos símbolos binários atualizados.
A unidade de mapeamento 1020 é configurada adicionalmente para substituir valores de símbolos de bits DTX símbolos binários em uma ramificação por valores de símbolos de bits não DTX nos símbolos binários na outra ramificação quando os símbolos binários em uma ramificação das duas ramificações são todos bits DTX e os símbolos binários na outra ramifi- cação incluem os bits não DTX. para obter símbolos binários atualizados, e executar mapeamento de modulação nos símbolos binários atualizados.
De acordo com a modalidade, quando os símbolos binários em uma ramificação são todos bits DTX, os valores de símbolos dos símbolos binários em uma ramificação podem ser substituídos pelos valores de sím- bolos dos bits não DTX nos símbolos binários na outra ramificação, de tal maneira que os bits DTX são fornecidos para uma extremidade de recep- ção como informação redundante dos bits não DTX, melhorando assim o desempenho para demodular os bits não DTX pela extremidade de recep- ção.
Está claro para os versados na técnica que a presente invenção pode ser realizada por meio de software mais uma plataforma de hardware universal necessária. Com base em tais entendimentos, uma parte ou todas as soluções técnicas de acordo com a presente invenção que fazem contri- buições para a técnica anterior podem ser incorporadas essencialmente na forma de um produto de software. O produto de software pode ser armaze- nado em uma mídia de armazenamento, a qual pode ser uma Memória So- mente de Leitura (ROM), uma Memória de Acesso Aleatório (RAM), um dis- co magnético, ou uma Memória Somente de Leitura de Disco Compacto (CD-ROM). O produto de software inclui diversas instruções que capacitam um dispositivo de computação (computador pessoal, servidor, ou dispositivo de rede) para executar os métodos fornecidos nas modalidades da presente invenção.
As modalidades indicadas anteriormente são fornecidas mera-mente para elaborar as soluções técnicas da presente invenção, mas não 5 são pretendidas para limitar a presente invenção. Fica aparente que os versados na técnica podem fazer várias modificações e variações para a invenção sem divergir do escopo da invenção.

Claims (9)

1 . Método de mapeamento de modulação para bits de Transmissão Descontínua (DTX), caracterizado por: - receber (101) símbolos binários de um canal físico de enlace de descida; - substituir (102) valores de símbolos de bits DTX nos símbolos binários por valores de símbolos de bits não DTX, para obter símbolos binários atualizados; e - executar (103) mapeamento de modulação nos símbolos binários atualizados;
2 . Método de acordo com a reivindicação 1, caracterizado pelofato de que a substituição (102) dos valores de símbolos dos bits DTX nos símbolos binários pelos valores de símbolos dos bits não DTX compreende: - substituir os valores de símbolos dos bits DTX nos símbolos binários por valores de símbolos de bits não DTX adjacentes; - substituir os valores de símbolos dos bits DTX nos símbolos binários por valores de símbolos de bits não DTX na mesma ramificação; ou - substituir os valores de símbolos dos bits DTX nos símbolos binários em uma ramificação por valores de símbolos de bits não DTX na outra ramificação.
3 . Método de acordo com a reivindicação 2, caracterizado pelofato de que a substituição dos valores de símbolos dos bits DTX nos símbolos binários pelos valores de símbolos dos bits não DTX adjacentes compreende: - quando bits adjacentes à frente dos bits DTX são bits não DTX, substituir os valores de símbolos dos bits DTX por um valor de símbolo de um primeiro bit não DTX adjacente à frente dos bits DTX e quando os bits adjacentes à frente dos bits DTX são bits DTX, substituir os valores de símbolos dos bits DTX por um valor de símbolo de um primeiro bit não DTX adjacente para trás dos bits DTX; ou - quando bits adjacentes para trás dos bits DTX são bits não DTX, substituir os valores de símbolos dos bits DTX por um valor de símbolo de um primeiro bit não DTX adjacente para trás dos bits DTX, e quando os bits adjacentes para trás dos bits DTX são bits DTX, substituir os valores de símbolos dos bits DTX por um primeiro bit não DTX adjacente à frente dos bits DTX.
4 . Método de acordo com a reivindicação 2, caracterizado pelofato de compreender adicionalmente: quando os símbolos binários na mesma ramificação são todos bits DTX, executar mapeamento de modulação nos símbolos binários na mesma ramificação, e produzir um valor real 0.
5 . Método, de acordo com a reivindicação 1, caracterizado pelofato de que a substituição (102) dos valores dos símbolos dos bits DTX nos símbolos binários pelos valores dos símbolos dos bits não DTX compreende: 6 quando os símbolos binários em uma ramificação são todos DTX bits e os símbolos binários na outra ramificação compreendem bits não-DTX, substituindo os valores dos símbolos dos bits DTX nos símbolos binários de uma ramificação pelos valores dos símbolos dos bits não DTX nos símbolos binários da outra ramificação, para obter 1 símbolo binário atualizado.
6 . Método de acordo com a reivindicação 5, caracterizado por compreender adicionalmente: - quando os símbolos binários na outra ramificação contendo os bits não DTX compreendem bits DTX, substituir valores de símbolos de bits DTX nos símbolos binários na outra ramificação por valores de símbolos dos bits não DTX na mesma ramificação, para obter símbolos binários atualizados; e - executar mapeamento de modulação nos símbolos binários atualizados.
7 . Dispositivo de mapeamento de modulação para transmissão descontínua de bits DTX, caracterizado por: - uma unidade receptora (810), configurada para receber símbolos binários de um canal físico de ligação descendente; - uma unidade de operação (820), configurada para substituir os valores dos símbolos dos bits DTX nos símbolos binários pelos valores dos símbolos dos bits não DTX, para obter símbolos binários atualizados; e uma unidade de mapeamento (830), configurada para executar o mapeamento de modulação nos símbolos binários atualizados.
8 . Dispositivo, de acordo com a reivindicação 7, caracterizado pelofato de que a unidade de operação (820) compreende pelo menos uma das seguintes unidades: - uma primeira unidade de operação, configurada para substituir os valores dos símbolos dos bits DTX nos símbolos binários pelos valores dos símbolos dos bits não DTX adjacentes; - uma terceira unidade de operação, configurada para substituir os valores dos símbolos dos bits DTX nos símbolos binários pelos valores dos símbolos dos bits não DTX na mesma ramificação; e - uma quarta unidade de operação, configurada para substituir os valores dos símbolos dos bits DTX nos símbolos binários em uma ramificação pelos valores dos símbolos de bits não DTX nos símbolos binários na outra ramificação.
9 . Dispositivo, de acordo com a reivindicação 8. caracterizado pelofato de que a unidade de mapeamento (830) é adicionalmene configurada para, quando os símbolos binários em uma ramificação forem todos bits DTX, executar mapeamento de modulação nos símbolos binários na mesma ramificação e emitir um valor real 0.
BRPI0924333-0A 2009-02-09 2009-02-13 método e dispositivo de mapeamento para bits de trasmissão descontínua BRPI0924333B1 (pt)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CNPCT/CN2009/070383 2009-02-09
CN2009070383 2009-02-09
PCT/CN2009/070431 WO2010088802A1 (zh) 2009-02-09 2009-02-13 Dtx比特的映射方法和设备

Publications (2)

Publication Number Publication Date
BRPI0924333A2 BRPI0924333A2 (pt) 2018-10-16
BRPI0924333B1 true BRPI0924333B1 (pt) 2020-11-17

Family

ID=42541649

Family Applications (1)

Application Number Title Priority Date Filing Date
BRPI0924333-0A BRPI0924333B1 (pt) 2009-02-09 2009-02-13 método e dispositivo de mapeamento para bits de trasmissão descontínua

Country Status (5)

Country Link
US (1) US20110085613A1 (pt)
EP (1) EP2381589B1 (pt)
BR (1) BRPI0924333B1 (pt)
IN (1) IN2011KN02769A (pt)
WO (1) WO2010088802A1 (pt)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1118975C (zh) * 2000-08-24 2003-08-20 深圳市中兴通讯股份有限公司 一种在宽带码分多址系统中处理不连续发射的方法
EP1267534A4 (en) * 2001-02-09 2003-06-18 Mitsubishi Electric Corp DIGITAL MODULATION SYSTEM, RADIO COMMUNICATION SYSTEM, AND RADIO COMMUNICATION DEVICE
WO2002065724A1 (fr) * 2001-02-13 2002-08-22 Mitsubishi Denki Kabushiki Kaisha Procede de modulation de niveaux multiples, procede de demodulation de niveaux multiples, et procede de modulation/demodulation de niveaux multiples
KR100451212B1 (ko) * 2002-10-31 2004-10-13 엘지전자 주식회사 무선 통신 시스템의 다중레벨변조방식을 위한 비연속 전송비트 처리 방법
US20040174850A1 (en) * 2003-02-19 2004-09-09 Anna-Mari Vimpari Method and device for providing a predetermined transmission rate for an auxiliary information
JP4367044B2 (ja) * 2003-07-23 2009-11-18 日本電気株式会社 通信システムおよび送信電力制御方法
CN100466489C (zh) * 2006-04-11 2009-03-04 中兴通讯股份有限公司 支持上行不连续发射无线系统的下行发射分集方法
CN101090359B (zh) * 2006-06-13 2010-12-08 中兴通讯股份有限公司 基于不连续发送预测的流控方法

Also Published As

Publication number Publication date
US20110085613A1 (en) 2011-04-14
EP2381589B1 (en) 2016-10-05
EP2381589A4 (en) 2012-02-29
IN2011KN02769A (pt) 2015-07-10
BRPI0924333A2 (pt) 2018-10-16
WO2010088802A1 (zh) 2010-08-12
EP2381589A1 (en) 2011-10-26

Similar Documents

Publication Publication Date Title
US20200213990A1 (en) Method and apparatus for transmitting/receiving control information in a wireless communication system
CN101849423B (zh) 提供具有固定组成部分和可变组成部分的已划分下行链路共享控制信道的装置、方法
CN101595693B (zh) 在无线通信系统中有效率地使用资源的方法
CN102771076B (zh) 向移动站分发组大小指示
TWI420851B (zh) 用於控制通道和廣播多播信號之輔助確認通道回饋
WO2010018442A3 (en) System and method of modulation and coding scheme adjustment for a lte shared data channel
EP2109973B1 (en) Apparatus, method and computer program product providing dynamic sharing of resources between uplink and downlink allocations for separately coded users
BRPI0721155B1 (pt) transição rápida de estado para um equipamento de usuário com reconfiguração através de alerta
CN106464646B (zh) 一种信号传输方法及装置
KR20090086031A (ko) 무선 이동 통신 시스템에 있어서 상향링크 제어정보 전송 방법
EA022639B1 (ru) Устройство мобильной станции, устройство базовой станции и способ обработки
PT2237514E (pt) Método e aparelho para codificar e transmitir informação de controlo num sistema de comunicação
BRPI0716609A2 (pt) Método e equipamento para transmissão de bits keep-alive
NO20090147L (no) Variabel kontrollkanal for et system for tradlos kommunikasjon
CN101388743A (zh) 一种正交频分复用系统的物理信道映射装置及其映射方法
CN107683592B (zh) 数据处理方法、装置和系统
JP2013516941A (ja) セルラ基地局におけるエネルギー節約
BRPI0806480B1 (pt) Sinalização de informação de potência para transmissão MIMO em um sistema de comunicação sem fio
JPWO2006006440A1 (ja) マルチキャリア通信における無線送信装置および無線送信方法
CN111447665B (zh) 一种被用于功率调整的用户设备、基站中的方法和装置
CN101154989A (zh) 增强上行控制信道的发送方法
CN108781369A (zh) 控制信息传输方法及基站与终端
CN100428678C (zh) 多播组播业务的实现方法
US8744503B2 (en) Wireless communication device, wireless communication system, and wireless communication method
BRPI0924333B1 (pt) método e dispositivo de mapeamento para bits de trasmissão descontínua

Legal Events

Date Code Title Description
B06F Objections, documents and/or translations needed after an examination request according [chapter 6.6 patent gazette]
B25A Requested transfer of rights approved

Owner name: NOKIA TECHNOLOGIES OY (FI)

B06U Preliminary requirement: requests with searches performed by other patent offices: procedure suspended [chapter 6.21 patent gazette]
B15K Others concerning applications: alteration of classification

Free format text: A CLASSIFICACAO ANTERIOR ERA: H04B 7/216

Ipc: H04L 1/00 (1968.09), H04L 1/08 (1968.09), H04L 27/

B09A Decision: intention to grant [chapter 9.1 patent gazette]
B16A Patent or certificate of addition of invention granted [chapter 16.1 patent gazette]

Free format text: PRAZO DE VALIDADE: 10 (DEZ) ANOS CONTADOS A PARTIR DE 17/11/2020, OBSERVADAS AS CONDICOES LEGAIS.