BR112023023410A2 - Reformatação de tensores para prover subtensores - Google Patents

Reformatação de tensores para prover subtensores

Info

Publication number
BR112023023410A2
BR112023023410A2 BR112023023410A BR112023023410A BR112023023410A2 BR 112023023410 A2 BR112023023410 A2 BR 112023023410A2 BR 112023023410 A BR112023023410 A BR 112023023410A BR 112023023410 A BR112023023410 A BR 112023023410A BR 112023023410 A2 BR112023023410 A2 BR 112023023410A2
Authority
BR
Brazil
Prior art keywords
reformatting
subtensors
undertensioners
tensioners
tensor
Prior art date
Application number
BR112023023410A
Other languages
English (en)
Inventor
Anthony Saporito
Cedric Lichtenau
Kailash Gopalakrishnan
Sunil Shukla
Swagath Venkataramani
Vijayalakshmi Srinivasan
Original Assignee
Ibm
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibm filed Critical Ibm
Publication of BR112023023410A2 publication Critical patent/BR112023023410A2/pt

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F17/00Digital computing or data processing equipment or methods, specially adapted for specific functions
    • G06F17/10Complex mathematical operations
    • G06F17/16Matrix or vector computation, e.g. matrix-matrix or matrix-vector multiplication, matrix factorization
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/76Arrangements for rearranging, permuting or selecting data according to predetermined rules, independently of the content of the data
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/06Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
    • G06N3/063Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons using electronic means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/08Learning methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/04Architecture, e.g. interconnection topology
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/10Interfaces, programming languages or software development kits, e.g. for simulating neural networks
    • G06N3/105Shells for specifying net layout

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Data Mining & Analysis (AREA)
  • General Engineering & Computer Science (AREA)
  • Computing Systems (AREA)
  • Software Systems (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Biophysics (AREA)
  • Biomedical Technology (AREA)
  • Health & Medical Sciences (AREA)
  • Molecular Biology (AREA)
  • General Health & Medical Sciences (AREA)
  • Evolutionary Computation (AREA)
  • Computational Linguistics (AREA)
  • Artificial Intelligence (AREA)
  • Mathematical Optimization (AREA)
  • Mathematical Analysis (AREA)
  • Computational Mathematics (AREA)
  • Pure & Applied Mathematics (AREA)
  • Algebra (AREA)
  • Databases & Information Systems (AREA)
  • Neurology (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Spinning Or Twisting Of Yarns (AREA)
  • Fertilizers (AREA)
  • Complex Calculations (AREA)

Abstract

reformatação de tensores para prover subtensores. um tensor de uma primeira dimensão selecionada é reformatado para prover um ou mais subtensores de uma segunda dimensão selecionada. a reformatação inclui determinar um número de subtensores a ser usado para representar o tensor. a reformatação inclui adicionalmente criar o número de subtensores, em que um subtensor deve iniciar em um limite de uma unidade de memória. dados do tensor são rearranjados para caber dentro do número de subtensores.
BR112023023410A 2021-06-17 2022-06-09 Reformatação de tensores para prover subtensores BR112023023410A2 (pt)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/350,528 US20220405348A1 (en) 2021-06-17 2021-06-17 Reformatting of tensors to provide sub-tensors
PCT/EP2022/065666 WO2022263280A1 (en) 2021-06-17 2022-06-09 Reformatting of tensors to provide sub-tensors

Publications (1)

Publication Number Publication Date
BR112023023410A2 true BR112023023410A2 (pt) 2024-01-23

Family

ID=82321551

Family Applications (1)

Application Number Title Priority Date Filing Date
BR112023023410A BR112023023410A2 (pt) 2021-06-17 2022-06-09 Reformatação de tensores para prover subtensores

Country Status (11)

Country Link
US (1) US20220405348A1 (pt)
EP (1) EP4356236A1 (pt)
JP (1) JP2024523093A (pt)
KR (1) KR20230160934A (pt)
CN (1) CN117396840A (pt)
AU (1) AU2022292046B2 (pt)
BR (1) BR112023023410A2 (pt)
CA (1) CA3217152A1 (pt)
MX (1) MX2023015412A (pt)
TW (1) TWI813258B (pt)
WO (1) WO2022263280A1 (pt)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9223687B2 (en) * 2012-06-15 2015-12-29 International Business Machines Corporation Determining the logical address of a transaction abort
US11663450B2 (en) * 2017-02-28 2023-05-30 Microsoft Technology Licensing, Llc Neural network processing with chained instructions
US11861484B2 (en) * 2018-09-28 2024-01-02 Qualcomm Incorporated Neural processing unit (NPU) direct memory access (NDMA) hardware pre-processing and post-processing
US11537687B2 (en) * 2018-11-19 2022-12-27 Groq, Inc. Spatial locality transform of matrices
US20190392296A1 (en) * 2019-06-28 2019-12-26 John Brady Hardware agnostic deep neural network compiler

Also Published As

Publication number Publication date
CA3217152A1 (en) 2022-12-22
US20220405348A1 (en) 2022-12-22
KR20230160934A (ko) 2023-11-24
MX2023015412A (es) 2024-02-20
TW202303457A (zh) 2023-01-16
AU2022292046B2 (en) 2024-06-06
WO2022263280A1 (en) 2022-12-22
JP2024523093A (ja) 2024-06-28
CN117396840A (zh) 2024-01-12
TWI813258B (zh) 2023-08-21
EP4356236A1 (en) 2024-04-24
AU2022292046A1 (en) 2023-11-09

Similar Documents

Publication Publication Date Title
BR112015003406A2 (pt) acesso a nível de bloco para armazenamento paralelo
BR112018007430A2 (pt) aceleração de subgráficos de tarefa pela sincronização de remapeamento
BR112017025521A2 (pt) codificação de dados com o uso de um modelo aprimorado de conversão em código aritmética binária adaptável a contexto (cabac)
BR112013028501A2 (pt) aparelho e método para processamento de dados seguro baseado em hardware utilizando regras de faixa de endereço de memória de armazenamento temporário
US8751823B2 (en) System and method for branch function based obfuscation
BR112015014470A2 (pt) compilador configurado para compilar um programa de computador, dispositivo de computação configurado para executar um programa de computador compilado por um compilador, método para executar um programa de computador compilado por um compilador e programa de computador
BR112016024522A2 (pt) meio de armazenamento legível por computador não transitório, e, método
BR112014019336A2 (pt) ambiente e método para o desenvolvimento multi-plataforma de aplicações de software
BR112021017451A2 (pt) Seleção de transformada implícita em codificação de vídeo
BR112016002637A8 (pt) Sincronização de barreira com cálculo dinâmico de largura
BR112021022080A2 (pt) Método de ativação de dispositivo terminal e aparelho, dispositivo de rede e dispositivo terminal
BR112015022493A2 (pt) sistema de determinação de contexto demográfico
BR112015030066A2 (pt) processadores, métodos e sistemas para acessar um conjunto de registradores como uma pluralidade de registradores menores ou como um registrador maior combinado
BR112015022636A2 (pt) sistema de determinação de contexto de saúde
BR112016000972A2 (pt) Computing architecture with peripherals
BR112019001444A2 (pt) sistemas e métodos para desambiguar um termo com base em gráficos de conhecimento estático e temporal
BR112015014198A2 (pt) método implementado por computador para prover um serviço em rede, sistema para prover um serviço em rede, e produto de programa de computador
BR112015029095A2 (pt) assinatura de pacote de lote
BR112019002915A2 (pt) método e dispositivo de comunicação de dados
BR112019022907A2 (pt) Dispositivo de processamento, nó de rede, dispositivo de cliente, e métodos dos mesmos
BR112021021732A2 (pt) Alocação dinâmica de recursos de computação
BR112021024162A2 (pt) Redução de interferência de cache com base em uso de processador previsto
BR112019004945A2 (pt) conversão de serviço de integração de dados
BR0301722A (pt) Dados subdivididos de guia de programa
BRPI0813077B8 (pt) sistema de módulo de processamento de computador