BR112021010616B1 - Método, pacote de circuitos lógicos, componente de aparelho de impressão substituível e cartucho de aparelho de impressão substituível - Google Patents

Método, pacote de circuitos lógicos, componente de aparelho de impressão substituível e cartucho de aparelho de impressão substituível Download PDF

Info

Publication number
BR112021010616B1
BR112021010616B1 BR112021010616-2A BR112021010616A BR112021010616B1 BR 112021010616 B1 BR112021010616 B1 BR 112021010616B1 BR 112021010616 A BR112021010616 A BR 112021010616A BR 112021010616 B1 BR112021010616 B1 BR 112021010616B1
Authority
BR
Brazil
Prior art keywords
serial data
data bus
logic
period
printing apparatus
Prior art date
Application number
BR112021010616-2A
Other languages
English (en)
Other versions
BR112021010616A2 (pt
Inventor
Stephen D. Panshin
Scott A. Linn
Original Assignee
Hewlett-Packard Development Company, L.P.
Filing date
Publication date
Application filed by Hewlett-Packard Development Company, L.P. filed Critical Hewlett-Packard Development Company, L.P.
Priority claimed from PCT/US2018/063633 external-priority patent/WO2020117196A1/en
Publication of BR112021010616A2 publication Critical patent/BR112021010616A2/pt
Publication of BR112021010616B1 publication Critical patent/BR112021010616B1/pt

Links

Abstract

CIRCUITOS LÓGICOS. Em um exemplo, um método inclui, em resposta a um primeiro comando enviado a um endereço dos circuitos lógicos associados a um componente de aparelho de impressão substituível, por meio de um barramento de dados serial, gerando, através dos circuitos lógicos, uma condição de baixa tensão no barramento de dados serial. O método pode incluir ainda o monitoramento de uma duração da condição de baixa tensão usando um temporizador de circuitos lógicos.

Description

ANTECEDENTES
[001] Protocolos de barramento de dados serial, tais como, o protocolo de circuitos integrados (I2C ou I2C, cuja notação é adotada no presente documento) e o protocolo de interface periférica serial (SPI) permitem que pelo menos um circuito integrado (IC) 'principal' se comunique com pelo menos um IC "escravo", por exemplo, por meio de um barramento. I2C e outros protocolos de comunicação comunicam dados de acordo com um período de relógio. Por exemplo, um sinal de tensão pode ser gerado, onde o valor da tensão está associado aos dados. Por exemplo, um valor de tensão acima de x pode indicar uma lógica "1", enquanto um valor de tensão abaixo de x volts pode indicar uma lógica "0", onde x é um valor numérico predeterminado. Ao gerar uma tensão apropriada em cada uma de uma série de períodos de relógio, os dados podem ser comunicados por meio de um barramento ou outro link de comunicação.
[002] Alguns sistemas de impressão 2D e 3D incluem um ou mais componentes do aparelho de impressão substituíveis, tais como, recipientes de material de impressão (por exemplo, cartuchos de jato de tinta, cartuchos de toner, suprimentos de tinta, suprimentos de material de construção, etc.), conjuntos de cabeça de impressão a jato de tinta e semelhantes. Em alguns exemplos, os circuitos lógicos associados ao(s) componente(s) substituível(s) do aparelho de impressão se comunicam com os circuitos lógicos do aparelho de impressão em que estão instalados, por exemplo, comunicando informações como sua identidade, capacidades, status e semelhantes.
[003] Em alguns exemplos, essas comunicações utilizam comunicações I2C. Em tais exemplos, o IC principal pode ser fornecido, de modo geral, como parte do aparelho de impressão (que pode ser referido como 'host' [hospedeiro]) e um componente do aparelho de impressão substituível compreenderia um IC 'escravo', embora este não seja o caso em todos os exemplos. Pode haver uma pluralidade de ICs escravos conectados a um link de comunicação I2C (por exemplo, recipientes de cores diferentes do agente de impressão). O(s) IC(s) escravo(s) podem compreender circuitos lógicos para realizar operações de dados antes de responder às solicitações dos circuitos lógicos do sistema de impressão.
[004] Em alguns exemplos, pode-se pretender detectar a localização física de dispositivos escravos que estão conectados ao longo de um barramento serial. Pode, por exemplo, ter-se a intenção de que dispositivos tais como componentes de dispositivos de impressão substituíveis ocupem uma determinada posição física designada dentro de um aparelho de impressão. Por exemplo, em um aparelho de impressão com mecanismos de fornecimento de tinta anexados a um barramento serial, pode haver uma posição esperada, por exemplo, para um cartucho preto, um cartucho amarelo, um cartucho ciano e um cartucho magenta, cada um dos quais pode ter um endereço particular sob um protocolo de comunicação. Ao detectar se cartuchos de tinta colorida específicos foram mal instalados ou trocados, a impressão com cores incorretas ou pretendidas pode ser evitada. Uma revelação de patente anterior é a Publicação do Pedido de Patente US número US 2011/0029705.
BREVE DESCRIÇÃO DOS DESENHOS
[005] Exemplos não limitantes serão descritos agora com referência aos desenhos anexos, nos quais:
[006] A Figura 1 é um exemplo de um sistema de impressão;
[007] A Figura 2 é um exemplo de um componente de aparelho de impressão substituível;
[008] A Figura 3 mostra um exemplo de um aparelho de impressão;
[009] A Figura 4 mostra um exemplo de um método de operação de circuitos lógicos associados a um componente substituível do aparelho de impressão;
[0010] A Figura 5 mostra um exemplo esquemático de um circuito lógico de aparelho de impressão e circuitos lógicos associados aos componentes de aparelho de impressão substituíveis conectados a um barramento serial;
[0011] A Figura 6 mostra um exemplo de outro método de operação de circuitos lógicos associados a um componente substituível do aparelho de impressão;
[0012] A Figura 7 mostra um exemplo de um pacote de circuitos lógicos; e
[0013] A Figura 8 mostra um exemplo de um componente de aparelho de impressão substituível compreendendo um pacote de circuitos lógicos.
DESCRIÇÃO DETALHADA
[0014] Alguns exemplos de aplicações de comunicações I2C são descritos neste documento no contexto de dispositivos de impressão. No entanto, nem todos os exemplos são limitados a tais aplicações, e pelo menos alguns dos princípios estabelecidos neste documento podem ser usados em outros contextos.
[0015] Em alguns exemplos, os circuitos lógicos dentro de um aparelho de impressão podem receber informações dos circuitos lógicos associados a um componente substituível do aparelho de impressão por meio de uma interface de comunicação e/ou podem enviar comandos para o componente substituível do aparelho de impressão. Os dispositivos de impressão exemplares incluem aparelhos de imagem bidimensional e aparelhos de manufatura aditiva tridimensional, como impressoras a jato de tinta, impressoras de toner seco, impressoras de toner líquido, impressoras a jato de tinta 3D em leito de pó, etc. Exemplos de componentes de dispositivos de impressão incluem tanques de tinta; frascos de tinta; cabeças de impressão; cartuchos de cabeças de impressão a jato de tinta; reservatórios de toner seco; cartuchos de toner secos; cartuchos fotocondutores; cartuchos de processo; reservatórios de toner líquido; agentes de impressão tridimensionais, incluindo tintas, agentes estimulantes, adesivos, inibidores, etc.; material para impressão tridimensional; componentes de serviço de dispositivos de impressão; e/ou qualquer outro componente que pode ser substituível em relação a um aparelho de impressão host e pode ou não conter material de impressão. Nesta revelação, o material de impressão ou agente de impressão pode incluir tinta, toner seco ou líquido, agentes de impressão tridimensionais, material de construção tridimensional (plásticos, metal, etc.), fibras, etc. Os reservatórios mencionados acima podem conter um material de impressão colorido.
[0016] As comunicações entre o aparelho de impressão e os componentes do aparelho de impressão substituíveis instalados no aparelho podem fornecer várias funções. Por exemplo, a identidade, funcionalidade e/ou status de um componente substituível do aparelho de impressão e/ou os circuitos lógicos associados a ele podem ser comunicados aos circuitos lógicos de um aparelho de impressão através de uma interface de comunicação. Por exemplo, um circuito lógico associado (ou fornecido ao ou em) um recipiente de agente de impressão pode comunicar uma identidade, como um número de série do produto e/ou uma marca, e/ou características de identificação, como cor, mapa de cores, receita de reconstrução de mapa de cores, volume máximo do agente de impressão ou funcionalidade para um aparelho de impressão no qual está instalado, vide, por exemplo, as Publicações de Pedido de Patente Internacional WO2016028272, WO2018009235 ou WO2015016860 ou Publicação de Patente Europeia Número EP0941856. Um status, como um nível de preenchimento, pode ser fornecido por meio de uma interface de comunicação, por exemplo, de modo que um aparelho de impressão possa gerar uma indicação do nível de preenchimento a um usuário. Em alguns exemplos, um processo de validação pode ser realizado por um aparelho de impressão. Por exemplo, o aparelho de impressão pode verificar se um componente substituível do aparelho de impressão se origina de uma fonte autorizada, de modo a garantir a qualidade do mesmo. Por exemplo, os circuitos lógicos associados a um componente de aparelho de impressão substituível podem armazenar chaves secretas e podem ser configurados para gerar chaves de sessão, identificadores de chave de sessão e/ou códigos de autenticação de mensagem para gerar respostas criptográficas autenticadas para a impressora, vide, por exemplo, Patente US Número 9619663. A lógica também pode incluir outros mecanismos de autenticação, como hardware dedicado para calcular respostas dentro de janelas de tempo predefinidas e relativamente curtas, vide, por exemplo, a Patente US n° 9561662. Em alguns exemplos, o processo de validação pode incluir uma verificação de integridade para garantir que o componente substituível do aparelho de impressão e/ou os circuitos lógicos associados ao mesmo estejam funcionando conforme o esperado.
[0017] Por sua vez, as instruções para executar tarefas podem ser enviadas aos circuitos lógicos de um componente do aparelho de impressão a partir dos circuitos lógicos associados a um aparelho de impressão por meio da interface de comunicações. Por exemplo, estes podem incluir instruções para executar uma função de autenticação ou criptografia, uma função de detecção de nível de material de impressão, tarefas de impressão ou outras tarefas.
[0018] Um pacote de circuitos lógicos é descrito em pelo menos alguns dos exemplos descritos abaixo. O pacote de circuitos lógicos pode ser associado a um componente de aparelho de impressão substituível, por exemplo, sendo afixado ao mesmo, ou disposto pelo menos parcialmente dentro do seu alojamento, e sendo adaptado para comunicar dados com um controlador de aparelho de impressão por meio de um barramento fornecido como parte do aparelho de impressão.
[0019] Um 'pacote de circuitos lógicos', conforme o termo é usado neste documento, refere-se a um ou mais circuitos lógicos que podem ser interconectados ou comunicativamente ligados uns aos outros. Quando mais de um circuito lógico é fornecido, os mesmos podem ser encapsulados como uma única unidade, ou podem ser encapsulados separadamente, ou não encapsulados, ou alguma combinação dos mesmos. Cada pacote pode ser configurado para se comunicar por meio de uma interface de barramento serial.
[0020] Em alguns exemplos, cada pacote de circuitos lógicos é fornecido com pelo menos um processador e memória. Em um exemplo, o pacote de circuitos lógicos pode ser, ou pode funcionar como um microcontrolador ou microcontrolador seguro. Em uso, o pacote de circuitos lógicos pode ser aderido ou integrado ao componente substituível do aparelho de impressão.
[0021] Em alguns exemplos, o pacote de circuitos lógicos pode responder a vários tipos de solicitações (ou comandos) de um host (por exemplo, um aparelho de impressão). Uma solicitação pode incluir uma solicitação de dados, por exemplo, informações de identificação e/ou autenticação (por exemplo, uma solicitação de 'leitura'). Em outros exemplos, um pedido pode compreender uma solicitação de 'gravação'. Outra solicitação de um host pode ser uma solicitação para realizar uma ação, como realizar pelo menos uma medição ou realizar uma tarefa de impressão ou semelhante. Outro tipo de solicitação pode ser uma solicitação para uma ação de processamento de dados.
[0022] Em um exemplo de uma interação, um host pode enviar um comando para um pacote de circuitos lógicos associado a um componente de aparelho de impressão substituível, que pode executar o comando e carregar os dados resultantes em uma memória (em alguns exemplos, em um buffer e/ou um registro específico de uma memória). Um host pode enviar outro comando para ler a resposta, por meio do qual a resposta é transmitida como dados seriais em um barramento conectado. Esse processo pode ser usado, por exemplo, para adquirir dados mantidos em uma memória do pacote de circuitos lógicos. Por exemplo, a primeira solicitação pode ser uma solicitação de um identificador desse pacote e pode resultar no pacote carregando o identificador em um buffer de memória. Uma solicitação de 'leitura' subsequente pode resultar nos dados sendo lidos do buffer e transmitidos como um sinal de dados seriais.
[0023] Em pelo menos alguns exemplos, uma pluralidade de tais pacotes de circuitos lógicos (cada um dos quais pode ser associado a um componente de aparelho de impressão substituível diferente) pode ser conectado a um barramento I2C.
[0024] A Figura 1 é um exemplo de um sistema de impressão 100. O sistema de impressão 100 compreende um aparelho de impressão 102 em comunicação com um componente de aparelho de impressão substituível 104 através de um link de comunicação 106. Embora, para maior clareza, o componente substituível do aparelho de impressão 104 seja mostrado como externo ao aparelho de impressão 102, em alguns exemplos, o componente substituível do aparelho de impressão 104 pode ser alojado dentro do aparelho de impressão. O aparelho de impressão 102 pode ser qualquer tipo de aparelho de impressão 2D ou aparelho de impressão 3D.
[0025] O componente substituível do aparelho de impressão 104 pode conter, por exemplo, um recurso consumível do aparelho de impressão 102, ou um componente que é provável que tenha uma vida útil que é menor (em alguns exemplos, consideravelmente menor) que aquela do aparelho de impressão 102. Por exemplo, o componente do aparelho de impressão 104 pode armazenar fisicamente tinta, toner, agente de impressão 3D ou pó de construção de impressão 3D e pode ser destinado a ser substituído após exaustão substancial. O componente de aparelho de impressão substituível 104 pode compreender, por exemplo, um recipiente ou cartucho de material de impressão (que pode ser um recipiente de material de construção para impressão 3D ou um recipiente de agente de impressão líquido para impressão 2D ou 3D). Em alguns exemplos, o componente substituível do aparelho de impressão 104 pode compreender uma cabeça de impressão ou outro componente de distribuição. Embora um único componente de aparelho de impressão substituível 104 seja mostrado neste exemplo, em outros exemplos, pode haver uma pluralidade de componentes de aparelho de impressão substituíveis, por exemplo, compreendendo recipientes de agente de impressão de cores diferentes, cabeças de impressão (que podem ser parte integrante dos recipientes), ou semelhante.
[0026] Em alguns exemplos, o link de comunicação 106 pode compreender um barramento serial, por exemplo, um barramento compatível com I2C (doravante, um barramento I2C).
[0027] A Figura 2 mostra um exemplo de um componente de aparelho de impressão substituível 200, que pode fornecer o componente de aparelho de impressão substituível 104 da Figura 1. O componente de aparelho de impressão substituível 200 compreende uma interface de dados 202 integrada em um pacote de circuitos lógicos 204. Quando do emprego do componente de aparelho de impressão substituível 200, o pacote de circuitos lógicos 204 decodifica os dados recebidos através da interface de dados 202. A interface de dados 202 pode compreender uma interface I2C.
[0028] Em alguns exemplos, o pacote de circuitos lógicos 204 pode ser ainda configurado para codificar dados para transmissão por meio da interface de dados 202. Em alguns exemplos, pode haver mais de uma interface de dados 202 fornecida para um único componente 200.
[0029] Em alguns exemplos, o pacote de circuitos lógicos 204 pode ser configurado para atuar como um 'escravo' nas comunicações I2C.
[0030] O componente do aparelho de impressão substituível 200, neste exemplo, compreende um reservatório de material de impressão 206, que pode conter qualquer um dos exemplos de materiais de impressão discutidos acima.
[0031] A Figura 3 mostra um exemplo de um aparelho de impressão 300. O aparelho de impressão 300 pode fornecer o aparelho de impressão 102 da Figura 1. O aparelho de impressão 300 compreende um controlador 304 que consiste em uma interface 302 para se comunicar com um componente de aparelho de impressão substituível e um barramento de comunicação 306. O controlador 304 compreende circuitos lógicos. Em alguns exemplos, a interface 302 é uma interface I2C e o barramento de comunicações 306 é um barramento capaz de comunicação I2C.
[0032] Em alguns exemplos, o controlador 304 pode ser configurado para atuar como um host, ou um mestre, em comunicações I2C. O controlador 304 pode gerar e enviar comandos para pelo menos um componente de aparelho de impressão substituível 200 e pode receber e decodificar as respostas recebidas a partir dele.
[0033] Tal aparelho de impressão 102, 300 e componente(s) de aparelho de impressão substituível 104, 200, e/ou o pacote de circuitos lógicos dos mesmos, podem ser fabricados e/ou vendidos separadamente. Em um exemplo, um usuário pode adquirir um aparelho de impressão 102, 300 e reter o aparelho 102, 300 por vários anos, enquanto uma pluralidade de componentes substituíveis do aparelho de impressão 104, 200 podem ser adquiridos nesses anos, por exemplo, como o agente de impressão é usado na criação de uma saída impressa. Portanto, pode haver pelo menos um grau de compatibilidade para frente e/ou para trás entre o aparelho de impressão 102, 300 e os componentes substituíveis do aparelho de impressão 104, 200.
[0034] A Figura 4 é um exemplo de um método que pode ser executado por um pacote de circuitos lógicos associado a um componente substituível do aparelho de impressão. Em alguns exemplos, o método pode ser realizado de modo que um aparelho de impressão no qual o componente substituível do aparelho de impressão está instalado possa determinar a localização física do componente substituível do aparelho de impressão. Embora os métodos definidos no presente documento possam ser usados com protocolos de comunicação diferentes de I2C, como protocolo Serial Peripheral Interface (SPI) (Interface Periférica Serial), pode-se notar que em protocolos I2C, uma pluralidade de dispositivos é conectado em série em um único barramento, sem qualquer meio de determinar ou declarar imediatamente sua localização física ou ordem. No entanto, ao considerar, por exemplo, SPI, existem duas configurações de fiação, paralela e em cadeia. Na configuração de fiação paralela, há uma linha separada dedicada a cada circuito lógico "escravo" e na configuração em cadeia, os dispositivos são ligados sequencialmente em uma ordem específica, de modo que sua posição relativa pode ser validada de alguma outra maneira. Portanto, o método aqui estabelecido pode ter uma utilidade particular com protocolos nos quais é difícil verificar uma localização física de um dispositivo, como I2C. No entanto, não se limita a isso.
[0035] O bloco 402 compreende a recepção de um primeiro comando enviado a um endereço de circuitos lógicos, associado a um componente de aparelho de impressão substituível por meio de um barramento de dados serial, por exemplo, um barramento I2C. Em alguns exemplos, o primeiro comando pode ser indicativo de um modo de operação. Em alguns exemplos, o primeiro comando pode ser indicativo de um período de tempo. O endereço pode ser um endereço de interface de barramento I2C, armazenado e/ou conectado aos circuitos lógicos/pacote de circuitos lógicos. O primeiro comando pode ser enviado para o endereço por um controlador do aparelho de impressão. O primeiro comando pode ser um comando predeterminado.
[0036] O bloco 404 compreende geração, pelos circuitos lógicos, de uma condição de baixa tensão no barramento de dados serial. Conforme estabelecido em mais detalhes abaixo, isto pode compreender, efetivamente, o fornecimento de uma conexão entre o barramento de dados serial (e mais particularmente, uma linha de dados do barramento de dados serial) e o solo. Em um exemplo, a baixa tensão é um aterramento nominal ou tensão de referência, como aproximadamente 0V. Como também será estabelecido a seguir, a baixa tensão é inferior a um estado ou condição de tensão alta ou padrão.
[0037] O bloco 406 compreende monitoramento da duração da condição de baixa tensão usando um temporizador dos circuitos lógicos. O temporizador pode compreender um temporizador integral, interno aos circuitos lógico, por exemplo, compreendendo um circuito Capacitor de Resistência (RC) configurado para atuar como um temporizador, portas lógicas configuradas com um contador, um cristal ou um oscilador de anel, um loop de bloqueio de fase (também conhecido como um loop de bloqueio de fase) ou semelhante, ou qualquer temporizador que logicamente faça parte dos circuitos lógicos fornecidos em associação com o componente substituível do aparelho de impressão. O temporizador pode fornecer um sinal de relógio interno que é fornecido mesmo na ausência de um sinal de relógio no barramento de dados serial. O cronômetro pode contar e, assim, permitir a determinação da duração do período do cronômetro especificado no primeiro comando.
[0038] O cronômetro pode ser dedicado a medir o período de tempo do comando. Em determinado exemplo, o temporizador é dedicado a medir o tempo independentemente de outros ciclos de propósito geral, em um pacote de circuitos lógicos I2C operacional, como os ciclos de relógio I2C e/ou os ciclos de processamento de uma unidade de processamento central de um dispositivo host ou de circuitos de lógica. Por exemplo, o temporizador pode ser configurado para contar mais rápido do que a frequência do relógio e pode iniciar e parar a contagem independentemente de um tempo de sinal de relógio. O temporizador pode ser configurado para contar independentemente de uma velocidade do processador da unidade de processamento central dos circuitos lógicos/dispositivo host, por exemplo, tendo especificações nominais não relacionadas à unidade de processamento central.
[0039] Em outros exemplos, os circuitos lógicos/ pacote de circuitos lógicos pode monitorar o período de tempo com base no monitoramento de um temporizador externo, como o relógio externo, ou monitoramento de sinais de onda externos ou internos, sinais oscilantes, etc. que em certos casos podem ser adequados para determinar a duração do período de tempo. Em um exemplo, o temporizador do pacote de circuitos lógicos pode ser um temporizador que está ligado sem fio aos circuitos lógicos (e, como tal, um temporizador pode ser compartilhado por mais do que circuitos lógicos).
[0040] O método pode compreender a liberação do barramento ou a remoção da condição de baixa tensão, no final de um período de tempo, de modo que o barramento de dados serial assuma um estado ou condição de tensão diferente, alta e/ou padrão). Isso pode incluir, por exemplo, a interrupção de uma conexão ao terra. Fora do período de tempo, por exemplo, antes e depois da duração do período de tempo como iniciado em resposta ao primeiro comando, os circuitos lógicos/pacote de circuitos lógicos pode gerar uma condição de alta tensão. Alternativamente, tal condição de alta tensão pode ser uma condição padrão criada incluindo um resistor "pull out" no barramento, conforme descrito abaixo.
[0041] Para considerar, por exemplo, um barramento de dados I2C, ele compreende duas linhas de comunicação: uma linha de dados serial (SDA) e uma linha de relógio serial (SCL). SDA e SCL podem ser linhas bidirecionais, conectadas a uma tensão de alimentação positiva por meio de uma fonte de corrente ou resistor "pull-up".
[0042] Na ausência de um sinal na linha (ou seja, na ausência de um sinal de relógio no SCL e/ou na ausência de um sinal de dados na linha de dados), ambas as linhas podem estar, por padrão, em um estado de alta tensão. O valor exato da tensão no estado de alta tensão depende de muitos fatores operacionais, mas em alguns exemplos pode ser de alguns volts, por exemplo, entre cerca de 3 e 6 volts. Portanto, embora em geral a tensão "alta" possa ser relativamente baixa, ela é alta em comparação com um estado de tensão "baixa" do barramento, que pode ser, por exemplo, inferior a 1 volt.
[0043] O dispositivo mestre/host (por exemplo, no presente contexto, circuitos de processamento ou um controlador de um aparelho de impressão, no qual o aparelho de impressão substituível está instalado) podem gerar um sinal de relógio puxando a tensão da linha SCL para um estado LOW, por exemplo, usando uma configuração de dreno aberto para, de fato, fornecer um curto-circuito para o aterramento. Por exemplo, uma chave (como um transistor de efeito de campo) pode ser ativada (fechada) para causar um estado de baixa tensão e, em seguida, reaberta para permitir que um resistor pull-up na linha eleve a tensão até o estado HIGH. Em outros exemplos, uma configuração de coletor aberto pode ser usada na qual um Transistor de Junção Bipolar (BJT) pode ser usado para um efeito semelhante. A temporização de pull-down e liberação fornecem um sinal de relógio que é controlado pelo circuito de processamento do dispositivo mestre.
[0044] A fim de transmitir dados, tanto o dispositivo mestre quanto o escravo (neste exemplo, os circuitos lógicos associados ao aparelho de impressão substituível) pode controlar seletivamente a tensão no SDA de uma forma semelhante puxando-o para LOW (por exemplo, fornecendo uma conexão ao terra) ou permitindo que ele 'flutue HIGH' (por exemplo, interrompendo a conexão ao aterramento). Isso é sincronizado com o sinal do relógio: de acordo com o protocolo I2C, o estado da linha SDA quando a linha SCL é HIGH fornece pelo menos um bit de dados. Normalmente, se a linha SDA for LOW (e estável) quando o SCL for HIGH, isso significa um binário 0 e se a linha SDA for HIGH (e estável) quando o SCL for HIGH, isso significa um binário 1, embora esta seja uma questão de convenção, portanto, em um determinado sistema, poderia ser mudada.
[0045] Em um exemplo do método da Figura 4, em vez de fornecer um sinal de dados que é cronometrado para coincidir com a linha SCL sendo alta, o estado da linha SCL não é considerado. Em vez disso, a tensão é puxada para baixo por um período que é monitorado por um temporizador dos circuitos lógicos (novamente, por exemplo, fornecendo uma conexão ao terra), então 'liberada', ou permitida assumir o estado padrão HIGH (por exemplo, por interromper essa conexão). De fato, em algumas modalidades, pode não haver sinal de relógio fornecido pelo dispositivo mestre para pelo menos parte, e em alguns exemplos, toda a duração da condição de baixa tensão.
[0046] Como mencionado acima, este método pode ser útil no contexto de detecção da localização física de componentes substituíveis do aparelho de impressão, como agora é descrito com referência à Figura 5. Por exemplo, esse método pode ser útil para detectar se um componente substituível do aparelho de impressão, como um suprimento de material de impressão, está instalado na posição pretendida. Em alguns exemplos, isso pode remover ou reduzir o uso de 'chaveamento mecânico', em que um componente de aparelho de impressão substituível é moldado particularmente para corresponder a um 'entalhe' tendo uma forma complementar. Isso, por sua vez, reduz as complexidades de fabricação, pois os componentes substituíveis do aparelho de impressão, por exemplo, de diferentes tipos de materiais de impressão, como cores diferentes, podem ter um design físico comum. Em alguns exemplos, uma combinação de chaveamento mecânico e as técnicas descritas neste documento podem ser usadas. Por exemplo, como em algumas aplicações, o corante preto (K) tende a ser dispensado com mais frequência do que outras cores (por exemplo, em contextos onde o texto é frequentemente impresso), os cartuchos de suprimento de material de impressão preto podem ser fisicamente maiores do que, por exemplo, cartuchos de suprimento de material de impressão ciano, magenta ou amarelo em um conjunto de cartuchos CMYK. Portanto, em alguns exemplos, a codificação mecânica (por exemplo, pelo tamanho do cartucho preto versus as outras cores) pode ser usada para um cartucho preto, o que pode ser suficiente para garantir que os cartuchos pretos sejam colocados no 'slot' pretendido, e as técnicas aqui descritas podem ser usadas para garantir que os cartuchos de outras cores estejam no local pretendido.
[0047] Em alguns exemplos, uma função de monitoramento de período de tempo, por exemplo, pelo temporizador, pode ser usada para outros fins. Por exemplo, o pacote de circuitos lógicos pode ser configurado para ter mais de um endereço I2C, por exemplo, para facilitar a comunicação com diferentes circuitos lógicos ou diferentes funções compreendidas no pacote através da mesma interface de barramento I2C do pacote de circuitos lógicos (por exemplo, através do mesmo único pad de interconexão de dados e o mesmo pad de alimentação único, o mesmo pad de aterramento único e/ou o mesmo pad de relógio único). Por exemplo, as comunicações de leitura/gravação de dados padrão e a geração e/ou detecção de baixa tensão podem ser associadas a um endereço primário do pacote de circuitos lógicos, que é o endereço do pacote mencionado anteriormente. O pacote de circuitos lógicos pode ser adaptado para ser capaz de "alternar" temporariamente (ou seja, responder aos comandos direcionados aos mesmos) para um endereço I2C secundário, por exemplo, temporário ao receber um comando correspondente. Este comando pode incluir um segundo período de tempo. Este segundo período de tempo pode ser monitorado pelo pacote de circuitos lógicos, por exemplo, usando o temporizador, para determinar o tempo durante o qual o pacote de circuitos lógicos deve responder aos comandos recebidos por meio do endereço secundário. Por exemplo, os circuitos lógicos podem ser associados ao endereço primário por um primeiro período de tempo e ao endereço secundário por um segundo período de tempo, em que o segundo período de tempo pode ser monitorado usando o temporizador. Neste contexto, o primeiro período de tempo pode ser qualquer período de tempo fora do segundo período de tempo. Em certos exemplos práticos, este segundo período de tempo pode ser mais longo do que o período de tempo para gerar a condição de baixa tensão, para facilitar tempo suficiente para a comunicação de dados através do endereço secundário, cujo período de tempo pode ser mais longo do que, por exemplo, um componente de aparelho de impressão substituível detecção do local de instalação desta revelação. A ativação de pelo menos um endereço diferente pode compreender a configuração (por exemplo, escrever, reescrever ou alterar) ou disparar a configuração de um endereço diferente (por exemplo, um segundo endereço temporário), por exemplo, escrevendo o endereço diferente em uma parte da memória que é indicativo de um endereço do pacote de circuitos lógicos.
[0048] Os circuitos lógicos podem ser configurados para fornecer um primeiro conjunto de respostas, ou para operar em um primeiro modo, em resposta às instruções enviadas para um primeiro endereço e para fornecer um segundo conjunto de respostas, ou para operar em um segundo modo, em resposta às instruções enviadas para um endereço secundário. Em outras palavras, o endereço pode acionar diferentes funções fornecidas pelo circuito. Em alguns exemplos, o primeiro conjunto de respostas é acessível em resposta aos comandos enviados para o primeiro endereço e não em resposta aos comandos enviados para o endereço secundário e o segundo conjunto de respostas está disponível em resposta aos comandos enviados para o endereço secundário e não em resposta aos comandos enviados para o primeiro endereço. Em alguns exemplos, o primeiro conjunto do primeiro conjunto de respostas pode ser autenticado criptograficamente (por exemplo, acompanhado por uma autenticação de mensagem ou, de outra forma, criptograficamente 'assinado' e/ou criptografado) e o segundo conjunto de respostas não é autenticado criptograficamente. Em alguns exemplos, tal como o segundo endereço pode ser utilizado para acessar outras células ou sensores ou semelhantes, que podem ser fornecidos ou de outra forma associados aos circuitos lógicos.
[0049] Quando do múltiplo propósito da função de monitoramento de período de tempo, os tempos para executar essas tarefas múltiplas (por exemplo, detecção de localização e comunicação de endereço secundário) podem ser especificados dependendo das características da plataforma de cada aparelho de impressão, por exemplo, incluindo velocidade, capacidades, especificações do pacote de circuitos lógicos, número de potenciais componentes substituíveis conectáveis a um único barramento, velocidade de barramento, etc.
[0050] A Figura 5 mostra um exemplo de um barramento serial 500 compreendendo quatro linhas no total: duas linhas ativas, SDA e SCL, conforme descrito acima, uma conexão de fonte de tensão Vdd e uma conexão de aterramento GND. As linhas ativas são bidirecionais. A conexão de fonte de tensão Vdd é conectada à primeira fonte de tensão 502 e a linha SDA é conectada a uma segunda fonte de tensão 504 por meio de um resistor pull-up 506.
[0051] Um dispositivo mestre 508, por exemplo, compreendendo um controlador de aparelho de impressão associado a um conversor analógico para digital 510 está ligado ao barramento 500. O barramento 500, o dispositivo mestre 508 e o conversor analógico para digital 510 podem ser fornecidos por um aparelho de impressão. O dispositivo mestre 508 compreende circuitos de processamento associados (em alguns exemplos, fornecidos dentro) de um aparelho de impressão. Quatro "dispositivos escravos" 512a-d, que compreendem circuitos lógicos associados - neste exemplo fixado aos componentes substituíveis do aparelho de impressão 514a-d também estão ligados ao barramento 500. Neste exemplo, cada um dos componentes substituíveis do aparelho de impressão 514a-d compreende um cartucho de tinta de uma determinada cor.
[0052] Neste exemplo, cada dispositivo escravo 512a-d conectado ao barramento 500 tem seu próprio endereço exclusivo e pode ser um receptor e/ou transmissor. Em operação típica, sinais de relógio seriais e sinais de dados seriais são fornecidos a partir do dispositivo mestre 508 através da linha de sinal de relógio SCL e linha de dados SDA, enquanto a tensão operacional para os dispositivos escravos é fornecida entre a linha de fonte de tensão Vdd e a linha de aterramento GND. Os sinais de dados também podem ser enviados de um dispositivo escravo 512 para o dispositivo mestre 508.
[0053] Em um exemplo, uma comunicação que começa com uma condição de INÍCIO e termina com a condição de PARADA pode ser referida como um "pacote I2C“. Em um exemplo de um pacote I2C enviado pelo dispositivo mestre 508, este pode conter um endereço de dispositivo escravo, uma indicação se o comando é um comando de leitura ou gravação (em alguns exemplos, estes podem juntos formar um byte), um código de comando (que pode ser um segundo byte de dados) e, em alguns exemplos, quaisquer dados de comando adicionais (por exemplo, parâmetros de comando adicionais, códigos de autenticação de mensagem (MACs), verificações de redundância cíclica (CRCs) e semelhantes, que pode ser um ou mais bytes de dados subsequentes).
[0054] Em um exemplo de operação ao realizar o método da Figura 4, o dispositivo mestre 508 pode primeiro emitir uma condição de INÍCIO, que atua como um sinal de 'atenção' para todos os dispositivos escravos conectados 512. Isso pode, por exemplo, ser caracterizado por uma queda na tensão na linha SDA enquanto a tensão SCL é ALTA. O dispositivo mestre 508 pode, então, enviar um byte incluindo o endereço do dispositivo escravo 512 que o dispositivo mestre 508 deseja acessar e um bit que fornece uma indicação se o acesso é uma operação de leitura ou gravação.
[0055] Depois de receber o byte de endereço, todos os dispositivos escravos 512a-d irão compará-lo com seus próprios endereços. Se não houver correspondência, o dispositivo escravo 512 geralmente aguardará a próxima condição de INÍCIO que é iniciada pelo dispositivo mestre 508.
[0056] Se, no entanto, o endereço corresponder, os circuitos desse dispositivo escravo 512a-d receberam as informações de comando subsequentes e, posteriormente, produzirá um sinal de resposta de reconhecimento (um sinal "ACK") (que pode compreender puxar a linha SDA BAIXA em um determinado relógio período).
[0057] Em alguns exemplos estabelecidos no presente documento, o comando pode ser um comando para fazer com que o dispositivo escravo 512 gere uma condição de baixa tensão por um período de tempo. A condição de baixa tensão pode ser causada após a geração do sinal de resposta ACK. O dispositivo mestre 508 pode, então, gerar uma condição STOP.
[0058] Uma vez que o dispositivo mestre 508 recebe o sinal de reconhecimento (e em alguns exemplos após a geração de uma condição STOP), o dispositivo mestre 508 pode procurar confirmar que o dispositivo escravo 512 gerou uma condição de baixa tensão no SDA (e, em alguns exemplos, pode parar de enviar o sinal de relógio no SCL enquanto esta condição de baixa tensão é esperada).
[0059] Neste exemplo, uma rede divisora de tensão resistiva é fornecida no SDA do barramento serial 500 para permitir a determinação eletrônica das respectivas posições físicas dos dispositivos escravos 512. Especificamente, uma série de resistores divisores 516a-d são fornecidos na linha de dados SDA e há uma conexão 518 da linha de dados SDA para o conversor analógico para digital (ADC) 510. Esta configuração cria uma rede divisora ladder (ou rede de resistor ladder) que faz com que a tensão de um sinal de cada dispositivo 512 varie dependendo da posição física do dispositivo 512, conforme os dispositivos 512 se conectam à rede divisória em pontos diferentes. Por exemplo, um sinal do dispositivo escravo 512d passará por quatro dos resistores divisores 516, enquanto um sinal do dispositivo escravo 512a passará por apenas um dos resistores divisores 516a. Ao detectar o valor de tensão, a posição do dispositivo escravo 512 criando a condição de baixa tensão pode ser determinada. Em outras palavras, cada dispositivo escravo 512 cria uma condição de baixa tensão diferente. A tensão pode ser detectada usando o ADC 510. O ADC 510 inclui circuitos que convertem uma tensão analógica em um sinal digital indicativo do nível de tensão. Este sinal digital é usado pelo dispositivo mestre 508 para diferenciar eletronicamente a localização física dos dispositivos escravos 512 no barramento com base no nível de tensão dos sinais dos dispositivos escravos 512. A tensão pode ser comparada a uma tensão esperada para um dispositivo 512 tendo o endereçado usado no comando.
[0060] O ADC 510 pode receber sinais de controle e fornecer dados ao dispositivo mestre 508 por meio de um link de comunicação (que pode ser outro barramento de comunicação). Enquanto o ADC 510 é mostrado separadamente do dispositivo mestre 508, o ADC 510 pode ser parte do dispositivo mestre 508 fisicamente ou pode estar em um local separado.
[0061] O ADC 510 e a rede do divisor ladder podem ser configurados para operar de modo a permitir a localização de diferenciação, detectando a ordem de tensão dos dispositivos no barramento 500, sem interferir na identificação dos estados HIGH e LOW usados na transferência de dados. Em outras palavras, todas as baixas tensões características produzidas no barramento por cada dispositivo escravo 512 podem estar relativamente distantes do limite para caracterizar cada bit de dados como sendo HIGH ou LOW.
[0062] Para considerar um exemplo, o dispositivo mestre 508 pode ser configurado para detectar qualquer sinal abaixo de um valor limite para ser uma condição de LOW tensão ao receber dados. Por exemplo, qualquer tensão abaixo de 2V, ou abaixo de 1V, quando uma tensão SCL é HIGH pode ser identificada como um bit de dados LOW (em alguns exemplos, um 0), enquanto os valores acima deste limite podem ser identificados como um bit de dados HIGH (em alguns exemplos, 1). Em alguns exemplos, o limite para detectar um bit de dados LOW é uma tensão abaixo de 1,3V.
[0063] No entanto, o dispositivo mestre 508, usando a tensão convertida do ADC 510, pode ser configurado para distinguir entre sinais específicos que estão abaixo deste limite e algum valor acima de zero (ou nominalmente 0V) (por exemplo, até cerca de algumas centenas de milivolts (mv)) para permitir a identificação posicional. Cada resistor divisor 516 pode ter uma resistência suficiente para que a tensão criada entre a soma dos resistores divisores 516 e o resistor pull-up 504 seja uma tensão abaixo do limite de tensão LOW. No entanto, a resistência dos resistores divisores 516 pode ser selecionada para ser pequena o suficiente, de modo que a identificação dos sinais de alta tensão do dispositivo mestre 508 durante a operação normal não seja indevidamente comprometida - isto é, a alta tensão permanece relativamente perto da tensão máxima fornecida pela segunda fonte de tensão 504.
[0064] Em uma modalidade, os resistores divisores 516 cada um tem uma resistência de cerca de 51 ohm, embora este seja apenas um dos muitos níveis de resistência que podem ser usados e os níveis de resistência podem variar entre os diferentes resistores 516. Em tal exemplo, a primeira e a segunda fontes de tensão 502, 504 podem fornecer cada uma cerca de 3,3 volts e o resistor pull-up 506 pode ser um resistor de cerca de 1000 ohm (1 Kohm), ou seja, valor de resistência significativamente maior do que os resistores divisores 516.
[0065] Em outras palavras, os resistores divisores 516 podem atuar como resistores de pull up "adicionais" individuais na linha SDA, evitando que caia para 0V nominal. Isso pode fornecer, por exemplo, uma diferença de tensão de cerca de 100-200 mV dados os valores especificados acima. Isso pode ser medido em termos de "contas" pelo ADC 510. Por exemplo, em um sistema de 3,3V, onde um ADC de 9 bits é fornecido, isso, por sua vez, significa que cada contagem representa cerca de 6 mV (que é determinado dividindo 3,3V por 512). Portanto, pode-se esperar que o ADC 510 registre cerca de 20 contagens para o cartucho de tensão mais baixa a cerca de 80 contagens para a tensão mais alta.
[0066] Como observado acima, pode ser o caso de que pelo menos alguns componentes do aparelho de impressão substituíveis podem ter sua posição verificada usando chaveamento mecânico em vez dos métodos aqui estabelecidos. Portanto, o número de níveis de tensão detectados pode ser menor do que, por exemplo, o número de cartuchos de suprimento de impressão usados.
[0067] Pode ser observado que, como existem endereços particulares associados aos componentes substituíveis do aparelho de impressão 514a-d, um comando específico pode ser enviado, digamos 514a, para a tensão amostrada e, em seguida, o processo repetido para cada um dos componentes substituíveis do aparelho de impressão 514b, c e d por sua vez. Se os componentes substituíveis do aparelho de impressão 514a-d estiverem em seus locais esperados, pode-se esperar que haja uma mudança progressiva no valor de tensão do mais baixo para mais alto, se medido nessa ordem. No entanto, se os componentes substituíveis do aparelho de impressão 514a-d não estiverem nos locais esperados, este padrão (ou mais geralmente, as tensões relativas esperadas) não será visto e um aviso pode ser gerado.
[0068] Na prática, o período de tempo durante o qual a linha SDA é mantida baixa pode exceder o período de amostragem. Por exemplo, um dispositivo escravo 512 pode ser comandado pelo dispositivo mestre 508 para manter a linha SDA baixa por 50 ms. Durante este tempo, a linha de dados SDA pode ser amostrada um determinado número de vezes - por exemplo, entre 3 e 10 vezes - pelo ADC 510 do aparelho hospedeiro. Em alguns exemplos, se pelo menos uma dessas leituras não estiver dentro de uma determinada faixa de limite, o comando pode ser executado novamente e novas amostras podem ser adquiridas. Em outros exemplos, as amostras podem ser retiradas até que haja um número limite de amostras "boas". Em alguns desses exemplos, pode haver um número máximo de amostras permitidas antes que um estado de erro seja declarado - por exemplo, as amostras continuarão até que 5 amostras tenham sido adquiridas que estejam dentro de uma faixa esperada ou um máximo de 10 amostras tenham sido tomadas. Se nenhum conjunto "bom" de amostras for adquirido, um erro pode ser indicado. As amostras podem ser calculadas para gerar um valor representativo para esse componente de aparelho de impressão substituível 514a-d.
[0069] O período de amostragem pode ser relativamente curto. Por exemplo, após o dispositivo escravo 512 ter sido comandado para manter a linha SDA baixa, o dispositivo mestre 508 pode esperar antes de amostrar o barramento para permitir que o barramento se estabilize (por exemplo, por cerca de 10 ms). A aquisição de amostras pode ocorrer em cerca de 1 ms. No entanto, a linha SDA pode ser mantida baixa por um período mais longo, por exemplo, 50 ms, para permitir um novo teste ou semelhante. Este período pode ser especificado no primeiro comando ou em alguns exemplos associados (por exemplo, com referência a uma tabela de pesquisa ou registro mantido no dispositivo escravo 512).
[0070] Portanto, não é necessário que a linha SDA seja mantida baixa por todo um período de tempo especificado por ou no primeiro comando, quando aplicável. No entanto, pode ser o caso de que, pelo menos estatisticamente, o dispositivo escravo 512 deve manter a linha SDA baixa, de modo que o período de amostragem provavelmente ocorra durante o tempo em que a linha SDA é mantida baixa, em pelo menos um dos dentre o conjunto permitido de experimentos.
[0071] Será apreciado que a linha SDA pode ser mantida baixa, com efeito, enviando um sinal de dados feito de uma sucessão de bits de dados associados a um estado de baixa tensão (por exemplo, uma sucessão de 0 bits). Isso resultará na linha SDA mantida baixa por um período de tempo. No entanto, ao enviar um sinal de dados, o dispositivo escravo 512 pode referir-se ao sinal no SCL, em vez de seu próprio temporizador interno, para determinar quando liberar a linha SDA para permitir que ela retorne a um estado HIGH (ou seja, quando remover a condição de baixa tensão, de modo que o barramento de dados serial assume um estado ou condição de tensão diferente, alta e/ou padrão). No entanto, nos métodos definidos no presente documento, a condição de baixa tensão aplicada após o primeiro comando é aplicada independentemente de qualquer sinal de relógio no barramento SCL (e em alguns casos na ausência de qualquer sinal de relógio no barramento SCL).
[0072] A Figura 6 mostra outro exemplo de um método de operação de circuitos lógicos (por exemplo, um pacote de circuitos lógicos como descrito acima) associado a um componente de aparelho de impressão substituível. Neste exemplo, no bloco 602, os circuitos lógicos recebem, por meio de um barramento de dados I2C, um primeiro comando que especifica um primeiro período de tempo. Neste exemplo, o primeiro comando também compreende uma indicação da condição de início (START), um endereço de um pacote de circuitos lógicos, um campo de identificação indicativo de um comando de gravação e uma indicação de uma condição de parada (por exemplo, uma tensão crescente em uma linha de dados durante uma porção HIGH de um pulso de relógio).
[0073] Em alguns exemplos, o período de tempo pode ser selecionado com base nos atributos do dispositivo host ou nos circuitos do mesmo. Em geral, um período de tempo pode ser suficientemente longo para permitir que boas amostras sejam capturadas, mas não tanto a ponto de prolongar indevidamente o tempo necessário para verificar a posição do componente substituível do aparelho de impressão.
[0074] O bloco 604 compreende a geração, através dos circuitos lógicos, de uma condição de baixa tensão em uma linha de dados serial de um barramento I2C após o recebimento da indicação da condição de STOP (que por sua vez segue a transmissão do comando) e por substancialmente a duração do primeiro período de tempo. Conforme observado acima, embora em alguns exemplos a condição de baixa tensão possa ser gerada para todo o período de tempo, em alguns exemplos, o método pode compreender a permissão de que a linha de dados serial 'flutue alto' durante parte do primeiro período de tempo, ou seja, a linha pode ser mantida baixa de forma interrompida. Em alguns exemplos, a linha de dados seriais pode ser mantida baixa por pelo menos 60% do primeiro período de tempo, ou pelo menos 70% do primeiro período de tempo, ou pelo menos 80% do primeiro período de tempo, ou pelo menos 90% do primeiro período de tempo, ou pelo menos 95% do primeiro período de tempo. Em alguns exemplos, a tensão é mantida baixa por uma proporção suficiente para coincidir de forma confiável com um período de amostragem. A duração da condição de baixa tensão compreende pelo menos um período de amostragem, em que a amostragem é realizada por circuitos de processamento de um aparelho de impressão, como foi descrito acima. Além disso, se a linha de dados for mantida baixa por um período de tempo indevidamente longo, pois isso bloqueia as comunicações e pode, por exemplo, fazer com que um aparelho host gere um erro de tempo limite ou semelhante.
[0075] Geração da condição de baixa tensão após o recebimento da indicação da condição STOP significa que o barramento não será bloqueado durante a transmissão contínua de um pacote de dados.
[0076] Neste exemplo, a geração da condição de baixa tensão coincide com um estado em que não há sinal de relógio no barramento de dados serial e o bloco 606 compreende monitorar a duração da condição de baixa tensão usando um temporizador integral dos circuitos lógicos.
[0077] O método compreende ainda, no bloco 608, em resposta a uma solicitação de leitura tendo um campo de identificação indicativo de um modo de leitura, a execução, pelos circuitos lógicos, de uma operação de leitura. Em outras palavras, além dos recursos especiais descritos neste documento, os circuitos lógicos podem funcionar como um dispositivo escravo I2C. Os circuitos lógicos podem exibir outras características de um dispositivo escravo I2C, por exemplo, participar de trocas de autenticação e/ou validação, receber ou agir em comandos de leitura e/ou gravação, realizar tarefas de processamento e semelhantes.
[0078] A Figura 7 é um exemplo de um pacote de circuitos lógicos 700 para associação com um componente de aparelho de impressão substituível compreendendo lógica 702, uma interface de barramento de dados serial 704, um temporizador 706 e, neste exemplo, uma memória 708. No uso do pacote de circuitos lógicos 700, a lógica 702, em resposta a um primeiro comando enviado ao pacote de circuitos lógicos 700, por meio de um barramento de dados serial conectado à interface de barramento de dados serial 704, o pacote de circuitos lógicos 700 neste exemplo é configurado para gerar uma condição de baixa tensão no barramento de dados serial e monitorar a duração do período de tempo usando o temporizador 706. Em alguns exemplos, o temporizador 706 pode estar em comunicação com a lógica 702, por exemplo, através de um link com ou sem fio. Em alguns exemplos, o temporizador 706 pode ser fornecido em um substrato comum com a lógica 702.
[0079] Em alguns exemplos, a lógica 702 pode ser configurada para monitorar a duração do período de tempo sem referência a um sinal de relógio do barramento de dados serial. A interface de barramento de dados serial 704 pode compreender uma interface de barramento de dados I2C.
[0080] O primeiro comando pode especificar um período de tempo e a lógica 702 pode ser configurada para gerar uma condição de baixa tensão no barramento de dados serial substancialmente pela duração do primeiro período de tempo. A lógica 702 pode realizar quaisquer aspectos dos métodos descritos em relação às Figuras 4 a 6 acima.
[0081] Em resposta a um segundo comando, a lógica 702 pode ser configurada para gravar dados recebidos por meio da interface de barramento de dados serial 704 na memória 708. Em resposta a um pedido de leitura, a lógica 702 pode ser configurada para ler dados da memória 708 e transmitir um sinal de dados por meio da interface de barramento de dados serial 704.
[0082] A Figura 8 mostra um exemplo de componente de aparelho de impressão substituível compreendendo um pacote de circuitos lógicos como mostrado na Figura 7. Neste exemplo, o componente substituível do aparelho de impressão é um cartucho de impressão 800 tendo um alojamento 802 que tem uma largura menor que sua altura. Uma saída de líquido de impressão 804 (neste exemplo, uma saída fornecida no lado inferior do cartucho 800), a entrada de ar 806 e o recesso 808 são fornecidos em uma face frontal do cartucho 800. O recesso 808 se estende através da parte superior do cartucho 800 e os contatos de barramento I2C 810 de um pacote de circuitos lógicos 812 (por exemplo, um pacote de circuitos lógicos 700 como descrito acima) são fornecidos em um lado do recesso 808 contra a parede interna da parede lateral do compartimento 802 adjacente à parte superior e frontal do compartimento 802. Neste exemplo, o pacote de circuitos lógicos 812 é fornecido contra o lado interno da parede lateral.
[0083] Exemplos na presente revelação podem ser fornecidos como métodos, sistemas ou instruções legíveis por máquina, como qualquer combinação de software, hardware, firmware ou semelhantes. Essas instruções legíveis por máquina podem ser incluídas em um meio de armazenamento legível por máquina (incluindo, mas não se limitando ao armazenamento em disco, CD-ROM, armazenamento óptico, etc.) tendo códigos de programa legíveis por máquina no mesmo.
[0084] A presente revelação é descrita com referência aos fluxogramas e diagramas de blocos do método, dispositivos e sistemas de acordo com exemplos da presente revelação. Embora os fluxogramas descritos acima mostrem uma ordem de execução específica, a ordem de execução pode ser diferente daquela que é representada. Os blocos descritos em relação a um fluxograma podem ser combinados com os de outro fluxograma. Deve ser entendido que pelo menos alguns blocos nos fluxogramas e diagramas de blocos, bem como combinações dos mesmos, podem ser obtidos por instruções legíveis por máquina.
[0085] As instruções legíveis por máquina podem ser executadas, por exemplo, por um computador de uso geral, um computador de uso especial, um processador embutido ou processadores de outros dispositivos de processamento de dados programáveis para realizar as funções reveladas na descrição e diagramas. Em particular, um processador ou circuito de processamento pode executar as instruções legíveis por máquina. Assim, os módulos funcionais do aparelho e dispositivos (por exemplo, circuitos lógicos e/ou controladores) podem ser implementados por um processador executando instruções legíveis por máquina armazenadas em uma memória, ou um processador operando de acordo com instruções embutidas nos circuitos lógicos. O termo 'processador' deve ser interpretado amplamente para incluir uma CPU, unidade de processamento, ASIC, unidade lógica ou gate array programável, etc. Os métodos e módulos funcionais podem ser executados por um único processador ou divididos entre vários processadores.
[0086] Tais instruções legíveis por máquina também podem ser armazenadas em um armazenamento legível por máquina (por exemplo, um meio legível por máquina tangível) que pode guiar o computador ou outros dispositivos de processamento de dados programáveis para operar em um modo específico.
[0087] Essas instruções legíveis por máquina também podem ser carregadas em um computador ou outros dispositivos de processamento de dados programáveis, de modo que o computador ou outros dispositivos de processamento de dados programáveis executem uma série de operações, de modo a obter processamento implementado por computador, portanto, as instruções executadas no computador ou outros dispositivos programáveis realizam funções especificadas por bloco(s) nos fluxogramas e/ou nos diagramas de bloco.
[0088] Além disso, os ensinamentos neste documento podem ser implementados na forma de um produto de software de computador, o produto de software de computador sendo armazenado em um meio de armazenamento e compreendendo uma pluralidade de instruções para que um dispositivo de computador implemente os métodos citados nos exemplos da presente revelação.
[0089] Embora o método, aparelho e aspectos relacionados tenham sido descritos com referência a certos exemplos, várias modificações, mudanças, omissões e substituições podem ser feitas sem se afastar do espírito da presente revelação. Pretende-se, portanto, que o método, aparelho e aspectos relacionados sejam limitados apenas pelo escopo das reivindicações que se seguem e seus equivalentes. Deve-se notar que os exemplos mencionados acima ilustram em vez de limitar o que é descrito neste documento, e que aqueles versados na técnica serão capazes de projetar muitas implementações alternativas sem se afastar do escopo das reivindicações anexas. Os recursos descritos em relação a um exemplo podem ser combinados com os recursos de outro exemplo.
[0090] A palavra "compreendendo" não exclui a presença de elementos diferentes daqueles listados em uma reivindicação, "um" ou "uma" não exclui uma pluralidade e um único processador ou outra unidade pode cumprir as funções de várias unidades citadas nas reivindicações.
[0091] Os recursos de qualquer reivindicação dependente podem ser combinados com os recursos de qualquer uma das reivindicações independentes ou outras reivindicações dependentes.
AFIRMATIVAS
[0092] Em alguns exemplos, o método pode ser descrito por qualquer uma das afirmativas que se seguem:
[0093] Afirmativa 1. Método que compreende, em resposta a um primeiro comando enviado para um endereço dos circuitos lógicos associados a um componente de aparelho de impressão substituível por meio de um barramento de dados serial: gerar através dos circuitos lógicos, uma condição de baixa tensão no barramento de dados serial; e monitorar a duração da condição de baixa tensão usando um temporizador dos circuitos lógicos.
[0094] Afirmativa 2. Método de acordo com a afirmativa 1, em que o primeiro comando especifica um primeiro período de tempo e a geração da condição de baixa tensão no barramento de dados serial compreende a geração da condição de baixa tensão no barramento de dados serial com base no primeiro período de tempo.
[0095] Afirmativa 3. Método de acordo com a afirmativa 2, compreendendo a geração da condição de baixa tensão no barramento de dados serial substancialmente durante o primeiro período de tempo.
[0096] Afirmativa 4. Método de acordo com qualquer afirmativa anterior, que compreende gerar a condição de baixa tensão em uma linha de dados serial do barramento de dados serial.
[0097] Afirmativa 5. Método de acordo com qualquer afirmativa anterior, em que a duração da condição de baixa tensão compreende, pelo menos, um período de amostragem, em que a amostragem é realizada por circuitos de processamento de um aparelho de impressão durante o período de amostragem.
[0098] Afirmativa 6. Método de acordo com qualquer afirmativa anterior, em que a geração da condição de baixa tensão coincide com um estado em que não há sinal de relógio no barramento de dados serial.
[0099] Afirmativa 7. Método de acordo com qualquer afirmativa anterior, em que o primeiro comando compreende um campo de identificação indicativo de um comando de gravação e uma indicação de uma condição de parada, o método compreendendo ainda, gerar, através dos circuitos lógicos, uma condição de baixa tensão no barramento de dados serial, após o recebimento da indicação da condição de parada.
[00100] Afirmativa 8. Método de acordo com a afirmativa 7, que compreende, ainda, em resposta a uma solicitação de leitura tendo um campo de identificação indicativo de um modo de leitura, realizar, pelos circuitos lógicos, uma operação de leitura.
[00101] Afirmativa 9. Método de acordo com qualquer afirmativa anterior, em que um valor de tensão da condição de baixa tensão é indicativo de uma posição do componente substituível do aparelho de impressão no aparelho de impressão.
[00102] Afirmativa 10. Método de acordo com qualquer afirmativa anterior, compreendendo, ainda, a remoção da condição de baixa tensão, de modo que o barramento de dados serial assuma um estado ou condição de tensão diferente, alta e/ou padrão.
[00103] Afirmativa 11. Pacote de circuitos lógicos para associação a um componente de aparelho de impressão substituível, compreendendo: interface de barramento de dados serial e lógica, em que a interface de barramento de dados serial deve fazer interface com um barramento de dados serial de um aparelho de impressão, em que, em resposta a um primeiro comando enviado ao pacote de circuitos lógicos por meio do barramento de dados serial conectado à interface do barramento de dados serial, a lógica é gerar uma condição de baixa tensão no barramento de dados serial e monitorar a duração de um período de tempo.
[00104] Afirmativa 12. Pacote de circuitos lógicos de acordo com a afirmativa 11 compreendendo, ainda, um temporizador, em que a lógica é monitorar a duração do período de tempo usando o temporizador.
[00105] Afirmativa 13. Pacote de circuitos lógicos de acordo com qualquer uma das afirmativas 11 ou 12, em que a lógica é remover a condição de baixa tensão no barramento de dados serial no final do período de tempo.
[00106] Afirmativa 14. Pacote de circuitos lógicos de acordo com qualquer uma das afirmativas 11 a 13, em que a lógica é configurada para, fora do período de tempo, fazer com que o barramento de dados serial assuma um estado ou condição de tensão diferente, alta e/ou padrão.
[00107] Afirmativa 15. Pacote de circuitos lógicos de acordo com qualquer uma das afirmativas 11 a 14, em que a lógica é emitir uma resposta de reconhecimento ao receber o primeiro comando antes de gerar a condição de baixa tensão.
[00108] Afirmativa 16. Pacote de circuitos lógicos de acordo com qualquer uma das afirmativas 11 a 15, em que a lógica é monitorar a duração do período de tempo sem referência a um sinal de relógio do barramento de dados serial.
[00109] Afirmativa 17. Pacote de circuitos lógicos de acordo com qualquer uma das afirmativas 11 a 16, em que o primeiro comando especifica um período de tempo e a lógica é gerar uma condição de baixa tensão no barramento de dados serial dentro da duração do período de tempo.
[00110] Afirmativa 18. Pacote de circuitos lógicos de acordo com qualquer uma das afirmativas 11 a 17, em que a lógica é configurada para gerar a condição de baixa tensão para o período de tempo especificado no primeiro comando.
[00111] Afirmativa 19. Pacote de circuitos lógicos de acordo com qualquer uma das afirmativas 11 a 18, em que o primeiro comando especifica um período de tempo e a lógica é gerar uma condição de baixa tensão no barramento de dados serial substancialmente durante o período de tempo.
[00112] Afirmativa 20. Pacote de circuitos lógicos de acordo com qualquer uma das afirmativas 11 a 19, compreendendo, ainda, uma memória em que, em resposta a um segundo comando, a lógica é escrever dados recebidos através da interface de barramento de dados serial para a memória.
[00113] Afirmativa 21. Pacote de circuitos lógicos, de acordo com qualquer uma das afirmativas 11 a 20, que compreende ainda uma memória, em que, em resposta a um pedido de leitura, a lógica é ler dados da memória e transmitir um sinal de dados por meio da interface de barramento de dados serial.
[00114] Afirmativa 22. Pacote de circuitos lógicos de acordo com qualquer uma das afirmativas 11 a 21, em que a interface de barramento de dados serial é uma interface de barramento de dados I2C.
[00115] Afirmativa 23. Pacote de circuitos lógicos de acordo com qualquer uma das afirmativas 11 a 22 configurado para: comunicar-se por meio de mais de um endereço I2C na mesma interface de barramento I2C, receber um comando associado ao uso temporário de um endereço I2C secundário diferente, o comando incluindo um segundo período de tempo, monitorar o segundo período de tempo, e responder aos comandos direcionados ao endereço I2C secundário durante o segundo período de tempo.
[00116] Afirmativa 24. Pacote de circuitos lógicos da afirmativa 22, dependente da afirmativa 12, em que o pacote de circuitos lógicos inclui um temporizador e o segundo período de tempo é monitorado usando o temporizador.
[00117] Afirmativa 25. Componente de aparelho de impressão substituível que compreende um pacote de circuitos lógicos de acordo com qualquer uma das afirmativas 11 a 24.
[00118] Afirmativa 26. Cartucho de aparelho de impressão substituível para conectar a um aparelho de impressão, compreendendo: um reservatório contendo um material de impressão colorido, e um pacote de circuitos lógicos: o pacote de circuitos lógicos incluindo lógica e uma interface de barramento de dados serial, em que a interface de barramento serial deve se conectar a um barramento de dados serial de um aparelho de impressão em que a lógica é, em resposta a um primeiro comando para determinar uma localização do cartucho do aparelho de impressão substituível, quando conectado ao aparelho de impressão, o primeiro comando enviado para o pacote de circuitos lógicos através do barramento de dados serial conectado à interface do barramento de dados serial, para gerar uma condição de baixa tensão no barramento de dados serial e monitorar a duração de um período de tempo.
[00119] Afirmativa 27. Cartucho de aparelho de impressão substituível de acordo com a afirmativa 26, compreendendo ainda qualquer uma das características de qualquer uma das afirmativas 11 a 25.
[00120] Afirmativa 29. Aparelho de impressão que compreende um barramento de comunicação tendo uma rede de resistor ladder no mesmo e adaptado para receber, pelo menos, dois pacotes de circuitos lógicos de acordo com qualquer uma das afirmativas 11 a 25, em que os pacotes de circuitos lógicos têm endereços I2C diferentes e em que cada pacote está conectado ao barramento em um ponto diferente na rede de resistores ladder, de modo a gerar uma condição de baixa tensão diferente no barramento em resposta a um comando predeterminado.

Claims (22)

1. Método, caracterizado pelo fato de que compreende, em resposta a um primeiro comando enviado a um endereço de circuitos lógicos associados a um componente de aparelho de impressão substituível (104, 200) por meio de um barramento de dados serial (500), o primeiro comando especificando um primeiro período de tempo, gerar, através dos circuitos lógicos, uma condição de baixa tensão no barramento de dados serial (500) baseado no primeiro período de tempo; monitorar a duração da condição de baixa tensão usando um temporizador (706) dos circuitos lógicos sem referência a um sinal de relógio do barramento de dados serial; e fora do período de tempo, remover a condição de baixa tensão, de modo que o barramento de dados serial (500) assuma um estado ou condição de tensão diferente, alta e/ou padrão.
2. Método, de acordo com a reivindicação 1, caracterizado pelo fato de que compreende gerar a condição de baixa tensão no barramento de dados serial (500) para substancialmente a duração do primeiro período de tempo.
3. Método, de acordo com a reivindicação 1 ou 2, caracterizado pelo fato de que compreende gerar a condição de baixa tensão em uma linha de dados seriais (SDA) do barramento de dados serial (500).
4. Método, de acordo com qualquer uma das reivindicações anteriores, caracterizado pelo fato de que a duração da condição de baixa tensão compreende, pelo menos, um período de amostragem, em que a amostragem é realizada por circuitos de processamento de um aparelho de impressão durante o período de amostragem.
5. Método, de acordo com qualquer uma das reivindicações anteriores, caracterizado pelo fato de que a geração da condição de baixa tensão coincide com um estado em que não há sinal de relógio no barramento de dados serial (500).
6. Método, de acordo com qualquer uma das reivindicações anteriores, caracterizado pelo fato de que o primeiro comando compreende um campo de identificação indicativo de um comando de gravação e uma indicação de uma condição de parada, o método compreendendo ainda, gerar, através dos circuitos lógicos, uma condição de baixa tensão no barramento de dados serial (500), após recebimento da indicação da condição de parada.
7. Método, de acordo com a reivindicação 6, caracterizado pelo fato de que compreende ainda, em resposta a um pedido de leitura tendo um campo de identificação indicativo de um modo de leitura, realizar, uma operação de leitura, através dos circuitos lógicos.
8. Método, de acordo com qualquer uma das reivindicações anteriores, caracterizado pelo fato de que um valor de tensão da condição de baixa tensão é indicativo de uma posição do componente substituível do aparelho de impressão (104, 200) no aparelho de impressão (102, 300).
9. Pacote de circuitos lógicos (204, 700, 812) para associação a um componente de aparelho de impressão substituível (104, 200), caracterizado pelo fato de que compreende: lógica (702), um temporizador (706), e uma interface de barramento de dados serial (704), em que a interface de barramento de dados serial (704) faz interface com um barramento de dados serial de um aparelho de impressão (102, 300), em que a lógica (702) é, em resposta a um primeiro comando enviado para um primeiro endereço do pacote de circuitos lógicos através do barramento de dados serial (500) conectado à interface do barramento de dados serial (704), o primeiro comando especificando um período de tempo, para gerar uma condição de baixa tensão no barramento de dados serial (500) com base no período de tempo e para monitorar uma duração do período de tempo, usando o temporizador (706), sem referência a um sinal de relógio do barramento de dados serial (500); e para, fora do período de tempo, fazer com que o barramento de dados serial (500) assuma um estado ou condição de tensão diferente, alta e/ou padrão.
10. Pacote de circuitos lógicos, de acordo com a reivindicação 9, caracterizado pelo fato de que o temporizador (706) é configurado para contar mais rápido do que a frequência do relógio, e iniciar e parar a contagem independentemente de um tempo do sinal de relógio.
11. Pacote de circuitos lógicos, de acordo com a reivindicação 9 ou 10, caracterizado pelo fato de que o primeiro comando é para determinar uma localização do componente do aparelho de impressão substituível (104, 200).
12. Pacote de circuitos lógicos, de acordo com qualquer uma das reivindicações 9 a 11, caracterizado pelo fato de que a lógica (702) é para emitir uma resposta de reconhecimento ao receber o primeiro comando antes de gerar a condição de baixa tensão.
13. Pacote de circuitos lógicos, de acordo com qualquer uma das reivindicações 9 a 12, caracterizado pelo fato de que a lógica (702) é para gerar uma condição de baixa tensão no barramento de dados serial dentro da duração do período de tempo.
14. Pacote de circuitos lógicos, de acordo com qualquer uma das reivindicações 9 a 13, caracterizado pelo fato de que a lógica (702) é configurada para gerar a condição de baixa tensão pelo período de tempo especificado no primeiro comando.
15. Pacote de circuitos lógicos, de acordo com qualquer uma das reivindicações 9 a 14, caracterizado pelo fato de que o primeiro comando especifica um período de tempo e a lógica (702) é para gerar uma condição de baixa tensão no barramento de dados serial para substancialmente a duração do período de tempo.
16. Pacote de circuitos lógicos, de acordo com qualquer uma das reivindicações 9 a 15, caracterizado pelo fato de que compreende ainda uma memória (708), em que, em resposta a um segundo comando, a lógica é para escrever dados recebidos através da interface de barramento de dados serial (704) para a memória (708).
17. Pacote de circuitos lógicos, de acordo com qualquer uma das reivindicações 9 a 16, caracterizado pelo fato de que compreende ainda uma memória (708), em que, em resposta a uma solicitação de leitura, a lógica (702) é para ler dados da memória (708) e para transmitir um sinal de dados por meio da interface de barramento de dados serial (704).
18. Pacote de circuitos lógicos de acordo com qualquer uma das reivindicações 9 a 17, caracterizado pelo fato de que a interface de barramento de dados serial (704) é uma interface de barramento de dados I2C.
19. Pacote de circuitos lógicos, de acordo com a reivindicação 18, caracterizado pelo fato de que é configurado para: comunicar-se por meio de mais de um endereço I2C na mesma interface de barramento I2C, receber um comando associado ao uso temporário de um endereço I2C secundário diferente, o comando incluindo um segundo período de tempo, monitorar o segundo período de tempo, e responder aos comandos direcionados ao endereço I2C secundário durante o segundo período de tempo.
20. Pacote de circuitos lógicos, de acordo com a reivindicação 19, caracterizado pelo fato de que o segundo período de tempo é monitorado usando o temporizador (706).
21. Componente de aparelho de impressão substituível (104, 200), caracterizado pelo fato de que compreende um pacote de circuitos lógicos (204, 700, 812) conforme definido em qualquer uma das reivindicações 9 a 20.
22. Cartucho de aparelho de impressão substituível (800) a ser conectado a um aparelho de impressão (102, 300), caracterizado pelo fato de que compreende um reservatório (206) contendo um material de impressão colorido, e um pacote de circuitos lógicos (204, 700, 812) conforme definido em qualquer uma das reivindicações 9 a 20: em que a lógica (702) é, em resposta a um primeiro comando para determinar a localização do cartucho de aparelho de impressão substituível (800) quando conectado ao aparelho de impressão (102, 300), o primeiro comando enviado a um primeiro endereço do pacote de circuitos lógicos (204, 700, 812) por meio do barramento de dados serial conectado à interface de barramento de dados serial (704), o primeiro comando especificando um período de tempo, para gerar uma condição de baixa tensão no barramento de dados serial (500) com base no período de tempo e para monitorar uma duração do período de tempo, usando o temporizador (706), sem referência a um sinal de relógio do barramento de dados serial (500); e para, fora do período de tempo, fazer com que o barramento de dados serial (500) assuma uma condição ou estado de tensão diferente, alta e/ou padrão.
BR112021010616-2A 2018-12-03 Método, pacote de circuitos lógicos, componente de aparelho de impressão substituível e cartucho de aparelho de impressão substituível BR112021010616B1 (pt)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2018/063633 WO2020117196A1 (en) 2018-12-03 2018-12-03 Logic circuitry

Publications (2)

Publication Number Publication Date
BR112021010616A2 BR112021010616A2 (pt) 2021-08-24
BR112021010616B1 true BR112021010616B1 (pt) 2023-06-06

Family

ID=

Similar Documents

Publication Publication Date Title
US11513993B2 (en) Logic circuitry
BR112021010672A2 (pt) Circuitos lógicos
BR112021010760A2 (pt) Circuitos lógicos
BR112021010616B1 (pt) Método, pacote de circuitos lógicos, componente de aparelho de impressão substituível e cartucho de aparelho de impressão substituível
BR112021010658A2 (pt) Circuitos lógicos
RU2774795C1 (ru) Логическая схема
RU2779569C1 (ru) Логическая схема