BR112019015658A2 - Método de transmissão, e, dispositivo de recepção. - Google Patents

Método de transmissão, e, dispositivo de recepção. Download PDF

Info

Publication number
BR112019015658A2
BR112019015658A2 BR112019015658-5A BR112019015658A BR112019015658A2 BR 112019015658 A2 BR112019015658 A2 BR 112019015658A2 BR 112019015658 A BR112019015658 A BR 112019015658A BR 112019015658 A2 BR112019015658 A2 BR 112019015658A2
Authority
BR
Brazil
Prior art keywords
matrix
group
ldpc code
bits
parity check
Prior art date
Application number
BR112019015658-5A
Other languages
English (en)
Inventor
Shinohara Yuji
Yamamoto Makiko
Original Assignee
Sony Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corporation filed Critical Sony Corporation
Publication of BR112019015658A2 publication Critical patent/BR112019015658A2/pt

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/033Theoretical methods to calculate these checking codes
    • H03M13/036Heuristic code construction methods, i.e. code construction or code search based on using trial-and-error
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1105Decoding
    • H03M13/1111Soft-decision decoding, e.g. by means of message passing or belief propagation algorithms
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/116Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/118Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure
    • H03M13/1185Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure wherein the parity-check matrix comprises a part with a double-diagonal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/19Single error correction without using particular properties of the cyclic codes, e.g. Hamming codes, extended or generalised Hamming codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/25Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
    • H03M13/255Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM] with Low Density Parity Check [LDPC] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2703Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
    • H03M13/2707Simple row-column interleaver, i.e. pure block interleaving
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2757Interleaver with an interleaving rule not provided for in the subgroups H03M13/2703 - H03M13/2753
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2778Interleaver using block-wise interleaving, e.g. the interleaving matrix is sub-divided into sub-matrices and the permutation is performed in blocks of sub-matrices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2906Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/61Aspects and characteristics of methods and arrangements for error correction or error detection, not provided for otherwise
    • H03M13/615Use of computational or mathematical techniques
    • H03M13/616Matrix operations, especially for generator matrices or check matrices, e.g. column or row permutations
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • H04L27/2032Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner
    • H04L27/2053Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • H03M13/151Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
    • H03M13/152Bose-Chaudhuri-Hocquenghem [BCH] codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • H04L27/2032Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner
    • H04L27/2053Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases
    • H04L27/206Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/36Modulator circuits; Transmitter circuits
    • H04L27/362Modulation using more than one carrier, e.g. with quadrature carriers, separately amplitude modulated

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Computational Mathematics (AREA)
  • Algebra (AREA)
  • Computing Systems (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

a presente invenção refere-se a um método de transmissão e a um dispositivo de recepção que possibilitam garantir a excelente qualidade de comunicação na transferência de dados usando os códigos ldpc. em intercalação grupo a grupo, um código ldpc que tem um comprimento de código n de 69.120 bits é intercalado em uma base de grupo de bits de 360 bits por grupo. em desintercalação grupo a grupo, a ordem do código ldpc intercalado é restaurada para a ordem original. esta invenção pode ser aplicada, por exemplo, na transferência de dados e semelhantes usando os códigos ldpc.

Description

MÉTODO DE TRANSMISSÃO, E, DISPOSITIVO DE RECEPÇÃO
Campo Técnico [001] A presente tecnologia refere-se a um método de transmissão e a um dispositivo de recepção e, mais particuiarmente, por exemplo, a um método de transmissão e a um dispositivo de recepção para garantir a qualidade de comunicação favorável na transmissão de dados usando um código LDPC.
Eundamentos da Invenção [002] Os códigos de verificação de paridade em baixa densidade (LDPC) têm alta capacidade de correção de erro e são, nos últimos anos, amplamente adotados nos sistemas de transmissão para difusão digital ou semelhantes, tais como a difusão de digital vídeo (DVB)-S.2 na Europa e semelhantes, DVB-T.2, DVB-C.2, e o comitê dos sistemas de televisão avançados (ATSC) 3.0 nos Estados Unidos e semelhantes, por exemplo, (veja, por exemplo, o Documento Não Patente 1).
[003] Com as pesquisas recentes, foi descoberto que os códigos
LDPC podem obter desempenho próximo do limite de Shannon à medida que o comprimento de código aumenta, similarmente aos códigos turbo e semelhantes. Além do mais, os códigos LDPC têm uma propriedade em que a mínima distância é proporcional ao comprimento de código e, assim, tem uma boa característica da probabilidade do erro de bloco, como características. Além do mais, um assim denominado fenômeno de piso de erro observado nas características de decodificação de códigos turbo e semelhantes dificilmente ocorre, o que também é uma vantagem.
Lista de Citação
Documento Não Patente [004] Documento Não Patente 1: ATSC Standard: Physical Layer
Protocol (A/322), 7 de setembro de 2016.
Sumário da Invenção
Petição 870190072873, de 30/07/2019, pág. 10/496
2/242
Problemas a ser Resolvidos pela Invenção [005] Na transmissão de dados usando um código LDPC, por exemplo, o código LDPC é um símbolo (simbolizado) de modulação por quadratura (modulação digital), tal como modulação de quadratura por deslocamento de fase (QPSK), e o símbolo é mapeado em um ponto de sinal da modulação por quadratura e é enviado.
[006] A transmissão de dados usando um código LDPC está se espalhando melo mundo e é exigida para garantir a qualidade de comunicação (transmissão) favorável.
[007] A presente tecnologia foi feita em vista de uma situação como esta, e visa a garantir a qualidade de comunicação favorável na transmissão de dados usando um código LDPC.
Soluções para os Problemas [008] Um primeiro método de transmissão da presente tecnologia é um método de transmissão que inclui uma etapa de codificação de realização de codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 2/16, uma etapa de intercalação grupo a grupo de realização da intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits, e uma etapa de mapeamento, de mapeamento do código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
10, 61, 30, 88, 33, 60, 1, 102, 45, 103, 119, 181, 82, 112, 12, 67, 69, 171, 108, 26, 145, 156, 81, 152, 8, 16, 68, 13, 99, 183, 146, 27, 158, 147, 132, 118, 180, 120, 173, 59, 186, 49, 7, 17, 35, 104, 129, 75, 54, 72, 18,
Petição 870190072873, de 30/07/2019, pág. 11/496
3/242
48, 15, 177, 191, 51, 24, 93, 106, 22, 71, 29, 141, 32, 143, 128, 175, 86, 190, 74, 36, 43, 144, 46, 63, 65, 133, 31, 87, 44, 20, 117, 76, 187, 80, 101, 151, 47, 130, 116, 162, 127, 153, 100, 94, 2, 41, 138, 125, 131, 11, 50, 40, 21, 184, 167, 172, 85, 160, 105, 73, 38, 157, 53, 39, 97, 107, 165, 168, 89, 148, 126, 3, 4, 114, 161, 155, 182, 136, 149, 111, 98, 113, 139, 92, 109, 174, 185, 95, 56, 135, 37, 163, 154, 0, 96, 78, 122, 5, 179, 140, 83, 123, 77, 9, 19, 66, 42, 137, 14, 23, 159, 189, 110, 142, 84, 169, 166, 52, 91, 164, 28, 124, 121, 70, 115, 90, 170, 58, 6, 178, 176, 64, 188, 57, 34, 79, 62, 25, 134, 150, 55, a matriz de verificação de paridade inclui uma matriz A de Ml linhas e K colunas representada por um valor Ml predeterminado e um comprimento da informação K = N x r do código LDPC, a matriz A sendo uma matriz superior esquerda da matriz de verificação de paridade, uma matriz B de Ml linhas e Ml colunas, que tem uma estrutura de degrau adjacente à direita da matriz A, uma matriz Z de Ml linhas e N-K-Ml colunas, a matriz Z sendo uma matriz zero adjacente à direita da matriz B, uma matriz C de N-K-Ml linhas e K + Ml colunas, adjacente a abaixo da matriz A e da matriz B, e uma matriz D de N-K-Ml linhas e N-K-Ml colunas, a matriz D sendo uma matriz identidade adjacente à direita da matriz C, o valor Ml predeterminado é 1.800, a matriz A e a matriz C são representadas por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa as posições dos elementos de 1 da matriz A e da matriz C para cada 360 colunas, e é
1617 1754 1768 2501 6874 12486 12872 16244 18612 19698 21649 30954 33221 33723 34495 37587 38542 41510 42268 52159 59780
206 610 991 2665 4994 5681 12371 17343 25547 26291 26678 27791 27828 32437 33153 35429 39943 45246 46732 53342 60451
119 682 963 3339 6794 7021 7295 8856 8942 10842 11318 14050 14474 27281 28637 29963 37861 42536 43865 48803 59969
Petição 870190072873, de 30/07/2019, pág. 12/496
4/242
175 201 355 5418 7990 10567 10642 12987 16685 18463
24307 25274 27515 39631 40166 43058 47429 55512 55519 59426
117 839 1043 1960 6896 19146 24022 26586 29342 29906
33647 33883 34113 34550 38720 40247 45651 51156 53053 56614
135 236 257 7505 9412 12642 19752 20201 26010 28967
37156 44685 45667 50066 51283 54365 55475 56501 58763 59121
109 840 1573 5523 19968 23924 24644 27064 29410 31276
32173 38175 43570 43722 46655 46660 48353 54025 57319 59818
522 1236 1573 6563 11625 13846 17570 19547 22579 22584
30497 33124 33152 35407 36364 37726 41426 53800 57130
504 1330 1481 13809 15761 20050 26339 27418 29630 32073
34354 36966 43315 47773 47998 48824 50535 53437 55345
348 1244 1492 9626 9655 15638 22727 22971 28357 28841
37543 41100 42372 48983 50354 51434 54574 55031 58193
742 1223 1459 20477 21731 23163 23587 30829 31144 32186
32593 34130 40829 42217 42294 42753 44058 49940 51993
841 860 1534 5878 7083 7113 9658 10508 12871 12964
21055 22680 23927 32701 35168 40986 42139 50708 55350
657 1018 1690 6454 7645 7698 8657 9615 16462 18030
19857 33265 33552 42208 44424 48965 52762 55439 58299
511 1376 2586 6797 9409 9599 10784 13076 18509 27363
30262 34043 37043 38143 40246 53811 58872 59250
315 883 1487 2067 7537 8749 10785 11820 15702 20232
23540 30247 41182 44884 50601 52140 55970 57879 58514
256 1442 1534 2342 9734 10789 15334 15356 20334 20433
23521 29391 30553 35406 35643 35701 37968 39541 58097
260 1238 1557 14167 15271 18046 20588 23444 25820 26660
31625 33258 38554 40401 46471 53589 54904 56455 60016
591 885 1463 3411 14043 17083 17372 23029 23365 24691
Petição 870190072873, de 30/07/2019, pág. 13/496
5/242
25527 26389 28621 29999 40343 40359 40394 45685 46209 54887
1119 1411 1664 7879 17732 27000 28506 32237 32445 34100
34926 36470 42848 43126 44117 48780 49519 49592 51901 56580
147 1333 1560 6045 11526 14867 15647 19496 26626 27600
28044 30446 35920 37523 42907 42974 46452 52480 57061 60152
304 591 680 5557 6948 13550 19689 19697 22417 23237
25813 31836 32736 36321 36493 36671 46756 53311 59230 59248
586 777 1018 2393 2817 4057 8068 10632 12430 13193
16433 17344 24526 24902 27693 39301 39776 42300 45215 52149
684 1425 1732 2436 4279 7375 8493 10023 14908 20703
25656 25757 27251 27316 33211 35741 38872 42908 55079 58753
962 981 1773 2814 3799 6243 8163 12655 21226 31370
32506 35372 36697 47037 49095 55400 57506 58743 59678 60422
6229 6484 8795 8981 13576 28622 35526 36922 37284 42155
43443 44080 44446 46649 50824 52987 59033
2742 5176 10231 10336 16729 17273 18474 25875 28227
34891 39826 42595 48600 52542 53023 53372 57331
3512 4163 4725 8375 8585 19795 22844 28615 28649 29481
41484 41657 53255 54222 54229 57258 57647
3358 5239 9423 10858 15636 17937 20678 22427 31220
37069 38770 42079 47256 52442 55152 56964 59169
2243 10090 12309 15437 19426 23065 24872 36192 36336
36949 41387 49915 50155 54338 54422 56561 57984.
[009] Um primeiro dispositivo de recepção da presente tecnologia é um dispositivo de recepção que inclui uma unidade de desintercalação grupo a grupo configurada para retornar a sequência do código LDPC depois da intercalação grupo a grupo para a sequência original, a sequência sendo obtida a partir dos dados transmitidos a partir de um dispositivo de transmissão que inclui uma unidade de codificação configurada para realizar a codificação
Petição 870190072873, de 30/07/2019, pág. 14/496
6/242
LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 2/16, uma unidade de intercalação grupo a grupo configurada para realizar a intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits, e uma unidade de mapeamento configurada para mapear o código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
10, 61, 30, 88, 33, 60, 1, 102, 45, 103, 119, 181, 82, 112, 12, 67, 69, 171, 108, 26, 145, 156, 81, 152, 8, 16, 68, 13, 99, 183, 146, 27, 158, 147, 132, 118, 180, 120, 173, 59, 186, 49, 7, 17, 35, 104, 129, 75, 54, 72, 18, 48, 15, 177, 191, 51, 24, 93, 106, 22, 71, 29, 141, 32, 143, 128, 175, 86, 190, 74, 36, 43, 144, 46, 63, 65, 133, 31, 87, 44, 20, 117, 76, 187, 80, 101, 151, 47, 130, 116, 162, 127, 153, 100, 94, 2, 41, 138, 125, 131, 11, 50, 40, 21, 184, 167, 172, 85, 160, 105, 73, 38, 157, 53, 39, 97, 107, 165, 168, 89, 148, 126, 3, 4, 114, 161, 155, 182, 136, 149, 111, 98, 113, 139, 92, 109, 174, 185, 95, 56, 135, 37, 163, 154, 0, 96, 78, 122, 5, 179, 140, 83, 123, 77, 9, 19, 66, 42, 137, 14, 23, 159, 189, 110, 142, 84, 169, 166, 52, 91, 164, 28, 124, 121, 70, 115, 90, 170, 58, 6, 178, 176, 64, 188, 57, 34, 79, 62, 25, 134, 150, 55, a matriz de verificação de paridade inclui uma matriz A de Ml linhas e K colunas representada por um valor Ml predeterminado e um comprimento da informação K = N x r do código LDPC, a matriz A sendo uma matriz superior esquerda da matriz de verificação de paridade, uma matriz B de Ml linhas e Ml colunas, que tem uma estrutura de degrau adjacente à direita da matriz A, uma matriz Z de Ml linhas e N-K-Ml colunas, a matriz Z sendo uma matriz zero adjacente à direita da matriz B,
Petição 870190072873, de 30/07/2019, pág. 15/496
7/242 uma matriz C de N-K-Ml linhas e K + Ml colunas, adjacente a abaixo da matriz A e da matriz B, e uma matriz D de N-K-Ml linhas e N-K-Ml colunas, a matriz D sendo uma matriz identidade adjacente à direita da matriz C, o valor Ml predeterminado é 1.800, a matriz A e a matriz C são representadas por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa as posições dos elementos de 1 da matriz A e da matriz C para cada 360 colunas, e é
1617 1754 1768 2501 6874 12486 12872 16244 18612 19698 21649 30954 33221 33723 34495 37587 38542 41510 42268 52159 59780
206 610 991 2665 4994 5681 12371 17343 25547 26291
26678 27791 27828 32437 33153 35429 39943 45246 46732 53342 60451
119 682 963 3339 6794 7021 7295 8856 8942 10842 11318
14050 14474 27281 28637 29963 37861 42536 43865 48803 59969
175 201 355 5418 7990 10567 10642 12987 16685 18463
21861 24307 25274 27515 39631 40166 43058 47429 55512 55519 59426
117 839 1043 1960 6896 19146 24022 26586 29342 29906
33129 33647 33883 34113 34550 38720 40247 45651 51156 53053 56614
135 236 257 7505 9412 12642 19752 20201 26010 28967
31146 37156 44685 45667 50066 51283 54365 55475 56501 58763 59121
109 840 1573 5523 19968 23924 24644 27064 29410 31276
31526 32173 38175 43570 43722 46655 46660 48353 54025 57319 59818
522 1236 1573 6563 11625 13846 17570 19547 22579 22584
29338 30497 33124 33152 35407 36364 37726 41426 53800 57130
504 1330 1481 13809 15761 20050 26339 27418 29630 32073
33762 34354 36966 43315 47773 47998 48824 50535 53437 55345
348 1244 1492 9626 9655 15638 22727 22971 28357 28841
31523 37543 41100 42372 48983 50354 51434 54574 55031 58193
742 1223 1459 20477 21731 23163 23587 30829 31144 32186
Petição 870190072873, de 30/07/2019, pág. 16/496
8/242
32593 34130 40829 42217 42294 42753 44058 49940 51993
841 860 1534 5878 7083 7113 9658 10508 12871 12964
21055 22680 23927 32701 35168 40986 42139 50708 55350
657 1018 1690 6454 7645 7698 8657 9615 16462 18030
19857 33265 33552 42208 44424 48965 52762 55439 58299
511 1376 2586 6797 9409 9599 10784 13076 18509 27363
30262 34043 37043 38143 40246 53811 58872 59250
315 883 1487 2067 7537 8749 10785 11820 15702 20232
23540 30247 41182 44884 50601 52140 55970 57879 58514
256 1442 1534 2342 9734 10789 15334 15356 20334 20433
23521 29391 30553 35406 35643 35701 37968 39541 58097
260 1238 1557 14167 15271 18046 20588 23444 25820 26660
31625 33258 38554 40401 46471 53589 54904 56455 60016
591 885 1463 3411 14043 17083 17372 23029 23365 24691
26389 28621 29999 40343 40359 40394 45685 46209 54887
1119 1411 1664 7879 17732 27000 28506 32237 32445 34100
36470 42848 43126 44117 48780 49519 49592 51901 56580
147 1333 1560 6045 11526 14867 15647 19496 26626 27600
30446 35920 37523 42907 42974 46452 52480 57061 60152
304 591 680 5557 6948 13550 19689 19697 22417 23237
31836 32736 36321 36493 36671 46756 53311 59230 59248
586 777 1018 2393 2817 4057 8068 10632 12430 13193
17344 24526 24902 27693 39301 39776 42300 45215 52149
684 1425 1732 2436 4279 7375 8493 10023 14908 20703
25757 27251 27316 33211 35741 38872 42908 55079 58753
962 981 1773 2814 3799 6243 8163 12655 21226 31370
35372 36697 47037 49095 55400 57506 58743 59678 60422
6229 6484 8795 8981 13576 28622 35526 36922 37284 42155
44080 44446 46649 50824 52987 59033
Petição 870190072873, de 30/07/2019, pág. 17/496
9/242
2742 5176 10231 10336 16729 17273 18474 25875 28227
34891 39826 42595 48600 52542 53023 53372 57331
3512 4163 4725 8375 8585 19795 22844 28615 28649 29481
41484 41657 53255 54222 54229 57258 57647
3358 5239 9423 10858 15636 17937 20678 22427 31220
37069 38770 42079 47256 52442 55152 56964 59169
2243 10090 12309 15437 19426 23065 24872 36192 36336
36949 41387 49915 50155 54338 54422 56561 57984.
[0010] Um segundo método de transmissão da presente tecnologia é um método de transmissão que inclui uma etapa de codificação de realização de codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 4/16, uma etapa de intercalação grupo a grupo de realização da intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits, e uma etapa de mapeamento, de mapeamento do código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
8, 165, 180, 182, 189, 61, 7, 140, 105, 78, 86, 75, 15, 28, 82, 1, 136, 130, 35, 24, 70, 152, 121, 11, 36, 66, 83, 57, 164, 111, 137, 128, 175, 156, 151, 48, 44, 147, 18, 64, 184, 42, 159, 3, 6, 162, 170, 98, 101, 29, 102, 21, 188, 79, 138, 45, 124, 118, 155, 125, 34, 27, 5, 97, 109, 145, 54, 56, 126, 187, 16, 149, 160, 178, 23, 141, 30, 117, 25, 69, 116, 131, 94, 65, 191, 99, 181, 185, 115, 67, 93, 106, 38, 71, 76, 113, 132, 172, 103, 95, 92, 107, 4, 163, 139, 72, 157, 0, 12, 52, 68, 88, 161, 183, 39, 14, 32, 49, 19, 77, 174, 47, 154, 17, 134, 133, 51, 120, 74, 177, 41, 108, 142, 143, 13, 26, 59, 100, 123, 55,
Petição 870190072873, de 30/07/2019, pág. 18/496 / 242
158, 62, 104, 148, 135, 9, 179, 53, 176, 33, 169, 129, 186, 43, 167, 87, 119, 84, 90, 150, 20, 10, 122, 114, 80, 50, 146, 144, 96, 171, 40, 73, 81, 168, 112, 190, 37, 173, 46, 110, 60, 85, 153, 2, 63, 91, 127, 89, 31, 58, 22, 166, a matriz de verificação de paridade inclui uma matriz A de Ml linhas e K colunas representada por um valor Ml predeterminado e um comprimento da informação K = N x r do código LDPC, a matriz A sendo uma matriz superior esquerda da matriz de verificação de paridade, uma matriz B de Ml linhas e Ml colunas, que tem uma estrutura de degrau adjacente à direita da matriz A, uma matriz Z de Ml linhas e N-K-Ml colunas, a matriz Z sendo uma matriz zero adjacente à direita da matriz B, uma matriz C de N-K-Ml linhas e K + Ml colunas, adjacente a abaixo da matriz A e da matriz B, e uma matriz D de N-K-Ml linhas e N-K-Ml colunas, a matriz D sendo uma matriz identidade adjacente à direita da matriz C, o valor Ml predeterminado é 1.800, a matriz A e a matriz C são representadas por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa as posições dos elementos de 1 da matriz A e da matriz C para cada 360 colunas, e é
561 825 1718 4745 7515 13041 13466 18039 19065 21821 32596 32708 35323 36399 36450 41124 43036 43218 43363 44875 49948
102 1779 2427 5381 8768 15336 26473 35717 38748 39066 45002 50720
694 1150 1533 2177 5801 6610 7601 16657 18949 33472 47746 49581 50668
1122 1472 2085 2593 4986 8200 9175 15502 44084 46057 48546 50487
521 619 708 6915 8978 14211 17426 23058 23463 27440 29822 33443 42871
449 912 1471 8058 9344 11928 20533 20600 20737 26557
Petição 870190072873, de 30/07/2019, pág. 19/496
11/242
27616 33791
355 700 1528 6478 9588 10790 20992 33122 34283 41295
46249 47763
997 1543 1679 5874 7973 7975 11113 28275 28812 29864
36864 50676
326 1392 4186 10855 11005 12913 19263 22984 31733
37567 48173
986 1144 1508 19864 28918 29117 33609 36452 47975 48432
49274 51533
437 1190 1413 3814 6695 17541 22060 25845 28431 37453
44170 49231
327 1171 1204 6952 11880 16469 25058 28956 31523 36770
43422 46481
123 605 619 8118 8455 19550 20529 21762 21950 28485
34755 34765
113 896 971 6400 27059 33383 34537 35827 38796 40582
43098 48525
162 854 1015 2938 10659 12085 13040 32772 33023 35878
51060 51333
100 452 1703 1932 4208 5127 12086 14549 16084 17890
41364 48498
1569 1633 1666 12957 18611 22499 38418 38719 42135
48274 50947 51387
119 691 1190 2457 3865 7468 12512 30782 31811 33508
41789 47426
867 1117 1666 4376 13263 13466 33524 37440 38136 39800
41620 42510
378 900 1754 16303 25369 27103 28360 30958 35316 44165
47016 50004
Petição 870190072873, de 30/07/2019, pág. 20/496
12/242
1321 1549 1570 16276 17284 19431 23482 23920 27386
46253 48617 50118
383 1418 15792 22551 28843 36532 36718 38805 39226
47712 51769
150 787 1441 17828 19396 21576 21805 24048 31868 32891
43020 45492
1095 1214 1744 2445 5773 10209 11526 29604 30121 36526
47376 49366
412 448 1281 11164 14501 15538 15773 23305 31960 32721
45731 50269
183 626 837 4491 12237 13705 15177 15973 21266 25374
44147 50529
618 1550 1594 5474 9260 16552 18122 26061 30420 30922
34390 43236
135 496 757 9327 15659 20738 24327 26688 29063 38993
49532 50001
126 1714 5561 8921 11300 12688 14454 16857 19585
24107 27252
528 687 1730 9735 11737 16396 19200 33712 34271 38241
44471 45581
646 1447 8603 19706 22153 22398 23840 24638 27254
30368 41419
673 845 1285 9100 11064 14804 15425 17357 27248 31223
35444 48018
124 1531 1677 3672 3673 3786 8886 9557 10003 11053
22458 25413
102 1154 1758 5721 6034 14567 17772 28670 33380 34284
47480 48123
351 760 2078 9797 22956 26120 34119 39658 41039
Petição 870190072873, de 30/07/2019, pág. 21/496
13/242
47861 49022
254 445 841 6835 18340 19021 20053 22874 32639 36679
45696 49530
802 903 6218 16206 22068 23049 28201 30377 33947
44739 49303
153 1542 1629 7992 29900 34931 36927 38651 39981 41085
50185 51484
525 1291 1765 9425 20271 31229 37444 38996 39145 41711
45203 51255
244 1648 12321 14991 17426 18456 20126 29915 32581
39516 49013
452 705 9414 11862 13764 18179 35458 37892 40471
46494 48746
509 1201 1328 8921 9867 10947 19476 22693 32636 34301
39238 51797
246 249 1390 12438 13266 24060 33628 37130 42923 43298
43721 45413
117 257 748 9419 9461 11350 12790 16724 33147 34168
37884 42699
619 646 740 7468 7604 8152 16296 19120 27614 27748
40289 49366
914 1360 1716 10817 17672 18919 26146 29631 40903 46716
51576 51657
702 1552 10431 10925 12856 24516 26440 30834 31179
35019 44108
588 880 1524 6641 9453 9653 13679 14488 20714 25865
42637 48312
6380 12240 12558 12816 21460 24206 26129 28555 41616
Petição 870190072873, de 30/07/2019, pág. 22/496 / 242
8889 16221 21629 23476 33954 40572 43494 44666 44885 49813
16938 17727 17913 18898 21754 32515 35686 36920 39898 43560
9170 11747 14681 22874 24537 24685 26989 28947 33592 34621
2427 10241 29649 30522 37700 37789 41656 44020 49801 51268.
[0011] Um segundo dispositivo de recepção da presente tecnologia é um dispositivo de recepção que inclui uma unidade de desintercalação grupo a grupo configurada para retornar a sequência do código LDPC depois da intercalação grupo a grupo para a sequência original, a sequência sendo obtida a partir dos dados transmitidos a partir de um dispositivo de transmissão que inclui uma unidade de codificação configurada para realizar a codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 4/16, uma unidade de intercalação grupo a grupo configurada para realizar a intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits, e uma unidade de mapeamento configurada para mapear o código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
8, 165, 180, 182, 189, 61, 7, 140, 105, 78, 86, 75, 15, 28, 82, 1, 136, 130, 35, 24, 70, 152, 121, 11, 36, 66, 83, 57, 164, 111, 137, 128, 175, 156, 151, 48, 44, 147, 18, 64, 184, 42, 159, 3, 6, 162, 170, 98, 101, 29, 102, 21, 188, 79, 138, 45, 124, 118, 155, 125, 34, 27, 5, 97, 109, 145, 54, 56, 126,
Petição 870190072873, de 30/07/2019, pág. 23/496 / 242
187, 16, 149, 160, 178, 23, 141, 30, 117, 25, 69, 116, 131, 94, 65, 191, 99, 181, 185, 115, 67, 93, 106, 38, 71, 76, 113, 132, 172, 103, 95, 92, 107, 4, 163, 139, 72, 157, 0, 12, 52, 68, 88, 161, 183, 39, 14, 32, 49, 19, 77, 174, 47, 154, 17, 134, 133, 51, 120, 74, 177, 41, 108, 142, 143, 13, 26, 59, 100, 123, 55, 158, 62, 104, 148, 135, 9, 179, 53, 176, 33, 169, 129, 186, 43, 167, 87, 119, 84, 90, 150, 20, 10, 122, 114, 80, 50, 146, 144, 96, 171, 40, 73, 81, 168, 112, 190, 37, 173, 46, 110, 60, 85, 153, 2, 63, 91, 127, 89, 31, 58, 22, 166, a matriz de verificação de paridade inclui uma matriz A de Ml linhas e K colunas representada por um valor Ml predeterminado e um comprimento da informação K = N x r do código LDPC, a matriz A sendo uma matriz superior esquerda da matriz de verificação de paridade, uma matriz B de Ml linhas e Ml colunas, que tem uma estrutura de degrau adjacente à direita da matriz A, uma matriz Z de Ml linhas e N-K-Ml colunas, a matriz Z sendo uma matriz zero adjacente à direita da matriz B, uma matriz C de N-K-Ml linhas e K + Ml colunas, adjacente a abaixo da matriz A e da matriz B, e uma matriz D de N-K-Ml linhas e N-K-Ml colunas, a matriz D sendo uma matriz identidade adjacente à direita da matriz C, o valor Ml predeterminado é 1.800, a matriz A e a matriz C são representadas por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa as posições dos elementos de 1 da matriz A e da matriz C para cada 360 colunas, e é
561 825 1718 4745 7515 13041 13466 18039 19065 21821 32596 32708 35323 36399 36450 41124 43036 43218 43363 44875 49948
102 1779 2427 5381 8768 15336 26473 35717 38748 39066 45002 50720
694 1150 1533 2177 5801 6610 7601 16657 18949 33472 47746 49581 50668
1122 1472 2085 2593 4986 8200 9175 15502 44084 46057
Petição 870190072873, de 30/07/2019, pág. 24/496 / 242
48546 50487
521 619 708 6915 8978 14211 17426 23058 23463 27440
29822 33443 42871
449 912 1471 8058 9344 11928 20533 20600 20737 26557
26970 27616 33791
355 700 1528 6478 9588 10790 20992 33122 34283 41295
43439 46249 47763
997 1543 1679 5874 7973 7975 11113 28275 28812 29864
35070 36864 50676
326 1392 4186 10855 11005 12913 19263 22984 31733
33787 37567 48173
986 1144 1508 19864 28918 29117 33609 36452 47975 48432
48842 49274 51533
437 1190 1413 3814 6695 17541 22060 25845 28431 37453
38912 44170 49231
327 1171 1204 6952 11880 16469 25058 28956 31523 36770
40189 43422 46481
123 605 619 8118 8455 19550 20529 21762 21950 28485
30946 34755 34765
113 896 971 6400 27059 33383 34537 35827 38796 40582
42594 43098 48525
162 854 1015 2938 10659 12085 13040 32772 33023 35878
49674 51060 51333
100 452 1703 1932 4208 5127 12086 14549 16084 17890
20870 41364 48498
1569 1633 1666 12957 18611 22499 38418 38719 42135
46815 48274 50947 51387
119 691 1190 2457 3865 7468 12512 30782 31811 33508
36586 41789 47426
Petição 870190072873, de 30/07/2019, pág. 25/496 / 242
867 1117 1666 4376 13263 13466 33524 37440 38136 39800
41620 42510
378 900 1754 16303 25369 27103 28360 30958 35316 44165
47016 50004
1321 1549 1570 16276 17284 19431 23482 23920 27386
46253 48617 50118
383 1418 15792 22551 28843 36532 36718 38805 39226
47712 51769
150 787 1441 17828 19396 21576 21805 24048 31868 32891
43020 45492
1095 1214 1744 2445 5773 10209 11526 29604 30121 36526
47376 49366
412 448 1281 11164 14501 15538 15773 23305 31960 32721
45731 50269
183 626 837 4491 12237 13705 15177 15973 21266 25374
44147 50529
618 1550 1594 5474 9260 16552 18122 26061 30420 30922
34390 43236
135 496 757 9327 15659 20738 24327 26688 29063 38993
49532 50001
126 1714 5561 8921 11300 12688 14454 16857 19585
24107 27252
528 687 1730 9735 11737 16396 19200 33712 34271 38241
44471 45581
646 1447 8603 19706 22153 22398 23840 24638 27254
30368 41419
673 845 1285 9100 11064 14804 15425 17357 27248 31223
35444 48018
124 1531 1677 3672 3673 3786 8886 9557 10003 11053
Petição 870190072873, de 30/07/2019, pág. 26/496
18/242
22458 25413
102 1154 1758 5721 6034 14567 17772 28670 33380 34284
47480 48123
351 760 2078 9797 22956 26120 34119 39658 41039
47861 49022
254 445 841 6835 18340 19021 20053 22874 32639 36679
45696 49530
802 903 6218 16206 22068 23049 28201 30377 33947
44739 49303
153 1542 1629 7992 29900 34931 36927 38651 39981 41085
50185 51484
525 1291 1765 9425 20271 31229 37444 38996 39145 41711
45203 51255
244 1648 12321 14991 17426 18456 20126 29915 32581
39516 49013
452 705 9414 11862 13764 18179 35458 37892 40471
46494 48746
509 1201 1328 8921 9867 10947 19476 22693 32636 34301
39238 51797
246 249 1390 12438 13266 24060 33628 37130 42923 43298
43721 45413
117 257 748 9419 9461 11350 12790 16724 33147 34168
37884 42699
619 646 740 7468 7604 8152 16296 19120 27614 27748
40289 49366
914 1360 1716 10817 17672 18919 26146 29631 40903 46716
51576 51657
702 1552 10431 10925 12856 24516 26440 30834 31179
35019 44108
Petição 870190072873, de 30/07/2019, pág. 27/496 / 242
588 880 1524 6641 9453 9653 13679 14488 20714 25865 42217 42637 48312
6380 12240 12558 12816 21460 24206 26129 28555 41616 51767
8889 16221 21629 23476 33954 40572 43494 44666 44885
49813
16938 17727 17913 18898 21754 32515 35686 36920 39898
43560
9170 11747 14681 22874 24537 24685 26989 28947 33592
34621
2427 10241 29649 30522 37700 37789 41656 44020 49801 51268.
[0012] Um terceiro método de transmissão da presente tecnologia é um método de transmissão que inclui uma etapa de codificação de realização de codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 6/16, uma etapa de intercalação grupo a grupo de realização da intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits, e uma etapa de mapeamento, de mapeamento do código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
17, 84, 125, 70, 134, 63, 68, 162, 61, 31, 74, 137, 7, 138, 5, 60, 76, 105, 160, 12, 114, 81, 155, 112, 153, 191, 82, 148, 118, 108, 58, 159, 43, 161, 149, 96, 71, 30, 145, 174, 67, 77, 47, 94, 48, 156, 151, 141, 131, 176, 183, 41, 35, 83, 164, 55, 169, 98, 187, 124, 100, 54, 104, 40, 2, 72, 8, 85, 182,
Petição 870190072873, de 30/07/2019, pág. 28/496 / 242
103, 6, 37, 107, 39, 42, 123, 57, 106, 13, 150, 129, 46, 109, 188, 45, 113, 44, 90, 20, 165, 142, 110, 22, 28, 173, 38, 52, 16, 34, 0, 3, 144, 27, 49, 139, 177, 132, 184, 25, 87, 152, 119, 158, 78, 186, 167, 97, 24, 99, 69, 120, 122, 133, 163, 21, 51, 101, 185, 111, 26, 18, 10, 33, 170, 95, 65, 14, 130, 157, 59, 115, 127, 92, 56, 1, 80, 66, 126, 178, 147, 75, 179, 171, 53, 146, 88, 4, 128, 121, 86, 117, 19, 23, 168, 181, 11, 102, 93, 73, 140, 89, 136, 9, 180, 62, 36, 79, 91, 190, 143, 29, 154, 32, 64, 166, 116, 15, 189, 175, 50, 135, 172, a matriz de verificação de paridade inclui uma matriz A de Ml linhas e K colunas representada por um valor Ml predeterminado e um comprimento da informação K = N x r do código LDPC, a matriz A sendo uma matriz superior esquerda da matriz de verificação de paridade, uma matriz B de Ml linhas e Ml colunas, que tem uma estrutura de degrau adjacente à direita da matriz A, uma matriz Z de Ml linhas e N-K-Ml colunas, a matriz Z sendo uma matriz zero adjacente à direita da matriz B, uma matriz C de N-K-Ml linhas e K + Ml colunas, adjacente a abaixo da matriz A e da matriz B, e uma matriz D de N-K-Ml linhas e N-K-Ml colunas, a matriz D sendo uma matriz identidade adjacente à direita da matriz C, o valor Ml predeterminado é 1.800, a matriz A e a matriz C são representadas por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa as posições dos elementos de 1 da matriz A e da matriz C para cada 360 colunas, e é
608 1394 3635 14404 15203 19848 22161 23175 26651 31945 41227
481 570 11088 11673 11866 17145 17247 17564 21607 25992 31286
1207 1257 1870 8472 8855 10511 15656 17064 22720 28352 30914
1171 1585 6218 7621 10121 11374 13184 22714 27207 27959
Petição 870190072873, de 30/07/2019, pág. 29/496 / 242
38572
244 548 2073 4937 7509 11840 12850 18762 25618 27902
37150
1352 7060 7886 8151 10574 14172 15258 24838 30827
35337
1009 1651 13300 13958 26240 29983 32340 40743 41553
42475 42873
638 1405 5544 6797 10001 14934 24766 35758 40719 41787
42342
1467 1481 3202 11324 14048 15217 17608 22544 26736
32073 33405
1274 1343 3576 4166 8712 10756 21175 26866 37021 40341
42064
1232 1590 4409 8705 13307 28481 30893 36031 36780 37697
39149
189 1678 9943 10774 11765 25520 26133 27351 27353 40664
41534
125 1421 5009 9365 12792 15933 16231 25975 27076 27997
32429
1361 1764 5376 11071 14456 16324 20318 26168 28445
30392 34235
1017 1303 3312 6738 7813 18149 25506 29032 36789 38742
43116
463 967 10876 13874 14303 16789 21656 26555 38738 39195
40668
630 1104 3029 3165 5157 12880 14175 16498 35121 38917
40944
716 1054 10011 11739 16913 19396 20892 23370 24392
27614 38467
Petição 870190072873, de 30/07/2019, pág. 30/496 / 242
1081 1238 2872 10259 13618 16943 17363 23570 29721
32411 38969
775 1002 2978 9202 16618 22697 30716 31750 36517 37294
40454
497 10687 13308 15302 17525 17539 21865 22279 24516
26992
781 878 6426 8551 12328 21375 27626 28192 29731 35423
35606
729 1734 3479 6850 14347 14776 21998 33617 34690 38597
38704
122 1378 1660 7448 7659 11900 13039 13796 19908
504 716 1551 5655 6245 8365 9825 16627 29100
900 1057 2620 16729 17278 17444 26106 26587
1697 1736 8718 11664 20885 27043 42569 42913
293 634 1188 4005 5266 6205 26756 30207 37757
254 755 1187 4631 13433 25055 28354 28583 30446
316 1381 1522 3131 4340 27284 28246 28282 43174
293 645 2148 7925 13104 25010 36836 39033
982 1486 1660 4287 5335 18350 26913 30774 31280
418 1028 1039 3334 4577 6553 7011 17259 31922
1324 1361 1690 5991 7740 16880 18479 25713 31823
735 1322 1727 8629 14655 15815 16762 23263 36859
928 1561 11161 12894 14226 21331 41128 41883
327 940 1004 13616 15894 31400 34106 34443 37957
576 953 1226 2122 4900 5002 10248 25476 30787
249 632 1240 5432 23019 29225 31719 36658 41360
980 1154 1783 4351 10245 23347 27442 28328 38555
581 863 1552 5057 7572 14544 20482 29482 31672
502 1450 4883 5176 6824 10430 32680 39581
Petição 870190072873, de 30/07/2019, pág. 31/496 / 242
761 1558 2269 5391 13213 24184 25523 39429
1085 1163 1244 7694 9125 17387 22223 26343 37933
204 1127 1483 18302 19939 20576 31599 32619 42911
345 387 591 8727 18080 20628 32251 34562 42821
957 1126 1133 4099 12272 15595 20906 23606 34564
409 1310 1335 2761 11952 26853 27941 29262 31647
329 818 1527 3890 5238 8742 15586 28739 43015
231 1158 1677 4314 15937 17526 18391 22963 39232
275 526 2975 4742 16109 17346 29145 37673
497 735 1261 7468 8769 17342 19763 32646 33497
879 1233 1633 11612 22941 23723 31969 35571 39510
886 954 1355 5532 8283 26965 29267 30820 40402
356 1199 1452 8833 14845 21722 23840 26539 27970
553 1570 1732 8249 16820 23181 23234 30754 40399
457 1304 1698 2774 11357 32906 34484 38700 41799
456 579 1155 23844 27261 29172 30980 35000 40984
301 1290 1782 6798 9735 23655 31040 35554 36366
228 483 561 12346 16698 32688 34518 38648 41677
184 997 4915 7077 9878 16772 26263 27270
181 193 1255 7548 17103 34511 36590 38107 42065
697 1024 1541 2164 15638 20061 32499 32667 32732
654 968 1632 3215 4901 6286 12414 13963 29636
150 450 5771 10863 29809 36886 37914 42983
517 1046 1153 5458 18093 25579 31084 37779 42050
345 914 1372 4548 6720 13678 13755 15422 41938
301 518 1107 3603 6076 9265 19580 41645 42621
155 1013 1441 10166 10545 22042 30084 33026 34505
899 1308 1766 22228 24520 24589 30833 32126 37147
177 230 349 6309 9642 25713 30455 34964 40524
Petição 870190072873, de 30/07/2019, pág. 32/496 / 242
802 1364 1703 3573 17317 20364 22849 24265 24925
3952 10609 11011 16296 31430 39995 40207 41606 42424 16548 19896 22579 23043 23126 24141 34331 34959 37990 12197 15244 22990 23110 25507 30011 37681 38902 39432 2292 11871 15562 22304 33059 35126 39158 41206 41866 3497 7847 11510 16212 19408 26780 27967 33953 34451.
[0013] Um terceiro dispositivo de recepção da presente tecnologia é um dispositivo de recepção que inclui uma unidade de desintercalação grupo a grupo configurada para retornar a sequência do código LDPC depois da intercalação grupo a grupo para a sequência original, a sequência sendo obtida a partir dos dados transmitidos a partir de um dispositivo de transmissão que inclui uma unidade de codificação configurada para realizar a codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 6/16, uma unidade de intercalação grupo a grupo configurada para realizar a intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits, e uma unidade de mapeamento configurada para mapear o código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
17, 84, 125, 70, 134, 63, 68, 162, 61, 31, 74, 137, 7, 138, 5, 60, 76, 105, 160, 12, 114, 81, 155, 112, 153, 191, 82, 148, 118, 108, 58, 159, 43, 161, 149, 96, 71, 30, 145, 174, 67, 77, 47, 94, 48, 156, 151, 141, 131, 176, 183, 41, 35, 83, 164, 55, 169, 98, 187, 124, 100, 54, 104, 40, 2, 72, 8, 85, 182, 103, 6, 37, 107, 39, 42, 123, 57, 106, 13, 150, 129, 46, 109, 188, 45, 113, 44, 90, 20, 165, 142, 110, 22, 28, 173, 38, 52, 16, 34, 0, 3, 144, 27, 49, 139, 177,
Petição 870190072873, de 30/07/2019, pág. 33/496 / 242
132, 184, 25, 87, 152, 119, 158, 78, 186, 167, 97, 24, 99, 69, 120, 122, 133, 163, 21, 51, 101, 185, 111, 26, 18, 10, 33, 170, 95, 65, 14, 130, 157, 59, 115, 127, 92, 56, 1, 80, 66, 126, 178, 147, 75, 179, 171, 53, 146, 88, 4, 128, 121, 86, 117, 19, 23, 168, 181, 11, 102, 93, 73, 140, 89, 136, 9, 180, 62, 36, 79, 91, 190, 143, 29, 154, 32, 64, 166, 116, 15, 189, 175, 50, 135, 172, a matriz de verificação de paridade inclui uma matriz A de Ml linhas e K colunas representada por um valor Ml predeterminado e um comprimento da informação K = N x r do código LDPC, a matriz A sendo uma matriz superior esquerda da matriz de verificação de paridade, uma matriz B de Ml linhas e Ml colunas, que tem uma estrutura de degrau adjacente à direita da matriz A, uma matriz Z de Ml linhas e N-K-Ml colunas, a matriz Z sendo uma matriz zero adjacente à direita da matriz B, uma matriz C de N-K-Ml linhas e K + Ml colunas, adjacente a abaixo da matriz A e da matriz B, e uma matriz D de N-K-Ml linhas e N-K-Ml colunas, a matriz D sendo uma matriz identidade adjacente à direita da matriz C, o valor Ml predeterminado é 1.800, a matriz A e a matriz C são representadas por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa as posições dos elementos de 1 da matriz A e da matriz C para cada 360 colunas, e é
608 1394 3635 14404 15203 19848 22161 23175 26651 31945 41227
481 570 11088 11673 11866 17145 17247 17564 21607 25992 31286
1207 1257 1870 8472 8855 10511 15656 17064 22720 28352 30914
1171 1585 6218 7621 10121 11374 13184 22714 27207 27959 38572
244 548 2073 4937 7509 11840 12850 18762 25618 27902
Petição 870190072873, de 30/07/2019, pág. 34/496 / 242
37150
1352 7060 7886 8151 10574 14172 15258 24838 30827
35337
1009 1651 13300 13958 26240 29983 32340 40743 41553
42475 42873
638 1405 5544 6797 10001 14934 24766 35758 40719 41787
42342
1467 1481 3202 11324 14048 15217 17608 22544 26736
32073 33405
1274 1343 3576 4166 8712 10756 21175 26866 37021 40341
42064
1232 1590 4409 8705 13307 28481 30893 36031 36780 37697
39149
189 1678 9943 10774 11765 25520 26133 27351 27353 40664
41534
125 1421 5009 9365 12792 15933 16231 25975 27076 27997
32429
1361 1764 5376 11071 14456 16324 20318 26168 28445
30392 34235
1017 1303 3312 6738 7813 18149 25506 29032 36789 38742
43116
463 967 10876 13874 14303 16789 21656 26555 38738 39195
40668
630 1104 3029 3165 5157 12880 14175 16498 35121 38917
40944
716 1054 10011 11739 16913 19396 20892 23370 24392
27614 38467
1081 1238 2872 10259 13618 16943 17363 23570 29721
32411 38969
Petição 870190072873, de 30/07/2019, pág. 35/496 / 242
775 1002 2978 9202 16618 22697 30716 31750 36517 37294
40454
497 10687 13308 15302 17525 17539 21865 22279 24516
26992
781 878 6426 8551 12328 21375 27626 28192 29731 35423
35606
729 1734 3479 6850 14347 14776 21998 33617 34690 38597
38704
122 1378 1660 7448 7659 11900 13039 13796 19908
504 716 1551 5655 6245 8365 9825 16627 29100
900 1057 2620 16729 17278 17444 26106 26587
1697 1736 8718 11664 20885 27043 42569 42913
293 634 1188 4005 5266 6205 26756 30207 37757
254 755 1187 4631 13433 25055 28354 28583 30446
316 1381 1522 3131 4340 27284 28246 28282 43174
293 645 2148 7925 13104 25010 36836 39033
982 1486 1660 4287 5335 18350 26913 30774 31280
418 1028 1039 3334 4577 6553 7011 17259 31922
1324 1361 1690 5991 7740 16880 18479 25713 31823
735 1322 1727 8629 14655 15815 16762 23263 36859
928 1561 11161 12894 14226 21331 41128 41883
327 940 1004 13616 15894 31400 34106 34443 37957
576 953 1226 2122 4900 5002 10248 25476 30787
249 632 1240 5432 23019 29225 31719 36658 41360
980 1154 1783 4351 10245 23347 27442 28328 38555
581 863 1552 5057 7572 14544 20482 29482 31672
502 1450 4883 5176 6824 10430 32680 39581
761 1558 2269 5391 13213 24184 25523 39429
1085 1163 1244 7694 9125 17387 22223 26343 37933
Petição 870190072873, de 30/07/2019, pág. 36/496 / 242
204 1127 1483 18302 19939 20576 31599 32619 42911
345 387 591 8727 18080 20628 32251 34562 42821
957 1126 1133 4099 12272 15595 20906 23606 34564
409 1310 1335 2761 11952 26853 27941 29262 31647
329 818 1527 3890 5238 8742 15586 28739 43015
231 1158 1677 4314 15937 17526 18391 22963 39232
275 526 2975 4742 16109 17346 29145 37673
497 735 1261 7468 8769 17342 19763 32646 33497
879 1233 1633 11612 22941 23723 31969 35571 39510
886 954 1355 5532 8283 26965 29267 30820 40402
356 1199 1452 8833 14845 21722 23840 26539 27970
553 1570 1732 8249 16820 23181 23234 30754 40399
457 1304 1698 2774 11357 32906 34484 38700 41799
456 579 1155 23844 27261 29172 30980 35000 40984
301 1290 1782 6798 9735 23655 31040 35554 36366
228 483 561 12346 16698 32688 34518 38648 41677
184 997 4915 7077 9878 16772 26263 27270
181 193 1255 7548 17103 34511 36590 38107 42065
697 1024 1541 2164 15638 20061 32499 32667 32732
654 968 1632 3215 4901 6286 12414 13963 29636
150 450 5771 10863 29809 36886 37914 42983
517 1046 1153 5458 18093 25579 31084 37779 42050
345 914 1372 4548 6720 13678 13755 15422 41938
301 518 1107 3603 6076 9265 19580 41645 42621
155 1013 1441 10166 10545 22042 30084 33026 34505
899 1308 1766 22228 24520 24589 30833 32126 37147
177 230 349 6309 9642 25713 30455 34964 40524
802 1364 1703 3573 17317 20364 22849 24265 24925
3952 10609 11011 16296 31430 39995 40207 41606 42424
Petição 870190072873, de 30/07/2019, pág. 37/496 / 242
16548 19896 22579 23043 23126 24141 34331 34959 37990 12197 15244 22990 23110 25507 30011 37681 38902 39432 2292 11871 15562 22304 33059 35126 39158 41206 41866 3497 7847 11510 16212 19408 26780 27967 33953 34451.
[0014] Um quarto método de transmissão da presente tecnologia é um método de transmissão que inclui uma etapa de codificação de realização de codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 8/16, uma etapa de intercalação grupo a grupo de realização da intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits, e uma etapa de mapeamento, de mapeamento do código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
157, 20, 116, 115, 49, 178, 148, 152, 174, 130, 171, 81, 60, 146, 182, 72, 46, 22, 93, 101, 9, 55, 40, 163, 118, 30, 52, 181, 151, 31, 87, 117, 120, 82, 95, 190, 23, 36, 67, 62, 14, 167, 80, 27, 24, 43, 94, 0, 63, 5, 74, 78, 158, 88, 84, 109, 147, 112, 124, 110, 21, 47, 45, 68, 184, 70, 1, 66, 149, 105, 140, 170, 56, 98, 135, 61, 79, 123, 166, 185, 41, 108, 122, 92, 16, 26, 37, 177, 173, 113, 136, 89, 162, 85, 54, 39, 73, 58, 131, 134, 188, 127, 3, 164, 13, 132, 129, 179, 25, 18, 57, 32, 119, 111, 53, 155, 28, 107, 133, 144, 19, 160, 71, 186, 153, 103, 2, 12, 91, 106, 64, 175, 75, 189, 128, 142, 187, 76, 180, 34, 59, 169, 90, 11, 172, 97, 141, 38, 191, 17, 114, 126, 145, 83, 143, 125, 121, 10, 44, 137, 86, 29, 104, 154, 168, 65, 159, 15, 99, 35, 50, 48, 138, 96, 100, 102, 7, 42, 156, 8, 4, 69, 183, 51, 165, 6, 150, 77, 161, 33, 176, 139, o código LDPC inclui os bits de informação e os bits de
Petição 870190072873, de 30/07/2019, pág. 38/496 / 242 paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade, a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
1850 4176 4190 7294 8168 8405 9258 9710 13440 16304 16600 18184 18834 19899 22513 25068 26659 27137 27232 29186 29667 30549 31428 33634
2477 2543 5094 8081 9573 10269 11276 11439 13016 13327 16717 18042 19362 19721 20089 20425 20503 21396 24677 24722 28703 32486 32759 33630
1930 2158 2315 2683 3818 4883 5252 5505 8760 9580 11867 13117 14566 15639 17273 18820 21069 24945 25667 26785 30678 31271 33003 33244
1279 1491 2038 2347 2432 4336 4905 6588 7507 7666 8775 9172 10405 12249 12270 12373 12936 13046 13364 15130 17597 22855 27548 32895
620 1897 3775 5552 6799 7621 10167 10172 10615 11367 12093 13241 15426 16623 19467 19792 22069 22370 24472 24594 25205 25954 27800 29422
582 1618 4673 5809 6318 6883 8051 12335 12409 13176 14078 15206 17580 18624 18876 19079 20786 21177 25894 26395 27377 27757 30167 31971
1157 2189 4160 4480 5055 8961 9171 9444 10533 11581 12904 14256 14620 15773 16232 17598 19756 21134 21443 22559 23258 25137 25555 28150
987 1258 1269 2394 4859 5642 5705 6093 6408 7734 8804
Petição 870190072873, de 30/07/2019, pág. 39/496
31/242
10657 11946 16132 20267 25402 26505 26548 27060 29767 29780 31915 31966 33590
1010 1363 1626 5283 6356 10961 12418 14332 14362 16288 16303 16592 17096 20115 20285 20478 21774 22165 22425 23198 25048 25596 31540 32841
895 2743 2912 4971 8803 11183 14500 14617 14638 16776 17901 18622 20244 20845 22214 25676 26161 26281 29978 30392 30922 31542 32038 32443
188 260 411 2823 5512 5645 10019 11856 12671 14273 14673 16091 16169 22333 22934 22945 23542 26503 27159 27279 28277 30114 31626 32722
357 516 3530 4317 8587 9491 10348 11330 13446 14533 15423 17003 17217 19127 20088 20750 21767 22386 24021 27749 29008 29376 30329 32940
2909 3036 4875 9967 10632 12069 12410 14004 14628 15605
15852 18231 18657 19705 20620 22241 29575 29656 31246 32190 32781 33489 33842 34492
4242 5461 5577 7662 11130 13663 17240 17773 18339 19400
22905 24219 25464 25890 26359 27121 27318 27840 30800 32587 32924 33427 33940 34058
421 2222 3457 5257 5600 10147 12754 17380 18854 20333
20345 20752 24578 25196 25638 25725 25822 27610 28006 28563 29632 29973 29991 34166
207 1043 4650 5387 6826 7261 8687 9092 10775 11446 12596 16613 19463 20923 24155 24927 25384 26064 27377 28094 32578 32639 34115
1050 5731 15820 16281 26130 29314
5980 6161 14479 22181 22537 32924
7828 9134 11297 17143 25449 29674
Petição 870190072873, de 30/07/2019, pág. 40/496 / 242
8299 10457 14486 21548 22510 32039 1527 7792 10424 19166 29302 29768 5823 13974 21254 21506 25658 29491 6285 9873 12846 14474 17005 29377 740 4929 8285 20994 32271 34522 12862 16827 22427 23369 27051 30378 4787 10372 10408 12091 20349 26162 6659 22752 24697 28261 28917 32536 6788 15367 21778 28916 30324 33927 7181 12373 21912 24703 28680 34045 2238 4945 14336 19270 29574 33459 10283 15311 17440 24599 24867 28293 324 5264 5375 6581 24348 30288 3112 7656 23825 21624 22318 22633 5284 19790 22758 2700 4039 12576 17028 17520 19579 11914 17834 33989
2199 5502 7184
20701 26497
5551 27014 32876
4019 26547 28521
7580 10016 33855
4328 11674 34018
8491 9956 10029
6167 11267 24914
5317 9049 29657
20717 28724 33012
Petição 870190072873, de 30/07/2019, pág. 41/496 / 242
16841 21647 31096 11931 16278 20287 9402 10557 11008 11826 15349 34420 14369 17031 20597 19164 27947 29775 15537 18796 33662 5404 21027 26757 6269 12671 24309 8601 29048 29262 10099 20323 21457 15952 17074 30434 7597 20987 33095 11298 24182 29217 12055 16250 16971 5350 9354 31390 8168 14168 18570 5448 13141 32381 3921 21113 28176 8756 19895 27917 9391 16617 25586 3357 18527 34238 2378 16840 28948 7470 27466 32928 8366 19376 30916 3116 7267 18016 15309 18445 21799 4731 23773 34546 260 4898 5180
Petição 870190072873, de 30/07/2019, pág. 42/496 / 242
8897 22266 29587
2539 23717 33142
19233 28750 29724
9937 15384 16599
10234 17089 26776
8869 9425 13658
6197 24086 31929
9237 20931 27785
10403 13822 16734
20038 21196 26868
13170 27813 28875
1110 20329 24508
11844 22662 28987
2891 2918 14512
15707 27399 34135
8687 20019 26178
6847 8903 16307
23737 23775 27776
17388 27970 31983.
[0015] Um quarto dispositivo de recepção da presente tecnologia é um dispositivo de recepção que inclui uma unidade de desintercalação grupo a grupo configurada para retornar a sequência do código LDPC depois da intercalação grupo a grupo para a sequência original, a sequência sendo obtida a partir dos dados transmitidos a partir de um dispositivo de transmissão que inclui uma unidade de codificação configurada para realizar a codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 8/16, uma unidade de intercalação grupo a grupo configurada para realizar a intercalação grupo a grupo na qual o código LDPC é
Petição 870190072873, de 30/07/2019, pág. 43/496 / 242 intercalado em unidades de grupos de bits de 360 bits, e uma unidade de mapeamento configurada para mapear o código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
157, 20, 116, 115, 49, 178, 148, 152, 174, 130, 171, 81, 60, 146, 182, 72, 46, 22, 93, 101, 9, 55, 40, 163, 118, 30, 52, 181, 151, 31, 87, 117, 120, 82, 95, 190, 23, 36, 67, 62, 14, 167, 80, 27, 24, 43, 94, 0, 63, 5, 74, 78, 158, 88, 84, 109, 147, 112, 124, 110, 21, 47, 45, 68, 184, 70, 1, 66, 149, 105, 140, 170, 56, 98, 135, 61, 79, 123, 166, 185, 41, 108, 122, 92, 16, 26, 37, 177, 173, 113, 136, 89, 162, 85, 54, 39, 73, 58, 131, 134, 188, 127, 3, 164, 13, 132, 129, 179, 25, 18, 57, 32, 119, 111, 53, 155, 28, 107, 133, 144, 19, 160, 71, 186, 153, 103, 2, 12, 91, 106, 64, 175, 75, 189, 128, 142, 187, 76, 180, 34, 59, 169, 90, 11, 172, 97, 141, 38, 191, 17, 114, 126, 145, 83, 143, 125, 121, 10, 44, 137, 86, 29, 104, 154, 168, 65, 159, 15, 99, 35, 50, 48, 138, 96, 100, 102, 7, 42, 156, 8, 4, 69, 183, 51, 165, 6, 150, 77, 161, 33, 176, 139, o código LDPC inclui os bits de informação e os bits de paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade, a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
1850 4176 4190 7294 8168 8405 9258 9710 13440 16304 16600 18184 18834 19899 22513 25068 26659 27137 27232 29186 29667 30549 31428 33634
Petição 870190072873, de 30/07/2019, pág. 44/496 / 242
2477 2543 5094 8081 9573 10269 11276 11439 13016 13327 16717 18042 19362 19721 20089 20425 20503 21396 24677 24722 28703 32486 32759 33630
1930 2158 2315 2683 3818 4883 5252 5505 8760 9580 11867
13117 14566 15639 17273 18820 21069 24945 25667 26785 30678 31271 33003 33244
1279 1491 2038 2347 2432 4336 4905 6588 7507 7666 8775 9172 10405 12249 12270 12373 12936 13046 13364 15130 17597 22855 27548 32895
620 1897 3775 5552 6799 7621 10167 10172 10615 11367 12093 13241 15426 16623 19467 19792 22069 22370 24472 24594 25205 25954 27800 29422
582 1618 4673 5809 6318 6883 8051 12335 12409 13176 14078 15206 17580 18624 18876 19079 20786 21177 25894 26395 27377 27757 30167 31971
1157 2189 4160 4480 5055 8961 9171 9444 10533 11581
12904 14256 14620 15773 16232 17598 19756 21134 21443 22559 23258 25137 25555 28150
987 1258 1269 2394 4859 5642 5705 6093 6408 7734 8804 10657 11946 16132 20267 25402 26505 26548 27060 29767 29780 31915 31966 33590
1010 1363 1626 5283 6356 10961 12418 14332 14362 16288 16303 16592 17096 20115 20285 20478 21774 22165 22425 23198 25048 25596 31540 32841
895 2743 2912 4971 8803 11183 14500 14617 14638 16776 17901 18622 20244 20845 22214 25676 26161 26281 29978 30392 30922 31542 32038 32443
188 260 411 2823 5512 5645 10019 11856 12671 14273 14673 16091 16169 22333 22934 22945 23542 26503 27159 27279 28277
Petição 870190072873, de 30/07/2019, pág. 45/496 / 242
30114 31626 32722
357 516 3530 4317 8587 9491 10348 11330 13446 14533 15423 17003 17217 19127 20088 20750 21767 22386 24021 27749 29008 29376 30329 32940
2909 3036 4875 9967 10632 12069 12410 14004 14628 15605 15852 18231 18657 19705 20620 22241 29575 29656 31246 32190 32781 33489 33842 34492
4242 5461 5577 7662 11130 13663 17240 17773 18339 19400
22905 24219 25464 25890 26359 27121 27318 27840 30800 32587 32924 33427 33940 34058
421 2222 3457 5257 5600 10147 12754 17380 18854 20333
20345 20752 24578 25196 25638 25725 25822 27610 28006 28563 29632 29973 29991 34166
207 1043 4650 5387 6826 7261 8687 9092 10775 11446 12596 16613 19463 20923 24155 24927 25384 26064 27377 28094 32578 32639 34115
1050 5731 15820 16281 26130 29314
5980 6161 14479 22181 22537 32924
7828 9134 11297 17143 25449 29674
8299 10457 14486 21548 22510 32039
1527 7792 10424 19166 29302 29768
5823 13974 21254 21506 25658 29491
6285 9873 12846 14474 17005 29377
1740 4929 8285 20994 32271 34522
12862 16827 22427 23369 27051 30378
4787 10372 10408 12091 20349 26162
6659 22752 24697 28261 28917 32536
6788 15367 21778 28916 30324 33927
7181 12373 21912 24703 28680 34045
Petição 870190072873, de 30/07/2019, pág. 46/496 / 242
2238 4945 14336 19270 29574 33459
10283 15311 17440 24599 24867 28293
324 5264 5375 6581 24348 30288
3112 7656 23825
21624 22318 22633
5284 19790 22758
2700 4039 12576
17028 17520 19579
11914 17834 33989
2199 5502 7184
20701 26497
5551 27014 32876
4019 26547 28521
7580 10016 33855
4328 11674 34018
8491 9956 10029
6167 11267 24914
5317 9049 29657
20717 28724 33012
16841 21647 31096
11931 16278 20287
9402 10557 11008
11826 15349 34420
14369 17031 20597
19164 27947 29775
15537 18796 33662
5404 21027 26757
6269 12671 24309
8601 29048 29262
Petição 870190072873, de 30/07/2019, pág. 47/496 / 242
10099 20323 21457 15952 17074 30434 7597 20987 33095 11298 24182 29217 12055 16250 16971 5350 9354 31390 8168 14168 18570 5448 13141 32381 3921 21113 28176 8756 19895 27917 9391 16617 25586 3357 18527 34238 2378 16840 28948 7470 27466 32928 8366 19376 30916 3116 7267 18016 15309 18445 21799 4731 23773 34546 260 4898 5180 8897 22266 29587 2539 23717 33142 19233 28750 29724 9937 15384 16599 10234 17089 26776 8869 9425 13658 6197 24086 31929 9237 20931 27785 10403 13822 16734 20038 21196 26868
Petição 870190072873, de 30/07/2019, pág. 48/496 / 242
13170 27813 28875
1110 20329 24508
11844 22662 28987
2891 2918 14512
15707 27399 34135
8687 20019 26178
6847 8903 16307
23737 23775 27776
17388 27970 31983.
[0016] Um quinto método de transmissão da presente tecnologia é um método de transmissão que inclui uma etapa de codificação de realização de codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 10/16, uma etapa de intercalação grupo a grupo de realização da intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits, e uma etapa de mapeamento, de mapeamento do código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
42, 168, 36, 37, 152, 118, 14, 83, 105, 131, 26, 120, 92, 130, 158, 132, 49, 72, 137, 100, 88, 24, 53, 142, 110, 102, 74, 188, 113, 121,12,
173, 5, 126, 127, 3, 93, 46, 164, 109, 151, 2, 98, 153, 116, 89, 101, 136,35,
80, 0, 133, 183, 162, 185, 56, 17, 87, 117, 184, 54, 70, 176, 91, 134, 51, 38, 73, 165, 99, 169, 43, 167, 86, 11, 144, 78, 58, 64, 13, 119, 33, 166, 6, 75,31,
15, 28, 125, 148, 27, 114, 82, 45, 55, 191, 160, 115, 1, 69, 187, 122, 177,32,
172, 52, 112, 171, 124, 180, 85, 150, 7, 57, 60, 94, 181, 29, 97, 128, 19, 149,
Petição 870190072873, de 30/07/2019, pág. 49/496 / 242
175, 50, 140, 10, 174, 68, 59, 39, 106, 44, 62, 71, 18, 107, 156, 159, 146, 48, 81, 111, 96, 103, 34, 161, 141, 154, 76, 61, 135, 20, 84, 77, 108, 23, 145, 182, 170, 139, 157, 47, 9, 63, 123, 138, 155, 79, 4, 30, 143, 25, 90, 66, 147, 186, 179, 129, 21, 65, 41, 95, 67, 22, 163, 190, 16, 8, 104, 189, 40, 178, o código LDPC inclui os bits de informação e os bits de paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade, a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
200 588 3305 4771 6288 8400 11092 11126 14245 14255 17022 17190 19241 20350 20451 21069 25243
2914 4126 5426 6129 7790 9546 12909 14660 17357 18278 19612 21168 22367 23314 24801 24907
1216 2713 4897 6540 7016 7787 8321 9717 9934 12295 18749 20344 21386 21682 21735 24205 24825
6784 8163 8691 8743 10045 10319 10767 11141 11756 12004 12463 13407 14682 15458 20771 21060 22914
463 1260 1897 2128 2908 5157 7851 14177 16187 17463 18212 18221 19212 21864 24198 25318 25450
794 835 1163 4551 4597 5792 6092 7809 8576 8862 10986 12164 13053 14459 15978 23829 25072
144 4258 4342 7326 8165 9627 11432 12552 17582 17621 18145 19201 19372 19718 21036 25147 25774
617 2639 2749 2898 3414 4305 4802 6183 8551 9850 13679 20759 22501 24244 24331 24631 25587
1622 2258 4257 6069 10343 10642 11003 12520 13993 17086
Petição 870190072873, de 30/07/2019, pág. 50/496 / 242
18522 24679 25361 25371 25595
1826 3926 5021 5905 6192 6839 7678 9136 9188 9716 10986
12551 14648 16169 16234
2175 2396 2473 8548 9753 12115 12208 13469 15438 16985
20424 21357 22819 22830 25671
265 397 6675 7152 8074 13030 13161 13336 15843 16917
18014 18660 19218 22236 24940
5744 6883 7780 7839 8485 10016 10548 12131 12158 16211
18749 20570 21757 22255 24489
2082 4768 7025 8803 10237 10932 13885 14266 14370 14982
18443 18773 19570 21420 23311
1040 1376 2823 2998 3789 6636 7755 9819 13705 13868
16202 16247 24943 25196 25489
223 1967 3289 4541 7420 9881 11086 12868 13550 14760
18287 19098 20909 22905 25887
1906 2049 2147 2756 2845 4773 8337 8832 9363 12375
16366 17546 20486 21624 22664
1619 1955 2393 3078 3208 3593 5246 8565 10956 11335
14837 15006 15544 18820 22687
2086 3409 3586 4269 6587 8650 10165 11241 15624 16728
18392 18667 19859 21132 25339
382 1160 1912 3700 3783 12069 14672 16842 18053 19626
21244 21792 22679 23873 24517
1217 1486 5139 6774 7413 10622 11571 11697 13406 13487
22436 22610 22806 23522 23632
1225 2927 6221 6247 8197 9322 11826 11948 12230 13899
16791 17444 23155 24543 24650
1056 2975 6018 7698 7736 7940 11870 12964 17498 17577
20124 20705 22693 23151 25627
Petição 870190072873, de 30/07/2019, pág. 51/496 / 242
658 790 1559 3683 6060 9059 12347 12990 13095 16317
17801 18816 20050 20979 23584 25472
1133 3343 6895 7146 7261 8340 9115 11248 14543 16030
16291 17972 22369 22479 24388 25280
1907 4021 8277 17631
7807 8063 10076 24958
5455 8638 13801 18832
15525 24030 24978
7854 21083 21197
8416 15614 24639
9382 13998 24091
1244 19468 24804
5100 14187 21263
12267 18441 22757
185 23294 23412
5136 24218 25509
6159 12323 19472
7490 9770 19813
1457 2204 4186
14200 15609 18700
4544 6337 17759
3697 13810 14537
10853 16611 23001
504 12709 23116
1338 21523 22880
1098 8530 23846
13699 19776 25783
3299 3629 16222
1821 2402 12416
Petição 870190072873, de 30/07/2019, pág. 52/496 / 242
11177 20793 24292 21580 24038 24094 11769 13819 13950 5388 9428 13527 20320 23996 24752 2923 14906 18768 911 10059 17607 1535 3090 22968 3398 8243 12265 9801 10001 20184 11839 15703 16757 1834 13797 14101 4469 11503 14694 4047 8684 23737 15682 21342 21898 7345 8077 22245 4108 20676 24406 8787 19625 22194 8536 15518 20879 3339 15738 19592 2916 13483 23680 3853 12107 18338 16962 21265 25429 10181 18667 25563 2867 21873 23535 8601 19728 23807 4484 17647 22060 6457 17641 23777 17432 18680 20224
Petição 870190072873, de 30/07/2019, pág. 53/496 / 242
3046 14453 19429
807 2064 12639
17630 20286 21847
13703 13720 24044
8382 9588 10339
18818 23311 24714
5397 13213 24988
4077 9348 21707
10628 15352 21292
1075 7625 18287
5771 20506 20926
13545 18180 21566
12022 19203 25134
12306 20066
7797 10752 15305
2986 4186 9128
9099 17285 24986
3530 17904 21836
2283 20216 25272
22562 24667 25143
1673 3837 5198
4188 13181 22061
17800 20341 22591
3466 4433 24958
145 7746 23940
4718 15618 19372
2735 11877 13719
3560 6483 10536
4167 7567 8558
Petição 870190072873, de 30/07/2019, pág. 54/496 / 242
4511 5862 16331
3268 6965 25578
5552 20627 24489
1425 2331 4414
3352 12606 19595
4653 8383 20029
9163 22097 24174
7324 16151 20228
280 4353 25404
5173 7657 25604
6910 13531 22225
18274 19994 21778.
[0017] Um quinto dispositivo de recepção da presente tecnologia é um dispositivo de recepção que inclui uma unidade de desintercalação grupo a grupo configurada para retornar a sequência do código LDPC depois da intercalação grupo a grupo para a sequência original, a sequência sendo obtida a partir dos dados transmitidos a partir de um dispositivo de transmissão que inclui uma unidade de codificação configurada para realizar a codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 10/16, uma unidade de intercalação grupo a grupo configurada para realizar a intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits, e uma unidade de mapeamento configurada para mapear o código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
Petição 870190072873, de 30/07/2019, pág. 55/496 / 242
42, 168, 36, 37, 152, 118, 14, 83, 105, 131, 26, 120, 92, 130,
158, 132, 49, 72, 137, 100, 88, 24, 53, 142, 110, 102, 74, 188, 113, 121, 12, 173, 5, 126, 127, 3, 93, 46, 164, 109, 151, 2, 98, 153, 116, 89, 101, 136, 35,
80, 0, 133, 183, 162, 185, 56, 17, 87, 117, 184, 54, 70, 176, 91, 134, 51, 38,
73, 165, 99, 169, 43, 167, 86, 11, 144, 78, 58, 64, 13, 119, 33, 166, 6, 75, 31,
15, 28, 125, 148, 27, 114, 82, 45, 55, 191, 160, 115, 1, 69, 187, 122, 177, 32,
172, 52, 112, 171, 124, 180, 85, 150, 7, 57, 60, 94, 181, 29, 97, 128, 19, 149, 175, 50, 140, 10, 174, 68, 59, 39, 106, 44, 62, 71, 18, 107, 156, 159, 146, 48,
81, 111, 96, 103, 34, 161, 141, 154, 76, 61, 135, 20, 84, 77, 108, 23, 145, 182,
170, 139, 157, 47, 9, 63, 123, 138, 155, 79, 4, 30, 143, 25, 90, 66, 147, 186, 179, 129, 21, 65, 41, 95, 67, 22, 163, 190, 16, 8, 104, 189, 40, 178, o código LDPC inclui os bits de informação e os bits de paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade, a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
200 588 3305 4771 6288 8400 11092 11126 14245 14255
17022 17190 19241 20350 20451 21069 25243
2914 4126 5426 6129 7790 9546 12909 14660 17357
18278 19612 21168 22367 23314 24801 24907
1216 2713 4897 6540 7016 7787 8321 9717 9934 12295
18749 20344 21386 21682 21735 24205 24825
6784 8163 8691 8743 10045 10319 10767 11141 11756 12004
12463 13407 14682 15458 20771 21060 22914
463 1260 1897 2128 2908 5157 7851 14177 16187 17463
18212 18221 19212 21864 24198 25318 25450
Petição 870190072873, de 30/07/2019, pág. 56/496 / 242
794 835 1163 4551 4597 5792 6092 7809 8576 8862 10986
13053 14459 15978 23829 25072
144 4258 4342 7326 8165 9627 11432 12552 17582 17621
19201 19372 19718 21036 25147 25774
617 2639 2749 2898 3414 4305 4802 6183 8551 9850 13679
22501 24244 24331 24631 25587
1622 2258 4257 6069 10343 10642 11003 12520 13993 17086
18522 24679 25361 25371 25595
1826 3926 5021 5905 6192 6839 7678 9136 9188 9716 10986
12551 14648 16169 16234
2175 2396 2473 8548 9753 12115 12208 13469 15438 16985
20424 21357 22819 22830 25671
265 397 6675 7152 8074 13030 13161 13336 15843 16917
18014 18660 19218 22236 24940
5744 6883 7780 7839 8485 10016 10548 12131 12158 16211
18749 20570 21757 22255 24489
2082 4768 7025 8803 10237 10932 13885 14266 14370 14982
18443 18773 19570 21420 23311
1040 1376 2823 2998 3789 6636 7755 9819 13705 13868
16202 16247 24943 25196 25489
223 1967 3289 4541 7420 9881 11086 12868 13550 14760
18287 19098 20909 22905 25887
1906 2049 2147 2756 2845 4773 8337 8832 9363 12375
16366 17546 20486 21624 22664
1619 1955 2393 3078 3208 3593 5246 8565 10956 11335
14837 15006 15544 18820 22687
2086 3409 3586 4269 6587 8650 10165 11241 15624 16728
18392 18667 19859 21132 25339
382 1160 1912 3700 3783 12069 14672 16842 18053 19626
Petição 870190072873, de 30/07/2019, pág. 57/496 / 242
20724 21244 21792 22679 23873 24517
1217 1486 5139 6774 7413 10622 11571 11697 13406 13487
20713 22436 22610 22806 23522 23632
1225 2927 6221 6247 8197 9322 11826 11948 12230 13899
15820 16791 17444 23155 24543 24650
1056 2975 6018 7698 7736 7940 11870 12964 17498 17577
19541 20124 20705 22693 23151 25627
658 790 1559 3683 6060 9059 12347 12990 13095 16317
17801 18816 20050 20979 23584 25472
1133 3343 6895 7146 7261 8340 9115 11248 14543 16030
16291 17972 22369 22479 24388 25280
1907 4021 8277 17631
7807 8063 10076 24958
5455 8638 13801 18832
15525 24030 24978
7854 21083 21197
8416 15614 24639
9382 13998 24091
1244 19468 24804
5100 14187 21263
12267 18441 22757
185 23294 23412
5136 24218 25509
6159 12323 19472
7490 9770 19813
1457 2204 4186
14200 15609 18700
4544 6337 17759
3697 13810 14537
Petição 870190072873, de 30/07/2019, pág. 58/496 / 242
10853 16611 23001
504 12709 23116 1338 21523 22880 1098 8530 23846 13699 19776 25783 3299 3629 16222 1821 2402 12416 11177 20793 24292 21580 24038 24094 11769 13819 13950 5388 9428 13527 20320 23996 24752 2923 14906 18768
911 10059 17607 1535 3090 22968 3398 8243 12265 9801 10001 20184 11839 15703 16757 1834 13797 14101 4469 11503 14694 4047 8684 23737 15682 21342 21898 7345 8077 22245 4108 20676 24406 8787 19625 22194 8536 15518 20879 3339 15738 19592 2916 13483 23680 3853 12107 18338
Petição 870190072873, de 30/07/2019, pág. 59/496
51/242
16962 21265 25429
10181 18667 25563
2867 21873 23535
8601 19728 23807
4484 17647 22060
6457 17641 23777
17432 18680 20224
3046 14453 19429
807 2064 12639
17630 20286 21847
13703 13720 24044
8382 9588 10339
18818 23311 24714
5397 13213 24988
4077 9348 21707
10628 15352 21292
1075 7625 18287
5771 20506 20926
13545 18180 21566
12022 19203 25134
12306 20066
7797 10752 15305
2986 4186 9128
9099 17285 24986
3530 17904 21836
2283 20216 25272
22562 24667 25143
1673 3837 5198
4188 13181 22061
Petição 870190072873, de 30/07/2019, pág. 60/496 / 242
17800 20341 22591
3466 4433 24958
145 7746 23940
4718 15618 19372
2735 11877 13719
3560 6483 10536
4167 7567 8558
4511 5862 16331
3268 6965 25578
5552 20627 24489
1425 2331 4414
3352 12606 19595
4653 8383 20029
9163 22097 24174
7324 16151 20228
280 4353 25404
5173 7657 25604
6910 13531 22225
18274 19994 21778.
[0018] Um sexto método de transmissão da presente tecnologia é um método de transmissão que inclui uma etapa de codificação de realização de codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 12/16, uma etapa de intercalação grupo a grupo de realização da intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits, e uma etapa de mapeamento, de mapeamento do código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do
Petição 870190072873, de 30/07/2019, pág. 61/496 / 242 código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
92, 132, 39, 44, 190, 21, 70, 146, 48, 13, 17, 187, 119, 43, 94, 157, 150, 98, 96, 47, 86, 63, 152, 158, 84, 170, 81, 7, 62, 191, 174, 99, 116, 10, 85, 113, 135, 28, 53, 122, 83, 141, 77, 23, 131, 4, 40, 168, 129, 109, 51, 130, 188, 147, 29, 50, 26, 78, 148, 164, 167, 103, 36, 134, 2, 177, 20, 123, 27, 90, 176, 5, 33, 133, 189, 138, 76, 41, 89, 35, 72, 139, 32, 73, 68, 67, 101, 166, 93, 54, 52, 42, 110, 59, 8, 179, 34, 171, 143, 137, 9, 126, 155, 108, 142, 120, 163, 12, 3, 75, 159, 107, 65, 128, 87, 6, 22, 57, 100, 24, 64, 106, 117, 19, 58, 95, 74, 180, 125, 136, 186, 154, 121, 161, 88, 37, 114, 102, 105, 160, 80, 185, 82, 124, 184, 15, 16, 18, 118, 173, 151, 11, 91, 79, 46, 140, 127, 1, 169, 0, 61, 66, 45, 162, 149, 115, 144, 30, 25, 175, 153, 183, 60, 38, 31, 111, 182, 49, 55, 145, 56, 181, 104, 14, 71, 178, 112, 172, 165, 69, 97, 156, o código LDPC inclui os bits de informação e os bits de paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade, a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
1507 1536 2244 4721 6374 7839 11001 12684 13196 13602 14245 14383 14398 16182 17248
623 696 1186 1370 4409 5237 5911 8278 9539 12139 12810 13422 15525 16232 16252 530 1953 3745 5512 6676 9069 9433 10683 11530 12263 12519 14931 15326 15581 16208
273 685 3132 5872 6388 7149 7316 7367 9041 11102 11211 12059 15189 15973 16435 814 1297 1896 6018 7801 8810 9701 9992 10314
Petição 870190072873, de 30/07/2019, pág. 62/496 / 242
13771 14934 15198 16340 16742
803 2553 3967 6032 8374 9168 10047 10073 10909 12701 13543 14111 17043
1082 1577 2108 2344 5035 5051 10038 10356 12156 12308
15453 15830 16305 17234
1882 3731 5182 5554 6330 6605 7126 10195 10508 12151
12241 12288 13755 16472
604 1278 3768 4831 6820 9471 10773 10873 12785 12973 14562 14697 16811
928 1864 6027 7023 7644 8279 8580 9221 9417 9883 12032 12734 14335 15842 2104 2752 4530 4820 5662 9197 9464 9972 11079 12408 13005 13684 15507 16295
752 3374 4026 7265 8112 12236 12434 12460 13110
15110 15299 15359 17221
1137 1411 1546 1614 1835 6053 6151 8618 9059 14057 15670 16321 16965
447 1960 2369 2861 3047 3508 4077 4358 4370 5806 12517
14371 14749
420 981 1657 2313 3353 4699 5094 5184 10076 10530 11521
15960 16853
3572 3851 3870 5218 6400 6780 9167 9603 10328 10543 13722 16910 16929
203 2588 4522 4692 5399 6840 7417 8896 9045 9188 10390 12615 16386
543 1262 2536 4358 7658 7714 9392 11079 12283 12694 16195 16317 16751
905 1059 3393 4347 4554 4758 5568 8652 9991 10717 10975
12824 16373
1229 2308 4876 5329 5424 5906 6227 6667 7141 7697 12055
Petição 870190072873, de 30/07/2019, pág. 63/496 / 242
13582 16638
697 1864 2560 4190 5097 5288 6565 9150 9282 9519 10727
13292 16924
363 3152 3715 3722 4582 5050 8399 9413 9851 10305 12116
15318 16018
338 2342 2404 4733 6189 6792 7251 7921 8509 8579 8729
12900 15546
1630 1867 2018 3038 3202 6364 7648 8692 9496 9705 10433
14583 16341
1041 2754 3015 3427 3512 4351 5174 6539 8100 8639 9912
12666 14187
1134 1619 4758 5545 6842 7045 8421 10373 10390 12672
15178 16697 16727
589 652 1174 2157 3951 4733 5278 5859 7619 9488 11665
15516 16024
1457 1832 2525 3690 5093 6000 6276 7974 8652 9759 10434
15267 16448
932 3328 3349 3511 4776 6266 6711 7761 8674 9748 11167
12942 14354
1939 1979 3141 4238 6715 7148 7673 12025 12455 14829
15081 16491 17242
1363 2451
1953 10230
6218 7655
9302 15856
10461 10503
9005 16075
878 14223 15181
3535 5327 14405
Petição 870190072873, de 30/07/2019, pág. 64/496 / 242
8116 8396 9828
2864 6306 14832
11009 16377
7064 11014 16139
4318 8353 14997
583 5626 10217
11196 13669 16585
6123 7518 9304
2258 8250 12082
7564 14195 15236
10104 10233 13778
2044 7801 11705
10906 11443 13227
1592 7853 14796
3054 8887 13077
6486 7003 9238
424 9055 13390
618 4077 11120
11159 13405 16070
2927 8689 17210
723 5842 12062
4817 9269 10820
208 6947 12903
2987 10116 11520
3522 6321 15637
148 3087 12764
262 1613 14121
7236 10798 11759
3193 4958 11292
Petição 870190072873, de 30/07/2019, pág. 65/496 / 242
7537 12439 15202
8000 9580 17269
9665 9691 15654
5946 14246 16040
4283 8145 10944
1082 1829 11267
1272 6119 13182
11943 14128
4591 8403 16530
2212 13724 13933
2079 10365 14633
1269 11307 16370
2467 4744 10714
6256 7915 9724
8799 11433 16880
459 6799 10102
3795 6930 13350
1295 13018 14967
3542 7310 10974
6905 15080 16105
2673 3143 12349
4698 4801 14770
7512 15844 15965
3276 4069 10099
1893 4676 6679
1985 7244 10163
6333 12760 12912
852 5954 11771
6958 9242 10613
Petição 870190072873, de 30/07/2019, pág. 66/496 / 242
5651 10089 12309
4124 7455 13224
503 6787 10720
10594 12717 14007
4501 5311 8067
4507 5620 13932
9133 11025 13866
5021 16201 16217
6166 7438 17185
1324 5671 11586
2266 6335 7716
512 9515 11595
869 6096 13886
10049 12536 14474
470 8286 8306
1268 5478 6424
8178 8817 14506
11460 15128 16761
6364 10121 16806
9347 15211 16915
1587 3591 15546
4132 17071
1677 8810 15764
3862 7633 13685
3855 11931 12792
2652 13909 17080
5581 13919 16126
7129 8976 11152
6662 7845 13424
Petição 870190072873, de 30/07/2019, pág. 67/496 / 242
9751 9965 13847
3662 9308 9534
4283 7474 7682
2418 8774 13433
508 3864 6859
12098 13920 15326
1129 3271 16892
5072 8819 10323
4749 4984 6390
212 13603 14893
4966 8895 9320
1012 3677 5711
6654 9969 15178
4596 5147 5905
1541 4149 15594
8005 8604 15147
2519 10882 11961
190 8417 13600
3543 4639 14618.
[0019] Um sexto dispositivo de recepção da presente tecnologia é um dispositivo de recepção que inclui uma unidade de desintercalação grupo a grupo configurada para retomar a sequência do código LDPC depois da intercalação grupo a grupo para a sequência original, a sequência sendo obtida a partir dos dados transmitidos a partir de um dispositivo de transmissão que inclui uma unidade de codificação configurada para realizar a codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 12/16, uma unidade de intercalação grupo a grupo configurada para realizar a intercalação grupo a grupo na qual o código LDPC
Petição 870190072873, de 30/07/2019, pág. 68/496 / 242 é intercalado em unidades de grupos de bits de 360 bits, e uma unidade de mapeamento configurada para mapear o código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
92, 132, 39, 44, 190, 21, 70, 146, 48, 13, 17, 187, 119, 43, 94, 157, 150, 98, 96, 47, 86, 63, 152, 158, 84, 170, 81, 7, 62, 191, 174, 99, 116, 10, 85, 113, 135, 28, 53, 122, 83, 141, 77, 23, 131, 4, 40, 168, 129, 109, 51, 130, 188, 147, 29, 50, 26, 78, 148, 164, 167, 103, 36, 134, 2, 177, 20, 123, 27, 90, 176, 5, 33, 133, 189, 138, 76, 41, 89, 35, 72, 139, 32, 73, 68, 67, 101, 166, 93, 54, 52, 42, 110, 59, 8, 179, 34, 171, 143, 137, 9, 126, 155, 108, 142, 120, 163, 12, 3, 75, 159, 107, 65, 128, 87, 6, 22, 57, 100, 24, 64, 106, 117, 19, 58, 95, 74, 180, 125, 136, 186, 154, 121, 161, 88, 37, 114, 102, 105, 160, 80, 185, 82, 124, 184, 15, 16, 18, 118, 173, 151, 11, 91, 79, 46, 140, 127, 1, 169, 0, 61, 66, 45, 162, 149, 115, 144, 30, 25, 175, 153, 183, 60, 38, 31, 111, 182, 49, 55, 145, 56, 181, 104, 14, 71, 178, 112, 172, 165, 69, 97, 156, o código LDPC inclui os bits de informação e os bits de paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade, a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
1507 1536 2244 4721 6374 7839 11001 12684 13196 13602 14245 14383 14398 16182 17248
623 696 1186 1370 4409 5237 5911 8278 9539 12139 12810
Petição 870190072873, de 30/07/2019, pág. 69/496
61/242
15525 16232 16252 530 1953 3745 5512 6676 9069 9433 10683 12263 12519 14931 15326 15581 16208
273 685 3132 5872 6388 7149 7316 7367 9041 11102 11211 15189 15973 16435 814 1297 1896 6018 7801 8810 9701 9992 10314 13771 14934 15198 16340 16742
803 2553 3967 6032 8374 9168 10047 10073 10909 12701 13543 14111 17043
1082 1577 2108 2344 5035 5051 10038 10356 12156 12308
15453 15830 16305 17234
1882 3731 5182 5554 6330 6605 7126 10195 10508 12151
12241 12288 13755 16472
604 1278 3768 4831 6820 9471 10773 10873 12785 12973 14562 14697 16811
928 1864 6027 7023 7644 8279 8580 9221 9417 9883 12032 12734 14335 15842 2104 2752 4530 4820 5662 9197 9464 9972 11079 12408 13005 13684 15507 16295
752 3374 4026 7265 8112 12236 12434 12460 13110
15110 15299 15359 17221
1137 1411 1546 1614 1835 6053 6151 8618 9059 14057 15670 16321 16965
447 1960 2369 2861 3047 3508 4077 4358 4370 5806 12517
14371 14749
420 981 1657 2313 3353 4699 5094 5184 10076 10530 11521
15960 16853
3572 3851 3870 5218 6400 6780 9167 9603 10328 10543
13722 16910 16929
203 2588 4522 4692 5399 6840 7417 8896 9045 9188 10390
12615 16386
543 1262 2536 4358 7658 7714 9392 11079 12283 12694
Petição 870190072873, de 30/07/2019, pág. 70/496 / 242
16195 16317 16751
905 1059 3393 4347 4554 4758 5568 8652 9991 10717 10975
12824 16373
1229 2308 4876 5329 5424 5906 6227 6667 7141 7697 12055
13582 16638
697 1864 2560 4190 5097 5288 6565 9150 9282 9519 10727
13292 16924
363 3152 3715 3722 4582 5050 8399 9413 9851 10305 12116
15318 16018
338 2342 2404 4733 6189 6792 7251 7921 8509 8579 8729
12900 15546
1630 1867 2018 3038 3202 6364 7648 8692 9496 9705 10433
14583 16341
1041 2754 3015 3427 3512 4351 5174 6539 8100 8639 9912
12666 14187
1134 1619 4758 5545 6842 7045 8421 10373 10390 12672
15178 16697 16727
589 652 1174 2157 3951 4733 5278 5859 7619 9488 11665
15516 16024
1457 1832 2525 3690 5093 6000 6276 7974 8652 9759 10434
15267 16448
932 3328 3349 3511 4776 6266 6711 7761 8674 9748 11167
12942 14354
1939 1979 3141 4238 6715 7148 7673 12025 12455 14829
15081 16491 17242
1363 2451
1953 10230
6218 7655
9302 15856
Petição 870190072873, de 30/07/2019, pág. 71/496 / 242
10461 10503
9005 16075
878 14223 15181
3535 5327 14405
8116 8396 9828
2864 6306 14832
11009 16377
7064 11014 16139
4318 8353 14997
583 5626 10217
11196 13669 16585
6123 7518 9304
2258 8250 12082
7564 14195 15236
10104 10233 13778
2044 7801 11705
10906 11443 13227
1592 7853 14796
3054 8887 13077
6486 7003 9238
424 9055 13390
618 4077 11120
11159 13405 16070
2927 8689 17210
723 5842 12062
4817 9269 10820
208 6947 12903
2987 10116 11520
3522 6321 15637
Petição 870190072873, de 30/07/2019, pág. 72/496 / 242
148 3087 12764
262 1613 14121
7236 10798 11759
3193 4958 11292
7537 12439 15202
8000 9580 17269
9665 9691 15654
5946 14246 16040
4283 8145 10944
1082 1829 11267
1272 6119 13182
11943 14128
4591 8403 16530
2212 13724 13933
2079 10365 14633
1269 11307 16370
2467 4744 10714
6256 7915 9724
8799 11433 16880
459 6799 10102
3795 6930 13350
1295 13018 14967
3542 7310 10974
6905 15080 16105
2673 3143 12349
4698 4801 14770
7512 15844 15965
3276 4069 10099
1893 4676 6679
Petição 870190072873, de 30/07/2019, pág. 73/496 / 242
1985 7244 10163
6333 12760 12912
852 5954 11771
6958 9242 10613
5651 10089 12309
4124 7455 13224
503 6787 10720
10594 12717 14007
4501 5311 8067
4507 5620 13932
9133 11025 13866
5021 16201 16217
6166 7438 17185
1324 5671 11586
2266 6335 7716
512 9515 11595
869 6096 13886
10049 12536 14474
470 8286 8306
1268 5478 6424
8178 8817 14506
11460 15128 16761
6364 10121 16806
9347 15211 16915
1587 3591 15546
4132 17071
1677 8810 15764
3862 7633 13685
3855 11931 12792
Petição 870190072873, de 30/07/2019, pág. 74/496 / 242
2652 13909 17080
5581 13919 16126
7129 8976 11152
6662 7845 13424
9751 9965 13847
3662 9308 9534
4283 7474 7682
2418 8774 13433
508 3864 6859
12098 13920 15326
1129 3271 16892
5072 8819 10323
4749 4984 6390
212 13603 14893
4966 8895 9320
1012 3677 5711
6654 9969 15178
4596 5147 5905
1541 4149 15594
8005 8604 15147
2519 10882 11961
190 8417 13600
3543 4639 14618.
[0020] Um sétimo método de transmissão da presente tecnologia é um método de transmissão que inclui uma etapa de codificação de realização de codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 14/16, uma etapa de intercalação grupo a grupo de realização da intercalação grupo a grupo na qual o código LDPC é intercalado
Petição 870190072873, de 30/07/2019, pág. 75/496 / 242 em unidades de grupos de bits de 360 bits, e uma etapa de mapeamento, de mapeamento do código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
133, 96, 46, 148, 78, 109, 149, 161, 55, 39, 183, 54, 186, 73, 150, 180, 189, 190, 22, 135, 12, 80, 42, 130, 164, 70, 126, 107, 57, 67, 15, 157, 52, 88, 5, 23, 123, 66, 53, 147, 177, 60, 131, 108, 171, 191, 44, 140, 98, 154, 37, 118, 176, 92, 124, 138, 132, 167, 173, 13, 79, 32, 145, 14, 113, 30, 2, 0, 165, 182, 153, 24, 144, 87, 82, 75, 141, 89, 137, 33, 100, 106, 128, 168, 29, 36, 172, 11, 111, 68, 16, 10, 34, 188, 35, 160, 77, 83, 178, 58, 59, 7, 56, 110, 104, 61, 76, 85, 121, 93, 19, 134, 179, 155, 163, 115, 185, 125, 112, 71, 8, 119, 18, 47, 151, 26, 103, 122, 9, 170, 146, 99, 49, 72, 102, 31, 40, 43, 158, 142, 4, 69, 139, 28, 174, 101, 84, 129, 156, 74, 62, 91, 159, 41, 38, 45, 136, 169, 21, 51, 181, 97, 166, 175, 90, 27, 86, 65, 105, 143, 127, 17, 6, 116, 94, 117, 48, 50, 25, 64, 95, 63, 184, 152, 120, 1, 187, 162, 114, 3, 81, 20, o código LDPC inclui os bits de informação e os bits de paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade, a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
387 648 945 3023 3889 4856 5002 5167 6868 7477 7590 8165 8354
406 1279 1968 3016 4196 4599 4996 5019 6350 6785 7051
Petição 870190072873, de 30/07/2019, pág. 76/496 / 242
8529
534 784 1034 1160 2530 5033 5171 5469 6167 6372 6913
7718 8621
944 2506 2806 3149 3559 5101 6076 6083 6092 6147 6866
7908 8155
308 1869 1888 2569 3297 4742 5232 5442 6135 6814 7284
8238 8405
464 667 899 2421 3425 5382 6258 6373 6399 6489 7367
7922
2276 3014 3525 3829 4135 4276 4611 4733 4738 4956 6025
7152 8155
1047 1370 2406 2819 4600 4991 5017 5590 6199 6483 6556
6834 7760
380 2033 3698 4068 6096 6223 6238 6757 7541 7641 7677
8595
562 697 782 808 921 1703 3032 4300 7027 7481 7839 8160
8526
236 962 1557 2023 2135 2190 2892 3072 4523 6254 6838
7209 7381
196 1167 1179 1426 1675 1763 2345 2560 2613 5024 5761
6522 7973
512 822 1778 1924 2610 3445 4570 4805 5263 5299 8439
8448 8464
1923 2270 3204 3698 4456 4522 4601 5161 5207 6260 6310
6441 6851
104 281 622 1276 2172 2334 2731 3417 3854 4698 8095 8195
8333
451 528 1269 2169 2274 2393 3853 5002 5543 6121 6351
7364 8139
Petição 870190072873, de 30/07/2019, pág. 77/496 / 242
1685 2675 2790 2953 3103 3560 4336 5372 5495 5568 6429
6492 8206
604 1190 1279 2427 2714 3283 3312 3855 4566 6045 6664
6788 8317
338 917 1873 2102 2561 2655 4635 4765 5370 6249 6724
7668 8456
184 1166 1583 1859 2376 2521 3093 4181 4713 4926 5146
6070 8004
175 1227 2367 3402 3628 3982 4265 4282 4355 5972 6434
7280 7765
801 922 1029 1531 1606 3170 3824 4358 4732 4849 5225
6759 8183
509 1507 1704 1765 2183 2574 3271 4050 4299 4964 5968
6324 7091
567 795 1376 2390 2767 3424 5195 6355 6726 7607 8346
8352
308 1060 1973 2364 2937 3526 4221 4745 5185 5845 6146
7762
323 590 732 917 2636 3008 3792 3990 4322 4893 5211 8014
471 1249 1674 1841 2567 3124 3130 4885 5575 7521 7648 8227
1582 1669 1772 2386 3340 3387 3881 4322 6018 6055 6488
7177
976 1003 2127 3575 3816 6225 7404 7499 7542 8237 8421
8630
675 961 1957 3825 3858 4646 5248 5801 5940 6533 7040
8037
639 1363 1436 1763 2570 3874 4876 6870 6886 7104 8399
297 1330 2264 3287 3534 4441 4746 6569 6971 6976 8179
Petição 870190072873, de 30/07/2019, pág. 78/496 / 242
482 1125 1589 2892 3759 3871 4635 6038 6214 6796 6816
7621 1127 3336 3867 3929 4269 4794 5054 5842 6471 6547 7039
8560 217 1521 1983 8283 3731 4402 208 6703 242 4988 4170 5038 4108 8035 3301 8543 3168 8249 5028 5838 3470 8597 2901 5264 2505 4505 934 5117 1712 5819 3165 7273 3274 6115 4576 6330 7327 5380 6732 8439 2474 3723 7782 384 2783 5846 1453 4436 6625 3220 4261 4835 163 3117 7554 502 2119 4059
Petição 870190072873, de 30/07/2019, pág. 79/496
71/242
2200 4263 4930
2378 6294 7713
743 5501 6809
1364 6062 7808
4680 6468 7895
3469 3602 7304
1609 5386 5647
267 2921 3206
2565 3020 6269
1651 5224 5718
1128 5058 8579
286 3396 7660
1497 5171 6519
1894 6349 7924
1306 7744 8083
3096 3438 3836
2556 7409 8570
3273 4245 7935
1633 2023 3125
584 4914 6062
2015 2915 3435
1457 6366 6461
3576 8132
5322 6300 6520
5715 7113 7822
2044 5053 6607
5432 7850
5353 6355 8637
346 590 2648
Petição 870190072873, de 30/07/2019, pág. 80/496 / 242
4780 5997 6991
2556 2583 6537
661 2497 8350
7610 8307 8441
671 860 5986
1133 3158 5891
4360 5802 6547
4782 5688 6955
447 5030 6268
1501 5163 7232
1133 2743 3214
959 4100 7554
5712 7643 8385
1442 3180 8008
697 3078 8421
137 922 5123
597 2879 6340
824 2071 7882
1827 4411 5941
3846 5970 6398
1561 1580 7668
4335 6936 8042
4504 5309 6737
1846 3273 3333
272 4885 6718
1835 4761 6931
2141 3760 5129
3975 5012 6504
1258 2822 6030
Petição 870190072873, de 30/07/2019, pág. 81/496 / 242
242 4947 7668
559 6100 8425
1655 1962 4401
2369 2476 2765
114 156 3195
1651 4154 4448
4669 6064 7317
4988 5567 6697
2963 5578 5679
2064 2286 7790
289 4639 7582
1258 4312 5340
2428 4219 7268
1752 2321 6806
118 7302 8603
4170 4280 4445
2207 5067 7257
55 7413
1141 4791 7149
3407 5649 8075
2773 3198 3720
6970 7222 8633
2498 4764 5281
1048 2093 5031
2500 2851 8396
1694 3795 6666
2565 3343 4688
4228 4374 5947
2267 6745 7172
Petição 870190072873, de 30/07/2019, pág. 82/496 / 242
175 2662 3926
1517 6056
4069 5439 7648
1679 3394 4707
2136 4553 8265
482 2100 2302
3306 3729 8063
5263 7710 8240
1001 1335 4500
576 6736 7250
181 3601 3755
5899 7515 7714
1181 53327197
542 1150 1196
1386 2156 5873
656 3019 3213
263 1117 5957
4495 5904 6462
2547 2786 4215
4954 5848 6225
940 4478 7633
2124 3347 7069.
[0021] Um sétimo dispositivo de recepção da presente tecnologia é um dispositivo de recepção que inclui uma unidade de desintercalação grupo a grupo configurada para retornar a sequência do código LDPC depois da intercalação grupo a grupo para a sequência original, a sequência sendo obtida a partir dos dados transmitidos a partir de um dispositivo de transmissão que inclui uma unidade de codificação configurada para realizar a codificação LDPC com base em uma matriz de verificação de paridade de um código
Petição 870190072873, de 30/07/2019, pág. 83/496 / 242
LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 14/16, uma unidade de intercalação grupo a grupo configurada para realizar a intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits, e uma unidade de mapeamento configurada para mapear o código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
133, 96, 46, 148, 78, 109, 149, 161, 55, 39, 183, 54, 186, 73, 150, 180, 189, 190, 22, 135, 12, 80, 42, 130, 164, 70, 126, 107, 57, 67, 15, 157, 52, 88, 5, 23, 123, 66, 53, 147, 177, 60, 131, 108, 171, 191, 44, 140, 98, 154, 37, 118, 176, 92, 124, 138, 132, 167, 173, 13, 79, 32, 145, 14, 113, 30, 2, 0, 165, 182, 153, 24, 144, 87, 82, 75, 141, 89, 137, 33, 100, 106, 128, 168, 29, 36, 172, 11, 111, 68, 16, 10, 34, 188, 35, 160, 77, 83, 178, 58, 59, 7, 56, 110, 104, 61, 76, 85, 121, 93, 19, 134, 179, 155, 163, 115, 185, 125, 112, 71, 8, 119, 18, 47, 151, 26, 103, 122, 9, 170, 146, 99, 49, 72, 102, 31, 40, 43, 158, 142, 4, 69, 139, 28, 174, 101, 84, 129, 156, 74, 62, 91, 159, 41, 38, 45, 136, 169, 21, 51, 181, 97, 166, 175, 90, 27, 86, 65, 105, 143, 127, 17, 6, 116, 94, 117, 48, 50, 25, 64, 95, 63, 184, 152, 120, 1, 187, 162, 114, 3, 81, 20, o código LDPC inclui os bits de informação e os bits de paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade, a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
Petição 870190072873, de 30/07/2019, pág. 84/496 / 242
387 648 945 3023 3889 4856 5002 5167 6868 7477 7590 8165
8354
406 1279 1968 3016 4196 4599 4996 5019 6350 6785 7051
8529
534 784 1034 1160 2530 5033 5171 5469 6167 6372 6913
7718 8621
944 2506 2806 3149 3559 5101 6076 6083 6092 6147 6866
7908 8155
308 1869 1888 2569 3297 4742 5232 5442 6135 6814 7284
8238 8405
464 667 899 2421 3425 5382 6258 6373 6399 6489 7367
7922
2276 3014 3525 3829 4135 4276 4611 4733 4738 4956 6025
7152 8155
1047 1370 2406 2819 4600 4991 5017 5590 6199 6483 6556
6834 7760
380 2033 3698 4068 6096 6223 6238 6757 7541 7641 7677
8595
562 697 782 808 921 1703 3032 4300 7027 7481 7839 8160
8526
236 962 1557 2023 2135 2190 2892 3072 4523 6254 6838
7209 7381
196 1167 1179 1426 1675 1763 2345 2560 2613 5024 5761
6522 7973
512 822 1778 1924 2610 3445 4570 4805 5263 5299 8439
8448 8464
1923 2270 3204 3698 4456 4522 4601 5161 5207 6260 6310
6441 6851
104 281 622 1276 2172 2334 2731 3417 3854 4698 8095 8195
Petição 870190072873, de 30/07/2019, pág. 85/496 / 242
8333
7364 8139
6492 8206
6788 8317
7668 8456
6070 8004
7280 7765
6759 8183
6324 7091
8352
7762
8227
7177
8630
451 528 1269 2169 2274 2393 3853 5002 5543 6121 6351
1685 2675 2790 2953 3103 3560 4336 5372 5495 5568 6429
604 1190 1279 2427 2714 3283 3312 3855 4566 6045 6664
338 917 1873 2102 2561 2655 4635 4765 5370 6249 6724
184 1166 1583 1859 2376 2521 3093 4181 4713 4926 5146
175 1227 2367 3402 3628 3982 4265 4282 4355 5972 6434
801 922 1029 1531 1606 3170 3824 4358 4732 4849 5225
509 1507 1704 1765 2183 2574 3271 4050 4299 4964 5968
567 795 1376 2390 2767 3424 5195 6355 6726 7607 8346
308 1060 1973 2364 2937 3526 4221 4745 5185 5845 6146
323 590 732 917 2636 3008 3792 3990 4322 4893 5211 8014
471 1249 1674 1841 2567 3124 3130 4885 5575 7521 7648
1582 1669 1772 2386 3340 3387 3881 4322 6018 6055 6488
976 1003 2127 3575 3816 6225 7404 7499 7542 8237 8421
675 961 1957 3825 3858 4646 5248 5801 5940 6533 7040
Petição 870190072873, de 30/07/2019, pág. 86/496 / 242
8037
639 1363 1436 1763 2570 3874 4876 6870 6886 7104 8399
297 1330 2264 3287 3534 4441 4746 6569 6971 6976 8179
482 1125 1589 2892 3759 3871 4635 6038 6214 6796 6816 7621
1127 3336 3867 3929 4269 4794 5054 5842 6471 6547 7039
8560
217 1521
1983 8283
3731 4402
208 6703
242 4988
4170 5038
4108 8035
3301 8543
3168 8249
5028 5838
3470 8597
2901 5264
2505 4505
934 5117
1712 5819
3165 7273
3274 6115
4576 6330 7327
5380 6732 8439
2474 3723 7782
384 2783 5846
1453 4436 6625
Petição 870190072873, de 30/07/2019, pág. 87/496 / 242
3220 4261 4835
163 3117 7554
502 2119 4059
2200 4263 4930
2378 6294 7713
743 5501 6809
1364 6062 7808
4680 6468 7895
3469 3602 7304
1609 5386 5647
267 2921 3206
2565 3020 6269
1651 5224 5718
1128 5058 8579
286 3396 7660
1497 5171 6519
1894 6349 7924
1306 7744 8083
3096 3438 3836
2556 7409 8570
3273 4245 7935
1633 2023 3125
584 4914 6062
2015 2915 3435
1457 6366 6461
3576 8132
5322 6300 6520
5715 7113 7822
2044 5053 6607
Petição 870190072873, de 30/07/2019, pág. 88/496 / 242
5432 7850
5353 6355 8637
346 590 2648
4780 5997 6991
2556 2583 6537
661 2497 8350
7610 8307 8441
671 860 5986
1133 3158 5891
4360 5802 6547
4782 5688 6955
447 5030 6268
1501 5163 7232
1133 2743 3214
959 4100 7554
5712 7643 8385
1442 3180 8008
697 3078 8421
137 922 5123
597 2879 6340
824 2071 7882
1827 4411 5941
3846 5970 6398
1561 1580 7668
4335 6936 8042
4504 5309 6737
1846 3273 3333
272 4885 6718
1835 4761 6931
Petição 870190072873, de 30/07/2019, pág. 89/496
81/242
2141 3760 5129
3975 5012 6504
1258 2822 6030
242 4947 7668
559 6100 8425
1655 1962 4401
2369 2476 2765
114 156 3195
1651 4154 4448
4669 6064 7317
4988 5567 6697
2963 5578 5679
2064 2286 7790
289 4639 7582
1258 4312 5340
2428 4219 7268
1752 2321 6806
118 7302 8603
4170 4280 4445
2207 5067 7257
55 7413
1141 4791 7149
3407 5649 8075
2773 3198 3720
6970 7222 8633
2498 4764 5281
1048 2093 5031
2500 2851 8396
1694 3795 6666
Petição 870190072873, de 30/07/2019, pág. 90/496 / 242
2565 3343 4688
4228 4374 5947
2267 6745 7172
175 2662 3926
1517 6056
4069 5439 7648
1679 3394 4707
2136 4553 8265
482 2100 2302
3306 3729 8063
5263 7710 8240
1001 1335 4500
576 6736 7250
181 3601 3755
5899 7515 7714
1181 53327197
542 1150 1196
1386 2156 5873
656 3019 3213
263 1117 5957
4495 5904 6462
2547 2786 4215
4954 5848 6225
940 4478 7633
2124 3347 7069.
[0022] No primeiro método de transmissão da presente tecnologia, a codificação LDPC é realizada com base na matriz de verificação de paridade do código LDPC que tem o comprimento de código N de 69.120 bits e a taxa de codificação r de 2/16, e a intercalação grupo a grupo para intercalar o
Petição 870190072873, de 30/07/2019, pág. 91/496 / 242 código LDPC em unidades de grupos de bits de 360 bits é realizada. Então, o código LDPC é mapeado para qualquer um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits. Na intercalação grupo a grupo, o (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como o grupo de bits i, e a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada na sequência de grupos de bits
10, 61, 30, 88, 33, 60, 1, 102, 45, 103, 119, 181, 82, 112, 12, 67, 69, 171, 108, 26, 145, 156, 81, 152, 8, 16, 68, 13, 99, 183, 146, 27, 158, 147, 132, 118, 180, 120, 173, 59, 186, 49, 7, 17, 35, 104, 129, 75, 54, 72, 18, 48, 15, 177, 191, 51, 24, 93, 106, 22, 71, 29, 141, 32, 143, 128, 175, 86, 190, 74, 36, 43, 144, 46, 63, 65, 133, 31, 87, 44, 20, 117, 76, 187, 80, 101, 151, 47, 130, 116, 162, 127, 153, 100, 94, 2, 41, 138, 125, 131, 11, 50, 40, 21, 184, 167, 172, 85, 160, 105, 73, 38, 157, 53, 39, 97, 107, 165, 168, 89, 148, 126, 3, 4, 114, 161, 155, 182, 136, 149, 111, 98, 113, 139, 92, 109, 174, 185, 95, 56, 135, 37, 163, 154, 0, 96, 78, 122, 5, 179, 140, 83, 123, 77, 9, 19, 66, 42, 137, 14, 23, 159, 189, 110, 142, 84, 169, 166, 52, 91, 164, 28, 124, 121, 70, 115, 90, 170, 58, 6, 178, 176, 64, 188, 57, 34, 79, 62, 25, 134, 150, 55. A tabela de valor inicial da matriz de verificação de paridade que define a matriz de verificação de paridade é como exposto.
[0023] No primeiro dispositivo de recepção da presente tecnologia, a sequência do código LDPC depois da intercalação grupo a grupo obtida a partir dos dados transmitidos a partir do dispositivo de transmissão que implementa o primeiro método de transmissão é retornada para a sequência original.
[0024] No segundo método de transmissão da presente tecnologia, a codificação LDPC é realizada com base na matriz de verificação de paridade do código LDPC que tem o comprimento de código N de 69.120 bits e a taxa de codificação r de 4/16, e a intercalação grupo a grupo para intercalar o
Petição 870190072873, de 30/07/2019, pág. 92/496 / 242 código LDPC em unidades de grupos de bits de 360 bits é realizada. Então, o código LDPC é mapeado para qualquer um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits. Na intercalação grupo a grupo, o (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como o grupo de bits i, e a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada na sequência de grupos de bits
8, 165, 180, 182, 189, 61, 7, 140, 105, 78, 86, 75, 15, 28, 82, 1, 136, 130, 35, 24, 70, 152, 121, 11, 36, 66, 83, 57, 164, 111, 137, 128, 175, 156, 151, 48, 44, 147, 18, 64, 184, 42, 159, 3, 6, 162, 170, 98, 101, 29, 102, 21, 188, 79, 138, 45, 124, 118, 155, 125, 34, 27, 5, 97, 109, 145, 54, 56, 126, 187, 16, 149, 160, 178, 23, 141, 30, 117, 25, 69, 116, 131, 94, 65, 191, 99, 181, 185, 115, 67, 93, 106, 38, 71, 76, 113, 132, 172, 103, 95, 92, 107, 4, 163, 139, 72, 157, 0, 12, 52, 68, 88, 161, 183, 39, 14, 32, 49, 19, 77, 174, 47, 154, 17, 134, 133, 51, 120, 74, 177, 41, 108, 142, 143, 13, 26, 59, 100, 123, 55, 158, 62, 104, 148, 135, 9, 179, 53, 176, 33, 169, 129, 186, 43, 167, 87, 119, 84, 90, 150, 20, 10, 122, 114, 80, 50, 146, 144, 96, 171, 40, 73, 81, 168, 112, 190, 37, 173, 46, 110, 60, 85, 153, 2, 63, 91, 127, 89, 31, 58, 22, 166. A tabela de valor inicial da matriz de verificação de paridade que define a matriz de verificação de paridade é como exposto.
[0025] No segundo dispositivo de recepção da presente tecnologia, a sequência do código LDPC depois da intercalação grupo a grupo obtida a partir dos dados transmitidos a partir do dispositivo de transmissão que implementa o segundo método de transmissão é retomada para a sequência original.
[0026] No terceiro método de transmissão da presente tecnologia, a codificação LDPC é realizada com base na matriz de verificação de paridade do código LDPC que tem o comprimento de código N de 69.120 bits e a taxa de codificação r de 6/16, e a intercalação gmpo a gmpo para intercalar o
Petição 870190072873, de 30/07/2019, pág. 93/496 / 242 código LDPC em unidades de grupos de bits de 360 bits é realizada. Então, o código LDPC é mapeado para qualquer um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits. Na intercalação grupo a grupo, o (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como o grupo de bits i, e a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada na sequência de grupos de bits
17, 84, 125, 70, 134, 63, 68, 162, 61, 31, 74, 137, 7, 138, 5, 60, 76, 105, 160, 12, 114, 81, 155, 112, 153, 191, 82, 148, 118, 108, 58, 159, 43, 161, 149, 96, 71, 30, 145, 174, 67, 77, 47, 94, 48, 156, 151, 141, 131, 176, 183, 41, 35, 83, 164, 55, 169, 98, 187, 124, 100, 54, 104, 40, 2, 72, 8, 85, 182, 103, 6, 37, 107, 39, 42, 123, 57, 106, 13, 150, 129, 46, 109, 188, 45, 113, 44, 90, 20, 165, 142, 110, 22, 28, 173, 38, 52, 16, 34, 0, 3, 144, 27, 49, 139, 177, 132, 184, 25, 87, 152, 119, 158, 78, 186, 167, 97, 24, 99, 69, 120, 122, 133, 163, 21, 51, 101, 185, 111, 26, 18, 10, 33, 170, 95, 65, 14, 130, 157, 59, 115, 127, 92, 56, 1, 80, 66, 126, 178, 147, 75, 179, 171, 53, 146, 88, 4, 128, 121, 86, 117, 19, 23, 168, 181, 11, 102, 93, 73, 140, 89, 136, 9, 180, 62, 36, 79, 91, 190, 143, 29, 154, 32, 64, 166, 116, 15, 189, 175, 50, 135, 172. A tabela de valor inicial da matriz de verificação de paridade que define a matriz de verificação de paridade é como exposto.
[0027] No terceiro dispositivo de recepção da presente tecnologia, a sequência do código LDPC depois da intercalação grupo a grupo obtida a partir dos dados transmitidos a partir do dispositivo de transmissão que implementa o terceiro método de transmissão é retomada para a sequência original.
[0028] No quarto método de transmissão da presente tecnologia, a codificação LDPC é realizada com base na matriz de verificação de paridade do código LDPC que tem o comprimento de código N de 69.120 bits e a taxa de codificação r de 8/16, e a intercalação grupo a grupo para intercalar o
Petição 870190072873, de 30/07/2019, pág. 94/496 / 242 código LDPC em unidades de grupos de bits de 360 bits é realizada. Então, o código LDPC é mapeado para qualquer um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits. Na intercalação grupo a grupo, o (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como o grupo de bits i, e a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada na sequência de grupos de bits
157, 20, 116, 115, 49, 178, 148, 152, 174, 130, 171, 81, 60, 146, 182, 72, 46, 22, 93, 101, 9, 55, 40, 163, 118, 30, 52, 181, 151, 31, 87, 117, 120, 82, 95, 190, 23, 36, 67, 62, 14, 167, 80, 27, 24, 43, 94, 0, 63, 5, 74, 78, 158, 88, 84, 109, 147, 112, 124, 110, 21, 47, 45, 68, 184, 70, 1, 66, 149, 105, 140, 170, 56, 98, 135, 61, 79, 123, 166, 185, 41, 108, 122, 92, 16, 26, 37, 177, 173, 113, 136, 89, 162, 85, 54, 39, 73, 58, 131, 134, 188, 127, 3, 164, 13, 132, 129, 179, 25, 18, 57, 32, 119, 111, 53, 155, 28, 107, 133, 144, 19, 160, 71, 186, 153, 103, 2, 12, 91, 106, 64, 175, 75, 189, 128, 142, 187, 76, 180, 34, 59, 169, 90, 11, 172, 97, 141, 38, 191, 17, 114, 126, 145, 83, 143, 125, 121, 10, 44, 137, 86, 29, 104, 154, 168, 65, 159, 15, 99, 35, 50, 48, 138, 96, 100, 102, 7, 42, 156, 8, 4, 69, 183, 51, 165, 6, 150, 77, 161, 33, 176, 139. A tabela de valor inicial da matriz de verificação de paridade que define a matriz de verificação de paridade é como exposto.
[0029] No quarto dispositivo de recepção da presente tecnologia, a sequência do código LDPC depois da intercalação grupo a grupo obtida a partir dos dados transmitidos a partir do dispositivo de transmissão que implementa o quarto método de transmissão é retomada para a sequência original.
[0030] No quinto método de transmissão da presente tecnologia, a codificação LDPC é realizada com base na matriz de verificação de paridade do código LDPC que tem o comprimento de código N de 69.120 bits e a taxa de codificação r de 10/16, e a intercalação grupo a grupo para intercalar o
Petição 870190072873, de 30/07/2019, pág. 95/496 / 242 código LDPC em unidades de grupos de bits de 360 bits é realizada. Então, o código LDPC é mapeado para qualquer um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits. Na intercalação grupo a grupo, o (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como o grupo de bits i, e a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada na sequência de grupos de bits
42, 168, 36, 37, 152, 118, 14, 83, 105, 131, 26, 120, 92, 130, 158, 132, 49, 72, 137, 100, 88, 24, 53, 142, 110, 102, 74, 188, 113, 121,12,
173, 5, 126, 127, 3, 93, 46, 164, 109, 151, 2, 98, 153, 116, 89, 101, 136,35,
80, 0, 133, 183, 162, 185, 56, 17, 87, 117, 184, 54, 70, 176, 91, 134, 51, 38,
73, 165, 99, 169, 43, 167, 86, 11, 144, 78, 58, 64, 13, 119, 33, 166, 6, 75,31,
15, 28, 125, 148, 27, 114, 82, 45, 55, 191, 160, 115, 1, 69, 187, 122, 177,32,
172, 52, 112, 171, 124, 180, 85, 150, 7, 57, 60, 94, 181, 29, 97, 128, 19, 149, 175, 50, 140, 10, 174, 68, 59, 39, 106, 44, 62, 71, 18, 107, 156, 159, 146, 48,
81, 111, 96, 103, 34, 161, 141, 154, 76, 61, 135, 20, 84, 77, 108, 23, 145, 182, 170, 139, 157, 47, 9, 63, 123, 138, 155, 79, 4, 30, 143, 25, 90, 66, 147, 186, 179, 129, 21, 65, 41, 95, 67, 22, 163, 190, 16, 8, 104, 189, 40, 178. A tabela de valor inicial da matriz de verificação de paridade que define a matriz de verificação de paridade é como exposto.
[0031] No quinto dispositivo de recepção da presente tecnologia, a sequência do código LDPC depois da intercalação grupo a grupo obtida a partir dos dados transmitidos a partir do dispositivo de transmissão que implementa o quinto método de transmissão é retomada para a sequência original.
[0032] No sexto método de transmissão da presente tecnologia, a codificação LDPC é realizada com base na matriz de verificação de paridade do código LDPC que tem o comprimento de código N de 69.120 bits e a taxa de codificação r de 12/16, e a intercalação grupo a grupo para intercalar o
Petição 870190072873, de 30/07/2019, pág. 96/496 / 242 código LDPC em unidades de grupos de bits de 360 bits é realizada. Então, o código LDPC é mapeado para qualquer um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits. Na intercalação grupo a grupo, o (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como o grupo de bits i, e a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada na sequência de grupos de bits
92, 132, 39, 44, 190, 21, 70, 146, 48, 13, 17, 187, 119, 43, 94, 157, 150, 98, 96, 47, 86, 63, 152, 158, 84, 170, 81, 7, 62, 191, 174, 99, 116, 10, 85, 113, 135, 28, 53, 122, 83, 141, 77, 23, 131, 4, 40, 168, 129, 109, 51, 130, 188, 147, 29, 50, 26, 78, 148, 164, 167, 103, 36, 134, 2, 177, 20, 123, 27, 90, 176, 5, 33, 133, 189, 138, 76, 41, 89, 35, 72, 139, 32, 73, 68, 67, 101, 166, 93, 54, 52, 42, 110, 59, 8, 179, 34, 171, 143, 137, 9, 126, 155, 108, 142, 120, 163, 12, 3, 75, 159, 107, 65, 128, 87, 6, 22, 57, 100, 24, 64, 106, 117, 19, 58, 95, 74, 180, 125, 136, 186, 154, 121, 161, 88, 37, 114, 102, 105, 160, 80, 185, 82, 124, 184, 15, 16, 18, 118, 173, 151, 11, 91, 79, 46, 140, 127, 1, 169, 0, 61, 66, 45, 162, 149, 115, 144, 30, 25, 175, 153, 183, 60, 38, 31, 111, 182, 49, 55, 145, 56, 181, 104, 14, 71, 178, 112, 172, 165, 69, 97, 156. A tabela de valor inicial da matriz de verificação de paridade que define a matriz de verificação de paridade é como exposto.
[0033] No sexto dispositivo de recepção da presente tecnologia, a sequência do código LDPC depois da intercalação grupo a grupo obtida a partir dos dados transmitidos a partir do dispositivo de transmissão que implementa o sexto método de transmissão é retomada para a sequência original.
[0034] No sétimo método de transmissão da presente tecnologia, a codificação LDPC é realizada com base na matriz de verificação de paridade do código LDPC que tem o comprimento de código N de 69.120 bits e a taxa de codificação r de 14/16, e a intercalação grupo a grupo para intercalar o
Petição 870190072873, de 30/07/2019, pág. 97/496 / 242 código LDPC em unidades de grupos de bits de 360 bits é realizada. Então, o código LDPC é mapeado para qualquer um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits. Na intercalação grupo a grupo, o (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como o grupo de bits i, e a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada na sequência de grupos de bits
133, 96, 46, 148, 78, 109, 149, 161, 55, 39, 183, 54, 186, 73, 150, 180, 189, 190, 22, 135, 12, 80, 42, 130, 164, 70, 126, 107, 57, 67, 15, 157, 52, 88, 5, 23, 123, 66, 53, 147, 177, 60, 131, 108, 171, 191, 44, 140, 98, 154, 37, 118, 176, 92, 124, 138, 132, 167, 173, 13, 79, 32, 145, 14, 113, 30, 2, 0, 165, 182, 153, 24, 144, 87, 82, 75, 141, 89, 137, 33, 100, 106, 128, 168, 29, 36, 172, 11, 111, 68, 16, 10, 34, 188, 35, 160, 77, 83, 178, 58, 59, 7, 56, 110, 104, 61, 76, 85, 121, 93, 19, 134, 179, 155, 163, 115, 185, 125, 112, 71, 8, 119, 18, 47, 151, 26, 103, 122, 9, 170, 146, 99, 49, 72, 102, 31, 40, 43, 158, 142, 4, 69, 139, 28, 174, 101, 84, 129, 156, 74, 62, 91, 159, 41, 38, 45, 136, 169, 21, 51, 181, 97, 166, 175, 90, 27, 86, 65, 105, 143, 127, 17, 6, 116, 94, 117, 48, 50, 25, 64, 95, 63, 184, 152, 120, 1, 187, 162, 114, 3, 81, 20. A tabela de valor inicial da matriz de verificação de paridade que define a matriz de verificação de paridade é como exposto.
[0035] No sétimo dispositivo de recepção da presente tecnologia, a sequência do código LDPC depois da intercalação grupo a grupo obtida a partir dos dados transmitidos a partir do dispositivo de transmissão que implementa o sétimo método de transmissão é retomada para a ordem original.
[0036] Note que o dispositivo de recepção pode ser um dispositivo independente ou pode compreender os blocos internos que configuram um dispositivo.
Efeitos da Invenção
Petição 870190072873, de 30/07/2019, pág. 98/496 / 242 [0037] De acordo com a presente tecnologia, a qualidade de comunicação favorável pode ser garantida na transmissão de dados usando um código LDPC.
[0038] Note que os efeitos aqui descritos não são necessariamente limitados, e qualquer um dos efeitos descritos na presente descrição pode ser exercido.
Breve Descrição dos Desenhos [0039] A figura 1 é um diagrama para descrever uma matriz de verificação de paridade H de um código LDPC.
[0040] A figura 2 é um fluxograma que ilustra um procedimento de decodificação de um código LDPC.
[0041] A figura 3 é um diagrama que ilustra um exemplo de uma matriz de verificação de paridade de um código LDPC.
[0042] A figura 4 é um diagrama que ilustra um exemplo de um gráfico de Tanner de uma matriz de verificação de paridade.
[0043] A figura 5 é um diagrama que ilustra um exemplo de um nó variável.
[0044] A figura 6 é um diagrama que ilustra um exemplo de um nó de verificação.
[0045] A figura 7 é um diagrama que ilustra um exemplo de configuração de uma modalidade de um sistema de transmissão no qual a presente tecnologia é aplicada.
[0046] A figura 8 é um diagrama de blocos que ilustra um exemplo de configuração de um dispositivo de transmissão 11.
[0047] A figura 9 é um diagrama de blocos que ilustra um exemplo de configuração de um intercalador de bit 116.
[0048] A figura 10 é um diagrama que ilustra um exemplo de uma matriz de verificação de paridade.
[0049] A figura 11 é um diagrama que ilustra um exemplo de uma
Petição 870190072873, de 30/07/2019, pág. 99/496
91/242 matriz de paridade.
[0050] A figura 12 é um diagrama para descrever uma matriz de verificação de paridade de um código LDPC definido no padrão DVB-T.2.
[0051] A figura 13 é um diagrama para descrever uma matriz de verificação de paridade de um código LDPC definido no padrão DVB-T.2.
[0052] A figura 14 é um diagrama que ilustra um exemplo de um gráfico de Tanner para a decodificação de um código LDPC.
[0053] A figura 15 é um diagrama que ilustra um exemplo de uma matriz de paridade Ht que tem uma estrutura de degrau e um gráfico de Tanner correspondente à matriz de paridade Ht.
[0054] A figura 16 é um diagrama que ilustra um exemplo de uma matriz de paridade Ht de uma matriz de verificação de paridade H correspondente a um código LDPC depois da intercalação de paridade.
[0055] A figura 17 é um fluxograma para descrever um exemplo do processamento realizado pelo intercalador de bit 116 e por um mapeador 117.
[0056] A figura 18 é um diagrama de blocos que ilustra um exemplo de configuração de um codificador de LDPC 115.
[0057] A figura 19 é um fluxograma para descrever um exemplo do processamento do codificador de LDPC 115.
[0058] A figura 20 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade com uma taxa de codificação de 1/4 e um comprimento de código de 16.200.
[0059] A figura 21 é um diagrama para descrever um método de obtenção de uma matriz de verificação de paridade H a partir de uma tabela de valor inicial da matriz de verificação de paridade.
[0060] A figura 22 é um diagrama que ilustra uma estrutura de uma matriz de verificação de paridade.
[0061] A figura 23 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade.
Petição 870190072873, de 30/07/2019, pág. 100/496 / 242 [0062] A figura 24 é um diagrama para descrever uma matriz A gerada a partir de uma tabela de valor inicial da matriz de verificação de paridade.
[0063] A figura 25 é um diagrama para descrever a intercalação de paridade de uma matriz B.
[0064] A figura 26 é um diagrama para descrever uma matriz C gerada a partir de uma tabela de valor inicial da matriz de verificação de paridade.
[0065] A figura 27 é um diagrama para descrever a intercalação de paridade de uma matriz D.
[0066] A figura 28 é um diagrama que ilustra uma matriz de verificação de paridade na qual a permuta de coluna é realizada como a desintercalação de paridade para restaurar a intercalação de paridade para uma matriz de verificação de paridade.
[0067] A figura 29 é um diagrama que ilustra uma matriz de verificação de paridade transformada obtida pela realização da permuta de linha para uma matriz de verificação de paridade.
[0068] A figura 30 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo A que tem N = 69.120 bits e r = 2/16.
[0069] A figura 31 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo A que tem N = 69.120 bits e r = 3/16.
[0070] A figura 32 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo A que tem N = 69.120 bits e r = 3/16.
[0071] A figura 33 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo A que tem N = 69.120 bits e r = 4/16.
Petição 870190072873, de 30/07/2019, pág. 101/496 / 242 [0072] A figura 34 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo A que tem N = 69.120 bits e r = 5/16.
[0073] A figura 35 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo A que tem N = 69.120 bits e r = 5/16.
[0074] A figura 36 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo A que tem N = 69.120 bits e r = 6/16.
[0075] A figura 37 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo A que tem N = 69.120 bits e r = 6/16.
[0076] A figura 38 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo A que tem N = 69.120 bits e r = 7/16.
[0077] A figura 39 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo A que tem N = 69.120 bits e r = 7/16.
[0078] A figura 40 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo A que tem N = 69.120 bits e r = 8/16.
[0079] A figura 41 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo A que tem N = 69.120 bits e r = 8/16.
[0080] A figura 42 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 7/16.
[0081] A figura 43 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo
Petição 870190072873, de 30/07/2019, pág. 102/496 / 242
B que tem N = 69.120 bits e r = 7/16.
[0082] A figura 44 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 7/16.
[0083] A figura 45 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 7/16.
[0084] A figura 46 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 8/16.
[0085] A figura 47 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 8/16.
[0086] A figura 48 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 8/16.
[0087] A figura 49 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 8/16.
[0088] A figura 50 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 9/16.
[0089] A figura 51 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 9/16.
[0090] A figura 52 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 9/16.
[0091] A figura 53 é um diagrama que ilustra um outro exemplo de
Petição 870190072873, de 30/07/2019, pág. 103/496 / 242 uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 9/16.
[0092] A figura 54 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 9/16.
[0093] A figura 55 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 9/16.
[0094] A figura 56 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 10/16.
[0095] A figura 57 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 10/16.
[0096] A figura 58 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 10/16.
[0097] A figura 59 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 10/16.
[0098] A figura 60 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 10/16.
[0099] A figura 61 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 10/16.
[00100] A figura 62 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 11/16.
Petição 870190072873, de 30/07/2019, pág. 104/496 / 242 [00101] A figura 63 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 11/16.
[00102] A figura 64 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 11/16.
[00103] A figura 65 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 11/16.
[00104] A figura 66 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 11/16.
[00105] A figura 67 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 11/16.
[00106] A figura 68 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 12/16.
[00107] A figura 69 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 12/16.
[00108] A figura 70 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 12/16.
[00109] A figura 71 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 12/16.
[00110] A figura 72 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código
Petição 870190072873, de 30/07/2019, pág. 105/496 / 242 tipo B que tem N = 69.120 bits e r = 12/16.
[00111] A figura 73 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 12/16.
[00112] A figura 74 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 13/16.
[00113] A figura 75 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 13/16.
[00114] A figura 76 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 13/16.
[00115] A figura 77 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 13/16.
[00116] A figura 78 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 13/16.
[00117] A figura 79 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 13/16.
[00118] A figura 80 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 14/16.
[00119] A figura 81 é um diagrama que ilustra o exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 14/16.
[00120] A figura 82 é um diagrama que ilustra o exemplo de uma
Petição 870190072873, de 30/07/2019, pág. 106/496 / 242 tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 14/16.
[00121] A figura 83 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 14/16.
[00122] A figura 84 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 14/16.
[00123] A figura 85 é um diagrama que ilustra um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade de um código tipo B que tem N = 69.120 bits e r = 14/16.
[00124] A figura 86 é um diagrama que ilustra um exemplo de um gráfico de Tanner de um ajuntamento de sequência de graus com um peso de coluna de 3 e um peso de linha de 6.
[00125] A figura 87 é um diagrama que ilustra um exemplo de um gráfico de Tanner de um ajuntamento tipo multibordas.
[00126] A figura 88 é um diagrama para verificação de paridade por um método tipo A.
[00127] A figura 89 é um diagrama para verificação de paridade por um método tipo A.
[00128] A figura 90 é um diagrama para verificação de paridade por um método tipo B.
[00129] A figura 91 é um diagrama para verificação de paridade por um método tipo B.
[00130] A figura 92 é um diagrama que ilustra um exemplo das coordenadas de um ponto de sinal de UC em um caso em que um método de modulação for QPSK.
[00131] A figura 93 é um diagrama que ilustra um exemplo das coordenadas de um ponto de sinal de NUC 2D em um caso em que um descrever matriz uma de descrever matriz uma de descrever matriz uma de descrever matriz uma de
Petição 870190072873, de 30/07/2019, pág. 107/496 / 242 método de modulação for 16QAM.
[00132] A figura 94 é um diagrama que ilustra um exemplo das coordenadas de um ponto de sinal de NUC 1D em um caso em que um método de modulação for 1024QAM.
[00133] A figura 95 é um diagrama que ilustra o relacionamento entre um símbolo y de 1024QAM e cada uma da parte real Re (zs) e da parte imaginária Im (zs) de um número complexo como as coordenadas do ponto de sinal zs NUC 1D correspondente ao símbolo y.
[00134] A figura 96 é um diagrama que ilustra um exemplodas coordenadas zq de um ponto de sinal de QPSK-UC.
[00135] A figura 97 é um diagrama que ilustra um exemplodas coordenadas zq de um ponto de sinal de QPSK-UC.
[00136] A figura 98 é um diagrama que ilustra um exemplodas coordenadas zq de um ponto de sinal de 16QAM-UC.
[00137] A figura 99 é um diagrama que ilustra um exemplo das coordenadas zq de um ponto de sinal de 16QAM-UC.
[00138] A figura 100 é um diagrama que ilustra um exemplo das coordenadas zq de um ponto de sinal de 64QAM-UC.
[00139] A figura 101 é um diagrama que ilustra um exemplo das coordenadas zq de um ponto de sinal de 64QAM-UC.
[00140] A figura 102 é um diagrama que ilustra um exemplo das coordenadas zq de um ponto de sinal de 256QAM-UC.
[00141] A figura 103 é um diagrama que ilustra um exemplo das coordenadas zq de um ponto de sinal de 256QAM-UC.
[00142] A figura 104 é um diagrama que ilustra um exemplo das coordenadas zq de um ponto de sinal de 1024QAM-UC.
[00143] A figura 105 é um diagrama que ilustra um exemplo das coordenadas zq de um ponto de sinal de 1024QAM-UC.
[00144] A figura 106 é um diagrama que ilustra um exemplo das
Petição 870190072873, de 30/07/2019, pág. 108/496
100 / 242 coordenadas zq de um ponto de sinal de 4096QAM-UC.
[00145] A figura 107 é um diagrama que ilustra um exemplo das coordenadas zq de um ponto de sinal de 4096QAM-UC.
[00146] A figura 108 é um diagrama para descrever a intercalação de bloco realizada por um intercalador de bloco 25.
[00147] A figura 109 é um diagrama para descrever a intercalação de bloco realizada pelo intercalador de bloco 25.
[00148] A figura 110 é um diagrama para descrever a intercalação grupo a grupo realizada por um intercalador grupo a grupo 24.
[00149] A figura 111 é um diagrama que ilustra um primeiro exemplo de um padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00150] A figura 112 é um diagrama que ilustra um segundo exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00151] A figura 113 é um diagrama que ilustra um terceiro exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00152] A figura 114 é um diagrama que ilustra um quarto exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00153] A figura 115 é um diagrama que ilustra um quinto exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00154] A figura 116 é um diagrama que ilustra um sexto exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00155] A figura 117 é um diagrama que ilustra um sétimo exemplo do padrão GW para um código LDPC com um comprimento de código N de
Petição 870190072873, de 30/07/2019, pág. 109/496
101/242
69.120 bits.
[00156] A figura 118 é um diagrama que ilustra um oitavo exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00157] A figura 119 é um diagrama que ilustra um nono exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00158] A figura 120 é um diagrama que ilustra um décimo exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00159] A figura 121 é um diagrama que ilustra um décimo primeiro exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00160] A figura 122 é um diagrama que ilustra um décimo segundo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00161] A figura 123 é um diagrama que ilustra um décimo terceiro exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00162] A figura 124 é um diagrama que ilustra um décimo quarto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00163] A figura 125 é um diagrama que ilustra um décimo quinto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00164] A figura 126 é um diagrama que ilustra um décimo sexto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00165] A figura 127 é um diagrama que ilustra um décimo sétimo
Petição 870190072873, de 30/07/2019, pág. 110/496
102 / 242 exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00166] A figura 128 é um diagrama que ilustra um décimo oitavo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00167] A figura 129 é um diagrama que ilustra um décimo nono exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00168] A figura 130 é um diagrama que ilustra o vigésimo exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00169] A figura 131 é um diagrama que ilustra um vigésimo primeiro exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00170] A figura 132 é um diagrama que ilustra um vigésimo segundo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00171] A figura 133 é um diagrama que ilustra um vigésimo terceiro exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00172] A figura 134 é um diagrama que ilustra um vigésimo quarto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00173] A figura 135 é um diagrama que ilustra um vigésimo quinto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00174] A figura 136 é um diagrama que ilustra um vigésimo sexto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
Petição 870190072873, de 30/07/2019, pág. 111/496
103 / 242 [00175] A figura 137 é um diagrama que ilustra um vigésimo sétimo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00176] A figura 138 é um diagrama que ilustra um vigésimo oitavo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00177] A figura 139 é um diagrama que ilustra um vigésimo nono exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00178] A figura 140 é um diagrama que ilustra trigésimo exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00179] A figura 141 é um diagrama que ilustra um trigésimo primeiro exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00180] A figura 142 é um diagrama que ilustra um trigésimo segundo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00181] A figura 143 é um diagrama que ilustra um trigésimo terceiro exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00182] A figura 144 é um diagrama que ilustra um trigésimo quarto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00183] A figura 145 é uma figura que ilustra um trigésimo quinto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00184] A figura 146 é um diagrama que ilustra um trigésimo sexto exemplo do padrão GW para um código LDPC com um comprimento de
Petição 870190072873, de 30/07/2019, pág. 112/496
104 / 242 código N de 69.120 bits.
[00185] A figura 147 é um diagrama que ilustra um trigésimo sétimo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00186] A figura 148 é um diagrama que ilustra um trigésimo oitavo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00187] A figura 149 é um diagrama que ilustra um trigésimo nono exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00188] A figura 150 é um diagrama que ilustra um quadragésimo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00189] A figura 151 é um diagrama que ilustra um quadragésimo primeiro exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00190] A figura 152 é um diagrama que ilustra um quadragésimo segundo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00191] A figura 153 é um diagrama que ilustra um quadragésimo terceiro exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00192] A figura 154 é um diagrama que ilustra um quadragésimo quarto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00193] A figura 155 é um diagrama que ilustra um quadragésimo quinto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00194] A figura 156 é um diagrama de blocos que ilustra um exemplo
Petição 870190072873, de 30/07/2019, pág. 113/496
105 / 242 de configuração de um dispositivo de recepção 12.
[00195] A figura 157 é um diagrama de blocos que ilustra um exemplo de configuração de um desintercalador de bit 165.
[00196] A figura 158 é um fluxograma para descrever um exemplo do processamento realizado por um desmapeador 164, pelo desintercalador de bit 165 e por um decodificador de LDPC 166.
[00197] A figura 159 é um diagrama que ilustra um exemplo de uma matriz de verificação de paridade de um código LDPC.
[00198] A figura 160 é um diagrama que ilustra um exemplo de uma matriz (matriz de verificação de paridade transformada) obtida pela realização da permuta de linha e da permuta de coluna para uma matriz de verificação de paridade.
[00199] A figura 161 é um diagrama que ilustra um exemplo de uma matriz de verificação de paridade transformada dividida em unidades 5x5.
[00200] A figura 162 é um diagrama de blocos que ilustra um exemplo de configuração de um dispositivo de decodificação que realiza coletivamente P operações de nó.
[00201] A figura 163 é um diagrama de blocos que ilustra um exemplo de configuração do decodificador de LDPC 166.
[00202] A figura 164 é um diagrama para descrever a desintercalação de bloco realizada por um desintercalador de bloco 54.
[00203] A figura 165 é um diagrama de blocos que ilustra um outro exemplo de configuração do desintercalador de bit 165.
[00204] A figura 166 é um diagrama de blocos que ilustra um primeiro exemplo de configuração de um sistema de recepção no qual o dispositivo de recepção 12 é aplicável.
[00205] A figura 167 é um diagrama de blocos que ilustra um segundo exemplo de configuração do sistema de recepção no qual o dispositivo de recepção 12 é aplicável.
Petição 870190072873, de 30/07/2019, pág. 114/496
106 / 242 [00206] A figura 168 é um diagrama de blocos que ilustra um terceiro exemplo de configuração do sistema de recepção no qual o dispositivo de recepção 12 é aplicável.
[00207] A figura 169 é um diagrama de blocos que ilustra um exemplo de configuração de uma modalidade de um computador no qual a presente tecnologia é aplicada.
Modo para Realizar a Invenção [00208] A seguir, as modalidades da presente tecnologia serão descritas. Antes da descrição das modalidades, um código LDPC será descrito.
<Código LDPC>
[00209] Note que o código LDPC é um código linear e não necessariamente é binário. Entretanto, a descrição será dada na consideração de que o código LDPC é binário.
[00210] Um código LDPC é mais distinguido em que uma matriz de verificação de paridade que define o código LDPC é esparsa. Aqui, uma matriz esparsa é uma matriz na qual o número de “l”s de elementos de matriz é muito pequeno (uma matriz na qual a maioria dos elementos é 0).
[00211] A figura 1 é um diagrama que ilustra uma matriz de verificação de paridade H do código LDPC.
[00212] Na matriz de verificação de paridade H na figura 1, um peso (peso de coluna) (número de “l”s) (peso) de cada coluna é “3”, e um peso (peso de linha) de cada linha é “6”.
[00213] Na codificação (codificação LDPC) com um código LDPC, por exemplo, uma palavra código (código LDPC) é gerada pela geração de uma matriz geradora G com base na matriz de verificação de paridade H e pela multiplicação dos bits de informação binários pela matriz geradora G.
[00214] Especificamente, um dispositivo de codificação para realizar a codificação LDPC, primeiro, calcula a matriz geradora G que mantém uma
Petição 870190072873, de 30/07/2019, pág. 115/496
107 / 242 equação GHT = 0 com uma matriz transposta Ητ da matriz de verificação de paridade H. Aqui, em um caso em que a matriz geradora G for uma matriz K x N, o dispositivo de codificação multiplica a matriz geradora G por uma sequência de bits (vetor u) dos bits de informação que incluem K bits e gera uma palavra código c (= uG) que inclui N bits. A palavra código (código LDPC) gerada pelo dispositivo de codificação é recebida em um lado de recepção por meio de um caminho de comunicação predeterminado.
[00215] A decodificação do código LDPC pode ser realizada por um algoritmo chamado de decodificação probabilística proposto por Gallager, que é um algoritmo de passagem de mensagem de acordo com a propagação de crença em um assim denominado gráfico de Tanner que inclui um nó variável (também chamado de nó de mensagem) e um nó de verificação. Aqui, conforme apropriado, o nó variável e o nó de verificação também são, a seguir, simplesmente referidos como nós.
[00216] A figura 2 é um fluxograma que ilustra um procedimento de decodificação de um código LDPC.
[00217] Note que, a seguir, um valor real (LLR recebido) que expressa “0” probabilidade de um valor de um i-ésimo bit de código do código LDPC (1 palavra código) recebido no lado de recepção usando uma razão de probabilidade logarítmica também é referido como um valor recebido uoí conforme apropriado. Além do mais, uma mensagem transmitida a partir do nó de verificação é Uj e uma mensagem transmitida a partir do nó variável é Vi.
[00218] Primeiro, na decodificação do código LDPC, da forma ilustrada na figura 2, na etapa Sll, o código LDPC é recebido, uma mensagem (mensagem do nó de verificação) Uj é inicializada em “0”, uma variável k, que é um número inteiro como um contador para o processamento repetido, é inicializada em “0”, e o processamento prossegue para a etapa S12. Na etapa SI2, uma mensagem (mensagem do nó variável) Vi é obtida
Petição 870190072873, de 30/07/2019, pág. 116/496
108 / 242 pela realização de uma operação (operação do nó variável) ilustrada na expressão (1) com base no valor recebido uoí obtido pela recepção do código LDPC e, além do mais, uma mensagem Uj é obtida pela realização de uma operação (operação do nó de verificação) ilustrada na expressão (2) com base na mensagem Vj.
[Expressão 1] dv-1 v j=υθ j + y u j j=1 ...(1) [Expressão 2] tanh Hy-) = Π tanh hY) \ Z / i=1 \ Z / ... (2) [00219] Aqui, d...v e dc nas expressões (1) e (2) são parâmetros arbitrariamente selecionáveis que indicam, respectivamente, os números de “l”s em um direção vertical (coluna) e uma direção transversal (linha) da matriz de verificação de paridade H. Por exemplo, no caso do código LDPC (código LDPC (3, 6)) para a matriz de verificação de paridade H com o peso de coluna de 3 e o peso de linha de 6, da forma ilustrada na figura 1, dv = 3 e dc = 6.
[00220] Note que, em cada uma da operação do nó variável na expressão (1) e da operação do nó de verificação em (2), uma mensagem inserida a partir de uma borda (uma linha que conecta o nó variável e o nó de verificação) para transmitir uma mensagem não é um objeto para a operação. Portanto, uma faixa de operação é 1 a dv-l ou 1 a dc-l. Além do mais, a operação do nó de verificação na expressão (2) é realizada, na prática, pela criação de uma tabela de uma função R (vi, v...2) ilustrada na expressão (3) definida por uma saída para duas entradas vi e v...2, em antecipação, e usando a tabela continuamente (recursivamente), da forma ilustrada na expressão (4).
[Expressão 3] x=2tanh~1 {tanh (Vj/2) tanh (v2/2)} =R (vi, v?)
Petição 870190072873, de 30/07/2019, pág. 117/496
109 / 242 [Expressão 4]
Uj=R(v,,R(v2, R(v3, R(vdo-2, ννι)))) (4) [00221] Na etapa SI2, a variável k é adicionalmente incrementada em “1”, e o processamento prossegue para a etapa S13. Na etapa S13, se a variável k é maior do que um número predeterminado de decodificações iterativas C ou não é determinado. Em um caso em que for determinado que a variável k não é maior do que C na etapa SI3, o processamento retorna para a etapa S12 e, a seguir, um processamento similar é repetido.
[00222] Além do mais, em um caso em que for determinado que a variável k é maior do que C na etapa SI3, o processamento prossegue para a etapa SI4, a operação ilustrada na expressão (5) é realizada para obter a mensagem ví como um resultado da decodificação a ser finalmente transmitido e a mensagem ví é transmitida, e o processamento de decodificação para o código LDPC é terminado.
[Expressão 5] dv
Vi=UOi+ Σ Uj j=1 ...(5) [00223] Aqui, a operação na expressão (5) é realizada usando as mensagens Uj provenientes de todas as bordas conectadas no nó variável, diferente da operação do nó variável na expressão (1).
[00224] A figura 3 é um diagrama que ilustra um exemplo da matriz de verificação de paridade H de um código LDPC (3, 6) (uma taxa de codificação de 1/2 e um comprimento de código de 12).
[00225] Na matriz de verificação de paridade H na figura 3, como na figura 1, o peso de coluna é 3 e o peso de linha é 6.
[00226] A figura 4 é um diagrama que ilustra um gráfico de Tanner da matriz de verificação de paridade H na figura 3.
[00227] Aqui, na figura 4, o nó de verificação é representado por mais “+”, e o nó variável é representado por igual “=”. O nó de verificação e o nó
Petição 870190072873, de 30/07/2019, pág. 118/496
110/242 variável correspondem a uma linha e uma coluna da matriz de verificação de paridade H, respectivamente. Uma conexão entre o nó de verificação e o nó variável é uma borda e corresponde a “1” de um elemento da matriz de verificação de paridade.
[00228] Em outras palavras, em um caso em que o elemento da j-ésima linha e da i-ésima coluna da matriz de verificação de paridade for 1, o i-ésimo nó variável a partir do topo (nó “=”) e o j-ésimo nó de verificação a partir do topo (nó “+”) são conectados por uma borda na figura 4. A borda indica que um bit de código correspondente ao nó variável tem uma restrição correspondente ao nó de verificação.
[00229] Em um algoritmo de soma-produto, que é um método de decodificação de um código LDPC, a operação do nó variável e a operação do nó de verificação são repetidamente realizadas.
[00230] A figura 5 é um diagrama que ilustra a operação do nó variável realizada no nó variável.
[00231] No nó variável, a mensagem ví correspondente à borda a ser calculada é obtida pela operação do nó variável na expressão (1) usando as mensagens ui e U2 e o valor recebido uoí das bordas restantes conectadas no nó variável. As mensagens correspondentes a outras bordas são similarmente obtidas.
[00232] A figura 6 é um diagrama que ilustra a operação do nó de verificação realizada no nó de verificação.
[00233] Aqui, a operação do nó de verificação na expressão (2) pode ser rescrita na expressão (6), usando um relacionamento de uma expressão a x b = exp {In(lal) + In(lbl)} x sign (a) x sign (b). Note que sign (x) é 1 quando x > 0 e -1 quando x < 0.
[Expressão 6]
Petição 870190072873, de 30/07/2019, pág. 119/496
111/242
Figure BR112019015658A2_D0001
Figure BR112019015658A2_D0002
Figure BR112019015658A2_D0003
Figure BR112019015658A2_D0004
Ac 1 / Vj >
Uj=2tanh_1 f[ tanh \ i =1 \ 2- J =2tanh 1 exp- (6) [00234] Quando a função φ(χ) for definida como uma expressão φ(χ) = ln(tan h(x/2)) quando x > 0, uma expressão φ-1(χ) = 2tan h-l(e-x) se mantém e, assim, a expressão (6) pode ser deformada na expressão (7).
[Expressão 7] /dc-1 \ dc-1
Uj = 0_1 Z0(|vj|) x TT sign(Vj) \i=1 / i=1 ...(7) [00235] No nó de verificação, a operação do nó de verificação na expressão (2) é realizada de acordo com a expressão (7).
[00236] Em outras palavras, no nó de verificação, a mensagem Uj correspondente à borda a ser calculada é obtida pela operação do nó de verificação na expressão (7) usando as mensagens vi, v2, v3, v4, e v5 provenientes das bordas restantes conectadas no nó de verificação, da forma ilustrada na figura 6. As mensagens correspondentes a outras bordas são similarmente obtidas.
[00237] Note que a função φ(χ) na expressão (7) pode ser expressada pela expressão φ(χ) = ln((ex + l)/(ex - 1)), e φ(χ) = φ-1(χ) se mantém quando x > 0. Quando as funções φ(χ) e φ-1(χ) forem implementadas em hardware, as funções podem ser implementadas usando as tabelas de pesquisa (LUTs), e as LUTs são as mesmas.
<Exemplo de configuração do sistema de transmissão no qual a presente tecnologia é aplicada>
[00238] A figura 7 é um diagrama que ilustra um exemplo de configuração de uma modalidade de um sistema de transmissão (um sistema é um grupo de uma pluralidade de dispositivos logicamente reunidos, e se os
Petição 870190072873, de 30/07/2019, pág. 120/496
112/242 dispositivos de configurações estão ou não no mesmo invólucro é irrelevante) nos quais a presente tecnologia é aplicada.
[00239] O sistema de transmissão na figura 7 é configurado por um dispositivo de transmissão lie um dispositivo de recepção 12.
[00240] O dispositivo de transmissão 11 realiza a transmissão (difusão) de, por exemplo, um programa de difusão por televisão ou semelhantes. Em outras palavras, o dispositivo de transmissão 11 codifica os dados alvos que serão transmitidos, tais como dados de imagem e dados de áudio como um programa, em um código LDPC, e transmite o código LDPC por meio de um caminho de comunicação 13, tais como uma linha de satélite, uma onda terrestre, ou um cabo (linha com fios), por exemplo.
[00241] O dispositivo de recepção 12 recebe o código LDPC transmitido a partir do dispositivo de transmissão 11 por meio do caminho de comunicação 13, decodifica o código LDPC nos dados alvos, e transmite os dados.
[00242] Aqui, é conhecido que o código LDPC usado no sistema de transmissão na figura 7 exibe capacidade extremamente alta em um caminho de comunicação com ruído Gaussiano branco aditivo (AWGN).
[00243] Neste ínterim, no caminho de comunicação 13, erros de surto e apagamentos podem ocorrer. Por exemplo, em particular, em um caso em que o caminho de comunicação 13 for uma onda terrestre, a potência de um certo símbolo toma-se zero (apagamento) em alguns casos de acordo com um atraso de um eco (um caminho diferente de um caminho principal) em um ambiente multicaminhos em que uma razão de desejado por indesejado (D/U) é 0 dB (potência de indesejado = eco é igual a potência de desejado = caminho principal) em um sistema de multiplexação por divisão de frequência ortogonal (OLDM).
[00244] Também, a potência da íntegra dos símbolos de OLDM em um tempo específico pode se tomar zero (apagamento) devido a uma frequência
Petição 870190072873, de 30/07/2019, pág. 121/496
113/242 de Doppler no caso em que D/U for 0 dB em uma distorção tipo flutter (um caminho de comunicação no qual um atraso é 0 e no qual um eco com frequência de Doppler é adicionado).
[00245] Além do mais, um erro de surto pode ocorrer devido a uma condição de fiação de uma unidade de recepção (não ilustrada) no lado do dispositivo de recepção 12, tal como uma antena que recebe um sinal a partir do dispositivo de transmissão 11 para o dispositivo de recepção 12, e à instabilidade do suprimento de energia do dispositivo de recepção 12.
[00246] Neste ínterim, na decodificação do código LDPC, a operação do nó variável na expressão (1) com a adição do (o valor recebido uoí do) bit de código do código LDPC é realizada, da forma ilustrada na figura 5, em uma coluna da matriz de verificação de paridade H e, assim, em um nó variável correspondente ao bit de código do código LDPC. Portanto, se um erro ocorrer no bit de código usado na operação do nó variável, a precisão de uma mensagem obtida diminui.
[00247] Então, na decodificação do código LDPC, o cálculo pelo nó de verificação da expressão (7) é realizado usando uma mensagem obtida pelo nó variável conectado no nó de verificação no nó de verificação, então, se o número de nós de verificação nos quais (os bits de código do código LDPC correspondente a) uma pluralidade de nós variáveis conectados simultaneamente causam erros (incluindo apagamentos) aumentar, o desempenho da decodificação é degradado.
[00248] Em outras palavras, por exemplo, se dois ou mais dos nós variáveis conectados no nó de verificação se tomarem apagamentos ao mesmo tempo, o nó de verificação retoma uma mensagem em que a probabilidade do valor de 0 e a probabilidade do valor de 1 são iguais para todos os nós variáveis. Neste caso, o nó de verificação que retoma a mensagem de probabilidade igual não irá contribuir para um processamento de decodificação (um conjunto de operação do nó variável e operação do nó
Petição 870190072873, de 30/07/2019, pág. 122/496
114/242 de verificação). Em decorrência disto, um grande número de repetições do processamento de decodificação é exigido. Como resultado, o desempenho da decodificação é degradado, e o consumo de energia do dispositivo de recepção 12 que decodifica o código LDPC aumenta.
[00249] Portanto, no sistema de transmissão na figura 7, a melhoria da resistência aos erros de surto e ao apagamento é possível, ao mesmo tempo em que se mantém o desempenho no caminho de comunicação de AWGN (canal de AWGN).
<Exemplo de configuração do dispositivo de transmissão 11>
[00250] A figura 8 é um diagrama de blocos que ilustra um exemplo de configuração do dispositivo de transmissão 11 na figura 7.
[00251] No dispositivo de transmissão 11, um ou mais fluxos contínuos de entrada como os dados alvos são supridos para uma adaptação de modo/multiplexador 111.
[00252] A adaptação de modo/multiplexador 111 realiza o processamento, tais como seleção de modo e multiplexação dos um ou mais fluxos contínuos de entrada supridos para o mesmo, conforme necessário, e supre os dados resultantes para um preenchedor 112.
[00253] O preenchedor 112 realiza o preenchimento de zero necessário (inserção de nulo) nos dados provenientes da adaptação de modo/multiplexador 111, e supre os dados resultantes para um embaralhador de banda base (BB) 113.
[00254] O embaralhador de BB 113 aplica embaralhamento de BB nos dados provenientes do preenchedor 112, e supre os dados resultantes para um codificador de BCH 114.
[00255] O codificador de BCH 114 BCH codifica os dados provenientes do embaralhador de BB 113, e supre os dados resultantes para um codificador de LDPC 115 como dados LDPC alvos que serão sujeitos a codificação LDPC.
Petição 870190072873, de 30/07/2019, pág. 123/496
115/242 [00256] O codificador de LDPC 115 realiza, para os dados LDPC alvos provenientes do codificador de BCH 114, a codificação LDPC de acordo com uma matriz de verificação de paridade na qual uma matriz de paridade que é uma parte correspondente aos bits de paridade do código LDPC tem uma estrutura de degrau (diagonal dual) ou semelhantes, por exemplo, e transmite o código LDPC que tem os dados LDPC alvos como os bits de informação.
[00257] Em outras palavras, o codificador de LDPC 115 realiza a codificação LDPC para a codificação dos dados LDPC alvos para um código LDPC (correspondente à matriz de verificação de paridade) definido em um padrão predeterminado, tais como DVB-S.2, DVB-T.2, DVB-C.2, ou ATSC 3.0, ou um outro código LDPC, por exemplo, e transmite um código LDPC resultante.
[00258] Aqui, o código LDPC definido no padrão DVB-S.2 ou ATSC 3.0 e o código LDPC a ser adotado em ATSC 3.0 é um código de acúmulo de repetição irregular (IRA), e (uma parte de ou toda) uma matriz de paridade na matriz de verificação de paridade do código LDPC tem uma estrutura de degrau. A matriz de paridade e a estrutura de degrau serão descritas a seguir. Além do mais, o código IRA é descrito, por exemplo, em “Irregular RepeatAccumulate Codes”, H. Jin, A. Khandekar, and R. J. McEliece, in Proceedings of 2nd International Symposium on Turbo codes and Related Topics, páginas 1-8, setembro de 2000.
[00259] O código LDPC transmitido pelo codificador de LDPC 115 é suprido para um intercalador de bit 116.
[00260] O intercalador de bit 116 realiza a intercalação de bits descrita a seguir para o código LDPC proveniente do codificador de LDPC 115, e supre o código LDPC depois da intercalação de bits para um mapeador (Mapeador) 117.
[00261] O mapeador 117 mapeia o código LDPC proveniente do intercalador de bit 116 em pontos de sinal que representam um símbolo de
Petição 870190072873, de 30/07/2019, pág. 124/496
116/242 modulação por quadratura em unidades de um ou mais bits de código (unidades de símbolo) do código LDPC e realiza a modulação por quadratura (modulação de múltiplos valores).
[00262] Em outras palavras, o mapeador 117 mapeia o código LDPC proveniente do intercalador de bit 116 em pontos de sinal determinados por um método de modulação para realizar a modulação por quadratura do código LDPC, em uma constelação que é um plano IQ definido com um eixo geométrico I que representa um componente I em fase com uma portadora e um eixo geométrico Q que representa um componente Q ortogonal à portadora, e realiza a modulação por quadratura.
[00263] Em um caso em que o número de pontos de sinal de constelação usados no método de modulação da modulação por quadratura realizado pelo mapeador 117 é 2m, o mapeador 117 mapeia o código LDPC proveniente do intercalador de bit 116 em pontos de sinal que representam símbolos, dos 2m pontos de sinal em unidades de símbolo, em que os bits de código de m bits do código LDPC compreendem um símbolo (um símbolo).
[00264] Aqui, os exemplos do método de modulação da modulação por quadratura realizado pelo mapeador 117 incluem o método de modulação definido no padrão, tais como DVB-S.2 ou ATSC 3.0, e outros métodos de modulação, tais como modulação por deslocamento de fase binária (BPSK), modulação de quadratura por deslocamento de fase (QPSK), modulação por deslocamento de fase (8PSK), modulação por deslocamento de amplitude e fase (16APSK), 32APSK, modulação por amplitude de quadratura (16QAM), 16QAM, 64QAM, 256QAM, 1024QAM, 4096QAM e modulação de amplitude de pulso (4PAM), por exemplo. Qual método de modulação da modulação por quadratura é usado no mapeador 117 é definido em antecipação de acordo com uma operação de um operador do dispositivo de transmissão 11, ou semelhantes, por exemplo.
[00265] Os dados obtidos pelo processamento no mapeador 117 (o
Petição 870190072873, de 30/07/2019, pág. 125/496
117/242 resultado de mapeamento do mapeamento dos símbolos para os pontos de sinal) são supridos para um intercalador de tempo 118.
[00266] O intercalador de tempo 118 realiza a intercalação de tempo (intercalação em uma direção do tempo) em unidades de símbolo para os dados do mapeador 117, e supre os dados resultantes para um codificador tipo entrada única - saída única/múltiplas entradas - saída única (codificador SISO/MISO) 119.
[00267] O codificador SISO/MISO 119 aplica codificação de espaçotempo nos dados provenientes do intercalador de tempo 118, e supre os dados para um intercalador de frequência 120.
[00268] O intercalador de frequência 120 realiza, para os dados provenientes do codificador SISO/MISO 119, a intercalação de frequência (intercalação em uma direção da frequência) em unidades de símbolo, e supre os dados para um construtor de quadro/unidade de alocação de recurso 131.
[00269] Neste ínterim, os dados de controle (sinalização) para o controle de transmissão, tal como sinalização de banda base (BB) (cabeçalho de BB) são supridos para um codificador de BCH 121, por exemplo.
[00270] O codificador de BCH 121 realiza a codificação de BCH para os dados de controle supridos para o mesmo similarmente ao codificador de BCH 114, e supre os dados resultantes para um codificador de LDPC 122.
[00271] O codificador de LDPC 122 realiza a codificação LDPC para os dados provenientes do codificador de BCH 121 como os dados LDPC alvos, similarmente ao codificador de LDPC 115, e supre um código LDPC resultante para um mapeador 123.
[00272] O mapeador 123 mapeia o código LDPC proveniente do codificador de LDPC 122 em pontos de sinal que representam um símbolo de modulação por quadratura em unidades de um ou mais bits de código (unidades de símbolo) provenientes do código LDPC e realiza a modulação por quadratura, similarmente ao mapeador 117, e supre os dados resultantes
Petição 870190072873, de 30/07/2019, pág. 126/496
118/242 para um intercalador de frequência 124.
[00273] O intercalador de frequência 124 realiza a intercalação de frequência em unidades de símbolo para os dados provenientes do mapeador 123, similarmente ao intercalador de frequência 120, e supre os dados resultantes para o construtor de quadro/unidade de alocação de recurso 131.
[00274] O construtor de quadro/unidade de alocação de recurso 131 insere os símbolos pilotos em posições necessárias dos dados (símbolos) provenientes dos intercaladores de frequência 120 e 124, e configura um quadro por um número predeterminado de símbolos (por exemplo, um quadro de camada física (PL), um quadro T2, um quadro C2 ou semelhantes) provenientes dos dados resultantes (símbolos), e supre o quadro para uma unidade de geração de OFDM 132.
[00275] A unidade de geração de OFDM 132 gera um sinal OFDM correspondente ao quadro a partir do construtor de quadro/unidade de alocação de recurso 131, e transmite o sinal OFDM por meio do caminho de comunicação 13 (figura 7).
[00276] Note que o dispositivo de transmissão 11 pode ser configurado sem incluir parte dos blocos ilustrados na figura 8, tais como o intercalador de tempo 118, o codificador SISO/MISO 119, o intercalador de frequência 120, e o intercalador de frequência 124.
<Exemplo de configuração do intercalador de bit 116>
[00277] A figura 9 é um diagrama de blocos que ilustra um exemplo de configuração do intercalador de bit 116.
[00278] O intercalador de bit 116 tem uma função de intercalar os dados, e é configurado por um intercalador de paridade 23, um intercalador grupo a grupo 24, e um intercalador de bloco 25.
[00279] O intercalador de paridade 23 realiza a intercalação de paridade para intercalar os bits de paridade do código LDPC proveniente do codificador de LDPC 115 com posições de outros bits de paridade, e supre o
Petição 870190072873, de 30/07/2019, pág. 127/496
119/242 código LDPC depois da intercalação de paridade para o intercalador grupo a grupo 24.
[00280] O intercalador grupo a grupo 24 realiza a intercalação grupo a grupo para o código LDPC proveniente do intercalador de paridade 23, e supre o código LDPC depois da intercalação grupo a grupo para o intercalador de bloco 25.
[00281] Aqui, na intercalação grupo a grupo, o código LDPC proveniente do intercalador de paridade 23 é intercalado em unidades de grupos de bits, em que uma seção de 360 bits é definida como um grupo de bits, a uma seção de 360 bits sendo obtida pela divisão do código LDPC de um código em unidades de 360 bits, a unidade sendo igual a um tamanho de unidade P descrito a seguir, a partir da cabeça do código LDPC, e tomando uma das seções como a uma seção.
[00282] Em um caso de realização da intercalação grupo a grupo, a taxa de erro pode ser melhorada, se comparada com um caso de não realização da intercalação grupo a grupo. Em decorrência disto, a qualidade de comunicação favorável pode ser garantida na transmissão de dados.
[00283] O intercalador de bloco 25 realiza a intercalação de bloco para demultiplexar o código LDPC proveniente do intercalador grupo a grupo 24 para simbolizar o código LDPC de um código em símbolos de m bits, os m bits sendo a unidade de mapeamento, e supre os símbolos para o mapeador 117 (figura 8).
[00284] Aqui, na intercalação de bloco, por exemplo, o código LDPC proveniente do intercalador grupo a grupo 24 é gravado em uma direção da coluna (vertical) e é lido em uma direção da linha (transversal) em relação a uma área de armazenamento na qual as colunas como as áreas de armazenamento, cada qual armazenando um comprimento de bit predeterminado na direção da coluna, são arranjadas na direção da linha pelo número de comprimento de bit m de símbolos, de acordo com o que, o código
Petição 870190072873, de 30/07/2019, pág. 128/496
120/242
LDPC é simbolizado nos símbolos de m bits.
<Matriz de verificação de paridade do código LDPC>
[00285] A figura 10 é um diagrama que ilustra um exemplo da matriz de verificação de paridade H usada para a codificação LDPC no codificador de LDPC 115 na figura 8.
[00286] A matriz de verificação de paridade H tem uma estrutura da matriz de geração de baixa densidade (LDGM) e é expressada por uma matriz de informação Ha de uma parte correspondente aos bits de informação e uma matriz de paridade Ht correspondente aos bits de paridade, do bits de código do código LDPC, como uma expressão H = [HaIHt] (os elementos da matriz de informação Ha são os elementos no lado esquerdo e os elementos da matriz de verificação de paridade Ht são os elementos no lado direito).
[00287] Aqui, o comprimento de bit dos bits de informação e o comprimento de bit dos bits de paridade, dos bits de código do código LDPC de um código (uma palavra código), são respectivamente referidos como um comprimento da informação K e um comprimento de paridade M, e o comprimento de bit dos bits de código de um (uma palavra código) código LDPC é referido como o comprimento de código N (= K + M).
[00288] O comprimento da informação K e o comprimento de paridade M de um código LDPC de um dado comprimento de código N são determinados por uma taxa de codificação. Além do mais, a matriz de verificação de paridade H é uma matriz de Μ x N em linhas x colunas (matriz de M linhas e N colunas). Então, a matriz de informação Ha é uma matriz M x K, e a matriz de paridade Ht é uma matriz Μ x M.
[00289] A figura 11 é um diagrama que ilustra um exemplo da matriz de paridade Ht da matriz de verificação de paridade H usada para a codificação LDPC no codificador de LDPC 115 na figura 8.
[00290] Como a matriz de paridade Ht da matriz de verificação de paridade H usada para a codificação LDPC no codificador de LDPC 115, uma
Petição 870190072873, de 30/07/2019, pág. 129/496
121/242 matriz de paridade Ητ similar à matriz de verificação de paridade H do código LDPC definido no padrão, tal como DVB-T.2, pode ser adotada, por exemplo. [00291] A matriz de paridade Ht da matriz de verificação de paridade H do código LDPC definido no padrão, tal como DVB-T.2, é uma matriz que tem uma estrutura de degrau (matriz bidiagonal inferior) na qual os elementos de 1 são arranjados de uma maneira tipo degrau, da forma ilustrada na figura 11.0 peso de linha da matriz de paridade Ht é 1 na Ia linha e 2 em todas as linhas restantes. Além do mais, o peso de coluna é 1 na última coluna e 2 em todas as colunas restantes.
[00292] Da forma supradescrita, o código LDPC da matriz de verificação de paridade H que tem a matriz de paridade Ht em uma estrutura de degrau pode ser facilmente gerado usando a matriz de verificação de paridade H.
[00293] Em outras palavras, o código LDPC (uma palavra código) é representado por um vetor de linha c, e um vetor de coluna obtido pela transposição do vetor de linha é representado como cT. Além do mais, uma parte dos bits de informação, do vetor de linha c, que é o código LDPC, é representada por um vetor de linha A, e uma parte dos bits de paridade, do vetor de linha c, é representada por um vetor de linha T.
[00294] Neste caso, o vetor de linha c pode ser expressado por uma expressão c = [AIT] (os elementos do vetor de linha A são os elementos no lado esquerdo e os elementos do vetor de linha T são os elementos no lado direito) usando o vetor de linha A como os bits de informação e o vetor de linha T como os bits de paridade.
[00295] A matriz de verificação de paridade H e o vetor de linha c = [AIT] como o código LDPC precisa satisfazer uma expressão HcT = 0 e o vetor de linha T como os bits de paridade que constituem o vetor de linha c = [AIT] que satisfaz a expressão HcT = 0 podem ser sequencialmente obtidos (em ordem) pela definição sequencial do elemento de cada linha em 0 a partir
Petição 870190072873, de 30/07/2019, pág. 130/496
122/242 do elemento na Ia linha do vetor de coluna HcT na expressão HcT = 0 em um caso em que a matriz de paridade Ητ da matriz de verificação de paridade H = [HaIHt] tiver a estrutura de degrau ilustrada na figura 11.
[00296] A figura 12 é um diagrama para descrever a matriz de verificação de paridade H do código LDPC definido no padrão, tal como DVB-T.2.
[00297] O peso de coluna da matriz de verificação de paridade H do código LDPC definido no padrão, tal como DVB-T.2, é X em KX colunas a partir da Ia coluna, 3 nas seguintes K3 colunas, e 2 nas seguintes Μ - 1 colunas, e 1 na última coluna.
[00298] Aqui, KX + K3+M-l + lé igual ao comprimento de código N.
[00299] A figura 13 é um diagrama que ilustra o número de colunas KX, K3, e M e o peso de coluna X para cada taxa de codificação r do código LDPC definido no padrão, tal como DVB-T.2.
[00300] No padrão, tal como DVB-T.2, os códigos LDPC que têm comprimentos de código N de 64.800 bits e 16.200 bits são definidos.
[00301] Então, onze taxas de codificação (taxas nominais) de 1/4, 1/3, 2/5, 1/2, 3/5, 2/3, 3/4, 4/5, 5/6, 8/9, e 9/10 são definidas para o código LDPC com o comprimento de código N de 64.800 bits. Dez taxas de codificação de 1/4, 1/3, 2/5, 1/2, 3/5, 2/3, 3/4, 4/5, 5/6, e 8/9 são definidas para o código LDPC com o comprimento de código N de 16.200 bits.
[00302] Aqui, o comprimento de código N de 64.800 bits também é referido como 64 kbits e o comprimento de código N de 16.200 bits também é referido como 16 kbits.
[00303] Em relação ao código LDPC, os bits de código correspondentes a uma coluna que tem um maior peso de coluna da matriz de verificação de paridade H tendem a ter uma taxa de erro inferior.
[00304] Na matriz de verificação de paridade H definida no padrão, tal
Petição 870190072873, de 30/07/2019, pág. 131/496
123/242 como DVB-T.2, ilustrada nas figuras 12 e 13, o peso de coluna tende a ser maior nas colunas no lado da cabeça (lado esquerdo) e, portanto, os bits de código no lado da cabeça são mais resistentes a erros e os últimos bits de código são mais suscetíveis a erros no código LDPC correspondente à matriz de verificação de paridade H.
<Intercalação de paridado [00305] A intercalação de paridade pelo intercalador de paridade 23 na figura 9 será descrita em relação às figuras 14 a 16.
[00306] A figura 14 é um diagrama que ilustra um exemplo de (um parte de) um gráfico de Tanner da matriz de verificação de paridade do código LDPC.
[00307] Da forma ilustrada na figura 14, quando dois ou mais dos (os bits de código correspondentes aos) nós variáveis conectados no nó de verificação se tomarem erros, tais como apagamentos ao mesmo tempo, por exemplo, o nó de verificação retoma uma mensagem em que a probabilidade do valor de 0 e a probabilidade do valor de 1 são iguais para todos os nós variáveis conectados no nó de verificação. Portanto, se uma pluralidade de nós variáveis conectados no mesmo nó de verificação simultaneamente se tomarem apagamentos ou semelhantes, o desempenho da decodificação irá deteriorar.
[00308] A propósito, o código LDPC transmitido a partir do codificador de LDPC 115 na figura 8 é um código IRA, similarmente ao código LDPC definido no padrão, tal como DVB-T.2, por exemplo, e a matriz de paridade Ht da matriz de verificação de paridade H tem uma estrutura de degrau, da forma ilustrada na figura 11.
[00309] A figura 15 é um diagrama que ilustra os exemplos da matriz de paridade Ht que tem a estmtura de degrau, da forma ilustrada na figura 11, e o gráfico de Tanner correspondente à matriz de paridade Ht.
[00310] A na figura 15 ilustra um exemplo da matriz de paridade Ht
Petição 870190072873, de 30/07/2019, pág. 132/496
124/242 que tem uma estrutura de degrau, e B na figura 15 ilustra um gráfico de Tanner correspondente à matriz de paridade Ht em A na figura 15.
[00311] Na matriz de paridade Ht que tem uma estrutura de degrau, os elementos de 1 são adjacentes (exceto a Ia linha) em linhas. Portanto, no gráfico de Tanner da matriz de paridade Ht, dois nós variáveis adjacentes correspondentes às colunas dos dois elementos adjacentes nos quais os valores da matriz de paridade Ht são 1 são conectados no mesmo nó de verificação.
[00312] Portanto, quando os bits de paridade correspondentes aos dois nós variáveis adjacentes expostos se tornarem erros ao mesmo tempo devido a erros de surto, apagamentos ou semelhantes, o nó de verificação conectado nos dois nós variáveis correspondentes aos dois erro bits de paridade (nós variáveis que buscam uma mensagem usando os bits de paridade) retoma a mensagem em que a probabilidade do valor de 0 e a probabilidade do valor de 1 são iguais para os nós variáveis conectados no nó de verificação. Portanto, o desempenho da decodificação é degradado. Então, quando um comprimento do surto (o comprimento de bit dos bits de paridade que se tornam um erro em sucessão) ficar grande, o número de nós de verificação que retomam a mensagem de probabilidade igual aumenta, e o desempenho da decodificação é adicionalmente degradado.
[00313] Portanto, o intercalador de paridade 23 (figura 9) realiza a intercalação de paridade na qual os bits de paridade do código LDPC proveniente do codificador de LDPC 115 são intercalados nas posições de outros bits de paridade a fim de impedir a degradação no desempenho da decodificação supradescrita.
[00314] A figura 16 é um diagrama que ilustra a matriz de paridade Ht da matriz de verificação de paridade H correspondente ao código LDPC depois da intercalação de paridade realizada pelo intercalador de paridade 23 na figura 9.
Petição 870190072873, de 30/07/2019, pág. 133/496
125/242 [00315] Aqui, a matriz de informação Ha da matriz de verificação de paridade H correspondente ao código LDPC transmitido a partir do codificador de LDPC 115 tem uma estrutura cíclica, similarmente à matriz de informação da matriz de verificação de paridade H correspondente ao código LDPC definido no padrão, tal como DVB-T.2.
[00316] A estrutura cíclica é uma estrutura na qual uma certa coluna corresponde a uma outra coluna ciclicamente deslocada, e inclui, por exemplo, uma estrutura na qual, para cada P colunas, as posições de 1 das linhas das P colunas tomam-se posições ciclicamente deslocadas na direção da coluna em um valor predeterminado, tal como um valor proporcional a um valor q obtido pela divisão da primeira coluna das P colunas pelo comprimento de paridade Μ. A seguir, as P colunas na estrutura cíclica são referidas como um tamanho de unidade, conforme apropriado.
[00317] Como o código LDPC definido no padrão, tal como DVB-T.2, há dois tipos de códigos LDPC com os comprimentos de código N de 64.800 bits e 16.200 bits, da forma descrita nas figuras 12 e 13. Para qualquer um dos dois tipos de códigos LDPC, o tamanho de unidade P é definido em 360, que é um dos divisores do comprimento de paridade M, exceto 1 e M.
[00318] Além do mais, o comprimento de paridade M é um valor diferente de um número primo representado por uma expressão M = q x P = q x 360, usando um valor q que varia dependendo da taxa de codificação. Portanto, similarmente ao tamanho de unidade P, o valor q também é um outro dos divisores do comprimento de paridade M, exceto 1 e M, e é obtido pela divisão do comprimento de paridade M pelo tamanho de unidade P (o produto de P e q, que são os divisores do comprimento de paridade M, tomase o comprimento de paridade M).
[00319] Da forma supradescrita, o intercalador de paridade 23 intercala o (K + qx + y + l)-ésimo bit de código, dos bits de código do código LDPC de N bits, para a posição do (K + Py + x + l)-ésimo bit de código, como a
Petição 870190072873, de 30/07/2019, pág. 134/496
126/242 intercalação de paridade, com a definição do comprimento da informação de K, um número inteiro x de 0 a P, exclusive P, e um número inteiro y de 0 a q, exclusive q.
[00320] Já que o (K + qx + y + l)-ésimo bit de código e o (K + Py + x + l)-ésimo bit de código são, ambos, bits de código do (K + l)-ésimo ou subsequente bits de código e, assim, são bits de paridade, a posição do bit de paridade do código LDPC é movida de acordo com a intercalação de paridade.
[00321] De acordo com tal intercalação de paridade, os (os bits de paridade correspondente aos) nós variáveis conectados no mesmo nó de verificação são separados pelo tamanho de unidade P, em outras palavras, 360 bits. Portanto, em um caso em que o comprimento do surto for menor do que 360 bits, é possível evitar uma situação em que uma pluralidade de nós variáveis conectados no mesmo nó de verificação se tomam erro ao mesmo tempo e, em decorrência disto, a resistência aos erros de surto pode ser melhorada.
[00322] Note que o código LDPC depois da intercalação de paridade para intercalar o (K + qx + y + l)-ésimo bit de código para a posição do (K + Py + x + l)-ésimo bit de código corresponde ao código LDPC da matriz de verificação de paridade (a seguir, também referido como a matriz de verificação de paridade transformada) que é obtido pela realização da permuta de coluna para permutar a (K + qx + y + l)-ésima coluna da matriz de verificação de paridade H original para a (K + Py + x + l)-ésima coluna.
[00323] Além do mais, uma estrutura pseudocíclica que tem P colunas (360 colunas na figura 16) como unidades aparece na matriz de paridade da matriz de verificação de paridade transformada, da forma ilustrada na figura
16.
[00324] Aqui, a estrutura pseudocíclica significa uma estrutura que tem uma estrutura cíclica que exclui uma parte.
Petição 870190072873, de 30/07/2019, pág. 135/496
127/242 [00325] Uma matriz de verificação de paridade transformada obtida pela aplicação da permuta de coluna correspondente à intercalação de paridade em uma matriz de verificação de paridade de um código LDPC definido no padrão, tal como DVB-T.2, carece de um elemento de 1 (o um elemento de 1 é o elemento de 0 aqui) em uma parte (matriz de deslocamento a ser descrita a seguir) das 360 linhas x 360 colunas em uma parte do canto superior direito da matriz de verificação de paridade transformada e, assim, tem uma assim denominada estrutura pseudocíclica, em vez de uma estrutura cíclica (completa), neste ponto.
[00326] Uma matriz de verificação de paridade transformada em relação à matriz de verificação de paridade do código LDPC transmitido pelo codificador de LDPC 115 tem uma estrutura pseudocíclica, similarmente à matriz de verificação de paridade transformada em relação à matriz de verificação de paridade do código LDPC definido no padrão, tal como DVBT.2, por exemplo.
[00327] Note que a matriz de verificação de paridade transformada na figura 16 é uma matriz obtida pela aplicação da permuta de coluna correspondente à intercalação de paridade na matriz de verificação de paridade H original, e pela aplicação da permuta para as linhas (permuta de linha), de forma que a matriz de verificação de paridade transformada seja configurada em matrizes de configuração que serão descritas a seguir.
[00328] A figura 17 é um fluxograma para descrever o processamento realizado pelo codificador de LDPC 115, pelo intercalador de bit 116 e por um mapeador 117 na figura 8.
[00329] O codificador de LDPC 115 espera pelo suprimento dos dados LDPC alvos a partir do codificador de BCH 114. Na etapa S101, o codificador de LDPC 115 codifica os dados LDPC alvos no código LDPC, e supre o código LDPC para o intercalador de bit 116. O processamento prossegue para a etapa S102.
Petição 870190072873, de 30/07/2019, pág. 136/496
128/242 [00330] Na etapa S102, o intercalador de bit 116 realiza a intercalação de bits para o código LDPC a partir do codificador de LDPC 115, e supre um símbolo obtido pela intercalação de bits para o mapeador 117. O processamento prossegue para a etapa S103.
[00331] Em outras palavras, na etapa S102, no intercalador de bit 116 (figura 9), o intercalador de paridade 23 realiza a intercalação de paridade para o código LDPC proveniente do codificador de LDPC 115, e supre o código LDPC depois da intercalação de paridade para o intercalador grupo a grupo 24.
[00332] O intercalador grupo a grupo 24 realiza a intercalação grupo a grupo para o código LDPC proveniente do intercalador de paridade 23, e supre o código LDPC para o intercalador de bloco 25.
[00333] O intercalador de bloco 25 realiza a intercalação de bloco para o código LDPC depois da intercalação grupo a grupo pelo intercalador grupo a grupo 24, e supre um símbolo de m bits resultante para o mapeador 117.
[00334] Na etapa S103, o mapeador 117 mapeia o símbolo proveniente do intercalador de bloco 25 para qualquer um de 2m pontos de sinal determinados pelo método de modulação da modulação por quadratura realizada pelo mapeador 117 e realiza a modulação por quadratura, e supre os dados resultantes para o intercalador de tempo 118.
[00335] Da forma supradescrita, pela realização da intercalação de paridade e da intercalação grupo a grupo, a taxa de erro de um caso em que uma pluralidade de bits de código do código LDPC é transmitida como um símbolo pode ser melhorada.
[00336] Aqui, na figura 9, por conveniência de descrição, o intercalador de paridade 23 como um bloco para realizar a intercalação de paridade e o intercalador grupo a grupo 24 como um bloco para realizar a intercalação grupo a grupo são separadamente configurados. Entretanto, o intercalador de paridade 23 e o intercalador grupo a grupo 24 podem ser
Petição 870190072873, de 30/07/2019, pág. 137/496
129/242 integralmente configurados.
[00337] Em outras palavras, tanto a intercalação de paridade quanto a intercalação grupo a grupo podem ser realizadas pela gravação e leitura dos bits de código em relação à memória, e podem ser representadas por uma matriz para converter um endereço para gravar os bits de código (endereço de gravação) em um endereço para ler os bits de código (endereço de leitura).
[00338] Portanto, pela obtenção de uma matriz obtida pela multiplicação de uma matriz que representa a intercalação de paridade e uma matriz que representa a intercalação grupo a grupo, a intercalação de paridade é realizada pela conversão dos bits de código por estas matrizes e, adicionalmente, a intercalação grupo a grupo é realizada para o código LDPC depois da intercalação de paridade, de acordo com o que, um resultado pode ser obtido.
[00339] Além do mais, o intercalador de bloco 25 também pode ser integralmente configurado, além do intercalador de paridade 23 e do intercalador grupo a grupo 24.
[00340] Em outras palavras, a intercalação de bloco realizada pelo intercalador de bloco 25 também pode ser representada pela matriz que converte o endereço de gravação da memória para armazenar o código LDPC no endereço de leitura.
[00341] Portanto, pela obtenção de uma matriz obtida pela multiplicação da matriz que representa a intercalação de paridade, da matriz que representa a intercalação grupo a grupo e de uma matriz que representa a intercalação de bloco, a intercalação de paridade, a intercalação grupo a grupo e a intercalação de bloco podem ser realizadas coletivamente pelas matrizes.
[00342] Note que uma ou a quantidade da intercalação de paridade e da intercalação grupo a grupo podem não ser realizadas.
<Exemplo de configuração do codificador de LDPC 115>
[00343] A figura 18 é um diagrama de blocos que ilustra um exemplo
Petição 870190072873, de 30/07/2019, pág. 138/496
130/242 de configuração do codificador de LDPC 115 na figura 8.
[00344] Note que o codificador de LDPC 122 na figura 8 é similarmente configurado.
[00345] Da forma descrita nas figuras 12 e 13, no padrão, tal como DVB-T.2, os códigos LDPC que têm dois tipos de comprimentos de código N de 64.800 bits e 16.200 bits são definidos.
[00346] Então, as onze taxas de codificação de 1/4, 1/3, 2/5, 1/2, 3/5, 2/3, 3/4, 4/5, 5/6, 8/9, e 9/10 são definidas para o código LDPC com o comprimento de código N de 64.800 bits, e as dez taxas de codificação de 1/4, 1/3, 2/5, 1/2, 3/5, 2/3, 3/4, 4/5, 5/6, e 8/9 são definidas para o código LDPC com o comprimento de código N de 16.200 bits (figuras 12 e 13).
[00347] O codificador de LDPC 115 pode realizar, por exemplo, tal codificação (codificação de correção de erro) pelos códigos LDPC com as taxas de codificação dos comprimentos de código N de 64.800 bits e 16.200 bits de acordo com a matriz de verificação de paridade H preparada para cada comprimento de código N e cada taxa de codificação.
[00348] Além disto, o codificador de LDPC 115 pode realizar a codificação LDPC de acordo com a matriz de verificação de paridade H de um código LDPC com um comprimento de código N arbitrário e uma taxa de codificação r arbitrária.
[00349] O codificador de LDPC 115 é configurado por uma unidade de processamento de codificação 601 e uma unidade de armazenamento 602.
[00350] A unidade de processamento de codificação 601 é configurada por uma unidade de definição da taxa de codificação 611, uma unidade de leitura da tabela de valor inicial 612, uma unidade de geração da matriz de verificação de paridade 613, uma unidade de leitura do bit de informação 614, uma unidade de operação da paridade codificada 615, e uma unidade de controle 616. A unidade de processamento de codificação 601 realiza a codificação LDPC para os dados LDPC alvos supridos para o codificador de
Petição 870190072873, de 30/07/2019, pág. 139/496
131/242
LDPC 115, e supre um código LDPC resultante para o intercalador de bit 116 (figura 8).
[00351] Em outras palavras, a unidade de definição da taxa de codificação 611 define o comprimento de código N e a taxa de codificação r do código LDPC e, além do mais, a informação específica que especifica ο código LDPC, de acordo com a operação do operador ou semelhantes, por exemplo.
[00352] A unidade de leitura da tabela de valor inicial 612 lê, a partir da unidade de armazenamento 602, uma tabela de valor inicial da matriz de verificação de paridade, que é descrita a seguir, que representa a matriz de verificação de paridade do código LDPC especificado pela informação específica definida pela unidade de definição da taxa de codificação 611.
[00353] A unidade de geração da matriz de verificação de paridade 613 gera a matriz de verificação de paridade H com base na tabela de valor inicial da matriz de verificação de paridade lida pela unidade de leitura da tabela de valor inicial 612, e armazena a matriz de verificação de paridade H na unidade de armazenamento 602. Por exemplo, a unidade de geração da matriz de verificação de paridade 613 arranja o elemento de 1 da matriz de informação Ha correspondente ao comprimento da informação K (= o comprimento de código N - o comprimento de paridade M) de acordo com o comprimento de código N e a taxa de codificação r definidos pela unidade de definição da taxa de codificação 611 com um período de cada 360 colunas (tamanho de unidade P) na direção da coluna para gerar a matriz de verificação de paridade H, e armazenar a matriz de verificação de paridade H na unidade de armazenamento 602.
[00354] A unidade de leitura do bit de informação 614 lê (extrai) os bits de informação do comprimento da informação K a partir dos dados LDPC alvos supridos para o codificador de LDPC 115.
[00355] A unidade de operação da paridade codificada 615 lê a matriz
Petição 870190072873, de 30/07/2019, pág. 140/496
132/242 de verificação de paridade H gerada pela unidade de geração da matriz de verificação de paridade 613 a partir da unidade de armazenamento 602, e calcula os bits de paridade para os bits de informação lidos pela unidade de leitura do bit de informação 614 com base em uma expressão predeterminada usando a matriz de verificação de paridade H, desse modo, gerando a palavra código (código LDPC).
[00356] A unidade de controle 616 controla os blocos que constituem a unidade de processamento de codificação 601.
[00357] A unidade de armazenamento 602 armazena uma pluralidade de tabelas de valor inicial da matriz de verificação de paridade e semelhantes respectivamente correspondentes à pluralidade de taxas de codificação e semelhantes ilustrados nas figuras 12 e 13 para os comprimentos de código N de 64.800 bits e 16.200 bits e semelhantes, por exemplo. Além do mais, a unidade de armazenamento 602 armazena temporariamente os dados necessários para o processamento da unidade de processamento de codificação 601.
[00358] A figura 19 é um fluxograma para descrever um exemplo do processamento do codificador de LDPC 115 na figura 18.
[00359] Na etapa S201, a unidade de definição da taxa de codificação
611 define o comprimento de código N e a taxa de codificação r para realizar a codificação LDPC e, além do mais, a informação específica que especifica um outro código LDPC.
[00360] Na etapa S202, a unidade de leitura da tabela de valor inicial
612 lê, a partir da unidade de armazenamento 602, a tabela de valor inicial da matriz de verificação de paridade predeterminada especificada pelo comprimento de código N, a taxa de codificação r e semelhantes como a informação específica definida pela unidade de definição da taxa de codificação 611.
[00361] Na etapa S203, a unidade de geração da matriz de verificação
Petição 870190072873, de 30/07/2019, pág. 141/496
133/242 de paridade 613 obtém (gera) a matriz de verificação de paridade H do código LDPC com o comprimento de código N e a taxa de codificação r definida pela unidade de definição da taxa de codificação 611, usando a tabela de valor inicial da matriz de verificação de paridade lida a partir da unidade de armazenamento 602 pela unidade de leitura da tabela de valor inicial 612, e supre e armazena a matriz de verificação de paridade H na unidade de armazenamento 602.
[00362] Na etapa S204, a unidade de leitura do bit de informação 614 lê os bits de informação do comprimento da informação K (= N x r) correspondente ao comprimento de código N e à taxa de codificação r definida pela unidade de definição da taxa de codificação 611 a partir dos dados LDPC alvos supridos para o codificador de LDPC 115, e lê a matriz de verificação de paridade H obtida pela unidade de geração da matriz de verificação de paridade 613 a partir da unidade de armazenamento 602, e supre os bits de informação e a matriz de verificação de paridade H para a unidade de operação da paridade codificada 615.
[00363] Na etapa S205, a unidade de operação da paridade codificada 615 opera sequencialmente o bit de paridade da palavra código c que satisfaz a expressão (8), usando os bits de informação e a matriz de verificação de paridade H provenientes da unidade de leitura do bit de informação 614.
HcT = 0 ... (8) [00364] Na expressão (8), c representa o vetor de linha como a palavra código (código LDPC), e cT representa a transposição do vetor de linha c.
[00365] Aqui, como exposto, no caso de representação da parte dos bits de informação, do vetor de linha c como o código LDPC (uma palavra código), pelo vetor de linha A, e da parte dos bits de paridade, do vetor de linha c, pelo vetor de linha T, o vetor de linha c pode ser expressado pela expressão c = [AIT] pelo vetor de linha A como os bits de informação e o vetor de linha T como os bits de paridade.
Petição 870190072873, de 30/07/2019, pág. 142/496
134/242 [00366] A matriz de verificação de paridade H e o vetor de linha c = [AIT] como o código LDPC precisam satisfazer uma expressão HcT = 0, e o vetor de linha T como os bits de paridade que constituem o vetor de linha c = [AIT] que satisfaz a expressão HcT = 0 pode ser sequencialmente obtido pela definição sequencial do elemento de cada linha em 0 a partir do elemento na Ia linha do vetor de coluna HcT na expressão HcT = 0 em um caso em que a matriz de paridade Ht da matriz de verificação de paridade H = [HaIHt] tem a estrutura de degrau ilustrada na figura 11.
[00367] A unidade de operação da paridade codificada 615 obtém os bits de paridade T para os bits de informação A provenientes da unidade de leitura do bit de informação 614, e transmite a palavra código c = [AIT] expressada pelos bits de informação A e pelos bits de paridade T como um resultado da codificação LDPC dos bits de informação A.
[00368] Posteriormente, na etapa S206, a unidade de controle 616 determina se termina-se a codificação LDPC. Em um caso em que for determinado, na etapa S206, que a codificação LDPC não é terminada, em outras palavras, em um caso em que ainda houver dados LDPC alvos a ser codificados em LDPC, o processamento retoma para a etapa S201 (ou etapa S204), e, a seguir, o processamento da etapa S201 (ou etapa S204) até a etapa S206 é repetido.
[00369] Além do mais, na etapa S206, em um caso em que for determinado que a codificação LDPC é terminada, em outras palavras, por exemplo, em um caso em que não houver dados LDPC alvos a ser codificados em LDPC, o codificador de LDPC 115 termina o processamento.
[00370] Em relação ao codificador de LDPC 115, uma tabela de valor inicial da matriz de verificação de paridade (que representa uma matriz de verificação de paridade) dos códigos LDPC com vários comprimentos de código N e taxas de codificação r pode ser preparada em antecipação. O codificador de LDPC 115 pode realizar a codificação LDPC para os códigos
Petição 870190072873, de 30/07/2019, pág. 143/496
135/242
LDPC com vários comprimentos de código N e taxas de codificação r, usando a matriz de verificação de paridade H gerada a partir da tabela de valor inicial da matriz de verificação de paridade preparada em antecipação.
<Exemplo da tabela de valor inicial da matriz de verificação de paridado [00371] A tabela de valor inicial da matriz de verificação de paridade é, por exemplo, uma tabela que representa as posições dos elementos de 1 da matriz de informação Ha (figura 10) correspondente ao comprimento da informação K de acordo com o comprimento de código N e a taxa de codificação r do código LDPC (o código LDPC definido pela matriz de verificação de paridade H) da matriz de verificação de paridade H, em cada 360 colunas (tamanho de unidade P), e é criada em antecipação para cada matriz de verificação de paridade H de cada comprimento de código N e cada taxa de codificação r.
[00372] Em outras palavras, a tabela de valor inicial da matriz de verificação de paridade indica pelo menos a posição dos elementos de 1 da matriz de informação Ha em cada 360 colunas (tamanho de unidade P).
[00373] Além do mais, como a matriz de verificação de paridade H, há uma matriz de verificação de paridade na qual toda a matriz de paridade Ht tem a estrutura de degrau, e uma matriz de verificação de paridade na qual uma parte da matriz de paridade Ht tem a estrutura de degrau e a parte restante é uma matriz diagonal (matriz unidade).
[00374] A seguir, o método de expressão da tabela de valor inicial da matriz de verificação de paridade que indica a matriz de verificação de paridade na qual uma parte da matriz de paridade Ht tem a estrutura de degrau e a parte restante é uma matriz diagonal também é referido como um método tipo A. Além do mais, o método de expressão da tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade na qual toda a matriz de paridade Ht tem a estrutura de degrau também é referido como um método tipo B.
Petição 870190072873, de 30/07/2019, pág. 144/496
136/242 [00375] Além do mais, o código LDPC para a matriz de verificação de paridade representada pela tabela de valor inicial da matriz de verificação de paridade pelo método tipo A também é referido como um código tipo A, e o código LDPC para a matriz de verificação de paridade representada pela tabela de valor inicial da matriz de verificação de paridade pelo método tipo B também é referido como um código tipo B.
[00376] As designações “tipo A” e “tipo B” são as designações de acordo com o padrão de ATSC 3.0. Por exemplo, em ATSC 3.0, tanto o código tipo A quanto o código tipo B são adotados.
[00377] Note que, em DVB-T. 2 e semelhantes, o código tipo B é adotado.
[00378] A figura 20 é um diagrama que ilustra um exemplo da tabela de valor inicial da matriz de verificação de paridade pelo método tipo B.
[00379] Em outras palavras, a figura 20 ilustra a tabela de valor inicial da matriz de verificação de paridade (que representa a matriz de verificação de paridade H) do código tipo B com o comprimento de código N de 16.200 bits e a taxa de codificação (taxa de codificação na notação de DVB-T.2) r de 1/4 definida no padrão de DVB-T.2.
[00380] A unidade de geração da matriz de verificação de paridade 613 (figura 18) obtém a matriz de verificação de paridade H como segue usando a tabela de valor inicial da matriz de verificação de paridade pelo método tipo B.
[00381] A figura 21 é um diagrama para descrever um método de obtenção da matriz de verificação de paridade H a partir da tabela de valor inicial da matriz de verificação de paridade pelo método tipo B.
[00382] Em outras palavras, a figura 21 ilustra a tabela de valor inicial da matriz de verificação de paridade do código tipo B com o comprimento de código N de 16.200 bits e a taxa de codificação r de 2/3 definidos no padrão de DVB-T.2.
Petição 870190072873, de 30/07/2019, pág. 145/496
137/242 [00383] A tabela de valor inicial da matriz de verificação de paridade pelo método tipo B é uma tabela que representa as posições dos elementos de 1 da íntegra da matriz de informação Ha correspondente ao comprimento da informação K de acordo com o comprimento de código N e a taxa de codificação r do código LDPC em cada 360 colunas (tamanho de unidade P). Na i-ésima linha, observam-se os números de linha dos elementos de 1 da (1 + 360 x (i - l))-ésima coluna da matriz de verificação de paridade H (o número de linha quando o número de linha da Ia linha da matriz de verificação de paridade H for contado como 0) pelo número do peso de coluna da (1 + 360 x (i - l))-ésima coluna.
[00384] Aqui, já que a matriz de paridade Ητ (figura 10) correspondente ao comprimento de paridade M, da matriz de verificação de paridade H pelo método tipo B, tem a estrutura de degrau, da forma ilustrada na figura 15, a matriz de verificação de paridade H pode ser obtida se a matriz de informação Ha (figura 10) correspondente ao comprimento da informação K puder ser obtida de acordo com a tabela de valor inicial da matriz de verificação de paridade.
[00385] O número de linhas k + 1 da tabela de valor inicial da matriz de verificação de paridade pelo método tipo B difere dependendo do comprimento da informação K.
[00386] O relacionamento da expressão (9) se mantém entre o comprimento da informação K e o número de linhas k + 1 da tabela de valor inicial da matriz de verificação de paridade.
K = (k+ l)x 360 ... (9) [00387] Aqui, 360 na expressão (9) é o tamanho de unidade P descrito na figura 16.
[00388] Na tabela de valor inicial da matriz de verificação de paridade na figura 21, treze valores numéricos são arranjados nas Ia a 3a linhas, e três valores numéricos são arranjados nas 4a a (k + l)-ésima linhas (30a linha na
Petição 870190072873, de 30/07/2019, pág. 146/496
138/242 figura 21).
[00389] Portanto, o peso de coluna da matriz de verificação de paridade H obtido a partir da tabela de valor inicial da matriz de verificação de paridade na figura 21 é 13 da Ia a (1 + 360 x (3 - 1) - l)-ésima colunas, e 3 da (1 + 360 x (3 - l))-ésima a K-ésima colunas.
[00390] A Ia linha da tabela de valor inicial da matriz de verificação de paridade na figura 21 é 0, 2084, 1613, 1548, 1286, 1460, 3196, 4297, 2481, 3369, 3451, 4620, e 2622, que representa que, na Ia coluna da matriz de verificação de paridade H, os elementos das linhas com os números de linha de 0, 2084, 1613, 1548, 1286, 1460, 3196, 4297, 2481, 3369, 3451, 4620, e 2622 são 1 (e os outros elementos são 0).
[00391] Além do mais, a 2a linha da tabela de valor inicial da matriz de verificação de paridade na figura 21 é 1, 122, 1516, 3448, 2880, 1407, 1847, 3799, 3529, 373, 971, 4358, e 3108, que representa que, na 361 (= 1 + 360 x (2 - l))a coluna da matriz de verificação de paridade H, os elementos das linhas com os números de linha de 1, 122, 1516, 3448, 2880, 1407, 1847, 3799, 3529, 373, 971, 4358, e 3108 são 1.
[00392] Da forma supradescrita, a tabela de valor inicial da matriz de verificação de paridade representa as posições dos elementos de 1 da matriz de informação Ha da matriz de verificação de paridade H em cada 360 colunas.
[00393] As colunas diferentes da (1 + 360 x (i - l))-ésima coluna da matriz de verificação de paridade H, em outras palavras, a (2 + 360 x (i - 1)ésima a (360 x i)-ésima colunas, são arranjadas pelo deslocamento cíclico dos elementos de 1 da (1 + 360 x (i - l))-ésima coluna determinada pela tabela de valor inicial da matriz de verificação de paridade para baixo (para baixo das colunas) de acordo com o comprimento de paridade M.
[00394] Em outras palavras, por exemplo, a (2 + 360 x (i - l))-ésima coluna é obtida pelo deslocamento cíclico da (1 + 360 x (i - l))-ésima coluna
Petição 870190072873, de 30/07/2019, pág. 147/496
139/242 para baixo em M/360 (= q). A próxima (3 + 360 x (i - l))-ésima coluna é obtida pelo deslocamento cíclico da (1 + 360 x (i - l))-ésima coluna para baixo em 2 x M/360 (= 2 x q) (pelo deslocamento cíclico da (2 + 360 x (i l))-ésima coluna para baixo em M/360 (= q)).
[00395] Agora, em um caso em que o valor numérico da j-ésima coluna (j-ésima a partir da esquerda) na i-ésima linha (i-ésima a partir do topo) da tabela de valor inicial da matriz de verificação de paridade for denotado como hij e o número de linha do elemento do j-ésimo 1 da w-ésima coluna da matriz de verificação de paridade H é denotado como Hw-j, o número de linha Hw-j do elemento de 1 da w-ésima coluna, que é uma coluna diferente da (1 + 360 x (i - l)-ésima coluna da matriz de verificação de paridade H, pode ser obtido pela expressão (10).
Hw-j = mod{hij + mod((w - 1), P) x q, M) ... (10) [00396] Aqui, mod (x, y) significa o restante da divisão x por y.
[00397] Além do mais, P é o supradescrito tamanho de unidade e, na presente modalidade, P é 360 como em DVB-T.2 ou semelhantes e no padrão de ATSC 3.0, por exemplo. Além do mais, q é um valor M/360 obtido pela divisão do comprimento de paridade M pelo tamanho de unidade P (= 360).
[00398] A unidade de geração da matriz de verificação de paridade 613 (figura 18) especifica o número de linha do elemento de 1 na (1 + 360 x (i l))-ésima coluna da matriz de verificação de paridade H usando a tabela de valor inicial da matriz de verificação de paridade.
[00399] Adicionalmente, a unidade de geração da matriz de verificação de paridade 613 (figura 18) calcula o número de linha Hw-j do elemento de 1 na w-ésima coluna, que é uma coluna diferente da (1 + 360 x (i - l))-ésima coluna da matriz de verificação de paridade H pela expressão (10), e gera a matriz de verificação de paridade H na qual os elementos dos números de linha obtidos da forma supradescrita são 1.
[00400] A figura 22 é um diagrama que ilustra uma estrutura da matriz
Petição 870190072873, de 30/07/2019, pág. 148/496
140 / 242 de verificação de paridade H pelo método tipo A.
[00401] A matriz de verificação de paridade pelo método tipo A é configurada por uma matriz A, uma matriz B, uma matriz C, uma matriz D, e uma matriz Z.
[00402] A matriz A é uma matriz superior esquerda na matriz de verificação de paridade H, de Ml linhas e K colunas, representada por um valor Ml predeterminado e pelo comprimento da informação K = o comprimento de código N x a taxa de codificação r do código LDPC.
[00403] A matriz B é uma matriz de Ml linhas e Ml colunas que tem uma estrutura de degrau adjacente à direita da matriz A.
[00404] A matriz C é uma matriz de N - K - Ml linhas e K + Ml colunas adjacente a abaixo da matriz A e da matriz B.
[00405] A matriz D é uma matriz identidade de N - K - Ml linhas e N K - Ml colunas adjacente à direita da matriz C.
[00406] A matriz Z é uma matriz zero (matriz 0) de Ml linhas e N - K -Ml colunas adjacente à direita da matriz B.
[00407] Na matriz de verificação de paridade H pelo método tipo A configurado pelas matriz A até matriz D e matriz Z expostas, a matriz A e uma parte da matriz C constituem a matriz de informação, e a matriz B, o resto da matriz C, a matriz D, e a matriz Z constituem a matriz de paridade.
[00408] Note que, já que a matriz B é uma matriz com uma estrutura de degrau e a matriz D é uma matriz identidade, uma parte (a parte da matriz B) da matriz de paridade da matriz de verificação de paridade H pelo método tipo A tem a estrutura de degrau e a parte restante (a parte da matriz D) é a matriz diagonal (matriz identidade).
[00409] A matriz A e a matriz C têm uma estrutura cíclica de cada uma das colunas P em tamanho de unidade (por exemplo, 360 colunas), similarmente à matriz de informação da matriz de verificação de paridade H pelo método tipo B, e a tabela de valor inicial da matriz de verificação de
Petição 870190072873, de 30/07/2019, pág. 149/496
141/242 paridade pelo método tipo A representa as posições dos elementos de 1 da matriz A e da matriz C em cada 360 colunas.
[00410] Aqui, como exposto, já que a matriz A e uma parte da matriz C constituem uma matriz de informação, pode-se dizer que a tabela de valor inicial da matriz de verificação de paridade pelo método tipo A que representa as posições dos elementos de 1 da matriz A e da matriz C em cada 360 colunas representa pelo menos as posições dos elementos de 1 da matriz de informação em cada 360 colunas.
[00411] Note que, já que a tabela de valor inicial da matriz de verificação de paridade pelo método tipo A representa as posições dos elementos de 1 da matriz A e da matriz C em cada 360 colunas, também pode-se dizer que a tabela de valor inicial da matriz de verificação de paridade representa as posições dos elementos de 1 de uma parte (a parte restante da matriz C) da matriz de verificação de paridade em cada 360 colunas.
[00412] A figura 23 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade por um método tipo A.
[00413] Em outras palavras, a figura 23 ilustra um exemplo da tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H com o comprimento de código N de 35 bits e a taxa de codificação r de 2/7.
[00414] A tabela de valor inicial da matriz de verificação de paridade pelo método tipo A é uma tabela que representa as posições dos elementos de 1 da matriz A e da matriz C em cada tamanho de unidade P. Na i-ésima linha, os números de linha dos elementos de 1 da (1 + P x (i - l))-ésima coluna da matriz de verificação de paridade H (o número de linha quando o número de linha da Ia linha da matriz de verificação de paridade H for contado como 0) pelo número do peso de coluna da (1 + P x (i - l))-ésima coluna.
Petição 870190072873, de 30/07/2019, pág. 150/496
142 / 242 [00415] Note que, aqui, para simplificar a descrição, o tamanho de unidade P é 5, por exemplo.
[00416] A matriz de verificação de paridade H pelo método tipo A tem Ml, M2, QI, e Q2, como os parâmetros.
[00417] Ml (figura 22) é um parâmetro para determinar o tamanho da matriz B, e toma um valor que é um múltiplo do tamanho de unidade P. Pelo ajuste de Ml, o desempenho do código LDPC muda, e Ml é ajustado para um valor predeterminado durante a determinação da matriz de verificação de paridade H. Aqui, considera-se que 15, que é três vezes o tamanho de unidade P = 5, é adotado como ML [00418] M2 (figura 22) toma um valor M - Ml obtido pela subtração de Ml do comprimento de paridade M.
[00419] Aqui, já que o comprimento da informação K é N x r = 35 x 2/7 = 10 e o comprimento de paridade M é N - K = 35 - 10 = 25, M2 é M M1 = 25 - 15 = 10.
[00420] Q1 é obtido de acordo com a expressão Ql = Ml/P, e representa o número de deslocamentos (o número de linhas) do deslocamento cíclico na matriz A.
[00421] Em outras palavras, as colunas diferentes da (1 + P x (i - 1))ésima coluna da matriz A da matriz de verificação de paridade H pelo método tipo A, em outras palavras, as (2 + P x (i - l))-ésima até (P x i)-ésima colunas são arranjados pelo deslocamento cíclico dos elementos de 1 da (1 + P x (i l))-ésima coluna determinados pela tabela de valor inicial da matriz de verificação de paridade para baixo (para baixo das colunas), e Ql representa o número de deslocamentos do deslocamento cíclico na matriz A.
[00422] Q2 é obtido de acordo com a expressão Q2 = M2/P, e representa o número de deslocamentos (o número de linhas) do deslocamento cíclico na matriz C.
[00423] Em outras palavras, as colunas diferentes da (1 + P x (i - 1))
Petição 870190072873, de 30/07/2019, pág. 151/496
143 / 242 ésima coluna da matriz C da matriz de verificação de paridade H pelo método tipo A, em outras palavras, as (2 + P x (i - l))-ésima até (P x i)-ésima colunas são arranjados pelo deslocamento cíclico dos elementos de 1 da (1 + P x (i l))-ésima coluna determinados pela tabela de valor inicial da matriz de verificação de paridade para baixo (para baixo das colunas), e Q2 representa o número de deslocamentos do deslocamento cíclico na matriz C.
[00424] Aqui, Q1 é Ml/P = 15/5 = 3, e Q2 é M2/P = 10/5 = 2.
[00425] Na tabela de valor inicial da matriz de verificação de paridade na figura 23, três valores numéricos são arranjados nas Ia e 2a linhas, e um valor numérico é arranjado nas 3a até 5a linhas. De acordo com a sequência dos valores numéricos, os pesos de coluna da matriz A e da matriz C da matriz de verificação de paridade H obtidos a partir da tabela de valor inicial da matriz de verificação de paridade na figura 23 são 3dal = (l+5x(l1 ))a até 10 = (5 x 2)-ésima colunas, eldall = (l + 5x(3- l))-ésima até a 25 = (5 x 5)-ésima colunas.
[00426] Em outras palavras, a Ia linha da tabela de valor inicial da matriz de verificação de paridade na figura 23 é 2, 6, e 18, o que representa que, na Ia coluna da matriz de verificação de paridade H, os elementos das linhas com os números de linha de 2, 6, e 18 são 1 (e os outros elementos são 0).
[00427] Aqui, neste caso, já que a matriz A (figura 22) é uma matriz de 15 linhas por 10 colunas (Ml linhas por K colunas), e a matriz C (figura 22) é uma matriz de 10 linhas por 25 colunas (N-K-Ml linhas por K + Ml colunas), as linhas com os números de linha 0 a 14 da matriz de verificação de paridade H são as linhas da matriz A, e as linhas com os números de linha 15 a 24 da matriz de verificação de paridade H são as linhas da matriz C.
[00428] Portanto, as linhas n° 2 e n° 6 das linhas com os números de linha 2, 6, e 18 (a seguir descritas como as linhas n° 2, n° 6, e n° 18) são as linhas da matriz A, e a linha n° 18 é uma linha da matriz C.
Petição 870190072873, de 30/07/2019, pág. 152/496
144 / 242 [00429] A 2a linha da tabela de valor inicial da matriz de verificação de paridade na figura 23 é 2, 10, e 19, o que representa que, na 6 (= I + 5 x (2 l))-ésima coluna da matriz de verificação de paridade H, os elementos das linhas n° 2, n° 10, e n° 19 são 1.
[00430] Aqui, na 6 (= (1 + 5 x (2 - l))-ésima coluna da matriz de verificação de paridade H, as linhas n° 2 e n° 10 das linhas n° 2, n° 10, e n° 19 são as linhas da matriz A, e a linha n° 19 é uma linha da matriz C.
[00431] A 3a linha da tabela de valor inicial da matriz de verificação de paridade na figura 23 é 22, o que representa que, na 11 (= 1 + 5 x (3 - 1))ésima coluna da matriz de verificação de paridade Η, o elemento da linha n° 22 é 1.
[00432] Aqui, a linha n° 22 é uma linha da matriz C na 11 (= 1 + 5 x (3 - l))-ésima coluna da matriz de verificação de paridade H.
[00433] Similarmente, 19 na 4a linha da tabela de valor inicial da matriz de verificação de paridade na figura 23 indica que o elemento da linha n° 19 é I na 16 (= I + 5 x (4 - l))-ésima coluna da matriz de verificação de paridade H. 15 na quinta linha da tabela de valor inicial da matriz de verificação de paridade na figura 23 indica que o elemento da linha n° 15 é 1 na 21 (= 1 + 5 x (5 - l))a coluna da matriz de verificação de paridade H.
[00434] Da forma supradescrita, a tabela de valor inicial da matriz de verificação de paridade representa as posições dos elementos de 1 da matriz A e da matriz C da matriz de verificação de paridade H em cada tamanho de unidade P = 5 colunas.
[00435] As colunas diferentes da (1 + 5 x (i - l))-ésima coluna da matriz A e da matriz C da matriz de verificação de paridade H, em outras palavras, a (2 + 5 x (i - l))-ésima até (5 x i)-ésima colunas são arranjadas pelo deslocamento cíclico dos elementos de 1 da (1 + 5 x (i - l))-ésima coluna determinada pela tabela de valor inicial da matriz de verificação de paridade para baixo (para baixo das colunas) de acordo com os parâmetros QI e Q2.
Petição 870190072873, de 30/07/2019, pág. 153/496
145 / 242 [00436] Em outras palavras, por exemplo, a (2 + 5 x (i - l))-ésima coluna da matriz A é obtida pelo deslocamento cíclico da (1 + 5 x (i - 1))ésima coluna para baixo em Ql (= 3). A próxima (3 + 5 x (i - l))-ésima coluna é obtida pelo deslocamento cíclico da (1 + 5 x (i - l))-ésima coluna para baixo em 2 x Ql (= 2x3) (pelo deslocamento cíclico da (2 + 5 x (i - 1))ésima coluna para baixo em Ql).
[00437] Além do mais, por exemplo, a (2 + 5 x (i - l))-ésima coluna da matriz C é obtida pelo deslocamento cíclico da (1 + 5 x (i - l))-ésima coluna para baixo em Q2 (= 2). A próxima (3 + 5 x (i - l))-ésima coluna é obtida pelo deslocamento cíclico da (1 + 5 x (i - l))-ésima coluna para baixo em 2 x Q2 (= 2 x 2) (pelo deslocamento cíclico da (2 + 5 x (i - l))-ésima coluna para baixo em Q2).
[00438] A figura 24 é um diagrama que ilustra uma matriz A gerada a partir de uma tabela de valor inicial da matriz de verificação de paridade na figura 23.
[00439] Na matriz A da figura 24, os elementos das linhas n° 2 e n° 6 da 1 (= 1 + 5 x (1 - l))a coluna são 1 de acordo com a Ia linha da tabela de valor inicial da matriz de verificação de paridade na figura 23.
[00440] Então, a 2 (= (2 + 5 x (1 - l))a até a 5 (= (5 + 5 x (1 - l))-ésima colunas são obtidas pelo deslocamento cíclico da coluna prévia para baixo em Ql = 3.
[00441] Além do mais, na matriz A na figura 24, os elementos das linhas n° 2 e n° 10 da 6 (= 1 + 5 x (2 - l))-ésima coluna são 1 de acordo com a 2a linha da tabela de valor inicial da matriz de verificação de paridade na figura 23.
[00442] Então, a7(=2 + 5x(2- l))-ésima até a 10 (= 5 + 5 x (2 - 1))ésima colunas são obtidas pelo deslocamento cíclico da coluna prévia para baixo em Ql = 3.
[00443] A figura 25 é um diagrama que ilustra a intercalação de
Petição 870190072873, de 30/07/2019, pág. 154/496
146 / 242 paridade da matriz B.
[00444] A unidade de geração da matriz de verificação de paridade 613 (figura 18) gera a matriz A usando a tabela de valor inicial da matriz de verificação de paridade, e arranja a matriz B que tem uma estrutura de degrau adjacente à direita da matriz A. Então, a unidade de geração da matriz de verificação de paridade 613 trata a matriz B como uma matriz de paridade, e realiza a intercalação de paridade de maneira tal que os elementos adjacentes de 1 da matriz B que tem estrutura de degrau sejam separados na direção da linha pelo tamanho de unidade P = 5.
[00445] A figura 25 ilustra a matriz A e a matriz B depois da intercalação de paridade da matriz B na figura 24.
[00446] A figura 26 é um diagrama que ilustra a matriz C gerada a partir da tabela de valor inicial da matriz de verificação de paridade na figura
23.
[00447] Na matriz C na figura 26, o elemento da linha n° 18 da 1 (= 1 + 5 x (1 - l))a coluna da matriz de verificação de paridade H é 1 de acordo com a Ia linha da tabela de valor inicial da matriz de verificação de paridade na figura 23.
[00448] Então, as 2 (= 2 + 5 x (1 - l))-ésima até 5 (= 5 + 5 x (1 - 1))ésima colunas são obtidas pelo deslocamento cíclico da coluna anterior para baixo em Q2 = 2.
[00449] Além do mais, na matriz C da figura 26, de acordo com as 2a a 5a linhas da tabela de valor inicial da matriz de verificação de paridade da figura 23, os elementos da linha n° 19 da 6 (= 1 + 5 x (2 - l))-ésima coluna da matriz de verificação de paridade H, da linha n° 22 da 11 (= 1 + 5 x (3 - 1))ésima coluna, da linha n° 19 da 16 (= 1 + 5 x (4 - l))-ésima coluna, e da linha n° 15 na 21 (= 1 + 5 x (5 - l))a coluna são 1.
[00450] Então, as 7 (= 2 + 5 x (2 - -l))-ésima a 10 (= 5 + 5 x (2 - 1))ésima colunas, as 12 (= 2 + 5 x (3 - l))-ésima al5(=5 + 5x(3- l))-ésima
Petição 870190072873, de 30/07/2019, pág. 155/496
147 / 242 colunas, as 17 (= 2 + 5 x (4 - l))-ésima a 20 (= 5 + 5 x (4 - l))-ésima colunas, e as 22 (= 2 + 5 x (5 - l))a a 25a (= 5 + 5 x (5 - l))a colunas são obtidas pelo deslocamento cíclico das colunas prévias para baixo em Q2 = 2.
[00451] A unidade de geração da matriz de verificação de paridade 613 (figura 18) gera a matriz C usando a tabela de valor inicial da matriz de verificação de paridade e arranja a matriz C abaixo da matriz A e da matriz B (depois da intercalação de paridade).
[00452] Além do mais, a unidade de geração da matriz de verificação de paridade 613 arranja a matriz Z adjacente à direita da matriz B e arranja a matriz D adjacente à direita da matriz C para gerar a matriz de verificação de paridade H ilustrada na figura 26.
[00453] A figura 27 é um diagrama para descrever a intercalação de paridade da matriz D.
[00454] A unidade de geração da matriz de verificação de paridade 613 trata a matriz D depois da geração da matriz de verificação de paridade H na figura 26 como uma matriz de paridade, e realiza a intercalação de paridade (apenas da matriz D) de maneira tal que os elementos de 1 das linhas ímpares e das próximas linhas pares da matriz D como uma matriz identidade são separados pelo tamanho de unidade P = 5 na direção da linha.
[00455] A figura 27 ilustra a matriz de verificação de paridade H depois da intercalação de paridade da matriz D, para a matriz de verificação de paridade H na figura 26.
[00456] O (a unidade de operação da paridade codificada 615 (figura 18) do) codificador de LDPC 115 realiza a codificação LDPC (gera um código LDPC) usando a matriz de verificação de paridade H na figura 27, por exemplo.
[00457] Aqui, o código LDPC gerado usando a matriz de verificação de paridade H na figura 27 é um código LDPC para o qual a intercalação de paridade foi realizada. Portanto, não é necessário realizar a intercalação de
Petição 870190072873, de 30/07/2019, pág. 156/496
148 / 242 paridade no intercalador de paridade 23 (figura 9), para o código LDPC gerado usando a matriz de verificação de paridade H na figura 27. Em outras palavras, o código LDPC gerado usando a matriz de verificação de paridade H depois que a intercalação de paridade da matriz D for realizada é o código LDPC para o qual a intercalação de paridade foi realizada. Portanto, a intercalação de paridade no intercalador de paridade 23 é ignorada para o código LDPC.
[00458] A figura 28 ilustra uma matriz de verificação de paridade H na qual a permuta de coluna como a desintercalação de paridade para restaurar a intercalação de paridade é realizada para a matriz B, uma parte da matriz C (uma parte da matriz C arranjada abaixo da matriz B), e a matriz D da matriz de verificação de paridade H na figura 27.
[00459] O codificador de LDPC 115 pode realizar a codificação LDPC (gerar um código LDPC) usando a matriz de verificação de paridade H na figura 28.
[00460] Em um caso de realização da codificação LDPC usando a matriz de verificação de paridade H na figura 28, um código LDPC para o qual a intercalação de paridade não é realizada pode ser obtido de acordo com a codificação LDPC. Portanto, em um caso de realização da codificação LDPC usando a matriz de verificação de paridade H na figura 28, a intercalação de paridade é realizada no intercalador de paridade 23 (figura 9).
[00461] A figura 29 é um diagrama que ilustra uma matriz de verificação de paridade transformada H obtida pela realização da permuta de linha para a matriz de verificação de paridade H na figura 27.
[00462] A matriz de verificação de paridade transformada é, da forma descrita a seguir, uma matriz representada por uma combinação de uma matriz identidade P x P, uma matriz quase identidade na qual um ou mais de 1 na matriz identidade é 0, uma matriz de deslocamento na qual a matriz identidade ou a matriz quase identidade é ciclicamente deslocada, uma matriz
Petição 870190072873, de 30/07/2019, pág. 157/496
149 / 242 de soma que é uma soma de duas ou mais da matriz identidade, da matriz quase identidade e da matriz de deslocamento, e uma matriz zero P x P. [00463] Pelo uso da matriz de verificação de paridade transformada para a decodificação do código LDPC, a arquitetura da realização de P operações no nó de verificação e operações no nó variável ao mesmo tempo pode ser adotada na decodificação do código LDPC, da forma descrita a seguir.
<Novo código LDPC>
[00464] Um dos métodos de garantir a qualidade de comunicação favorável na transmissão de dados usando um código LDPC, é um método que usa um código LDPC com alto desempenho.
[00465] A seguir, um novo código LDPC com alto desempenho (a seguir, também referido como um novo código LDPC) será descrito.
[00466] Como o novo código LDPC, por exemplo, o código tipo A ou o código tipo B correspondentes à matriz de verificação de paridade H que tem uma estrutura cíclica com o tamanho de unidade P de 360, que é similar a DVB-T.2, ATSC 3.0, ou semelhantes, podem ser adotados.
[00467] O codificador de LDPC 115 (figuras 8 e 18) pode realizar a codificação LDPC para obter o novo código LDPC, usando (uma matriz de verificação de paridade H obtida a partir de) uma tabela de valor inicial da matriz de verificação de paridade do novo código LDPC com o comprimento de código N de 69.120 bits, por exemplo, que é mais longo do que 64 kbits, e a taxa de codificação r de qualquer um de 2/16, 3/16, 4/16, 5/16, 6/16, 7/16, 8/16, 9/16, 10/16, 11/16, 12/16, 13/16, ou 14/16, por exemplo.
[00468] Neste caso, uma tabela de valor inicial da matriz de verificação de paridade do novo código LDPC é armazenada na unidade de armazenamento 602 do codificador de LDPC 115 (figura 8).
[00469] A figura 30 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade (do método tipo A)
Petição 870190072873, de 30/07/2019, pág. 158/496
150/242 que representa a matriz de verificação de paridade H do código tipo A (a seguir, também referido como o código tipo A com r = 2/16) como um novo código LDPC com o comprimento de código N de 69.120 bits e a taxa de codificação r de 2/16.
[00470] As figuras 31 e 32 são os diagramas que ilustram um exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo A (a seguir, também referido como o código tipo A com r = 3/16) como um novo código LDPC com o comprimento de código N de 69.120 bits e a taxa de codificação r de 3/16.
[00471] Note que a figura 32 é um diagrama seguinte à figura 31.
[00472] A figura 33 é um diagrama que ilustra um exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo A (a seguir, também referido como o código tipo A com r = 4/16) como um novo código LDPC com o comprimento de código N de 69.120 bits e a taxa de codificação r de 4/16.
[00473] As figuras 34 e 35 são os diagramas que ilustram um exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo A (a seguir, também referido como o código tipo A com r = 5/16) como um novo código LDPC com o comprimento de código N de 69.120 bits e a taxa de codificação r de 5/16.
[00474] Note que a figura 35 é um diagrama seguinte à figura 34.
[00475] As figuras 36 e 37 são os diagramas que ilustram um exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo A (a seguir, também referido como o código tipo A com r = 6/16) como um novo código LDPC com o comprimento de código N de 69.120 bits e a taxa de codificação
Petição 870190072873, de 30/07/2019, pág. 159/496
151/242 r de 6/16.
[00476] Note que a figura 37 é um diagrama seguinte à figura 36.
[00477] As figuras 38 e 39 são os diagramas que ilustram um exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo A (a seguir, também referido como o código tipo A com r = 7/16) como um novo código LDPC com o comprimento de código N de 69.120 bits e a taxa de codificação r de 7/16.
[00478] Note que a figura 39 é um diagrama seguinte à figura 38.
[00479] As figuras 40 e 41 são os diagramas que ilustram um exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo A (a seguir, também referido como o código tipo A com r = 8/16) como um novo código LDPC com o comprimento de código N de 69.120 bits e a taxa de codificação r de 8/16.
[00480] Note que a figura 41 é um diagrama seguinte à figura 40.
[00481] As figuras 42 e 43 são os diagramas que ilustram um exemplo de uma tabela de valor inicial da matriz de verificação de paridade (do método tipo B) que representa a matriz de verificação de paridade H do código tipo B (a seguir, também referido como o código tipo B com r = 7/16) como um novo código LDPC com o comprimento de código N de 69.120 bits e a taxa de codificação r de 7/16.
[00482] Note que a figura 43 é um diagrama seguinte à figura 42.
[00483] As figuras 44 e 45 são os diagramas que ilustram um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo B com r = 7/16.
[00484] Note que a figura 45 é um diagrama seguinte à figura 44. O código tipo B com r = 7/16 obtido a partir da (matriz de verificação de
Petição 870190072873, de 30/07/2019, pág. 160/496
152/242 paridade H representada pela) tabela de valor inicial da matriz de verificação de paridade nas figuras 44 e 45 também será referido a seguir como um outro código tipo B com r = 7/16.
[00485] As figuras 46 e 47 são os diagramas que ilustram um exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo B (a seguir, também referido como o código tipo B com r = 8/16) como um novo código LDPC com o comprimento de código N de 69.120 bits e a taxa de codificação r de 8/16.
[00486] Note que a figura 47 é um diagrama seguinte à figura 46.
[00487] As figuras 48 e 49 são os diagramas que ilustram um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo B com r = 8/16.
[00488] Note que a figura 49 é um diagrama seguinte à figura 48. O código tipo B com r = 8/16 obtido a partir da tabela de valor inicial da matriz de verificação de paridade nas figuras 48 e 49 também será referido a seguir como um outro código tipo B com r = 8/16.
[00489] As figuras 50, 51, e 52 são os diagramas que ilustram um exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo B (a seguir, também referido como o código tipo B com r = 9/16) como um novo código LDPC com o comprimento de código N de 69.120 bits e a taxa de codificação r de 9/16.
[00490] Note que a figura 51 é um diagrama seguinte à figura 50 e a figura 52 é um diagrama seguinte à figura 51.
[00491] As figuras 53, 54, e 55 são os diagramas que ilustram um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo B com r =
Petição 870190072873, de 30/07/2019, pág. 161/496
153/242
9/16.
[00492] Note que a figura 54 é um diagrama seguinte à figura 53 e a figura 55 é um diagrama seguinte à figura 54. O código tipo B com r = 9/16 obtido a partir da tabela de valor inicial da matriz de verificação de paridade nas figuras 53 a 55 também será referido a seguir como um outro código tipo
B com r = 9/16.
[00493] As figuras 56, 57, e 58 são os diagramas que ilustram um exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo B (a seguir, também referido como o código tipo B com r = 10/16) como um novo código LDPC com o comprimento de código N de 69.120 bits e a taxa de codificação r de 10/16.
[00494] Note que a figura 57 é um diagrama seguinte à figura 56 e a figura 58 é um diagrama seguinte à figura 57.
[00495] As figuras 59, 60, e 61 são os diagramas que ilustram um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo B com r = 10/16.
[00496] Note que a figura 60 é um diagrama seguinte à figura 59 e a figura 61 é um diagrama seguinte à figura 60. O código tipo B com r = 10/16 obtido a partir da tabela de valor inicial da matriz de verificação de paridade nas figuras 59 a 61 também será referido a seguir como um outro código tipo B com r = 10/16.
[00497] As figuras 62, 63, e 64 são os diagramas que ilustram um exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo B (a seguir, também referido como o código tipo B com r = 11/16) como um novo código LDPC com o comprimento de código N de 69.120 bits e a taxa de codificação r de 11/16.
Petição 870190072873, de 30/07/2019, pág. 162/496
154/242 [00498] Note que a figura 63 é um diagrama seguinte à figura 62 e a figura 64 é um diagrama seguinte à figura 63.
[00499] As figuras 65, 66, e 67 são os diagramas que ilustram um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo B com r = 11/16.
[00500] Note que a figura 66 é um diagrama seguinte à figura 65 e a figura 67 é um diagrama seguinte à figura 66. O código tipo B com r = 11/16 obtido a partir da tabela de valor inicial da matriz de verificação de paridade nas figuras 65 a 67 também será referido a seguir como um outro código tipo B comr = 11/16.
[00501] As figuras 68, 69, e 70 são os diagramas que ilustram um exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo B (a seguir, também referido como o código tipo B com r = 12/16) como um novo código LDPC com o comprimento de código N de 69.120 bits e a taxa de codificação r de 12/16.
[00502] Note que a figura 69 é um diagrama seguinte à figura 68 e a figura 70 é um diagrama seguinte à figura 69.
[00503] As figuras 71, 72, e 73 são os diagramas que ilustram um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo B com r = 12/16.
[00504] Note que a figura 72 é um diagrama seguinte à figura 71 e a figura 73 é um diagrama seguinte à figura 72. O código tipo B com r = 12/16 obtido a partir da tabela de valor inicial da matriz de verificação de paridade nas figuras 71 a 73 também será referido a seguir como um outro código tipo B com r = 12/16.
[00505] As figuras 74, 75, e 76 são os diagramas que ilustram um
Petição 870190072873, de 30/07/2019, pág. 163/496
155/242 exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo B (a seguir, também referido como o código tipo B com r = 13/16) como um novo código LDPC com o comprimento de código N de 69.120 bits e a taxa de codificação r de 13/16.
[00506] Note que a figura 75 é um diagrama seguinte à figura 74 e a figura 76 é um diagrama seguinte à figura 75.
[00507] As figuras 77, 78, e 79 são os diagramas que ilustram um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo B com r = 13/16.
[00508] Note que a figura 78 é um diagrama seguinte à figura 77 e a figura 79 é um diagrama seguinte à figura 78. O código tipo B com r = 13/16 obtido a partir da tabela de valor inicial da matriz de verificação de paridade nas figuras 77 a 79 também será referido a seguir como um outro código tipo B com r = 13/16.
[00509] As figuras 80, 81, e 82 são os diagramas que ilustram um exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo B (a seguir, também referido como o código tipo B com r = 14/16) como um novo código LDPC com o comprimento de código N de 69.120 bits e a taxa de codificação r de 14/16.
[00510] Note que a figura 81 é um diagrama seguinte à figura 80 e a figura 82 é um diagrama seguinte à figura 81.
[00511] As figuras 83, 84, e 85 são os diagramas que ilustram um outro exemplo de uma tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade H do código tipo B com r = 14/16.
[00512] Note que a figura 84 é um diagrama seguinte à figura 83 e a
Petição 870190072873, de 30/07/2019, pág. 164/496
156/242 figura 85 é um diagrama seguinte à figura 84. O código tipo B com r = 14/16 obtido a partir da tabela de valor inicial da matriz de verificação de paridade nas figuras 83 a 85 também será referido a seguir como um outro código tipo
B com r = 14/16.
[00513] O novo código LDPC se tomou um código LDPC com alto desempenho.
[00514] Aqui, o código LDPC com alto desempenho é um código LDPC obtido a partir de uma matriz de verificação de paridade H apropriada.
[00515] A matriz de verificação de paridade H apropriada é, por exemplo, uma matriz de verificação de paridade que satisfaz uma condição predeterminada que toma uma taxa de erro de bit (BER) (e uma taxa de erro de quadro (FER)) menor quando um código LDPC obtido a partir de uma matriz de verificação de paridade H for transmitido em baixos Es/No ou Eb/No (razão de potência do sinal por potência do ruído por bit).
[00516] A matriz de verificação de paridade H apropriada pode ser obtida, por exemplo, pela realização de uma simulação para medir a BER quando um código LDPC obtido a partir de várias matrizes de verificação de paridade que satisfazem a condição predeterminada for transmitido em baixa Es/No.
[00517] Os exemplos da condição predeterminada a ser satisfeita pela matriz de verificação de paridade H apropriada incluem um bom resultado de análise obtido por um método de análise de desempenho do código chamado de evolução de densidade, e a ausência de um laço dos elementos de 1, chamado de ciclo 4.
[00518] Aqui, é conhecido que o desempenho da decodificação do código LDPC é degradado se os elementos de 1 forem densamente embalados na matriz de informação Ha como no ciclo 4 e, portanto, a ausência do ciclo 4 é desejável na matriz de verificação de paridade H.
[00519] Na matriz de verificação de paridade Η, o mínimo valor de um
Petição 870190072873, de 30/07/2019, pág. 165/496
157/242 comprimento de laço configurado pelos elementos de 1 é chamado perímetro. A ausência do ciclo 4 significa que o perímetro é maior do que 4.
[00520] Note que a condição predeterminada a ser satisfeita pela matriz de verificação de paridade H apropriada pode ser apropriadamente determinada a partir dos pontos de vista da melhoria do desempenho da decodificação do código LDPC, da facilitação (simplificação) do processamento de decodificação para o código LDPC e semelhantes.
[00521] As figuras 86 e 87 são os diagramas para descrever a evolução de densidade na qual um resultado de análise, como a condição predeterminada a ser satisfeita pela matriz de verificação de paridade H apropriada, pode ser obtido.
[00522] A evolução de densidade é um método de análise de código de calcular um valor esperado de uma probabilidade de erro para a íntegra do código LDPC (ajuntamento) com o comprimento de código N de ω distinguido por uma sequência de graus a ser descrita a seguir.
[00523] Por exemplo, durante o aumento de uma variância de ruído a partir de 0 em um canal de AWGN, o valor esperado da probabilidade de erro de um ajuntamento é inicialmente 0, mas o valor esperado torna-se não 0 quando a variância de ruído se tomar um certo limite ou maior.
[00524] De acordo com a evolução de densidade, o desempenho do ajuntamento (adequação da matriz de verificação de paridade) pode ser determinado pela comparação do limite da variância do ruído (a seguir, também referido como limite de desempenho) no qual o valor esperado da probabilidade de erro toma-se não 0.
[00525] Note que, para um código LDPC específico, um ajuntamento ao qual o código LDPC pertence é determinado, e a evolução de densidade é realizada para o ajuntamento, de acordo com o que, o desempenho grosseiro do código LDPC pode ser previsto.
[00526] Portanto, se um ajuntamento com alto desempenho for
Petição 870190072873, de 30/07/2019, pág. 166/496
158/242 descoberto, o código LDPC com alto desempenho pode ser encontrado a partir de códigos LDPC que pertencem ao ajuntamento.
[00527] Aqui, a supradescrita sequência de graus indica em qual razão os nós variáveis e os nós de verificação que têm pesos de respectivos valores existem para o comprimento de código N do código LDPC.
[00528] Por exemplo, um código LDPC (3, 6) regular com a taxa de codificação de 1/2 pertence a um ajuntamento distinguido pela sequência de graus em que o peso (peso de coluna) de todos os nós variáveis é 3 e o peso (peso de linha) de todos os nós de verificação é 6.
[00529] A figura 86 mostra um gráfico de Tanner de um ajuntamento como este.
[00530] Na simulação de Tanner da figura 86, N nós variáveis ilustrados pelos círculos (o) na figura 86 existem, o número N sendo igual ao comprimento de código N, e N/2 nós de verificação ilustrados pelos quadrados (□) na figura 86 existem, o número N/2 sendo igual a um valor de multiplicação obtido pela multiplicação do comprimento de código N pela taxa de codificação 1/2.
[00531] Três bordas com um peso de coluna igual são conectadas em cada nó variável. Portanto, há um total de 3N bordas conectadas nos N nós variáveis.
[00532] Além do mais, seis bordas com um peso de linha igual são conectadas em cada nó de verificação. Portanto, há um total de 3N bordas conectadas nos N/2 nós de verificação.
[00533] Além do mais, no gráfico de Tanner da figura 86, há um intercalador.
[00534] O intercalador rearranja randomicamente as 3N bordas conectadas nos N nós variáveis e conecta cada borda depois do rearranjo em qualquer uma das 3N bordas conectadas nos N/2 nós de verificação.
[00535] O número de padrões para rearranjar as 3N bordas conectadas
Petição 870190072873, de 30/07/2019, pág. 167/496
159/242 nos N nós variáveis no intercalador é (3N)! (= (3N) x (3N - 1) x ... x 1).
Portanto, o ajuntamento distinguido pela sequência de graus em que o peso de todos os nós variáveis é 3 e o peso de todos os nós de verificação é 6 é um conjunto de (3N)! códigos LDPC.
[00536] Na simulação para descobrir o código LDPC com alto desempenho (matriz de verificação de paridade apropriada), um ajuntamento tipo multibordas foi usado na evolução de densidade.
[00537] No ajuntamento tipo multibordas, o intercalador através do qual as bordas conectadas nos nós variáveis e as bordas conectadas nos nós de verificação passam é dividido em múltiplas bordas, de acordo com o que, a caracterização pelo ajuntamento é mais estritamente realizada.
[00538] A figura 87 é um diagrama que ilustra um exemplo de um gráfico de Tanner de um ajuntamento tipo multibordas.
[00539] No gráfico de Tanner na figura 87, há dois intercaladores de um primeiro intercalador e um segundo intercalador.
[00540] Além do mais, no gráfico de Tanner na figura 87, vl nós variáveis, cada qual conectado com uma borda conectada no primeiro intercalador e 0 borda conectada no segundo intercalador, v2 nós variáveis, cada qual conectado com uma borda conectada no primeiro intercalador e duas bordas conectadas no segundo intercalador, e v3 nós variáveis, cada qual conectado com 0 borda conectada no primeiro intercalador e duas bordas conectadas no segundo intercalador existem.
[00541] Além do mais, no gráfico de Tanner na figura 87, cl nós de verificação, cada qual conectado com duas bordas conectadas no primeiro intercalador e 0 borda conectada no segundo intercalador, c2 nós de verificação, cada qual conectado com duas bordas conectadas no primeiro intercalador e duas bordas conectadas no segundo intercalador, e c3 nós de verificação, cada qual conectado com 0 borda conectada no primeiro intercalador e três bordas conectadas no segundo intercalador existem.
Petição 870190072873, de 30/07/2019, pág. 168/496
160/242 [00542] Aqui, a evolução de densidade e sua implementação são descritas, por exemplo, em “On the Design of Low-Density Parity-Check
Codes within 0.0045 dB of the Shannon Limit”, S. Y. Chung, G. D. Forney, T.
J. Richardson, R. Urbanke, IEEE Communications Leggers, VOL. 5, NO. 2,
Feb 2001.
[00543] Na simulação para descobrir o (a matriz de verificação de paridade do) novo código LDPC, um ajuntamento no qual o limite de desempenho que é Eb/No (razão de potência do sinal por potência do ruído por bit) na qual a BER começa a cair (começa a ficar pequena) toma-se um valor predeterminado ou menor é descoberto pela evolução de densidade tipo multibordas, e o código LDPC que toma a BER pequena em um caso de uso uma ou mais modulações de quadratura, tal como QPSK, é selecionado a partir dos códigos LDPC que pertencem ao ajuntamento como o código LDPC com alto desempenho.
[00544] O (a tabela de valor inicial da matriz de verificação de paridade que representa a matriz de verificação de paridade do) novo código LDPC foi obtido pela simulação exposta.
[00545] Portanto, de acordo com o novo código LDPC, a qualidade de comunicação favorável pode ser garantida na transmissão de dados.
[00546] A figura 88 é um diagrama para descrever os pesos de coluna de uma matriz de verificação de paridade H do código tipo A como o novo código LDPC.
[00547] Considera-se que, em relação à matriz de verificação de paridade H do código tipo A, da forma ilustrada na figura 88, os pesos de coluna de Kl colunas da Ia coluna da matriz A são representados como Yl, os pesos de coluna das seguintes K2 colunas da matriz A são representados como Y2, os pesos de coluna de Kl colunas a partir da Ia coluna da matriz C são representados como XI, os pesos de coluna das seguintes K2 colunas da matriz C são representados como X2, e os pesos de coluna das seguintes Ml
Petição 870190072873, de 30/07/2019, pág. 169/496
161/242 colunas adicionais da matriz C são representados como X3.
[00548] Note que Kl + K2 é igual ao comprimento da informação K, e
Ml + M2 é igual ao comprimento de paridade M. Portanto, Kl + K2 + Ml +
M2 é igual ao comprimento de código N = 69.120 bits.
[00549] Além do mais, em relação à matriz de verificação de paridade H do código tipo A, os pesos de coluna de Ml - 1 colunas da Ia coluna da matriz B são 2, e o peso de coluna da Ml-ésima coluna (última coluna) da matriz B é 1. Além do mais, o peso de coluna da matriz D é 1 e o peso de coluna da matriz Z é 0.
[00550] A figura 89 é um diagrama que ilustra os parâmetros das matrizes de verificação de paridade H dos códigos tipo A (representados pelas tabelas de valor inicial da matriz de verificação de paridade) nas figuras 30 a
41.
[00551] XI, Yl, Kl, X2, Y2, K2, X3, Ml, e M2 como os parâmetros e os limites de desempenho das matrizes de verificação de paridade H dos códigos tipo A com r = 2/16, 3/16, 4/16, 5/16, 6/16, 7/16, e 8/16 são da forma ilustrada na figura 89.
[00552] Os parâmetros XI, Yl, Kl (ou K2), X2, Y2, X3, e Ml (ou M2) são definidos para melhorar adicionalmente o desempenho (por exemplo, a taxa de erro ou semelhantes) dos códigos LDPC.
[00553] A figura 90 é um diagrama para descrever os pesos de coluna da matriz de verificação de paridade H do código tipo B como o novo código LDPC.
[00554] Considera-se que, em relação à matriz de verificação de paridade H do código tipo B, da forma ilustrada na figura 90, os pesos de coluna de KX1 colunas a partir da Ia coluna são representados como XI, os pesos de coluna das seguintes KX2 colunas são representados como X2, os pesos de coluna das seguintes KY1 colunas são representados como Yl, e os pesos de coluna das seguintes KY2 colunas são representados como Y2.
Petição 870190072873, de 30/07/2019, pág. 170/496
162/242 [00555] Note que KX1 + KX2 + KYI + KY2 é igual ao comprimento da informação K, e KX1 + KX2 + KYI + KY2 + M é igual ao comprimento de código N = 69.120 bits.
[00556] Além do mais, em relação à matriz de verificação de paridade H do código tipo B, os pesos de coluna de M - 1 colunas excluindo a última coluna, das últimas M colunas, são 2, e o peso de coluna da última uma coluna é 1.
[00557] A figura 91 é um diagrama que ilustra os parâmetros das matrizes de verificação de paridade H dos códigos tipo B (representados pelas tabelas de valor inicial da matriz de verificação de paridade) nas figuras 42 a 85.
[00558] XI, KX1, X2, KX2, Yl, KY1, Y2, KY2, e M como os parâmetros e os limites de desempenho das matrizes de verificação de paridade H dos códigos tipo B e um outro código tipo B com r = 7/16, 8/16, 9/16, 10/16, 11/16, 12/16, 13/16, e 14/16 são da forma ilustrada na figura 91.
[00559] Os parâmetros XI, KX1, X2, KX2, Yl, KYI, Y2, e KY2 são definidos para melhorar adicionalmente o desempenho dos códigos LDPC.
[00560] De acordo com o novo código LDPC, BER/FER favoráveis são realizadas, e uma capacidade (capacidade de canal) próxima do limite de Shannon é realizada.
<Constelação>
[00561] As figuras 92 a 107 ilustram os diagramas que ilustram os exemplos de constelações adaptáveis no sistema de transmissão na figura 7.
[00562] No sistema de transmissão na figura 7, uma constelação usada em MODCOD pode ser definida para o MODCOD que é uma combinação de um método de modulação (Modulação) e do código LDPC (Código).
[00563] Uma ou mais constelações podem ser definidas em um MODCOD.
[00564] Como a constelação, há uma constelação uniforme (UC) na
Petição 870190072873, de 30/07/2019, pág. 171/496
163/242 qual o arranjo dos pontos de sinal é uniforme e uma constelação não uniforme (NUC) na qual o arranjo de pontos de sinal é não uniforme.
[00565] Além do mais, como a NUC, há a constelação chamada de constelação unidimensional M2-QAM não uniforme (NUC 1D), uma constelação chamada constelação bidimensional QQAM não uniforme (NUC 2D) e semelhantes.
[00566] No geral, a BER é adicionalmente melhorada na NUC 1D em relação à UC e, além do mais, a BER é adicionalmente melhorada na NUC 2D do que na NUC 1D.
[00567] A constelação com o método de modulação de QPSK é a UC. Por exemplo, a UC ou a NUC 2D podem ser adotadas como uma constelação para o método de modulação de 16QAM, 64QAM, 256QAM, ou semelhantes. Por exemplo, a UC ou a NUC 1D podem ser adotadas como uma constelação para o método de modulação de 1024QAM, 4096QAM, ou semelhantes.
[00568] No sistema de transmissão na figura 7, por exemplo, as constelações definidas em ATSC 3.0, DVB-C.2 ou semelhantes, e várias outras constelações podem ser usadas.
[00569] Em outras palavras, em um caso em que o método de modulação for QPSK, por exemplo, a mesma UC pode ser usada para as taxas de codificação r dos códigos LDPC.
[00570] Além do mais, em um caso em que o método de modulação for 16QAM, 64QAM, ou 256QAM, por exemplo, a mesma UC pode ser usada para as taxas de codificação r dos códigos LDPC. Além do mais, em um caso em que o método de modulação for 16QAM, 64QAM, ou 256QAM, por exemplo, diferentes NUCs 2D podem ser usadas para as taxas de codificação r dos códigos LDPC, respectivamente.
[00571] Além do mais, em um caso em que o método de modulação for 1024QAM ou 4096QAM, por exemplo, a mesma UC pode ser usada para as taxas de codificação r dos códigos LDPC. Além do mais, em um caso em que
Petição 870190072873, de 30/07/2019, pág. 172/496
164/242 o método de modulação for 1024QAM ou 4096QAM, por exemplo, diferentes
NUCs 1D podem ser usados para as taxas de codificação r dos códigos LDPC, respectivamente.
[00572] Aqui, a UC de QPSK também é descrita como QPSK-UC, e a UC de 2mQAM também é descrita como 2mQAM-UC. Além do mais, a NUC ID e a NUC 2D de 2mQAM também são descritas como 2mQAM-NUC 1D e 2mQAM-NUC 2D, respectivamente.
[00573] A seguir, algumas das constelações definidas em ATSC 3.0 serão descritas.
[00574] A figura 92 é um diagrama que ilustra as coordenadas dos pontos de sinal de QPSK-UC usados para todas as taxas de codificação de códigos LDPC definidas em ATSC 3.0 em um caso em que o método de modulação for QPSK.
[00575] Na figura 92, a “célula dos Dados de Entrada y” representa um símbolo de 2 bits a ser mapeado para QPSK-UC, e o “ponto de Constelação zs” representa as coordenadas de um ponto de sinal zs. Note que um índice s do ponto de sinal zs (um índice q de um ponto de sinal zq, da forma descrita a seguir é similar) representa o tempo discreto do símbolo (um intervalo de tempo entre um símbolo e o próximo símbolo).
[00576] Na figura 92, as coordenadas do ponto de sinal zs são representadas na forma de um número complexo, e j representa uma unidade imaginária (λ/(-1)).
[00577] A figura 93 é um diagrama que ilustra as coordenadas dos pontos de sinal 16QAM-NUC 2D usados para as taxas de codificação r (CR) = 2/15, 3/15, 4/15, 5/15, 6/15, 7/15, 8/15, 9/15, 10/15, 11/15, 12, 15, e 13/15 dos códigos LDPC definidos em ATSC 3.0, em um caso em que o método de modulação for 16QAM.
[00578] Na figura 93, as coordenadas do ponto de sinal zs são representadas na forma de um número complexo, e j representa uma unidade
Petição 870190072873, de 30/07/2019, pág. 173/496
165/242 imaginária, similarmente à figura 92.
[00579] Na figura 93, w#k representa as coordenadas de um ponto de sinal no primeiro quadrante da constelação.
[00580] Na NUC 2D, um ponto de sinal no segundo quadrante da constelação é arranjado em uma posição obtida pelo movimento simetricamente de um ponto de sinal no primeiro quadrante em relação a um eixo geométrico Q, e um ponto de sinal no terceiro quadrante da constelação é arranjado em uma posição obtida pelo movimento simetricamente de um ponto de sinal no primeiro quadrante em relação à origem. Então, um ponto de sinal no quarto quadrante da constelação é arranjado em uma posição obtida pelo movimento simetricamente de um ponto de sinal no primeiro quadrante em relação a um eixo geométrico I.
[00581] Aqui, em um caso em que o método de modulação for 2mQAM, m bits são considerados como um símbolo, e o um símbolo é mapeado para o ponto de sinal correspondente ao símbolo.
[00582] O símbolo de m bits pode ser expressado, por exemplo, por um valor integral de 0 a 2m - 1. Agora, os símbolos y(0), y(l), ..., y(2m - 1) representados pelos valores integrais de 0 a 2m - 1, em que b = 2m/4 pode ser classificado em quatro: símbolos y(0) a y(b - 1), y(b) a y(2b - 1), y(2b) a y(3b - 1), e y(3b) a y(4b - 1).
[00583] Na figura 93, o sufixo k de w#k toma um valor integral em uma faixa de 0 a b - 1, e w#k representa as coordenadas de um ponto de sinal correspondente a um símbolo y(k) em uma faixa de símbolos y(0) a y(b - 1).
[00584] Então, as coordenadas de um ponto de sinal correspondente a um símbolo y(k + b) em uma faixa de símbolos y(b) a y(2b - 1) são representadas como -conj(w#k), e as coordenadas de um ponto de sinal correspondente a um símbolo y(k + 2b) em uma faixa de símbolos y(2b) a y(3b - 1) são representadas como conj(w#k). Além do mais, as coordenadas de um ponto de sinal correspondente a um símbolo y(k + 3b) em uma faixa de
Petição 870190072873, de 30/07/2019, pág. 174/496
166/242 símbolos y(3b) a y(4b - 1) são representadas por -w#k.
[00585] Aqui, o conj(w#k) representa um conjugado complexo de w#k. [00586] Por exemplo, em um caso em que o método de modulação for 16QAM, os símbolos y(0), y(l), ..., e y(l5) de m = 4 bits, em que b = 24/4 = 4 são classificados em quatro: símbolos y(0) a y(3), y(4) a y(7), y(8) a y(l 1), e y(12)ay(15).
[00587] Então, por exemplo, o símbolo y(12), dos símbolos y(0) a y(15), é um símbolo y(k + 3b) = y(0 + 3 x 4) na faixa de símbolos y(3b) a y(4b - 1)) e k = 0 e, portanto, as coordenadas do ponto de sinal correspondentes ao símbolo y(l 2) são -w#k = -wO.
[00588] Agora, considerando que a taxa de codificação r (CR) do código LDPC é, por exemplo, 9/15, wO em um caso em que o método de modulação for 16QAM e a taxa de codificação r for 9/15 é 0,2386 + j0,5296 de acordo com a figura 93 e, portanto, as coordenadas -wO do ponto de sinal correspondente ao símbolo y(12) é -(0,2386 + j0,5296).
[00589] A figura 94 é um diagrama que ilustra um exemplo das coordenadas dos pontos de sinal 1024QAM-NUC 1D usados para as taxas de codificação r (CR) = 2/15, 3/15, 4/15, 5/15, 6/15, 7/15, 8/15, 9/15, 10/15, 11/15, 12, 15, e 13/15 dos códigos LDPC definidos em ATSC 3.0, em um caso em que o método de modulação for 1024QAM.
[00590] Na figura 94, u#k representa uma parte real Re(zs) e uma parte imaginária Im(zs) do número complexo como as coordenadas do ponto de sinal zs de NUC 1D.
[00591] A figura 95 é um diagrama que ilustra um relacionamento entre o símbolo y de 1024QAM, e u#k como a parte real Re(zs) e a parte imaginária Im(zs) do número complexo que representa as coordenadas do ponto de sinal zs da NUC 1D correspondente ao símbolo y.
[00592] Agora, considera-se que o símbolo y de 10 bits de 1024QAM é representado como, a partir do bit lead (bit mais significativo), yo,s, yi,s, y2,s,
Petição 870190072873, de 30/07/2019, pág. 175/496
167/242
Y3.s, Y4.s, Y5,s, Y6,s, Y7,s, Y8,s, e Y9,s· [00593] A na figura 95 ilustra uma correspondência entre os 5 bits de número par yi,s, y3,s, ys,s, y?,s, e y9,s do símbolo y, e u#k que representa a parte real Re(zs) (as coordenadas) do ponto de sinal zs correspondente ao símbolo y. [00594] B na figura 95 ilustra uma correspondência entre os 5 bits de número ímpar y0,s, y2,s, Y4,s, Yó,s e ys,s do símbolo y, e u#k que representa a parte imaginária Im(zs) do ponto de sinal zs correspondente ao símbolo y.
[00595] Em um caso em que o símbolo y de 10 bits = (yo,s, yi,s, y2,s, y3,s, y4,s, Y5.S, Y6,s, Y7,s, Y8,s, e y9,s) de 1024QAM for (0, 0, 1, 0, 0, 1, 1, 1,0, 0), por exemplo, os 5 bits de número ímpar y0,s, y2,s, y4,s, Yó,s, e ys,s são (0, 1,0, 1, 0) e os 5 bits de número par yi,s, y3,s, ys,s, y?,s, e y9,s são (0, 0, 1, 1, 0).
[00596] Em A na figura 95, os 5 bits de número par (0, 0, 1, 1, 0) são associados com ull e, portanto, a parte real Re(zs) do ponto de sinal zs correspondente ao símbolo y = (0, 0, 1, 0, 0, 1, 1, 1, 0, 0) é ul 1.
[00597] Em B na figura 95, os 5 bits de número ímpar (0, 1,0, 1, 0) são associados com u3 e, portanto, a parte imaginária Im(zs) do ponto de sinal zs correspondente ao símbolo y = (0, 0, 1, 0, 0, 1, 1, 1, 0, 0) é u3.
[00598] Neste ínterim, quando a taxa de codificação r do código LDPC for 6/15, por exemplo, em relação à NUC 1D usada em um caso em que o método de modulação for 1024QAM e a taxa de codificação r (CR) do código LDPC = 6/15, u3 é 0,1295 e ul 1 é 0,7196, de acordo com a figura 94.
[00599] Portanto, a parte real Re(zs) do ponto de sinal zs correspondente ao símbolo y = (0, 0, 1, 0, 0, 1, 1, 1, 0, 0) é ull = 0,7196 e a parte imaginária Im(zs) é u3 = 0,1295. Em decorrência disto, as coordenadas do ponto de sinal zs correspondente ao símbolo y = (0, 0, 1, 0, 0, 1, 1, 1, 0, 0) são expressadas por 0,7196 + jO, 1295.
[00600] Note que os pontos de sinal da NUC 1D são arranjados em uma treliça em uma linha reta paralela ao eixo geométrico I e uma linha reta paralela ao eixo geométrico Q na constelação. Entretanto, o intervalo entre os
Petição 870190072873, de 30/07/2019, pág. 176/496
168/242 pontos de sinal não é constante. Além do mais, a potência média dos pontos de sinal na constelação pode ser normalizada na transmissão dos (dados mapeados para) os pontos de sinal. A normalização pode ser realizada por, quando a raiz quadrada média dos valores absolutos de todos os (as coordenadas dos) pontos de sinal na constelação for Pave, multiplicando cada ponto de sinal zs na constelação por uma recíproca l/(x/PaVe) da raiz quadrada λ/Pave do valor da raiz quadrada média Pave.
[00601] O sistema de transmissão na figura 7 pode usar a constelação definida em ATSC 3.0, como exposto.
[00602] As figuras 96 a 107 ilustram as coordenadas de um ponto de sinal de UC definida em DVB-C.2.
[00603] Em outras palavras, a figura 96 é um diagrama que ilustra uma parte real Re(zq) da coordenada zq de um ponto de sinal de QPSK-UC (UC em QPSK) definido em DVB-C.2. A figura 97 é um diagrama que ilustra uma parte imaginária Im(zq) das coordenadas zq de um ponto de sinal de QPSKUC definida em DVB-C.2.
[00604] A figura 98 é um diagrama que ilustra uma parte real Re(zq) das coordenadas zq de um ponto de sinal de 16QAM-UC (UC de 16QAM) definido em DVB-C.2. A figura 99 é um diagrama que ilustra uma parte imaginária Im(zq) das coordenadas zq de um ponto de sinal de 16QAM-UC definida em DVB-C.2.
[00605] A figura 100 é um diagrama que ilustra uma parte real Re(zq) das coordenadas zq de um ponto de sinal de 64QAM-UC (UC de 64QAM) definido em DVB-C.2. A figura 101 é um diagrama que ilustra uma parte imaginária Im(zq) das coordenadas zq de um ponto de sinal de 64QAM-UC definida em DVB-C.2.
[00606] A figura 102 é um diagrama que ilustra uma parte real Re(zq) das coordenadas zq de um ponto de sinal de 256QAM-UC (UC de 256QAM) definido em DVB-C.2. A figura 103 é um diagrama que ilustra uma parte
Petição 870190072873, de 30/07/2019, pág. 177/496
169/242 imaginária Im(zq) das coordenadas zq de um ponto de sinal de 256QAM-UC definida em DVB-C.2.
[00607] A figura 104 é um diagrama que ilustra uma parte real Re(zq) das coordenadas zq de um ponto de sinal de 1024QAM-UC (UC de 1024QAM) definido em DVB-C.2. A figura 105 é um diagrama que ilustra uma parte imaginária Im(zq) das coordenadas zq de um ponto de sinal de 1024QAM-UC especificado em DVB-C.2.
[00608] A figura 106 é um diagrama que ilustra uma parte real Re(zq) das coordenadas zq de um ponto de sinal de 4096QAM-UC (UC de 4096QAM) definido em DVB-C.2. A figura 107 é um diagrama que ilustra uma parte imaginária Im(zq) de coordenadas zq de um ponto de sinal de 4096QAM-UC definida em DVB-C.2.
[00609] Note que, nas figuras 96 a 107, yi,q representa o (i + l)-ésimo bit a partir da cabeça do símbolo de m bits (por exemplo, símbolo de 2 bits em QPSK) de 2mQAM. Além do mais, a potência média dos pontos de sinal na constelação pode ser normalizada na transmissão dos (dados mapeados para os) pontos de sinal da UC. A normalização pode ser realizada por, quando a raiz quadrada média dos valores absolutos de todos os (as coordenadas dos) pontos de sinal na constelação for Pave, multiplicando cada ponto de sinal zq na constelação por uma recíproca 1/(N/Pave) da raiz quadrada λ/Pave do valor da raiz quadrada média Pave.
[00610] No sistema de transmissão na figura 7, a UC definida em DVB-C.2 da forma supradescrita pode ser usada.
[00611] Em outras palavras, as UCs ilustradas nas figuras 96 a 107 podem ser usadas para os novos códigos LDPC correspondentes ao (às tabelas de valor inicial da matriz de verificação de paridade com o) comprimento de código N de 69.120 bits e às taxas de codificação r de 2/16, 3/16, 4/16, 5/16, 6/16, 7/16, 8/16, 9/16, 10/16, 11/16, 12/16, 13/16, e 14/16 nas figuras 30 a 85. <Intercalador de bloco 25 >
Petição 870190072873, de 30/07/2019, pág. 178/496
170 / 242 [00612] A figura 108 é um diagrama para descrever a intercalação de bloco realizada pelo intercalador de bloco 25 na figura 9.
[00613] A intercalação de bloco é realizada pela divisão do código
LDPC de uma palavra código em uma parte chamada de parte 1 e uma parte chamada de parte 2 da cabeça do código LDPC.
[00614] Npart 1 + Npart 2 é igual ao comprimento de código N, em que o comprimento (comprimento de bit) da parte 1 é Npart 1 e o comprimento da parte 2 é Npart 2.
[00615] Conceitualmente, na intercalação de bloco, as colunas como as áreas de armazenamento, cada qual armazenando Npartl/m bits em uma direção da coluna (vertical), como uma direção são arranjadas em uma direção da linha ortogonal à direção da coluna pelo número m igual ao comprimento de bit m do símbolo, e cada coluna é dividida a partir do topo em uma pequena unidade de 360 bits, que é o tamanho de unidade P. Esta pequena unidade de coluna também é chamada de unidade de coluna.
[00616] Na intercalação de bloco, da forma ilustrada na figura 108, a parte de gravação 1 do código LDPC de uma palavra código a partir do topo da primeira unidade de coluna do coluna para baixo (na direção da coluna) é realizada nas colunas a partir de uma direção da esquerda para a direita.
[00617] Então, quando a gravação na primeira unidade de coluna da coluna mais à direita for concluída, a gravação retoma para a coluna mais à esquerda, e a gravação para baixo a partir do topo da segunda unidade de coluna da coluna é realizada nas colunas a partir da direção da esquerda para a direita, da forma ilustrada na figura 108. A seguir, a parte de gravação 1 do código LDPC de uma palavra código é similarmente realizada.
[00618] Quando a parte de gravação 1 do código LDPC de uma palavra código for concluída, a parte 1 do código LDPC é lida em unidades de m bits na direção da linha a partir da primeira coluna de todas as m colunas, da forma ilustrada na figura 108.
Petição 870190072873, de 30/07/2019, pág. 179/496
171/242 [00619] A unidade de m bits da parte 1 é suprida a partir do intercalador de bloco 25 para o mapeador 117 (figura 8) como o símbolo de m bits.
[00620] A leitura da parte 1 em unidades de m bits é sequencialmente realizada na direção das linhas inferiores das m colunas. Quando a leitura da parte 1 for concluída, a parte 2 é dividida em unidades de m bits a partir do topo, e a unidade de m bits é suprida do intercalador de bloco 25 para o mapeador 117 como o símbolo de m bits.
[00621] Portanto, a parte 1 é simbolizada enquanto estiver sendo intercalada, e a parte 2 é simbolizada pela divisão sequencial em m bits sem ser intercalada.
[00622] Npartl/m como o comprimento da coluna é um múltiplo de 360 como o tamanho de unidade P, e o código LDPC de uma palavra código é dividido em parte 1 e parte 2, de forma que Npartl/m torne-se um múltiplo de 360.
[00623] A figura 109 é um diagrama que ilustra os exemplos de parte 1 e parte 2 do código LDPC com o comprimento de código N de 69.120 bits em um caso em que o método de modulação for QPSK, 16QAM, 64QAM, 256QAM, 1024QAM, e 4096QAM.
[00624] Na figura 109, a parte 1 tem 68.400 bits e a parte 2 tem 720 bits em um caso em que o método de modulação for 1024QAM, e a parte 1 tem 69.120 bits e a parte 2 tem 0 bit nos casos em que os métodos de modulação forem QPSK, 16QAM, 64QAM, 256QAM, e 4096QAM. <Intercalação grupo a grupo>
[00625] A figura 110 é um diagrama para descrever a intercalação grupo a grupo realizada por um intercalador grupo a grupo 24 na figura 9.
[00626] Na intercalação grupo a grupo, da forma ilustrada na figura 110, o código LDPC de uma palavra código é intercalado em unidades de grupos de bits de acordo com um padrão predeterminado (a seguir, também
Petição 870190072873, de 30/07/2019, pág. 180/496
172 / 242 referido como padrão GW), em que uma seção de 360 bits é definida como um grupo de bits, a uma seção de 360 bits sendo obtida pela divisão do código
LDPC de um código em unidades de 360 bits, a unidade sendo igual a um tamanho de unidade P, da cabeça do código LDPC.
[00627] Aqui, o (i + l)-ésimo grupo de bits da cabeça quando o código LDPC de uma palavra código for dividido em grupos de bits também é, a seguir, descrito como o grupo de bits i.
[00628] Em um caso em que o tamanho de unidade P for 360, por exemplo, um código LDPC com o comprimento de código N de 1.800 bits é dividido em 5 (= 1.800/360) grupos de bits dos grupos de bits 0, 1, 2, 3, e 4. Além do mais, por exemplo, um código LDPC com o comprimento de código N de 69.120 bits é dividido em 192 (= 69.120/360) grupos de bits dos grupos de bits 0, 1,..., 191.
[00629] Além do mais, a seguir, o padrão GW é representado por uma sequência de números que representa um grupo de bits. Por exemplo, em relação ao código LDPC com o comprimento de código N de 1.800 bits, os padrões de GW 4, 2, 0, 3, e 1 indicam a sequência de intercalação (rearranjo) dos grupos de bits 0, 1, 2, 3, e 4 na sequência dos grupos de bits 4, 2, 0, 3, e 1. [00630] Por exemplo, agora, considera-se que o (i + l)-ésimo bit de código a partir da cabeça do código LDPC com o comprimento de código N de 1.800 bits é representado por Xj.
[00631] Neste caso, de acordo com a intercalação grupo a grupo dos padrões de GW 4, 2, 0, 3, e 1, o código LDPC {xo, xi, ..., X1799} de 1.800 bits é intercalado em sequência de {xwo, X1441, ···, X1799}, {X720, X721, ···, X1079}, {xo, Xl, ..., X359}, {X1080, X1081, , X1439}, C {X36O, X361, , X719}· [00632] O padrão GW pode ser definido em cada comprimento de código N do código LDPC, cada taxa de codificação r, cada método de modulação, cada constelação, ou cada combinação de dois ou mais do comprimento de código N, da taxa de codificação r, do método de modulação,
Petição 870190072873, de 30/07/2019, pág. 181/496
173 / 242 e da constelação.
<Exemplos dos padrões de GW para os códigos LDPC>
[00633] A figura 111 é um diagrama que ilustra um primeiro exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00634] De acordo com o padrão GW na figura 111, uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
12, 8, 132, 26, 3, 18, 19, 98, 37, 190, 123, 81, 95, 167, 76, 66, 27, 46, 105, 28, 29, 170, 20, 96, 35, 177, 24, 86, 114, 63, 52, 80, 119, 153, 121, 107, 97, 129, 57, 38, 15, 91, 122, 14, 104, 175, 150, 1, 124, 72, 90, 32, 161, 78, 44, 73, 134, 162, 5, 11, 179, 93, 6, 152, 180, 68, 36, 103, 160, 100, 138, 146, 9, 82, 187, 147, 7, 87, 17, 102, 69, 110, 130, 42, 16, 71, 2, 169, 58, 33, 136, 106, 140, 84, 79, 143, 156, 139, 55, 116, 4, 21, 144, 64, 70, 158, 48, 118, 184, 50, 181, 120, 174, 133, 115, 53, 127, 74, 25, 49, 88, 22, 89, 34, 126, 61, 94, 172, 131, 39, 99, 183, 163, 111, 155, 51, 191, 31, 128, 149, 56, 85, 109, 10, 151, 188, 40, 83, 41, 47, 178, 186, 43, 54, 164, 13, 142, 117, 92, 113, 182, 168, 165, 101, 171, 159, 60, 166, 77, 30, 67, 23, 0, 65, 141, 185, 112, 145, 135, 108, 176, 45, 148, 137, 125, 62, 75, 189, 59, 173, 154, 157.
[00635] A figura 112 é um diagrama que ilustra um segundo exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00636] De acordo com o padrão GW na figura 112, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
14, 119, 182, 5, 127, 21, 152, 11, 39, 164, 25, 69, 59, 140, 73, 9, 104, 148, 77, 44, 138, 89, 184, 35, 112, 150, 178, 26, 123, 133, 91, 76, 70, 0, 176, 118, 22, 147, 96, 108, 109, 139, 18, 157, 181, 126, 174, 179, 116, 38, 45, 158, 106, 168, 10, 97, 114, 129, 180, 52, 7, 67, 43, 50, 120, 122, 3, 13, 72,
Petição 870190072873, de 30/07/2019, pág. 182/496
174 / 242
185, 34, 83, 124, 105, 162, 87, 131, 155, 135, 42, 64, 165, 41, 71, 189, 159, 143, 102, 153, 17, 24, 30, 66, 137, 62, 55, 48, 98, 110, 40, 121, 187, 74, 92, 60, 101, 57, 33, 130, 173, 32, 166, 128, 54, 99, 111, 100, 16, 84, 132, 161, 4, 190, 49, 95, 141, 28, 85, 61, 53, 183, 6, 68, 2, 163, 37, 103, 186, 154, 171, 170, 78, 117, 93, 8, 145, 51, 56, 191, 90, 82, 151, 115, 175, 1, 125, 79, 20, 80, 36, 169, 46, 167, 63, 177, 149, 81, 12, 156, 142, 31, 47, 88, 65, 134, 94, 86, 160, 172, 19, 23, 136, 58, 146, 15, 75, 107, 188, 29, 113, 144, 27.
[00637] A figura 113 é um diagrama que ilustra um terceiro exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00638] De acordo com o padrão GW na figura 113, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
121, 28, 49, 4, 21, 191, 90, 101, 188, 126, 8, 131, 81, 150, 141, 152, 17, 82, 61, 119, 125, 145, 153, 45, 108, 22, 94, 48, 29, 12, 59, 140, 75, 169, 183, 157, 142, 158, 113, 79, 89, 186, 112, 80, 56, 120, 166, 15, 43, 2, 62, 115, 38, 123, 73, 179, 155, 171, 185, 5, 168, 172, 190, 106, 174, 96, 116, 91, 30, 147, 19, 149, 37, 175, 124, 156, 14, 144, 86, 110, 40, 68, 162, 66, 130, 74, 165, 180, 13, 177, 122, 23, 109, 95, 42, 117, 65, 3, 111, 18, 32, 52, 97, 184, 54, 46, 167, 136, 1, 134, 189, 187, 16, 36, 84, 132, 170, 34, 57, 24, 137, 100, 39, 127, 6, 102, 10, 25, 114, 146, 53, 99, 85, 35, 78, 148, 9, 143, 139, 92, 173, 27, 11, 26, 104, 176, 98, 129, 51, 103, 160, 71, 154, 118, 67, 33, 181, 87, 77, 47, 159, 178, 83, 70, 164, 44, 69, 88, 63, 161, 182, 133, 20, 41, 64, 76, 31, 50, 128, 105, 0, 135, 55, 72, 93, 151, 107, 163, 60, 138, 7, 58.
[00639] A figura 114 é um diagrama que ilustra um quarto exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00640] De acordo com o padrão GW na figura 114, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma
Petição 870190072873, de 30/07/2019, pág. 183/496
175 / 242 sequência de grupos de bits
99, 59, 95, 50, 122, 15, 144, 6, 129, 36, 175, 159, 165, 35, 182, 181, 189, 29, 2, 115, 91, 41, 60, 160, 51, 106, 168, 173, 20, 138, 183, 70, 24, 127, 47, 5, 119, 171, 102, 135, 116, 156, 120, 105, 117, 136, 149, 128, 85, 46, 186, 113, 73, 103, 52, 82, 89, 184, 22, 185, 155, 125, 133, 37, 27, 10, 137, 76, 12, 98, 148, 109, 42, 16, 190, 84, 94, 97, 25, 11, 88, 166, 131, 48, 161, 65, 9, 8, 58, 56, 124, 68, 54, 3, 169, 146, 87, 108, 110, 121, 163, 57, 90, 100, 66, 49, 61, 178, 18, 7, 28, 67, 13, 32, 34, 86, 153, 112, 63, 43, 164, 132, 118, 93, 38, 39, 17, 154, 170, 81, 141, 191, 152, 111, 188, 147, 180, 75, 72, 26, 177, 126, 179, 55, 1, 143, 45, 21, 40, 123, 23, 162, 77, 62, 134, 158, 176, 31, 69, 114, 142, 19, 96, 101, 71, 30, 140, 187, 92, 80, 79, 0, 104, 53, 145, 139, 14, 33, 74, 157, 150, 44, 172, 151, 64, 78, 130, 83, 167, 4, 107, 174.
[00641] A figura 115 é um diagrama que ilustra um quinto exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00642] De acordo com o padrão GW na figura 115, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
170, 45, 67, 94, 110, 153, 19, 38, 112, 176, 49, 138, 35, 114, 184, 159, 17, 41, 47, 189, 65, 125, 154, 57, 83, 6, 97, 167, 51, 59, 23, 81, 54, 46, 168, 178, 148, 5, 122, 129, 155, 179, 95, 102, 8, 119, 29, 113, 14, 60, 43, 66, 55, 103, 111, 88, 56, 7, 118, 63, 134, 108, 61, 187, 124, 31, 133, 22, 79, 52, 36, 144, 89, 177, 40, 116, 121, 135, 163, 92, 117, 162, 149, 106, 173, 181, 11, 164, 185, 99, 18, 158, 16, 12, 48, 9, 123, 147, 145, 169, 130, 183, 28, 151, 71, 126, 69, 165, 21, 13, 15, 62, 80, 182, 76, 90, 180, 50, 127, 131, 109, 3, 115, 120, 161, 82, 34, 78, 128, 142, 136, 75, 86, 137, 26, 25, 44, 91, 42, 73,
140, 146, 152, 27, 101, 93, 20, 166, 171, 100, 70, 84, 53, 186, 24, 98, 4, 37,
141, 190, 68, 150, 1, 72, 39, 87, 188, 191, 156, 33, 30, 160, 143, 64, 132, 77, 0, 58, 174, 157, 105, 175, 10, 172, 104, 2, 96, 139, 32, 85, 107, 74.
Petição 870190072873, de 30/07/2019, pág. 184/496
176 / 242 [00643] A figura 116 é um diagrama que ilustra um sexto exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00644] De acordo com o padrão GW na figura 116, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
111, 156, 189, 11, 132, 114, 100, 154, 77, 79, 95, 161, 47, 142, 36, 98, 3, 125, 159, 120, 40, 160, 29, 153, 16, 39, 101, 58, 191, 46, 76, 4, 183, 176, 62, 60, 74, 7, 37, 127, 19, 186, 71, 50, 139, 27, 188, 113, 38, 130, 124, 26, 146, 131, 102, 110, 105, 147, 86, 150, 94, 162, 175, 88, 104, 55, 89, 181, 34, 69, 22, 92, 133, 1, 25, 0, 158, 10, 24, 116, 164, 165, 112, 72, 106, 129, 81, 66, 54, 49, 136, 118, 83, 41, 2, 56, 145, 28, 177, 168, 117, 9, 157, 173, 115, 149, 42, 103, 14, 84, 155, 187, 99, 6, 43, 70, 140, 73, 32, 78, 75, 167, 148, 48, 134, 178, 59, 15, 63, 91, 82, 33, 135, 166, 190, 152, 96, 137, 12, 182, 61, 107, 128, 119, 179, 45, 184, 65, 172, 138, 31, 57, 174, 17, 180, 5, 30, 170, 23, 85, 185, 35, 44, 123, 90, 20, 122, 8, 64, 141, 169, 121, 97, 108, 80, 171, 18, 13, 87, 163, 109, 52, 51, 21, 93, 67, 126, 68, 53, 143, 144, 151.
[00645] A figura 117 é um diagrama que ilustra um sétimo exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00646] De acordo com o padrão GW na figura 117, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17, 18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32, 33, 34, 35, 36, 37, 38, 39,40,
41, 42, 43, 44, 45, 46, 47, 48, 49, 50, 51, 52, 53, 54, 55, 56, 57, 58, 59, 60,61,
62, 63, 64, 65, 66, 67, 68, 69, 70, 71, 72, 73, 74, 75, 76, 77, 78, 79, 80, 81,82,
83, 84, 85, 86, 87, 88, 89, 90, 91, 92, 93, 94, 95, 96, 97, 98, 99, 100, 101, 102,
103, 104, 105, 106, 107, 108, 109, 110, 111, 112, 113, 114, 115, 116, 117,
Petição 870190072873, de 30/07/2019, pág. 185/496
177 / 242
118, 119, 120, 121, 122, 123, 124, 125, 126, 127, 128, 129, 130, 131, 132,
133, 134, 135, 136, 137, 138, 139, 140, 141, 142, 143, 144, 145, 146, 147,
148, 149, 150, 151, 152, 153, 154, 155, 156, 157, 158, 159, 160, 161, 162,
163, 164, 165, 166, 167, 168, 169, 170, 171, 172, 173, 174, 175, 176, 177,
178, 179, 180, 181, 182, 183, 184, 185, 186, 187, 188, 189, 190, 191.
[00647] A figura 118 é um diagrama que ilustra um oitavo exemplo de um padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00648] De acordo com o padrão GW na figura 118, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17, 18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32, 33, 34, 35, 36, 37, 38, 39, 40,
41, 42, 43, 44, 45, 46, 47, 48, 49, 50, 51, 52, 53, 54, 55, 56, 57, 58, 59, 60, 61,
62, 63, 64, 65, 66, 67, 68, 69, 70, 71, 72, 73, 74, 75, 76, 77, 78, 79, 80, 81, 82,
83, 84, 85, 86, 87, 88, 89, 90, 91, 92, 93, 94, 95, 96, 97, 98, 99, 100, 101, 102,
103, 104, 105, 106, 107, 108, 109, 110, 111, 112, 113, 114, 115, 116,117,
118, 119, 120, 121, 122, 123, 124, 125, 126, 127, 128, 129, 130, 131,132,
133, 134, 135, 136, 137, 138, 139, 140, 141, 142, 143, 144, 145, 146,147,
148, 149, 150, 151, 152, 153, 154, 155, 156, 157, 158, 159, 160, 161,162,
163, 164, 165, 166, 167, 168, 169, 170, 171, 172, 173, 174, 175, 176,177,
178, 179, 180, 181, 182, 183, 184, 185, 186, 187, 188, 189, 190, 191.
[00649] A figura 119 é um diagrama que ilustra um nono exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00650] De acordo com o padrão GW na figura 119, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17, 18, 19,
Petição 870190072873, de 30/07/2019, pág. 186/496
178 / 242
20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32, 33, 34, 35, 36, 37, 38, 39, 40,
41, 42, 43, 44, 45, 46, 47, 48, 49, 50, 51, 52, 53, 54, 55, 56, 57, 58, 59, 60, 61,
62, 63, 64, 65, 66, 67, 68, 69, 70, 71, 72, 73, 74, 75, 76, 77, 78, 79, 80, 81, 82,
83, 84, 85, 86, 87, 88, 89, 90, 91, 92, 93, 94, 95, 96, 97, 98, 99, 100, 101, 102,
103, 104, 105, 106, 107, 108, 109, 110, 111, 112, 113, 114, 115, 116, 117,
118, 119, 120, 121, 122, 123, 124, 125, 126, 127, 128, 129, 130, 131,132,
133, 134, 135, 136, 137, 138, 139, 140, 141, 142, 143, 144, 145, 146,147,
148, 149, 150, 151, 152, 153, 154, 155, 156, 157, 158, 159, 160, 161,162,
163, 164, 165, 166, 167, 168, 169, 170, 171, 172, 173, 174, 175, 176,177,
178, 179, 180, 181, 182, 183, 184, 185, 186, 187, 188, 189, 190, 191.
[00651] A figura 120 é um diagrama que ilustra um décimo exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00652] De acordo com o padrão GW na figura 120, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17, 18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32, 33, 34, 35, 36, 37, 38, 39, 40,
41, 42, 43, 44, 45, 46, 47, 48, 49, 50, 51, 52, 53, 54, 55, 56, 57, 58, 59, 60, 61,
62, 63, 64, 65, 66, 67, 68, 69, 70, 71, 72, 73, 74, 75, 76, 77, 78, 79, 80, 81, 82,
83, 84, 85, 86, 87, 88, 89, 90, 91, 92, 93, 94, 95, 96, 97, 98, 99, 100, 101, 102,
103, 104, 105, 106, 107, 108, 109, 110, 111, 112, 113, 114, 115, 116,117,
118, 119, 120, 121, 122, 123, 124, 125, 126, 127, 128, 129, 130, 131,132,
133, 134, 135, 136, 137, 138, 139, 140, 141, 142, 143, 144, 145, 146,147,
148, 149, 150, 151, 152, 153, 154, 155, 156, 157, 158, 159, 160, 161,162,
163, 164, 165, 166, 167, 168, 169, 170, 171, 172, 173, 174, 175, 176,177,
178, 179, 180, 181, 182, 183, 184, 185, 186, 187, 188, 189, 190, 191.
[00653] A figura 121 é um diagrama que ilustra um décimo primeiro exemplo do padrão GW para um código LDPC com um comprimento de
Petição 870190072873, de 30/07/2019, pág. 187/496
179 / 242 código N de 69.120 bits.
[00654] De acordo com o padrão GW na figura 121, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17, 18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32, 33, 34, 35, 36, 37, 38, 39, 40,
41, 42, 43, 44, 45, 46, 47, 48, 49, 50, 51, 52, 53, 54, 55, 56, 57, 58, 59, 60, 61,
62, 63, 64, 65, 66, 67, 68, 69, 70, 71, 72, 73, 74, 75, 76, 77, 78, 79, 80, 81, 82,
83, 84, 85, 86, 87, 88, 89, 90, 91, 92, 93, 94, 95, 96, 97, 98, 99, 100, 101, 102,
103, 104, 105, 106, 107, 108, 109, 110, 111, 112, 113, 114, 115, 116,117,
118, 119, 120, 121, 122, 123, 124, 125, 126, 127, 128, 129, 130, 131,132,
133, 134, 135, 136, 137, 138, 139, 140, 141, 142, 143, 144, 145, 146,147,
148, 149, 150, 151, 152, 153, 154, 155, 156, 157, 158, 159, 160, 161,162,
163, 164, 165, 166, 167, 168, 169, 170, 171, 172, 173, 174, 175, 176,177,
178, 179, 180, 181, 182, 183, 184, 185, 186, 187, 188, 189, 190, 191.
[00655] A figura 122 é um diagrama que ilustra um décimo segundo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00656] De acordo com o padrão GW na figura 122, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17, 18, 19,
20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32, 33, 34, 35, 36, 37, 38, 39, 40,
41, 42, 43, 44, 45, 46, 47, 48, 49, 50, 51, 52, 53, 54, 55, 56, 57, 58, 59, 60, 61,
62, 63, 64, 65, 66, 67, 68, 69, 70, 71, 72, 73, 74, 75, 76, 77, 78, 79, 80, 81, 82,
83, 84, 85, 86, 87, 88, 89, 90, 91, 92, 93, 94, 95, 96, 97, 98, 99, 100, 101,102,
103, 104, 105, 106, 107, 108, 109, 110, 111, 112, 113, 114, 115, 116,117,
118, 119, 120, 121, 122, 123, 124, 125, 126, 127, 128, 129, 130, 131,132,
133, 134, 135, 136, 137, 138, 139, 140, 141, 142, 143, 144, 145, 146,147,
Petição 870190072873, de 30/07/2019, pág. 188/496
180/242
148, 149, 150, 151, 152, 153, 154, 155, 156, 157, 158, 159, 160, 161, 162,
163, 164, 165, 166, 167, 168, 169, 170, 171, 172, 173, 174, 175, 176, 177,
178, 179, 180, 181, 182, 183, 184, 185, 186, 187, 188, 189, 190, 191.
[00657] A figura 123 é um diagrama que ilustra um décimo terceiro exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00658] De acordo com o padrão GW na figura 123, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17, 18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32, 33, 34, 35, 36, 37, 38, 39,40,
41, 42, 43, 44, 45, 46, 47, 48, 49, 50, 51, 52, 53, 54, 55, 56, 57, 58, 59, 60,61,
62, 63, 64, 65, 66, 67, 68, 69, 70, 71, 72, 73, 74, 75, 76, 77, 78, 79, 80, 81,82,
83, 84, 85, 86, 87, 88, 89, 90, 91, 92, 93, 94, 95, 96, 97, 98, 99, 100, 101, 102,
103, 104, 105, 106, 107, 108, 109, 110, 111, 112, 113, 114, 115, 116,117,
118, 119, 120, 121, 122, 123, 124, 125, 126, 127, 128, 129, 130, 131,132,
133, 134, 135, 136, 137, 138, 139, 140, 141, 142, 143, 144, 145, 146,147,
148, 149, 150, 151, 152, 153, 154, 155, 156, 157, 158, 159, 160, 161,162,
163, 164, 165, 166, 167, 168, 169, 170, 171, 172, 173, 174, 175, 176,177,
178, 179, 180, 181, 182, 183, 184, 185, 186, 187, 188, 189, 190, 191.
[00659] A figura 124 é um diagrama que ilustra um décimo quarto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00660] De acordo com o padrão GW na figura 124, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
154, 106, 99, 177, 191, 55, 189, 181, 22, 62, 80, 114, 110, 141, 83, 103, 169, 156, 130, 186, 92, 45, 68, 126, 112, 185, 160, 158, 17, 145, 162,
127, 152, 174, 134, 18, 157, 120, 3, 29, 13, 135, 173, 86, 73, 150, 46, 153, 33,
Petição 870190072873, de 30/07/2019, pág. 189/496
181/242
61, 142, 102, 171, 168, 78, 77, 139, 85, 176, 163, 128, 101, 42, 2, 14, 38, 10, 125, 90, 30, 63, 172, 47, 108, 89, 0, 32, 94, 23, 34, 59, 35, 129, 12, 146, 8, 60, 27, 147, 180, 100, 87, 184, 167, 36, 79, 138, 4, 95, 148, 72, 54, 91, 182, 28, 133, 164, 175, 123, 107, 137, 88, 44, 116, 69, 7, 31, 124, 144, 105, 170, 6, 165, 15, 161, 24, 58, 70, 11, 56, 143, 111, 104, 74, 67, 109, 82, 21, 52, 9, 71, 48, 26, 117, 50, 149, 140, 20, 57, 136, 113, 64, 151, 190, 131, 19, 51, 96, 76, 1, 97, 40, 53, 84, 166, 75, 159, 98, 81, 49, 66, 188, 118, 39, 132, 187, 25, 119,
41, 122, 16, 5, 93, 115, 178, 65, 121, 37, 155, 183, 43, 179.
[00661] A figura 125 é um diagrama que ilustra um décimo quinto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00662] De acordo com o padrão GW na figura 125, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
1, 182, 125, 0, 121, 47, 63, 154, 76, 99, 82, 163, 102, 166, 28, 189, 56, 67, 54, 39, 40, 185, 184, 65, 179, 4, 91, 87, 137, 170, 98, 71, 169, 49, 73, 37, 11, 143, 150, 123, 93, 62, 3, 50, 26, 140, 178, 95, 183, 33, 21, 53, 112, 128, 118, 120, 106, 139, 32, 130, 173, 132, 156, 119, 83, 176, 159, 13, 145, 36, 30, 113, 2, 41, 147, 174, 94, 88, 92, 60, 165, 59, 25, 161, 100, 85, 81, 61, 138, 48, 177, 77, 6, 22, 16, 43, 115, 23, 12, 66, 70, 9, 164, 122, 58, 105, 69,
42, 38, 19, 24, 180, 175, 74, 160, 34, 101, 72, 114, 142, 20, 8, 15, 190,144,
104, 79, 172, 148, 31, 168, 10, 107, 14, 35, 52, 134, 126, 167, 149, 116,186,
17, 162, 151, 5, 136, 55, 44, 110, 158, 46, 191, 29, 153, 155, 117, 188,131,
97, 146, 103, 78, 109, 129, 57, 111, 45, 68, 157, 84, 141, 89, 64, 7, 108,152,
75, 18, 96, 133, 171, 86, 181, 127, 27, 124, 187, 135, 80, 51, 90.
[00663] A figura 126 é um diagrama que ilustra um décimo sexto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00664] De acordo com o padrão GW na figura 126, a sequência de
Petição 870190072873, de 30/07/2019, pág. 190/496
182/242 grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
35, 75, 166, 145, 143, 184, 62, 96, 54, 63, 157, 103, 32, 43, 126, 187, 144, 91, 78, 44, 39, 109, 185, 102, 10, 68, 29, 42, 149, 83, 133, 94, 130, 27, 171, 19, 51, 165, 148, 28, 36, 33, 173, 136, 87, 82, 100, 49, 120, 152, 161, 162, 147, 71, 137, 57, 8, 53, 132, 151, 163, 123, 47, 92, 90, 60, 99, 79, 59, 108, 115, 72, 0, 12, 140, 160, 61, 180, 74, 37, 86, 117, 191, 101, 52, 15, 80, 156, 127, 81, 131, 141, 142, 31, 95, 4, 73, 64, 16, 18, 146, 70, 181, 7, 89, 124, 77, 67, 116, 21, 34, 41, 105, 113, 97, 2, 6, 55, 17, 65, 38, 48, 158, 159, 179, 5, 30, 183, 170, 135, 125, 20, 106, 186, 182, 188, 114, 1, 14, 3, 134, 178, 189, 167, 40, 119, 22, 190, 58, 23, 155, 138, 98, 84, 11, 110, 88, 46, 177, 175, 25, 150, 118, 121, 129, 168, 13, 128, 104, 69, 112, 169, 9, 45, 174, 93, 26, 56, 76, 50, 154, 139, 66, 85, 153, 107, 111, 172, 176, 164, 24, 122.
[00665] A figura 127 é um diagrama que ilustra um décimo sétimo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00666] De acordo com o padrão GW na figura 127, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
155, 188, 123, 132, 15, 79, 59, 119, 66, 68, 41, 175, 184, 78, 142, 32, 54, 111, 139, 134, 95, 34, 161, 150, 58, 141, 74, 112, 121, 99, 178, 179, 57, 90, 80, 21, 11, 29, 67, 104, 52, 87, 38, 81, 181, 160, 176, 16, 71, 13, 186, 171, 9, 170, 2, 177, 0, 88, 149, 190, 69, 33, 183, 146, 61, 117, 113, 6, 96, 120, 162, 23, 53, 140, 91, 128, 46, 93, 174, 126, 159, 133, 8, 152, 103, 102, 151, 143, 100, 4, 180, 166, 55, 164, 18, 49, 62, 20, 83, 7, 187, 153, 64, 37, 144, 185, 19, 114, 25, 116, 12, 173, 122, 127, 89, 115, 75, 101, 189, 124, 157, 108, 28, 165, 163, 65, 168, 77, 82, 27, 137, 86, 22, 110, 63, 148, 158, 97, 31, 105, 135, 98, 44, 70, 182, 191, 17, 156, 129, 39, 136, 169, 3, 145, 154, 109, 76, 5, 10, 106, 35, 94, 172, 45, 51, 60, 42, 50, 72, 85, 40, 118, 36, 14, 130,
Petição 870190072873, de 30/07/2019, pág. 191/496
183/242
131, 138, 43, 48, 125, 84, 24, 26, 1, 56, 107, 92, 147, 47, 30, 73, 167.
[00667] A figura 128 é um diagrama que ilustra um décimo oitavo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00668] De acordo com o padrão GW na figura 128, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
152, 87, 170, 33, 48, 95, 2, 184, 145, 51, 94, 164, 38, 90, 158, 70, 124, 128, 66, 111, 79, 42, 45, 141, 83, 73, 57, 119, 20, 67, 31, 179, 123, 183, 26, 188, 15, 163, 1, 133, 105, 72, 81, 153, 69, 182, 101, 180, 185, 190,
77, 6, 127, 138, 75, 59, 24, 175, 30, 186, 139, 56, 100, 176, 147, 189, 116, 131, 25, 5, 16, 117, 74, 50, 171, 114, 76, 44, 107, 135, 71, 181, 13, 43, 122,
78, 4, 58, 35, 63, 187, 98, 37, 169, 148, 7, 10, 49, 80, 161, 167, 28, 142, 46, 97, 92, 121, 112, 88, 102, 106, 173, 19, 27, 41, 172, 91, 191, 34, 118, 108, 136, 166, 155, 96, 3, 165, 103, 84, 109, 104, 53, 23, 0, 178, 17, 86, 9, 168, 134, 110, 18, 32, 146, 129, 159, 55, 154, 126, 40, 151, 174, 60, 52, 22, 149, 156, 113, 143, 11, 93, 62, 177, 64, 61, 160, 150, 65, 130, 82, 29, 115, 137, 36, 8, 157, 54, 89, 99, 120, 68, 21, 140, 14, 39, 132, 125, 12, 85, 162, 47, 144. [00669] A figura 129 é um diagrama que ilustra um décimo nono exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00670] De acordo com o padrão GW na figura 129, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
140, 8, 176, 13, 41, 165, 27, 109, 121, 153, 58, 181, 143, 164, 103, 115, 91, 66, 60, 189, 101, 4, 14, 102, 45, 124, 104, 159, 130, 133, 135, 77, 25, 59, 180, 141, 144, 62, 114, 182, 134, 148, 11, 20, 125, 83, 162, 75, 126, 67, 9, 178, 171, 152, 166, 69, 174, 15, 80, 168, 131, 95, 56, 48, 63, 82, 147, 51, 108, 52, 30, 139, 22, 37, 173, 112, 191, 98, 116, 149, 167, 142, 29,
Petição 870190072873, de 30/07/2019, pág. 192/496
184/242
154, 92, 94, 71, 117, 79, 122, 129, 24, 81, 105, 97, 137, 128, 1, 113, 170, 119, 7, 158, 76, 19, 183, 68, 31, 50, 118, 33, 72, 55, 65, 146, 185, 111, 145, 28, 21, 177, 160, 32, 61, 70, 106, 156, 78, 132, 88, 184, 35, 5, 53, 138, 47, 100, 10, 42, 36, 175, 93, 120, 190, 16, 123, 87, 54, 186, 18, 57, 84, 99, 12, 163, 157, 188, 64, 38, 26, 2, 136, 40, 169, 90, 107, 46, 172, 49, 6, 39, 44, 150, 85, 0, 17, 127, 155, 110, 34, 96, 74, 86, 187, 89, 151, 43, 179, 161, 73, 23, 3.
[00671] A figura 130 é um diagrama que ilustra um vigésimo exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00672] De acordo com o padrão GW na figura 130, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
10, 61, 30, 88, 33, 60, 1, 102, 45, 103, 119, 181, 82, 112, 12, 67, 69, 171, 108, 26, 145, 156, 81, 152, 8, 16, 68, 13, 99, 183, 146, 27, 158, 147, 132, 118, 180, 120, 173, 59, 186, 49, 7, 17, 35, 104, 129, 75, 54, 72, 18, 48, 15, 177, 191, 51, 24, 93, 106, 22, 71, 29, 141, 32, 143, 128, 175, 86, 190, 74, 36, 43, 144, 46, 63, 65, 133, 31, 87, 44, 20, 117, 76, 187, 80, 101, 151, 47, 130, 116, 162, 127, 153, 100, 94, 2, 41, 138, 125, 131, 11, 50, 40, 21, 184, 167, 172, 85, 160, 105, 73, 38, 157, 53, 39, 97, 107, 165, 168, 89, 148, 126, 3, 4, 114, 161, 155, 182, 136, 149, 111, 98, 113, 139, 92, 109, 174, 185, 95, 56, 135, 37, 163, 154, 0, 96, 78, 122, 5, 179, 140, 83, 123, 77, 9, 19, 66, 42, 137, 14, 23, 159, 189, 110, 142, 84, 169, 166, 52, 91, 164, 28, 124, 121, 70, 115, 90, 170, 58, 6, 178, 176, 64, 188, 57, 34, 79, 62, 25, 134, 150, 55.
[00673] A figura 131 é um diagrama que ilustra um vigésimo primeiro exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00674] De acordo com o padrão GW na figura 131, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
Petição 870190072873, de 30/07/2019, pág. 193/496
185/242
8, 165, 180, 182, 189, 61, 7, 140, 105, 78, 86, 75, 15, 28, 82, 1, 136, 130, 35, 24, 70, 152, 121, 11, 36, 66, 83, 57, 164, 111, 137, 128, 175, 156, 151, 48, 44, 147, 18, 64, 184, 42, 159, 3, 6, 162, 170, 98, 101, 29, 102, 21, 188, 79, 138, 45, 124, 118, 155, 125, 34, 27, 5, 97, 109, 145, 54, 56, 126, 187, 16, 149, 160, 178, 23, 141, 30, 117, 25, 69, 116, 131, 94, 65, 191, 99, 181, 185, 115, 67, 93, 106, 38, 71, 76, 113, 132, 172, 103, 95, 92, 107, 4, 163, 139, 72, 157, 0, 12, 52, 68, 88, 161, 183, 39, 14, 32, 49, 19, 77, 174, 47, 154, 17, 134, 133, 51, 120, 74, 177, 41, 108, 142, 143, 13, 26, 59, 100, 123, 55, 158, 62, 104, 148, 135, 9, 179, 53, 176, 33, 169, 129, 186, 43, 167, 87, 119, 84, 90, 150, 20, 10, 122, 114, 80, 50, 146, 144, 96, 171, 40, 73, 81, 168, 112, 190, 37, 173, 46, 110, 60, 85, 153, 2, 63, 91, 127, 89, 31, 58, 22, 166.
[00675] A figura 132 é um diagrama que ilustra um vigésimo segundo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00676] De acordo com o padrão GW na figura 132, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
17, 84, 125, 70, 134, 63, 68, 162, 61, 31, 74, 137, 7, 138, 5, 60, 76, 105, 160, 12, 114, 81, 155, 112, 153, 191, 82, 148, 118, 108, 58, 159, 43, 161, 149, 96, 71, 30, 145, 174, 67, 77, 47, 94, 48, 156, 151, 141, 131, 176, 183, 41, 35, 83, 164, 55, 169, 98, 187, 124, 100, 54, 104, 40, 2, 72, 8, 85, 182, 103, 6, 37, 107, 39, 42, 123, 57, 106, 13, 150, 129, 46, 109, 188, 45, 113, 44, 90, 20, 165, 142, 110, 22, 28, 173, 38, 52, 16, 34, 0, 3, 144, 27, 49, 139, 177, 132, 184, 25, 87, 152, 119, 158, 78, 186, 167, 97, 24, 99, 69, 120, 122, 133, 163, 21, 51, 101, 185, 111, 26, 18, 10, 33, 170, 95, 65, 14, 130, 157, 59, 115, 127, 92, 56, 1, 80, 66, 126, 178, 147, 75, 179, 171, 53, 146, 88, 4, 128, 121, 86, 117, 19, 23, 168, 181, 11, 102, 93, 73, 140, 89, 136, 9, 180, 62, 36, 79, 91, 190, 143, 29, 154, 32, 64, 166, 116, 15, 189, 175, 50, 135, 172.
[00677] A figura 133 é um diagrama que ilustra um vigésimo terceiro
Petição 870190072873, de 30/07/2019, pág. 194/496
186/242 exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00678] De acordo com o padrão GW na figura 133, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
157, 20, 116, 115, 49, 178, 148, 152, 174, 130, 171, 81, 60, 146, 182, 72, 46, 22, 93, 101, 9, 55, 40, 163, 118, 30, 52, 181, 151, 31, 87, 117, 120, 82, 95, 190, 23, 36, 67, 62, 14, 167, 80, 27, 24, 43, 94, 0, 63, 5, 74, 78, 158, 88, 84, 109, 147, 112, 124, 110, 21, 47, 45, 68, 184, 70, 1, 66, 149, 105, 140, 170, 56, 98, 135, 61, 79, 123, 166, 185, 41, 108, 122, 92, 16, 26, 37, 177, 173, 113, 136, 89, 162, 85, 54, 39, 73, 58, 131, 134, 188, 127, 3, 164, 13, 132, 129, 179, 25, 18, 57, 32, 119, 111, 53, 155, 28, 107, 133, 144, 19, 160, 71, 186, 153, 103, 2, 12, 91, 106, 64, 175, 75, 189, 128, 142, 187, 76, 180, 34, 59, 169, 90, 11, 172, 97, 141, 38, 191, 17, 114, 126, 145, 83, 143, 125, 121, 10, 44, 137, 86, 29, 104, 154, 168, 65, 159, 15, 99, 35, 50, 48, 138, 96, 100, 102, 7, 42, 156, 8, 4, 69, 183, 51, 165, 6, 150, 77, 161, 33, 176, 139.
[00679] A figura 134 é um diagrama que ilustra um vigésimo quarto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00680] De acordo com o padrão GW na figura 134, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
42, 168, 36, 37, 152, 118, 14, 83, 105, 131, 26, 120, 92, 130, 158, 132, 49, 72, 137, 100, 88, 24, 53, 142, 110, 102, 74, 188, 113, 121, 12, 173, 5, 126, 127, 3, 93, 46, 164, 109, 151, 2, 98, 153, 116, 89, 101, 136, 35, 80, 0, 133, 183, 162, 185, 56, 17, 87, 117, 184, 54, 70, 176, 91, 134, 51, 38, 73, 165, 99, 169, 43, 167, 86, 11, 144, 78, 58, 64, 13, 119, 33, 166, 6, 75, 31, 15, 28, 125, 148, 27, 114, 82, 45, 55, 191, 160, 115, 1, 69, 187, 122, 177, 32, 172, 52, 112, 171, 124, 180, 85, 150, 7, 57, 60, 94, 181, 29, 97, 128, 19, 149,
Petição 870190072873, de 30/07/2019, pág. 195/496
187/242
175, 50, 140, 10, 174, 68, 59, 39, 106, 44, 62, 71, 18, 107, 156, 159, 146, 48,
81, 111, 96, 103, 34, 161, 141, 154, 76, 61, 135, 20, 84, 77, 108, 23, 145, 182, 170, 139, 157, 47, 9, 63, 123, 138, 155, 79, 4, 30, 143, 25, 90, 66, 147, 186, 179, 129, 21, 65, 41, 95, 67, 22, 163, 190, 16, 8, 104, 189, 40, 178.
[00681] A figura 135 é um diagrama que ilustra um vigésimo quinto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00682] De acordo com o padrão GW na figura 135, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
92, 132, 39, 44, 190, 21, 70, 146, 48, 13, 17, 187, 119, 43, 94, 157, 150, 98, 96, 47, 86, 63, 152, 158, 84, 170, 81, 7, 62, 191, 174, 99, 116, 10, 85, 113, 135, 28, 53, 122, 83, 141, 77, 23, 131, 4, 40, 168, 129, 109, 51, 130, 188, 147, 29, 50, 26, 78, 148, 164, 167, 103, 36, 134, 2, 177, 20, 123, 27, 90, 176, 5, 33, 133, 189, 138, 76, 41, 89, 35, 72, 139, 32, 73, 68, 67, 101, 166, 93, 54, 52, 42, 110, 59, 8, 179, 34, 171, 143, 137, 9, 126, 155, 108, 142, 120, 163, 12, 3, 75, 159, 107, 65, 128, 87, 6, 22, 57, 100, 24, 64, 106, 117, 19, 58, 95, 74, 180, 125, 136, 186, 154, 121, 161, 88, 37, 114, 102, 105, 160, 80, 185,
82, 124, 184, 15, 16, 18, 118, 173, 151, 11, 91, 79, 46, 140, 127, 1, 169, 0, 61, 66, 45, 162, 149, 115, 144, 30, 25, 175, 153, 183, 60, 38, 31, 111, 182, 49, 55, 145, 56, 181, 104, 14, 71, 178, 112, 172, 165, 69, 97, 156.
[00683] A figura 136 é um diagrama que ilustra um vigésimo sexto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00684] De acordo com o padrão GW na figura 136, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
133, 96, 46, 148, 78, 109, 149, 161, 55, 39, 183, 54, 186, 73, 150, 180, 189, 190, 22, 135, 12, 80, 42, 130, 164, 70, 126, 107, 57, 67, 15,
Petição 870190072873, de 30/07/2019, pág. 196/496
188/242
157, 52, 88, 5, 23, 123, 66, 53, 147, 177, 60, 131, 108, 171, 191, 44, 140, 98, 154, 37, 118, 176, 92, 124, 138, 132, 167, 173, 13, 79, 32, 145, 14, 113, 30, 2, 0, 165, 182, 153, 24, 144, 87, 82, 75, 141, 89, 137, 33, 100, 106, 128, 168, 29, 36, 172, 11, 111, 68, 16, 10, 34, 188, 35, 160, 77, 83, 178, 58, 59, 7, 56, 110, 104, 61, 76, 85, 121, 93, 19, 134, 179, 155, 163, 115, 185, 125, 112, 71, 8, 119, 18, 47, 151, 26, 103, 122, 9, 170, 146, 99, 49, 72, 102, 31, 40, 43, 158, 142, 4, 69, 139, 28, 174, 101, 84, 129, 156, 74, 62, 91, 159, 41, 38, 45, 136, 169, 21, 51, 181, 97, 166, 175, 90, 27, 86, 65, 105, 143, 127, 17, 6, 116, 94, 117, 48, 50, 25, 64, 95, 63, 184, 152, 120, 1, 187, 162, 114, 3, 81, 20.
[00685] A figura 137 é um diagrama que ilustra um vigésimo sétimo exemplo de um padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00686] De acordo com o padrão GW na figura 137, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
59, 34, 129, 18, 137, 6, 83, 139, 47, 148, 147, 110, 11, 98, 62, 149, 158, 14, 42, 180, 23, 128, 99, 181, 54, 176, 35, 130, 53, 179, 39, 152, 32, 52, 69, 82, 84, 113, 79, 21, 95, 7, 126, 191, 86, 169, 111, 12, 55, 27, 182, 120,
123, 88, 107, 50, 144, 49, 38, 165, 0, 159, 10, 43, 114, 187, 150, 19, 65, 48,
124, 8, 141, 171, 173, 17, 167, 92, 74, 170, 184, 67, 33, 172, 16, 119, 66, 57, 89, 106, 26, 78, 178, 109, 70, 2, 157, 15, 105, 22, 174, 127, 100, 71, 97, 163, 9, 77, 87, 41, 183, 117, 46, 40, 131, 85, 136, 72, 122, 1, 45, 13, 44, 56, 61, 146, 25, 132, 177, 76, 121, 160, 112, 5, 134, 73, 91, 135, 68, 3, 80, 90, 190, 60, 75, 145, 115, 81, 161, 156, 116, 166, 96, 28, 138, 94, 162, 140, 102, 4, 133, 30, 155, 189, 143, 64, 185, 164, 104, 142, 154, 118, 24, 31, 153, 103, 51, 108, 29, 37, 58, 186, 175, 36, 151, 63, 93, 188, 125, 101, 20, 168.
[00687] A figura 138 é um diagrama que ilustra um vigésimo oitavo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
Petição 870190072873, de 30/07/2019, pág. 197/496
189/242 [00688] De acordo com o padrão GW na figura 138, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
61, 110, 123, 127, 148, 162, 131, 71, 176, 22, 157, 0, 151, 155, 112, 189, 36, 181, 10, 46, 133, 75, 80, 88, 6, 165, 97, 54, 31, 174, 49, 139, 98, 4, 170, 26, 50, 16, 141, 187, 13, 109, 106, 120, 72, 32, 63, 59, 79, 172, 83, 100, 92, 24, 56, 130, 167, 81, 103, 111, 158, 159, 153, 175, 8, 41, 136, 70, 33, 45, 84, 150, 39, 166, 164, 99, 126, 190, 134, 40, 87, 64, 154, 140, 116, 184, 115, 183, 30, 35, 7, 42, 146, 86, 58, 12, 14, 149, 89, 179, 128, 160, 95, 171, 74, 25, 29, 119, 143, 178, 28, 21, 23, 90, 188, 96, 173, 93, 147, 191, 18, 62, 2, 132, 20, 11, 17, 135, 152, 67, 73, 108, 76, 91, 156, 104, 48, 121, 94, 125, 38,
65, 177, 68, 37, 124, 78, 118, 186, 34, 185, 113, 169, 9, 69, 82, 163, 114, 145, 168, 44, 52, 105, 51, 137, 1, 161, 3, 55, 182, 101, 57, 43, 77, 5, 47, 144, 180,
66, 53, 19, 117, 60, 138, 142, 107, 122, 85, 27, 129, 15, 102.
[00689] A figura 139 é um diagrama que ilustra um vigésimo nono exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00690] De acordo com o padrão GW na figura 139, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
8, 174, 121, 46, 70, 106, 183, 9, 96, 109, 72, 130, 47, 168, 1, 190, 18, 90, 103, 135, 105, 112, 23, 33, 185, 31, 171, 111, 0, 115, 4, 159, 25, 65, 134, 146, 26, 37, 16, 169, 167, 74, 67, 155, 154, 83, 117, 53, 19, 161, 76, 12, 7, 131, 59, 51, 189, 42, 114, 142, 126, 66, 164, 191, 55, 132, 35, 153, 137, 87, 5, 100, 122, 150, 2, 49, 32, 172, 149, 177, 15, 82, 98, 34, 140, 170, 56, 78, 188, 57, 118, 186, 181, 52, 71, 24, 81, 22, 11, 156, 86, 148, 97, 38, 48, 64, 40, 165, 180, 125, 127, 143, 88, 43, 61, 158, 28, 162, 187, 110, 84, 157, 27, 41, 39, 124, 85, 58, 20, 44, 102, 36, 77, 147, 120, 179, 21, 60, 92, 138, 119, 173, 160, 144, 91, 99, 107, 101, 145, 184, 108, 95, 69, 63, 3, 89, 128, 136, 94, 129,
Petição 870190072873, de 30/07/2019, pág. 198/496
190/242
50, 79, 68, 151, 104, 163, 123, 182, 93, 29, 133, 152, 178, 80, 62, 54, 14, 141,
166, 176, 45, 30, 10, 6, 75, 73, 116, 175, 17, 113, 139, 13.
[00691] A figura 140 é um diagrama que ilustra um trigésimo exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00692] De acordo com o padrão GW na figura 140, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
179, 91, 101, 128, 169, 69, 185, 35, 156, 168, 132, 163, 46, 28, 5, 41, 162, 112, 108, 130, 153, 79, 118, 102, 125, 176, 71, 20, 115, 98, 124, 75, 103, 21, 164, 173, 9, 36, 56, 134, 24, 16, 159, 34, 15, 42, 104, 54, 120, 76, 60, 33, 127, 88, 133, 137, 61, 19, 3, 170, 87, 190, 13, 141, 188, 106, 113, 67, 145, 146, 111, 74, 89, 62, 175, 49, 32, 99, 93, 107, 171, 66, 80, 155, 100, 152, 4, 10, 126, 109, 181, 154, 105, 48, 136, 161, 183, 97, 31, 12, 8, 184, 47, 142, 18, 14, 117, 73, 84, 70, 68, 0, 23, 96, 165, 29, 122, 81, 17, 131, 44, 157, 26, 25, 189, 83, 178, 37, 123, 82, 191, 39, 7, 72, 160, 64, 143, 149, 138, 65, 58, 119, 63, 166, 114, 95, 172, 43, 140, 57, 158, 186, 86, 174, 92, 45, 139, 144, 147, 148, 151, 59, 30, 85, 40, 51, 187, 78, 38, 150, 129, 121, 27, 94, 52, 177, 110, 182, 55, 22, 167, 90, 77, 6, 11, 1, 116, 53, 2, 50, 135, 180.
[00693] A figura 141 é um diagrama que ilustra um trigésimo primeiro exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00694] De acordo com o padrão GW na figura 141, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
99, 59, 95, 50, 122, 15, 144, 6, 129, 36, 175, 159, 165, 35, 182, 181, 189, 29, 2, 115, 91, 41, 60, 160, 51, 106, 168, 173, 20, 138, 183, 70, 24, 127, 47, 5, 119, 171, 102, 135, 116, 156, 120, 105, 117, 136, 149, 128, 85, 46, 186, 113, 73, 103, 52, 82, 89, 184, 22, 185, 155, 125, 133, 37, 27, 10, 137, 76,
Petição 870190072873, de 30/07/2019, pág. 199/496
191/242
12, 98, 148, 109, 42, 16, 190, 84, 94, 97, 25, 11, 88, 166, 131, 48, 161, 65, 9, 8, 58, 56, 124, 68, 54, 3, 169, 146, 87, 108, 110, 121, 163, 57, 90, 100, 66, 49, 61, 178, 18, 7, 28, 67, 13, 32, 34, 86, 153, 112, 63, 43, 164, 132, 118, 93, 38, 39, 17, 154, 170, 81, 141, 191, 152, 111, 188, 147, 180, 75, 72, 26, 177, 126, 179, 55, 1, 143, 45, 21, 40, 123, 23, 162, 77, 62, 134, 158, 176, 31, 69, 114, 142, 19, 96, 101, 71, 30, 140, 187, 92, 80, 79, 0, 104, 53, 145, 139, 14, 33, 74, 157, 150, 44, 172, 151, 64, 78, 130, 83, 167, 4, 107, 174.
[00695] A figura 142 é um diagrama que ilustra um trigésimo segundo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00696] De acordo com o padrão GW na figura 142, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
16, 133, 14, 114, 145, 191, 53, 80, 166, 68, 21, 184, 73, 165, 147, 89, 180, 55, 135, 94, 189, 78, 103, 115, 72, 24, 105, 188, 84, 148, 85, 32,
I, 131, 34, 134, 41, 167, 81, 54, 142, 141, 75, 155, 122, 140, 13, 17, 8, 23, 61, 49, 51, 74, 181, 162, 143, 42, 71, 123, 161, 177, 110, 149, 126, 0, 63, 178, 35, 175, 186, 52, 43, 139, 112, 10, 40, 150, 182, 164, 64, 83, 174, 38, 47, 30, 2,
116, 25, 128, 160, 144, 99, 5, 187, 176, 82, 60, 18, 185, 104, 169, 39, 183,
137, 22, 109, 96, 151, 46, 33, 29, 65, 132, 95, 31, 136, 159, 170, 168, 67, 79, 93, 111, 90, 97, 113, 92, 76, 58, 127, 26, 27, 156, 3, 6, 28, 77, 125, 173, 98,
138, 172, 86, 45, 118, 171, 62, 179, 100, 19, 163, 50, 57, 56, 36, 102, 121,
117, 154, 119, 66, 20, 91, 130, 69, 44, 70, 153, 152, 158, 88, 108, 12, 59, 4,
II, 120, 87, 101, 37, 129, 146, 9, 106, 48, 7, 15, 124, 190, 107, 157.
[00697] A figura 143 é um diagrama que ilustra um trigésimo terceiro exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00698] De acordo com o padrão GW na figura 143, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma
Petição 870190072873, de 30/07/2019, pág. 200/496
192/242 sequência de grupos de bits
178, 39, 54, 68, 122, 20, 86, 137, 156, 55, 52, 72, 130, 152, 147, 12, 69, 48, 107, 44, 88, 23, 181, 174, 124, 81, 59, 93, 22, 46, 82, 110, 3, 99, 75, 36, 38, 119, 131, 51, 115, 78, 84, 33, 163, 11, 2, 188, 161, 34, 89, 50, 8, 90, 109, 136, 77, 103, 67, 41, 149, 176, 134, 189, 159, 184, 153, 53, 129, 63, 160, 139, 150, 169, 148, 127, 25, 175, 142, 98, 56, 144, 102, 94, 101, 85, 132, 76, 5, 177, 0, 128, 45, 162, 92, 62, 133, 30, 17, 9, 61, 70, 154, 4, 146, 24, 135, 104, 13, 185, 79, 138, 31, 112, 1, 49, 113, 106, 100, 65, 10, 83, 73, 26, 58, 114, 66, 126, 117, 96, 186, 14, 40, 164, 158, 118, 29, 121, 151, 168, 183, 179, 16, 105, 125, 190, 116, 165, 80, 64, 170, 140, 171, 173, 97, 60, 43, 123, 71, 182, 167, 95, 145, 141, 187, 166, 87, 143, 15, 74, 111, 157, 32, 172, 18, 57, 35, 191, 27, 47, 21, 6, 19, 155, 42, 120, 180, 37, 28, 91, 108, 7.
[00699] A figura 144 é um diagrama que ilustra um trigésimo quarto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00700] De acordo com o padrão GW na figura 144, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
139, 112, 159, 99, 87, 70, 175, 161, 51, 56, 174, 143, 12, 36, 77, 60, 155, 167, 160, 73, 127, 82, 123, 145, 8, 76, 164, 178, 144, 86, 7, 124, 27, 187, 130, 162, 191, 182, 16, 106, 141, 38, 72, 179, 111, 29, 59, 183, 66, 52, 43, 121, 20, 11, 190, 92, 55, 166, 94, 138, 1, 122, 171, 119, 109, 58, 23, 31, 163, 53, 13, 188, 100, 158, 156, 136, 34, 118, 185, 10, 25, 126, 104, 30, 83, 47, 146, 63, 134, 39, 21, 44, 151, 28, 22, 79, 110, 71, 90, 2, 103, 42, 35, 5, 57, 4, 0, 107, 37, 54, 18, 128, 148, 129, 26, 75, 120, 19, 116, 117, 147, 114, 48, 96, 61, 46, 88, 67, 135, 65, 180, 9, 74, 176, 6, 149, 49, 50, 125, 64, 169, 168, 157, 153, 24, 108, 89, 98, 33, 132, 93, 40, 154, 62, 142, 41, 69, 105, 189, 115, 152, 45, 133, 3, 95, 17, 186, 184, 85, 165, 32, 173, 113, 172, 78, 181, 150, 170, 102, 97, 140, 81, 91, 15, 137, 101, 80, 68, 14, 177, 131, 84.
Petição 870190072873, de 30/07/2019, pág. 201/496
193/242 [00701] A figura 145 é um diagrama que ilustra um trigésimo quinto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00702] De acordo com o padrão GW na figura 145, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
21, 20, 172, 86, 178, 25, 104, 133, 17, 106, 191, 68, 80, 190, 129, 29, 125, 108, 147, 23, 94, 167, 27, 61, 12, 166, 131, 120, 159, 28, 7, 62,
134, 59, 78, 0, 121, 149, 6, 5, 143, 171, 153, 161, 186, 35, 92, 113, 55, 163, 16, 54, 93, 79, 37, 44, 75, 182, 127, 148, 179, 95, 169, 141, 38, 168, 128, 56, 31, 57, 175, 140, 164, 24, 177, 88, 51, 112, 49, 185, 170, 87, 32, 60, 65, 77, 89, 3, 18, 116, 184, 45, 109, 53, 160, 9, 100, 8, 111, 69, 189, 36, 173, 33, 72, 144, 183, 115, 137, 98, 90, 142, 30, 154, 180, 122, 155, 130, 83, 138, 14, 41, 150, 132, 70, 152, 117, 11, 4, 124, 15, 42, 181, 58, 10, 22, 145, 99, 126, 107, 66, 174, 39, 13, 97, 63, 123, 84, 85, 67, 76, 158, 71, 46, 118, 81, 162, 146,
135, 2, 73, 50, 114, 82, 103, 188, 74, 101, 157, 151, 91, 119, 102, 48, 1, 40, 43, 64, 156, 34, 110, 52, 96, 136, 139, 165, 19, 176, 187, 47, 26, 105.
[00703] A figura 146 é um diagrama de um trigésimo sexto exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00704] De acordo com o padrão GW na figura 146, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
160, 7, 29, 39, 110, 189, 140, 143, 163, 130, 173, 71, 191, 106, 60, 62, 149, 135, 9, 147, 124, 152, 55, 116, 85, 112, 14, 20, 79, 103, 156, 167, 19, 45, 73, 26, 159, 44, 86, 76, 56, 12, 109, 117, 128, 67, 150, 151, 31, 27, 133, 17, 120, 153, 108, 180, 52, 187, 98, 63, 176, 186, 179, 113, 161, 32, 24, 111, 41, 95, 38, 10, 154, 97, 141, 2, 127, 40, 105, 34, 11, 185, 155, 61, 114, 74, 158, 162, 5, 177, 43, 51, 148, 137, 28, 181, 171, 13, 104, 42, 168, 93, 172,
Petição 870190072873, de 30/07/2019, pág. 202/496
194/242
144, 80, 123, 89, 81, 68, 75, 78, 121, 53, 65, 122, 142, 157, 107, 136, 66, 90,
23, 8, 1, 77, 54, 125, 174, 35, 88, 82, 134, 101, 131, 33, 50, 87, 36, 15, 47, 83,
18, 6, 21, 30, 94, 72, 145, 138, 184, 69, 84, 58, 49, 16, 48, 70, 183, 3, 92, 25,
115, 0, 182, 139, 91, 146, 102, 96, 100, 119, 129, 178, 46, 37, 57, 118, 126,
59, 165, 170, 190, 188, 175, 166, 99, 4, 22, 132, 164, 64, 169.
[00705] A figura 147 é um diagrama de um trigésimo sétimo exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00706] De acordo com o padrão GW na figura 147, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
167, 97, 86, 166, 11, 57, 187, 169, 104, 102, 108, 63, 12, 181, 1, 71, 134, 152, 45, 144, 124, 22, 0, 51, 100, 150, 179, 54, 66, 79, 25, 172, 59, 48, 23, 55, 64, 185, 164, 123, 56, 80, 153, 9, 177, 176, 81, 17, 14, 43, 76, 27, 175, 60, 133, 91, 61, 41, 111, 163, 72, 95, 84, 67, 129, 52, 88, 121, 7, 49, 168, 154, 74, 138, 142, 158, 132, 127, 40, 139, 20, 44, 6, 128, 75, 114, 119, 2, 8, 157, 98, 118, 89, 46, 160, 190, 5, 165, 28, 68, 189, 161, 112, 173, 148, 183, 33, 131, 105, 186, 156, 70, 117, 170, 174, 36, 19, 135, 125, 122, 50, 113, 141, 37, 38, 31, 94, 149, 78, 32, 178, 34, 107, 13, 182, 146, 93, 10, 106, 109, 4, 77, 87, 3, 184, 83, 30, 180, 96, 15, 155, 110, 145, 191, 151, 101, 65, 99, 115, 140, 26, 147, 42, 136, 137, 18, 53, 116, 171, 16, 21, 92, 162, 130, 85, 69, 47, 35, 82, 120, 24, 73, 39, 58, 62, 126, 29, 90, 143, 159, 188, 103.
[00707] A figura 148 é um diagrama de um trigésimo oitavo exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00708] De acordo com o padrão GW na figura 148, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
74, 151, 79, 49, 174, 180, 133, 106, 116, 16, 163, 62, 164, 45,
Petição 870190072873, de 30/07/2019, pág. 203/496
195/242
187, 128, 176, 2, 126, 136, 63, 28, 118, 173, 19, 46, 93, 121, 162, 88, Ο, 147,
131, 54, 117, 138, 69, 182, 68, 143, 78, 15, 7, 59, 109, 32, 10, 179, 165, 90,
73, 71, 171, 135, 123, 125, 31, 22, 70, 185, 155, 60, 120, 113, 41, 154, 177,
85, 64, 55, 26, 129, 84, 38, 166, 44, 30, 183, 189, 191, 124, 77, 80, 98, 190,
167, 140, 52, 153, 43, 25, 188, 103, 152, 137, 76, 149, 34, 172, 122, 40, 168,
141, 96, 142, 58, 110, 65, 9, 36, 42, 50, 184, 105, 156, 127, 8, 61, 146, 169, 181, 5, 87, 150, 91, 17, 18, 24, 112, 81, 170, 95, 29, 100, 130, 48, 159, 72, 75, 160, 27, 108, 148, 66, 144, 97, 57, 115, 114, 1, 132, 4, 21, 92, 11, 107, 175, 67, 145, 14, 186, 20, 51, 39, 3, 86, 89, 47, 53, 102, 82, 139, 23, 104, 157, 99, 158, 12, 161, 35, 178, 37, 134, 83, 94, 101, 111, 119, 6, 33, 13, 56.
[00709] A figura 149 é um diagrama de um trigésimo nono exemplo do padrão GW para um código LDPC com um comprimento de código N de
69.120 bits.
[00710] De acordo com o padrão GW na figura 149, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
20, 118, 185, 106, 82, 53, 41, 40, 121, 180, 45, 10, 145, 175, 191, 160, 177, 172, 13, 29, 133, 42, 89, 51, 141, 99, 7, 134, 52, 48, 169,162,
124, 25, 165, 128, 95, 148, 98, 171, 14, 75, 59, 26, 76, 47, 34, 122, 69,131,
105, 60, 132, 63, 81, 109, 43, 189, 19, 186, 79, 62, 85, 54, 16, 46, 27, 44, 139, 113, 11, 102, 130, 184, 119, 1, 152, 146, 37, 178, 61, 150, 32, 163, 92,166,
142, 67, 140, 157, 188, 18, 87, 149, 65, 183, 161, 5, 31, 71, 173, 73, 15,138,
156, 28, 66, 170, 179, 135, 86, 39, 104, 17, 154, 174, 56, 153, 0, 97, 9, 72, 23, 167, 190, 80, 3, 38, 120, 4, 24, 159, 12, 103, 22, 125, 83, 50, 6, 77, 168, 74, 93, 49, 57, 147, 2, 155, 181, 96, 114, 107, 110, 30, 117, 127, 101, 94, 129, 35, 58, 70, 126, 182, 151, 111, 91, 64, 88, 144, 137, 143, 176, 84, 136, 8, 112, 123, 164, 115, 78, 36, 90, 100, 55, 108, 21, 158, 68, 33, 116, 187.
[00711] A figura 150 é um diagrama de um quadragésimo exemplo do padrão GW para um código LDPC com um comprimento de código N de
Petição 870190072873, de 30/07/2019, pág. 204/496
196/242
69.120 bits.
[00712] De acordo com o padrão GW na figura 150, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
42, 43, 190, 119, 183, 103, 51, 28, 171, 20, 18, 25, 85, 22, 157, 99, 174, 5, 53, 62, 150, 128, 38, 153, 37, 148, 39, 24, 118, 102, 184, 49, 111, 48, 87, 76, 81, 40, 55, 82, 70, 105, 66, 115, 14, 86, 88, 135, 168, 139, 56, 80, 93, 95, 165, 13, 4, 100, 29, 104, 11, 72, 116, 83, 112, 67, 186, 169, 8, 57, 44, 17, 164, 31, 96, 84, 2, 125, 59, 3, 6, 173, 149, 78, 27, 160, 156, 187, 34, 129, 154, 79, 52, 117, 110, 0, 7, 113, 137, 26, 47, 12, 178, 46, 136, 97, 15, 188, 101, 58, 35, 71, 32, 16, 109, 163, 134, 75, 68, 98, 132, 90, 124, 189, 121, 123, 170, 158, 159, 77, 108, 63, 180, 36, 74, 127, 21, 146, 147, 54, 155, 10, 144,
130, 60, 1, 141, 23, 177, 133, 50, 126, 167, 151, 161, 191, 91, 114, 162, 30,
181, 182, 9, 94, 69, 176, 65, 142, 152, 175, 73, 140, 41, 179, 172, 145, 64, 19,
138, 131, 166, 33, 107, 185, 106, 122, 120, 92, 45, 143, 61, 89.
[00713] A figura 151 é um diagrama de um quadragésimo primeiro exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00714] De acordo com o padrão GW na figura 151, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
111, 33, 21, 133, 18, 30, 73, 139, 125, 35, 77, 105, 122, 91, 41, 86, 11, 8, 55, 71, 151, 107, 45, 12, 168, 51, 50, 59, 7, 132, 144, 16, 190, 31, 108, 89, 124, 110, 94, 67, 159, 46, 140, 87, 54, 142, 185, 85, 84, 120, 178, 101, 180, 20, 174, 47, 28, 145, 70, 24, 131, 4, 83, 56, 79, 37, 27, 109, 92, 52, 96, 177, 141, 188, 155, 38, 156, 169, 136, 81, 137, 112, 95, 93, 106, 149, 138, 15, 39, 170, 146, 103, 184, 43, 5, 9, 189, 34, 19, 63, 90, 36, 23, 78, 100, 75, 162, 42, 161, 119, 64, 65, 152, 62, 173, 104, 88, 118, 48, 44, 40, 60, 102, 61, 74, 99, 53, 10, 6, 172, 186, 163, 134, 14, 148, 3, 26, 1, 157, 150, 25, 123, 115,
Petição 870190072873, de 30/07/2019, pág. 205/496
197/242
116, 57, 175, 127, 82, 117, 114, 160, 164, 153, 176, 76, 13, 181, 68, 128, 0,
183, 49, 22, 166, 17, 191, 135, 165, 72, 158, 130, 154, 167, 66, 2, 147, 69, 58,
98, 97, 143, 32, 29, 179, 113, 80, 182, 129, 126, 171, 121, 187.
[00715] A figura 152 é um diagrama de um quadragésimo segundo exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00716] De acordo com o padrão GW na figura 152, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
148, 32, 94, 31, 146, 15, 41, 7, 79, 58, 52, 167, 154, 4, 161, 38, 64, 127, 131, 78, 34, 125, 171, 173, 133, 122, 50, 95, 129, 57, 71, 37, 137, 69, 82, 107, 26, 10, 140, 156, 47, 178, 163, 117, 139, 174, 143, 138, 111, 11, 166,
43, 141, 114, 45, 39, 177, 103, 96, 123, 63, 23, 18, 20, 187, 27, 66, 130, 65, 142, 5, 135, 113, 90, 121, 54, 190, 134, 153, 147, 92, 157, 3, 97, 102, 106, 172, 91, 46, 89, 56, 184, 115, 99, 62, 93, 100, 88, 152, 109, 124, 182, 70, 74, 159, 165, 60, 183, 185, 164, 175, 108, 176, 2, 118, 72, 151, 0, 51, 33, 28, 80, 14, 128, 179, 84, 77, 42, 55, 160, 119, 110, 86, 22, 101, 13, 170, 36, 104, 189, 191, 169, 112, 12, 29, 30, 162, 136, 24, 68, 9, 81, 120, 145, 180, 144, 73, 21,
44, 1, 16, 67, 19, 158, 188, 181, 61, 35, 8, 53, 168, 150, 105, 59, 87, 6, 126, 75, 85, 17, 83, 98, 48, 132, 40, 76, 49, 25, 149, 186, 155, 116.
[00717] A figura 153 é um diagrama que ilustra um quadragésimo terceiro exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00718] De acordo com o padrão GW na figura 153, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
161, 38, 41, 138, 20, 24, 14, 35, 32, 179, 68, 97, 94, 142, 43, 53, 22, 28, 44, 81, 148, 187, 169, 89, 115, 144, 75, 40, 31, 152, 30, 124, 80, 135, 160, 8, 129, 147, 60, 112, 171, 0, 133, 100, 156, 180, 77, 110, 151, 69,
Petição 870190072873, de 30/07/2019, pág. 206/496
198/242
95, 25, 117, 127, 154, 64, 146, 143, 29, 168, 177, 183, 126, 10, 26, 3, 50, 92, 164, 163, 11, 109, 21, 37, 84, 122, 49, 71, 52, 15, 88, 149, 86, 61, 90, 155, 162, 9, 153, 67, 119, 189, 82, 131, 190, 4, 46, 118, 47, 178, 59, 150, 186, 123,
18, 79, 57, 120, 70, 62, 137, 23, 185, 167, 175, 16, 134, 73, 139, 166, 55, 165, 116, 76, 99, 182, 78, 93, 141, 33, 176, 101, 130, 58, 12, 17, 132, 45, 102, 7,
19, 145, 54, 91, 113, 36, 27, 114, 174, 39, 83, 140, 191, 74, 56, 87, 48, 158, 121, 159, 136, 63, 181, 34, 173, 103, 42, 125, 104, 107, 96, 65, 1, 13, 157, 184, 170, 105, 188, 108, 6, 2, 98, 72, 5, 66, 128, 106, 172, 111, 85, 51.
[00719] A figura 154 é um diagrama de um quadragésimo quarto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00720] De acordo com o padrão GW na figura 154, a sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
57, 73, 173, 63, 179, 186, 148, 181, 160, 163, 4, 109, 137, 99, 118, 15, 5, 115, 44, 153, 185, 40, 12, 169, 2, 37, 188, 97, 65, 67, 117, 90, 66, 135, 154, 159, 146, 86, 61, 182, 59, 83, 91, 175, 58, 138, 93, 43, 98, 22, 152,
96, 45, 120, 180, 10, 116, 170, 162, 68, 3, 13, 41, 131, 21, 172, 55, 24, 1, 79, 106, 189, 52, 184, 112, 53, 136, 166, 29, 62, 107, 128, 71, 111, 187, 161, 101, 49, 155, 28, 94, 70, 48, 0, 33, 157, 151, 25, 89, 88, 114, 134, 75, 87, 142, 6, 27, 64, 69, 19, 150, 38, 35, 130, 127, 76, 102, 123, 158, 129, 133, 110, 141, 95, 7, 126, 85, 108, 174, 190, 165, 156, 171, 54, 17, 121, 103, 14, 36, 105, 82, 8, 178, 51, 23, 84, 167, 30, 100, 42, 72, 149, 92, 77, 104, 183, 39, 125, 80, 143, 144, 56, 119, 16, 132, 139, 191, 50, 164, 122, 46, 140, 31, 176, 60, 26, 32, 11, 177, 124, 74, 145, 20, 34, 18, 81, 168, 9, 78, 113, 147, 47.
[00721] A figura 155 é um diagrama de um quadragésimo quinto exemplo do padrão GW para um código LDPC com um comprimento de código N de 69.120 bits.
[00722] De acordo com o padrão GW na figura 155, a sequência de
Petição 870190072873, de 30/07/2019, pág. 207/496
199/242 grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
89, 123, 13, 47, 178, 159, 1, 190, 53, 12, 57, 109, 115, 19, 36, 143, 82, 96, 163, 66, 154, 173, 49, 65, 131, 2, 78, 15, 155, 90, 38, 130, 63, 188, 138, 184, 166, 102, 139, 28, 50, 186, 17, 20, 112, 41, 11, 8, 59, 79, 45, 162, 146, 40, 43, 129, 119, 18, 157, 37, 126, 124, 110, 191, 85, 165, 60, 142, 135, 74, 187, 179, 141, 164, 34, 69, 26, 33, 113, 120, 95, 169, 30, 0, 175, 70, 91, 104, 140, 25, 132, 23, 105, 158, 171, 6, 121, 56, 22, 127, 54, 68, 107, 133, 84, 81, 150, 99, 73, 185, 67, 29, 151, 87, 10, 167, 148, 72, 147, 5, 31, 125, 145, 4, 52, 44, 134, 83, 46, 75, 152, 62, 7, 86, 172, 180, 111, 61, 9, 58, 14, 116, 92, 170, 93, 77, 88, 42, 21, 106, 97, 144, 182, 108, 55, 94, 122, 114, 153, 64, 24, 80, 117, 3, 177, 149, 76, 128, 136, 39, 181, 160, 103, 174, 156, 27, 183, 16, 137, 101, 161, 176, 35, 118, 98, 168, 48, 100, 71, 189, 32, 51.
[00723] Os primeiro até quadragésimo quinto exemplos do padrão GW para o código LDPC com o comprimento de código N de 69.120 bits podem ser aplicados em qualquer combinação do código LDPC com o comprimento de código N de 69.120 bits e uma taxa de codificação r arbitrária, um método de modulação arbitrário e uma constelação arbitrária.
[00724] Note que, quanto à intercalação grupo a grupo, o padrão GW aplicado é definido para cada combinação do comprimento de código N do código LDPC, da taxa de codificação r do código LDPC, do método de modulação e da constelação, de acordo com o que, a taxa de erro pode ser adicionalmente melhorada para cada combinação.
[00725] O padrão GW na figura 111 é aplicado, por exemplo, em uma combinação do código LDPC (correspondente à tabela de valor inicial da matriz de verificação de paridade) com N = 69.120 e r = 2/16 na figura 30 (o código LDPC com o comprimento de código N de 69.120 e a taxa de codificação r de 2/16), QPSK, e QPSK-UC nas figuras 96 e 97, desse modo, alcançando uma taxa de erro particularmente favorável.
Petição 870190072873, de 30/07/2019, pág. 208/496
200 / 242 [00726] O padrão GW na figura 112 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 3/16 nas figuras 31 e 32,
QPSK, e QPSK-UC nas figuras 96 e 97, desse modo, alcançando uma taxa de erro particularmente favorável.
[00727] O padrão GW na figura 113 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 4/16 na figura 33, QPSK, e QPSK-UC nas figuras 96 e 97, desse modo, alcançando uma taxa de erro particularmente favorável.
[00728] O padrão GW na figura 114 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 5/16 nas figuras 34 e 35, QPSK, e QPSK-UC nas figuras 96 e 97, desse modo, alcançando uma taxa de erro particularmente favorável.
[00729] O padrão GW na figura 115 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 6/16 nas figuras 36 e 37, QPSK, e QPSK-UC nas figuras 96 e 97, desse modo, alcançando uma taxa de erro particularmente favorável.
[00730] O padrão GW na figura 116 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 7/16 nas figuras 38 e 39, QPSK, e QPSK-UC nas figuras 96 e 97, desse modo, alcançando uma taxa de erro particularmente favorável.
[00731] O padrão GW na figura 117 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 8/16 nas figuras 46 e 47, QPSK, e QPSK-UC nas figuras 96 e 97, desse modo, alcançando uma taxa de erro particularmente favorável.
[00732] O padrão GW na figura 118 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 9/16 nas figuras 50 a 52, QPSK, e QPSK-UC nas figuras 96 e 97, desse modo, alcançando uma taxa de erro particularmente favorável.
[00733] O padrão GW na figura 119 é aplicado, por exemplo, em uma
Petição 870190072873, de 30/07/2019, pág. 209/496
201/242 combinação do código LDPC comN = 69.120er = 10/16 nas figuras 56 a58,
QPSK, e QPSK-UC nas figuras 96 e 97, desse modo, alcançando uma taxa de erro particularmente favorável.
[00734] O padrão GW na figura 120 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 11/16 nas figuras 62 a 64, QPSK, e QPSK-UC nas figuras 96 e 97, desse modo, alcançando uma taxa de erro particularmente favorável.
[00735] O padrão GW na figura 121 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 12/16 nas figuras 68 a 70, QPSK, e QPSK-UC nas figuras 96 e 97, desse modo, alcançando uma taxa de erro particularmente favorável.
[00736] O padrão GW na figura 122 é aplicado, por exemplo, em uma combinação do código LDPC comN = 69.120er = 13/16 nas figuras 74 a76, QPSK, e QPSK-UC nas figuras 96 e 97, desse modo, alcançando uma taxa de erro particularmente favorável.
[00737] O padrão GW na figura 123 é aplicado, por exemplo, em uma combinação do código LDPC comN = 69.120er = 14/16 nas figuras 80 a 82, QPSK, e QPSK-UC nas figuras 96 e 97, desse modo, alcançando uma taxa de erro particularmente favorável.
[00738] O padrão GW na figura 124 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 3/16 nas figuras 31 e 32, 16QAM, e 16QAM-UC nas figuras 98 e 99, desse modo, alcançando uma taxa de erro particularmente favorável.
[00739] O padrão GW na figura 125 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 5/16 nas figuras 34 e 35, 16QAM, e 16QAM-UC nas figuras 98 e 99, desse modo, alcançando uma taxa de erro particularmente favorável.
[00740] O padrão GW na figura 126 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 7/16 nas figuras 38 e 39,
Petição 870190072873, de 30/07/2019, pág. 210/496
202 / 242
16QAM, e 16QAM-UC nas figuras 98 e 99, desse modo, alcançando uma taxa de erro particularmente favorável.
[00741] O padrão GW na figura 127 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 9/16 nas figuras 50 a 52, 16QAM, e 16QAM-UC nas figuras 98 e 99, desse modo, alcançando uma taxa de erro particularmente favorável.
[00742] O padrão GW na figura 128 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 11/16 nas figuras 62 a 64, 16QAM, e 16QAM-UC nas figuras 98 e 99, desse modo, alcançando uma taxa de erro particularmente favorável.
[00743] O padrão GW na figura 129 é aplicado, por exemplo, em uma combinação do código LDPC comN = 69.120er = 13/16 nas figuras 74 a76, 16QAM, e 16QAM-UC nas figuras 98 e 99, desse modo, alcançando uma taxa de erro particularmente favorável.
[00744] O padrão GW na figura 130 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 2/16 na figura 30, 64QAM, e 64QAM-UC nas figuras 100 e 101, desse modo, alcançando uma taxa de erro particularmente favorável.
[00745] O padrão GW na figura 131 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 4/16 na figura 33, 64QAM, e 64QAM-UC nas figuras 100 e 101, desse modo, alcançando uma taxa de erro particularmente favorável.
[00746] O padrão GW na figura 132 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 6/16 nas figuras 36 e 37, 64QAM, e 64QAM-UC nas figuras 100 e 101, desse modo, alcançando uma taxa de erro particularmente favorável.
[00747] O padrão GW na figura 133 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 8/16 nas figuras 46 e 47, 64QAM, e 64QAM-UC nas figuras 100 e 101, desse modo, alcançando uma
Petição 870190072873, de 30/07/2019, pág. 211/496
203 / 242 taxa de erro particularmente favorável.
[00748] O padrão GW na figura 134 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 10/16 nas figuras 56 a 58,
64QAM, e 64QAM-UC nas figuras 100 e 101, desse modo, alcançando uma taxa de erro particularmente favorável.
[00749] O padrão GW na figura 135 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 12/16 nas figuras 68 a 70, 64QAM, e 64QAM-UC nas figuras 100 e 101, desse modo, alcançando uma taxa de erro particularmente favorável.
[00750] O padrão GW na figura 136 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 14/16 nas figuras 80 a 82, 64QAM, e 64QAM-UC nas figuras 100 e 101, desse modo, alcançando uma taxa de erro particularmente favorável.
[00751] O padrão GW na figura 137 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 3/16 nas figuras 31 e 32, 256QAM, e 256QAM-UC nas figuras 102 e 103, desse modo, alcançando uma taxa de erro particularmente favorável.
[00752] O padrão GW na figura 138 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 5/16 nas figuras 34 e 35, 256QAM, e 256QAM-UC nas figuras 102 e 103, desse modo, alcançando uma taxa de erro particularmente favorável.
[00753] O padrão GW na figura 139 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 7/16 nas figuras 38 e 39, 256QAM, e 256QAM-UC nas figuras 102 e 103, desse modo, alcançando uma taxa de erro particularmente favorável.
[00754] O padrão GW na figura 140 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 9/16 nas figuras 50 a 52, 256QAM, e 256QAM-UC nas figuras 102 e 103, desse modo, alcançando uma taxa de erro particularmente favorável.
Petição 870190072873, de 30/07/2019, pág. 212/496
204 / 242 [00755] O padrão GW na figura 141 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 11/16 nas figuras 62 e 64,
256QAM, e 256QAM-UC nas figuras 102 e 103, desse modo, alcançando uma taxa de erro particuiarmente favorável.
[00756] O padrão GW na figura 142 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 13/16 nas figuras 74 a 76, 256QAM, e 256QAM-UC nas figuras 102 e 103, desse modo, alcançando uma taxa de erro particuiarmente favorável.
[00757] O padrão GW na figura 143 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 2/16 na figura 30, 1024QAM, e 1024QAM-UC nas figuras 104 e 105, desse modo, alcançando uma taxa de erro particuiarmente favorável.
[00758] O padrão GW na figura 144 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 4/16 na figura 33, 1024QAM, e 1024QAM-UC nas figuras 104 e 105, desse modo, alcançando uma taxa de erro particuiarmente favorável.
[00759] O padrão GW na figura 145 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 6/16 nas figuras 36 e 37, 1024QAM, e 1024QAM-UC nas figuras 104 e 105, desse modo, alcançando uma taxa de erro particuiarmente favorável.
[00760] O padrão GW na figura 146 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 8/16 nas figuras 46 e 47, 1024QAM, e 1024QAM-UC nas figuras 104 e 105, desse modo, alcançando uma taxa de erro particuiarmente favorável.
[00761] O padrão GW na figura 147 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 10/16 nas figuras 56 a 58, 1024QAM, e 1024QAM-UC nas figuras 104 e 105, desse modo, alcançando uma taxa de erro particuiarmente favorável.
[00762] O padrão GW na figura 148 é aplicado, por exemplo, em uma
Petição 870190072873, de 30/07/2019, pág. 213/496
205 / 242 combinação do código LDPC com N = 69.120 e r = 12/16 nas figuras 68 a 70,
1024QAM, e 1024QAM-UC nas figuras 104 e 105, desse modo, alcançando uma taxa de erro particularmente favorável.
[00763] O padrão GW na figura 149 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 14/16 na figura 80 a 82, 1024QAM, e 1024QAM-UC nas figuras 104 e 105, desse modo, alcançando uma taxa de erro particularmente favorável.
[00764] O padrão GW na figura 150 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 3/16 nas figuras 31 e 32, 4096QAM, e 4096QAM-UC nas figuras 106 e 107, desse modo, alcançando uma taxa de erro particularmente favorável.
[00765] O padrão GW na figura 151 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 5/16 nas figuras 34 e 35, 4096QAM, e 4096QAM-UC nas figuras 106 e 107, desse modo, alcançando uma taxa de erro particularmente favorável.
[00766] O padrão GW na figura 152 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 7/16 nas figuras 38 e 39, 4096QAM, e 4096QAM-UC nas figuras 106 e 107, desse modo, alcançando uma taxa de erro particularmente favorável.
[00767] O padrão GW na figura 153 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 9/16 nas figuras 50 a 52, 4096QAM, e 4096QAM-UC nas figuras 106 e 107, desse modo, alcançando uma taxa de erro particularmente favorável.
[00768] O padrão GW na figura 154 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 11/16 nas figuras 62 a 64, 4096QAM, e 4096QAM-UC nas figuras 106 e 107, desse modo, alcançando uma taxa de erro particularmente favorável.
[00769] O padrão GW na figura 155 é aplicado, por exemplo, em uma combinação do código LDPC com N = 69.120 e r = 13/16 nas figuras 74 a 76,
Petição 870190072873, de 30/07/2019, pág. 214/496
206 / 242
4096QAM, e 4096QAM-UC nas figuras 106 e 107, desse modo, alcançando uma taxa de erro particularmente favorável.
<Exemplo de configuração do dispositivo de recepção 12>
[00770] A figura 156 é um diagrama de blocos que ilustra um exemplo de configuração do dispositivo de recepção 12 na figura 7.
[00771] Uma unidade de processamento de OFDM (operação OFDM) 151 recebe um sinal OFDM a partir do dispositivo de transmissão 11 (figura 7) e realiza processamento de sinal para o sinal OFDM. Os dados obtidos pela realização do processamento de sinal pela unidade de processamento de OFDM 151 são supridos para uma unidade de gerenciamento de quadro 152.
[00772] A unidade de gerenciamento de quadro 152 processa (interpreta os quadros) um quadro configurado pelos dados supridos a partir da unidade de processamento de OFDM 151, e supre um sinal dos dados alvos resultantes e um sinal dos dados de controle para os desintercaladores de frequência 161 e 153, respectivamente.
[00773] O desintercalador de frequência 153 realiza a desintercalação de frequência em unidades de símbolo para os dados provenientes da unidade de gerenciamento de quadro 152, e supre os dados para um desmapeador 154. [00774] O desmapeador 154 realiza o desmapeamento (decodificação de arranjo do ponto de sinal) e demodulação de quadratura para os dados (dados na constelação) provenientes do desintercalador de frequência 153 com base no arranjo (constelação) dos pontos de sinal determinados pela modulação por quadratura realizada no lado do dispositivo de transmissão 11, e supre os dados resultantes ((probabilidade) do código LDPC) para um decodificador de LDPC 155.
[00775] O decodificador de LDPC 155 realiza a decodificação LDPC para o código LDPC proveniente do desmapeador 154, e supre os dados LDPC alvos resultantes (aqui, código BCH) para um decodificador de BCH 156.
Petição 870190072873, de 30/07/2019, pág. 215/496
207 / 242 [00776] O decodificador de BCH 156 realiza a decodificação de BCH para os dados LDPC alvos provenientes do decodificador de LDPC 155, e transmite os dados de controle resultantes (sinalização).
[00777] Neste ínterim, o desintercalador de frequência 161 realiza a desintercalação de frequência em unidades de símbolo para os dados provenientes da unidade de gerenciamento de quadro 152, e supre os dados para o decodificador de SISO/MISO 162.
[00778] O decodificador de SISO/MISO 162 realiza a decodificação de espaço-tempo dos dados provenientes do desintercalador de frequência 161 e supre os dados para um desintercalador de tempo 163.
[00779] O desintercalador de tempo 163 desintercala os dados provenientes do decodificador de SISO/MISO 162 em unidades de símbolo e supre os dados para um desmapeador 164.
[00780] O desmapeador 164 realiza o desmapeamento (decodificação de arranjo do ponto de sinal) e a demodulação de quadratura para os dados (dados na constelação) provenientes do desintercalador de tempo 163 com base no arranjo (constelação) dos pontos de sinal determinados pela modulação por quadratura realizada no lado do dispositivo de transmissão 11, e supre os dados resultantes para um desintercalador de bit 165.
[00781] O desintercalador de bit 165 realiza a desintercalação de bit para os dados provenientes do desmapeador 164, e supre (probabilidade do) o código LDPC, que são os dados depois da desintercalação de bit, para o decodificador de LDPC 166.
[00782] O decodificador de LDPC 166 realiza a decodificação LDPC para o código LDPC proveniente do desintercalador de bit 165, e supre os dados LDPC alvos resultantes (aqui, o código BCH) para o decodificador de BCH 167.
[00783] O decodificador de BCH 167 realiza a decodificação de BCH para os dados LDPC alvos provenientes do decodificador de LDPC 155, e
Petição 870190072873, de 30/07/2019, pág. 216/496
208 / 242 supre os dados resultantes para um desembaralhador de BB 168.
[00784] O desembaralhador de BB 168 aplica o desembaralhamento de
BB nos dados provenientes do decodificador de BCH 167, e supre os dados resultantes para uma unidade de deleção de nulo 169.
[00785] A unidade de deleção de nulo 169 deleta o nulo inserido pelo preenchedor 112 na figura 8 dos dados provenientes do desembaralhador de BB 168, e supre os dados para o demultiplexador 170.
[00786] O demultiplexador 170 demultiplexa cada um de um ou mais fluxos contínuos (dados alvos) multiplexados nos dados provenientes da unidade de deleção de nulo 169, aplica o processamento necessário, e transmite um resultado como um fluxo contínuo de saída.
[00787] Note que o dispositivo de recepção 12 pode ser configurado sem incluir uma parte dos blocos ilustrados na figura 156. Em outras palavras, em um caso em que o dispositivo de transmissão 11 (figura 8) for configurado sem incluir o intercalador de tempo 118, o codificador SISO/MISO 119, o intercalador de frequência 120 e o intercalador de frequência 124, por exemplo, o dispositivo de recepção 12 pode ser configurado sem incluir o desintercalador de tempo 163, o decodificador de SISO/MISO 162, o desintercalador de frequência 161 e o desintercalador de frequência 153, que são os blocos respectivamente correspondentes ao intercalador de tempo 118, ao codificador SISO/MISO 119, ao intercalador de frequência 120 e ao intercalador de frequência 124 do dispositivo de transmissão 11.
<Exemplo de configuração do desintercalador de bit 165 >
[00788] A figura 157 é um diagrama de blocos que ilustra um exemplo de configuração do desintercalador de bit 165 na figura 156.
[00789] O desintercalador de bit 165 é configurado pelo desintercalador de bloco 54 e pelo desintercalador grupo a grupo 55, e realiza desintercalação (bit) de um bit de símbolo de um símbolo que compreende os dados provenientes do desmapeador 164 (figura 156).
Petição 870190072873, de 30/07/2019, pág. 217/496
209 / 242 [00790] Em outras palavras, o desintercalador de bloco 54 realiza, para o bit de símbolo do símbolo proveniente do desmapeador 164, a desintercalação de bloco correspondente à intercalação de bloco realizada pelo intercalador de bloco 25 na figura 9 (processamento reverso à intercalação de bloco), em outras palavras, a desintercalação de bloco de retorno das posições dos (a probabilidade dos) bits de código do código LDPC permutado pela intercalação de bloco para as posições originais, e supre um código LDPC resultante para o desintercalador grupo a grupo 55.
[00791] O desintercalador grupo a grupo 55 realiza, por exemplo, para o código LDPC proveniente do desintercalador de bloco 54, a desintercalação grupo a grupo correspondente à intercalação grupo a grupo realizada pelo intercalador grupo a grupo 24 na figura 9 (processamento reverso à intercalação grupo a grupo), em outras palavras, a desintercalação grupo a grupo de rearranjo, em unidades de grupos de bits, da sequência dos bits de código do código LDPC mudado em unidades de grupos de bits pela intercalação grupo a grupo descrita na figura 110 para retomar para a sequência original.
[00792] Aqui, em um caso em que a intercalação de paridade, a intercalação grupo a grupo e a intercalação de bloco foram aplicadas no código LDPC a ser suprido do desmapeador 164 para o desintercalador de bit 165, o desintercalador de bit 165 pode realizar todas da desintercalação de paridade correspondente à intercalação de paridade (processamento reverso à intercalação de paridade, em outras palavras, a desintercalação de paridade de retorno da sequência dos bits de código do código LDPC mudado pela intercalação de paridade para a sequência original, da desintercalação de bloco correspondente à intercalação de bloco, e da desintercalação grupo a grupo correspondente à intercalação grupo a grupo.
[00793] Note que o desintercalador de bit 165 na figura 157 é provido com o desintercalador de bloco 54 para realizar a desintercalação de bloco
Petição 870190072873, de 30/07/2019, pág. 218/496
210/242 correspondente à intercalação de bloco, e o desintercalador grupo a grupo 55 para realizar a desintercalação grupo a grupo correspondente à intercalação grupo a grupo, mas o desintercalador de bit 165 não é provido com um bloco para realizar a desintercalação de paridade correspondente à intercalação de paridade, e não realiza a desintercalação de paridade.
[00794] Portanto, o código LDPC para o qual a desintercalação de bloco e a desintercalação grupo a grupo são realizadas e a desintercalação de paridade não é realizada é suprido do (o desintercalador grupo a grupo 55 do) desintercalador de bit 165 para o decodificador de LDPC 166.
[00795] O decodificador de LDPC 166 realiza a decodificação LDPC para o código LDPC proveniente do desintercalador de bit 165, usando uma matriz de verificação de paridade transformada obtida pela realização pelo menos da permuta de coluna correspondente à intercalação de paridade para a matriz de verificação de paridade H pelo método tipo B usado para a codificação LDPC pelo codificador de LDPC 115 na figura 8, ou uma matriz de verificação de paridade transformada (figura 29) obtida pela realização da permuta de linha para a matriz de verificação de paridade (figura 27) pelo método tipo A, e transmite os dados resultantes como um resultado da decodificação dos dados LDPC alvos.
[00796] A figura 158 é um fluxograma para descrever o processamento realizado pelo desmapeador 164, pelo desintercalador de bit 165 e pelo decodificador de LDPC 166 na figura 157.
[00797] Na etapa S111, o desmapeador 164 realiza o desmapeamento e a demodulação de quadratura para os dados provenientes do desintercalador de tempo 163 (os dados na constelação mapeados para os pontos de sinal) e supre os dados para o desintercalador de bit 165. O processamento prossegue para a etapa SI 12.
[00798] Na etapa SI 12, o desintercalador de bit 165 desintercala (desintercalação de bits) os dados provenientes do desmapeador 164. O
Petição 870190072873, de 30/07/2019, pág. 219/496
211/242 processo prossegue para a etapa SI 13.
[00799] Em outras palavras, na etapa SI 12, no desintercalador de bit
165, o bloco do desintercalador de bloco 54 desintercala os dados (símbolo) provenientes do desmapeador 164, e supre os bits de código de um código LDPC resultante para o desintercalador grupo a grupo 55.
[00800] O desintercalador grupo a grupo 55 desintercala grupo a grupo o código LDPC proveniente do desintercalador de bloco 54, e supre o (a probabilidade do) código LDPC resultante para o decodificador de LDPC
166.
[00801] Na etapa SI 13, o decodificador de LDPC 166 realiza a decodificação LDPC para o código LDPC proveniente do desintercalador grupo a grupo 55 usando a matriz de verificação de paridade H usada para a codificação LDPC pelo codificador de LDPC 115 na figura 8, em outras palavras, a matriz de verificação de paridade transformada obtida a partir da matriz de verificação de paridade H, por exemplo, e supre os dados resultantes como um resultado da decodificação dos dados LDPC alvos para o decodificador de BCH 167.
[00802] Note que, mesmo na figura 157, o desintercalador de bloco 54 para realizar a desintercalação de bloco e o desintercalador grupo a grupo 55 para realizar a desintercalação grupo a grupo são separadamente configurados, como no caso da figura 9, por conveniência de descrição. Entretanto, o desintercalador de bloco 54 e o desintercalador grupo a grupo 55 podem ser integralmente configurados.
[00803] Além do mais, em um caso em que a intercalação grupo a grupo não for realizada no dispositivo de transmissão 11, o dispositivo de recepção 12 pode ser configurado sem incluir o desintercalador grupo a grupo 55 para realizar a desintercalação grupo a grupo.
<Decodificação LDPC>
[00804] A decodificação LDPC realizada pelo decodificador de LDPC
Petição 870190072873, de 30/07/2019, pág. 220/496
212/242
166 na figura 156 será adicionalmente descrita.
[00805] O decodificador de LDPC 166 na figura 156 realiza a decodificação LDPC para o código LDPC proveniente do desintercalador grupo a grupo 55, para o qual a desintercalação de bloco e a desintercalação grupo a grupo foram realizadas e a desintercalação de paridade não foi realizada, usando uma matriz de verificação de paridade transformada obtida pela realização pelo menos da permuta de coluna correspondente à intercalação de paridade para a matriz de verificação de paridade H pelo método tipo B usado para a codificação LDPC pelo codificador de LDPC 115 na figura 8, ou a matriz de verificação de paridade transformada (figura 29) obtida pela realização da permuta de linha para a matriz de verificação de paridade (figura 27) pelo método tipo A.
[00806] Aqui, a decodificação LDPC para habilitar a supressão de uma escala de circuito e a supressão de uma frequência de operação em uma faixa suficientemente factível por ser realizada usando uma matriz de verificação de paridade transformada foi previamente proposta (por exemplo, veja a Patente 4224777).
[00807] Portanto, primeiro, a decodificação LDPC que usa uma matriz de verificação de paridade transformada, que foi previamente proposta, será descrita em relação às figuras 159 a 162.
[00808] A figura 159 é um diagrama que ilustra um exemplo de uma matriz de verificação de paridade H de um código LDPC com um comprimento de código N de 90 e uma taxa de codificação de 2/3.
[00809] Note que, na figura 159 (similarmente realizada nas figuras 160 e 161 descritas a seguir), 0 é representado por um ponto (.).
[00810] Na matriz de verificação de paridade H na figura 159, a matriz de paridade tem uma estrutura de degrau.
[00811] A figura 160 é um diagrama que ilustra uma matriz de verificação de paridade H' obtida pela aplicação da permuta de linha da
Petição 870190072873, de 30/07/2019, pág. 221/496
213/242 expressão (11) e da permuta de coluna da expressão (12) para a matriz de verificação de paridade H na figura 159.
Permuta de linha: (6s + t + l)-ésima linha —»(5t + s + l)-ésima linha ...(11)
Permuta de coluna: (6x + y + 61)-ésima coluna (5y + x + 6l)-ésima coluna ...(12) [00812] Note que, nas expressões (11) e (12), s, t, x, e y são números inteiros nas faixas de 0 < s < 5, 0 < t < 6, 0 < x < 5, e 0 < t < 6, respectivamente.
[00813] De acordo com a permuta de linha da expressão (11), a permuta é realizada de uma maneira tal que as 1,7, 13, 19e 25a linhas em que o restante se toma 1 quando são divididas por 6 sejam respectivamente permutadas para as 1, 2, 3, 4, e 5a linhas, e as 2, 8, 14, 20, e 26a linhas em que o restante toma-se 2 quando são divididas por 6 sejam respectivamente permutadas para as 6, 7, 8, 9, e 10a linhas.
[00814] Além do mais, de acordo com a permuta de coluna da expressão (12), a permuta é realizada para a 61a coluna e as subsequentes colunas (matriz de paridade) de uma maneira tal que as 61, 67, 73, 79, e 85a colunas em que o restante toma-se 1 quando são divididas por 6 sejam respectivamente permutadas para as 61, 62, 63, 64, e 65a colunas, e as 62, 68, 74, 80, e 86a colunas em que o restante toma-se 2 quando são divididas por 6 sejam respectivamente permutadas para a 66, 67, 68, 69, e 70a colunas.
[00815] Uma matriz obtida pela realização da permuta de linha e de coluna para a matriz de verificação de paridade H na figura 159 é a matriz de verificação de paridade H' na figura 160.
[00816] Aqui, a permuta de linha da matriz de verificação de paridade H não afeta a sequência dos bits de código do código LDPC.
[00817] Além do mais, a permuta de coluna da expressão (12) corresponde à intercalação de paridade com o comprimento da informação K
Petição 870190072873, de 30/07/2019, pág. 222/496
214/242 de 60, o tamanho de unidade P de 5, e o divisor q (= M/P) do comprimento de paridade M (30, aqui) de 6, da intercalação de paridade da intercalação do (K + qx + y + l)-ésimo bit de código em uma posição do (K + Py + x + l)-ésimo bit de código.
[00818] Portanto, a matriz de verificação de paridade H' na figura 160 é uma matriz de verificação de paridade transformada obtida pela realização pelo menos da permuta de coluna de permuta da (K + qx + y + l)-ésima coluna para a (K + Py + x + l)-ésima coluna, da matriz de verificação de paridade (a seguir referida como matriz de verificação de paridade original conforme apropriado) H na figura 159.
[00819] Pela multiplicação da matriz de verificação de paridade transformada H’ na figura 160 por um resultante obtido pela realização da mesma permuta da expressão (12) para o código LDPC da matriz de verificação de paridade H original na figura 159, um vetor 0 é transmitido. Em outras palavras, considerando que um vetor de linha obtido pela aplicação da permuta de coluna da expressão (12) para o vetor de linha c como o código LDPC (uma palavra código) da matriz de verificação de paridade H original é representado por c’, H’c'T naturalmente toma-se um vetor 0 em virtude de HcT se tomar um vetor 0 a partir da natureza da matriz de verificação de paridade.
[00820] A partir do exposto, a matriz de verificação de paridade transformada H' na figura 160 é uma matriz de verificação de paridade do código LDPC c' obtido pela realização da permuta de coluna da expressão (12) para o código LDPC c da matriz de verificação de paridade H original.
[00821] Portanto, um resultado da decodificação similar ao caso da decodificação do código LDPC da matriz de verificação de paridade H original usando a matriz de verificação de paridade H pode ser obtido pela realização da permuta de coluna da expressão (12) para o código LDPC c da matriz de verificação de paridade H original, da decodificação (decodificação LDPC) do código LDPC c’ depois da permuta de coluna usando a matriz de
Petição 870190072873, de 30/07/2019, pág. 223/496
215/242 verificação de paridade transformada H’ na figura 160, e da aplicação da permuta reversa na permuta de coluna da expressão (12) no resultado da decodificação.
[00822] A figura 161 é um diagrama que ilustra a matriz de verificação de paridade transformada H' na figura 160, que é separada em unidades de matriz 5x5.
[00823] Na figura 161, a matriz de verificação de paridade transformada H' é representada por uma combinação de uma matriz identidade de 5 x 5 (= P x P) como o tamanho de unidade P, uma matriz em que um ou mais de Is na matriz identidade tornam-se 0 (a seguir, a matriz é referida como a matriz quase identidade), uma matriz obtida pelo deslocamento cíclico da matriz identidade ou da matriz quase identidade (a seguir, a matriz é referida como a matriz de deslocamento conforme apropriado), e uma soma de duas ou mais da matriz identidade, da matriz quase identidade e da matriz de deslocamento (a seguir, a matriz é referida como matriz de soma conforme apropriado), e uma matriz zero 5x5.
[00824] Pode ser dito que a matriz de verificação de paridade transformada H' na figura 161 é configurada pela matriz identidade 5x5, pela matriz quase identidade, pela matriz de deslocamento, pela matriz de soma e pela matriz 0. Portanto, estas matrizes 5 x 5 (a matriz identidade, a matriz quase identidade, a matriz de deslocamento, a matriz de soma, e a matriz 0) que constituem a matriz de verificação de paridade transformada H' são a seguir referidas como as matrizes de configuração conforme apropriado.
[00825] Para a decodificação de um código LDPC de uma matriz de verificação de paridade representada por matrizes de configuração P x P, uma arquitetura que realiza simultaneamente P operações no nó de verificação e operações no nó variável pode ser usada.
[00826] A figura 162 é um diagrama de blocos que ilustra um exemplo de configuração de um dispositivo de decodificação que realiza tal
Petição 870190072873, de 30/07/2019, pág. 224/496
216/242 decodificação.
[00827] Em outras palavras, a figura 162 ilustra um exemplo de configuração de um dispositivo de decodificação que decodifica o código LDPC usando a matriz de verificação de paridade transformada H’ na figura 161 obtida pela realização pelo menos da permuta de coluna da expressão (12) para a matriz de verificação de paridade H original na figura 159.
[00828] O dispositivo de decodificação na figura 162 inclui uma memória de armazenamento dos dados de borda 300 que inclui seis FIFOs 3001 a 300ô, um seletor 301 para selecionar os FIFOs 300i a 300ô, uma unidade de cálculo do nó de verificação 302, dois circuitos de deslocamento cíclico 303 e 308, uma memória de armazenamento dos dados de borda 304 que inclui dezoito FIFOs 304i a 30418, um seletor 305 para selecionar os FIFOs 3041 a 30418, uma memória de dados recebidos 306 para armazenar dados recebidos, uma unidade de cálculo do nó variável 307, uma unidade de cálculo de palavra decodificada 309, uma unidade de rearranjo dos dados recebidos 310, e uma unidade de rearranjo dos dados decodificados 311.
[00829] Primeiro, um método de armazenamento de dados nas memórias de armazenamento de dados de borda 300 e 304 será descrito.
[00830] A memória de armazenamento dos dados de borda 300 é configurada pelos seis FIFOs 300i a 300ô, o seis correspondendo a um número obtido pela divisão do número de linhas de 30 da matriz de verificação de paridade transformada H’ na figura 161 pelo número de linhas (tamanho de unidade P) de 5 da matriz de configuração. O FIFO 300y (y = 1, 2,..., 6) inclui as áreas de armazenamento de uma pluralidade de estágios, e as mensagens correspondentes a cinco bordas, o cinco correspondente ao número de linhas e ao número de colunas (tamanho de unidade P) da matriz de configuração, podem ser lidas e gravadas ao mesmo tempo em relação às áreas de armazenamento dos respectivos estágios. Além do mais, o número de estágios das áreas de armazenamento do FIFO 300y é nove, que é o valor
Petição 870190072873, de 30/07/2019, pág. 225/496
217/242 máximo do número de Is (pesos de Hamming) na direção da linha da matriz de verificação de paridade transformada na figura 161.
[00831] No FIFO 300i, os dados (mensagem ví proveniente do nó variável) correspondentes às posições de 1 das Ia a 5a linhas da matriz de verificação de paridade transformada H' na figura 161 são armazenados próximos uns dos outros (ignorando 0) para cada linha na direção transversal. Em outras palavras, os dados correspondentes às posições de 1 da matriz identidade 5 x 5 de (1, 1) a (5, 5) da matriz de verificação de paridade transformada H’ são armazenados na área de armazenamento do primeiro estágio do FIFO 300i, em que j linhas por i colunas são representadas por (j, i). Os dados correspondentes às posições de 1 da matriz de deslocamento de (1, 21) a (5, 25) da matriz de verificação de paridade transformada H' (a matriz de deslocamento obtida pelo deslocamento cíclico da matriz identidade 5 x 5 em três na direção direita) são armazenados na área de armazenamento do segundo estágio. Os dados são armazenados em associação com a matriz de verificação de paridade transformada H’, similarmente nas áreas de armazenamento dos terceiro ao oitavo estágios. Então, os dados correspondentes às posições de 1 da matriz de deslocamento de (1, 86) a (5, 90) da matriz de verificação de paridade transformada H’ (a matriz de deslocamento obtida pela substituição de 1 na Ia linha da matriz identidade 5 x 5 por 0 e pelo deslocamento cíclico da matriz identidade por 1 na direção esquerda) são armazenados na área de armazenamento do nono estágio.
[00832] Os dados correspondentes às posições de 1 de das 6a a 10a linhas da matriz de verificação de paridade transformada H' na figura 161 são armazenados no FIFO 3002. Em outras palavras, os dados correspondentes às posições de 1 de uma primeira matriz de deslocamento que constitui a matriz de soma de (6, 1) a (10, 5) da matriz de verificação de paridade transformada H’ (a matriz de soma que é uma soma da primeira matriz de deslocamento obtida pelo deslocamento cíclico da matriz identidade 5 x 5 em 1 para a
Petição 870190072873, de 30/07/2019, pág. 226/496
218/242 direita e uma segunda matriz de deslocamento obtida pelo deslocamento cíclico da matriz identidade 5 x 5 em 2 para a direita) são armazenados na área de armazenamento do primeiro estágio do FIFO 3002. Além do mais, os dados correspondentes às posições de 1 da segunda matriz de deslocamento que constitui a matriz de soma de (6, 1) a (10, 5) da matriz de verificação de paridade transformada H’ são armazenados na área de armazenamento do segundo estágio.
[00833] Em outras palavras, em relação à matriz de configuração com o peso de 2 ou mais, quando a matriz de configuração for expressada em uma forma de uma soma de algumas matrizes de uma matriz identidade P x P com o peso de 1, uma matriz quase identidade na qual um ou mais dos elementos de 1 da matriz identidade são 0, e uma matriz de deslocamento obtida pelo deslocamento cíclico da matriz identidade ou da matriz quase identidade, os dados (mensagem correspondente a uma borda que pertence à matriz identidade, à matriz quase identidade ou à matriz de deslocamento) correspondentes a uma posição de 1 da matriz identidade com o peso de 1, da matriz quase identidade ou da matriz de deslocamento são armazenados no mesmo endereço (o mesmo FIFO dos FIFOs 300i a 300ô).
[00834] A seguir, os dados são armazenados em associação com a matriz de verificação de paridade transformada H’, similarmente nas áreas de armazenamento dos terceiro ao nono estágios.
[00835] Os dados são similarmente armazenados nos FIFOs 3OO3 a 300ô em associação com a matriz de verificação de paridade transformada H’.
[00836] A memória de armazenamento dos dados de borda 304 é configurada pelos dezoito FIFOs 304i a 30418, os dezoito correspondendo a um número obtido pela divisão do número de colunas de 90 da matriz de verificação de paridade transformada H’ pelo número de colunas (tamanho de unidade P) de 5 da matriz de configuração. O FIFO 304x (x = 1, 2,..., 18) inclui as áreas de armazenamento de uma pluralidade de estágios, e as
Petição 870190072873, de 30/07/2019, pág. 227/496
219/242 mensagens correspondentes a cinco bordas, as cinco correspondendo ao número de linhas e ao número de colunas (tamanho de unidade P) da matriz de configuração, podem ser lidas e gravadas ao mesmo tempo em relação às áreas de armazenamento dos respectivos estágios.
[00837] No FIFO 304i, os dados (mensagem Uj proveniente do nó de verificação) correspondentes às posições de 1 das Ia à 5a colunas da matriz de verificação de paridade transformada H' na figura 161 são armazenados próximos uns dos outros (ignorando 0) para cada coluna na direção vertical. Em outras palavras, os dados correspondentes às posições de 1 da matriz identidade 5 x 5 de (1, 1) a (5, 5) da matriz de verificação de paridade transformada H’ são armazenados na área de armazenamento do primeiro estágio do FIFO 304i. Os dados correspondentes às posições de 1 de uma primeira matriz de deslocamento que constitui a matriz de soma de (6, 1) a (10, 5) da matriz de verificação de paridade transformada H’ (a matriz de soma que é uma soma da primeira matriz de deslocamento obtida pelo deslocamento cíclico da matriz identidade 5 x 5 em 1 para a direita e uma segunda matriz de deslocamento obtida pelo deslocamento cíclico da matriz identidade 5x5 em 2 para a direita) são armazenados na área de armazenamento do segundo estágio. Além do mais, os dados correspondentes às posições de 1 da segunda matriz de deslocamento que constitui a matriz de soma de (6, 1) a (10, 5) da matriz de verificação de paridade transformada H’ são armazenados na área de armazenamento do terceiro estágio.
[00838] Em outras palavras, em relação à matriz de configuração com o peso de 2 ou mais, quando a matriz de configuração for expressada em uma forma de uma soma de algumas matrizes de uma matriz identidade P x P com o peso de 1, uma matriz quase identidade na qual um ou mais dos elementos de 1 da matriz identidade são 0, e uma matriz de deslocamento obtida pelo deslocamento cíclico da matriz identidade ou da matriz quase identidade, os dados (mensagem correspondente a uma borda que pertence à matriz
Petição 870190072873, de 30/07/2019, pág. 228/496
220 / 242 identidade, à matriz quase identidade ou à matriz de deslocamento) correspondentes à posição de 1 da matriz identidade com o peso de 1, da matriz quase identidade ou da matriz de deslocamento são armazenados no mesmo endereço (o mesmo FIFO dos FIFOs 304i a 304is).
[00839] A seguir, os dados são armazenados em associação com a matriz de verificação de paridade transformada H’, similarmente nas áreas de armazenamento dos quarto e quinto estágios. O número de estágios das áreas de armazenamento do FIFO 304i é cinco, que é o máximo valor do número de Is (pesos de Hamming) na direção da linha nas Ia à 5a colunas da matriz de verificação de paridade transformada H’.
[00840] Os dados são similarmente armazenados nos FIFOs 3042 e 304s em associação com a matriz de verificação de paridade transformada H’, e os respectivos comprimentos (estágios) são cinco. Os dados são similarmente armazenados nos FIFOs 3044 e 30412 em associação com a matriz de verificação de paridade transformada H’, e os respectivos comprimentos são três. Os dados são similarmente armazenados nos FIFOs 30413 e 30418 em associação com a matriz de verificação de paridade transformada H’, e os respectivos comprimentos são dois.
[00841] A seguir, a operação do dispositivo de decodificação na figura 162 será descrita.
[00842] A memória de armazenamento dos dados de borda 300 inclui seis FIFOs 300i a 300ô, e seleciona o FIFO para armazenar os dados dentre os seis FIFOs 300i a 300ô de acordo com a informação (dados da Matriz) D312 que indica a qual linha da matriz de verificação de paridade transformada H’ na figura 161 cinco mensagens D311 supridas a partir do circuito de deslocamento cíclico anterior 308 pertencem, e armazena coletivamente as cinco mensagens D311 no FIFO selecionado em ordem. Além do mais, na leitura de dados, a memória de armazenamento dos dados de borda 300 lê sequencialmente as cinco mensagens D300i a partir do FIFO 300i e supre as
Petição 870190072873, de 30/07/2019, pág. 229/496
221 /242 mensagens lidas para o seletor do próximo estágio 301. A memória de armazenamento dos dados de borda 300 lê sequencialmente as mensagens a partir dos FIFOs 3002 a 300ô depois da conclusão da leitura da mensagem a partir do FIFO 300i, e supre as mensagens para o seletor 301.
[00843] O seletor 301 seleciona as cinco mensagens a partir do FIFO que está sendo atualmente lido, dos FIFOs 300i a 300ô, de acordo com um sinal de seleção D301, e supre as mensagens como a mensagem D302 para a unidade de cálculo do nó de verificação 302.
[00844] A unidade de cálculo do nó de verificação 302 inclui cinco calculadoras do nó de verificação 302i a 302s, e realiza a operação do nó de verificação de acordo com a expressão (7), usando a mensagem D302 (D302i a D302s) (a mensagem ví da expressão (7)) suprida através do seletor 301, e supre as cinco mensagens D3O3 (D3O31 a D3O3s) obtidas em decorrência da operação do nó de verificação (mensagem Uj da expressão (7)) para o circuito de deslocamento cíclico 303.
[00845] O circuito de deslocamento cíclico 303 desloca ciclicamente as cinco mensagens D3O31 a D3O3s obtidas pela unidade de cálculo do nó de verificação 302, com base na informação (dados da Matriz) D305 que indica quantas matrizes identidades (ou matrizes quase identidade), que são a base da matriz de verificação de paridade transformada H’, foram ciclicamente deslocadas para a correspondente borda, e supre um resultado como uma mensagem D304 para a memória de armazenamento dos dados de borda 304.
[00846] A memória de armazenamento dos dados de borda 304 inclui dezoito FIFOs 304i a 30418, e seleciona o FIFO para armazenar os dados dentre os FIFOs 304i a 30418 de acordo com a informação D305 que indica a qual linha da matriz de verificação de paridade transformada H’ as cinco mensagens D304 supridas a partir do circuito de deslocamento cíclico anterior 303 pertencem, e armazena coletivamente as cinco mensagens D304 no FIFO selecionado em ordem. Além do mais, na leitura dos dados, a memória de
Petição 870190072873, de 30/07/2019, pág. 230/496
222 / 242 armazenamento dos dados de borda 304 lê sequencialmente as cinco mensagens D306i a partir do FIFO 304i e supre as mensagens lidas para o seletor do próximo estágio 305. A memória de armazenamento dos dados de borda 304 lê sequencialmente as mensagens a partir dos FIFOs 3042 a 30418 depois da conclusão da leitura da mensagem a partir do FIFO 304i, e supre as mensagens para o seletor 305.
[00847] O seletor 305 seleciona as cinco mensagens a partir do FIFO que está sendo atualmente lidos, dos FIFOs 304i a 30418, de acordo com um sinal de seleção D307, e supre as mensagens como mensagem D308 para a unidade de cálculo do nó variável 307 e a unidade de cálculo de palavra decodificada 309.
[00848] Neste ínterim, a unidade de rearranjo dos dados recebidos 310 rearranja o código LDPC D313 correspondente à matriz de verificação de paridade H na figura 159, que foi recebido por meio do caminho de comunicação 13, pela realização da permuta de coluna da expressão (12), e supre os dados como os dados recebidos D314 para a memória de dados recebidos 306. A memória de dados recebidos 306 calcula e armazena a LLR (razão de probabilidade logarítmica) recebida a partir dos dados recebidos D314 supridos a partir da unidade de rearranjo dos dados recebidos 310, e agrupa cinco LLRs recebidas e supre coletivamente as cinco LLRs recebidas como um valor recebido D309 para a unidade de cálculo do nó variável 307 e a unidade de cálculo de palavra decodificada 309.
[00849] A unidade de cálculo do nó variável 307 inclui cinco calculadoras de nó variável 3071 a 307s, e realiza a operação do nó variável de acordo com a expressão (1), usando a mensagem D308 (D308i a D308s) (mensagem Uj da expressão (1)) suprida por meio do seletor 305, e os cinco valores recebidos D309 (valor recebido uoí da expressão (1))) supridos a partir da memória de dados recebidos 306, e supre uma mensagem D310 (D310i a D310s) (mensagem ví da expressão (1))) obtida em decorrência da operação
Petição 870190072873, de 30/07/2019, pág. 231/496
223 / 242 para o circuito de deslocamento cíclico 308.
[00850] O circuito de deslocamento cíclico 308 desloca ciclicamente as mensagens D310i a D310s calculadas pela unidade de cálculo do nó variável 307, com base na informação que indica quantas matrizes identidades (ou matrizes quase identidade), que são a base da matriz de verificação de paridade transformada H’, foram ciclicamente deslocadas para a correspondente borda, e supre um resultado como uma mensagem D311 para a memória de armazenamento dos dados de borda 300.
[00851] Por uma rodada da operação exposta, uma decodificação (operação do nó variável e operação do nó de verificação) do código LDPC pode ser realizada. Depois da decodificação do código LDPC um número predeterminado de vezes, o dispositivo de decodificação na figura 162 obtém e transmite um resultado da decodificação final na unidade de cálculo de palavra decodificada 309 e na unidade de rearranjo dos dados decodificados 311.
[00852] Em outras palavras, a unidade de cálculo de palavra decodificada 309 inclui cinco calculadoras de palavra decodificada 3091 até 309s e, como um estágio final da pluralidade de vezes de decodificação, calcula o resultado da decodificação (palavra decodificada) com base na expressão (5), usando as cinco mensagens D308 (D308i a D3O85) (mensagem Uj da expressão (5)) transmitidas pelo seletor 305, e os cinco valores recebidos D309 (valor recebido uoí da expressão (5)) supridos a partir da memória de dados recebidos 306, e supre os dados decodificados resultantes D315 para a unidade de rearranjo dos dados decodificados 311.
[00853] A unidade de rearranjo dos dados decodificados 311 rearranja os dados decodificados D315 supridos a partir da unidade de cálculo de palavra decodificada 309 pela realização da permuta reversa à permuta de coluna da expressão (12), e transmite um resultado da decodificação final D316.
Petição 870190072873, de 30/07/2019, pág. 232/496
224 / 242 [00854] Da forma supradescrita, pela aplicação pelo menos de uma ou de ambas da permuta de linha e da permuta de coluna na matriz de verificação de paridade (matriz de verificação de paridade original) para converter a matriz de verificação de paridade em uma matriz de verificação de paridade (matriz de verificação de paridade transformada) que pode ser representada por uma combinação de uma matriz identidade P x P, uma matriz quase identidade na qual um ou mais dos elementos de 1 na matriz identidade são 0, uma matriz de deslocamento na qual a matriz identidade ou a matriz quase identidade é ciclicamente deslocada, uma matriz de soma que é uma soma de duas ou mais da matriz identidade, da matriz quase identidade e da matriz de deslocamento, e uma matriz zero P x P, em outras palavras, por uma combinação das matrizes de configuração, uma arquitetura para realizar P operações no nó de verificação e operações no nó variável ao mesmo tempo para a decodificação do código LDPC, o P sendo um número menor do que o número de linhas e o número de colunas da matriz de verificação de paridade, pode ser adotada. No caso de adoção da arquitetura para realizar P operações de nó (operações no nó de verificação e operações no nó variável) ao mesmo tempo, o P sendo o número menor do que o número de linhas e o número de colunas da matriz de verificação de paridade, um grande número de decodificações repetitivas pode ser realizado ao mesmo tempo em que suprime a frequência de operação para a faixa factível, se comparado com um caso de realização do número de operações de nó ao mesmo tempo, o número sendo igual ao número de linhas e ao número de colunas da matriz de verificação de paridade.
[00855] O decodificador de LDPC 166 que configura o dispositivo de recepção 12 na figura 156 realiza as P operações no nó de verificação e operações no nó variável ao mesmo tempo, por exemplo, similarmente ao dispositivo de decodificação na figura 162, desse modo, realizando a decodificação LDPC.
Petição 870190072873, de 30/07/2019, pág. 233/496
225 / 242 [00856] Em outras palavras, para simplificar a descrição, considerando que a matriz de verificação de paridade do código LDPC transmitido pelo codificador de LDPC 115 que configura o dispositivo de transmissão 11 na figura 8 é a matriz de verificação de paridade H com a matriz de paridade que tem uma estrutura de degrau, da forma ilustrada na figura 159, por exemplo, o intercalador de paridade 23 do dispositivo de transmissão 11 realiza a intercalação de paridade na qual o (K + qx + y + l)-ésimo bit de código é intercalado na posição do (K + Py + x + l)-ésimo bit de código, com a definição do comprimento da informação K de 60, o tamanho de unidade P de 5, o divisor q (= M/P) do comprimento de paridade M de 6.
[00857] Já que esta intercalação de paridade corresponde à permuta de coluna da expressão (12), como exposto, o decodificador de LDPC 166 não precisa realizar a permuta de coluna da expressão (12).
[00858] Portanto, o dispositivo de recepção 12 na figura 156 realiza o processamento similar ao dispositivo de decodificação na figura 162, exceto em que o código LDPC para o qual a desintercalação de paridade não foi realizada, em outras palavras, o código LDPC no estado em que a permuta de coluna pela expressão (12) foi realizada é suprido do desintercalador grupo a grupo 55 para o decodificador de LDPC 166, como exposto, e o decodificador de LDPC 166 não realiza a permuta de coluna da expressão (12).
[00859] Em outras palavras, a figura 163 é um diagrama que ilustra um exemplo de configuração do decodificador de LDPC 166 na figura 156.
[00860] Na figura 163, o decodificador de LDPC 166 é similarmente configurado para o dispositivo de decodificação na figura 162, exceto em que a unidade de rearranjo dos dados recebidos 310 na figura 162 não é provida, e realiza o processamento similar ao dispositivo de decodificação na figura 162, exceto em que a permuta de coluna da expressão (12) não é realizada. Portanto, a descrição é omitida.
[00861] Da forma supradescrita, já que o decodificador de LDPC 166
Petição 870190072873, de 30/07/2019, pág. 234/496
226 / 242 pode ser configurado sem prover a unidade de rearranjo dos dados recebidos
310, a escala pode ser reduzida, se comparada com o dispositivo de decodificação na figura 162.
[00862] Note que, nas figuras 159 a 163, para simplificar a descrição, o código LDPC foi definido no comprimento de código N de 90, no comprimento da informação K de 60, no tamanho de unidade (o números de linhas e colunas da matriz de configuração) P de 5, e o divisor q (= M/P) do comprimento de paridade M de 6. Entretanto, o comprimento de código N, o comprimento da informação K, o tamanho de unidade P e o divisor q (= M/P) não são limitados aos valores supradescritos.
[00863] Em outras palavras, no dispositivo de transmissão 11 na figura 8, o que o codificador de LDPC 115 transmite são os códigos LDPC com os comprimentos de código N de 64.800, 16.200, 69.120 e semelhantes, por exemplo, o comprimento da informação K de N - Pq(= N - Μ), o tamanho de unidade P de 360, e o divisor q de M/P. Entretanto, o decodificador de LDPC 166 na figura 163 pode ser aplicado em um caso de realização da decodificação LDPC pela realização das P operações no nó de verificação e das operações no nó variável ao mesmo tempo para um código LDPC como este.
[00864] Além do mais, depois da decodificação do código LDPC no decodificador de LDPC 166, a parte de paridade do resultado da decodificação é desnecessária e, em um caso de transmissão apenas do bit de informação do resultado da decodificação, o decodificador de LDPC 166 pode ser configurado sem a unidade de rearranjo dos dados decodificados
311.
<Exemplo de configuração do desintercalador de bloco 54>
[00865] A figura 164 é um diagrama para descrever a desintercalação de bloco realizada pelo desintercalador de bloco 54 na figura 157.
[00866] Na desintercalação de bloco, o processamento reverso à
Petição 870190072873, de 30/07/2019, pág. 235/496
227 / 242 intercalação de bloco pelo intercalador de bloco 25 descrito na figura 108 é realizado para retomar (restaurar) a sequência dos bits de código do código
LDPC para a sequência original.
[00867] Em outras palavras, na desintercalação de bloco, por exemplo, como na intercalação de bloco, o código LDPC é gravado e lido em relação a m colunas, o m sendo igual ao comprimento de bit m do símbolo, de acordo com o que, a sequência dos bits de código do código LDPC é retomada para a sequência original.
[00868] Note que, na desintercalação de bloco, a gravação do código LDPC é realizada na ordem de leitura do código LDPC na intercalação de bloco. Além do mais, na desintercalação de bloco, a leitura do código LDPC é realizada na ordem da gravação do código LDPC na intercalação de bloco.
[00869] Em outras palavras, em relação à parte 1 do código LDPC, a parte 1 do código LDPC em unidades de símbolo de m bits é gravada na direção da linha da Ia linha de todas as m colunas, da forma ilustrada na figura 164. Em outras palavras, o bit de código do código LDPC, que é o símbolo de m bits, é gravado na direção da linha.
[00870] A gravação da parte 1 em unidades de m bits é sequencialmente realizada na direção das linhas inferiores das m colunas, e quando a gravação da parte 1 for concluída, da forma ilustrada na figura 164, a leitura da parte 1 para baixo a partir do topo da primeira unidade de coluna da coluna é realizada nas colunas a partir da direção da esquerda para a direita.
[00871] Quando a leitura até a coluna mais à direita for concluída, da forma ilustrada na figura 164, a leitura retoma para a coluna mais à esquerda, e a leitura da parte 1 para baixo a partir do topo da segunda unidade de coluna da coluna é realizada nas colunas a partir da direção da esquerda para a direita. A seguir, a leitura da parte 1 do código LDPC de uma palavra código é similarmente realizada.
Petição 870190072873, de 30/07/2019, pág. 236/496
228 / 242 [00872] Quando a leitura da parte 1 do código LDPC de uma palavra código for concluída, em relação à parte 2 em unidades de símbolo de m bits, as unidades de símbolo de m bits são sequencialmente concatenadas depois da parte 1, de acordo com o que, o código LDPC em unidades de símbolo é retornado para a sequência de bits de código do código LDPC (o código LDCP antes da intercalação de bloco) da uma palavra código original.
<Um outro exemplo de configuração do desintercalador de bit 165 >
[00873] A figura 165 é um diagrama de blocos que ilustra um outro exemplo de configuração do desintercalador de bit 165 na figura 156.
[00874] Note que, na figura, às partes correspondentes ao caso da figura 157 são dados os mesmos números de referência e, a seguir, a descrição das partes é apropriadamente omitida.
[00875] Em outras palavras, o desintercalador de bit 165 na figura 165 é configurado de uma maneira similar, como o caso na figura 157, exceto em que um desintercalador de paridade 1011 é inovadoramente provido.
[00876] Na figura 165, o desintercalador de bit 165 é configurado pelo desintercalador de bloco 54, pelo desintercalador grupo a grupo 55 e pelo desintercalador de paridade 1011, e realiza a desintercalação de bit do bit de código do código LDPC proveniente do desmapeador 164.
[00877] Em outras palavras, o desintercalador de bloco 54 realiza, para o código LDPC proveniente do desmapeador 164, a desintercalação de bloco correspondente à intercalação de bloco realizada pelo intercalador de bloco 25 do dispositivo de transmissão 11 (processamento reverso à intercalação de bloco), em outras palavras, a desintercalação de bloco de retomo das posições dos bits de código permutados pela intercalação de bloco para as posições originais, e supre um código LDPC resultante para o desintercalador gmpo a gmpo 55.
[00878] O desintercalador gmpo a gmpo 55 realiza, para o código LDPC proveniente do desintercalador de bloco 54, a desintercalação gmpo a
Petição 870190072873, de 30/07/2019, pág. 237/496
229 / 242 grupo correspondente à intercalação grupo a grupo como o processamento de rearranjo realizado pelo intercalador grupo a grupo 24 do dispositivo de transmissão 11.
[00879] O código LDPC obtido em decorrência da desintercalação grupo a grupo é suprido do desintercalador grupo a grupo 55 para o desintercalador de paridade 1011.
[00880] O desintercalador de paridade 1011 realiza, para o código de bit depois da desintercalação grupo a grupo no desintercalador grupo a grupo 55, a desintercalação de paridade correspondente à intercalação de paridade realizada pelo intercalador de paridade 23 do dispositivo de transmissão 11 (processamento reverso à intercalação de paridade), em outras palavras, a desintercalação de paridade de retomo da sequência dos bits de código do código LDPC mudado pela intercalação de paridade para a sequência original. [00881] O código LDPC obtido em decorrência da desintercalação de paridade é suprido do desintercalador de paridade 1011 para o decodificador de LDPC 166.
[00882] Portanto, no desintercalador de bit 165 na figura 165, o código LDPC para o qual a desintercalação de bloco, a desintercalação grupo a grupo e a desintercalação de paridade foram realizadas, em outras palavras, o código LDPC obtido pela codificação LDPC de acordo com a matriz de verificação de paridade H, é suprido para o decodificador de LDPC 166.
[00883] O decodificador de LDPC 166 realiza a decodificação LDPC do código LDPC proveniente do desintercalador de bit 165 usando a matriz de verificação de paridade H usada para a codificação LDPC pelo codificador de LDPC 115 do dispositivo de transmissão 11.
[00884] Em outras palavras, como o método tipo B, o decodificador de LDPC 166 realiza, para o código LDPC proveniente do desintercalador de bit 165, a decodificação LDPC usando a própria matriz de verificação de paridade H (do método tipo B) usada para a codificação LDPC pelo
Petição 870190072873, de 30/07/2019, pág. 238/496
230 / 242 codificador de LDPC 115 do dispositivo de transmissão 11 ou usando a matriz de verificação de paridade transformada obtida pela realização pelo menos da permuta de coluna correspondente à intercalação de paridade para a matriz de verificação de paridade H. Além do mais, como o método tipo A, o decodificador de LDPC 166 realiza, para o código LDPC proveniente do desintercalador de bit 165, a decodificação LDPC usando a matriz de verificação de paridade (figura 28) obtida pela aplicação da permuta de coluna na matriz de verificação de paridade (figura 27) (do método tipo A) usada para a codificação LDPC pelo codificador de LDPC 115 do dispositivo de transmissão 11 ou usando a matriz de verificação de paridade transformada (figura 29) obtida pela aplicação da permuta de linha na matriz de verificação de paridade (figura 27) usada para a codificação LDPC.
[00885] Aqui, na figura 165, já que o código LDPC obtido pela codificação LDPC de acordo com a matriz de verificação de paridade H é suprido a partir do (o desintercalador de paridade 1011 do) desintercalador de bit 165 para o decodificador de LDPC 166, em um caso de realização da decodificação LDPC do código LDPC usando a própria matriz de verificação de paridade H pelo método tipo B usado para a codificação LDPC pelo codificador de LDPC 115 do dispositivo de transmissão 11 ou usando a matriz de verificação de paridade (figura 28) obtida pela aplicação da permuta de coluna na matriz de verificação de paridade (figura 27) pelo método tipo A usado para a codificação LDPC, o decodificador de LDPC 166 pode ser configurado como um dispositivo de decodificação para realizar a decodificação LDPC por um método de decodificação serial completo no qual as operações das mensagens (uma mensagem do nó de verificação e uma mensagem do nó variável) são sequencialmente realizadas em um nó de cada vez ou um dispositivo de decodificação para realizar a decodificação LDPC por um método de decodificação paralelo completo no qual as operações das mensagens são realizadas simultaneamente (paralelamente) para todos os nós,
Petição 870190072873, de 30/07/2019, pág. 239/496
231 /242 por exemplo.
[00886] Além do mais, no decodificador de LDPC 166, em um caso de realização da decodificação LDPC do código LDPC usando a matriz de verificação de paridade transformada obtida pela aplicação pelo menos da permuta de coluna correspondente à intercalação de paridade na matriz de verificação de paridade H pelo método tipo B usado para a codificação LDPC pelo codificador de LDPC 115 do dispositivo de transmissão 11 ou usando a matriz de verificação de paridade transformada (figura 29) obtida pela aplicação da permuta de linha na matriz de verificação de paridade (figura 27) pelo método tipo A usado para a codificação LDPC, o decodificador de LDPC 166 pode ser configurado como um dispositivo de decodificação de arquitetura para realizar simultaneamente a operação do nó de verificação e a operação do nó variável para P nós (ou divisores de P diferentes de 1), o dispositivo de decodificação de arquitetura sendo também um dispositivo de decodificação (figura 162) que inclui uma unidade de rearranjo dos dados recebidos 310 para rearranjar os bits de código do código LDPC pela aplicação da permuta de coluna similar à permuta de coluna (intercalação de paridade) para obter a matriz de verificação de paridade transformada para o código LDPC.
[00887] Note que, na figura 165, por conveniência de descrição, o desintercalador de bloco 54 para realizar a desintercalação de bloco, o desintercalador grupo a grupo 55 para realizar a desintercalação grupo a grupo, e o desintercalador de paridade 1011 para realizar a desintercalação de paridade são separadamente configurados. Entretanto, dois ou mais do desintercalador de bloco 54, do desintercalador grupo a grupo 55 e do desintercalador de paridade 1011 podem ser integralmente configurados similarmente ao intercalador de paridade 23, ao intercalador grupo a grupo 24 e ao intercalador de bloco 25 do dispositivo de transmissão 11.
<Exemplo de configuração do sistema de recepção>
Petição 870190072873, de 30/07/2019, pág. 240/496
232 / 242 [00888] A figura 166 é um diagrama de blocos que ilustra um primeiro exemplo de configuração do sistema de recepção no qual o dispositivo de recepção 12 é aplicável.
[00889] Na figura 166, o sistema de recepção inclui uma unidade de aquisição 1101, uma unidade de processamento de decodificação do caminho de transmissão 1102 e uma unidade de processamento de decodificação da fonte de informação 1103.
[00890] A unidade de aquisição 1101 adquire um sinal que inclui o código LDPC obtido pela realização pelo menos da codificação LDPC para os dados LDPC alvos, tais como os dados de imagem e os dados de áudio de um programa ou semelhantes, por meio de um caminho de transmissão (caminho de comunicação, não ilustrado), tais como, por exemplo, difusão digital terrestre, difusão digital via satélite, uma rede de televisão a cabo (CATV), a Internet, ou uma outra rede, e supre o sinal para a unidade de processamento de decodificação do caminho de transmissão 1102.
[00891] Aqui, em um caso em que o sinal adquirido pela unidade de aquisição 1101 for difundido, por exemplo, a partir de uma estação de difusão por meio de ondas terrestres, ondas via satélite, redes de televisão a cabo (CATV) ou semelhantes, a unidade de aquisição 1101 é configurada por um sintonizador, um receptor / decodificador integrado (STB) ou semelhantes. Além do mais, em um caso em que o sinal adquirido pela unidade de aquisição 1101 for transmitido a partir de um servidor da Internet por difusão seletiva, como uma televisão por protocolo da Internet (IPTV), por exemplo, a unidade de aquisição 1101 é configurada, por exemplo, por uma interface de rede (I/L), tal como um cartão da interface de rede (NIC).
[00892] A unidade de processamento de decodificação do caminho de transmissão 1102 corresponde ao dispositivo de recepção 12. A unidade de processamento de decodificação do caminho de transmissão 1102 aplica o processamento de decodificação do caminho de transmissão que inclui pelo
Petição 870190072873, de 30/07/2019, pág. 241/496
233 / 242 menos o processamento de correção de um erro que ocorre no caminho de transmissão no sinal adquirido pela unidade de aquisição 1101 por meio do caminho de transmissão, e supre um sinal resultante para a unidade de processamento de decodificação da fonte de informação 1103.
[00893] Em outras palavras, o sinal adquirido pela unidade de aquisição 1101 por meio do caminho de transmissão é um sinal obtido pela realização pelo menos da codificação de correção de erro para corrigir um erro que ocorre no caminho de transmissão, e a unidade de processamento de decodificação do caminho de transmissão 1102 aplica o processamento de decodificação do caminho de transmissão, tal como o processamento de correção de erro, em um sinal como este, por exemplo.
[00894] Aqui, os exemplos da codificação de correção de erro incluem a codificação LDPC, a codificação de BCH e semelhantes. Aqui, pelo menos a codificação LDPC é realizada como a codificação de correção de erro.
[00895] Além do mais, o processamento de decodificação do caminho de transmissão pode incluir a demodulação de um sinal modulado e semelhantes.
[00896] A unidade de processamento de decodificação da fonte de informação 1103 aplica o processamento de decodificação da fonte de informação que inclui pelo menos o processamento de descompressão da informação comprimida na informação original no sinal no qual o processamento de decodificação do caminho de transmissão foi aplicado.
[00897] Em outras palavras, codificação de compressão para comprimir a informação é algumas vezes aplicada no sinal adquirido pela unidade de aquisição 1101 por meio do caminho de transmissão a fim de reduzir a quantidade de dados, tais como imagem e som, como a informação. Neste caso, a unidade de processamento de decodificação da fonte de informação 1103 aplica o processamento de decodificação da fonte de informação, tal como o processamento de descompressão da informação
Petição 870190072873, de 30/07/2019, pág. 242/496
234 / 242 comprimida na informação original (processamento de descompressão), no sinal no qual o processamento de decodificação do caminho de transmissão foi aplicado.
[00898] Note que, em um caso em que a codificação de compressão não tiver sido aplicada no sinal adquirido pela unidade de aquisição 1101 por meio do caminho de transmissão, a unidade de processamento de decodificação da fonte de informação 1103 não realiza o processamento de descompressão da informação comprimida na informação original.
[00899] Aqui, um exemplo do processamento de descompressão inclui a decodificação MPEG e semelhantes. Além do mais, o processamento de decodificação do caminho de transmissão pode incluir o desembaralhamento ou semelhantes, além do processamento de descompressão.
[00900] No sistema de recepção configurado como exposto, a unidade de aquisição 1101 adquire o sinal por meio do caminho de transmissão e supre o sinal adquirido para a unidade de processamento de decodificação do caminho de transmissão 1102, o sinal sendo obtido pela aplicação da codificação de compressão, tal como codificação MPEG, nos dados, tais como imagem e som, por exemplo, e pela aplicação adicional da codificação de correção de erro, tal como a codificação LDPC, nos dados comprimidos.
[00901] A unidade de processamento de decodificação do caminho de transmissão 1102 aplica o processamento similar ao processamento realizado pelo dispositivo de recepção 12 ou semelhantes, por exemplo, no sinal proveniente da unidade de aquisição 1101 como o processamento de decodificação do caminho de transmissão, e supre o sinal resultante para a unidade de processamento de decodificação da fonte de informação 1103.
[00902] A unidade de processamento de decodificação da fonte de informação 1103 aplica o processamento de decodificação da fonte de informação, tal como decodificação MPEG, no sinal proveniente da unidade de processamento de decodificação do caminho de transmissão 1102, e
Petição 870190072873, de 30/07/2019, pág. 243/496
235 / 242 transmite a imagem ou o som resultantes.
[00903] O sistema de recepção na figura 166, da forma supradescrita, pode ser aplicado, por exemplo, em um sintonizador de televisão para receber a difusão de televisão como a difusão digital e semelhantes.
[00904] Note que a unidade de aquisição 1101, a unidade de processamento de decodificação do caminho de transmissão 1102 e a unidade de processamento de decodificação da fonte de informação 1103 podem ser configuradas como dispositivos independentes (módulos de hardware (circuitos integrados (ICs) ou semelhantes) ou de software), respectivamente.
[00905] Além do mais, a unidade de aquisição 1101, a unidade de processamento de decodificação do caminho de transmissão 1102 e a unidade de processamento de decodificação da fonte de informação 1103 podem ser configuradas como um conjunto da unidade de aquisição 1101 e da unidade de processamento de decodificação do caminho de transmissão 1102, um conjunto da unidade de processamento de decodificação do caminho de transmissão 1102 e da unidade de processamento de decodificação da fonte de informação 1103, ou um conjunto da unidade de aquisição 1101, da unidade de processamento de decodificação do caminho de transmissão 1102 e da unidade de processamento de decodificação da fonte de informação 1103, como um dispositivo independente.
[00906] A figura 167 é um diagrama de blocos que ilustra um segundo exemplo de configuração do sistema de recepção no qual o dispositivo de recepção 12 é aplicável.
[00907] Note que, na figura, às partes correspondentes ao caso da figura 166 são dados os mesmos números de referência e, a seguir, a descrição das partes é apropriadamente omitida.
[00908] O sistema de recepção na figura 167 é comum ao caso na figura 166 na inclusão da unidade de aquisição 1101, da unidade de processamento de decodificação do caminho de transmissão 1102 e da
Petição 870190072873, de 30/07/2019, pág. 244/496
236 / 242 unidade de processamento de decodificação da fonte de informação 1103, mas é diferente do caso na figura 166 na inovadora inclusão de uma unidade de saída 1111.
[00909] A unidade de saída 1111 é, por exemplo, um dispositivo de exibição para exibir uma imagem ou um alto-falante para emitir um som, e transmite uma imagem, um som ou semelhantes como um sinal emitido a partir da unidade de processamento de decodificação da fonte de informação 1103. Em outras palavras, a unidade de saída 1111 exibe uma imagem ou emite um som.
[00910] O sistema de recepção na figura 167, da forma supradescrita, pode ser aplicado, por exemplo, em um receptor de televisão (TV) para receber a difusão de televisão como a difusão digital, um receptor de rádio para receber a difusão de rádio, ou semelhantes.
[00911] Note que, em um caso em que a codificação de compressão não tiver sido aplicada no sinal adquirido pela unidade de aquisição 1101, o sinal emitido pela unidade de processamento de decodificação do caminho de transmissão 1102 é suprido para a unidade de saída 1111.
[00912] A figura 168 é um diagrama de blocos que ilustra um terceiro exemplo de configuração do sistema de recepção no qual o dispositivo de recepção 12 é aplicável.
[00913] Note que, na figura, às partes correspondentes ao caso da figura 166 são dados os mesmos números de referência, e, a seguir, a descrição das partes é apropriadamente omitida.
[00914] O sistema de recepção na figura 168 é comum ao caso na figura 166 na inclusão da unidade de aquisição 1101 e da unidade de processamento de decodificação do caminho de transmissão 1102.
[00915] Entretanto, o sistema de recepção na figura 168 é diferente do caso na figura 166 na não inclusão da unidade de processamento de decodificação da fonte de informação 1103 e na inclusão inovadora de uma
Petição 870190072873, de 30/07/2019, pág. 245/496
237 / 242 unidade de gravação 1121.
[00916] A unidade de gravação 1121 grava o sinal (por exemplo, um pacote TS de TS de MPEG) emitido pela unidade de processamento de decodificação do caminho de transmissão 1102 em uma mídia de gravação (armazenamento), tais como um disco óptico, um disco rígido (disco magnético) ou uma memória flash.
[00917] O sistema de recepção na figura 168, da forma supradescrita, pode ser aplicado em um gravador para a gravação da difusão de televisão ou semelhantes.
[00918] Note que, na figura 168, o sistema de recepção inclui a unidade de processamento de decodificação da fonte de informação 1103, e a unidade de processamento de decodificação da fonte de informação 1103 pode gravar o sinal no qual o processamento de decodificação da fonte de informação foi aplicado, em outras palavras, a imagem ou o som obtidos pela decodificação, na unidade de gravação 1121.
<Uma modalidade de computador>
[00919] A seguir, a supradescrita série de processamento pode ser realizada por hardware ou software. Em um caso de execução da série de processamento por software, um programa que configura o software é instalado em um computador de uso geral ou semelhantes.
[00920] Portanto, a figura 169 ilustra um exemplo de configuração de uma modalidade de um computador no qual um programa para executar a supradescrita série de processamento é instalado.
[00921] O programa pode ser gravado em antecipação em um disco rígido 705 ou uma memória exclusiva de leitura (ROM) 703 como uma mídia de gravação construída no computador.
[00922] Altemativamente, o programa pode ser temporariamente ou permanentemente armazenado (gravado) em uma mídia de gravação removível 711, tais como um disco flexível, uma memória exclusiva de
Petição 870190072873, de 30/07/2019, pág. 246/496
238 / 242 leitura em disco compacto (CD-ROM), um disco magneto-óptico (MO), um disco versátil digital (DVD), um disco magnético ou uma memória semicondutora. Uma mídia de gravação removível 711 como esta pode ser provida como assim denominado pacote de software.
[00923] Note que o programa pode ser transferido sem fio de um local de transferência para um computador por meio de um satélite artificial para uma difusão por satélite digital ou pode ser transferido por meio com fios para um computador por meio de uma rede, tais como uma rede de área local (LAN) ou a Internet, diferentemente de ser instalado a partir da mídia de gravação removível 711, da forma supradescrita, em um computador. O computador recebe o programa assim transferido por uma unidade de comunicação 708 e pode instalar o programa no disco rígido incorporado 705. [00924] O computador tem uma unidade de processamento central (CPU) 702 incorporada. Uma interface de entrada / saída 710 é conectada na CPU 702 por meio de um barramento 701. Quando um comando for inserido por meio da interface de entrada / saída 710 à medida que o usuário opera uma unidade de entrada 707 configurada por um teclado, um mouse, um microfone ou semelhantes, por exemplo, a CPU 702 executa o programa armazenado na ROM 703 de acordo com o comando. Altemativamente, a CPU 702 carrega o programa em uma memória de acesso aleatório (RAM) 704 e executa o programa, que é armazenado no disco rígido 705, transferido a partir do satélite ou da rede e recebido pela unidade de comunicação 708 e instalado no disco rígido 705, ou lido a partir da mídia de gravação removível 711 montada em uma unidade 709 e instalado no disco rígido 705. Em decorrência disto, a CPU 702 realiza o processamento de acordo com os supradescritos fluxogramas ou processamento realizados pelas configurações dos supradescritos diagramas de blocos. Então, a CPU 702 faz com que uma unidade de saída 706 configurada por uma tela de cristal líquido (LCD), um alto-falante ou semelhantes emitam o resultado do processamento, a unidade
Petição 870190072873, de 30/07/2019, pág. 247/496
239 / 242 de comunicação 708 transmita o resultado do processamento, e o disco rígido
705 grave o resultado do processamento, por meio da interface de entrada / saída 710, conforme necessário, por exemplo.
[00925] Aqui, na presente especificação, as etapas de processamento para descrever o programa para fazer com que um computador realize os vários tipos de processamento não necessariamente precisam ser processados cronologicamente na ordem descrita como fluxogramas, e incluem o processamento executado em paralelo ou individualmente (por exemplo, processamento em paralelo ou processamento por um objeto).
[00926] Além do mais, o programa pode ser processado por um computador ou pode ser processado de uma maneira distribuída por uma pluralidade de computadores. Além do mais, o programa pode ser transferido para um computador remoto e executado.
[00927] Note que as modalidades da presente tecnologia não são limitadas às supradescritas modalidades, e várias modificações podem ser feitas sem fugir da essência da presente tecnologia.
[00928] Por exemplo, o (a tabela de valor inicial da matriz de verificação de paridade do) novo código LDPC e o padrão GW supradescritos podem ser usados para um canal por satélite, uma onda terrestre, um cabo (canal com fios) e um outro caminho de comunicação 13 (figura 7). Além do mais, o novo código LDPC e o padrão GW podem ser usados para a transmissão de dados diferente de difusão digital.
[00929] Note que os efeitos descritos na presente especificação são meramente exemplos e não são limitados, e outros efeitos podem ser exibidos.
LISTA DOS SINAIS DE REFERÊNCIA [00930] 11 Dispositivo de transmissão
Dispositivo de recepção
Intercalador de paridade
Intercalador grupo a grupo
Petição 870190072873, de 30/07/2019, pág. 248/496
240 / 242
Intercalador de bloco
Desintercalador de bloco
Desintercalador grupo a grupo
111 Adaptação de modo/multiplexador
112 Preenchedor
113 Embaralhador de BB
114 Codificador de BCH
115 Codificador de LDPC
116 Intercalador de bit
117 Mapeador
118 Intercalador de tempo
119 Codificador SISO/MISO
120 Intercalador de frequência
121 Codificador de BCH
122 Codificador de LDPC
123 Mapeador
124 Intercalador de frequência
131 Construtor de quadro/unidade de alocação de recurso
132 Unidade de geração de OFDM
151 Unidade de processamento de OFDM
152 Unidade de gerenciamento de quadro
153 Desintercalador de frequência
154 Desmapeador
155 Decodificador de LDPC
156 Decodificador de BCH
161 Desintercalador de frequência
162 Decodificador de SISO/MISO
163 Desintercalador de tempo
164 Desmapeador
Petição 870190072873, de 30/07/2019, pág. 249/496
241/242
Desintercalador de bit
Decodificador de LDPC
Decodificador de BCH
Desembaralhador de BB
Unidade de deleção de nulo
Demultiplexador
Memória de armazenamento dos dados de borda
Seletor
Unidade de cálculo do nó de verificação
Circuito de deslocamento cíclico
Memória de armazenamento dos dados de borda
Seletor
Memória de dados recebidos
Unidade de cálculo do nó variável
Circuito de deslocamento cíclico
Unidade de cálculo de palavra decodificada
Unidade de rearranjo dos dados recebidos
Unidade de rearranjo dos dados decodificados
Unidade de processamento de codificação
Unidade de armazenamento
Unidade de definição da taxa de codificação
Unidade de leitura da tabela de valor inicial
Unidade de geração da matriz de verificação de paridade
Unidade de leitura do bit de informação
Unidade de operação da paridade codificada
Unidade de controle
Barramento
CPU
ROM
Petição 870190072873, de 30/07/2019, pág. 250/496
242 / 242
704 RAM
705 disco rígido
706 Unidade de saída
707 Unidade de entrada
708 Unidade de comunicação
709 Unidade
710 Interface de entrada / saída
711 Mídia de gravação removível
1001 Unidade de permuta reversa
1002 Memória
1011 Desintercalador de paridade
1101 Unidade de aquisição
1102 Unidade de processamento de decodificação do caminho de transmissão
1103 Unidade de processamento de decodificação da fonte de informação
1111 Unidade de saída
1121 Unidade de gravação

Claims (84)

  1. REIVINDICAÇÕES
    1. Método de transmissão, caracterizado pelo fato de que compreende:
    uma etapa de codificação de realização de codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 2/16;
    uma etapa de intercalação grupo a grupo de realização da intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits; e uma etapa de mapeamento, de mapeamento do código LDPC para um dos 64 pontos de sinal de constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
    10, 61, 30, 88, 33, 60, 1, 102, 45, 103, 119, 181, 82, 112, 12, 67, 69, 171, 108, 26, 145, 156, 81, 152, 8, 16, 68, 13, 99, 183, 146, 27, 158, 147, 132, 118, 180, 120, 173, 59, 186, 49, 7, 17, 35, 104, 129, 75, 54, 72, 18, 48, 15, 177, 191, 51, 24, 93, 106, 22, 71, 29, 141, 32, 143, 128, 175, 86, 190, 74, 36, 43, 144, 46, 63, 65, 133, 31, 87, 44, 20, 117, 76, 187, 80, 101, 151, 47, 130, 116, 162, 127, 153, 100, 94, 2, 41, 138, 125, 131, 11, 50, 40, 21, 184, 167, 172, 85, 160, 105, 73, 38, 157, 53, 39, 97, 107, 165, 168, 89, 148, 126, 3, 4, 114, 161, 155, 182, 136, 149, 111, 98, 113, 139, 92, 109, 174, 185, 95, 56, 135, 37, 163, 154, 0, 96, 78, 122, 5, 179, 140, 83, 123, 77, 9, 19, 66, 42, 137, 14, 23, 159, 189, 110, 142, 84, 169, 166, 52, 91, 164, 28, 124, 121, 70, 115, 90, 170, 58, 6, 178, 176, 64, 188, 57, 34, 79, 62, 25, 134, 150, 55, a matriz de verificação de paridade inclui
    Petição 870190072873, de 30/07/2019, pág. 252/496
  2. 2/84 uma matriz A de Ml linhas e K colunas representada por um valor Ml predeterminado e um comprimento da informação K = N x r do código LDPC, a matriz A sendo uma matriz superior esquerda da matriz de verificação de paridade, uma matriz B de Ml linhas e Ml colunas, que tem uma estrutura de degrau adjacente à direita da matriz A, uma matriz Z de Ml linhas e N-K-Ml colunas, a matriz Z sendo uma matriz zero adjacente à direita da matriz B, uma matriz C de N-K-Ml linhas e K + Ml colunas, adjacente a abaixo da matriz A e da matriz B, e uma matriz D de N-K-Ml linhas e N-K-Ml colunas, a matriz D sendo uma matriz identidade adjacente à direita da matriz C, o valor Ml predeterminado é 1.800, a matriz A e a matriz C são representadas por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa as posições dos elementos de 1 da matriz A e da matriz C para cada 360 colunas, e é
    1617 1754 1768 2501 6874 12486 12872 16244 18612 19698 21649 30954 33221 33723 34495 37587 38542 41510 42268 52159 59780
    206 610 991 2665 4994 5681 12371 17343 25547 26291 26678 27791 27828 32437 33153 35429 39943 45246 46732 53342 60451
    119 682 963 3339 6794 7021 7295 8856 8942 10842 11318 14050 14474 27281 28637 29963 37861 42536 43865 48803 59969
    175 201 355 5418 7990 10567 10642 12987 16685 18463
    21861 24307 25274 27515 39631 40166 43058 47429 55512 55519 59426
    117 839 1043 1960 6896 19146 24022 26586 29342 29906
    33129 33647 33883 34113 34550 38720 40247 45651 51156 53053 56614
    135 236 257 7505 9412 12642 19752 20201 26010 28967
    Petição 870190072873, de 30/07/2019, pág. 253/496
  3. 3/84
    37156 44685 45667 50066 51283 54365 55475 56501 58763 59121
    109 840 1573 5523 19968 23924 24644 27064 29410 31276
    32173 38175 43570 43722 46655 46660 48353 54025 57319 59818
    522 1236 1573 6563 11625 13846 17570 19547 22579 22584
    30497 33124 33152 35407 36364 37726 41426 53800 57130
    504 1330 1481 13809 15761 20050 26339 27418 29630 32073
    34354 36966 43315 47773 47998 48824 50535 53437 55345
    348 1244 1492 9626 9655 15638 22727 22971 28357 28841
    37543 41100 42372 48983 50354 51434 54574 55031 58193
    742 1223 1459 20477 21731 23163 23587 30829 31144 32186
    32593 34130 40829 42217 42294 42753 44058 49940 51993
    841 860 1534 5878 7083 7113 9658 10508 12871 12964
    21055 22680 23927 32701 35168 40986 42139 50708 55350
    657 1018 1690 6454 7645 7698 8657 9615 16462 18030
    19857 33265 33552 42208 44424 48965 52762 55439 58299
    14 511 1376 2586 6797 9409 9599 10784 13076 18509 27363
    30262 34043 37043 38143 40246 53811 58872 59250
    315 883 1487 2067 7537 8749 10785 11820 15702 20232
    23540 30247 41182 44884 50601 52140 55970 57879 58514
    256 1442 1534 2342 9734 10789 15334 15356 20334 20433
    23521 29391 30553 35406 35643 35701 37968 39541 58097
    260 1238 1557 14167 15271 18046 20588 23444 25820 26660
    31625 33258 38554 40401 46471 53589 54904 56455 60016
    591 885 1463 3411 14043 17083 17372 23029 23365 24691
    26389 28621 29999 40343 40359 40394 45685 46209 54887
    1119 1411 1664 7879 17732 27000 28506 32237 32445 34100
    36470 42848 43126 44117 48780 49519 49592 51901 56580
    147 1333 1560 6045 11526 14867 15647 19496 26626 27600
    30446 35920 37523 42907 42974 46452 52480 57061 60152
    Petição 870190072873, de 30/07/2019, pág. 254/496
  4. 4/84
    304 591 680 5557 6948 13550 19689 19697 22417 23237
    25813 31836 32736 36321 36493 36671 46756 53311 59230 59248
    586 777 1018 2393 2817 4057 8068 10632 12430 13193
    16433 17344 24526 24902 27693 39301 39776 42300 45215 52149
    684 1425 1732 2436 4279 7375 8493 10023 14908 20703
    25656 25757 27251 27316 33211 35741 38872 42908 55079 58753
    962 981 1773 2814 3799 6243 8163 12655 21226 31370 32506 35372 36697 47037 49095 55400 57506 58743 59678 60422
    6229 6484 8795 8981 13576 28622 35526 36922 37284 42155 43443 44080 44446 46649 50824 52987 59033
    2742 5176 10231 10336 16729 17273 18474 25875 28227 34891 39826 42595 48600 52542 53023 53372 57331
    3512 4163 4725 8375 8585 19795 22844 28615 28649 29481 41484 41657 53255 54222 54229 57258 57647
    3358 5239 9423 10858 15636 17937 20678 22427 31220 37069 38770 42079 47256 52442 55152 56964 59169
    2243 10090 12309 15437 19426 23065 24872 36192 36336 36949 41387 49915 50155 54338 54422 56561 57984.
    2. Dispositivo de recepção, caracterizado pelo fato de que compreende:
    uma unidade de desintercalação grupo a grupo configurada para retomar a sequência do código LDPC depois da intercalação grupo a grupo para a sequência original, a sequência sendo obtida a partir dos dados transmitidos a partir de um dispositivo de transmissão que inclui uma unidade de codificação configurada para realizar a codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 2/16,
    Petição 870190072873, de 30/07/2019, pág. 255/496
  5. 5/84 uma unidade de intercalação grupo a grupo configurada para realizar a intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits; e uma unidade de mapeamento configurada para mapear o código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
    10, 61, 30, 88, 33, 60, 1, 102, 45, 103, 119, 181, 82, 112, 12, 67, 69, 171, 108, 26, 145, 156, 81, 152, 8, 16, 68, 13, 99, 183, 146, 27, 158, 147, 132, 118, 180, 120, 173, 59, 186, 49, 7, 17, 35, 104, 129, 75, 54, 72, 18, 48, 15, 177, 191, 51, 24, 93, 106, 22, 71, 29, 141, 32, 143, 128, 175, 86, 190, 74, 36, 43, 144, 46, 63, 65, 133, 31, 87, 44, 20, 117, 76, 187, 80, 101, 151, 47, 130, 116, 162, 127, 153, 100, 94, 2, 41, 138, 125, 131, 11, 50, 40, 21, 184, 167, 172, 85, 160, 105, 73, 38, 157, 53, 39, 97, 107, 165, 168, 89, 148, 126, 3, 4, 114, 161, 155, 182, 136, 149, 111, 98, 113, 139, 92, 109, 174, 185, 95, 56, 135, 37, 163, 154, 0, 96, 78, 122, 5, 179, 140, 83, 123, 77, 9, 19, 66, 42, 137, 14, 23, 159, 189, 110, 142, 84, 169, 166, 52, 91, 164, 28, 124, 121, 70, 115, 90, 170, 58, 6, 178, 176, 64, 188, 57, 34, 79, 62, 25, 134, 150, 55, a matriz de verificação de paridade inclui uma matriz A de Ml linhas e K colunas representada por um valor Ml predeterminado e um comprimento da informação K = N x r do código LDPC, a matriz A sendo uma matriz superior esquerda da matriz de verificação de paridade, uma matriz B de Ml linhas e Ml colunas, que tem uma estrutura de degrau adjacente à direita da matriz A, uma matriz Z de Ml linhas e N-K-Ml colunas, a matriz Z
    Petição 870190072873, de 30/07/2019, pág. 256/496
  6. 6/84 sendo uma matriz zero adjacente à direita da matriz B, uma matriz C de N-K-Ml linhas e K + Ml colunas, adjacente a abaixo da matriz A e da matriz B, e uma matriz D de N-K-Ml linhas e N-K-Ml colunas, a matriz
    D sendo uma matriz identidade adjacente à direita da matriz C, o valor Ml predeterminado é 1.800, a matriz A e a matriz C são representadas por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa as posições dos elementos de 1 da matriz A e da matriz C para cada 360 colunas, e é
    1617 1754 1768 2501 6874 12486 12872 16244 18612 19698 21649 30954 33221 33723 34495 37587 38542 41510 42268 52159 59780
    206 610 991 2665 4994 5681 12371 17343 25547 26291 26678 27791 27828 32437 33153 35429 39943 45246 46732 53342 60451
    119 682 963 3339 6794 7021 7295 8856 8942 10842 11318 14050 14474 27281 28637 29963 37861 42536 43865 48803 59969
    175 201 355 5418 7990 10567 10642 12987 16685 18463
    21861 24307 25274 27515 39631 40166 43058 47429 55512 55519 59426
    117 839 1043 1960 6896 19146 24022 26586 29342 29906
    33129 33647 33883 34113 34550 38720 40247 45651 51156 53053 56614
    135 236 257 7505 9412 12642 19752 20201 26010 28967
    31146 37156 44685 45667 50066 51283 54365 55475 56501 58763 59121
    109 840 1573 5523 19968 23924 24644 27064 29410 31276
    31526 32173 38175 43570 43722 46655 46660 48353 54025 57319 59818
    522 1236 1573 6563 11625 13846 17570 19547 22579 22584
    29338 30497 33124 33152 35407 36364 37726 41426 53800 57130
    504 1330 1481 13809 15761 20050 26339 27418 29630 32073
    33762 34354 36966 43315 47773 47998 48824 50535 53437 55345
    Petição 870190072873, de 30/07/2019, pág. 257/496
  7. 7/84
    348 1244 1492 9626 9655 15638 22727 22971 28357 28841
    37543 41100 42372 48983 50354 51434 54574 55031 58193
    742 1223 1459 20477 21731 23163 23587 30829 31144 32186
    32593 34130 40829 42217 42294 42753 44058 49940 51993
    841 860 1534 5878 7083 7113 9658 10508 12871 12964
    21055 22680 23927 32701 35168 40986 42139 50708 55350
    657 1018 1690 6454 7645 7698 8657 9615 16462 18030
    19857 33265 33552 42208 44424 48965 52762 55439 58299
    14 511 1376 2586 6797 9409 9599 10784 13076 18509 27363
    30262 34043 37043 38143 40246 53811 58872 59250
    315 883 1487 2067 7537 8749 10785 11820 15702 20232
    23540 30247 41182 44884 50601 52140 55970 57879 58514
    256 1442 1534 2342 9734 10789 15334 15356 20334 20433
    23521 29391 30553 35406 35643 35701 37968 39541 58097
    260 1238 1557 14167 15271 18046 20588 23444 25820 26660
    31625 33258 38554 40401 46471 53589 54904 56455 60016
    591 885 1463 3411 14043 17083 17372 23029 23365 24691
    26389 28621 29999 40343 40359 40394 45685 46209 54887
    1119 1411 1664 7879 17732 27000 28506 32237 32445 34100
    36470 42848 43126 44117 48780 49519 49592 51901 56580
    147 1333 1560 6045 11526 14867 15647 19496 26626 27600
    30446 35920 37523 42907 42974 46452 52480 57061 60152
    304 591 680 5557 6948 13550 19689 19697 22417 23237
    31836 32736 36321 36493 36671 46756 53311 59230 59248
    586 777 1018 2393 2817 4057 8068 10632 12430 13193
    17344 24526 24902 27693 39301 39776 42300 45215 52149
    684 1425 1732 2436 4279 7375 8493 10023 14908 20703
    25757 27251 27316 33211 35741 38872 42908 55079 58753
    962 981 1773 2814 3799 6243 8163 12655 21226 31370
    Petição 870190072873, de 30/07/2019, pág. 258/496
  8. 8/84
    32506 35372 36697 47037 49095 55400 57506 58743 59678 60422
    6229 6484 8795 8981 13576 28622 35526 36922 37284 42155
    43443 44080 44446 46649 50824 52987 59033
    2742 5176 10231 10336 16729 17273 18474 25875 28227
    34891 39826 42595 48600 52542 53023 53372 57331
    3512 4163 4725 8375 8585 19795 22844 28615 28649 29481 41484 41657 53255 54222 54229 57258 57647
    3358 5239 9423 10858 15636 17937 20678 22427 31220 37069 38770 42079 47256 52442 55152 56964 59169
    2243 10090 12309 15437 19426 23065 24872 36192 36336 36949 41387 49915 50155 54338 54422 56561 57984.
    3. Método de transmissão, caracterizado pelo fato de que compreende:
    uma etapa de codificação de realização de codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 4/16;
    uma etapa de intercalação grupo a grupo de realização da intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits; e uma etapa de mapeamento, de mapeamento do código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
    8, 165, 180, 182, 189, 61, 7, 140, 105, 78, 86, 75, 15, 28, 82, 1, 136, 130, 35, 24, 70, 152, 121, 11, 36, 66, 83, 57, 164, 111, 137, 128, 175,
    Petição 870190072873, de 30/07/2019, pág. 259/496
  9. 9/84
    156, 151, 48, 44, 147, 18, 64, 184, 42, 159, 3, 6, 162, 170, 98, 101, 29, 102, 21, 188, 79, 138, 45, 124, 118, 155, 125, 34, 27, 5, 97, 109, 145, 54, 56, 126, 187, 16, 149, 160, 178, 23, 141, 30, 117, 25, 69, 116, 131, 94, 65, 191, 99, 181, 185, 115, 67, 93, 106, 38, 71, 76, 113, 132, 172, 103, 95, 92, 107, 4, 163, 139, 72, 157, 0, 12, 52, 68, 88, 161, 183, 39, 14, 32, 49, 19, 77, 174, 47, 154, 17, 134, 133, 51, 120, 74, 177, 41, 108, 142, 143, 13, 26, 59, 100, 123, 55, 158, 62, 104, 148, 135, 9, 179, 53, 176, 33, 169, 129, 186, 43, 167, 87, 119, 84, 90, 150, 20, 10, 122, 114, 80, 50, 146, 144, 96, 171, 40, 73, 81, 168, 112, 190, 37, 173, 46, 110, 60, 85, 153, 2, 63, 91, 127, 89, 31, 58, 22, 166, a matriz de verificação de paridade inclui uma matriz A de Ml linhas e K colunas representada por um valor Ml predeterminado e um comprimento da informação K = N x r do código LDPC, a matriz A sendo uma matriz superior esquerda da matriz de verificação de paridade, uma matriz B de Ml linhas e Ml colunas, que tem uma estrutura de degrau adjacente à direita da matriz A, uma matriz Z de Ml linhas e N-K-Ml colunas, a matriz Z sendo uma matriz zero adjacente à direita da matriz B, uma matriz C de N-K-Ml linhas e K + Ml colunas, adjacente a abaixo da matriz A e da matriz B, e uma matriz D de N-K-Ml linhas e N-K-Ml colunas, a matriz D sendo uma matriz identidade adjacente à direita da matriz C, o valor Ml predeterminado é 1.800, a matriz A e a matriz C são representadas por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa as posições dos elementos de 1 da matriz A e da matriz C para cada 360 colunas, e é
    561 825 1718 4745 7515 13041 13466 18039 19065 21821
    Petição 870190072873, de 30/07/2019, pág. 260/496
  10. 10/84
    32708 35323 36399 36450 41124 43036 43218 43363 44875 49948
    56 102 1779 2427 5381 8768 15336 26473 35717 38748
    45002 50720
    694 1150 1533 2177 5801 6610 7601 16657 18949 33472
    49581 50668
    90 1122 1472 2085 2593 4986 8200 9175 15502 44084 46057
    50487
    521 619 708 6915 8978 14211 17426 23058 23463 27440
    33443 42871
    449 912 1471 8058 9344 11928 20533 20600 20737 26557
    27616 33791
    355 700 1528 6478 9588 10790 20992 33122 34283 41295
    46249 47763
    997 1543 1679 5874 7973 7975 11113 28275 28812 29864
    36864 50676
    85 326 1392 4186 10855 11005 12913 19263 22984 31733
    37567 48173
    986 1144 1508 19864 28918 29117 33609 36452 47975 48432
    49274 51533
    437 1190 1413 3814 6695 17541 22060 25845 28431 37453
    44170 49231
    327 1171 1204 6952 11880 16469 25058 28956 31523 36770
    43422 46481
    123 605 619 8118 8455 19550 20529 21762 21950 28485
    34755 34765
    113 896 971 6400 27059 33383 34537 35827 38796 40582
    43098 48525
    162 854 1015 2938 10659 12085 13040 32772 33023 35878
    51060 51333
    Petição 870190072873, de 30/07/2019, pág. 261/496
  11. 11/84
    100 452 1703 1932 4208 5127 12086 14549 16084 17890
    41364 48498
    1569 1633 1666 12957 18611 22499 38418 38719 42135
    48274 50947 51387
    119 691 1190 2457 3865 7468 12512 30782 31811 33508
    41789 47426
    867 1117 1666 4376 13263 13466 33524 37440 38136 39800
    41620 42510
    378 900 1754 16303 25369 27103 28360 30958 35316 44165
    47016 50004
    1321 1549 1570 16276 17284 19431 23482 23920 27386
    46253 48617 50118
    37 383 1418 15792 22551 28843 36532 36718 38805 39226
    47712 51769
    150 787 1441 17828 19396 21576 21805 24048 31868 32891
    43020 45492
    1095 1214 1744 2445 5773 10209 11526 29604 30121 36526
    47376 49366
    412 448 1281 11164 14501 15538 15773 23305 31960 32721
    45731 50269
    183 626 837 4491 12237 13705 15177 15973 21266 25374
    44147 50529
    618 1550 1594 5474 9260 16552 18122 26061 30420 30922
    34390 43236
    135 496 757 9327 15659 20738 24327 26688 29063 38993
    49532 50001
    64 126 1714 5561 8921 11300 12688 14454 16857 19585
    24107 27252
    528 687 1730 9735 11737 16396 19200 33712 34271 38241
    Petição 870190072873, de 30/07/2019, pág. 262/496
  12. 12/84
    44471 45581
    69 646 1447 8603 19706 22153 22398 23840 24638 27254
    30368 41419
    673 845 1285 9100 11064 14804 15425 17357 27248 31223
    35444 48018
    124 1531 1677 3672 3673 3786 8886 9557 10003 11053
    22458 25413
    102 1154 1758 5721 6034 14567 17772 28670 33380 34284
    47480 48123
    48 351 760 2078 9797 22956 26120 34119 39658 41039
    47861 49022
    254 445 841 6835 18340 19021 20053 22874 32639 36679
    45696 49530
    16 802 903 6218 16206 22068 23049 28201 30377 33947
    44739 49303
    153 1542 1629 7992 29900 34931 36927 38651 39981 41085
    50185 51484
    525 1291 1765 9425 20271 31229 37444 38996 39145 41711
    45203 51255
    2 244 1648 12321 14991 17426 18456 20126 29915 32581
    39516 49013
    23 452 705 9414 11862 13764 18179 35458 37892 40471
    46494 48746
    509 1201 1328 8921 9867 10947 19476 22693 32636 34301
    39238 51797
    246 249 1390 12438 13266 24060 33628 37130 42923 43298
    43721 45413
    117 257 748 9419 9461 11350 12790 16724 33147 34168
    37884 42699
    Petição 870190072873, de 30/07/2019, pág. 263/496
  13. 13/84
    619 646 740 7468 7604 8152 16296 19120 27614 27748
    40170 40289 49366
    914 1360 1716 10817 17672 18919 26146 29631 40903 46716
    49502 51576 51657
    68 702 1552 10431 10925 12856 24516 26440 30834 31179 32277 35019 44108
    588 880 1524 6641 9453 9653 13679 14488 20714 25865 42217 42637 48312
    6380 12240 12558 12816 21460 24206 26129 28555 41616 51767
    8889 16221 21629 23476 33954 40572 43494 44666 44885 49813
    16938 17727 17913 18898 21754 32515 35686 36920 39898 43560
    9170 11747 14681 22874 24537 24685 26989 28947 33592 34621
    2427 10241 29649 30522 37700 37789 41656 44020 49801 51268.
    4. Dispositivo de recepção, caracterizado pelo fato de que compreende:
    uma unidade de desintercalação grupo a grupo configurada para retomar a sequência do código LDPC depois da intercalação grupo a grupo para a sequência original, a sequência sendo obtida a partir dos dados transmitidos a partir de um dispositivo de transmissão que inclui uma unidade de codificação configurada para realizar a codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 4/16,
    Petição 870190072873, de 30/07/2019, pág. 264/496
  14. 14/84 uma unidade de intercalação grupo a grupo configurada para realizar a intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits; e uma unidade de mapeamento configurada para mapear o código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
    8, 165, 180, 182, 189, 61, 7, 140, 105, 78, 86, 75, 15, 28, 82, 1, 136, 130, 35, 24, 70, 152, 121, 11, 36, 66, 83, 57, 164, 111, 137, 128, 175, 156, 151, 48, 44, 147, 18, 64, 184, 42, 159, 3, 6, 162, 170, 98, 101, 29, 102, 21, 188, 79, 138, 45, 124, 118, 155, 125, 34, 27, 5, 97, 109, 145, 54, 56, 126, 187, 16, 149, 160, 178, 23, 141, 30, 117, 25, 69, 116, 131, 94, 65, 191, 99, 181, 185, 115, 67, 93, 106, 38, 71, 76, 113, 132, 172, 103, 95, 92, 107, 4, 163, 139, 72, 157, 0, 12, 52, 68, 88, 161, 183, 39, 14, 32, 49, 19, 77, 174, 47, 154, 17, 134, 133, 51, 120, 74, 177, 41, 108, 142, 143, 13, 26, 59, 100, 123, 55, 158, 62, 104, 148, 135, 9, 179, 53, 176, 33, 169, 129, 186, 43, 167, 87, 119, 84, 90, 150, 20, 10, 122, 114, 80, 50, 146, 144, 96, 171, 40, 73, 81, 168, 112, 190, 37, 173, 46, 110, 60, 85, 153, 2, 63, 91, 127, 89, 31, 58, 22, 166, a matriz de verificação de paridade inclui uma matriz A de Ml linhas e K colunas representada por um valor Ml predeterminado e um comprimento da informação K = N x r do código LDPC, a matriz A sendo uma matriz superior esquerda da matriz de verificação de paridade, uma matriz B de Ml linhas e Ml colunas, que tem uma estrutura de degrau adjacente à direita da matriz A, uma matriz Z de Ml linhas e N-K-Ml colunas, a matriz Z
    Petição 870190072873, de 30/07/2019, pág. 265/496
  15. 15/84 sendo uma matriz zero adjacente à direita da matriz B, uma matriz C de N-K-Ml linhas e K + Ml colunas, adjacente a abaixo da matriz A e da matriz B, e uma matriz D de N-K-Ml linhas e N-K-Ml colunas, a matriz
    D sendo uma matriz identidade adjacente à direita da matriz C, o valor Ml predeterminado é 1.800, a matriz A e a matriz C são representadas por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa as posições dos elementos de 1 da matriz A e da matriz C para cada 360 colunas, e é
    561 825 1718 4745 7515 13041 13466 18039 19065 21821 32596 32708 35323 36399 36450 41124 43036 43218 43363 44875 49948
    56 102 1779 2427 5381 8768 15336 26473 35717 38748 39066 45002 50720
    694 1150 1533 2177 5801 6610 7601 16657 18949 33472 47746 49581 50668
    90 1122 1472 2085 2593 4986 8200 9175 15502 44084 46057 48546 50487
    521 619 708 6915 8978 14211 17426 23058 23463 27440 29822 33443 42871
    449 912 1471 8058 9344 11928 20533 20600 20737 26557
    26970 27616 33791
    355 700 1528 6478 9588 10790 20992 33122 34283 41295
    43439 46249 47763
    997 1543 1679 5874 7973 7975 11113 28275 28812 29864
    35070 36864 50676
    85 326 1392 4186 10855 11005 12913 19263 22984 31733
    33787 37567 48173
    Petição 870190072873, de 30/07/2019, pág. 266/496
  16. 16/84
    986 1144 1508 19864 28918 29117 33609 36452 47975 48432
    49274 51533
    437 1190 1413 3814 6695 17541 22060 25845 28431 37453
    44170 49231
    327 1171 1204 6952 11880 16469 25058 28956 31523 36770
    43422 46481
    123 605 619 8118 8455 19550 20529 21762 21950 28485
    34755 34765
    113 896 971 6400 27059 33383 34537 35827 38796 40582
    43098 48525
    162 854 1015 2938 10659 12085 13040 32772 33023 35878
    51060 51333
    100 452 1703 1932 4208 5127 12086 14549 16084 17890
    41364 48498
    1569 1633 1666 12957 18611 22499 38418 38719 42135
    48274 50947 51387
    119 691 1190 2457 3865 7468 12512 30782 31811 33508
    41789 47426
    867 1117 1666 4376 13263 13466 33524 37440 38136 39800
    41620 42510
    378 900 1754 16303 25369 27103 28360 30958 35316 44165
    47016 50004
    1321 1549 1570 16276 17284 19431 23482 23920 27386
    46253 48617 50118
    37 383 1418 15792 22551 28843 36532 36718 38805 39226
    47712 51769
    150 787 1441 17828 19396 21576 21805 24048 31868 32891
    43020 45492
    1095 1214 1744 2445 5773 10209 11526 29604 30121 36526
    Petição 870190072873, de 30/07/2019, pág. 267/496
  17. 17/84
    47376 49366
    412 448 1281 11164 14501 15538 15773 23305 31960 32721
    45731 50269
    183 626 837 4491 12237 13705 15177 15973 21266 25374
    44147 50529
    618 1550 1594 5474 9260 16552 18122 26061 30420 30922
    34390 43236
    135 496 757 9327 15659 20738 24327 26688 29063 38993
    49532 50001
    64 126 1714 5561 8921 11300 12688 14454 16857 19585
    24107 27252
    528 687 1730 9735 11737 16396 19200 33712 34271 38241
    44471 45581
    69 646 1447 8603 19706 22153 22398 23840 24638 27254
    30368 41419
    673 845 1285 9100 11064 14804 15425 17357 27248 31223
    35444 48018
    124 1531 1677 3672 3673 3786 8886 9557 10003 11053
    22458 25413
    102 1154 1758 5721 6034 14567 17772 28670 33380 34284
    47480 48123
    48 351 760 2078 9797 22956 26120 34119 39658 41039
    47861 49022
    254 445 841 6835 18340 19021 20053 22874 32639 36679
    45696 49530
    16 802 903 6218 16206 22068 23049 28201 30377 33947
    44739 49303
    153 1542 1629 7992 29900 34931 36927 38651 39981 41085
    50185 51484
    Petição 870190072873, de 30/07/2019, pág. 268/496
  18. 18/84
    525 1291 1765 9425 20271 31229 37444 38996 39145 41711
    45203 51255
    2 244 1648 12321 14991 17426 18456 20126 29915 32581
    39516 49013
    23 452 705 9414 11862 13764 18179 35458 37892 40471
    46494 48746
    509 1201 1328 8921 9867 10947 19476 22693 32636 34301
    39238 51797
    246 249 1390 12438 13266 24060 33628 37130 42923 43298
    43721 45413
    117 257 748 9419 9461 11350 12790 16724 33147 34168
    37884 42699
    619 646 740 7468 7604 8152 16296 19120 27614 27748
    40289 49366
    914 1360 1716 10817 17672 18919 26146 29631 40903 46716
    51576 51657
    68 702 1552 10431 10925 12856 24516 26440 30834 31179
    35019 44108
    588 880 1524 6641 9453 9653 13679 14488 20714 25865
    42637 48312
    6380 12240 12558 12816 21460 24206 26129 28555 41616
    8889 16221 21629 23476 33954 40572 43494 44666 44885
    16938 17727 17913 18898 21754 32515 35686 36920 39898
    9170 11747 14681 22874 24537 24685 26989 28947 33592
    2427 10241 29649 30522 37700 37789 41656 44020 49801
    Petição 870190072873, de 30/07/2019, pág. 269/496
  19. 19/84
    51268.
    5. Método de transmissão, caracterizado pelo fato de que compreende:
    uma etapa de codificação de realização de codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 6/16;
    uma etapa de intercalação grupo a grupo de realização da intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits; e uma etapa de mapeamento, de mapeamento do código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
    17, 84, 125, 70, 134, 63, 68, 162, 61, 31, 74, 137, 7, 138, 5, 60, 76, 105, 160, 12, 114, 81, 155, 112, 153, 191, 82, 148, 118, 108, 58, 159, 43, 161, 149, 96, 71, 30, 145, 174, 67, 77, 47, 94, 48, 156, 151, 141, 131, 176, 183, 41, 35, 83, 164, 55, 169, 98, 187, 124, 100, 54, 104, 40, 2, 72, 8, 85, 182, 103, 6, 37, 107, 39, 42, 123, 57, 106, 13, 150, 129, 46, 109, 188, 45, 113, 44, 90, 20, 165, 142, 110, 22, 28, 173, 38, 52, 16, 34, 0, 3, 144, 27, 49, 139, 177, 132, 184, 25, 87, 152, 119, 158, 78, 186, 167, 97, 24, 99, 69, 120, 122, 133, 163, 21, 51, 101, 185, 111, 26, 18, 10, 33, 170, 95, 65, 14, 130, 157, 59, 115, 127, 92, 56, 1, 80, 66, 126, 178, 147, 75, 179, 171, 53, 146, 88, 4, 128, 121, 86, 117, 19, 23, 168, 181, 11, 102, 93, 73, 140, 89, 136, 9, 180, 62, 36, 79, 91, 190, 143, 29, 154, 32, 64, 166, 116, 15, 189, 175, 50, 135, 172, a matriz de verificação de paridade inclui
    Petição 870190072873, de 30/07/2019, pág. 270/496
  20. 20/84 uma matriz A de Ml linhas e K colunas representada por um valor Ml predeterminado e um comprimento da informação K = N x r do código LDPC, a matriz A sendo uma matriz superior esquerda da matriz de verificação de paridade, uma matriz B de Ml linhas e Ml colunas, que tem uma estrutura de degrau adjacente à direita da matriz A, uma matriz Z de Ml linhas e N-K-Ml colunas, a matriz Z sendo uma matriz zero adjacente à direita da matriz B, uma matriz C de N-K-Ml linhas e K + Ml colunas, adjacente a abaixo da matriz A e da matriz B, e uma matriz D de N-K-Ml linhas e N-K-Ml colunas, a matriz D sendo uma matriz identidade adjacente à direita da matriz C, o valor Ml predeterminado é 1.800, o matriz A e a matriz C são representadas por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa as posições dos elementos de 1 da matriz A e da matriz C para cada 360 colunas, e é
    608 1394 3635 14404 15203 19848 22161 23175 26651 31945 41227
    481 570 11088 11673 11866 17145 17247 17564 21607 25992
    31286
    1207 1257 1870 8472 8855 10511 15656 17064 22720 28352
    30914
    1171 1585 6218 7621 10121 11374 13184 22714 27207 27959
    38572
    244 548 2073 4937 7509 11840 12850 18762 25618 27902
    37150
    15 1352 7060 7886 8151 10574 14172 15258 24838 30827
    Petição 870190072873, de 30/07/2019, pág. 271/496
  21. 21/84
    1009 1651 13300 13958 26240 29983 32340 40743 41553
    42873
    638 1405 5544 6797 10001 14934 24766 35758 40719 41787
    1467 1481 3202 11324 14048 15217 17608 22544 26736
    33405
    1274 1343 3576 4166 8712 10756 21175 26866 37021 40341
    1232 1590 4409 8705 13307 28481 30893 36031 36780 37697
    189 1678 9943 10774 11765 25520 26133 27351 27353 40664
    125 1421 5009 9365 12792 15933 16231 25975 27076 27997
    1361 1764 5376 11071 14456 16324 20318 26168 28445
    34235
    1017 1303 3312 6738 7813 18149 25506 29032 36789 38742
    463 967 10876 13874 14303 16789 21656 26555 38738 39195
    630 1104 3029 3165 5157 12880 14175 16498 35121 38917
    716 1054 10011 11739 16913 19396 20892 23370 24392
    38467
    1081 1238 2872 10259 13618 16943 17363 23570 29721
    38969
    775 1002 2978 9202 16618 22697 30716 31750 36517 37294
    Petição 870190072873, de 30/07/2019, pág. 272/496
  22. 22/84
    25 497 10687 13308 15302 17525 17539 21865 22279 24516
    26992
    781 878 6426 8551 12328 21375 27626 28192 29731 35423
    35606
    729 1734 3479 6850 14347 14776 21998 33617 34690 38597
    38704
    122 1378 1660 7448 7659 11900 13039 13796 19908
    504 716 1551 5655 6245 8365 9825 16627 29100
    88 900 1057 2620 16729 17278 17444 26106 26587
    30 1697 1736 8718 11664 20885 27043 42569 42913
    293 634 1188 4005 5266 6205 26756 30207 37757
    254 755 1187 4631 13433 25055 28354 28583 30446
    316 1381 1522 3131 4340 27284 28246 28282 43174
    84 293 645 2148 7925 13104 25010 36836 39033
    982 1486 1660 4287 5335 18350 26913 30774 31280
    418 1028 1039 3334 4577 6553 7011 17259 31922
    1324 1361 1690 5991 7740 16880 18479 25713 31823
    735 1322 1727 8629 14655 15815 16762 23263 36859
    19 928 1561 11161 12894 14226 21331 41128 41883
    327 940 1004 13616 15894 31400 34106 34443 37957
    576 953 1226 2122 4900 5002 10248 25476 30787
    249 632 1240 5432 23019 29225 31719 36658 41360
    980 1154 1783 4351 10245 23347 27442 28328 38555
    581 863 1552 5057 7572 14544 20482 29482 31672
    4 502 1450 4883 5176 6824 10430 32680 39581
    81 761 1558 2269 5391 13213 24184 25523 39429
    1085 1163 1244 7694 9125 17387 22223 26343 37933
    204 1127 1483 18302 19939 20576 31599 32619 42911
    345 387 591 8727 18080 20628 32251 34562 42821
    Petição 870190072873, de 30/07/2019, pág. 273/496
  23. 23/84
    957 1126 1133 4099 12272 15595 20906 23606 34564
    409 1310 1335 2761 11952 26853 27941 29262 31647
    329 818 1527 3890 5238 8742 15586 28739 43015
    231 1158 1677 4314 15937 17526 18391 22963 39232
    34 275 526 2975 4742 16109 17346 29145 37673
    497 735 1261 7468 8769 17342 19763 32646 33497
    879 1233 1633 11612 22941 23723 31969 35571 39510
    886 954 1355 5532 8283 26965 29267 30820 40402
    356 1199 1452 8833 14845 21722 23840 26539 27970
    553 1570 1732 8249 16820 23181 23234 30754 40399
    457 1304 1698 2774 11357 32906 34484 38700 41799
    456 579 1155 23844 27261 29172 30980 35000 40984
    301 1290 1782 6798 9735 23655 31040 35554 36366
    228 483 561 12346 16698 32688 34518 38648 41677
    35 184 997 4915 7077 9878 16772 26263 27270
    181 193 1255 7548 17103 34511 36590 38107 42065
    697 1024 1541 2164 15638 20061 32499 32667 32732
    654 968 1632 3215 4901 6286 12414 13963 29636
    89 150 450 5771 10863 29809 36886 37914 42983
    517 1046 1153 5458 18093 25579 31084 37779 42050
    345 914 1372 4548 6720 13678 13755 15422 41938
    301 518 1107 3603 6076 9265 19580 41645 42621
    155 1013 1441 10166 10545 22042 30084 33026 34505
    899 1308 1766 22228 24520 24589 30833 32126 37147
    177 230 349 6309 9642 25713 30455 34964 40524
    802 1364 1703 3573 17317 20364 22849 24265 24925
    3952 10609 11011 16296 31430 39995 40207 41606 42424
    16548 19896 22579 23043 23126 24141 34331 34959 37990
    12197 15244 22990 23110 25507 30011 37681 38902 39432
    Petição 870190072873, de 30/07/2019, pág. 274/496
  24. 24/84
    2292 11871 15562 22304 33059 35126 39158 41206 41866
    3497 7847 11510 16212 19408 26780 27967 33953 34451.
    6. Dispositivo de recepção, caracterizado pelo fato de que compreende:
    uma unidade de desintercalação grupo a grupo configurada para retomar a sequência do código LDPC depois da intercalação gmpo a gmpo para a sequência original, a sequência sendo obtida a partir dos dados transmitidos a partir de um dispositivo de transmissão que inclui uma unidade de codificação configurada para realizar a codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 6/16, uma unidade de intercalação gmpo a gmpo configurada para realizar a intercalação gmpo a gmpo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits; e uma unidade de mapeamento configurada para mapear o código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um gmpo de bits i, e uma sequência de gmpos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
    17, 84, 125, 70, 134, 63, 68, 162, 61, 31, 74, 137, 7, 138, 5, 60,
    76, 105, 160, 12, 114, 81, 155, 112, 153, 191, 82, 148, 118, 108, 58, 159, 43, 161, 149, 96, 71, 30, 145, 174, 67, 77, 47, 94, 48, 156, 151, 141, 131, 176, 183, 41, 35, 83, 164, 55, 169, 98, 187, 124, 100, 54, 104, 40, 2, 72, 8, 85, 182, 103, 6, 37, 107, 39, 42, 123, 57, 106, 13, 150, 129, 46, 109, 188, 45, 113, 44, 90, 20, 165, 142, 110, 22, 28, 173, 38, 52, 16, 34, 0, 3, 144, 27, 49, 139, 177,
    Petição 870190072873, de 30/07/2019, pág. 275/496
  25. 25/84
    132, 184, 25, 87, 152, 119, 158, 78, 186, 167, 97, 24, 99, 69, 120, 122, 133,
    163, 21, 51, 101, 185, 111, 26, 18, 10, 33, 170, 95, 65, 14, 130, 157, 59, 115,
    127, 92, 56, 1, 80, 66, 126, 178, 147, 75, 179, 171, 53, 146, 88, 4, 128, 121,
    86, 117, 19, 23, 168, 181, 11, 102, 93, 73, 140, 89, 136, 9, 180, 62, 36, 79, 91,
    190, 143, 29, 154, 32, 64, 166, 116, 15, 189, 175, 50, 135, 172, a matriz de verificação de paridade inclui uma matriz A de Ml linhas e K colunas representada por um valor Ml predeterminado e um comprimento da informação K = N x r do código LDPC, a matriz A sendo uma matriz superior esquerda da matriz de verificação de paridade, uma matriz B de Ml linhas e Ml colunas, que tem uma estrutura de degrau adjacente à direita da matriz A, uma matriz Z de Ml linhas e N-K-Ml colunas, a matriz Z sendo uma matriz zero adjacente à direita da matriz B, uma matriz C de N-K-Ml linhas e K + Ml colunas, adjacente a abaixo da matriz A e da matriz B, e uma matriz D de N-K-Ml linhas e N-K-Ml colunas, a matriz D sendo uma matriz identidade adjacente à direita da matriz C, o valor Ml predeterminado é 1.800, a matriz A e a matriz C são representadas por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa as posições dos elementos de 1 da matriz A e da matriz C para cada 360 colunas, e é
    608 1394 3635 14404 15203 19848 22161 23175 26651 31945 41227
    481 570 11088 11673 11866 17145 17247 17564 21607 25992
    31286
    1207 1257 1870 8472 8855 10511 15656 17064 22720 28352
    Petição 870190072873, de 30/07/2019, pág. 276/496
  26. 26/84
    30914
    1171 1585 6218 7621 10121 11374 13184 22714 27207 27959
    38572
    244 548 2073 4937 7509 11840 12850 18762 25618 27902
    37150
    15 1352 7060 7886 8151 10574 14172 15258 24838 30827
    35337
    1009 1651 13300 13958 26240 29983 32340 40743 41553
    42475 42873
    638 1405 5544 6797 10001 14934 24766 35758 40719 41787
    42342
    1467 1481 3202 11324 14048 15217 17608 22544 26736
    32073 33405
    1274 1343 3576 4166 8712 10756 21175 26866 37021 40341
    42064
    1232 1590 4409 8705 13307 28481 30893 36031 36780 37697
    39149
    189 1678 9943 10774 11765 25520 26133 27351 27353 40664
    41534
    125 1421 5009 9365 12792 15933 16231 25975 27076 27997
    32429
    1361 1764 5376 11071 14456 16324 20318 26168 28445
    30392 34235
    1017 1303 3312 6738 7813 18149 25506 29032 36789 38742
    43116
    463 967 10876 13874 14303 16789 21656 26555 38738 39195
    40668
    630 1104 3029 3165 5157 12880 14175 16498 35121 38917
    40944
    Petição 870190072873, de 30/07/2019, pág. 277/496
  27. 27/84
    716 1054 10011 11739 16913 19396 20892 23370 24392
    27614 38467
    1081 1238 2872 10259 13618 16943 17363 23570 29721
    32411 38969
    775 1002 2978 9202 16618 22697 30716 31750 36517 37294
    40454
    25 497 10687 13308 15302 17525 17539 21865 22279 24516
    26992
    781 878 6426 8551 12328 21375 27626 28192 29731 35423
    35606
    729 1734 3479 6850 14347 14776 21998 33617 34690 38597
    38704
    122 1378 1660 7448 7659 11900 13039 13796 19908
    504 716 1551 5655 6245 8365 9825 16627 29100
    88 900 1057 2620 16729 17278 17444 26106 26587
    30 1697 1736 8718 11664 20885 27043 42569 42913
    293 634 1188 4005 5266 6205 26756 30207 37757
    254 755 1187 4631 13433 25055 28354 28583 30446
    316 1381 1522 3131 4340 27284 28246 28282 43174
    84 293 645 2148 7925 13104 25010 36836 39033
    982 1486 1660 4287 5335 18350 26913 30774 31280
    418 1028 1039 3334 4577 6553 7011 17259 31922
    1324 1361 1690 5991 7740 16880 18479 25713 31823
    735 1322 1727 8629 14655 15815 16762 23263 36859
    19 928 1561 11161 12894 14226 21331 41128 41883
    327 940 1004 13616 15894 31400 34106 34443 37957
    576 953 1226 2122 4900 5002 10248 25476 30787
    249 632 1240 5432 23019 29225 31719 36658 41360
    980 1154 1783 4351 10245 23347 27442 28328 38555
    Petição 870190072873, de 30/07/2019, pág. 278/496
  28. 28/84
    581 863 1552 5057 7572 14544 20482 29482 31672
    4 502 1450 4883 5176 6824 10430 32680 39581
    81 761 1558 2269 5391 13213 24184 25523 39429
    1085 1163 1244 7694 9125 17387 22223 26343 37933
    204 1127 1483 18302 19939 20576 31599 32619 42911
    345 387 591 8727 18080 20628 32251 34562 42821
    957 1126 1133 4099 12272 15595 20906 23606 34564
    409 1310 1335 2761 11952 26853 27941 29262 31647
    329 818 1527 3890 5238 8742 15586 28739 43015
    231 1158 1677 4314 15937 17526 18391 22963 39232
    34 275 526 2975 4742 16109 17346 29145 37673
    497 735 1261 7468 8769 17342 19763 32646 33497
    879 1233 1633 11612 22941 23723 31969 35571 39510
    886 954 1355 5532 8283 26965 29267 30820 40402
    356 1199 1452 8833 14845 21722 23840 26539 27970
    553 1570 1732 8249 16820 23181 23234 30754 40399
    457 1304 1698 2774 11357 32906 34484 38700 41799
    456 579 1155 23844 27261 29172 30980 35000 40984
    301 1290 1782 6798 9735 23655 31040 35554 36366
    228 483 561 12346 16698 32688 34518 38648 41677
    35 184 997 4915 7077 9878 16772 26263 27270
    181 193 1255 7548 17103 34511 36590 38107 42065
    697 1024 1541 2164 15638 20061 32499 32667 32732
    654 968 1632 3215 4901 6286 12414 13963 29636
    89 150 450 5771 10863 29809 36886 37914 42983
    517 1046 1153 5458 18093 25579 31084 37779 42050
    345 914 1372 4548 6720 13678 13755 15422 41938
    301 518 1107 3603 6076 9265 19580 41645 42621
    155 1013 1441 10166 10545 22042 30084 33026 34505
    Petição 870190072873, de 30/07/2019, pág. 279/496
  29. 29/84
    899 1308 1766 22228 24520 24589 30833 32126 37147
    177 230 349 6309 9642 25713 30455 34964 40524
    802 1364 1703 3573 17317 20364 22849 24265 24925
    3952 10609 11011 16296 31430 39995 40207 41606 42424
    16548 19896 22579 23043 23126 24141 34331 34959 37990
    12197 15244 22990 23110 25507 30011 37681 38902 39432
    2292 11871 15562 22304 33059 35126 39158 41206 41866
    3497 7847 11510 16212 19408 26780 27967 33953 34451.
    7. Método de transmissão, caracterizado pelo fato de que compreende:
    uma etapa de codificação de realização de codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 8/16;
    uma etapa de intercalação grupo a grupo de realização da intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits; e uma etapa de mapeamento, de mapeamento do código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
    157, 20, 116, 115, 49, 178, 148, 152, 174, 130, 171, 81, 60,
    146, 182, 72, 46, 22, 93, 101, 9, 55, 40, 163, 118, 30, 52, 181, 151, 31, 87, 117, 120, 82, 95, 190, 23, 36, 67, 62, 14, 167, 80, 27, 24, 43, 94, 0, 63, 5, 74, 78, 158, 88, 84, 109, 147, 112, 124, 110, 21, 47, 45, 68, 184, 70, 1, 66, 149, 105, 140, 170, 56, 98, 135, 61, 79, 123, 166, 185, 41, 108, 122, 92, 16, 26, 37,
    Petição 870190072873, de 30/07/2019, pág. 280/496
  30. 30/84
    177, 173, 113, 136, 89, 162, 85, 54, 39, 73, 58, 131, 134, 188, 127, 3, 164, 13, 132, 129, 179, 25, 18, 57, 32, 119, 111, 53, 155, 28, 107, 133, 144, 19, 160, 71, 186, 153, 103, 2, 12, 91, 106, 64, 175, 75, 189, 128, 142, 187, 76, 180, 34, 59, 169, 90, 11, 172, 97, 141, 38, 191, 17, 114, 126, 145, 83, 143, 125, 121, 10, 44, 137, 86, 29, 104, 154, 168, 65, 159, 15, 99, 35, 50, 48, 138, 96, 100, 102, 7, 42, 156, 8, 4, 69, 183, 51, 165, 6, 150, 77, 161, 33, 176, 139, o código LDPC inclui os bits de informação e os bits de paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade, a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
    1850 4176 4190 7294 8168 8405 9258 9710 13440 16304 16600 18184 18834 19899 22513 25068 26659 27137 27232 29186 29667 30549 31428 33634
    2477 2543 5094 8081 9573 10269 11276 11439 13016 13327 16717 18042 19362 19721 20089 20425 20503 21396 24677 24722 28703 32486 32759 33630
    1930 2158 2315 2683 3818 4883 5252 5505 8760 9580 11867
    13117 14566 15639 17273 18820 21069 24945 25667 26785 30678 31271 33003 33244
    1279 1491 2038 2347 2432 4336 4905 6588 7507 7666 8775 9172 10405 12249 12270 12373 12936 13046 13364 15130 17597 22855 27548 32895
    620 1897 3775 5552 6799 7621 10167 10172 10615 11367
    Petição 870190072873, de 30/07/2019, pág. 281/496
  31. 31/84
    12093 13241 15426 16623 19467 19792 22069 22370 24472 24594 25205
    25954 27800 29422
    582 1618 4673 5809 6318 6883 8051 12335 12409 13176
    14078 15206 17580 18624 18876 19079 20786 21177 25894 26395 27377
    27757 30167 31971
    1157 2189 4160 4480 5055 8961 9171 9444 10533 11581
    12904 14256 14620 15773 16232 17598 19756 21134 21443 22559 23258 25137 25555 28150
    987 1258 1269 2394 4859 5642 5705 6093 6408 7734 8804 10657 11946 16132 20267 25402 26505 26548 27060 29767 29780 31915 31966 33590
    1010 1363 1626 5283 6356 10961 12418 14332 14362 16288 16303 16592 17096 20115 20285 20478 21774 22165 22425 23198 25048 25596 31540 32841
    895 2743 2912 4971 8803 11183 14500 14617 14638 16776 17901 18622 20244 20845 22214 25676 26161 26281 29978 30392 30922 31542 32038 32443
    188 260 411 2823 5512 5645 10019 11856 12671 14273 14673 16091 16169 22333 22934 22945 23542 26503 27159 27279 28277 30114 31626 32722
    357 516 3530 4317 8587 9491 10348 11330 13446 14533 15423 17003 17217 19127 20088 20750 21767 22386 24021 27749 29008 29376 30329 32940
    2909 3036 4875 9967 10632 12069 12410 14004 14628 15605 15852 18231 18657 19705 20620 22241 29575 29656 31246 32190 32781 33489 33842 34492
    4242 5461 5577 7662 11130 13663 17240 17773 18339 19400
    22905 24219 25464 25890 26359 27121 27318 27840 30800 32587 32924 33427 33940 34058
    Petição 870190072873, de 30/07/2019, pág. 282/496
  32. 32/84
    421 2222 3457 5257 5600 10147 12754 17380 18854 20333
    20345 20752 24578 25196 25638 25725 25822 27610 28006 28563 29632
    29973 29991 34166
    41 207 1043 4650 5387 6826 7261 8687 9092 10775 11446 12596 16613 19463 20923 24155 24927 25384 26064 27377 28094 32578 32639 34115
    1050 5731 15820 16281 26130 29314
    5980 6161 14479 22181 22537 32924
    7828 9134 11297 17143 25449 29674
    8299 10457 14486 21548 22510 32039
    1527 7792 10424 19166 29302 29768
    5823 13974 21254 21506 25658 29491
    6285 9873 12846 14474 17005 29377
    1740 4929 8285 20994 32271 34522
    12862 16827 22427 23369 27051 30378
    4787 10372 10408 12091 20349 26162
    6659 22752 24697 28261 28917 32536
    6788 15367 21778 28916 30324 33927
    7181 12373 21912 24703 28680 34045
    2238 4945 14336 19270 29574 33459
    10283 15311 17440 24599 24867 28293
    324 5264 5375 6581 24348 30288
    3112 7656 23825
    21624 22318 22633
    5284 19790 22758
    2700 4039 12576
    17028 17520 19579
    11914 17834 33989
    2199 5502 7184
    Petição 870190072873, de 30/07/2019, pág. 283/496
  33. 33/84
    22 20701 26497 5551 27014 32876 4019 26547 28521 7580 10016 33855 4328 11674 34018 8491 9956 10029 6167 11267 24914 5317 9049 29657 20717 28724 33012 16841 21647 31096 11931 16278 20287 9402 10557 11008 11826 15349 34420 14369 17031 20597 19164 27947 29775 15537 18796 33662 5404 21027 26757 6269 12671 24309 8601 29048 29262 10099 20323 21457 15952 17074 30434 7597 20987 33095 11298 24182 29217 12055 16250 16971 5350 9354 31390 8168 14168 18570 5448 13141 32381 3921 21113 28176 8756 19895 27917
    Petição 870190072873, de 30/07/2019, pág. 284/496
  34. 34/84
    9391 16617 25586
    3357 18527 34238
    2378 16840 28948
    7470 27466 32928
    8366 19376 30916
    3116 7267 18016
    15309 18445 21799
    4731 23773 34546
    260 4898 5180
    8897 22266 29587
    2539 23717 33142
    19233 28750 29724
    9937 15384 16599
    10234 17089 26776
    8869 9425 13658
    6197 24086 31929
    9237 20931 27785
    10403 13822 16734
    20038 21196 26868
    13170 27813 28875
    1110 20329 24508
    11844 22662 28987
    2891 2918 14512
    15707 27399 34135
    8687 20019 26178
    6847 8903 16307
    23737 23775 27776
    17388 27970 31983.
    8. Dispositivo de recepção, caracterizado pelo fato de que
    Petição 870190072873, de 30/07/2019, pág. 285/496
  35. 35/84 compreende:
    uma unidade de desintercalação grupo a grupo configurada para retomar a sequência do código LDPC depois da intercalação gmpo a gmpo para a sequência original, a sequência sendo obtida a partir dos dados transmitidos a partir de um dispositivo de transmissão que inclui uma unidade de codificação configurada para realizar a codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 8/16;
    uma unidade de intercalação gmpo a gmpo configurada para realizar a intercalação gmpo a gmpo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits; e uma unidade de mapeamento configurada para mapear o código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um gmpo de bits i, e uma sequência de gmpos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
    157, 20, 116, 115, 49, 178, 148, 152, 174, 130, 171, 81, 60, 146, 182, 72, 46, 22, 93, 101, 9, 55, 40, 163, 118, 30, 52, 181, 151, 31, 87, 117, 120, 82, 95, 190, 23, 36, 67, 62, 14, 167, 80, 27, 24, 43, 94, 0, 63, 5, 74, 78, 158, 88, 84, 109, 147, 112, 124, 110, 21, 47, 45, 68, 184, 70, 1, 66, 149, 105, 140, 170, 56, 98, 135, 61, 79, 123, 166, 185, 41, 108, 122, 92, 16, 26, 37, 177, 173, 113, 136, 89, 162, 85, 54, 39, 73, 58, 131, 134, 188, 127, 3, 164, 13, 132, 129, 179, 25, 18, 57, 32, 119, 111, 53, 155, 28, 107, 133, 144, 19, 160, 71, 186, 153, 103, 2, 12, 91, 106, 64, 175, 75, 189, 128, 142, 187, 76, 180, 34, 59, 169, 90, 11, 172, 97, 141, 38, 191, 17, 114, 126, 145, 83, 143, 125, 121,
    Petição 870190072873, de 30/07/2019, pág. 286/496
  36. 36/84
    10, 44, 137, 86, 29, 104, 154, 168, 65, 159, 15, 99, 35, 50, 48, 138, 96, 100,
    102, 7, 42, 156, 8, 4, 69, 183, 51, 165, 6, 150, 77, 161, 33, 176, 139, o código LDPC inclui os bits de informação e os bits de paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade, a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
    1850 4176 4190 7294 8168 8405 9258 9710 13440 16304 16600 18184 18834 19899 22513 25068 26659 27137 27232 29186 29667 30549 31428 33634
    2477 2543 5094 8081 9573 10269 11276 11439 13016 13327 16717 18042 19362 19721 20089 20425 20503 21396 24677 24722 28703 32486 32759 33630
    1930 2158 2315 2683 3818 4883 5252 5505 8760 9580 11867
    13117 14566 15639 17273 18820 21069 24945 25667 26785 30678 31271 33003 33244
    1279 1491 2038 2347 2432 4336 4905 6588 7507 7666 8775 9172 10405 12249 12270 12373 12936 13046 13364 15130 17597 22855 27548 32895
    620 1897 3775 5552 6799 7621 10167 10172 10615 11367 12093 13241 15426 16623 19467 19792 22069 22370 24472 24594 25205 25954 27800 29422
    582 1618 4673 5809 6318 6883 8051 12335 12409 13176
    14078 15206 17580 18624 18876 19079 20786 21177 25894 26395 27377
    Petição 870190072873, de 30/07/2019, pág. 287/496
  37. 37/84
    27757 30167 31971
    1157 2189 4160 4480 5055 8961 9171 9444 10533 11581
    12904 14256 14620 15773 16232 17598 19756 21134 21443 22559 23258
    25137 25555 28150
    987 1258 1269 2394 4859 5642 5705 6093 6408 7734 8804 10657 11946 16132 20267 25402 26505 26548 27060 29767 29780 31915 31966 33590
    1010 1363 1626 5283 6356 10961 12418 14332 14362 16288 16303 16592 17096 20115 20285 20478 21774 22165 22425 23198 25048 25596 31540 32841
    895 2743 2912 4971 8803 11183 14500 14617 14638 16776 17901 18622 20244 20845 22214 25676 26161 26281 29978 30392 30922 31542 32038 32443
    188 260 411 2823 5512 5645 10019 11856 12671 14273 14673 16091 16169 22333 22934 22945 23542 26503 27159 27279 28277 30114 31626 32722
    357 516 3530 4317 8587 9491 10348 11330 13446 14533 15423 17003 17217 19127 20088 20750 21767 22386 24021 27749 29008 29376 30329 32940
    2909 3036 4875 9967 10632 12069 12410 14004 14628 15605
    15852 18231 18657 19705 20620 22241 29575 29656 31246 32190 32781 33489 33842 34492
    4242 5461 5577 7662 11130 13663 17240 17773 18339 19400
    22905 24219 25464 25890 26359 27121 27318 27840 30800 32587 32924 33427 33940 34058
    421 2222 3457 5257 5600 10147 12754 17380 18854 20333
    20345 20752 24578 25196 25638 25725 25822 27610 28006 28563 29632 29973 29991 34166
    41 207 1043 4650 5387 6826 7261 8687 9092 10775 11446
    Petição 870190072873, de 30/07/2019, pág. 288/496
  38. 38/84
    12596 16613 19463 20923 24155 24927 25384 26064 27377 28094 32578
    32639 34115
    1050 5731 15820 16281 26130 29314
    5980 6161 14479 22181 22537 32924
    7828 9134 11297 17143 25449 29674
    8299 10457 14486 21548 22510 32039
    1527 7792 10424 19166 29302 29768
    5823 13974 21254 21506 25658 29491
    6285 9873 12846 14474 17005 29377
    1740 4929 8285 20994 32271 34522
    12862 16827 22427 23369 27051 30378
    4787 10372 10408 12091 20349 26162
    6659 22752 24697 28261 28917 32536
    6788 15367 21778 28916 30324 33927
    7181 12373 21912 24703 28680 34045
    2238 4945 14336 19270 29574 33459
    10283 15311 17440 24599 24867 28293
    324 5264 5375 6581 24348 30288
    3112 7656 23825
    21624 22318 22633
    5284 19790 22758
    2700 4039 12576
    17028 17520 19579
    11914 17834 33989
    2199 5502 7184
    22 20701 26497
    5551 27014 32876
    4019 26547 28521
    7580 10016 33855
    Petição 870190072873, de 30/07/2019, pág. 289/496
  39. 39/84
    4328 11674 34018 8491 9956 10029 6167 11267 24914 5317 9049 29657 20717 28724 33012 16841 21647 31096 11931 16278 20287 9402 10557 11008 11826 15349 34420 14369 17031 20597 19164 27947 29775 15537 18796 33662 5404 21027 26757 6269 12671 24309 8601 29048 29262 10099 20323 21457 15952 17074 30434 7597 20987 33095 11298 24182 29217 12055 16250 16971 5350 9354 31390 8168 14168 18570 5448 13141 32381 3921 21113 28176 8756 19895 27917 9391 16617 25586 3357 18527 34238 2378 16840 28948 7470 27466 32928
    Petição 870190072873, de 30/07/2019, pág. 290/496
  40. 40/84
    8366 19376 30916
    3116 7267 18016
    15309 18445 21799
    4731 23773 34546
    260 4898 5180
    8897 22266 29587
    2539 23717 33142
    19233 28750 29724
    9937 15384 16599
    10234 17089 26776
    8869 9425 13658
    6197 24086 31929
    9237 20931 27785
    10403 13822 16734
    20038 21196 26868
    13170 27813 28875
    1110 20329 24508
    11844 22662 28987
    2891 2918 14512
    15707 27399 34135
    8687 20019 26178
    6847 8903 16307
    23737 23775 27776
    17388 27970 31983.
    9. Método de transmissão, caracterizado pelo fato de que compreende:
    uma etapa de codificação de realização de codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r
    Petição 870190072873, de 30/07/2019, pág. 291/496
  41. 41/84 de 10/16;
    uma etapa de intercalação grupo a grupo de realização da intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits; e uma etapa de mapeamento, de mapeamento do código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
  42. 42, 168, 36, 37, 152, 118, 14, 83, 105, 131, 26, 120, 92, 130, 158, 132, 49, 72, 137, 100, 88, 24, 53, 142, 110, 102, 74, 188, 113, 121,12,
    173, 5, 126, 127, 3, 93, 46, 164, 109, 151, 2, 98, 153, 116, 89, 101, 136,35,
    80, 0, 133, 183, 162, 185, 56, 17, 87, 117, 184, 54, 70, 176, 91, 134, 51, 38,
    73, 165, 99, 169, 43, 167, 86, 11, 144, 78, 58, 64, 13, 119, 33, 166, 6, 75,31,
    15, 28, 125, 148, 27, 114, 82, 45, 55, 191, 160, 115, 1, 69, 187, 122, 177,32,
    172, 52, 112, 171, 124, 180, 85, 150, 7, 57, 60, 94, 181, 29, 97, 128, 19, 149, 175, 50, 140, 10, 174, 68, 59, 39, 106, 44, 62, 71, 18, 107, 156, 159, 146, 48,
    81, 111, 96, 103, 34, 161, 141, 154, 76, 61, 135, 20, 84, 77, 108, 23, 145, 182, 170, 139, 157, 47, 9, 63, 123, 138, 155, 79, 4, 30, 143, 25, 90, 66, 147, 186, 179, 129, 21, 65, 41, 95, 67, 22, 163, 190, 16, 8, 104, 189, 40, 178, o código LDPC inclui os bits de informação e os bits de paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade, a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e
    Petição 870190072873, de 30/07/2019, pág. 292/496
    42/84 a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
    200 588 3305 4771 6288 8400 11092 11126 14245 14255
    17022 17190 19241 20350 20451 21069 25243
    80 2914 4126 5426 6129 7790 9546 12909 14660 17357
    18278 19612 21168 22367 23314 24801 24907
    1216 2713 4897 6540 7016 7787 8321 9717 9934 12295 18749 20344 21386 21682 21735 24205 24825
    6784 8163 8691 8743 10045 10319 10767 11141 11756 12004
    12463 13407 14682 15458 20771 21060 22914
    463 1260 1897 2128 2908 5157 7851 14177 16187 17463 18212 18221 19212 21864 24198 25318 25450
    794 835 1163 4551 4597 5792 6092 7809 8576 8862 10986 12164 13053 14459 15978 23829 25072
    144 4258 4342 7326 8165 9627 11432 12552 17582 17621 18145 19201 19372 19718 21036 25147 25774
    617 2639 2749 2898 3414 4305 4802 6183 8551 9850 13679 20759 22501 24244 24331 24631 25587
    1622 2258 4257 6069 10343 10642 11003 12520 13993 17086 18236 18522 24679 25361 25371 25595
    1826 3926 5021 5905 6192 6839 7678 9136 9188 9716 10986 11191 12551 14648 16169 16234
    2175 2396 2473 8548 9753 12115 12208 13469 15438 16985 19350 20424 21357 22819 22830 25671
    265 397 6675 7152 8074 13030 13161 13336 15843 16917 17930 18014 18660 19218 22236 24940
    5744 6883 7780 7839 8485 10016 10548 12131 12158 16211
    16793 18749 20570 21757 22255 24489
    Petição 870190072873, de 30/07/2019, pág. 293/496
  43. 43/84
    2082 4768 7025 8803 10237 10932 13885 14266 14370 14982
    18443 18773 19570 21420 23311
    1040 1376 2823 2998 3789 6636 7755 9819 13705 13868
    16202 16247 24943 25196 25489
    223 1967 3289 4541 7420 9881 11086 12868 13550 14760
    18287 19098 20909 22905 25887
    1906 2049 2147 2756 2845 4773 8337 8832 9363 12375
    16366 17546 20486 21624 22664
    1619 1955 2393 3078 3208 3593 5246 8565 10956 11335
    14837 15006 15544 18820 22687
    2086 3409 3586 4269 6587 8650 10165 11241 15624 16728
    18392 18667 19859 21132 25339
    382 1160 1912 3700 3783 12069 14672 16842 18053 19626
    21244 21792 22679 23873 24517
    1217 1486 5139 6774 7413 10622 11571 11697 13406 13487
    22436 22610 22806 23522 23632
    1225 2927 6221 6247 8197 9322 11826 11948 12230 13899
    16791 17444 23155 24543 24650
    1056 2975 6018 7698 7736 7940 11870 12964 17498 17577
    20124 20705 22693 23151 25627
    658 790 1559 3683 6060 9059 12347 12990 13095 16317
    18816 20050 20979 23584 25472
    1133 3343 6895 7146 7261 8340 9115 11248 14543 16030
    17972 22369 22479 24388 25280
    1907 4021 8277 17631
    7807 8063 10076 24958
    5455 8638 13801 18832
    15525 24030 24978
    7854 21083 21197
    Petição 870190072873, de 30/07/2019, pág. 294/496
  44. 44/84
    8416 15614 24639
    9382 13998 24091
    1244 19468 24804
    5100 14187 21263
    12267 18441 22757
    185 23294 23412
    5136 24218 25509
    6159 12323 19472
    7490 9770 19813
    1457 2204 4186
    14200 15609 18700
    4544 6337 17759
    3697 13810 14537
    10853 16611 23001
    504 12709 23116
    1338 21523 22880
    1098 8530 23846
    13699 19776 25783
    3299 3629 16222
    1821 2402 12416
    11177 20793 24292
    21580 24038 24094
    11769 13819 13950
    5388 9428 13527
    20320 23996 24752
    2923 14906 18768
    911 10059 17607
    1535 3090 22968
    3398 8243 12265
    Petição 870190072873, de 30/07/2019, pág. 295/496
  45. 45/84
    9801 10001 20184
    11839 15703 16757
    1834 13797 14101
    4469 11503 14694
    4047 8684 23737
    15682 21342 21898
    7345 8077 22245
    4108 20676 24406
    8787 19625 22194
    8536 15518 20879
    3339 15738 19592
    2916 13483 23680
    3853 12107 18338
    16962 21265 25429
    10181 18667 25563
    2867 21873 23535
    8601 19728 23807
    4484 17647 22060
    6457 17641 23777
    17432 18680 20224
    3046 14453 19429
    807 2064 12639
    17630 20286 21847
    13703 13720 24044
    8382 9588 10339
    18818 23311 24714
    5397 13213 24988
    4077 9348 21707
    10628 15352 21292
    Petição 870190072873, de 30/07/2019, pág. 296/496
  46. 46/84
    1075 7625 18287
    5771 20506 20926
    13545 18180 21566
    12022 19203 25134
    86 12306 20066
    7797 10752 15305
    2986 4186 9128
    9099 17285 24986
    3530 17904 21836
    2283 20216 25272
    22562 24667 25143
    1673 3837 5198
    4188 13181 22061
    17800 20341 22591
    3466 4433 24958
    145 7746 23940
    4718 15618 19372
    2735 11877 13719
    3560 6483 10536
    4167 7567 8558
    4511 5862 16331
    3268 6965 25578
    5552 20627 24489
    1425 2331 4414
    3352 12606 19595
    4653 8383 20029
    9163 22097 24174
    7324 16151 20228
    280 4353 25404
    Petição 870190072873, de 30/07/2019, pág. 297/496
  47. 47/84
    5173 7657 25604
    6910 13531 22225
    18274 19994 21778.
    10. Dispositivo de recepção, caracterizado pelo fato de que compreende:
    uma unidade de desintercalação grupo a grupo configurada para retomar a sequência do código LDPC depois da intercalação grupo a grupo para a sequência original, a sequência sendo obtida a partir dos dados transmitidos a partir de um dispositivo de transmissão que inclui uma unidade de codificação configurada para realizar a codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 10/16;
    uma unidade de intercalação grupo a grupo configurada para realizar a intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits; e uma unidade de mapeamento configurada para mapear o código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
    42, 168, 36, 37, 152, 118, 14, 83, 105, 131, 26, 120, 92, 130, 158, 132, 49, 72, 137, 100, 88, 24, 53, 142, 110, 102, 74, 188, 113, 121, 12, 173, 5, 126, 127, 3, 93, 46, 164, 109, 151, 2, 98, 153, 116, 89, 101, 136, 35, 80, 0, 133, 183, 162, 185, 56, 17, 87, 117, 184, 54, 70, 176, 91, 134, 51, 38, 73, 165, 99, 169, 43, 167, 86, 11, 144, 78, 58, 64, 13, 119, 33, 166, 6, 75, 31,
    Petição 870190072873, de 30/07/2019, pág. 298/496
  48. 48/84
    15, 28, 125, 148, 27, 114, 82, 45, 55, 191, 160, 115, 1, 69, 187, 122, 177, 32, 172, 52, 112, 171, 124, 180, 85, 150, 7, 57, 60, 94, 181, 29, 97, 128, 19, 149, 175, 50, 140, 10, 174, 68, 59, 39, 106, 44, 62, 71, 18, 107, 156, 159, 146, 48, 81, 111, 96, 103, 34, 161, 141, 154, 76, 61, 135, 20, 84, 77, 108, 23, 145, 182, 170, 139, 157, 47, 9, 63, 123, 138, 155, 79, 4, 30, 143, 25, 90, 66, 147, 186, 179, 129, 21, 65, 41, 95, 67, 22, 163, 190, 16, 8, 104, 189, 40, 178, o código LDPC inclui os bits de informação e os bits de paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade, a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
    200 588 3305 4771 6288 8400 11092 11126 14245 14255
    17022 17190 19241 20350 20451 21069 25243
    80 2914 4126 5426 6129 7790 9546 12909 14660 17357
    18278 19612 21168 22367 23314 24801 24907
    1216 2713 4897 6540 7016 7787 8321 9717 9934 12295
    18749 20344 21386 21682 21735 24205 24825
    6784 8163 8691 8743 10045 10319 10767 11141 11756 12004
    12463 13407 14682 15458 20771 21060 22914
    463 1260 1897 2128 2908 5157 7851 14177 16187 17463
    18212 18221 19212 21864 24198 25318 25450
    794 835 1163 4551 4597 5792 6092 7809 8576 8862 10986
    12164 13053 14459 15978 23829 25072
    144 4258 4342 7326 8165 9627 11432 12552 17582 17621
    Petição 870190072873, de 30/07/2019, pág. 299/496
  49. 49/84
    19201 19372 19718 21036 25147 25774
    617 2639 2749 2898 3414 4305 4802 6183 8551 9850 13679
    22501 24244 24331 24631 25587
    1622 2258 4257 6069 10343 10642 11003 12520 13993 17086
    18522 24679 25361 25371 25595
    1826 3926 5021 5905 6192 6839 7678 9136 9188 9716 10986
    12551 14648 16169 16234
    2175 2396 2473 8548 9753 12115 12208 13469 15438 16985
    20424 21357 22819 22830 25671
    265 397 6675 7152 8074 13030 13161 13336 15843 16917
    18014 18660 19218 22236 24940
    5744 6883 7780 7839 8485 10016 10548 12131 12158 16211
    18749 20570 21757 22255 24489
    2082 4768 7025 8803 10237 10932 13885 14266 14370 14982
    18443 18773 19570 21420 23311
    1040 1376 2823 2998 3789 6636 7755 9819 13705 13868
    16202 16247 24943 25196 25489
    223 1967 3289 4541 7420 9881 11086 12868 13550 14760
    18287 19098 20909 22905 25887
    1906 2049 2147 2756 2845 4773 8337 8832 9363 12375
    16366 17546 20486 21624 22664
    1619 1955 2393 3078 3208 3593 5246 8565 10956 11335
    14837 15006 15544 18820 22687
    2086 3409 3586 4269 6587 8650 10165 11241 15624 16728
    18392 18667 19859 21132 25339
    382 1160 1912 3700 3783 12069 14672 16842 18053 19626
    21244 21792 22679 23873 24517
    1217 1486 5139 6774 7413 10622 11571 11697 13406 13487
    22436 22610 22806 23522 23632
    Petição 870190072873, de 30/07/2019, pág. 300/496
  50. 50/84
    1225 2927 6221 6247 8197 9322 11826 11948 12230 13899
    15820 16791 17444 23155 24543 24650
    1056 2975 6018 7698 7736 7940 11870 12964 17498 17577
    19541 20124 20705 22693 23151 25627
    658 790 1559 3683 6060 9059 12347 12990 13095 16317
    17801 18816 20050 20979 23584 25472
    1133 3343 6895 7146 7261 8340 9115 11248 14543 16030
    16291 17972 22369 22479 24388 25280
    1907 4021 8277 17631
    7807 8063 10076 24958
    5455 8638 13801 18832
    15525 24030 24978
    7854 21083 21197
    8416 15614 24639
    9382 13998 24091
    1244 19468 24804
    5100 14187 21263
    12267 18441 22757
    185 23294 23412
    5136 24218 25509
    6159 12323 19472
    7490 9770 19813
    1457 2204 4186
    14200 15609 18700
    4544 6337 17759
    3697 13810 14537
    10853 16611 23001
    504 12709 23116
    1338 21523 22880
    Petição 870190072873, de 30/07/2019, pág. 301/496
  51. 51/84
    1098 8530 23846 13699 19776 25783 3299 3629 16222 1821 2402 12416 11177 20793 24292 21580 24038 24094 11769 13819 13950 5388 9428 13527 20320 23996 24752 2923 14906 18768 911 10059 17607 1535 3090 22968 3398 8243 12265 9801 10001 20184 11839 15703 16757 1834 13797 14101 4469 11503 14694 4047 8684 23737 15682 21342 21898 7345 8077 22245 4108 20676 24406 8787 19625 22194 8536 15518 20879 3339 15738 19592 2916 13483 23680 3853 12107 18338 16962 21265 25429 10181 18667 25563 2867 21873 23535
    Petição 870190072873, de 30/07/2019, pág. 302/496
  52. 52/84
    8601 19728 23807
    4484 17647 22060
    6457 17641 23777
    17432 18680 20224
    3046 14453 19429
    807 2064 12639
    17630 20286 21847
    13703 13720 24044
    8382 9588 10339
    18818 23311 24714
    5397 13213 24988
    4077 9348 21707
    10628 15352 21292
    1075 7625 18287
    5771 20506 20926
    13545 18180 21566
    12022 19203 25134
    86 12306 20066
    7797 10752 15305
    2986 4186 9128
    9099 17285 24986
    3530 17904 21836
    2283 20216 25272
    22562 24667 25143
    1673 3837 5198
    4188 13181 22061
    17800 20341 22591
    3466 4433 24958
    145 7746 23940
    Petição 870190072873, de 30/07/2019, pág. 303/496
  53. 53/84
    4718 15618 19372
    2735 11877 13719
    3560 6483 10536
    4167 7567 8558
    4511 5862 16331
    3268 6965 25578
    5552 20627 24489
    1425 2331 4414
    3352 12606 19595
    4653 8383 20029
    9163 22097 24174
    7324 16151 20228
    280 4353 25404
    5173 7657 25604
    6910 13531 22225
    18274 19994 21778.
    11. Método de transmissão, caracterizado pelo fato de que compreende:
    uma etapa de codificação de realização de codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 12/16;
    uma etapa de intercalação grupo a grupo de realização da intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits; e uma etapa de mapeamento, de mapeamento do código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a
    Petição 870190072873, de 30/07/2019, pág. 304/496
  54. 54/84 partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
    92, 132, 39, 44, 190, 21, 70, 146, 48, 13, 17, 187, 119, 43, 94, 157, 150, 98, 96, 47, 86, 63, 152, 158, 84, 170, 81, 7, 62, 191, 174, 99, 116, 10, 85, 113, 135, 28, 53, 122, 83, 141, 77, 23, 131, 4, 40, 168, 129, 109, 51, 130, 188, 147, 29, 50, 26, 78, 148, 164, 167, 103, 36, 134, 2, 177, 20, 123, 27, 90, 176, 5, 33, 133, 189, 138, 76, 41, 89, 35, 72, 139, 32, 73, 68, 67, 101, 166, 93, 54, 52, 42, 110, 59, 8, 179, 34, 171, 143, 137, 9, 126, 155, 108, 142, 120, 163, 12, 3, 75, 159, 107, 65, 128, 87, 6, 22, 57, 100, 24, 64, 106, 117, 19, 58, 95, 74, 180, 125, 136, 186, 154, 121, 161, 88, 37, 114, 102, 105, 160, 80, 185, 82, 124, 184, 15, 16, 18, 118, 173, 151, 11, 91, 79, 46, 140, 127, 1, 169, 0, 61, 66, 45, 162, 149, 115, 144, 30, 25, 175, 153, 183, 60, 38, 31, 111, 182, 49, 55, 145, 56, 181, 104, 14, 71, 178, 112, 172, 165, 69, 97, 156, o código LDPC inclui os bits de informação e os bits de paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade, a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
    1507 1536 2244 4721 6374 7839 11001 12684 13196 13602 14245 14383 14398 16182 17248
    623 696 1186 1370 4409 5237 5911 8278 9539 12139 12810 13422 15525 16232 16252 530 1953 3745 5512 6676 9069 9433 10683 11530 12263 12519 14931 15326 15581 16208
    Petição 870190072873, de 30/07/2019, pág. 305/496
  55. 55/84
    273 685 3132 5872 6388 7149 7316 7367 9041 11102 11211
    15189 15973 16435 814 1297 1896 6018 7801 8810 9701 9992 10314
    13771 14934 15198 16340 16742
    58 803 2553 3967 6032 8374 9168 10047 10073 10909 12701
    13543 14111 17043
    1082 1577 2108 2344 5035 5051 10038 10356 12156 12308
    15453 15830 16305 17234
    1882 3731 5182 5554 6330 6605 7126 10195 10508 12151
    12241 12288 13755 16472
    85 604 1278 3768 4831 6820 9471 10773 10873 12785 12973 14562 14697 16811
    928 1864 6027 7023 7644 8279 8580 9221 9417 9883 12032 12734 14335 15842 2104 2752 4530 4820 5662 9197 9464 9972 11079 12408 13005 13684 15507 16295
    82 752 3374 4026 7265 8112 12236 12434 12460 13110
    15110 15299 15359 17221
    1137 1411 1546 1614 1835 6053 6151 8618 9059 14057 15670 16321 16965
    447 1960 2369 2861 3047 3508 4077 4358 4370 5806 12517
    14371 14749
    420 981 1657 2313 3353 4699 5094 5184 10076 10530 11521
    15960 16853
    3572 3851 3870 5218 6400 6780 9167 9603 10328 10543 13722 16910 16929
    203 2588 4522 4692 5399 6840 7417 8896 9045 9188 10390 12615 16386
    543 1262 2536 4358 7658 7714 9392 11079 12283 12694
    16195 16317 16751
    905 1059 3393 4347 4554 4758 5568 8652 9991 10717 10975
    Petição 870190072873, de 30/07/2019, pág. 306/496
  56. 56/84
    12824 16373
    1229 2308 4876 5329 5424 5906 6227 6667 7141 7697 12055
    13582 16638
    697 1864 2560 4190 5097 5288 6565 9150 9282 9519 10727
    13292 16924
    363 3152 3715 3722 4582 5050 8399 9413 9851 10305 12116
    15318 16018
    338 2342 2404 4733 6189 6792 7251 7921 8509 8579 8729
    12900 15546
    1630 1867 2018 3038 3202 6364 7648 8692 9496 9705 10433
    14583 16341
    1041 2754 3015 3427 3512 4351 5174 6539 8100 8639 9912
    12666 14187
    1134 1619 4758 5545 6842 7045 8421 10373 10390 12672
    15178 16697 16727
    589 652 1174 2157 3951 4733 5278 5859 7619 9488 11665
    15516 16024
    1457 1832 2525 3690 5093 6000 6276 7974 8652 9759 10434
    15267 16448
    932 3328 3349 3511 4776 6266 6711 7761 8674 9748 11167
    12942 14354
    1939 1979 3141 4238 6715 7148 7673 12025 12455 14829
    15081 16491 17242
    1363 2451
    1953 10230
    6218 7655
    9302 15856
    10461 10503
    9005 16075
    Petição 870190072873, de 30/07/2019, pág. 307/496
  57. 57/84
    878 14223 15181
    3535 5327 14405
    8116 8396 9828
    2864 6306 14832
    24 11009 16377
    7064 11014 16139
    4318 8353 14997
    583 5626 10217
    11196 13669 16585
    6123 7518 9304
    2258 8250 12082
    7564 14195 15236
    10104 10233 13778
    2044 7801 11705
    10906 11443 13227
    1592 7853 14796
    3054 8887 13077
    6486 7003 9238
    424 9055 13390
    618 4077 11120
    11159 13405 16070
    2927 8689 17210
    723 5842 12062
    4817 9269 10820
    208 6947 12903
    2987 10116 11520
    3522 6321 15637
    148 3087 12764
    262 1613 14121
    Petição 870190072873, de 30/07/2019, pág. 308/496
  58. 58/84
    7236 10798 11759
    3193 4958 11292
    7537 12439 15202
    8000 9580 17269
    9665 9691 15654
    5946 14246 16040
    4283 8145 10944
    1082 1829 11267
    1272 6119 13182
    20 11943 14128
    4591 8403 16530
    2212 13724 13933
    2079 10365 14633
    1269 11307 16370
    2467 4744 10714
    6256 7915 9724
    8799 11433 16880
    459 6799 10102
    3795 6930 13350
    1295 13018 14967
    3542 7310 10974
    6905 15080 16105
    2673 3143 12349
    4698 4801 14770
    7512 15844 15965
    3276 4069 10099
    1893 4676 6679
    1985 7244 10163
    6333 12760 12912
    Petição 870190072873, de 30/07/2019, pág. 309/496
  59. 59/84
    852 5954 11771
    6958 9242 10613
    5651 10089 12309
    4124 7455 13224
    503 6787 10720
    10594 12717 14007
    4501 5311 8067
    4507 5620 13932
    9133 11025 13866
    5021 16201 16217
    6166 7438 17185
    1324 5671 11586
    2266 6335 7716
    512 9515 11595
    869 6096 13886
    10049 12536 14474
    470 8286 8306
    1268 5478 6424
    8178 8817 14506
    11460 15128 16761
    6364 10121 16806
    9347 15211 16915
    1587 3591 15546
    17 4132 17071
    1677 8810 15764
    3862 7633 13685
    3855 11931 12792
    2652 13909 17080
    5581 13919 16126
    Petição 870190072873, de 30/07/2019, pág. 310/496
  60. 60/84
    7129 8976 11152
    6662 7845 13424
    9751 9965 13847
    3662 9308 9534
    4283 7474 7682
    2418 8774 13433
    508 3864 6859
    12098 13920 15326
    1129 3271 16892
    5072 8819 10323
    4749 4984 6390
    212 13603 14893
    4966 8895 9320
    1012 3677 5711
    6654 9969 15178
    4596 5147 5905
    1541 4149 15594
    8005 8604 15147
    2519 10882 11961
    190 8417 13600
    3543 4639 14618.
    12. Dispositivo de recepção, caracterizado pelo fato de que compreende:
    uma unidade de desintercalação grupo a grupo configurada para retomar a sequência do código LDPC depois da intercalação gmpo a gmpo para a sequência original, a sequência sendo obtida a partir dos dados transmitidos a partir de um dispositivo de transmissão que inclui uma unidade de codificação configurada para realizar a
    Petição 870190072873, de 30/07/2019, pág. 311/496
  61. 61/84 codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 12/16;
    uma unidade de intercalação grupo a grupo configurada para realizar a intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits; e uma unidade de mapeamento configurada para mapear o código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
    92, 132, 39, 44, 190, 21, 70, 146, 48, 13, 17, 187, 119, 43, 94, 157, 150, 98, 96, 47, 86, 63, 152, 158, 84, 170, 81, 7, 62, 191, 174, 99, 116, 10, 85, 113, 135, 28, 53, 122, 83, 141, 77, 23, 131, 4, 40, 168, 129, 109, 51, 130, 188, 147, 29, 50, 26, 78, 148, 164, 167, 103, 36, 134, 2, 177, 20, 123, 27, 90, 176, 5, 33, 133, 189, 138, 76, 41, 89, 35, 72, 139, 32, 73, 68, 67, 101, 166, 93, 54, 52, 42, 110, 59, 8, 179, 34, 171, 143, 137, 9, 126, 155, 108, 142, 120, 163, 12, 3, 75, 159, 107, 65, 128, 87, 6, 22, 57, 100, 24, 64, 106, 117, 19, 58, 95, 74, 180, 125, 136, 186, 154, 121, 161, 88, 37, 114, 102, 105, 160, 80, 185, 82, 124, 184, 15, 16, 18, 118, 173, 151, 11, 91, 79, 46, 140, 127, 1, 169, 0, 61, 66, 45, 162, 149, 115, 144, 30, 25, 175, 153, 183, 60, 38, 31, 111, 182, 49, 55, 145, 56, 181, 104, 14, 71, 178, 112, 172, 165, 69, 97, 156, o código LDPC inclui os bits de informação e os bits de paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade,
    Petição 870190072873, de 30/07/2019, pág. 312/496
  62. 62/84 a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
    1507 1536 2244 4721 6374 7839 11001 12684 13196 13602 14245 14383 14398 16182 17248
    623 696 1186 1370 4409 5237 5911 8278 9539 12139 12810 13422 15525 16232 16252 530 1953 3745 5512 6676 9069 9433 10683 11530 12263 12519 14931 15326 15581 16208
    273 685 3132 5872 6388 7149 7316 7367 9041 11102 11211 12059 15189 15973 16435 814 1297 1896 6018 7801 8810 9701 9992 10314 13618 13771 14934 15198 16340 16742
    58 803 2553 3967 6032 8374 9168 10047 10073 10909 12701 12748 13543 14111 17043
    1082 1577 2108 2344 5035 5051 10038 10356 12156 12308 13815 15453 15830 16305 17234
    1882 3731 5182 5554 6330 6605 7126 10195 10508 12151 12191 12241 12288 13755 16472
    85 604 1278 3768 4831 6820 9471 10773 10873 12785 12973 13623 14562 14697 16811
    928 1864 6027 7023 7644 8279 8580 9221 9417 9883 12032 12483 12734 14335 15842 2104 2752 4530 4820 5662 9197 9464 9972 10057 11079 12408 13005 13684 15507 16295
    82 752 3374 4026 7265 8112 12236 12434 12460 13110 13495 15110 15299 15359 17221
    1137 1411 1546 1614 1835 6053 6151 8618 9059 14057 14941 15670 16321 16965
    447 1960 2369 2861 3047 3508 4077 4358 4370 5806 12517
    Petição 870190072873, de 30/07/2019, pág. 313/496
  63. 63/84
    14371 14749
    420 981 1657 2313 3353 4699 5094 5184 10076 10530 11521
    15960 16853
    3572 3851 3870 5218 6400 6780 9167 9603 10328 10543
    13722 16910 16929
    203 2588 4522 4692 5399 6840 7417 8896 9045 9188 10390
    12615 16386
    543 1262 2536 4358 7658 7714 9392 11079 12283 12694
    16195 16317 16751
    905 1059 3393 4347 4554 4758 5568 8652 9991 10717 10975
    12824 16373
    1229 2308 4876 5329 5424 5906 6227 6667 7141 7697 12055
    13582 16638
    697 1864 2560 4190 5097 5288 6565 9150 9282 9519 10727
    13292 16924
    363 3152 3715 3722 4582 5050 8399 9413 9851 10305 12116
    15318 16018
    338 2342 2404 4733 6189 6792 7251 7921 8509 8579 8729
    12900 15546
    1630 1867 2018 3038 3202 6364 7648 8692 9496 9705 10433
    14583 16341
    1041 2754 3015 3427 3512 4351 5174 6539 8100 8639 9912
    12666 14187
    1134 1619 4758 5545 6842 7045 8421 10373 10390 12672
    15178 16697 16727
    589 652 1174 2157 3951 4733 5278 5859 7619 9488 11665
    15516 16024
    1457 1832 2525 3690 5093 6000 6276 7974 8652 9759 10434
    15267 16448
    Petição 870190072873, de 30/07/2019, pág. 314/496
  64. 64/84
    932 3328 3349 3511 4776 6266 6711 7761 8674 9748 11167
    12134 12942 14354
    1939 1979 3141 4238 6715 7148 7673 12025 12455 14829
    14989 15081 16491 17242
    1363 2451
    1953 10230
    6218 7655
    9302 15856
    10461 10503
    9005 16075
    878 14223 15181
    3535 5327 14405
    8116 8396 9828
    2864 6306 14832
    24 11009 16377
    7064 11014 16139
    4318 8353 14997
    583 5626 10217
    11196 13669 16585
    6123 7518 9304
    2258 8250 12082
    7564 14195 15236
    10104 10233 13778
    2044 7801 11705
    10906 11443 13227
    1592 7853 14796
    3054 8887 13077
    6486 7003 9238
    424 9055 13390
    Petição 870190072873, de 30/07/2019, pág. 315/496
  65. 65/84
    618 4077 11120
    11159 13405 16070
    2927 8689 17210
    723 5842 12062
    4817 9269 10820
    208 6947 12903
    2987 10116 11520
    3522 6321 15637
    148 3087 12764
    262 1613 14121
    7236 10798 11759
    3193 4958 11292
    7537 12439 15202
    8000 9580 17269
    9665 9691 15654
    5946 14246 16040
    4283 8145 10944
    1082 1829 11267
    1272 6119 13182
    20 11943 14128
    4591 8403 16530
    2212 13724 13933
    2079 10365 14633
    1269 11307 16370
    2467 4744 10714
    6256 7915 9724
    8799 11433 16880
    459 6799 10102
    3795 6930 13350
    Petição 870190072873, de 30/07/2019, pág. 316/496
  66. 66/84
    1295 13018 14967
    3542 7310 10974
    6905 15080 16105
    2673 3143 12349
    4698 4801 14770
    7512 15844 15965
    3276 4069 10099
    1893 4676 6679
    1985 7244 10163
    6333 12760 12912
    852 5954 11771
    6958 9242 10613
    5651 10089 12309
    4124 7455 13224
    503 6787 10720
    10594 12717 14007
    4501 5311 8067
    4507 5620 13932
    9133 11025 13866
    5021 16201 16217
    6166 7438 17185
    1324 5671 11586
    2266 6335 7716
    512 9515 11595
    869 6096 13886
    10049 12536 14474
    470 8286 8306
    1268 5478 6424
    8178 8817 14506
    Petição 870190072873, de 30/07/2019, pág. 317/496
  67. 67/84
    11460 15128 16761
    6364 10121 16806
    9347 15211 16915
    1587 3591 15546
    17 4132 17071
    1677 8810 15764
    3862 7633 13685
    3855 11931 12792
    2652 13909 17080
    5581 13919 16126
    7129 8976 11152
    6662 7845 13424
    9751 9965 13847
    3662 9308 9534
    4283 7474 7682
    2418 8774 13433
    508 3864 6859
    12098 13920 15326
    1129 3271 16892
    5072 8819 10323
    4749 4984 6390
    212 13603 14893
    4966 8895 9320
    1012 3677 5711
    6654 9969 15178
    4596 5147 5905
    1541 4149 15594
    8005 8604 15147
    2519 10882 11961
    Petição 870190072873, de 30/07/2019, pág. 318/496
  68. 68/84
    190 8417 13600
    3543 4639 14618.
    13. Método de transmissão, caracterizado pelo fato de que compreende:
    uma etapa de codificação de realização de codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 14/16;
    uma etapa de intercalação grupo a grupo de realização da intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits; e uma etapa de mapeamento, de mapeamento do código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
    133, 96, 46, 148, 78, 109, 149, 161, 55, 39, 183, 54, 186, 73, 150, 180, 189, 190, 22, 135, 12, 80, 42, 130, 164, 70, 126, 107, 57, 67, 15, 157, 52, 88, 5, 23, 123, 66, 53, 147, 177, 60, 131, 108, 171, 191, 44, 140, 98, 154, 37, 118, 176, 92, 124, 138, 132, 167, 173, 13, 79, 32, 145, 14, 113, 30, 2, 0, 165, 182, 153, 24, 144, 87, 82, 75, 141, 89, 137, 33, 100, 106, 128, 168, 29, 36, 172, 11, 111, 68, 16, 10, 34, 188, 35, 160, 77, 83, 178, 58, 59, 7, 56, 110, 104, 61, 76, 85, 121, 93, 19, 134, 179, 155, 163, 115, 185, 125, 112, 71, 8, 119, 18, 47, 151, 26, 103, 122, 9, 170, 146, 99, 49, 72, 102, 31, 40, 43, 158, 142, 4, 69, 139, 28, 174, 101, 84, 129, 156, 74, 62, 91, 159, 41, 38, 45, 136, 169, 21, 51, 181, 97, 166, 175, 90, 27, 86, 65, 105, 143, 127, 17, 6, 116, 94, 117, 48, 50, 25, 64, 95, 63, 184, 152, 120, 1, 187, 162, 114, 3, 81, 20,
    Petição 870190072873, de 30/07/2019, pág. 319/496
  69. 69/84 o código LDPC inclui os bits de informação e os bits de paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade, a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
    387 648 945 3023 3889 4856 5002 5167 6868 7477 7590 8165 8354
    42 406 1279 1968 3016 4196 4599 4996 5019 6350 6785 7051 8529
    534 784 1034 1160 2530 5033 5171 5469 6167 6372 6913 7718 8621
    944 2506 2806 3149 3559 5101 6076 6083 6092 6147 6866 7908 8155
    308 1869 1888 2569 3297 4742 5232 5442 6135 6814 7284 8238 8405
    34 464 667 899 2421 3425 5382 6258 6373 6399 6489 7367 7922
    2276 3014 3525 3829 4135 4276 4611 4733 4738 4956 6025
    7152 8155
    1047 1370 2406 2819 4600 4991 5017 5590 6199 6483 6556 6834 7760
    66 380 2033 3698 4068 6096 6223 6238 6757 7541 7641 7677 8595
    562 697 782 808 921 1703 3032 4300 7027 7481 7839 8160
    Petição 870190072873, de 30/07/2019, pág. 320/496
  70. 70/84
    8526
    236 962 1557 2023 2135 2190 2892 3072 4523 6254 6838
    7209 7381
    196 1167 1179 1426 1675 1763 2345 2560 2613 5024 5761
    6522 7973
    512 822 1778 1924 2610 3445 4570 4805 5263 5299 8439
    8448 8464
    1923 2270 3204 3698 4456 4522 4601 5161 5207 6260 6310
    6441 6851
    104 281 622 1276 2172 2334 2731 3417 3854 4698 8095 8195
    8333
    451 528 1269 2169 2274 2393 3853 5002 5543 6121 6351
    7364 8139
    1685 2675 2790 2953 3103 3560 4336 5372 5495 5568 6429
    6492 8206
    604 1190 1279 2427 2714 3283 3312 3855 4566 6045 6664
    6788 8317
    338 917 1873 2102 2561 2655 4635 4765 5370 6249 6724
    7668 8456
    184 1166 1583 1859 2376 2521 3093 4181 4713 4926 5146
    6070 8004
    175 1227 2367 3402 3628 3982 4265 4282 4355 5972 6434
    7280 7765
    801 922 1029 1531 1606 3170 3824 4358 4732 4849 5225
    6759 8183
    509 1507 1704 1765 2183 2574 3271 4050 4299 4964 5968
    6324 7091
    567 795 1376 2390 2767 3424 5195 6355 6726 7607 8346
    8352
    Petição 870190072873, de 30/07/2019, pág. 321/496
  71. 71/84
    308 1060 1973 2364 2937 3526 4221 4745 5185 5845 6146 7762 323 590 732 917 2636 3008 3792 3990 4322 4893 5211 8014 471 1249 1674 1841 2567 3124 3130 4885 5575 7521 7648 8227 1582 1669 1772 2386 3340 3387 3881 4322 6018 6055 6488 7177 976 1003 2127 3575 3816 6225 7404 7499 7542 8237 8421 8630 675 961 1957 3825 3858 4646 5248 5801 5940 6533 7040 8037 79 639 1363 1436 1763 2570 3874 4876 6870 6886 7104 8399 20 297 1330 2264 3287 3534 4441 4746 6569 6971 6976 8179 482 1125 1589 2892 3759 3871 4635 6038 6214 6796 6816 7621 1127 3336 3867 3929 4269 4794 5054 5842 6471 6547 7039 8560 217 1521 1983 8283 3731 4402 208 6703 242 4988 4170 5038 4108 8035 3301 8543 3168 8249 5028 5838 3470 8597 2901 5264
    Petição 870190072873, de 30/07/2019, pág. 322/496
  72. 72/84
    2505 4505
    934 5117
    1712 5819
    3165 7273
    3274 6115
    4576 6330 7327
    5380 6732 8439
    2474 3723 7782
    384 2783 5846
    1453 4436 6625
    3220 4261 4835
    163 3117 7554
    502 2119 4059
    2200 4263 4930
    2378 6294 7713
    743 5501 6809
    1364 6062 7808
    4680 6468 7895
    3469 3602 7304
    1609 5386 5647
    267 2921 3206
    2565 3020 6269
    1651 5224 5718
    1128 5058 8579
    286 3396 7660
    1497 5171 6519
    1894 6349 7924
    1306 7744 8083
    3096 3438 3836
    Petição 870190072873, de 30/07/2019, pág. 323/496
  73. 73/84
    2556 7409 8570
    3273 4245 7935
    1633 2023 3125
    584 4914 6062
    2015 2915 3435
    1457 6366 6461
    23 3576 8132
    5322 6300 6520
    5715 7113 7822
    2044 5053 6607
    63 5432 7850
    5353 6355 8637
    346 590 2648
    4780 5997 6991
    2556 2583 6537
    661 2497 8350
    7610 8307 8441
    671 860 5986
    1133 3158 5891
    4360 5802 6547
    4782 5688 6955
    447 5030 6268
    1501 5163 7232
    1133 2743 3214
    959 4100 7554
    5712 7643 8385
    1442 3180 8008
    697 3078 8421
    137 922 5123
    Petição 870190072873, de 30/07/2019, pág. 324/496
  74. 74/84
    597 2879 6340
    824 2071 7882
    1827 4411 5941
    3846 5970 6398
    1561 1580 7668
    4335 6936 8042
    4504 5309 6737
    1846 3273 3333
    272 4885 6718
    1835 4761 6931
    2141 3760 5129
    3975 5012 6504
    1258 2822 6030
    242 4947 7668
    559 6100 8425
    1655 1962 4401
    2369 2476 2765
    114 156 3195
    1651 4154 4448
    4669 6064 7317
    4988 5567 6697
    2963 5578 5679
    2064 2286 7790
    289 4639 7582
    1258 4312 5340
    2428 4219 7268
    1752 2321 6806
    118 7302 8603
    4170 4280 4445
    Petição 870190072873, de 30/07/2019, pág. 325/496
  75. 75/84
    2207 5067 7257
    2 55 7413
    1141 4791 7149
    3407 5649 8075
    2773 3198 3720
    6970 7222 8633
    2498 4764 5281
    1048 2093 5031
    2500 2851 8396
    1694 3795 6666
    2565 3343 4688
    4228 4374 5947
    2267 6745 7172
    175 2662 3926
    90 1517 6056
    4069 5439 7648
    1679 3394 4707
    2136 4553 8265
    482 2100 2302
    3306 3729 8063
    5263 7710 8240
    1001 1335 4500
    576 6736 7250
    181 3601 3755
    5899 7515 7714
    1181 53327197
    542 1150 1196
    1386 2156 5873
    656 3019 3213
    Petição 870190072873, de 30/07/2019, pág. 326/496
  76. 76/84
    263 1117 5957
    4495 5904 6462
    2547 2786 4215
    4954 5848 6225
    940 4478 7633
    2124 3347 7069.
    14. Dispositivo de recepção, caracterizado pelo fato de que compreende:
    uma unidade de desintercalação grupo a grupo configurada para retomar a sequência do código LDPC depois da intercalação grupo a grupo para a sequência original, a sequência sendo obtida a partir dos dados transmitidos a partir de um dispositivo de transmissão que inclui uma unidade de codificação configurada para realizar a codificação LDPC com base em uma matriz de verificação de paridade de um código LDPC que tem um comprimento de código N de 69.120 bits e uma taxa de codificação r de 14/16;
    uma unidade de intercalação grupo a grupo configurada para realizar a intercalação grupo a grupo na qual o código LDPC é intercalado em unidades de grupos de bits de 360 bits; e uma unidade de mapeamento configurada para mapear o código LDPC para um dos 64 pontos de sinal da constelação uniforme (UC) em 64QAM em uma base de 6 bits, em que, na intercalação grupo a grupo, um (i + l)-ésimo grupo de bits a partir de uma cabeça do código LDPC é definido como um grupo de bits i, e uma sequência de grupos de bits 0 a 191 do código LDPC de 69.120 bits é intercalada em uma sequência de grupos de bits
    133, 96, 46, 148, 78, 109, 149, 161, 55, 39, 183, 54, 186, 73,
    150, 180, 189, 190, 22, 135, 12, 80, 42, 130, 164, 70, 126, 107, 57, 67, 15,
    Petição 870190072873, de 30/07/2019, pág. 327/496
  77. 77/84
    157, 52, 88, 5, 23, 123, 66, 53, 147, 177, 60, 131, 108, 171, 191, 44, 140, 98, 154, 37, 118, 176, 92, 124, 138, 132, 167, 173, 13, 79, 32, 145, 14, 113, 30, 2, 0, 165, 182, 153, 24, 144, 87, 82, 75, 141, 89, 137, 33, 100, 106, 128, 168, 29, 36, 172, 11, 111, 68, 16, 10, 34, 188, 35, 160, 77, 83, 178, 58, 59, 7, 56, 110, 104, 61, 76, 85, 121, 93, 19, 134, 179, 155, 163, 115, 185, 125, 112, 71, 8, 119, 18, 47, 151, 26, 103, 122, 9, 170, 146, 99, 49, 72, 102, 31, 40, 43, 158, 142, 4, 69, 139, 28, 174, 101, 84, 129, 156, 74, 62, 91, 159, 41, 38, 45, 136, 169, 21, 51, 181, 97, 166, 175, 90, 27, 86, 65, 105, 143, 127, 17, 6, 116, 94, 117, 48, 50, 25, 64, 95, 63, 184, 152, 120, 1, 187, 162, 114, 3, 81, 20, o código LDPC inclui os bits de informação e os bits de paridade, a matriz de verificação de paridade inclui uma unidade da matriz de informação correspondente aos bits de informação e uma unidade da matriz de paridade correspondente aos bits de paridade, a unidade da matriz de informação é representada por uma tabela de valor inicial da matriz de verificação de paridade, e a tabela de valor inicial da matriz de verificação de paridade é uma tabela que representa uma posição de um elemento de 1 da unidade da matriz de informação para cada 360 colunas, e é
    387 648 945 3023 3889 4856 5002 5167 6868 7477 7590 8165 8354
    42 406 1279 1968 3016 4196 4599 4996 5019 6350 6785 7051
    8529
    534 784 1034 1160 2530 5033 5171 5469 6167 6372 6913
    7718 8621
    944 2506 2806 3149 3559 5101 6076 6083 6092 6147 6866
    7908 8155
    308 1869 1888 2569 3297 4742 5232 5442 6135 6814 7284
    8238 8405
    Petição 870190072873, de 30/07/2019, pág. 328/496
  78. 78/84
    34 464 667 899 2421 3425 5382 6258 6373 6399 6489 7367
    7922
    2276 3014 3525 3829 4135 4276 4611 4733 4738 4956 6025
    7152 8155
    1047 1370 2406 2819 4600 4991 5017 5590 6199 6483 6556
    6834 7760
    66 380 2033 3698 4068 6096 6223 6238 6757 7541 7641 7677
    8595
    562 697 782 808 921 1703 3032 4300 7027 7481 7839 8160
    8526
    236 962 1557 2023 2135 2190 2892 3072 4523 6254 6838
    7209 7381
    196 1167 1179 1426 1675 1763 2345 2560 2613 5024 5761
    6522 7973
    512 822 1778 1924 2610 3445 4570 4805 5263 5299 8439
    8448 8464
    1923 2270 3204 3698 4456 4522 4601 5161 5207 6260 6310
    6441 6851
    104 281 622 1276 2172 2334 2731 3417 3854 4698 8095 8195
    8333
    451 528 1269 2169 2274 2393 3853 5002 5543 6121 6351
    7364 8139
    1685 2675 2790 2953 3103 3560 4336 5372 5495 5568 6429
    6492 8206
    604 1190 1279 2427 2714 3283 3312 3855 4566 6045 6664
    6788 8317
    338 917 1873 2102 2561 2655 4635 4765 5370 6249 6724
    7668 8456
    184 1166 1583 1859 2376 2521 3093 4181 4713 4926 5146
    Petição 870190072873, de 30/07/2019, pág. 329/496
  79. 79/84
    6070 8004
    175 1227 2367 3402 3628 3982 4265 4282 4355 5972 6434
    7280 7765
    801 922 1029 1531 1606 3170 3824 4358 4732 4849 5225
    6759 8183
    509 1507 1704 1765 2183 2574 3271 4050 4299 4964 5968
    6324 7091
    567 795 1376 2390 2767 3424 5195 6355 6726 7607 8346
    8352
    308 1060 1973 2364 2937 3526 4221 4745 5185 5845 6146
    7762
    323 590 732 917 2636 3008 3792 3990 4322 4893 5211 8014
    471 1249 1674 1841 2567 3124 3130 4885 5575 7521 7648 8227
    1582 1669 1772 2386 3340 3387 3881 4322 6018 6055 6488
    7177
    976 1003 2127 3575 3816 6225 7404 7499 7542 8237 8421
    8630
    675 961 1957 3825 3858 4646 5248 5801 5940 6533 7040
    8037
    79 639 1363 1436 1763 2570 3874 4876 6870 6886 7104 8399
    20 297 1330 2264 3287 3534 4441 4746 6569 6971 6976 8179
    482 1125 1589 2892 3759 3871 4635 6038 6214 6796 6816 7621
    1127 3336 3867 3929 4269 4794 5054 5842 6471 6547 7039
    8560
    217 1521
    1983 8283
    3731 4402
    Petição 870190072873, de 30/07/2019, pág. 330/496
  80. 80/84
    208 6703
    242 4988
    4170 5038
    4108 8035
    3301 8543
    3168 8249
    5028 5838
    3470 8597
    2901 5264
    2505 4505
    934 5117
    1712 5819
    3165 7273
    3274 6115
    4576 6330 7327
    5380 6732 8439
    2474 3723 7782
    384 2783 5846
    1453 4436 6625
    3220 4261 4835
    163 3117 7554
    502 2119 4059
    2200 4263 4930
    2378 6294 7713
    743 5501 6809
    1364 6062 7808
    4680 6468 7895
    3469 3602 7304
    1609 5386 5647
    Petição 870190072873, de 30/07/2019, pág. 331/496
  81. 81/84
    267 2921 3206
    2565 3020 6269
    1651 5224 5718
    1128 5058 8579
    286 3396 7660
    1497 5171 6519
    1894 6349 7924
    1306 7744 8083
    3096 3438 3836
    2556 7409 8570
    3273 4245 7935
    1633 2023 3125
    584 4914 6062
    2015 2915 3435
    1457 6366 6461
    23 3576 8132
    5322 6300 6520
    5715 7113 7822
    2044 5053 6607
    63 5432 7850
    5353 6355 8637
    346 590 2648
    4780 5997 6991
    2556 2583 6537
    661 2497 8350
    7610 8307 8441
    671 860 5986
    1133 3158 5891
    4360 5802 6547
    Petição 870190072873, de 30/07/2019, pág. 332/496
  82. 82/84
    4782 5688 6955
    447 5030 6268
    1501 5163 7232
    1133 2743 3214
    959 4100 7554
    5712 7643 8385
    1442 3180 8008
    697 3078 8421
    137 922 5123
    597 2879 6340
    824 2071 7882
    1827 4411 5941
    3846 5970 6398
    1561 1580 7668
    4335 6936 8042
    4504 5309 6737
    1846 3273 3333
    272 4885 6718
    1835 4761 6931
    2141 3760 5129
    3975 5012 6504
    1258 2822 6030
    242 4947 7668
    559 6100 8425
    1655 1962 4401
    2369 2476 2765
    114 156 3195
    1651 4154 4448
    4669 6064 7317
    Petição 870190072873, de 30/07/2019, pág. 333/496
  83. 83/84
    4988 5567 6697
    2963 5578 5679
    2064 2286 7790
    289 4639 7582
    1258 4312 5340
    2428 4219 7268
    1752 2321 6806
    118 7302 8603
    4170 4280 4445
    2207 5067 7257
    2 55 7413
    1141 4791 7149
    3407 5649 8075
    2773 3198 3720
    6970 7222 8633
    2498 4764 5281
    1048 2093 5031
    2500 2851 8396
    1694 3795 6666
    2565 3343 4688
    4228 4374 5947
    2267 6745 7172
    175 2662 3926
    90 1517 6056
    4069 5439 7648
    1679 3394 4707
    2136 4553 8265
    482 2100 2302
    3306 3729 8063
    Petição 870190072873, de 30/07/2019, pág. 334/496
  84. 84/84
    5263 7710 8240
    1001 1335 4500
    576 6736 7250
    181 3601 3755
    5899 7515 7714
    1181 53327197
    542 1150 1196
    1386 2156 5873
    656 3019 3213
    263 1117 5957
    4495 5904 6462
    2547 2786 4215
    4954 5848 6225
    940 4478 7633
    2124 3347 7069.
BR112019015658-5A 2017-02-06 2018-01-23 Método de transmissão, e, dispositivo de recepção. BR112019015658A2 (pt)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2017019267A JP6852427B2 (ja) 2017-02-06 2017-02-06 送信装置、送信方法、受信装置、及び、受信方法
JP2017-019267 2017-02-06
PCT/JP2018/001947 WO2018143009A1 (ja) 2017-02-06 2018-01-23 送信方法、及び、受信装置

Publications (1)

Publication Number Publication Date
BR112019015658A2 true BR112019015658A2 (pt) 2020-03-31

Family

ID=63039797

Family Applications (1)

Application Number Title Priority Date Filing Date
BR112019015658-5A BR112019015658A2 (pt) 2017-02-06 2018-01-23 Método de transmissão, e, dispositivo de recepção.

Country Status (8)

Country Link
US (1) US10931312B2 (pt)
EP (1) EP3579425B1 (pt)
JP (2) JP6852427B2 (pt)
KR (1) KR102475276B1 (pt)
BR (1) BR112019015658A2 (pt)
MX (1) MX2019009017A (pt)
TW (1) TWI666898B (pt)
WO (1) WO2018143009A1 (pt)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6885025B2 (ja) * 2016-11-18 2021-06-09 ソニーグループ株式会社 送信装置、及び、送信方法
JP6895053B2 (ja) * 2017-02-20 2021-06-30 ソニーグループ株式会社 送信装置、送信方法、受信装置、及び、受信方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4224777B2 (ja) 2003-05-13 2009-02-18 ソニー株式会社 復号方法および復号装置、並びにプログラム
EP3474454B1 (en) * 2009-11-13 2022-02-23 Panasonic Intellectual Property Corporation of America Encoding method, decoding method, coder and decoder
WO2011099281A1 (ja) * 2010-02-10 2011-08-18 パナソニック株式会社 送信装置、受信装置、送信方法及び受信方法
JP5672489B2 (ja) * 2011-02-08 2015-02-18 ソニー株式会社 データ処理装置、及び、データ処理方法
JP5648852B2 (ja) * 2011-05-27 2015-01-07 ソニー株式会社 データ処理装置、及び、データ処理方法
MX2016003557A (es) 2013-09-26 2016-07-21 Sony Corp Dispositivo de procesamiento de datos y metodo de procesamiento de datos.
JP2015130602A (ja) * 2014-01-08 2015-07-16 ソニー株式会社 データ処理装置及びデータ処理方法
US10425110B2 (en) * 2014-02-19 2019-09-24 Samsung Electronics Co., Ltd. Transmitting apparatus and interleaving method thereof
JP2015156534A (ja) * 2014-02-19 2015-08-27 ソニー株式会社 データ処理装置、及び、データ処理方法
CA3158086A1 (en) * 2014-02-20 2015-08-27 Shanghai National Engineering Research Center Of Digital Television Co., Ltd Interleaving and mapping method and deinterleaving and demapping method for ldpc codeword
JP2015170911A (ja) 2014-03-05 2015-09-28 ソニー株式会社 データ処理装置、及び、データ処理方法
US20160164540A1 (en) 2014-05-21 2016-06-09 Sony Corporation Data processing device and data processing method
US20170093430A1 (en) * 2014-05-21 2017-03-30 Sony Corporation Data processing device and data processing method
CN105379125B (zh) * 2014-05-21 2019-11-12 索尼公司 数据处理装置以及数据处理方法
WO2015178215A1 (ja) * 2014-05-21 2015-11-26 ソニー株式会社 データ処理装置、及び、データ処理方法
US20160204804A1 (en) * 2015-01-13 2016-07-14 Sony Corporation Data processing apparatus and method
JP6885027B2 (ja) * 2016-11-18 2021-06-09 ソニーグループ株式会社 送信装置、及び、送信方法
JP6885028B2 (ja) * 2016-11-18 2021-06-09 ソニーグループ株式会社 送信装置、及び、送信方法

Also Published As

Publication number Publication date
JP7022361B2 (ja) 2022-02-18
KR20190111958A (ko) 2019-10-02
TWI666898B (zh) 2019-07-21
US20190341938A1 (en) 2019-11-07
WO2018143009A1 (ja) 2018-08-09
EP3579425A1 (en) 2019-12-11
US10931312B2 (en) 2021-02-23
EP3579425A4 (en) 2020-04-15
JP2018129567A (ja) 2018-08-16
TW201832526A (zh) 2018-09-01
JP2021097410A (ja) 2021-06-24
MX2019009017A (es) 2019-11-28
KR102475276B1 (ko) 2022-12-08
EP3579425B1 (en) 2022-10-12
JP6852427B2 (ja) 2021-03-31

Similar Documents

Publication Publication Date Title
KR102190377B1 (ko) 데이터 처리 장치, 및, 데이터 처리 방법
BR112019009540A2 (pt) aparelho e método de transmissão, e, aparelho e método de recepção.
KR102190362B1 (ko) 데이터 처리 장치 및 데이터 처리 방법
CA2917822A1 (en) Data processing device and data processing method
BR112019015660A2 (pt) Método de transmissão, e, dispositivo de recepção.
KR102164370B1 (ko) 데이터 처리 장치, 및, 데이터 처리 방법
BR112019009549A2 (pt) aparelho e método de transmissão, e, aparelho e método de recepção
KR102326752B1 (ko) 송신 장치, 송신 방법, 수신 장치, 및, 수신 방법
CA2941450C (en) Data processing device and data processing method
BR112019009544A2 (pt) aparelho e método de transmissão, e, aparelho e método de recepção.
BR112019009555A2 (pt) aparelho e método de transmissão, e, aparelho e método de recepção
BR112019015649A2 (pt) Método de transmissão, e, dispositivo de recepção
BR112019015640A2 (pt) Método de transmissão, e, dispositivo de recepção.
BR112020007935A2 (pt) dispositivo e método de transmissão, e, dispositivo e método de recepção
BR112019016748A2 (pt) método de transmissão, e, dispositivo de recepção
BR112019016763A2 (pt) Método de transmissão, e, dispositivo de recepção.
BR112019015658A2 (pt) Método de transmissão, e, dispositivo de recepção.
BR112020003136A2 (pt) método de transmissão, e, dispositivo de recepção
BR112020008014A2 (pt) dispositivo e método de transmissão, e, dispositivo e método de recepção.
BR112019015651A2 (pt) Método de transmissão, e, dispositivo de recepção
BR112020007975A2 (pt) dispositivos de transmissão e recepção, e, métodos de transmissão e recepção
BR112020007969A2 (pt) dispositivo e método de transmissão, e, dispositivo e método de recepção
BR112019016759A2 (pt) Método de transmissão, e, dispositivo de recepção.
BR112019016746A2 (pt) método de transmissão, e, dispositivo de recepção.
BR112019015645A2 (pt) Método de transmissão, e, dispositivo de recepção.

Legal Events

Date Code Title Description
B350 Update of information on the portal [chapter 15.35 patent gazette]