BR112018011988A2 - método de entrelaçamento para correção de erros de envio de alta produtividade - Google Patents
método de entrelaçamento para correção de erros de envio de alta produtividadeInfo
- Publication number
- BR112018011988A2 BR112018011988A2 BR112018011988A BR112018011988A BR112018011988A2 BR 112018011988 A2 BR112018011988 A2 BR 112018011988A2 BR 112018011988 A BR112018011988 A BR 112018011988A BR 112018011988 A BR112018011988 A BR 112018011988A BR 112018011988 A2 BR112018011988 A2 BR 112018011988A2
- Authority
- BR
- Brazil
- Prior art keywords
- symbols
- sequence
- code word
- repair
- error correction
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0061—Error detection codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0071—Use of interleaving
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2703—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/3761—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35 using code combining, i.e. using combining of codeword portions which may have been transmitted separately, e.g. Digital Fountain codes, Raptor codes or Luby Transform [LT] codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0041—Arrangements at the transmitter end
- H04L1/0042—Encoding specially adapted to other signal generation operation, e.g. in order to reduce transmit distortions, jitter, or to improve signal shape
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0041—Arrangements at the transmitter end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0064—Concatenated codes
- H04L1/0065—Serial concatenated codes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Error Detection And Correction (AREA)
Abstract
codificadores, decodificadores e métodos de codificação e descodificação de dados podem compreender receber símbolos de origem em uma primeira sequência, armazenar os símbolos de origem para uma primeira memória em uma segunda sequência, em que a primeira sequência é um primeiro entrelaçamento em relação à segunda sequência, determinar se a memória contém todos os símbolos de origem de uma palavra código, em que os símbolos de origem de uma palavra código são os símbolos usados para gerar símbolos de reparo para aquela palavra código, gerar símbolos de reparo para a palavra código, armazenar os símbolos de reparo para uma segunda memória em uma terceira sequência, entrelaçar os símbolos de reparo e dos símbolos de origem em um fluxo de saída como um fluxo de símbolos codificados, em que os símbolos de reparo aparecem no fluxo de saída em uma quarta sequência, em que a quarta sequência é um segundo entrelaçamento em relação à terceira sequência, e emitir o fluxo de símbolos codificados.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201562268185P | 2015-12-16 | 2015-12-16 | |
US15/377,707 US10164738B2 (en) | 2015-12-16 | 2016-12-13 | Interlacing method for high throughput forward error correction |
PCT/US2016/066528 WO2017106268A1 (en) | 2015-12-16 | 2016-12-14 | Interlacing method for high throughput forward error correction |
Publications (1)
Publication Number | Publication Date |
---|---|
BR112018011988A2 true BR112018011988A2 (pt) | 2018-12-11 |
Family
ID=57714689
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
BR112018011988A BR112018011988A2 (pt) | 2015-12-16 | 2016-12-14 | método de entrelaçamento para correção de erros de envio de alta produtividade |
Country Status (5)
Country | Link |
---|---|
US (1) | US10164738B2 (pt) |
EP (1) | EP3391566A1 (pt) |
CN (1) | CN108370289A (pt) |
BR (1) | BR112018011988A2 (pt) |
WO (1) | WO2017106268A1 (pt) |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7676735B2 (en) * | 2005-06-10 | 2010-03-09 | Digital Fountain Inc. | Forward error-correcting (FEC) coding and streaming |
US7441174B2 (en) * | 2005-09-07 | 2008-10-21 | The University Of Hong Kong | Embedded state metric storage for MAP decoder of turbo codes |
WO2007134196A2 (en) * | 2006-05-10 | 2007-11-22 | Digital Fountain, Inc. | Code generator and decoder using hybrid codes |
US8151174B2 (en) * | 2008-02-13 | 2012-04-03 | Sunrise IP, LLC | Block modulus coding (BMC) systems and methods for block coding with non-binary modulus |
US9544776B2 (en) * | 2008-03-25 | 2017-01-10 | Qualcomm Incorporated | Transmission and reception of dedicated reference signals |
US8352840B2 (en) * | 2008-03-25 | 2013-01-08 | Her Majesty The Queen in Right of Canada, As Represented by The Minister of Industry, Through The Commincations Research Centre Canada | Event cleanup processing for improving the performance of sequence-based decoders |
CN102055495B (zh) * | 2010-12-15 | 2013-10-30 | 北京理工大学 | 一种基于高速总线和gpu的多维混合扩频系统及方法 |
CN104067594A (zh) * | 2011-11-01 | 2014-09-24 | 高通股份有限公司 | 在http服务器之间分配源数据和修复数据的内容传送系统 |
EP2783475B1 (en) | 2011-11-21 | 2017-11-15 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Interleaving for layer-aware forward error correction |
US8873371B2 (en) * | 2012-09-28 | 2014-10-28 | Broadcom Corporation | User equipment optimization for multimedia broadcast multicast service |
US9413494B2 (en) * | 2013-01-17 | 2016-08-09 | Qualcomm Incorporated | FEC-based reliable transport control protocols for multipath streaming |
US9294227B2 (en) * | 2013-01-29 | 2016-03-22 | Qualcomm Incorporated | LT staircase FEC code |
CN104539393B (zh) * | 2015-01-07 | 2018-01-12 | 北京邮电大学 | 一种基于极化码的信源编码方法 |
-
2016
- 2016-12-13 US US15/377,707 patent/US10164738B2/en active Active
- 2016-12-14 CN CN201680073400.2A patent/CN108370289A/zh active Pending
- 2016-12-14 BR BR112018011988A patent/BR112018011988A2/pt not_active Application Discontinuation
- 2016-12-14 WO PCT/US2016/066528 patent/WO2017106268A1/en active Search and Examination
- 2016-12-14 EP EP16822333.7A patent/EP3391566A1/en not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
CN108370289A (zh) | 2018-08-03 |
WO2017106268A1 (en) | 2017-06-22 |
EP3391566A1 (en) | 2018-10-24 |
US20170180079A1 (en) | 2017-06-22 |
US10164738B2 (en) | 2018-12-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
BR112017016341A2 (pt) | codificação em modo paleta para codificação de vídeo | |
BR112018014928A2 (pt) | código polar de janela concatenada e deslizante | |
BR112018074554A2 (pt) | construções de código polar aumentadas por colocação estratégica de bits de crc | |
CL2017002268A1 (es) | Descodificación de secuencias de bits de audio con metadatos de replicación de banda espectral mejorada en al menos un elemento de relleno | |
EA202190145A3 (ru) | Модуль параллельного перемежения битов | |
CL2016000833A1 (es) | Aparato y método para codificar una trama de audio que incluye información de codificación redundante utilizable para reconstruir una trama de audio previa en base al tipo de trama de audio previa con un indicador del tipo de trama de audio previa. | |
BR112015019409A2 (pt) | projeto de ldpc utilizando construções quase-cíclicas e perfuração para alta taxa, alto paralelismo, e piso de erro baixo | |
BR112016021434A2 (pt) | Método de equiparação de taxa de código polar e aparelho de equiparação de taxa | |
AR079888A1 (es) | Codificador de audio, decodificador de audio, metodo para codificar y decodificar una informacion de audio y programa de computacion que obtiene un valor de contexto de sub- region basado en una norma de valores espectrales previamente decodificados | |
BR112016027099A2 (pt) | aparelho de transmissão | |
BR112017011104A2 (pt) | sistemas, aparelhos e métodos para execução de especulação de dados | |
BR112018072180A2 (pt) | metódos para codificar e decodificar utilizando um código polar, codificador de informação, decodificador de informação e mémória legível por computador | |
BR112016007515A2 (pt) | codificação e decodificação de posições de picos espectrais | |
MX2019015244A (es) | Dispositivo de procesamiento de datos y metodo de procesamiento de datos. | |
MX2019013223A (es) | Dispositivo de procesamiento de datos y metodo de procesamiento de datos. | |
BR112013005240A2 (pt) | geração e aplicação de um sublivro de códigos de um livro de codificação de controle de erro | |
JP2016536606A5 (pt) | ||
BR112018011988A2 (pt) | método de entrelaçamento para correção de erros de envio de alta produtividade | |
MX2014012118A (es) | Codificador de revision de paridad de baja densidad que tiene una longitud de 64800 y un indice de codigo de 4/15 y metodo de codificacion de revision de paridad de baja densidad que utiliza el mismo. | |
BR112016028525A2 (pt) | dispositivo móvel, componente de rede, método para operar dispositivo móvel e método para operar um componente de rede | |
BR112015031617A2 (pt) | método e dispositivo de quantização vetorial de envelope de domínio de frequência | |
MX2014012120A (es) | Codificador de revision de paridad de baja densidad y metodo de codificacion de revision de paridad de baja densidad que utiliza el mismo. | |
MX2016003228A (es) | Dispositivo de procesamiento de datos y metodo de procesamiento de datos. | |
MX2016003484A (es) | Dispositivo de procesamiento de datos y metodo de procesamiento de datos. | |
MX2016003222A (es) | Dispositivo de procesamiento de datos y metodo de procesamiento de datos. |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
B11A | Dismissal acc. art.33 of ipl - examination not requested within 36 months of filing | ||
B11Y | Definitive dismissal - extension of time limit for request of examination expired [chapter 11.1.1 patent gazette] | ||
B350 | Update of information on the portal [chapter 15.35 patent gazette] |