BR112016027596B1 - Transceptor multi-modo reconfigurável - Google Patents
Transceptor multi-modo reconfigurável Download PDFInfo
- Publication number
- BR112016027596B1 BR112016027596B1 BR112016027596-9A BR112016027596A BR112016027596B1 BR 112016027596 B1 BR112016027596 B1 BR 112016027596B1 BR 112016027596 A BR112016027596 A BR 112016027596A BR 112016027596 B1 BR112016027596 B1 BR 112016027596B1
- Authority
- BR
- Brazil
- Prior art keywords
- chain
- chains
- synthesizer
- tdd
- fdd
- Prior art date
Links
- 238000000034 method Methods 0.000 claims abstract description 37
- 230000002776 aggregation Effects 0.000 claims abstract description 13
- 238000004220 aggregation Methods 0.000 claims abstract description 13
- 238000013461 design Methods 0.000 claims abstract description 10
- 230000005540 biological transmission Effects 0.000 claims description 9
- 238000005516 engineering process Methods 0.000 description 12
- 239000000872 buffer Substances 0.000 description 7
- 238000004891 communication Methods 0.000 description 6
- 230000009977 dual effect Effects 0.000 description 6
- 230000006870 function Effects 0.000 description 6
- 239000000969 carrier Substances 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 230000007774 longterm Effects 0.000 description 3
- 238000013459 approach Methods 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 238000001228 spectrum Methods 0.000 description 2
- 102100032566 Carbonic anhydrase-related protein 10 Human genes 0.000 description 1
- 101000867836 Homo sapiens Carbonic anhydrase-related protein 10 Proteins 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 238000000586 desensitisation Methods 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J4/00—Combined time-division and frequency-division multiplex systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/3827—Portable transceivers
- H04B1/3833—Hand-held transceivers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/0001—Arrangements for dividing the transmission path
- H04L5/0003—Two-dimensional division
- H04L5/0005—Time-frequency
- H04L5/0007—Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
- H04L5/001—Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT the frequencies being arranged in component carriers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/14—Two-way operation using the same type of signal, i.e. duplex
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W88/00—Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
- H04W88/02—Terminal devices
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/005—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges
- H04B1/0067—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges with one or more circuit blocks in common for different bands
- H04B1/0082—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges with one or more circuit blocks in common for different bands with a common local oscillator for more than one band
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/403—Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/50—Circuits using different frequencies for the two directions of communication
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/54—Circuits using the same frequency for two directions of communication
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/36—Modulator circuits; Transmitter circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/38—Demodulator circuits; Receiver circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/0001—Arrangements for dividing the transmission path
- H04L5/0014—Three-dimensional division
- H04L5/0023—Time-frequency-space
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/14—Two-way operation using the same type of signal, i.e. duplex
- H04L5/1469—Two-way operation using the same type of signal, i.e. duplex using time-sharing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Transceivers (AREA)
Abstract
transceptor multi-modo reconfigurável reconfigurar um projeto de transceptor usando uma pluralidade de sintetizadores de frequência e uma pluralidade de cadeias receptoras (rx) e transmissoras (tx) de agregação de transportador (ca), o método incluindo: conectar um primeiro sintetizador de frequência a uma primeira cadeia ca tx; conectar a pluralidade de sintetizadores de frequência à pluralidade de cadeias ca rx, em que um segundo sintetizador de frequência da pluralidade de sintetizadores de frequência é conectado como um sintetizador compartilhado a uma primeira cadeia ca rx e uma segunda cadeia ca tx.
Description
[0001] A presente invenção refere-se, de um modo geral, a transceptores e, mais especificamente, a um transceptor reconfigurável multimodo.
[0002] Um transceptor em um sistema de comunicação pode transmitir dados utilizando um transmissor e receber dados utilizando um receptor para comunicação bidirecional. O transceptor também pode suportar a agregação tranportadora (CA), que é a operação simultânea em várias operadoras. Transceptores multi-modo incluindo Evolução a longo Prazo (LTE)/divisão dupla de frequência (FDD), LTE/divisão dupla de tempo (TDD), Queda comutada de circuito (CSFB), Voz e LTE simultâneos (SVLTE), GSM e LTE simultâneos (SGLTE), Dual SIM Dual Standby (DSDS) e outros dispositivos configurados de forma semelhante coexistem em várias combinações diferentes em diferentes regiões do mundo. Além disso, a agregação de portadores LTE com enlaces descendentes 2, 3 e 4 já está disponível ou estará disponível em breve. Assim, um dispositivo que pode lidar com vários modos e bandas, enquanto proporcionando simultaneamente interoperabilidade FDD e TDD é necessária, a fim de satisfazer as crescentes demandas de dados sem fio. No entanto, o suporte de ambas as operações FDD e TDD complica o oscilador local LO e conexões de sintetizador para os enlaces de recepção (RX) e de transmissão (TX) no transceptor multi-modo.
[0003] Para resolver as questões ligadas à necessidade de dispositivos multi-banda multi-modo, uma configuração de dois chips na qual um transceptor (por exemplo, um transceptor FDD) reside em um primeiro chip e outro transceptor (por exemplo, um TDD Transceptor de apoio LTE-CA e outras tecnologias) reside em um segundo chip pode ser usado. Embora esta configuração possa fornecer os recursos necessários, ocupará mais área de chip, consumirá mais cadeia e suportará menos número de combinações de CA do que uma solução de chip único. Consequentemente, existe a necessidade de reconfigurar e reutilizar o transceptor de forma flexível com hardware mínimo para proporcionar uma solução de chip único para melhorar a interoperabilidade FDD e TDD e melhor utilização do espectro.
[0004] Os detalhes da presente descrição, tanto no que se refere à sua estrutura como ao seu funcionamento, podem ser recolhidos em parte pelo estudo dos desenhos adicionais anexos, nos quais os mesmos números de referência referem-se a partes semelhantes e nos quais:
[0005] A FIG. 1A é um dispositivo sem fio que comunica com um sistema de comunicação sem fio;
[0006] A FIG. 1B é um diagrama de blocos de um exemplo de concepção do dispositivo sem fio ilustrado na FIG. 1A;
[0007] A FIG. 1C é um diagrama de fluxo que ilustra um método para reconfigurar uma concepção de transceptor para maximizar o número de enlaces descendentes (DLs) e enlaces ascendentes (ULs) utilizando um número fixo de sintetizadores de acordo com uma modalidade da presente divulgação;
[0008] A FIG. 2A ilustra um exemplo de caso (LTE FDD (3DL + 1UL) + LTE TDD (1DL + 1UL)) de um transceptor CA FDD/TDD concebido utilizando o método descrito na FIG. 1C;
[0009] A FIG. 2B ilustra trajetos de sinal para as cadeias Rx e Tx de um transceptor CA FDD/TDD mostrado na FIG. 2A;
[00010] A FIG. 3A ilustra um outro exemplo de caso (LTE TDD (2DL/intra/não-contíguo + 1UL + 2DL/inter + 1UL)) de um transceptor CA TDD concebido utilizando o método descrito na FIG. 1C;
[00011] A FIG. 3B ilustra trajetos de sinal para as cadeias Rx e Tx de um transceptor CA TDD ilustrado na FIG. 3A;
[00012] A FIG. 4A ilustra outro exemplo de caso (LTE FDD (4DL + 1UL)) de um transceptor CA FDD concebido utilizando o método descrito na FIG. 1C;
[00013] A FIG. 4B ilustra trajetos de sinal para as cadeias RX e TX de um transceptor CA FDD mostrado na FIG. 4A;
[00014] A FIG. 5A ilustra um outro exemplo de caso (LTE FDD (2DL/intra + 1 UL + 1 DL + 1UL)) de um transceptor CA FDD concebido utilizando o método descrito na FIG. 1C;
[00015] A FIG. 5B ilustra trajetos de sinal para as cadeias Rx e Tx de um transceptor CA FDD mostrado na FIG. 5A;
[00016] A FIG. 6A ilustra outro exemplo de caso (LTE FDD (3DL + 1UL) + GSM/TDD (1DL + 1UL)) de um transceptor CA FDD/TDD/GSM concebido utilizando o método descrito na FIG. 1C;
[00017] A FIG. 6B ilustra trajetos de sinal para as cadeias Rx e Tx de um transceptor CA FDD/TDD/GSM mostrado na FIG. 6A;
[00018] A FIG. 7A ilustra um outro exemplo de caso (SVLTE TDD (3DL + 1UL) + CDMA/FDD (1DL + 1UL)) de um transceptor CA FDD/TDD/SVLTE concebido utilizando o método descrito na FIG. 1C;
[00019] A FIG. 7B ilustra trajetos de sinal para as cadeias Rx e Tx de um transceptor CA FDD/TDD/SVLTE mostrado na FIG. 7A;
[00020] A FIG. 8A ilustra um outro exemplo de caso (SVLTE FDD (2DL + 1UL) + LTE TDD (1DL + 1UL) + CDMA (IDL)) de um transceptor CA FDD/TDD/SVLTE + DSDS concebido utilizando o método descrito na FIG. 1C; e
[00021] A FIG. 8B ilustra trajetos de sinal para as cadeias Rx e Tx de um transceptor CA FDD/TDD/SVLTE + DSDS ilustrado na FIG. 8A.
[00022] Conforme descrito acima, o suporte de ambas as operações FDD e TDD complica a ligação LO e sintetizador para os enlaces de recepção (RX) e de transmissão (TX) no transceptor multi-modo.
[00023] Modalidades como aqui descritas proporcionam uma reconfiguração flexível e reutilização do transceptor com hardware mínimo para proporcionar uma solução de chip único para melhorar a interoperabilidade de divisão dupla de frequência (FDD) e divisão dupla de tempo (TDD) e melhor utilização do espectro. Depois de ler esta descrição se tornará evidente como implementar a invenção em várias modalidades e aplicações. Embora várias implementações da presente descrição sejam aqui descritas, deve-se entender que estas implementações são apresentadas apenas a título de exemplo, e não de limitação. Como tal, esta descrição detalhada de várias implementações não deve ser interpretada como limitando o âmbito ou amplitude da presente divulgação.
[00024] A FIG. 1A é um dispositivo sem fio 110 que comunica com um sistema de comunicação sem fio 100. O sistema sem fio 100 pode ser um sistema de Evolução a Longo Prazo (LTE), um sistema de Acesso Múltiplo por Divisão de Código (CDMA), um Sistema Global para Comunicações Móveis (GSM), um sistema de rede local sem fio (WLAN) ou algum outro sistema sem fio. Um sistema CDMA pode implementar CDMA de banda larga (WCDMA), CDMA 1X, Evolução de dado otimizada (EVDO), CDMA Síncrono de Divisão de tempo (TD- SCDMA), ou alguma outra versão de CDMA. Por simplicidade, a FIG. 1A mostra o sistema sem fio 100 incluindo duas estações de base 120 e 122 e um controlador de sistema 130. Em geral, um sistema sem fio pode incluir qualquer número de estações de base e qualquer conjunto de entidades de rede.
[00025] O dispositivo sem fio 110 pode também ser referido como um equipamento de usuário (UE), uma estação móvel, um terminal, um terminal de acesso, uma unidade de assinante, uma estação, etc. O dispositivo sem fio 110 pode ser um telefone celular, um telefone inteligente, um tablet, um modem sem fio, um assistente digital pessoal (PDA), um dispositivo portátil, um computador portátil, um smartbook, um netbook, um telefone sem fio, uma estação WLL, um dispositivo Bluetooth, etc. O dispositivo 110 sem fio pode também receber sinais de estações de radiodifusão (por exemplo, uma estação de difusão 124), sinais de satélites (por exemplo, um satélite 140) em um ou mais sistemas globais de navegação por satélite (GNSS), Etc. O dispositivo sem fio 110 pode suportar uma ou mais tecnologias de rádio para comunicações sem fio tais como LTE, WCDMA, CDMA IX, EVDO, TD-SCDMA, GSM, 802.11, etc.
[00026] O dispositivo 110 sem fio pode ser capaz de operar em frequências de cobertura de banda baixa (LB) inferiores a 1000 megahertz (MHz), banda média (MB) cobrindo frequências de 1000 MHz a 2300 MHz e/ou banda alta (HB) cobrindo frequências superiores a 2300 MHz. Por exemplo, banda baixa pode cobrir 698 a 960 MHz, banda média pode cobrir 1475 a 2170 MHz e alta banda pode cobrir 2300 a 2690 MHz e 3400 a 3800 MHz. Banda baixa, banda média e banda alta referem-se a três grupos de bandas (ou grupos de bandas), com cada grupo de bandas incluindo um número de bandas de frequência (ou simplesmente "bandas"). Cada banda pode cobrir até 200 MHz. O LTE Release 11 suporta 35 bandas, que são referidas como bandas LTE/UMTS e estão listadas em um documento disponível ao público 3GPP TS 36.101. Em geral, qualquer número de grupos de bandas pode ser definido. Cada grupo de banda pode abranger qualquer intervalo de frequências, que podem ou não corresponder a qualquer uma das faixas de frequência acima indicadas. Cada grupo de banda pode incluir qualquer número de bandas.
[00027] O dispositivo sem fio 110 pode suportar a agregação de portadoras, que é operação em múltiplas portadoras com vários enlaces descendentes (DL) e múltiplos enlaces ascendentes (UL)) para tecnologia avançada LTE em modos FDD e TDD. Assim, a agregação transportadora pode ser referida como operação de multi-portadora. Um transportador pode referir-se a uma faixa de frequências utilizadas para comunicação e pode estar associado a certas características. Por exemplo, um transportador pode estar associado com informação do sistema e/ou informação de controlo que descreve a operação no suporte. Um transportador pode também ser referido como um suporte de componente (CC), um canal de frequência, uma célula, etc. Uma banda pode incluir um ou mais transportadores. Cada portadora pode cobrir até 20 MHz em LTE. O dispositivo sem fio 110 pode ser configurado com até 5 veículos em uma ou duas bandas.
[00028] O dispositivo sem fio 110 pode receber múltiplos sinais transmitidos enviados simultaneamente a diferentes frequências. Estes sinais múltiplos transmitidos podem ser enviados por (i) uma ou mais estações de base em múltiplos portadores a diferentes frequências para agregação de portadoras, ou (ii) diferentes estações de base no mesmo sistema sem fio para coordenadas multiponto (CoMP) ou (iii) uma ou mais estações de base em um ou mais sistemas sem fio para serviços concorrentes (por exemplo, voz/voz simultânea, voz/dados, dados/dados, etc.), ou (iv) uma ou mais estações de base para transmissões concorrentes.
[00029] A FIG. 1B é um diagrama de blocos de um exemplo de concepção do dispositivo sem fio 110 ilustrado na FIG. 1A. Neste desenho exemplar, o dispositivo sem fio 110 inclui um transceptor 220 acoplado a uma antena primária 214, um transceptor 222 acoplado a uma antena secundária 212 e um processador/controlador de dados 280. O transmissor 220 inclui múltiplos (k) receptores 230pa a 230pk e múltiplos (K) transmissores de 250pa a 250pk para suportar múltiplas bandas de frequências, múltiplas tecnologias de rádio, agregação de portadoras, etc. O transceptor 222 inclui múltiplos (l) receptores 230sa a 230sl e múltiplos (l) transmissores 250sa a 250sl para suportar múltiplas bandas de frequências, tecnologias de rádio múltiplas, agregação de portadoras, diversidade de recepção, transmissão MIMO de múltiplas entradas de múltiplas antenas de transmissão para receber antenas múltiplas, etc.
[00030] No desenho exemplificativo mostrado na FIG. 1B, cada receptor 230 inclui um LNA 240 e circuitos de recepção 242. Para a recepção de dados, a antena 214 recebe sinais de estações de base e/ou outras estações de transmissor e fornece um sinal de RF recebido, que é encaminhado através de um circuito de interface de antena 224 e apresentado como Um sinal RF de entrada para um receptor selecionado. O circuito de interface de antena 224 pode incluir comutadores, duplexadores, filtros de transmissão, filtros de recepção, circuitos de correspondência, etc. A descrição abaixo pressupõe que o receptor 230pa é o receptor selecionado. No receptor 230pa, um LNA 240pa amplifica o sinal RF de entrada e fornece um sinal de RF de saída. Os circuitos de recepção 242pa convertem para baixo o sinal de RF de saída de RF para banda base, amplificam e filtram o sinal de conversão descendente e fornecem um sinal de entrada analógico ao processador de dados 280. Os circuitos de recepção 242pa podem incluir misturadores, filtros, amplificadores, circuitos de correspondência, um oscilador, um gerador de oscilador local (LO), um circuito fechado de fase (PLL), etc. Cada receptor restante 230 nos transceptores 220 e 222 pode funcionar de modo semelhante ao receptor 230pa.
[00031] No desenho exemplificativo ilustrado na FIG. IB, cada transmissor 250 inclui circuitos de transmissão 252 e um amplificador de potência (PA) 254. Para transmissão de dados, o processador de dados 280 processa (por exemplo, codifica e modula) dados a transmitir e fornece um sinal de saída analógico a um transmissor selecionado. A descrição abaixo pressupõe que o transmissor 250pa é o transmissor selecionado. No transmissor 250pa, os circuitos de transmissão 252pa amplificam, filtram e convertem o sinal de saída analógica da banda base para RF e fornecem um sinal de RF modulado. Os circuitos de transmissão 252pa podem incluir amplificadores, filtros, misturadores, circuitos de correspondência, um oscilador, um gerador de LO, um PLL, etc. Um PA 254pa recebe e amplifica o sinal de RF modulado e proporciona um sinal de RF de transmissão com o nível de potência de saída adequado. O sinal de RF de transmissão é encaminhado através do circuito de interface de antena 224 e transmitido através da antena 214. Cada transmissor restante 250 nos transceptores 220 e 222 pode funcionar de modo semelhante ao transmissor 250pa.
[00032] A FIG. 1B também mostra um desenho exemplar do receptor 230 e do transmissor 250. Um receptor e um transmissor também podem incluir outros circuitos não mostrados na FIG. IB, tais como filtros, circuitos de correspondência, etc. Todos ou uma parte dos transceptores 220 e 222 podem ser implementados em um ou mais circuitos integrados analógicos (ICs), CIs de RF (RFICs), ICs de sinal misto, etc. Por exemplo, Os LNA 240 e os circuitos de recepção 242 dentro dos transceptores 220 e 222 podem ser implementados em múltiplos chips IC. Os circuitos nos transceptores 220 e 222 podem também ser implementados de outras maneiras.
[00033] O processador/controlador de dados 280 pode executar várias funções para o dispositivo sem fio 110. Por exemplo, o processador de dados 280 pode executar o processamento para os dados serem recebidos através dos receptores 230 e os dados serem transmitidos através dos transmissores 250. O controlador 280 pode controlar o funcionamento dos vários Circuitos dentro dos transceptores 220 e 222. Uma memória 282 pode armazenar códigos de programa e dados para o processador/controlador de dados 280. O processador/controlador de dados 280 pode ser implementado em um ou mais circuitos integrados específicos de aplicação (ASICs) e/ou outros CIs.
[00034] A agregação de transportador (CA) pode incluir célula de serviço primária (Pcell) e uma ou mais células de serviço secundárias (SCells). As frequências de recepção (Rx) e de transmissão (Tx) são emparelhadas em PCell. Em algumas modalidades tais como no caso de um único enlace ascendente, as frequências de recepção (Rx) e de transmissão (Tx) podem ser emparelhadas em PCell. Em outras modalidades, se a agregação de portadora estiver ativada nos enlaces ascendentes, é possível que o outro enlace ascendente seja transmitido nas outras frequências de Tx nas Scells. Em uma combinação de banda especificada, a primeira célula especificada é geralmente PCell. Por exemplo, na combinação de banda B42 + B17 + B4 + B2, B42 é PCell e B17, B4 e B2 são SCells. Numa modalidade, a reconfiguração do transceptor para proporcionar uma solução de chip único para melhorar a interoperabilidade FDD e TDD envolve a mistura adequada de sintetizadores nos enlaces/cadeias receptores e transmissores dos modos CA. Por exemplo, um sintetizador CA (CAO) pode ser compartilhado alternativamente entre a cadeia receptora e a cadeia transmissora quando este sintetizador CA (CAO) é atribuído a uma banda TDD. Caso contrário, no modo FDD, o CA sintetizador (CAO) é utilizado separadamente para a cadeia do receptor ou a cadeia do transmissor, desativando uma ou outra cadeia. Simultaneamente, outros sintetizadores CA (CA 1/2/3) ou sintetizador TX podem ser configurados para fornecer os sinais LO separadamente para a cadeia receptora ou para a cadeia transmissora. Essa configuração fornece benefícios adicionais. Por exemplo, para a porção FDD, uma abordagem de sintetizador separada permite: um bom isolamento entre a trajetória do sinal de recepção e a trajetória do sinal de transmissão para evitar a dessensibilização do receptor; e um bom isolamento entre o oscilador controlado por tensão de recepção (VCO) e o VCO de transmissão para evitar puxar VCO, o que pode resultar na degradação de ruído de fase (IPN) integrada. Para a porção TDD, uma abordagem de sintetizador compartilhado simultaneamente permite conexões LO de transmissor/receptor curtas ao sintetizador compartilhado para reduzir o consumo de cadeia.
[00035] A Tabela 1 mostra várias configurações de exemplo diferentes para demonstrar a flexibilidade do projeto do transceptor FDD/TDD reconfigurável utilizando múltiplas tecnologias. Por exemplo, em configurações LTE FDD/TDD mistos tais como as configurações 1-2, que conduzem as cadeias TDD Rx e Tx (CAO) com o sintetizador compartilhado (CAO) e a cadeia Rx ou Tx do FDD com um sintetizador separado, podem alcançar a melhor utilização de hardware maximizando o número de enlaces descendentes para 4 e enlaces ascendentes a 2 com apenas 5 sintetizadores neste exemplo. Configurações semelhantes podem ser usadas para incluir tecnologias não-LTE. Por exemplo, as Configurações 5-7 (assumindo GSM como TDD e CDMA como FDD) usam o sintetizador compartilhado (CAO) para conduzir o GSM ou LTE no modo TDD e os outros sintetizadores separados são usados para conduzir as outras tecnologias LTE ou CDMA em FDD modo. Para as Configurações 3 e 4, que incluem apenas tecnologia FDD, o sintetizador compartilhado (CAO) pode ser usado como um sintetizador FDD Para Tabela 1
[00036] A FIG. 1C é um diagrama de fluxo 150 que ilustra um método para reconfigurar uma concepção de transceptor para maximizar o número de enlaces descendentes (DLs) e enlaces ascendentes (ULs) utilizando um número fixo de sintetizadores de acordo com uma modalidade da presente descrição. Em uma modalidade, um máximo de quatro enlaces descendentes e duas enlaces ascendentes (CA entre bandas) são configuradas com cinco sintetizadores, quatro cadeias receptor e duas cadeias transmissoras. Um sintetizador de frequência está ligado, no passo 160, a uma cadeia transmissora, e três sintetizadores estão ligados, no passo 162, a três cadeias receptoras. Um sintetizador de frequência (p.ex., CA0) é então configurado, no passo 164, para ser compartilhado entre uma cadeia receptora e uma cadeia transmissora. No passo 170, é feita uma determinação se o sintetizador compartilhado é para conduzir a cadeia(s) TDD ou FDD. Se o sintetizador compartilhado for para conduzir cadeias TDD, o sintetizador compartilhado é atribuído para ser compartilhado alternativamente entre a cadeia Rx e a cadeia Tx. Caso contrário, se o sintetizador compartilhado for para conduzir a cadeia FDD, o sintetizador compartilhado é configurado para ser utilizado separadamente para a cadeia Rx ou a cadeia Tx, desativando uma ou outra cadeia, dependendo da tecnologia da cadeia FDD. Assim, o número de enlaces é aumentado compartilhando o sintetizador entre a cadeia Rx e a cadeia Tx, que são atribuídas a TDD.
[00037] O número de enlaces pode ser aumentado adicionalmente permitindo a agregação de portadora intra- banda/contígua, no passo 180. Por exemplo, para CA intrabanda/contígua, um enlace descendente pode ser ativado para utilizar a mesma frequência de sintetizador com a recepção estendida Banda base (BBF) para receber dois canais de enlace descendente. De modo semelhante, um enlace ascendente pode ser ativado para utilizar a mesma frequência de sintetizador com largura de banda de filtro de banda de transmissão estendido (BBF) para transmitir em dois canais de enlace ascendente. No passo 182, a CA intra/não contígua pode ser ativada dividindo a saída de LNA para suportar o encaminhamento de PCB de RF simples e menos complicado.
[00038] O método da FIG. 1C pode ser generalizada como reconfigurando uma concepção de transceptor para maximizar um número de enlaces utilizando uma pluralidade de sintetizadores de frequência e uma pluralidade de cadeias receptor (Rx) e de transmissor (Tx) de agregação de portadora (CA) incluindo: ligar um primeiro sintetizador de frequência a uma primeira CA cadeia Tx; Ligar a pluralidade de sintetizadores de frequência à pluralidade de cadeias CA Rx, em que um segundo sintetizador de frequência da pluralidade de sintetizadores de frequência é configurado como um sintetizador compartilhado, que é compartilhado entre uma primeira cadeia CA Rx e uma segunda cadeia CA Tx, quando o sintetizador compartilhado é para conduzir cadeias TDD. Em uma modalidade, o sintetizador compartilhado é configurado para ser utilizado separadamente para a segunda cadeia CA Tx ou a primeira cadeia CA Rx quando o sintetizador compartilhado é para conduzir uma cadeia FDD. Noutra modalidade, a CA intrabanda/contígua no enlace descendente é habilitada a utilizar a mesma frequência de sintetizador com largura de banda de filtro de banda estendido (BBF) para receber dois canais de enlace descendente adicionais. Noutra modalidade, a CA intrabanda/contígua no enlace ascendente é ativada para utilizar a mesma frequência de sintetizador com largura de banda de filtro de banda estendida (BBF) para receber dois canais de enlace ascendente adicionais. Numa outra modalidade, a CA intra- banda/não contígua pode ser ativada por divisão das saídas de LNA.
[00039] A FIG. 2A ilustra um exemplo de caso (LTE FDD (3DL + 1UL) + LTE TDD (1DL + 1UL)) de um transceptor 200 de FDD/TDD CA concebido utilizando o método descrito na FIG. 1C. A Tabela 2 especifica o esquema das cadeias Rx e Tx para a combinação de banda B42 + B17 + B4 + B2 ilustrada na FIG. 2A. Assim, a banda LTE TDD 42 é atribuída a Rx/CAO e TX1 de modo que o sintetizador CA0 210 pode ser compartilhado. As cadeias remanescentes (Rx/CA1, Rx/CA2, Rx/CA3, Tx0) são atribuídas às faixas LTE FDD 17, 4 e 2. Não existem enlaces intra-bandas, todos os armazenamentos temporários CA/intra são desativados (áreas sombreadas na FIG. 2A). Tabela 2
[00040] A FIG. 2B ilustra trajetos de sinal para as cadeias Rx e Tx de um transceptor CA FDD/TDD 200 ilustrado na FIG. 2A. A cadeia mais superior é uma cadeia TX para a faixa 17 atribuída a LTE FDD. A próxima cadeia abaixo é uma cadeia RX para a banda 17 atribuída a LTE FDD. A próxima cadeia abaixo é uma cadeia RX para a banda 4 atribuída a LTE FDD. A próxima cadeia abaixo é uma cadeia RX para a banda 2 atribuída a LTE FDD. As duas cadeias seguintes são uma cadeia RX e uma cadeia TX para a banda 42 que estão a compartilhar o sintetizador CAO 210 e são atribuídas a LTE TDD.
[00041] A FIG. 3A ilustra um outro exemplo de caso (LTE TDD (2DL/intra/não-contíguo + 1UL + 2DL/inter + 1UL)) de um transceptor 300 de TDD CA concebido utilizando o método descrito na FIG. 1C. A Tabela 3 especifica o esquema das cadeias Rx e Tx para a combinação de bandas B43 + B41 + B42 + B41/intra mostrada na FIG. 3A. Assim, a banda LTE TDD 43 é atribuída a Rx/CAO e TX1 de modo que o sintetizador CAO 310 pode ser compartilhado. As cadeias remanescentes (Rx/CA1, Rx/CA2, Rx/CA3, Tx0) são todas atribuídas às bandas LTE TDD 41 e 42. Uma vez que a CA intra/não contígua é ativada na banda 41, o LNA3 para B41/intra é desativado Sombreado) e a saída LNA1 de B41 é dividida em dois armazenamentos temporários (padronizado cruzado) para compartilhar a saída de LNA1 entre Rx/CA1 e Rx/CA3. Tabela 3
[00042] A FIG. 3B ilustra trajetos de sinal para as cadeias Rx e Tx de um transceptor CA TDD 300 ilustrado na FIG. 3 A. A cadeia mais superior é uma cadeia TX para a banda 41 atribuída a LTE TDD. A cadeia seguinte é uma cadeia RX para a banda 41 atribuída a LTE TDD. A cadeia seguinte para baixo é uma cadeia RX para a banda 42 atribuída a LTE TDD. A cadeia seguinte é uma cadeia RX para a banda 41/intra. Uma vez que a CA intra/não contígua está ativada, o LNA3 para B41/intra é desativado (sombreado) 330 e a saída LNA1 de B41 é dividida em dois buffers (cruzados) 320, 322 para compartilhar a saída de LNA1 para cadeias RX da banda 41 e banda 41/intra. As duas cadeias seguintes são uma cadeia RX e uma cadeia TX para a banda 43 que estão a compartilhar o sintetizador CA0 310.
[00043] A FIG. 4A ilustra outro exemplo de caso (LTE FDD (4DL + 1UL)) de um transceptor CA FDD concebido utilizando o método descrito na FIG. 1C. A Tabela 4 especifica o esquema das cadeias Rx e Tx para a combinação de bandas B30 + B17 + B4 + B2 ilustrada na FIG. 4A. A banda FDD 30 é atribuída a Rx/CA0 apenas para que o sintetizador CA0 seja utilizado separadamente por Rx/CA0. A cadeia TX1 é desativada porque o sintetizador CA0 é atribuído a uma cadeia Rx em LTE FDD. As cadeias remanescentes (Rx/CA1, Rx/CA2, Rx/CA3, TX0) são também atribuídas às bandas LTE FDD 17, 4 e 2. Uma vez que não existem enlaces intrabanda, todos os buffers CA/intra são desativados (áreas sombreadas Na Fig. 4A). Tabela 4
[00044] A FIG. 4B ilustra trajetos de sinal para as cadeias RX e TX de um transceptor CA FDD 400 ilustrado na FIG. 4A. A cadeia mais superior é uma cadeia TX para a faixa 17 atribuída a LTE FDD. A próxima cadeia abaixo é uma cadeia RX para a banda 17 atribuída a LTE FDD. A próxima cadeia abaixo é uma cadeia RX para a banda 4 atribuída a LTE FDD. A próxima cadeia abaixo é uma cadeia RX para a banda 2 atribuída a LTE FDD. A cadeia seguinte é uma cadeia RX para a banda 30 atribuída a LTE FDD.
[00045] A FIG. 5A ilustra um outro exemplo de caso (LTE FDD (2DL/intra + 1 UL + 1 DL + 1UL)) de um transceptor CA FDD concebido utilizando o método descrito na FIG. 1C. A Tabela 5 especifica o layout das cadeias Rx e Tx para a combinação de bandas B1 + B13 + B1/intra + B1/inter ilustrado na FIG. 5A. Assim, a banda FDD 1 é atribuída a TX1 de modo que o sintetizador CAO é usado separadamente pela cadeia TXO. As cadeias remanescentes (Rx/CA1, Rx/CA2, Rx/CA3, TX0) são todas atribuídas às faixas LTE FDD 1 e 13. A cadeia Rx/CA0 está desativada porque o sintetizador CAO é atribuído a uma cadeia Tx em LTE FDD. Uma vez que a CA intra/não contígua é ativada, o LNA2 para B1/intra é desativado (sombreado) e a saída LNA3 de B1 é dividida em dois buffers (com padrão cruzado) para compartilhar a saída de LNA3 entre Rx/CA2 e Rx/CA3. Tabela 5
[00046] A FIG. 5B ilustra trajetos de sinal para as cadeias Rx e Tx de um transceptor 500 FDD CA mostrado na FIG. 5 A. A cadeia mais superior é uma cadeia TX para a faixa 13 atribuída a LTE FDD. A próxima cadeia abaixo é uma cadeia RX para a faixa 13 atribuída a LTE FDD. As duas cadeias seguintes são uma cadeia RX para a banda 1/intra e outra cadeia RX para a banda 1 atribuída a LTE FDD. Uma vez que a CA intra/não contígua está ativada, LNA2 para B1/intra é desativada (sombreada) 530 e a saída LNA3 de B1 é dividida em dois memórias intermédias (cruzadas) 520, 522 para compartilhar a saída de LNA3 para cadeias RX da banda 1 e banda 1/intra. A cadeia Rx/CA0 é desativada 540 porque o sintetizador CAO 510 é atribuído a uma cadeia TX1 da banda LTE FDD 1.
[00047] A FIG. 6A ilustra outro exemplo de caso (LTE FDD (3DL + 1UL) + GSM/TDD (1DL + 1UL)) de um transceptor CA FDD/TDD/GSM concebido utilizando o método descrito na FIG. 1C. A Tabela 6 especifica o esquema das cadeias Rx e Tx para a combinação de bandas B5 + B12 + B4 + B2 ilustrada na FIG. 6A. Assim, a banda GSM/TDD 5 é atribuída a Rx/CAO e TX1 para que o sintetizador CA0 possa ser compartilhado. As cadeias restantes (Rx/CA1, Rx/CA2, Rx/CA3, TXO) são atribuídas à banda LTE FDD 12, 4 e 2. Uma vez que não existem enlaces intrabanda, todos os buffers CA/intra são desativados (áreas sombreadas na FIG. 6A). Tabela 6
[00048] A FIG. 6B ilustra trajetos de sinal para as cadeias Rx e Tx de um transceptor 600 da FDD/TDD/GSM CA mostrado na FIG. 6A. A cadeia mais superior é uma cadeia TX para a faixa 12 atribuída a LTE FDD. A próxima cadeia abaixo é uma cadeia RX para a faixa 12 atribuída a LTE FDD. A próxima cadeia abaixo é uma cadeia RX para a banda 4 atribuída a LTE FDD. A próxima cadeia é uma cadeia RX para a banda 2. As próximas duas cadeias são uma cadeia RX e uma cadeia TX para a banda 5 que estão a compartilhar o sintetizador 610 CA0.
[00049] A FIG. 7A ilustra um outro exemplo de caso (SVLTE TDD (3DL + 1UL) + CDMA/FDD (1DL + 1UL)) de um transceptor FDD/TDD/SVLTE CA concebido utilizando o método descrito na FIG. 1C. O termo SVLTE significa Evolução de Longo Prazo de Voz Simultânea (SVLTE). A Tabela 7 especifica o esquema das cadeias Rx e Tx para a combinação de bandas B41b + BC0 + B41a + B41c ilustrada na FIG. 7A. Assim, a banda TDD 41b é atribuída a Rx/CAO e TX1 para que o sintetizador CA0 possa ser compartilhado. As cadeias remanescentes são atribuídas como se segue: Rx/CA1 e TXO são atribuídos a CDMA BC0; E Rx/CA2, Rx/CA3 são atribuídos à banda LTE TDD 41a e banda 41c. Neste caso, as cadeias Rx/CA2, Rx/CA3, Rx/CA0 utilizam a mesma banda 41 utilizando um intra-LNA de um chip para simplificar a extremidade frontal da tecnologia LTE TDD. Deste modo, a saída LNA2 de B41a é dividida em três armazenamentos temporários (padrões cruzados) para compartilhar a saída de LNA2 entre Rx/CA2, Rx/CA3 e Rx/CA0. Tabela 7
[00050] A FIG. 7B ilustra trajetos de sinal para as cadeias Rx e Tx de um transceptor 700 de FDD/TDD/SVLTE CA mostrado na FIG. 7A. A cadeia mais superior é uma cadeia TX para a banda BCO atribuída a CDMA. A próxima cadeia abaixo é uma cadeia RX para a banda BCO atribuída a CDMA. As três cadeias seguintes são cadeias RX para as bandas 41a, 41c, 41b, respectivamente, atribuídas a LTE TDD. Uma vez que as três cadeias RX utilizam a mesma banda 41 utilizando um intra-LNA de um chip para simplificar a parte frontal da tecnologia LTE TDD, a saída LNA2 de B41a é dividida em três armazenamentos temporários 720, 722, 724 Para compartilhar a saída de LNA2 entre cadeias para as faixas 41a, 41c, 41b. A cadeia seguinte é uma cadeia TX para a banda 41b compartilha o sintetizador CA0 710 com a cadeia Rx 41b, que é dividida da saída LNA2.
[00051] A FIG. 8A ilustra um outro exemplo de caso (SVLTE FDD (2DL + 1UL) + LTE TDD (1DL + 1UL) + CDMA (IDL)) de um transceptor CA FDD/TDD/SVLTE + DSDS concebido utilizando o método descrito na FIG. 1C. Termo DSDS significa dual SIM Dual Standby. A Tabela 8 especifica o esquema das cadeias Rx e Tx para a combinação de bandas B41 + B1 + B3 + BC0 mostrada na FIG. 8A. Assim, a banda TDD 41 é atribuída a Rx/CA0 e TX1 para que o sintetizador CA0 possa ser compartilhado. As cadeias Rx remanescentes/CA1, Rx/CA2, TXO são atribuídas à banda LTE FDD 1, 3 e Rx/CA3 é atribuído a CDMA/DSDS BCO. Uma vez que não existem enlaces intra-bandas, todos os armazenamentos temporários CA/intra são desativados (áreas sombreadas na FIG. 8A). Tabela 8
[00052] A FIG. 8B ilustra trajetos de sinal para as cadeias Rx e Tx de um transceptor CA 800 FDD/TDD/SVLTE + DSDS ilustrado na FIG. 8A. A cadeia mais superior é uma cadeia TX para a banda 1 atribuída a LTE FDD. A próxima cadeia abaixo é uma cadeia RX para a banda 1 atribuída a LTE FDD. A próxima cadeia abaixo é uma cadeia RX para a banda 3 atribuída a LTE FDD. A próxima cadeia abaixo é uma cadeia RX para a banda BCO atribuída a CDMA/DSDS. As duas cadeias seguintes são uma cadeia RX e uma cadeia TX para a banda 41 que estão a compartilhar o sintetizador CA10 810 e são atribuídas a LTE TDD.
[00053] Embora várias modalidades da invenção sejam descritas acima, são possíveis muitas variações da invenção. Além disso, as características das várias modalidades podem ser combinadas em combinações que diferem das descritas acima. Além disso, para descrição clara e breve, muitas descrições dos sistemas e métodos foram simplificadas. Muitas descrições usam terminologia e estruturas de padrões específicos. No entanto, os sistemas e métodos divulgados são mais amplamente aplicáveis.
[00054] Os peritos compreenderão que os vários blocos e módulos ilustrativos descritos em ligação com as modalidades aqui descritas podem ser implementados sob várias formas. Alguns blocos e módulos foram descritos acima geralmente em termos de sua funcionalidade. O modo como essa funcionalidade é implementada depende das restrições de projeto impostas a um sistema global. As pessoas especializadas podem implementar a funcionalidade descrita de formas variadas para cada aplicação particular, mas tais decisões de implementação não devem ser interpretadas como provocando uma saída do âmbito da invenção. Além disso, o agrupamento de funções dentro de um módulo, bloco ou etapa é para facilitar a descrição. Funções ou passos específicos podem ser movidos de um módulo ou bloco sem se afastar da invenção.
[00055] Os vários blocos, unidades, passos, componentes e módulos lógicos ilustrativos descritos em ligação com as modalidades aqui descritas podem ser implementados ou executados com um processador, tal como um processador de propósito geral, um processador de sinal digital (DSP), um circuito integrado específico de aplicação (ASIC), um arranjo de porta programável de campo (FPGA) ou outro dispositivo lógico programável, porta discreta ou lógica de transistor, componentes de hardware discreto, ou qualquer combinação dos mesmos projetados para realizar as funções descritas aqui. Um processador de uso geral pode ser um microprocessador, mas, em alternativa, o processador pode ser qualquer processador convencional, controlador, microcontrolador, ou máquina de estado. Um processador também pode ser implementado como uma combinação de dispositivos de computação, por exemplo, uma combinação de um DSP e um microprocessador, uma pluralidade de microprocessadores, um ou mais microprocessadores em conjunto com um núcleo DSP, ou qualquer outro tipo de configuração. Além disso, os circuitos de execução das modalidades e os blocos funcionais e os módulos aqui descritos pode ser realizado utilizando vários tipos de transístores, famílias lógicas, e metodologias de concepção.
[00056] A descrição anterior das modalidades descritas é fornecida para permitir a qualquer pessoa perita na arte possa fazer ou utilizar a presente invenção. Várias modificações a estas modalidades serão prontamente aparentes para aqueles peritos na arte, e os princípios genéricos aqui descritos podem ser aplicados a outras modalidades sem nos afastarmos do espírito ou âmbito da invenção. Assim, é para ser entendido que a descrição e os desenhos aqui apresentados representam modalidades presentemente preferidas da invenção e são, por conseguinte, representativa do assunto que é largamente contemplado pela presente revelação. É ainda entendido que o âmbito da presente invenção abrange outras modalidades totalmente que podem se tornar óbvias para os peritos na arte e que o âmbito da presente divulgação é limitado em conformidade por nada mais do que as reivindicações anexas.
Claims (15)
1. Método para reconfigurar um projeto de transceptor (200) usando uma pluralidade de sintetizadores de frequência e uma pluralidade de cadeias receptoras (Rx) e transmissoras (Tx) de agregação transportadora (CA), o método sendo caracterizadopelo fato de compreender: conectar um primeiro sintetizador de frequência a uma primeira cadeia CA Tx; conectar cada um da pluralidade de sintetizadores de frequência remanescentes a uma da pluralidade de cadeias CA Rx, em que um segundo sintetizador de frequência dentre a pluralidade de sintetizadores de frequência remanescentes está conectado como um sintetizador compartilhado a uma primeira cadeia CA Rx da pluralidade de cadeias CA Rx e a uma segunda cadeia CA Tx.
2. Método, de acordo com a reivindicação 1, caracterizadopelo fato de que: o sintetizador compartilhado é configurado para ser utilizado para uma dentre a segunda cadeia CA Tx ou a primeira cadeia CA Rx quando o sintetizador compartilhado for para conduzir uma cadeia de duplexação por divisão de tempo (TDD); o primeiro sintetizador de frequência é configurado para ser utilizado para a primeira cadeia CA Tx em um modo de duplexação por divisão de frequência (FDD); e sintetizadores de frequência remanescentes são configurados para serem utilizados para cadeias Rx remanescentes no modo FDD.
3. Método, de acordo com a reivindicação 2, caracterizado pelo fato de que o transceptor inclui, pelo menos: três cadeias CA Rx no modo FDD; uma cadeia CA Rx no modo TDD; uma cadeia CA Tx no modo FDD; e uma cadeia CA Tx no modo TDD.
4. Método, de acordo com a reivindicação 1, caracterizado pelo fato de que: o sintetizador compartilhado é configurado para ser utilizado para uma dentre a segunda cadeia CA Tx ou a primeira cadeia CA Rx quando o sintetizador compartilhado for para conduzir uma cadeia TDD; o primeiro sintetizador de frequência é configurado para ser utilizado para a primeira cadeia CA Tx em um modo TDD; e sintetizadores de frequência remanescentes são configurados para serem utilizados para as cadeias Rx remanescentes no modo TDD.
5. Método, de acordo com a reivindicação 4, caracterizado pelo fato de que o transceptor inclui, pelo menos: quatro cadeias CA Rx no modo TDD; e duas cadeias CA Tx no modo TDD.
6. Método, de acordo com a reivindicação 1, caracterizado pelo fato de que: o sintetizador compartilhado é configurado para ser utilizado para uma dentre a segunda cadeia CA Tx ou a primeira cadeia CA Rx quando o sintetizador compartilhado for para direcionar uma cadeia TDD; o primeiro sintetizador de frequência é configurado para ser utilizado para a primeira cadeia CA Tx em um modo TDD; os segundo e terceiro sintetizadores de frequência estão configurado para serem utilizados para a segunda e terceira cadeias Rx no modo TDD; e os sintetizadores de frequência remanescentes são configurados para serem utilizados para as cadeias Rx remanescentes no modo FDD.
7. Método, de acordo com a reivindicação 6, caracterizado pelo fato de que o transceptor inclui, pelo menos: três cadeias CA Rx no modo TDD; uma cadeia CA Rx no modo FDD; e duas cadeias CA Tx no modo TDD.
8. Método, de acordo com a reivindicação 1, caracterizado pelo fato de que: o sintetizador compartilhado é configurado para ser utilizado para a primeira cadeia CA Rx no modo FDD; o primeiro sintetizador de frequência é configurado para ser utilizado para a primeira cadeia CA Tx no modo FDD; sintetizadores de frequência remanescentes são configurados para serem utilizados para cadeias remanescentes CA Rx no modo FDD; e a segunda cadeia CA Tx está desativada.
9. Método, de acordo com a reivindicação 8, caracterizado pelo fato de que o transceptor inclui, pelo menos: quatro cadeias CA Rx no modo FDD; e uma cadeia CA Tx no modo FDD.
10. Método, de acordo com a reivindicação 1, caracterizado pelo fato de que: o sintetizador compartilhado está configurado para ser utilizado para a segunda cadeia CA Tx no modo FDD; o primeiro sintetizador de frequência é configurado para ser utilizado para a primeira cadeia CA Tx no modo FDD; sintetizadores de frequência remanescentes são configurados para serem utilizados para cadeia remanescente Rx no modo FDD; e a segunda cadeia CA Rx é desativada.
11. Método, de acordo com a reivindicação 10, caracterizado pelo fato de que o transceptor inclui, pelo menos: três cadeias CA Rx no modo FDD; e duas cadeias CA Tx no modo FDD.
12. Método, de acordo com a reivindicação 1, caracterizado pelo fato de que compreende adicionalmente: permitir que CA de recepção intra-banda/contígua utilize a mesma frequência de sintetizador com largura de banda de filtro de banda de base (BBF) de recepção estendida para aumentar o número de canais de enlace descendente.
13. Método, de acordo com a reivindicação 1, caracterizado pelo fato de que compreende adicionalmente: permitir que CA de transmissão intra- banda/contígua utilize a mesma frequência de sintetizador com largura de banda de filtro de banda de base (BBF) de transmissão estendida para aumentar o número de canais de enlace ascendente.
14. Método, de acordo com a reivindicação 1, caracterizado pelo fato de que compreende adicionalmente: permitir CA intra-banda/não-contígua ao dividir uma saída LNA.
15. Circuito transceptor reconfigurável caracterizado pelo fato de compreender: um primeiro sintetizador de frequência configurado para se conectar a uma primeira cadeia CA Tx; uma pluralidade de sintetizadores de frequência, cada um da pluralidade de sintetizadores de frequência remanescentes configurado para se conectar a uma de uma pluralidade de cadeias CA Rx, em que um segundo sintetizador de frequência dentre a pluralidade de sintetizadores de frequência remanescentes é conectado como um sintetizador compartilhado a uma primeira cadeia CA Rx da pluralidade de cadeias CA Rx e a uma segunda cadeia CA Tx.
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201462004011P | 2014-05-28 | 2014-05-28 | |
US62/004,011 | 2014-05-28 | ||
US14/513,003 US9525503B2 (en) | 2014-05-28 | 2014-10-13 | Reconfigurable multi-mode transceiver |
US14/513,003 | 2014-10-13 | ||
PCT/US2015/029067 WO2015183478A1 (en) | 2014-05-28 | 2015-05-04 | Reconfigurable multi-mode transceiver |
Publications (2)
Publication Number | Publication Date |
---|---|
BR112016027596A2 BR112016027596A2 (pt) | 2017-08-15 |
BR112016027596B1 true BR112016027596B1 (pt) | 2023-10-17 |
Family
ID=53264759
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
BR112016027596-9A BR112016027596B1 (pt) | 2014-05-28 | 2015-05-04 | Transceptor multi-modo reconfigurável |
Country Status (10)
Country | Link |
---|---|
US (1) | US9525503B2 (pt) |
EP (1) | EP3149859B1 (pt) |
JP (1) | JP6559711B2 (pt) |
KR (1) | KR102295530B1 (pt) |
CN (1) | CN106688188B (pt) |
BR (1) | BR112016027596B1 (pt) |
CA (1) | CA2947616A1 (pt) |
ES (1) | ES2672237T3 (pt) |
HU (1) | HUE036760T2 (pt) |
WO (1) | WO2015183478A1 (pt) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9853698B2 (en) * | 2015-04-29 | 2017-12-26 | Qorvo Us, Inc. | CA FDD-FDD and FDD-TDD architecture |
US10069618B2 (en) * | 2016-01-14 | 2018-09-04 | Qorvo Us, Inc. | Single RF PA chain for CA FDD-TDD and TDD TX |
US10367541B2 (en) * | 2017-04-21 | 2019-07-30 | Qualcomm Incorporated | Mechanism to mitigate transmitter and receiver voltage-controlled oscillator (VCO) pulling |
WO2019221670A1 (en) * | 2018-05-18 | 2019-11-21 | Nanyang Technological University | Apparatus and method for wireless communication |
KR102427572B1 (ko) * | 2018-06-18 | 2022-08-01 | 삼성전자주식회사 | 스위치를 통해 복수개의 반송파 주파수를 이용한 반송파 집적을 수행하는 전자 장치 및 그의 동작 방법 |
US10708858B2 (en) | 2018-06-28 | 2020-07-07 | Qualcomm Incorporated | Techniques for improved power consumption in user equipments |
WO2020236760A1 (en) * | 2019-05-20 | 2020-11-26 | Photonic Systems, Inc | Frequency-agnostic wireless radio-frequency front end |
EP4027535A4 (en) * | 2019-09-27 | 2022-10-19 | Huawei Technologies Co., Ltd. | WIRELESS TRANSCEIVER DEVICE INTEGRATED WITH A COMMON CLOCK PHASE LOCKED LOOP |
KR102653890B1 (ko) | 2019-10-18 | 2024-04-02 | 삼성전자주식회사 | 반송파 집성을 지원하는 rfic 및 이를 포함하는 무선 통신 장치 |
KR102653889B1 (ko) | 2019-10-18 | 2024-04-02 | 삼성전자주식회사 | 반송파 집성을 지원하는 수신기 및 이를 포함하는 무선 통신 장치 |
CN111313928B (zh) * | 2020-02-13 | 2021-12-28 | 广州全盛威信息技术有限公司 | 支持多种制式的超宽带收发机架构及相应的无线门禁装置 |
LT6910B (lt) * | 2021-07-20 | 2022-05-10 | Vilniaus Gedimino technikos universitetas | Perkonfigūruojamas daugelio įėjimų ir daugelio išėjimų plačiajuostis integruotas siųstuvas - imtuvas su lokalaus osciliatoriaus paskirstymo grandine |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5475677A (en) * | 1994-12-29 | 1995-12-12 | Bell Communications Research Inc. | Compatible licensed and unlicensed band portable handset unit for TDMA wireless communications system |
CN101166030B (zh) * | 2002-04-22 | 2013-01-16 | Ipr许可公司 | 多输入多输出无线电收发机 |
CN1522089A (zh) * | 2003-01-29 | 2004-08-18 | 重庆重邮信科股份有限公司 | 双模多频段收发信机频率合成装置及其方法 |
EP1458111B1 (en) | 2003-03-11 | 2007-05-23 | Sony Ericsson Mobile Communications AB | Multi-band frequency synthesizer |
DE102004017527B4 (de) | 2004-04-08 | 2007-10-31 | Infineon Technologies Ag | Transceiverschaltung und Verfahren zur Bereitstellung von Lokaloszillatorsignalen in einer Transceiverschaltung |
JP4487695B2 (ja) * | 2004-09-07 | 2010-06-23 | 日本電気株式会社 | マルチバンド無線機 |
JP4982350B2 (ja) | 2007-12-17 | 2012-07-25 | ルネサスエレクトロニクス株式会社 | 送受信機 |
US20100048196A1 (en) | 2008-08-19 | 2010-02-25 | Theodore Georgantas | Method and system for a variable system on demand |
US8320844B2 (en) * | 2009-07-17 | 2012-11-27 | Broadcom Corporation | Configurable transceiver integrated circuit |
JP5075189B2 (ja) * | 2009-12-03 | 2012-11-14 | 株式会社エヌ・ティ・ティ・ドコモ | 無線通信端末 |
US8971220B2 (en) | 2010-12-02 | 2015-03-03 | Rockstar Consortium Us Lp | Dual mode base station |
EP2590351A3 (en) * | 2011-11-04 | 2013-05-22 | ST-Ericsson SA | Non-contiguous carrier aggregation |
US9154356B2 (en) | 2012-05-25 | 2015-10-06 | Qualcomm Incorporated | Low noise amplifiers for carrier aggregation |
US20140134961A1 (en) | 2012-11-09 | 2014-05-15 | Nokia Siemens Networks Oy | Common Local Oscillator For Multiple Transceivers |
US9621312B2 (en) | 2012-11-26 | 2017-04-11 | Aviacomm Inc. | RF transceiver architecture for flexible configuration of RF resources |
US9197381B2 (en) * | 2013-05-30 | 2015-11-24 | Broadcom Corporation | Low cost and robust receiver architecture for down link carrier aggregation |
US9232562B2 (en) | 2013-06-17 | 2016-01-05 | Qualcomm Incorporated | Method and apparatus for concurrent communication with multiple wireless communication systems of different radio access technologies |
US9300337B2 (en) * | 2013-12-20 | 2016-03-29 | Qualcomm Incorporated | Reconfigurable carrier-aggregation receiver and filter |
US9288841B2 (en) * | 2013-12-23 | 2016-03-15 | Intel IP Corporation | Direct digital frequency generation using time and amplitude |
US9712226B2 (en) * | 2014-05-15 | 2017-07-18 | Qualcomm Incorporated | Multi-way diversity receiver with multiple synthesizers in a carrier aggregation transceiver |
-
2014
- 2014-10-13 US US14/513,003 patent/US9525503B2/en active Active
-
2015
- 2015-05-04 CN CN201580026902.5A patent/CN106688188B/zh active Active
- 2015-05-04 ES ES15724135.7T patent/ES2672237T3/es active Active
- 2015-05-04 HU HUE15724135A patent/HUE036760T2/hu unknown
- 2015-05-04 JP JP2016569696A patent/JP6559711B2/ja active Active
- 2015-05-04 WO PCT/US2015/029067 patent/WO2015183478A1/en active Application Filing
- 2015-05-04 CA CA2947616A patent/CA2947616A1/en not_active Abandoned
- 2015-05-04 BR BR112016027596-9A patent/BR112016027596B1/pt active IP Right Grant
- 2015-05-04 KR KR1020167033180A patent/KR102295530B1/ko active IP Right Grant
- 2015-05-04 EP EP15724135.7A patent/EP3149859B1/en active Active
Also Published As
Publication number | Publication date |
---|---|
EP3149859A1 (en) | 2017-04-05 |
CA2947616A1 (en) | 2015-12-03 |
JP6559711B2 (ja) | 2019-08-14 |
BR112016027596A2 (pt) | 2017-08-15 |
US20150349907A1 (en) | 2015-12-03 |
US9525503B2 (en) | 2016-12-20 |
JP2017520169A (ja) | 2017-07-20 |
WO2015183478A1 (en) | 2015-12-03 |
KR20170009881A (ko) | 2017-01-25 |
HUE036760T2 (hu) | 2018-07-30 |
ES2672237T3 (es) | 2018-06-13 |
EP3149859B1 (en) | 2018-04-04 |
CN106688188A (zh) | 2017-05-17 |
CN106688188B (zh) | 2019-08-23 |
KR102295530B1 (ko) | 2021-08-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
BR112016027596B1 (pt) | Transceptor multi-modo reconfigurável | |
US10615944B2 (en) | Wake-up receiver band and channel negotiation | |
KR102197339B1 (ko) | 모드 전환이 가능한 무선 송수신기 | |
US10128895B2 (en) | Wireless communication device | |
US10230482B2 (en) | Radio transceiver | |
US20120032741A1 (en) | Integrated Bluetooth and Wireless LAN Transceivers Having Merged Low Noise and Power Amplifier | |
WO2015010484A1 (zh) | 多模无线终端 | |
US20220216980A1 (en) | Wireless Transceiver Apparatus Integrated with Common Clock Phase-Locked Loop | |
US20230092240A1 (en) | Power supply optimization based on interface card power enable signaling | |
WO2022067591A1 (zh) | 一种射频接收机和无线通信装置 | |
US9615369B2 (en) | Avoiding spurious responses with reconfigurable LO dividers | |
US11258506B2 (en) | Method and apparatus for transmitting and receiving multiple carriers with multiple antennas | |
US20240056105A1 (en) | Switched diplexer for frequency separation | |
WO2018080633A1 (en) | Low-power wake-up receiver efficiency control | |
US10084463B2 (en) | Reconfigurable transceivers | |
US20210359816A1 (en) | Downlink phase-tracking reference signal resource mapping | |
CN116250197A (zh) | 一种通信方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
B06U | Preliminary requirement: requests with searches performed by other patent offices: procedure suspended [chapter 6.21 patent gazette] | ||
B15K | Others concerning applications: alteration of classification |
Free format text: AS CLASSIFICACOES ANTERIORES ERAM: H04B 1/00 , H04B 1/403 , H04L 5/00 , H04B 1/50 , H04B 1/54 Ipc: H04B 1/00 (2006.01), H04B 1/403 (2015.01), H04B 7/ |
|
B350 | Update of information on the portal [chapter 15.35 patent gazette] | ||
B09A | Decision: intention to grant [chapter 9.1 patent gazette] | ||
B16A | Patent or certificate of addition of invention granted [chapter 16.1 patent gazette] |
Free format text: PRAZO DE VALIDADE: 20 (VINTE) ANOS CONTADOS A PARTIR DE 04/05/2015, OBSERVADAS AS CONDICOES LEGAIS |