SU748394A1 - N-digit generator of pseudorandom binary trains - Google Patents

N-digit generator of pseudorandom binary trains Download PDF

Info

Publication number
SU748394A1
SU748394A1 SU772554492A SU2554492A SU748394A1 SU 748394 A1 SU748394 A1 SU 748394A1 SU 772554492 A SU772554492 A SU 772554492A SU 2554492 A SU2554492 A SU 2554492A SU 748394 A1 SU748394 A1 SU 748394A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
register
elements
inputs
Prior art date
Application number
SU772554492A
Other languages
Russian (ru)
Inventor
Леонид Федорович Карачун
Владимир Николаевич Королев
Алексей Михайлович Романкевич
Original Assignee
Киевский Ордена Ленина Политехнический Институт Им. 50-Летия Великой Октябрьской Социалистической Революции Мвссо Украинской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехнический Институт Им. 50-Летия Великой Октябрьской Социалистической Революции Мвссо Украинской Сср filed Critical Киевский Ордена Ленина Политехнический Институт Им. 50-Летия Великой Октябрьской Социалистической Революции Мвссо Украинской Сср
Priority to SU772554492A priority Critical patent/SU748394A1/en
Application granted granted Critical
Publication of SU748394A1 publication Critical patent/SU748394A1/en

Links

Landscapes

  • Transmission And Conversion Of Sensor Element Output (AREA)

Description

1one

Изобретение относитс  к области вычислительной техники и может быть использовано в качестве источника случайных последовательностей символов, необходимых при статистическом моделировании физических процессов и синтезе веро тностных автоматов, а также в качестве датчиков; случайных испытательных сигнадо при контроле логических схем и в качествеThe invention relates to the field of computer technology and can be used as a source of random sequences of symbols required for statistical modeling of physical processes and the synthesis of probabilistic automata, as well as sensors; random test signals during the control of logic circuits and as

датчикбв рпучайньтх кодов заданного веса дл  MJainHHHdJTo синтеза койтролирукйихsensor codes of given weight for MJainHHHdJTo synthesis of co-controlled

тестов..tests ..

Известно устройство дл  генерации псевдослучайньк чисел, содержащее регистры сдвига с сумматорами по модулю два в цеп х обратной св зи. С помощью такого устро тва невозможно получить случайные йьоичные последовательности с задан-.A device for generating pseudo-random numbers is known, which contains shift registers with modulo-two adders in a feedback circuit. With the help of this arrangement, it is impossible to obtain random juicy sequences with a given set.

ной веро тностью ij.,Известно также устройство, вырабатывакнцее случайные сигналы с заданной веро тностью . Устройство содержит датчик случайных импульсов, подключенных к входу регистра сдвига, генератор тактоВыхBy the likelihood of ij., a device is also known that produces random signals with a predetermined probability. The device contains a sensor of random pulses connected to the input of the shift register, a clock generator

импульсов, счетчик, выходы которого св заны с входами дешифратора, подсоединённого выходом к входу наборной панели, подключенной к схемам совпадени  коммутатора . Недостатком такого устройства  вл ютс  большие аппаратурные затраты и невозможность оперативного изменени  веро тностей по влени  выходных единичных сигналов 2.pulses, a counter whose outputs are connected to the inputs of the decoder connected by the output to the input of the dial pad connected to the switch matched circuits. The disadvantage of this device is the large hardware costs and the impossibility of promptly changing the probabilities of occurrence of output single signals 2.

Наиболее близким техническимрешением к данному изобретению  вл етс  генератор псевдослучайных двоичных последовательностей , содержащий датчик -равномерно распределенных псевдослучайных чисел, регистр кода, разр ды которого CBJtaaHbi с соответствукмаими разр дами датчика равномерно распределенных псевдослучайных чисел; группы схем ИЛИ и И, через которые разр ды регистра кода св заны друг с другом, схему формировани  веса кода з. Известное устройство обладает ограниченной возможностью изменени  веро тностей по влени  единичных сигналов на своих Выходах, Возможно получение веро тностей только из р да значений: А;,..; jTll j . И. При этом многие значени  веро тнос|Твй выходных сигналов представл ютс  недостаточно точно. С целью повышени  точности задани  ( в ю тности в генератор псевдослучайных двоичных последовательностей,, содержащий регистр кода, входы которого Подключены к выходам датчика равномерно распределен ных псевдослучайньтх чисел, введены датЧйк потоков импульсов и в каждом разр де п ть элементов И и элемент ИЛИ, выход которого соединен со входом регистра кода Последующего разр да, первый вход элемента ИЛИ соединен с выходом первого элемента И, первый вход которого соединен с вызсоДом регистра кода своего разр да и с первыми входами второго . и третьего элементов И, вторые входы которых объединены с первыми вхШайй четвертого и п того элементов И и подкпючены к выходам четвертого и п того элементов И предыдущего разр да ствёнйЬ,а выхбды второго и третьего элементов И соединены со вторыми входами четвертого и п того элементов И соответственво и первого элемента,И и эле-. мента ИЛИ соответственно, выходы датчиKJ9 потоков импульсовсоединены со вторыми входами второго и третьего элементов И первого разр да соответственно. На чертеже изображена функциональна  схема генератора.., Генератор состоит из п -разр дного регастра кода 1, состо щего из триггеров 2.Единичный выход триггера 2 в i -ом разр де соединен со входом элемента И 3,выход которого Через элемент ИЛИ 4, элемент И 5, элемент ИЛИ 6 подключен к информационному входу 7 триггера 2 Б (I +1)-ом разр де и к одному входу элемента И 8 также в (i+1)-ом разр де Выходы датчика равномерно распределенных псевдослучайных чисел 9 соединены в каждом раз|р де с инверсньгм входом элемента И 8, а также с входом элемента И 3 НС одним входом элемента И 1О второй вход которого Соединен с щиной тактовых сигналов 11, а выход элемента И 10 подсоединен к тактовому входу 12 триггера 2. Выход элемента И 8 подключен ко втчэрому входу элемента ИЛИ 4. Выход элемента И 13 в t -ом разр де соединен с одйим входом эпеиента И 14 и с одним входом элеме та И 13 в (г +1)-ом разр де . Второй вхоа элемента И 13 соединен с инверсным выходом элемента И 14 и с инверснйм входом элемента ИЛИ 6. Инверсный вход элемента И 14 подсоединен к выходу элемента ИЛИ 4, Выход элемента И 15 в i -ом разр де соединен с одним входом элемента И 16 и с одним входом элемента И 15 в (t +1)-ом разр де . Второй вход элемента И 15 соединен с И1терсным выходом элемента И 16 и со вторым входом элемента И 5. Второй вход элемента И 16 соединен с выходом элемента ИЛИ 4..В первом разр де генератора один вход элемента И 14 соединен с выходом 17 датчика потоков импульсов 18, а один вход элемента И 16 подключен к выходу 19 датчика потоков импульсов 18. Датчик 9 генерирует псевдослучайную последовательность равномерно распреде- ленньйс нулей и единиц, с помощью которой производитс  управление сдвигом кода в регистре 1. Предварительно в регистр 1 заноситс  код заданного веса, В том случае, если на вьтходах блоки 15 нулевые сигналы, процесс формировани  кодовых комбинаций в. регистре 1 происхоДит следующимобразом. В тех разр дах регистра кода 1, которым соответствуют единичные состо ни  разр дов датчика 9, будут запрещающим сигналом с соответствующих выходов датчика 9 элементы И 10. . Поэтому тактовые сигналы не пройдут на входы 12 триггеров 2 в соответствующих разр дах регистра 1 и эти триггеры 2 сохран ют свое состо ние. В тех разр дах регистра 1, которым соответствуют нулевые состо ни  разр дов датчика 9, сигналы с вьрсодов триггеров 2 про ход т через элементы И 3, ИЛИ 4, И 5, ИЛИ 6 и либо поступают в следующий разр д регистра 1 (нуль в cooTBeTcTBl кзщем разр де датчика 9), либо проход т через элемент И 8 дальще по регистру 1 ( единица в соответствуквдем разр де датчика 9). Таким образом, при сдвиге, разр ды кода перепрыгивают через триггеры 2, отмеченные единицами в соответствующих разр дах йатчика 9. Отмечеиньте триггеры сохран кзТ прежнее состо ние. Поскольку расположение единиц и :нулей в разр дах датчика 9 в каждом такте измен етс  случайным образом, что и перемешивание нулей и единиц в регистре 1 будет происходить в случайном пор дке. В силу того, что вес кода в регистре 1 остаетс  неизменныМ| равным к, математическое ожидание по влени  единицы в двоич ой последовательности на вь1ходе любого разр да регистра 1 будет равно где П число разр дов регистра 1. Дл  получени  значени  веро тности выходного сигнала равного Р , при условии , что ,необходимо, чтобы отношение промежутка времени, в течение которого в регистре 1 будет циркулироват К +1 единиц, к промежутку времени, в течение которого в регистре буцет if, единиц , было равно величине сг -fp xi/hf Величина л определ етс  расположением заданного значени  веро тности Р между величинами - и , В датчике 18 вырабатываютс  две последовательности импульсов с периодом Т, сдви.нутых относительно друг друга .на AT q;j--T. При этом, величина периода Т должна быть краткой величине периода тактовых импульсов сдвига; кода в регистре 1. Одна из последовательностей импульсов выдаетс  по шине 17, а втора  запаздывающа  на врем  дТ относительно первой, по шине 19. При по влении им пульса на шине 17 число единиц в регистре 1 увеличиваетс  на о дну,-а при по влении импульса на шине 19, число единиц в регистре 1 уменьшаетс  на одну. Дополнительна  единица записываетс  в один из разр дов регистра 1, в который в данном такте должен записатьс  нуль. Исключение дополнительной единицы происходит за счет блокировки передачи единицы из одного из разр дов регистра 1. Например, на выходе 17 блока 18 по вилс  импульс. Если при этом на инверсном входе элемен та И 14 первого разр да разрешающий сигнал, то; на инверсном выходе элемента И 14 по вл етс  нулевой сигнал, закрывающий элемент И 13 и запрещающий этим прохождение импульса выхода 17 дальше. Таким образом, с помс цью элементов И 14 и И 13 обнаруживаетс  первый нуль на выходах элементов ИЛИ 4. Через эле мент ИЛИ б импульс выхода 17 попадает в соответствующий разр д регистра 1, устанавлива  в единицу триггер 2, запись в который разрешена нулевым сигналом соответствующего разр да датчика 9. Если по вл етс  импульс на выходе 19 датчика 18 и на входе элемента Ц 16 t.-ro разр да есть разрешающий сигнал, то на инверсном вькоде элемента И 16 по вл етс  нулевой сигнал, который закрывает элемент И 15 и запрещает прохождение импульса с выхода 19 дальше. Таким образом элементы И 15 и И 16 обнару кивают первую единицу на выходах элемён та ИЛИ 4. Нулевой сигнал с выхода элемента И 16 закрывает элемент И 5 и запрещает прохождение единичного сигнала с выхода триггера 2 разр да; неотмеченного единицей датчика 9, Дальше по per гистру, что равносильно передаче нулевого сигнала.Данный генератор позвол ет значительно умейьшить - погрешность представлени  заданного значени  веро тности символов формируемой псевдослучайной последовательности . Настраива  датчик 18 таким образом, чтобы величина дТ могла быть изменена с дискретностью - можно получить заданное значение веро тности с максимальной погрешностью, не превышающей . 2ПГТ) Это позвол ет, не увеличива  количества разр дов регистра генератора П, полуЧить заданное значение веро тности с лю;бой наперед заданной Точностью, при этом сложность блока коррекции веро тности растет пропорционально величине бо И , ф о Р м у л а изобретени  hi -разр дный генератор псевдослучайных двоичных последовательностей, содерзКаШий регистр кода, входы которого подключены к выходам датчика равномерно распределенных псевдослу1айных чисел. отличающийс  тем, что, с целью повышени  точности задани  веро тности , генератор содержит датчик потоков импульсов и в ка сдом разр де п ть элементов И и элемент ИЛИ, выход которого соединен со входом регистра кода последующего разр да, первый вход элемента ИЛИ соединен с выходом первого элемента И, первый вход которого соединен с выходймг регистра кода своего разр да и с первыми входами второго и третьего элементов И, вторые входы которых объединены с первыми входами четвертого и п того элементов И и подключены к выходам четвертого и п того, элементов И предыдущего разр да соответственно, а выхоДы второго и третьего элементов И соединены со вторыми входами четвертого и п того элементов И соответственно и первого элемента И и элемента ИЛИ соответственно, выходы датчика потоков импульсов Соединены со вторыми входами второго и третьего элементов И первого разр да соответственно .The closest technical solution to this invention is a pseudo-random binary sequence generator containing a sensor of uniformly distributed pseudo-random numbers, a code register whose bits are CBJtaaHbi with corresponding sensor bits of uniformly distributed pseudo-random numbers; the groups of OR and AND circuits, through which the bits of the register of the code are connected with each other, the circuit for forming the weight of the code h. The known device has a limited ability to change the probabilities of occurrence of single signals at its Outputs. It is possible to obtain probabilities only from a number of values: A;, ..; jTll j. I. At the same time, many values of the probability | Tv of the output signals are not represented accurately enough. In order to increase the accuracy of the task (in particular, a pseudo-random binary sequence generator containing a code register whose inputs are connected to the sensor outputs of uniformly distributed pseudorandom numbers, a pulse stream sensor is entered and in each bit five elements AND and element OR, output which is connected to the input of the Post-discharge code register, the first input of the OR element is connected to the output of the first AND element, the first input of which is connected to the output of the register of its own discharge code and to the first inputs of the second And the third elements And, the second inputs of which are combined with the first inputs of the fourth and fifth elements And are connected to the outputs of the fourth and fifth elements And the previous discharge, and the outlets of the second and third elements And are connected to the second inputs of the fourth and fifth elements AND, respectively, of the first element, AND, and the element OR, respectively, the outputs of the sensors KJ9 of the pulse fluxes are connected to the second inputs of the second and third elements AND of the first bit, respectively. The drawing shows a functional diagram of the generator .., The generator consists of a n-bit regaster of code 1, consisting of flip-flops 2. A single output of flip-flop 2 in the i-th bit is connected to the input of the AND 3 element, the output of which is Through the OR 4 element, the element AND 5, the element OR 6 is connected to the information input 7 of the 2 B trigger (I +1) -th bit and to the same input of the AND 8 element also in the (i + 1) -th bit the sensor outputs of evenly distributed pseudo-random numbers 9 are connected in each time | p de with inverse input of the element And 8, as well as with the input of the element And 3 NS one an element of the AND 1O element, the second input of which is connected to the clock signal 11, and the output of the element 10 is connected to the clock input 12 of the trigger 2. The output of the element 8 is connected to the input of the element OR 4. The output of the element 13 in the tth digit is connected with the single input of the element E 14 and with one input of the element I 13 in the (r +1) th unit. The second input of the AND 13 element is connected to the inverse output of the AND 14 element and to the inverse input of the OR element 6. The inverse input of the AND 14 element is connected to the output of the OR 4 element, And the 15th output of the i -th element is connected to one input of the AND 16 element and with one input element AND 15 in (t +1) -th discharge de. The second input of the AND 15 element is connected to the I1ters output of the AND 16 element and to the second input of the AND 5 element. The second input of the AND 16 element is connected to the output of the OR 4 element. In the first discharge of the generator, one input of the AND 14 element is connected to the output 17 of the pulse flow sensor 18, and one input of the AND element 16 is connected to the output 19 of the pulse-flux sensor 18. Sensor 9 generates a pseudo-random sequence of evenly distributed zeros and ones, which is used to control the shift of the code in register 1. Preliminarily, the code 1 is entered into register 1 Adequate weight, In the event that the blocks of inputs 15 have zero signals, the process of forming code combinations in. Register 1 occurs as follows. In those bits of the register of code 1, to which the unit states of the bits of the sensor 9 correspond, will be the prohibitive signal from the corresponding outputs of the sensor 9 and the elements 10.. Therefore, the clock signals will not pass to the inputs 12 of the flip-flops 2 in the corresponding bits of the register 1 and these flip-flops 2 retain their state. In those bits of register 1, which correspond to zero states of bits of sensor 9, the signals from the trigger codes of trigger 2 pass through the elements AND 3, OR 4, AND 5, OR 6 and either go to the next register bit 1 (zero in cooTBeTcTBl kschsem sensor bit 9), or pass through the element And 8 further in register 1 (one in the corresponding bit of the sensor 9). Thus, during the shift, the code bits jump over triggers 2, marked by units in the corresponding bits of the sensor 9. Mark the triggers that the qzT remains in its previous state. Since the location of the units and: zeros in the bits of the sensor 9 in each clock cycle varies randomly, as the mixing of zeros and units in register 1 will occur in a random order. Due to the fact that the weight of the code in register 1 remains unchanged | equal to, the mathematical expectation of the occurrence of a unit in a binary sequence at the beginning of any bit of register 1 will be equal to where P is the number of bits of register 1. To obtain the probability value of the output signal equal to P, provided that during which K +1 units will be circulated in register 1, to the time interval during which the unit buset, units, was equal to the value of cr —fp xi / hf; the value of l is determined by the location of the specified probability value P between mi - and, sensor 18 produces two pulse sequences with a period T shifted relative to each other by AT q; j - T. At the same time, the value of the period T must be a short value of the period of clock pulses of the shift; code in register 1. One of the pulse sequences is output via bus 17, and the second delay is dT relative to the first, bus 19. When an impulse appears on bus 17, the number of units in register 1 increases on the bottom, -and pulse on bus 19, the number of units in register 1 decreases by one. An additional unit is written to one of the bits of register 1, in which zero must be written in a given clock cycle. The exclusion of an additional unit occurs due to blocking the transfer of a unit from one of the bits of register 1. For example, at output 17 of block 18, a pulse was required. If, at the same time, at the inverse input of the element AND 14 of the first discharge a permitting signal, then; at the inverse output of AND 14, a zero signal appears, closing the AND 13 element and prohibiting the passage of output pulse 17 further. Thus, with the elements And 14 and And 13, the first zero is detected at the outputs of the elements OR 4. Through the element OR b, the pulse of output 17 gets into the corresponding register register 1, the trigger 2 is set to one, which is allowed to write to the zero signal of the corresponding sensor bit 9. If a pulse appears at the output 19 of the sensor 18 and at the input of the element C 16 t.-ro bit there is an enable signal, then at the inverse of the code of the AND 16 element there appears a zero signal that closes the AND 15 element and prohibits the passage of a pulse from exit 19 dalsh . Thus, the elements 15 and 16 detect the first unit at the outputs of the element OR 4. The zero signal from the output of the element 16 closes the element 5 and prohibits the passage of a single signal from the output of the trigger 2 bit; unmarked by sensor unit 9, Continue further per gist, which is equivalent to transmitting a zero signal. This generator allows you to significantly reduce the error in the representation of a given probability value of the symbols of the pseudo-random sequence formed. Adjusting the sensor 18 so that the value of dT can be changed with discreteness — you can get the specified probability value with a maximum error not exceeding. 2PGT) This allows, without increasing the number of bits of the register of the generator P, to get the specified value of probability from one; -discharge pseudo-random binary sequence generator, containing a code register, the inputs of which are connected to the sensor outputs of evenly distributed pseudo numbers. characterized in that, in order to increase the accuracy of setting the probability, the generator contains a sensor of streams of pulses and, in each discharge, five AND elements and an OR element, the output of which is connected to the input of a subsequent discharge code register, is connected to the output of the OR element. The first element And, the first input of which is connected to the output of the register code of its bit and with the first inputs of the second and third elements And, the second inputs of which are combined with the first inputs of the fourth and fifth elements And, and connected to the outputs of the fourth On the other hand, the AND elements of the previous bit, respectively, and the outputs of the second and third elements AND are connected to the second inputs of the fourth and fifth elements AND, respectively, and the first element AND and the OR element, respectively, the outputs of the sensor of the streams of pulses. the first bit, respectively.

Источники информации, прин тые во внимание при экспертизеSources of information taken into account in the examination

1, Авторское свидетельство СССР J 428373, кл, q 06 F 1/02, 1974. 1, USSR Copyright Certificate J 428373, class, q 06 F 1/02, 1974.

2.Авторское свидетельство СССР № 440777, кд, Н ОЗ К 3/82, 1974.2. USSR Author's Certificate No. 440777, cd, N OZ K 3/82, 1974.

3.Авторское свидетельство СССР по за вке № 2447623/24,3. USSR author's certificate for application number 2447623/24,

кл.Q06F 1/02, 27.01.77 (прототип).Q.Q06F 1/02, 01/27/77 (prototype).

Claims (1)

(Формула изобретения(Claim Ь| -разрядный генератор псевдослучайных двоичных последовательностей, содержащий регистр кода, входы которого подключены к выходам датчика равномерно распределенных псевдослучайных чисел, отлич ающийся тем, что, с целью повышения точности задания вероятности, генератор содержит датчик потоков импульсов и в каждом разряде пять элементов И и элемент ИЛИ, выход которого соединен со входом регистра кода последующего разряда, первый вход элемента ИЛИ соединен с выходом первого элемента И, первый вход которого соединен с выходом регистра кода своего разряда и с первыми входами второго и третьего элементов И, вторые входы которых объединены с первыми входами четвертого и пятого элементов И и подключены к выходам четвертого и пятого элементов И предыдущего разряда соответственно, а выходы второго й третьего элементов И соединены со вторыми входами четвертого и пятого элементов И соответственно и первого элемента И и элемента ИЛИ соответственно, выходы датчика потоков импульсов соединены со вторыми входами второго и третьего элементов И первого разряда соответственно.B | - a bit generator of pseudorandom binary sequences containing a code register, the inputs of which are connected to the outputs of the sensor of uniformly distributed pseudorandom numbers, characterized in that, in order to increase the accuracy of setting the probability, the generator contains a pulse flux sensor and in each discharge five AND elements and an OR element the output of which is connected to the input of the subsequent code register register, the first input of the OR element is connected to the output of the first AND element, the first input of which is connected to the output of the code register its discharge and with the first inputs of the second and third elements And, the second inputs of which are combined with the first inputs of the fourth and fifth elements And and are connected to the outputs of the fourth and fifth elements And of the previous discharge, respectively, and the outputs of the second th third elements And are connected to the second inputs of the fourth and the fifth element And, respectively, and the first element And and the element OR, respectively, the outputs of the pulse flow sensor are connected to the second inputs of the second and third elements And the first discharge, respectively.
SU772554492A 1977-12-12 1977-12-12 N-digit generator of pseudorandom binary trains SU748394A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772554492A SU748394A1 (en) 1977-12-12 1977-12-12 N-digit generator of pseudorandom binary trains

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772554492A SU748394A1 (en) 1977-12-12 1977-12-12 N-digit generator of pseudorandom binary trains

Publications (1)

Publication Number Publication Date
SU748394A1 true SU748394A1 (en) 1980-07-15

Family

ID=20737815

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772554492A SU748394A1 (en) 1977-12-12 1977-12-12 N-digit generator of pseudorandom binary trains

Country Status (1)

Country Link
SU (1) SU748394A1 (en)

Similar Documents

Publication Publication Date Title
US3946215A (en) Pseudo-random code generator
SU748394A1 (en) N-digit generator of pseudorandom binary trains
SU291331A1 (en) DEVICE FOR DELAYING PULSES
SU951301A1 (en) Pseudo-random code generator
SU742910A1 (en) Pseudorandom binary train generator
RU2092892C1 (en) Uniform distribution random number generator
SU1539774A1 (en) Pseudorandom series generator
SU1179335A1 (en) Quasi-stochastic converter
SU758143A1 (en) Device for determining number position on numeric axis
SU732946A1 (en) Stochastic converter
RU2045769C1 (en) Multifunctional logical unit
SU984001A1 (en) Generator of pseudorandom pulse trains
SU696510A1 (en) Pseudorandom code generator
SU425178A1 (en) DEVICE FOR INTERRUPTION OF PROGRAMS
SU383042A1 (en) FORMER OF CODE COMBINATIONS
SU459773A1 (en) Random Code Sensor
SU962935A1 (en) Pseudorandom time interval generator
SU819966A1 (en) Frequency divider with fractional automatically-varying division coefficient
SU883901A2 (en) Pseudo-random number generator
SU1644385A1 (en) Device for generating quaternary-coded sequences
SU1198533A1 (en) Device for simulating phase jitter of pulses of code sequence
SU1037258A1 (en) Device for determination of number of ones in binary code
SU1101804A1 (en) Stochastic walsh function generator
SU526873A1 (en) Pseudo Random Number Generator
SU1377843A1 (en) Code ring oscillator