SU1109787A1 - Device for displaying information onto television indicator screen - Google Patents

Device for displaying information onto television indicator screen Download PDF

Info

Publication number
SU1109787A1
SU1109787A1 SU833583435A SU3583435A SU1109787A1 SU 1109787 A1 SU1109787 A1 SU 1109787A1 SU 833583435 A SU833583435 A SU 833583435A SU 3583435 A SU3583435 A SU 3583435A SU 1109787 A1 SU1109787 A1 SU 1109787A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
counter
inputs
address
Prior art date
Application number
SU833583435A
Other languages
Russian (ru)
Inventor
Сергей Николаевич Бесараба
Леонид Григорьевич Битно
Мирослав Иванович Дудник
Марк Мойсеевич Козловский
Валентин Павлович Малышевский
Original Assignee
Предприятие П/Я Р-6495
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6495 filed Critical Предприятие П/Я Р-6495
Priority to SU833583435A priority Critical patent/SU1109787A1/en
Application granted granted Critical
Publication of SU1109787A1 publication Critical patent/SU1109787A1/en

Links

Abstract

УСТРОЙСТВОДЛЯ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ НА ЭКРАНЕ ТЕЛЕВИЗИОННОГО ИНДИКАТОРА, содержащее последовательно соединенные задающий генератор, счетчик точек и счетчик знаков и пос-. ледовательно соединенные счетчик строк, счетчик строк знаков, первый .элемент, НЕ и Первый элемент И, второй вход которого соединен с выходом второго элемента НЕ, а третий вход первого элемента И - с выходом знакогенератора , первый, второй и трет .ий входы которого соединены соответ.ственно с вторым выходом счетчика точек,-вторым выходом счетчика строк и выходом первого и второго блоков пам ти, информационный вход которых соединен с шин.ой данных, соединенной с входом дешифратора команд, первый выход которого соединен с одним из входов первого триггера, другой вход и выход которого... соединены соответственно с одним из входов второго триггера, выходом второго элемента И .и одним из входов второго элемента И, другой- вход которЬго соединен с первым выходом счетчика строк знаков, второй выход кото.рого  вл етс  кадровым синхронизирующим выходом устройства , а третий выход соединен с одним из входов формировател  начального адреса, другой вход которого соединен с третьим входом счетчика строк, четвертый выход которого. соединен с одним из входов третьего элемента И, а его выход, выход формировател  начального адреса и третий выход счетчика точек соединены с. соответствующими в.ходами счетчика адреса, выход которого соединен с первым входом коммутатора адреса, в.торой вход которого соединен с другим входом второго триггера и инверсным выходом второго триггера, пр мой, выход которого соединен с управл ющим входом первого блока пам ти и третьим входом коммутатора гщреса, четвертый вход :Которого соединен с шиной адреса устройства, а первый и второй выходы коммутатора адреса соединены соответственно с информа- Q ционным входом первого и второго бло-) (/) ков пам ти, отличающеес  тем, что,.с целью расширени  области применени  устройства путем обеспечени  возможности совместного отобраН жени  алфавитно-цифровой и телевизи- S онной информации, оно содержит третий триггер, коммутатор строчных рин хроимпульсов и последовательно соединенные дешифратор адреса, регистр строки, схему сравнени , четвертый триггер и коммутатор видеосигнала; выход которого соединен с входом телевизионного индикатора, а второй и третий входы коммутатора видеосигнала соединены соответственно с выходом первого элемента И и видеовходом устройства, вход и выход строчных син хроимпульсов которого соединены соответственно с первым входом и в очрым выходом коммутатора строчных синхроимпульсов,, третий выход, первый , второй и третий входы которого соединены соответственно с другим;, входом третьего элемента И и входом второго элемента НЕ, выходами счетчика знаков и выходом третьего триггера , вторым входом схемы сравнени  и вторым входом четвёртого триггера, третий и четвертый входы которогоTHE DEVICE FOR DISPLAYING INFORMATION ON THE TV SCREEN INDICATOR SCREEN, containing serially connected master oscillator, point counter and character counter and pos. successively connected row counters, character row counters, first .element, NOT and first element AND, the second input of which is connected to the output of the second element NOT, and the third input of the first element AND - with the output of the character generator, the first, second and third inputs of which are connected respectively, with the second output of the point counter, the second output of the row counter and the output of the first and second memory blocks, the information input of which is connected to the data bus connected to the input of the command decoder, the first output of which is connected to one of the inputs in the first trigger, the other input and output of which ... are connected respectively to one of the inputs of the second trigger, the output of the second element AND. and one of the inputs of the second element AND, the other of which is connected to the first output of the character row counter, the second output is co. Pogo is the frame sync output of the device, and the third output is connected to one of the inputs of the initial address generator, the other input of which is connected to the third input of the row counter, the fourth output of which. connected to one of the inputs of the third element And, and its output, the output of the driver of the starting address and the third output of the point counter are connected to. the corresponding inputs of the address counter, the output of which is connected to the first input of the address switch, the second input of which is connected to another input of the second trigger and the inverse output of the second trigger, the direct output of which is connected to the control input of the first memory block and the third input switchboard, fourth input: Which is connected to the device address bus, and the first and second outputs of the address switch are connected respectively to the information input of the first and second memory block (/), characterized in that. in order to expand the field of application of the device by providing the possibility of jointly displaying alphanumeric and television information, it contains a third trigger, a switch for lowercase smart chips and a serially connected address decoder, a string register, a comparison circuit, a fourth trigger and a video switch; the output of which is connected to the input of the television indicator, and the second and third inputs of the video signal switch are connected respectively to the output of the first element I and the video input of the device, the input and output of the horizontal sync pulses are connected respectively to the first input and in the clear output of the horizontal sync pulse switch, the third output, the first, second and third inputs of which are connected respectively to another ;, the input of the third element AND and the input of the second element NOT, the outputs of the character counter and the output of the third trigger , The second input of the comparison circuit and the second input of the fourth flip-flop, the third and fourth inputs which

Description

соединены соответственно с первым выходом счетчика строк знаков и шиной логического , третий вход схемы сравнени  соединен с третьим выходом счетчика строк знаков, первый и второй входы третьего триггера - с соответствующими выходами дешифратора команд, вход дешифратора адреса и другой вход ре;гистра строки соответственно с шиной адреса и данных.connected to the first output of the character string counter and the logical bus, the third input of the comparison circuit is connected to the third output of the character string counter, the first and second inputs of the third trigger are connected to the corresponding outputs of the command decoder, the address decoder input and another input; addresses and data.

Изобретение относитс  к автомати ке и вычислительной технике, а имен но к устройствам вывода алфавитноцифровой и телевизионной информации на телевизионный индикатор, и может быть использовано в качестве устрой ства отображени  информации. Известно устройство дл  отображе ни  информации на телевизионном ингдикаторе , содержащее микропроцессор блок посто нной пам ти, блок пам ти с произвольной выборкой, клавиатуру знакогенератор, деишфратор, счетчик адреса, триггеры, элементы И, два инвертора, задающий генератор, счетчик точек, счетчик знаков, счетчик телевизионных строк, счетчик строк знаков и телевизионный индикатор Cl3 Недостатком данного устройства  вл етс  отсутствие возможности одновременного отображени  на экране электронно-лучевой трубки алфавитноцифровой и телевизионной информации, что сужает его функциональные возможности и область применени . Наиболее близким к изобретению по технической сути  вл етс  устройство дл  отображени  информации на экране электронно-лучевой трубки, дешифратор команд, первый и второй триггеры первый, второй и третий элементы И, первый и второй элементы НЕ, вт.орой и первый блоки пам ти, коммутатор адреса, счетчик адреса, форглировател начального адреса, знакогенератор, задающий генератор, счетчик точек, .счетчик знаков, счетчик телевизионных строк, счетчик строк знаков и те левизионный индикатор 23., Недостатком известного устройства  вл етс  отсутствие возможности одновременного отображени  на экране электронно-лучевой трубки как алфави но-цифровой, так и телевизионной информации . Цель изобретени  - расширение области применени  устройства путем обеспечени  возможности совместного отображени  алфавитно-цифровой и тел визионной информации. Поставленна  цель достигаетс  тем что устройство дл  отображени  ийформации телевизионногоиндикатора; содержащее последовательно соединенн задающий генератор, счетчик точек и счетчик строк, счетчик строк знаков , первый элемент НЕ и первый элемент И, второй вход которого соединен с выходом второго элемента НЕ, а третий вход первого элемента И соединен с выходом знакогенератора, первый , второй и третий входы которого соединены соответственно с вторым выходом счетчика точек, с вторым выходом счетчика строк и выходом первого и второго блоков пам ти, информационный вход которых соединен с шиной данных, котора  соединена с вхо.тдом дешифратора команд, первый выход которого соединен с одним из входов первого триггера, другой вход и выход которого соединены соответственно с одним из входов второго триггера , выходом второго элемента И и одним из входов второго элемента И, другой вход которого соединен с первым выходом счетчика строк знaкoв второй выход которого  вл етс  кадровым синхронизирующим выходом устррйства , а третий выход соединен с одним из входов формировател  начального адреса, другой вход которого соединен с третьим входом счетчика строк, четвертый выход которого соеда;нен с одним из входов третьего элемента И, выход которого, выход формировател  начального адреса и третий выход счетчика точек соединены с соответствующими входами счетчика адреса, выход которого соединен с первым входом коммутатора адреса, второй вход которого соединен с другим входом второго триггера и инверсным выходом второго триггера, пр мой выход которого соединен с управл ющим входом первого блока пам ти и третьим входом коммутатора адреса, четвертый вход которого соединен с шиной адреса устройства, а первый . и второй выходыкоммутатора адреса, соединены соответственно с информационным входом первого и второго блоков пам ти, содержит третий триггер, коммутатор строчных синхроимпульсов и последовательно соединенные дешифратор адреса/ регистр строки, схему сравнени , четвертый триггер и коммутатор видеосигнала, выход кото рого соединен с входом телевизионного индикатора, а второй и третий входы коммутатора видеосигнала соединены соответственно -с выходом пер вого элемента И и видеовходом устрой ства, вход и выход строчных синхроим пульсов которого соединены соответст венно с первым входом и вторым выходом коммутатора строчных синхроимпульсов , третий выход, первый, второ и третий входы которого соединены соответственно с другим входом третьего элемента И и вх;одом второго элемента НЕ, выходами счетчика знаков и выходом третьего триггера, вто рым входом схемы сравнени  и вторым входом четвертого триггера, третий и четвертый входы которого соединены соответственно с первым выходом счет чика строк знаков и шиной логическог О, третий вход схемы сравнени  соединен с третьим выходом счетчика строк знаков, первый и второй входы третьего триггера - с соответствующи ми выходами дешифратора команд, вход дешифратора адреса и другой вход регистра строки - соответственно с шиной адреса и данных; . На чертеже представлена функциональна  схема устройства дл  отображени  информации на телевизионном индикаторе. Устройство дл  Отображени  информации на телевизионном индикаторе со держит .шины данных 1 и адреса 2, выхрды 3 и 4 строчных и кадровых синхроимпульсов , дешифратор 5 команд, триггер 6, элементы И 7-9, триггер 10, элементы НЕ 11 и 12, блоки 13 и 14 пам ти, с адресом, коммутатор 15, счетчик 16 адреса, формирователь 17 начального адреса, знакогенератор 18, задающий генератор 19, счетчик 20 точек, счетчик 21 знаков, счетчик 22 телевизионных строк, счетчик 23 строк знаков, телевизионный индикатор 24, триггеры 25 и 26, коммутатор 27 строчных синхроимпульсов, коммутатор 28 видеосигнала, дешифратор 29 адреса, регистр 30 строки, схему 31 сравнени  и вход 32 строчных син хроимпульсов и видеовход 33 устройства . Устройство дл  отображени  инфор мации на телевизионном индикаторе р ботает следующим образом. При необходимости отображени  на экране электронно-лучевой трубки тол ко алфавитно-цифровой информации на шине 1 данных устанавливаетс  со ответствующий код признака алфавитно-цифровой информации, коюрый дешифрируетс  дешифратором 5. При это на первом выходе дешифратора 5 по в л етс  потенциал Лог. О, которы выключает тригг ер 25. Уто приводит тому, что запрещаетс  сравнение кодов с выходов счетчика 23 строк зна ков и регистра 30 строки в схеме ЗТ сравнени , разрешаетс  трансл ци  сигналов с выходов счетчика 21 знаков через коммутатор 27 строчных синхроимпульсов на первый вход первого элемента И 7 и вход первого элемента НЕ, на вход счетчика 22 телевизионных строк и на выход 3 строчных син-i хроимпульсов и устанавливаетс  в нуле .13ое состо ние триггер 26, чем разрешаетс  в коммутаторе 28 видеосигна,ла прохождение на вход телевизионного индикатора 24 видеосигнала с выхода элемента И 8. Дл  отображени  алфавитно-цифровой информации экран телевизионного индикатора 24 делитс  на  чейки, кажда  из которых соответствует одной знаковой позиции. Знаки генерируютс  путем высвечивани  соответствующей комбинации точек в точечной матрице (например 5x7 или 7x9), которую содержит каждое знакомство на экране. Набор изображений знаков хранитс  в посто нной пам ти знакогенератора 18. Синхронизирующий сигнал поступает от задающего генератора 19 на счетчик 20 точек, который определ ет число точек М в одном сегменте знакомства. Выходной сигнал счетчика 20 подаетс  на вход счетчика 21 знаков, который следит за числом знакомест в текущей строке. С выходов счетчика 21 знаков снимаетс  сигнал гашени  строки,сигнал дй  счетчика 22 телевизионных строк, который следит за числом воспроизводимых строк дл  каждого знакомства, и строчный синхросигнал дл  телевизионного индикатора 24. Перечисленные сигналы через коммутатор 27 строчных синхроимпульсов поступают, соответственно на вход элемента И 7 и вход элемента НЕ 11, на вход счетчика 22 телевизионных строк и на выход 3 строчных синхроимпульсов . Счетчик 22 телевизионных строк возбуждает адресный вход знакогенератора 18. Выходной сигнал счетчика 22 телевизионных строк поступает на вход сигнала счетчика 23 строк знаков, который устанавливает число воспроизводимых на экране те левизионного индикатора 24 строк знаков и выдает сигнал гашени  кадра, поступающий на элемент НЕ 12 и на элемент И 9, а также выдает сигнал кадровой синхронизации дл  телевизионного индикатора 24. Видеоинформаци  кадра, подл ежаща  регенерации, хранитс  в одном из блоков 13 и 14 пам ти в то врем  как другое из них свободно дл  приема информации с шины 1 данных. При этом адресаци   чеек в блоках 13 и 14 пам ти производитс  либо от шины 2 адреса, либо от счетчика 16 адреса. Коды знаков располагаютс  в блоках 13 и 14 пам ти в той последовательности, в какой знаки должны размещатьс  на экране телевизионного индикатора 24. Пусть, напри мер, видеоин.формаци  кадра подлежаща регенерации, расположена в первом, блоке 13 пам ти, а второй блок 14 па м ти свободен дл  приема информации при этом адресаци   чеек блока 13 па м ти производитс  от счетчика 16 адреса ,, а адресаци   чеек блока 14 па м ти - от шины 2 адреса. После того как заканчиваетс  передача информации на шине 1 данных устанавливаетс  код признака конца текста, который дешифрируетс  дешифратором 5 и запоминаетс . -триггером 6. ЗатеМ;.сигнал конца текста на выходе этого триггер опрашиваетс  в элементе И 9 сигналом гашени  кадра, и перебрасывает тригге 10, который работает как счетный триггер. Вследствие этого блок 14 па п ти переходит в режим считывани  и представл етс  дл  регенерации ин формации на экране, а первый блок 1 пам ти, переходит -в режим записи и представл етс  микропроцессору. При воспроизведении информацииv вс кий раз перед сканированием телевизионной строки в течение строк, отводимых дл  знака, формирователь, 17 начального адреса загружает в счетчик 16 адреса адрес первой  чейки блока 13.или 14,в которой хранитс  код первого символа воспроизводимой знакостроки. Нарастание .значени  адреса в счетчике 16 адреса дл  получени  последовательности  чеек блока 13 или. 14 пам ти, содержащих остальные знаковые коды строки, происходит по сигналам счетчика 20 точек при наличии ;разрешени . с элемента И- 7, формируемого при-отсутствии сигнала гашени  строки и межстрочных промежутков , поступающих соответственно,, от счетчика 21 знаков через коммутатор 27 и от счетчика 22 телевизионных строк. Код знака от того блока -1 или 14, который в данный момент участвует .в процессе регенерации видеоинформации на 5кране телевизионного индикатора 24, поступает на знакогенератор 18, который при этом выдает последовательность сигналов, управл ющих изображением этого знака , на элемент И 8, два других входных , сигнала которой  в.п ютс  инверти рованными сигналами гашени  строки и кадра, что обуславливает формирование на выходе элемента И 8 полного видеосигнала, поступающего через-ком мутатор 28 видеосигналов на телевизионный индикатор 24 и управл пощегл интенсивностью его электронного луча Дл  отображени  совместной, телевизионной и алфавитно-цифровой информации экран телевизионного индикатора 24 делитс  на две части. Экран до линии раздела представл ет с  дл  отображени  только телевизионной информации, после линии раздела только алфавитно-цифровой (можно и наоборот). Лини  раздела определ етс  какой-либо знакострокой алфавитноцифровой информации, т.е. доэ.той знакостроки на экране телевизионного Индикатора 24 отображаетс  теле1визионна  информаци , а, начина  с этой знакостроки ,- алфавитно-цифрова . Дл  задани  знакостроки, с которой производит .с  переключение, формируют на шине 1 данных КОДее номера, а на шине 2 адреса адрес регистра 30 строки, как адрес внешнего устройства. Такой командой служит двухбайтова  команда, во втором байте которой указываетс  адрес внешнего устройства, т.е. в данном случае адрес реги-стра 30 строки. Обращение к регистру 30 строки может производитьс  не только как к в нешнему устройству, но и ка:к. к  чейке пам ти, т.е. аналогично как и к  чейкам блоков 13 или 14 пам ти , но в этом случае его ардес не должен попадать в адресное .пространство указанных.блоков 13 и 14 пам ти.. Адрес регистра 30 строки дешифрируетс  дешифратором 29 адреса,выходной сигнал которого разрешает запи.сь кода номера строки шины 1 данных в регистр 30 строки переключени . ,.. После записи номера строки переключени  устанавливаетс  на шине 1 данных код приз.нака телевизионной информации , который дешифрируетс  дешифратором 5 и ключает триггер 25. Это приводит к тому, что разрешаетс  сравнение кодов с выходов счетчика 23 строк знаков и регистра 30 строки в схеме 31 сравнени , разрешаетс  прохождение сигнсшов синхронизации телевизионной информации с входа 32 .строчных синхроимпульсов на выходы коммутатора 27 строчных синхроимпульсов, а также разрешаетс  работа триггера 26. Из входных строчных синхроимпульсов в коммутаторе 27 строчных синхроимпульсов формируютс  строчные син хроимпульсы дл  телевизион1ного индикатора 24, поступающие на выход строчных синхроимпульсов, сигнал гашени  строки, поступающий на вход элемента И 7 и .лход первого элемента И 11, и сигнал дл  счетчика 22 телевизионных строк, из которого так, как это описано при рассмотрении работы устройства -в режиме отображени  алфавитно-цифровой информации, в счетчике 23 строк знаков формируютс  сигналы гашени  кадра и кадровые синхроимпульсы . Таким образом, в режиме отображени  телевизионной и совместно с ней алфавитно-цифровой информации все основные синхронизирующие сигналы в устройстве образуютс  из входных синхроимпульсов, чем обеспечиваетс .устойчивость телевизионного изображени  на экране телевизионного индикатора 24 и обуславливаетс  OTcytcTBHe помех от срыва синхронизации при переключени х с отображени  телевизионной информации на отображение алфавитно-цифровой информации, возникающего за счет ассинхронности работы задающих генератора 19 данного устройства и источника внешнего телевизионного видеосигнала. Сигнал гашени  кадра, вырабатываемый счетчиком 23 строк наков, каждый раз в конце кадрам устанавливает триггер 26 в единичное состо ние, разреша  таким образом прохождение с начала - . следующего кадра через коммутатор 28 видеосигнала на вход телевизионного индикатора 24 полного видеосигнала, поступающего на вход 33 внешнего видеосигнала и управл ющего интенсивно тью электронного луча телевизионного индикатора 24., Одновржменно с этим, также как эт описано при рассмотрении работы устройства в режиме отображени  алфавит но цифровой инфорМсцдии, по сигналам зашающего генератора 19 и сигналам синхронизации, получаемым в коммутаторе 27 строчных синхроимпульсов от внешйих синхроимпульсов, поступающих на вход 32, в устройстве производитс  формирование алфавитно-цифрового изображени . Однако прохожде«йе представл ющего его полного виде сигнала, получаемого на выходе элемента И 8, на вход телевизионного ин дикатора 24 заблокировано в коммутаторе 28 видеосигналов. Эта блокировка осуществл етс  до тех пор пока ин формсщи  на выходе счетчика 23 строк знаков не становитс  равной содержимому регистра 30 строки. При достижении этого момента на выходе схемы 31 сравнени  образуетс  положительный перепад, который устанавливает в нулевое состо ние триггер 26. Это приводит к переключению коммутатора 28 видеосигналов и Подаче на вход телевизионного индикатора 24 полного видеосигнала , сформированного на выходе элемента И 8, т.е. к отображению на экране электронно-лучевой трубки гшфавитно-цифровой информации, записанной в каком-либо из блоков 13 или 14 пам ти. Предназначенна  дл  отображени  алфавитно-цифрйва  информаци  должна располагатьс  в тех  чейках блоков 13 и 14 пам ти, которые соответствуют знаковым позици м знакострок, имеющих номера большие или совпадающие с номером стро-ки переключени . Отображение алфавитно-цифровой информации осуществл етс  до конца кадра, когда сигнал гашени  кадра с выхода счетчика .строк 23 знаков снова устанавливаеттриггер 2б в единичное состо ние, разреша  этим прохождение с начала следующего кадра на вход телевизионного индикатора 24 телевизионной информации. Предлагаемое устройство дл  отображени  информации обеспечивает представление оператору совокупной телевизионной и алфавитно-цифровой информации на одном экране, концентрирует внимание оператора, уменьшает веро тность его с дибочных действий, облагчает услови  труда и способствует , в конечном счете, повышению производительности труда и увеличению выхода годных изделий.The invention relates to automation and computer technology, and specifically to devices for outputting alphanumeric and television information to a television indicator, and can be used as a display device for information. A device for displaying information on a television detector is known, comprising a microprocessor, a fixed memory block, a random-access memory block, a keyboard, a character generator, a disinfector, an address counter, triggers, And elements, two inverters that drive a generator, a point counter, a character counter, TV line counter, character row counter and Cl3 TV indicator The disadvantage of this device is the lack of simultaneous display on the screen of the cathode-ray tube alphanumeric and information that limits its functionality and scope. The closest to the invention in technical terms is a device for displaying information on the screen of a cathode ray tube, a command decoder, the first and second triggers of the first, second and third elements AND, the first and second elements NOT, and the first memory blocks, address switch, address counter, forglirovatel starting address, character generator, master oscillator, point counter, character counter, television line counter, character row counter and a telescope indicator 23. A disadvantage of the known device is The possibility of simultaneous display on the screen of a cathode ray tube both alphanumeric and television information. The purpose of the invention is to expand the field of application of the device by enabling the simultaneous display of alphanumeric and viewing information bodies. The goal is achieved by the fact that a device for displaying information of a television display; containing sequentially connected master oscillator, point counter and row counter, character row counter, first element NOT and first AND element, the second input of which is connected to the output of the second element NOT, and the third input of the first element AND connected to the output of character generator, first, second and third the inputs of which are connected respectively to the second output of the point counter, to the second output of the row counter and the output of the first and second memory blocks, whose information input is connected to the data bus, which is connected to the hub of the cipher command command, the first output of which is connected to one of the inputs of the first trigger, the other input and output of which are connected respectively to one of the inputs of the second trigger, the output of the second And element and one of the inputs of the second And element, the other input of which is connected to the first output of the character row counter the second output of which is the frame synchronization output of the device, and the third output is connected to one of the inputs of the initial address generator, the other input of which is connected to the third input of the row counter, the fourth output to It is connected with one of the inputs of the third element I, whose output, the output of the initial address generator and the third output of the point counter are connected to the corresponding inputs of the address counter, the output of which is connected to the first input of the address switch, the second input of which is connected to another input of the second trigger and the inverse output of the second trigger, the direct output of which is connected to the control input of the first memory block and the third input of the address switch, the fourth input of which is connected to the device address bus, and the first. and the second output of the address switch, connected respectively to the information input of the first and second memory blocks, contains a third trigger, a lowercase clock switch and serially connected address decoder / row register, a comparison circuit, a fourth trigger and a video switch, the output of which is connected to the input of a television indicator , and the second and third inputs of the video signal switch are connected respectively to the output of the first element AND and the video input of the device, the input and output of the lower-case synchronized pulse Which are connected respectively to the first input and the second output of the lowercase clock switch, the third output, the first, second and third inputs of which are connected respectively to another input of the third element I and I; the second element NO, the outputs of the character counter and the output of the third trigger, second eye input of the comparison circuit and the second input of the fourth trigger, the third and fourth inputs of which are connected respectively to the first output of the character string counter and logical O bus, the third input of the comparison circuit is connected to the third the output of the character string counter, the first and second inputs of the third trigger — with the corresponding outputs of the command decoder, the input of the address decoder, and the other input of the register of the string — respectively, with the address and data bus; . The drawing shows a functional diagram of the device for displaying information on a television indicator. A device for displaying information on a television indicator contains data lines 1 and addresses 2, 3 and 4 lowercase and frame sync pulses, 5 commands decoder, trigger 6, AND elements 7–9, trigger 10, HE elements 11 and 12, blocks 13 and 14 memories, with address, switch 15, address counter 16, starting address driver 17, character generator 18, master oscillator 19, counter 20 points, counter 21 characters, counter 22 television lines, counter 23 lines of characters, television indicator 24, triggers 25 and 26, switch 27 lowercase sync pulses, switch 28 video de-signal, address decoder 29, register 30 lines, comparison circuit 31 and input 32 horizontal sync pulses and video input 33 of the device. A device for displaying information on a television indicator works as follows. If it is necessary to display on the screen a cathode ray tube of alphanumeric information on the data bus 1, a corresponding code of the alphanumeric information flag is set, the case is decoded by the decoder 5. At this, the first Log potential appears on the first output of the decoder 5. O, which turns off trigger 25. Uto makes it impossible to compare codes from the counter outputs of 23 character lines and register 30 lines in the comparison circuit, the signal is transmitted from the counter outputs of 21 characters through the switch 27 horizontal sync pulses to the first input of the first element 7 and the input of the first element NOT to the input of the counter of 22 television lines and to the output of 3 lowercase syn-i pulse pulses and the trigger 26 is set to zero .13 trigger 26, which is allowed in the video signal switch 28 The video signal 24 from the output of the element is 8. For displaying alphanumeric information, the screen of the television indicator 24 is divided into cells, each of which corresponds to one sign position. Characters are generated by highlighting the corresponding combination of dots in a dot matrix (for example, 5x7 or 7x9), which each acquaintance contains on the screen. The set of symbol images is stored in the memory of character generator 18. The synchronization signal is supplied from master oscillator 19 to a counter of 20 points, which determines the number of points M in one familiarity segment. The output of counter 20 is fed to the input of a counter 21 characters, which monitors the number of familiarity in the current line. From the 21-digit counter outputs, the line-quench signal, the signal from the 22-line TV line counter, which monitors the number of playable lines for each acquaintance, and the horizontal sync signal for the television indicator 24, are removed. The listed signals through the switch 27 horizontal sync pulses are input to the And 7 element, respectively. and the input element is NOT 11, to the input of the counter of 22 television lines and to the output of 3 horizontal sync pulses. The counter of 22 TV lines excites the address input of the character generator 18. The output signal of the counter of 22 TV lines is fed to the input of a counter signal of 23 lines of characters, which sets the number of 24 lines of characters displayed on the screen and delivers a frame blanking signal coming to the HE element 12 and element 9 and also provides a frame synchronization signal for the television indicator 24. The video information of the frame, which is regenerative, is stored in one of the blocks 13 and 14 of the memory, while the other is stored in Rim for receiving information from the data bus 1. At the same time, the addressing of the cells in the memory blocks 13 and 14 is performed either from the address bus 2 or from the address counter 16. The character codes are located in memory blocks 13 and 14 in the sequence in which characters are to be placed on the screen of the television indicator 24. Suppose, for example, that the video information of the frame to be regenerated is located in the first, memory block 13, and the second block 14 memory units are free to receive information, while addressing of the 13-unit memory units is from the address 16 counter, and addressing of the 14-unit information cells is from the bus 2 addresses. After the transmission of information on the data bus 1 is completed, the sign code of the end of the text is set, which is decrypted by the decoder 5 and stored. -trigger 6. ZateM;; the end-of-text signal at the output of this trigger is polled in the AND 9 element by a frame blanking signal, and flips trigger 10, which works as a counting trigger. As a result, block 14 of the unit goes into read mode and is presented for regeneration of information on the screen, and the first memory unit 1 goes into write mode and is presented to the microprocessor. When reproducing information, once the television line is scanned during the lines retracted for the sign, the driver 17 of the start address loads the address of the first cell of the block 13 or 14 into the address counter 16, which stores the code of the first character of the played back character string. The increase in the address value in the address counter 16 to obtain a sequence of cells of block 13 or. 14 memories containing the remaining character string codes occur by the counter signals of 20 points if available; resolution. from the element I-7, generated in the absence of the line-quench signal and line spacing, respectively, coming from the counter 21 characters through the switch 27 and from the counter 22 television lines. The sign code from that block -1 or 14, which is currently involved. In the process of video information regeneration on the 5th screen of the television indicator 24, goes to the character generator 18, which then generates a sequence of signals that control the image of this sign, to the element And 8, two other input signals, the signal of which is inverted by the line and frame blanking signals, which leads to the formation at the output of the And 8 element of the full video signal coming through the video signal mutator 28 to the television indicator 24 and The power of the monitor is divided by the intensity of its electron beam. To display the joint, television and alphanumeric information, the screen of the television indicator 24 is divided into two parts. The screen to the dividing line is c to display only television information, after the dividing line only alphanumeric (possible and vice versa). A section line is defined by any alphanumeric string of characters, i.e. The preceding character string on the screen of the TV Indicator 24 displays television information, and, starting with this character string, is alphanumeric. In order to set the characters with which the switch is made, the numbers on the data bus 1 are generated on the CODE, and the address on the bus 2 is the register address 30 lines, as the address of the external device. This command is a two-byte command, the second byte of which indicates the address of the external device, i.e. in this case, the address of the register is 30 lines. Accessing the register 30 of a line can be made not only as to an external device, but also to: k. to the memory cell, i.e. similarly to the cells of memory 13 or 14, but in this case its ardes should not fall into the address space of these memory blocks 13 and 14. The register address 30 of the line is decoded by the address decoder 29, the output of which allows the record. Code line data bus number 1 in the switch string register 30. After recording the number of the switching line, a television information code is installed on the data bus 1, which is decoded by the decoder 5 and turns on the trigger 25. This results in the comparison of the codes from the 23-character counter outputs and the register 30 lines in the circuit 31 comparisons, the signal synchronization of television information from the input 32 of the horizontal sync pulses to the outputs of the switch 27 horizontal sync pulses is allowed, and also the trigger 26 is enabled. From the horizontal sync pulses in the An alternator switch 27 for horizontal sync pulses generates horizontal sync pulses for the television indicator 24, arriving at the output of the horizontal sync pulses, a line-quenching signal, entering the input of the And 7 element and the input of the first Element And 11, and the signal for the counter of 22 television lines from which This is described when considering the operation of the device - in the mode of displaying alphanumeric information, in the counter of 23 lines of characters the frame blanking signals and frame sync pulses are formed. Thus, in the display mode of the television and along with the alphanumeric information, all the main synchronization signals in the device are formed from input clock pulses, which ensures the stability of the television image on the screen of the television indicator 24 and causes OTcytcTBHe interference from the synchronization failure during switchings from the television display information on the display of alphanumeric information arising due to the asynchronous operation of the master oscillators 19 of this device and External TV signal source. The frame blanking signal, generated by a 23-string counter, sets the trigger 26 to one state at the end of each frame, thus allowing the passage from the beginning -. the next frame through the video switch 28 to the input of the television indicator 24 of the full video signal input to the external video signal input 33 and controlling the intensity of the electronic beam of the television indicator 24. Simultaneously with this, also described as when considering the operation of the device in the display mode alphanumeric information on the signals of the stitching generator 19 and the synchronization signals received in the switch 27 horizontal sync pulses from external sync pulses input to input 32 in devices An alphanumeric image is generated. However, the passage of the signal representing the full form, which is received at the output of the element 8, to the input of the television indicator 24 is blocked in the video switch 28. This blocking is effected until the information on the output of the counter 23 lines of characters becomes equal to the contents of the register 30 line. When this moment is reached, a positive differential is formed at the output of the comparison circuit 31, which sets the trigger 26 to the zero state. This leads to switching the video signal switch 28 and feeding the video indicator 24 to the full video signal generated at the output of the And 8 element, i.e. to the display on the screen of a cathode-ray tube of alphanumeric information recorded in any of the blocks 13 or 14 of memory. The information intended for displaying alphanumeric information must be located in those cells of memory blocks 13 and 14 that correspond to sign positions of character lines having numbers that are large or that coincide with the number of the switching line. The display of alphanumeric information is carried out until the end of the frame when the frame blanking signal from the counter output of 23-character lines again sets the trigger 2b to one, allowing it to pass from the beginning of the next frame to the input of the television indicator 24 of television information. The proposed device for displaying information provides the operator with aggregate television and alphanumeric information on one screen, concentrates the operator’s attention, reduces the likelihood of it from dibochnye actions, enhances working conditions and contributes ultimately to increased productivity and increased yield of suitable products.

Claims (1)

УСТРОЙСТВО'ДЛЯ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ НА ЭКРАНЕ ТЕЛЕВИЗИОННОГО ИНДИКАТОРА, содержащее последовательно соединенные задающий генератор, счетчик точек и счетчик знаков и пос-, ледовательно соединенные счетчик строк, счетчик строк знаков, первый .элемент, НЕ и первый элемент И, второй вход которого соединен с выходом второго элемента НЕ, а третий вход первого элемента И - с выходом знакогенератора, первый, второй и третий входы которого соединены соответственно с вторым выходом счетчика точек, вторым выходом счетчика строк и выходом первого и второго блоков памяти, информационный вход которых соедин'ен с шин.ой данных, соединенной с входом дешифратора команд, первый выход которого соединен с одним из t входов первого триггера, другой вход и >выход которого,, соединены соответственно с одним из входов второго триггера, выходом второго элемента И · .и одним из входов второго элемента И, другой- вход которого соединен с пер’вым выходом счетчика строк знаков, второй выход которого является кадровым синхронизирующим выходом устройства, а третий выход соединен с одним из входов формирователя начального адреса, другой вход которого соединен с третьим входом счетчика строк, четвертый выход которого.DEVICE 'FOR DISPLAYING INFORMATION ON THE TELEVISION INDICATOR SCREEN, containing a serially connected master oscillator, a point counter and a character counter and subsequently connected string counter, a character string counter, a first. Element, NOT and a first AND element, the second input of which is connected to the output the second element is NOT, and the third input of the first element And with the output of the character generator, the first, second and third inputs of which are connected respectively to the second output of the point counter, the second output of the line counter and the output of the first second memory blocks, an information input of which soedin'en shin.oy a data input coupled to the instruction decoder, the first output is connected to one of the t first flip-flop input, and other input> output of which is ,, connected respectively to one input of the second flip-flop , the output of the second element AND ·. and one of the inputs of the second element AND, the other input of which is connected to the first output of the character string counter, the second output of which is the frame synchronizing output of the device, and the third output is connected to one of the inputs of the a start addresser whose other input is connected to the third input of the line counter, whose fourth output. соединен с одним из- входов третьего элемента И, а его выход, выход формирователя начального адреса и третий выход счетчика точек соединены с. соответствующими входами счетчика адреса, выход которого соединен с ' первым входом коммутатора адреса, второй вход которого соединен с другим входом второго триггера и инверсным выходом второго триггера, прямой. выход которого соединен с управляющим входом первого блока памяти и третьим входом коммутатора адреса, четвертый вход которого соединен с шиной адреса устройства, а первый и . второй выходы коммутатора адреса · . а соединены соответственно с информа- φ ционным входом первого и второго бло . ков памяти, о т л и чающе ес я тем, что,, с целью расширения области . применения устройства путем обеспе- 1^^, 1ения возможности совместного отобра ения алфавитно-цифровой и телевизи- ® •онной информации, оно содержит третий триггер, коммутатор строчных син хроимпульсов и последовательно соединенные дешифратор адреса, регистр строки, схему сравнения, четвертый триггер и коммутатор видеосигнала/ выход которого соединен с входом телевизионного индикатора, а второй и третий входы коммутатора видеосигнала соединены соответственно с выходом первого элемента И и видеовходом устройства, вход и выход строчных си хроимпульсов которого соединены соответственно с первым входом и вточрым выходом коммутатора строчных синхроимпульсов, третий выход, первый, второй и третий входы которого соединены соответственно с другим:, входом третьего элемента И и входом второго элемента НЕ, выходами счетчика знаков и выходом третьего триггера, вторым входом схемы сравнения и вторым входом четвертого триггера, третий и четвертый входы которого соединены соответственно с первым выходом счетчика строк знаков и шиной логического •О1, третий вход схемы сравнения соединен с третьим выходом счетчика строк знаков, пер вый и второй входы третьего триггера - с соответствующими выходами дешифратора команд, вход дешифратора адреса и другой вход регистра строки соответственно с шиной адреса и данных.connected to one of the inputs of the third AND element, and its output, the output of the initial address generator and the third output of the point counter are connected to. the corresponding inputs of the address counter, the output of which is connected to the first input of the address switch, the second input of which is connected to the other input of the second trigger and the inverse output of the second trigger, direct. the output of which is connected to the control input of the first memory block and the third input of the address switch, the fourth input of which is connected to the device address bus, and the first and. the second outputs of the address switch ·. and are connected respectively to the information input of the first and second units. In order to expand the field. application of the device by providing 1 ^^, 1 the possibility of joint display of alphanumeric and television information, it contains a third trigger, a switch for horizontal sync pulses and a series-connected address decoder, a line register, a comparison circuit, a fourth trigger and a switch the video signal / output of which is connected to the input of the television indicator, and the second and third inputs of the video switch are connected respectively to the output of the first AND element and the video input of the device, the input and output of lowercase clock pulses of which are connected respectively to the first input and second output of the horizontal sync pulse switch, the third output, the first, second and third inputs of which are connected respectively to another :, the input of the third element AND and the input of the second element NOT, the outputs of the character counter and the output of the third trigger, the second input comparison circuit and the second input of the fourth trigger, the third and fourth inputs of which are connected respectively to the first output of the character string counter and the logical bus • О 1 , the third input of the comparison circuit with It is connected to the third output of the character string counter, the first and second inputs of the third trigger — with the corresponding outputs of the command decoder, the address decoder input and the other line register input, respectively, with the address and data bus. • — ·' . j• - · '. j
SU833583435A 1983-04-27 1983-04-27 Device for displaying information onto television indicator screen SU1109787A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833583435A SU1109787A1 (en) 1983-04-27 1983-04-27 Device for displaying information onto television indicator screen

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833583435A SU1109787A1 (en) 1983-04-27 1983-04-27 Device for displaying information onto television indicator screen

Publications (1)

Publication Number Publication Date
SU1109787A1 true SU1109787A1 (en) 1984-08-23

Family

ID=21060573

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833583435A SU1109787A1 (en) 1983-04-27 1983-04-27 Device for displaying information onto television indicator screen

Country Status (1)

Country Link
SU (1) SU1109787A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Патент US .4117469, .кл. -.340/324 AD, опублик. 1978. 2. Авторское свидетельство СССР по за вке № 335412-4/18-24, кл. G 06 F.3/153, 19.11.81 (прототип). *

Similar Documents

Publication Publication Date Title
US3396377A (en) Display data processor
US4486856A (en) Cache memory and control circuit
US3624634A (en) Color display
US4797746A (en) Digital image interface system
US4093996A (en) Cursor for an on-the-fly digital television display having an intermediate buffer and a refresh buffer
US3582936A (en) System for storing data and thereafter continuously converting stored data to video signals for display
JPS592905B2 (en) display device
JP2975796B2 (en) Character display device
US4284989A (en) Character display apparatus with facility for selectively expanding the height of displayed characters
KR0156950B1 (en) Character display device for synchronizing operation of video ram to operation of cpu
US4970501A (en) Method for writing data into an image repetition memory of a data display terminal
US4581611A (en) Character display system
SU1109787A1 (en) Device for displaying information onto television indicator screen
GB2151440A (en) A circuit for increasing the number of pixels in a scan of a bit mapping type video display
US3787833A (en) Upshift control for video display
US4965563A (en) Flat display driving circuit for a display containing margins
US5012232A (en) Bit mapped memory plane with character attributes for video display
SU717752A1 (en) Device for presentation of information on tv display
SU723620A1 (en) Device for displaying information on crt screen
SU1488873A1 (en) Device for displaying information on the screen of tv indicator
SU1010613A1 (en) Device for displaying data on crt screen
SU951379A1 (en) Data display device
SU1418806A1 (en) Device for displaying information on television indicator
SU1401447A1 (en) Arrangement for displaying information on television indicator screen
SU1508272A1 (en) Device for displaying information on tv indicator screen