RU96110405A - SCHEME AND METHOD FOR DETERMINING SYNCHRONIZATION AND PROTECTION (OPTIONS) - Google Patents

SCHEME AND METHOD FOR DETERMINING SYNCHRONIZATION AND PROTECTION (OPTIONS)

Info

Publication number
RU96110405A
RU96110405A RU96110405/09A RU96110405A RU96110405A RU 96110405 A RU96110405 A RU 96110405A RU 96110405/09 A RU96110405/09 A RU 96110405/09A RU 96110405 A RU96110405 A RU 96110405A RU 96110405 A RU96110405 A RU 96110405A
Authority
RU
Russia
Prior art keywords
synchronization
signal
interval
comparison
generating
Prior art date
Application number
RU96110405/09A
Other languages
Russian (ru)
Other versions
RU2159510C2 (en
Inventor
Ким Йонг-дзе
Original Assignee
Самсунг Электроникс Ко., Лтд.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1019950029164A external-priority patent/KR0165430B1/en
Application filed by Самсунг Электроникс Ко., Лтд. filed Critical Самсунг Электроникс Ко., Лтд.
Publication of RU96110405A publication Critical patent/RU96110405A/en
Application granted granted Critical
Publication of RU2159510C2 publication Critical patent/RU2159510C2/en

Links

Claims (20)

1. Схема определения синхронизации и защиты для использования в воспроизводящих устройствах для воспроизведения цифровых данных из записывающей среды, в которой заранее определенное множество областей для записи указанных цифровых данных выполнены на каждой дорожке, каждая область состоит из множества блоков синхронизации, заранее определенный предварительный интервал записан в начале каждой области, отличающаяся тем, что содержит первое детекторное средство для определения предварительного интервала цифровых данных, полученных из записывающей среды, и вывода соответствующего сигнала области, второе детекторное средство для определения синхронизации полученных цифровых данных, сравнения определенной синхронизации и ранее определенного интервала синхронизации и вывода сигнала определения синхронизации, и средство генерирования сигнала управления для генерирования сигнала управления синхронизацией на основе сигнала определения синхронизации и ID сигнала сравнения, и генерирования псевдосинхронизирующего сигнала управления, если определенная синхронизация содержит ошибку.1. Scheme for determining synchronization and protection for use in reproducing devices for reproducing digital data from a recording medium in which a predetermined set of areas for recording the specified digital data are made on each track, each area consists of many synchronization blocks, a predetermined preliminary interval is recorded in the beginning of each area, characterized in that it contains the first detector means for determining a preliminary interval of digital data received and recording medium, and outputting the corresponding region signal, second detection means for determining synchronization of the received digital data, comparing the determined synchronization and the previously determined synchronization interval and outputting the synchronization determination signal, and means for generating a control signal for generating a synchronization control signal based on the synchronization determination signal and ID a comparison signal, and generating a pseudo-synchronizing control signal, if a certain synchronization It contains an error. 2. Схема определения синхронизации и защиты по п.1, отличающаяся тем, что содержит ID разделяющее средство для разделения ID кода, записанного после определенной синхронизации, сравнения разделенного ID с ID предшествующей дорожки и блока синхронизации, и вывода ID сигнала сравнения. 2. The synchronization and protection determination circuit according to claim 1, characterized in that it contains ID separating means for separating the ID of the code recorded after a certain synchronization, comparing the divided ID with the ID of the previous track and synchronization unit, and outputting the ID of the comparison signal. 3. Схема определения синхронизации и защиты по п.2, отличающаяся тем, что средство генерирования сигнала управления выполнено с возможностью генерирования сигнала управления на основе сигнала определения синхронизации и ID сигнала сравнения. 3. The synchronization and protection determination circuit according to claim 2, characterized in that the control signal generating means is configured to generate a control signal based on the synchronization determination signal and the comparison signal ID. 4. Схема определения синхронизации и защиты по п.2, отличающаяся тем, что средство генерирования сигнала управления выполнено с возможностью генерирования синхронизации и ID сигнала области на основе сигнала определения синхронизации. 4. The synchronization and protection determination circuit according to claim 2, characterized in that the control signal generating means is configured to generate synchronization and an area signal ID based on the synchronization determination signal. 5. Схема определения синхронизации и защиты по п.4, отличающаяся тем, что содержит средство выделения данных для удаления синхронизации и ID выхода цифровых данных через первое определяющее средство в соответствии с синхронизацией и ID сигналом области, и вывода синхронизирующих и ID удаленных цифровых данных, и средство задержки для задержки выхода цифровых данных из первого определяющего средства на время для генерирования синхронизации и ID сигнала области в средстве генерирования, и вывода задержанных данных в средстве выделения данных. 5. The synchronization and protection determination circuit according to claim 4, characterized in that it comprises data extraction means for removing synchronization and digital data output ID through the first determining means in accordance with the synchronization and ID signal of the area, and outputting synchronizing and ID of remote digital data, and delay means for delaying the output of digital data from the first determining means for a time to generate a synchronization and an area signal ID in the generating means, and outputting the delayed data in the data extracting means. 6. Схема определения синхронизации и защиты по п.2, отличающаяся тем, что первое детекторное средство содержит схему предварительного сравнения для сравнения заранее определенного предварительного интервала с первой предварительной частью цифровых данных ввода в ответ на сигнал переключения головки, показывающей начало дорожки, и вывода первого сигнала сравнения, схему сравнения интервала обновления для сравнения заранее определенного интервала обновления и интервала обновления ввода цифровых данных через схему предварительного сравнения в ответ на первый сигнал сравнения, и вывода второго сигнала сравнения, и генератор сигнала области для генерирования множества сигналов области, соответствующих множеству областей, на основе первого и второго сигналов сравнения. 6. The synchronization and protection determination circuit according to claim 2, characterized in that the first detector means comprises a preliminary comparison circuit for comparing a predetermined preliminary interval with the first preliminary part of the digital input data in response to a head switching signal showing the beginning of the track and outputting the first a comparison signal, an update interval comparison circuit for comparing a predetermined update interval and an update interval of digital data input through a preliminary circuit sake of compari- son in response to the first comparison signal and outputting a second comparison signal, and the signal field generator for generating a plurality of area signals corresponding to a plurality of areas based on the first and second comparison signals. 7. Схема определения синхронизации и защиты по п.6, отличающаяся тем, что второе детекторное средство содержит генератор интервала синхронизации для генерирования интервалов синхронизации для заранее определенного множества областей, соответствующих множеству сигналов областей и схему сравнения интервала синхронизации для сравнения интервала синхронизации цифровых данных ввода и генерируемого интервала синхронизации и вывода сигнала определения синхронизации. 7. The synchronization and protection determination circuit according to claim 6, characterized in that the second detector means comprises a synchronization interval generator for generating synchronization intervals for a predetermined set of regions corresponding to the plurality of region signals and a synchronization interval comparison circuit for comparing the synchronization interval of the digital input data and the generated synchronization interval and the output of the synchronization determination signal. 8. Схема определения синхронизации и защиты по п.7, отличающаяся тем, что второе детекторное средство содержит элемент задержки для задержки цифровых данных ввода на время для генерирования каждого множества сигналов области и вывода задержанных цифровых данных в схему сравнения интервала синхронизации. 8. The synchronization and protection determination circuit according to claim 7, characterized in that the second detector means comprises a delay element for delaying the digital input data by a time for generating each of a plurality of area signals and outputting the delayed digital data to the synchronization interval comparison circuit. 9. Схема определения синхронизации и защиты по п.7, отличающаяся тем, что ID разделяющее средство содержит ID детектор для определения ID из ввода цифровых данных через схему сравнения интервала синхронизации в ответ на сигнал выделения синхронизации, память для записи ID, показывающего информацию пары дорожек предшествующей дорожки, и ID, показывающего номер блока предшествующей синхронизации, и корректор ошибки для исправления ошибок определенного ID и вывода исправленного ID в память, и ID схему сравнения для сравнения исправленного ID с ID, показывающим информацию пары дорожек предшествующей дорожки в ответ на сигнал переключения головки, сравнения текущего исправленного ID с ID блока предшествующей синхронизации, и вывода ID сигнала сравнения. 9. The synchronization and protection determination circuit according to claim 7, characterized in that the ID separating means comprises an ID detector for determining an ID from digital data input through a synchronization interval comparison circuit in response to a synchronization allocation signal, a memory for recording an ID showing information of a pair of tracks the previous track, and an ID showing the block number of the previous synchronization, and an error corrector for correcting errors of a certain ID and outputting the corrected ID to memory, and an ID comparison circuit for comparing the corrected ID with ID -binding track pair information of the previous track in response to a head switching signal, comparing the current corrected ID with ID previous sync block, and outputting the comparison signal ID. 10. Схема определения синхронизации и защиты по п.9, отличающаяся тем, что средство генерирования сигнала управления выводит сигнал управления предшествующей синхронизации как псевдосинхронизирующий сигнал управления, когда определен только ID сигнал сравнения без сигнала определения синхронизации, и предотвращает вывод синхронизирующего сигнала управления, когда сигнал определения синхронизации последовательно не определен. 10. The synchronization and protection determination circuit according to claim 9, characterized in that the control signal generating means outputs a control signal of the previous synchronization as a pseudo-synchronization control signal when only the comparison ID signal is detected without the synchronization determination signal, and prevents the output of the synchronization control signal when the signal The definition of synchronization is not sequentially defined. 11. Схема определения синхронизации и защиты в воспроизводящем устройстве цифрового видеомагнитофона, включающая средство демодуляции для воспроизведения и демодулирования данных, записанных в заранее определенном множестве областей на цифровой пленке, имеющей SD форма записи, декодирующее средство исправления ошибки для декодирования исправления вывода данных из средства демодуляции, и средство расширения данных для расширения декодированных данных исправления ошибки, отличающаяся тем, что содержит детекторное средство интервала обновления для определения интервала обновления ввода цифровых данных из средства демодуляции, и генерирования сигнала соответствующей области, детекторное средство интервала синхронизации для определения синхронизации из данных, демодулированных в средстве демодуляции, сравнения определенной синхронизации с заранее определенным интервалом синхронизации, и вывода сигнала определения синхронизации, ID средство разделения для разделения ID следующей синхронизации, определенной в детекторном средстве интервала синхронизации, сравнения разделенного ID с ID предшествующей дорожки и блока синхронизации, и вывода ID сигнала сравнения, средство генерирования псевдосинхронизирующего сигнала управления для вывода синхронизирующего сигнала управления на основе сигнала определения синхронизации ID сигнала сравнения, генерирования псевдосинхронизирующего сигнала управления, если в определенной синхронизации существует ошибка, и генерирования синхронизации и ID сигнала области на основе сигнала определения синхронизации, и средство выделения данных для удаления синхронизации и ID выхода цифровых данных через средство определения интервала обновления, в соответствии с синхронизацией и ID сигналом области, и вывода удаленных данных с синхронизацией и ID в декодирующее средство исправления ошибки. 11. Scheme for determining synchronization and protection in a reproducing apparatus of a digital video recorder, including demodulation means for reproducing and demodulating data recorded in a predetermined set of areas on a digital film having an SD recording form, decoding error correction means for decoding correction of data output from demodulation means, and data extension means for expanding decoded error correction data, characterized in that it comprises interval detection means updates to determine the update interval of the input of digital data from the demodulation means, and generate a signal of the corresponding area, the synchronization interval detector means for determining synchronization from data demodulated in the demodulation means, comparing a specific synchronization with a predetermined synchronization interval, and outputting a synchronization determination signal, ID means a partition for partitioning the next synchronization ID determined in the synchronization interval detector means, compared yielding a divided ID with the ID of the previous track and synchronization unit, and outputting the comparison signal ID, means for generating a pseudo-synchronizing control signal for outputting the synchronizing control signal based on the synchronization determination signal ID of the comparison signal, generating the pseudo-synchronizing control signal if an error exists in the specific synchronization, and generating a synchronization signal and an area signal ID based on a synchronization determination signal, and data extraction means for removing synchronization the state and ID of the output of digital data through means for determining the update interval, in accordance with the synchronization and ID signal of the area, and outputting remote data with synchronization and ID to the decoding means of error correction. 12. Схема определения синхронизации и защиты по п.11, отличающаяся тем, что содержит средство задержки для задержки выхода данных из определяющего средства интервала обновления на время для генерирования синхронизации и ID сигнала области, и вывода задержанных данных в средство выделения данных. 12. The synchronization and protection determination circuit according to claim 11, characterized in that it comprises delay means for delaying data output from the determining means of the update interval for a time to generate synchronization and the signal ID of the region and outputting the delayed data to the data extraction means. 13. Схема определения синхронизации и защиты по п.11, отличающаяся тем, что средство детекторное интервала обновления содержит схему предварительного сравнения для сравнения заранее определенного предварительного интервала с первой предварительной частью вывода цифровых данных из средства демодуляции в ответ на сигнал переключения головки, показывающей начало дорожки, и вывода первого сигнала сравнения, схему сравнения интервала обновления для сравнения заранее определенного интервала обновления с обновлением выхода цифровых данных из схемы предварительного сравнения в ответ на первый сравнивающий сигнал, и вывода второго сравнивающего сигнала, и сигнал управления и генератор сигнала области для генерирования первого разрешающего сигнала для разрешения схемы предварительного сравнения в ответ на сигнал переключения головки, генерирования второго разрешающего сигнала для разрешения схемы сравнения интервала обновления в ответ на первый разрешающий сигнал, и генерирования множества сигналов области, соответствующих множеству областей. 13. The synchronization and protection determination circuit according to claim 11, characterized in that the update interval detector means comprises a preliminary comparison circuit for comparing a predetermined preliminary interval with the first preliminary part of the digital data output from the demodulation means in response to a head switching signal showing the beginning of the track and outputting the first comparison signal, an update interval comparison circuit for comparing a predetermined update interval with updating the digital data output from the preliminary comparison circuit in response to the first comparison signal, and the output of the second comparison signal, and the control signal and the area signal generator for generating the first enable signal to enable the preliminary comparison circuit in response to the head switching signal, generating the second enable signal to enable the interval comparison circuit updating in response to the first enable signal, and generating a plurality of area signals corresponding to the plurality of areas. 14. Схема определения синхронизации и зашиты по п.13, отличающаяся тем, что детекторное средство интервала синхронизации содержит генератор интервала синхронизации для генерирования интервалов синхронизации заранее определенного множества областей, в соответствии с множеством сигналов областей, и схему сравнения интервалов синхронизации для сравнения синхронизации вывода цифровых данных из средства демодуляции с генерируемым интервалом синхронизации, и вывода сигнала определения синхронизации. 14. The synchronization determination circuit and protection according to claim 13, wherein the synchronization interval detector means comprises a synchronization interval generator for generating synchronization intervals of a predetermined set of regions in accordance with the plurality of region signals, and a synchronization interval comparison circuit for comparing digital output synchronization data from the demodulation means with the generated synchronization interval, and the output of the synchronization determination signal. 15. Схема определения синхронизации и защиты по п.14, отличающаяся тем, что детекторное средство интервала синхронизации содержит элемент задержки для задержки вывода цифровых данных из средства демодуляции на время для генерирования каждого множества сигналов области. 15. The synchronization and protection determination circuit of claim 14, wherein the synchronization interval detector means comprises a delay element for delaying the output of digital data from the demodulation means for a time to generate each of a plurality of area signals. 16. Схема определения синхронизации и защиты по п.14, отличающаяся тем, что ID средство разделения содержит ID детектор для определения ID из вывода цифровых данных через схему сравнения интервала синхронизации, память для записи ID, показывающего информацию пары дорожек предшествующей дорожки, и ID, показывающего номер блока предшествующей синхронизации, ID корректор ошибки для исправления ошибок определенного ID и вывода исправленного ID в память и ID схему сравнения для сравнения ID, показывающего информацию пары дорожек предшествующей дорожки, с исправленным ID в ответ на сигнал переключения головки, сравнения ID блока предшествующей синхронизации с исправленным ID в ответ на сигнал определения синхронизации, и вывода ID сигнала сравнения. 16. The synchronization and protection determination circuit of claim 14, wherein the ID separation means comprises an ID detector for determining an ID from the digital data output through a synchronization interval comparison circuit, a memory for recording an ID showing information of a pair of tracks of the previous track, and ID, showing the block number of the preceding synchronization, an ID error corrector for correcting errors of a specific ID and outputting the corrected ID to the memory and an ID comparison circuit for comparing an ID showing information of a pair of tracks of a previous track, with the corrected ID in response to the head switching signal, comparing the block ID of the previous synchronization with the corrected ID in response to the synchronization determination signal, and outputting the ID of the comparison signal. 17. Схема определения синхронизации и защиты по п.16, отличающаяся тем, что средство генерирования псевдосинхронизирующего сигнала управления выводит сигнал управления предшествующей синхронизации как псевдосинхронизирующий сигнал управления, когда определен только ID сигнал сравнения без сигнала определения синхронизации, и предотвращает вывод сигнала определения синхронизации, когда сигнал определения синхронизации последовательно не определен. 17. The synchronization and protection determination circuit according to claim 16, wherein the pseudo-synchronizing control signal generating means outputs a previous synchronization control signal as a pseudo-synchronizing control signal when only the comparison ID signal is detected without the synchronization determination signal, and prevents the output of the synchronization determination signal when the synchronization detection signal is not sequentially determined. 18. Способ определения синхронизации и защиты для использования в воспроизводящих устройствах для воспроизведения цифровых данных из записывающей среды, в которой заранее определенное множество областей для записи цифровых данных выполнены в каждой дорожке, каждая область состоит из множества блоков синхронизации, заранее определенный предварительный интервал записан в начале каждой области, отличающийся тем, что (а) определяют предварительный интервал цифровых данных, полученных из записывающей среды, и генерируют соответствующий сигнал области, (b) определяют синхронизацию полученных цифровых данных, сравнивают определенную синхронизацию с заранее определенным интервалом синхронизации, и генерируют сигнал определения синхронизации, и (с) генерируют синхронизирующий сигнал управления на основе сигнала определения синхронизации, и генерируют псевдосинхронизирующий сигнал управления, если найдена ошибка в определенной синхронизации. 18. A method for determining synchronization and protection for use in reproducing devices for reproducing digital data from a recording medium in which a predetermined plurality of areas for recording digital data are made in each track, each area consists of a plurality of synchronization units, a predetermined preliminary interval is recorded at the beginning each area, characterized in that (a) determine the preliminary interval of digital data obtained from the recording medium, and generate the corresponding the signal of the region, (b) determining the synchronization of the received digital data, comparing the determined synchronization with a predetermined synchronization interval, and generating a synchronization determination signal, and (c) generating a synchronization control signal based on the synchronization determination signal, and generating a pseudo-synchronization control signal if an error is found in a specific sync. 19. Способ определения синхронизации и защиты по п.18, отличающийся тем, что осуществляют шаг разделения ID кода, следующего за синхронизацией, определенной в шаге (b), сравнивают ID с ID предшествующей дорожки и блока синхронизации, и генерируют ID сигнал сравнения. 19. The method for determining synchronization and protection according to claim 18, characterized in that the step of separating the ID of the code following the synchronization defined in step (b) is carried out, the ID is compared with the ID of the previous track and synchronization block, and an ID comparison signal is generated. 20. Способ определения синхронизации и защиты по п.19, отличающийся тем, что синхронизирующий сигнал управления генерируют на основе сигнала определения синхронизации и ID сигнала сравнения в шаге (с). 20. The method for determining synchronization and protection according to claim 19, characterized in that the synchronizing control signal is generated based on the synchronization determination signal and the comparison signal ID in step (c).
RU96110405/09A 1995-09-06 1996-05-30 Circuit and method for specification of synchronization and protection RU2159510C2 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR95-29164 1995-09-06
KR1019950029164A KR0165430B1 (en) 1995-09-06 1995-09-06 Method and apparatus for detecting and protecting a sync.

Publications (2)

Publication Number Publication Date
RU96110405A true RU96110405A (en) 1998-08-10
RU2159510C2 RU2159510C2 (en) 2000-11-20

Family

ID=19426237

Family Applications (1)

Application Number Title Priority Date Filing Date
RU96110405/09A RU2159510C2 (en) 1995-09-06 1996-05-30 Circuit and method for specification of synchronization and protection

Country Status (7)

Country Link
US (1) US5854876A (en)
EP (1) EP0762423B1 (en)
JP (1) JP3073695B2 (en)
KR (1) KR0165430B1 (en)
CN (1) CN1073737C (en)
DE (1) DE69637016T2 (en)
RU (1) RU2159510C2 (en)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100224837B1 (en) * 1997-02-21 1999-10-15 윤종용 Method and circuit for adaptive signal processing in digital vcr
KR100606520B1 (en) * 1998-08-24 2007-07-09 엘지전자 주식회사 Fault correction method
CN1320265A (en) * 1999-06-10 2001-10-31 皇家菲利浦电子有限公司 Error correction encoding a data stream of information
JP2001127728A (en) * 1999-10-29 2001-05-11 Oki Electric Ind Co Ltd Receiving circuit
JP2008005327A (en) * 2006-06-23 2008-01-10 Toshiba Corp Information processor mounted digital broadcasting receiver
BRPI0715877A2 (en) * 2006-08-18 2013-08-13 Koninkl Philips Electronics Nv method and apparatus for broadcasting data and event data, method and receiver for receiving first data and receiving second data, and portable electronic device
US8077745B2 (en) 2007-03-23 2011-12-13 Qualcomm Incorporated Techniques for unidirectional disabling of audio-video synchronization
WO2010083396A1 (en) 2009-01-15 2010-07-22 The Procter & Gamble Company Reusable wearable absorbent articles with anchoring subsystems
CA2749913A1 (en) 2009-01-15 2010-07-22 The Procter & Gamble Company Reusable outer cover for an absorbent article

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3151251A1 (en) * 1981-12-24 1983-07-07 Robert Bosch Gmbh, 7000 Stuttgart METHOD AND CIRCUIT FOR THE PLAYBACK OF DIGITALLY CODED SIGNALS
JPS61158780U (en) * 1985-03-22 1986-10-01
JPS62223857A (en) * 1986-03-25 1987-10-01 Victor Co Of Japan Ltd Synchronizing signal extracting device
DE3718566C2 (en) * 1987-06-03 1993-10-28 Broadcast Television Syst Method for the synchronization of data signals stored on magnetic tape
US5228041A (en) * 1987-06-12 1993-07-13 Matsushita Electric Industrial Co., Ltd. Sync signal detection system in a memory system for recording and reproducing block unit data
US5021897A (en) * 1987-06-12 1991-06-04 Matsushita Electric Industrial Co., Ltd. Memory system for recording and reproducing block unit data
JP2585757B2 (en) * 1988-11-02 1997-02-26 株式会社日立製作所 Information signal recording / reproducing method and recording / reproducing apparatus
EP0473412A1 (en) * 1990-08-31 1992-03-04 Matsushita Electric Industrial Co., Ltd. Digital signal recording method
JP3271073B2 (en) * 1991-10-24 2002-04-02 ソニー株式会社 Magnetic playback device
US5406569A (en) * 1991-10-31 1995-04-11 Sony Corporation Error correcting apparatus for digital data and digital synchronizing detecting apparatus
US5416760A (en) * 1991-12-16 1995-05-16 Advanced Micro Devices, Inc. Recovery of data from optical data disk sectors having missing or defective synchronization information
EP0617423B1 (en) * 1993-03-26 1999-06-16 Sony Corporation Apparatus for generating a synchronizing signal
DE69434627T2 (en) * 1993-09-30 2006-09-07 Sony Corp. Cassettes with storage

Similar Documents

Publication Publication Date Title
US4703355A (en) Audio to video timing equalizer method and apparatus
USRE33535E (en) Audio to video timing equalizer method and apparatus
US4345272A (en) Video signal processing apparatus
US4455635A (en) Coding system for recorded digital audio
RU96110405A (en) SCHEME AND METHOD FOR DETERMINING SYNCHRONIZATION AND PROTECTION (OPTIONS)
JPH01202994A (en) Data transmission system
RU2159510C2 (en) Circuit and method for specification of synchronization and protection
JPS6220488A (en) Teletext broadcasting receiver
JPS6215946B2 (en)
GB2107557A (en) Coding system for recording digital audio
JP3042607B2 (en) Sync detection circuit
KR940012363A (en) Digital signal reproducing apparatus, integrated circuit and digital signal reproducing method
JPS6052505B2 (en) PCM signal demodulator
JPH06132923A (en) Digital data receiving circuit
KR100223160B1 (en) Method and device for recording/detecting sync. signals of a digital vcr
JPH04117672A (en) Synchronizing method and synchronizing circuit for digital information signal
JP3444099B2 (en) Rotating head recording / reproducing device
JP2959320B2 (en) ID code detection method and ID code detection device
JP3248351B2 (en) Digital data recording / reproducing apparatus and digital data recording / reproducing method
JPH0877708A (en) Recording device and reproducing device
KR0148176B1 (en) Data processing method and device for data reproducing system
JPS6276834A (en) Transmission signal reproducing device
JP3282212B2 (en) Digital signal processing circuit
JPH10262204A (en) Rotary head recording and reproducing device
JPS6052504B2 (en) PCM signal transmission equipment