Claims (5)
수평, 수직 동기 신호를 기준으로 엠펙(MPEG) 디코딩된 레드(R), 그린(G), 블루(B)신호를 출력하는 엠펙디코더와, 중앙처리장치(CPU) 버스를 통해 커서 이미지와 커서의 컬러 및 커서 좌표값을 받아 출력하는 중앙처리장치 인터페이스부와, 수평, 수직 동기 신호를 기준으로 중앙처리장치 인터페이스부에서 출력되는 커서 좌표값을 이용하여 커서 R,G,B 데이터와 RGB 선택 신호를 발생하는 커서 디스플레이 처리부와, 상기 커서 디스플레이 처리부에서 출력되는 RGB 선택 신호에 따라 상기 엠펙 디코더에서 출력되는 엠펙 디코딩된 R,G,B신호 또는 커서 디스플레이 처리부에서 출력되는 커서 R,G,B 신호를 선택 출력하는 멀티플렉서와, 상기 멀티플렉서에서 출력되는 MPEG 디코딩된 데이타에 커서 데이타가 합성된 R,G,B 데이타를 복합 비데오 신호로 변환하는 디지탈 엔코더로 구성되는 커서 디스플레이 회로.The MPEG decoder outputs MPEG-decoded red (R), green (G) and blue (B) signals based on horizontal and vertical sync signals, and the CPU and bus Cursor R, G, B data and RGB selection signals are obtained by using the central processing unit interface unit that receives color and cursor coordinate values and the cursor coordinate values output from the central processing unit interface unit based on horizontal and vertical synchronization signals. Selects an MPEG-decoded R, G, B signal output from the MPEG decoder or a cursor R, G, B signal output from the cursor display processing unit according to the generated cursor display processor and the RGB selection signal output from the cursor display processor A digital multiplexer for converting R, G, and B data obtained by synthesizing cursor data to MPEG decoded data output from the multiplexer to a composite video signal. Cursor display circuit consisting of coders.
제1항에 있어서, 상기 커서 디스플레이 처리부는, 상기 중앙처리장치 인터페이스부를 통해 중앙처리장치로부터 커서의 컬러 R,G,B 데이타를 받아 저장하는 커서 컬러 지정 레지스터와, 픽셀당 1비트의 커서 형상을 저장하는 커서 메모리와, 상기 중앙처리장치 인터페이스부를 통해 커서 좌표값을 받아 저장하는 커서 좌표값 레지스터와, 상기 디지탈 엔코더에서 제공하는 수직 동기 신호를 주기로 커서 좌표값 레지스터의 좌표값을 참조하여 커서 메모리에 저장된 커서 데이타를 읽어내기 위해 어드레스 신호와 어드레스 출력 인에이블 신호를 발생하는 메모리 리드 제어부와 상기 어드레스 출려 인에이블 신호와 커서 메모리의 출력에 따라 상기 커서 컬러지정 레지스터에 지정되어 있는 R,G,B 신호와 RGB 선택 신호를 상기 멀티플렉서로 출력하는 커서 RGB 출력부로 구성되는 커서 디스플레이회로.The cursor display processor of claim 1, wherein the cursor display processor comprises a cursor color designation register configured to receive and store color R, G, and B data of a cursor from a CPU through the CPU interface, and a cursor shape of 1 bit per pixel. A cursor memory value to be stored, a cursor coordinate value register to receive and store cursor coordinate values through the central processing unit interface unit, and a vertical synchronization signal provided by the digital encoder, with reference to the coordinate values of the cursor coordinate value register to the cursor memory. A memory read control section for generating an address signal and an address output enable signal for reading out the stored cursor data, and R, G, and B signals assigned to the cursor color specifying registers according to the address output enable signal and the output of the cursor memory. And a cursor RGB for outputting an RGB selection signal to the multiplexer Cursor display circuit which is composed of a force.
제2항에 있어서, 상기 커서 메모리는, M(M=1,2,3...) 픽셀을 N(N=1,2,3...)의 수평동기신호 라인수만큼 커서 형상을 저장할 수 있음을 특징으로 하는 커서 디스플레이 회로.3. The cursor memory of claim 2, wherein the cursor memory stores M (M = 1, 2, 3 ...) pixels by the number of horizontal synchronization signal lines of N (N = 1, 2, 3 ...). Cursor display circuit, characterized in that.
제2항에 있어서, 커서 좌표값 레지스터는, 중앙처리장치가 좌표 입력수단에서 받은 좌표값을 엠펙(MPEG)의 수평 및 수직 해상도 범위에 들도록 재조정한 커서 좌표값을 저장함을 특징으로 하는 커서 디스플레이 회로.3. The cursor display circuit according to claim 2, wherein the cursor coordinate value register stores the cursor coordinate value which the central processing unit readjusts the coordinate value received from the coordinate input means to fall within the horizontal and vertical resolution range of the MPEG. .
제1항에 있어서, 상기 디지털 엔코더는, 상기 멀티플렉서를 통해 출력되는 커서 이미지가 합성된 엠펙(MPEG) 디코딩 데이터를 RGB 컬러 영역에서 휘도(Y)와 색신호(U,V) 영역으로 변환하는 컬러 스페이스 변환부와, 동기신호발생부에서 발생한 소정의 타이밍동안 상기 휘도 신호(Y)에 동기 신호 및 블랭크 레벨을 가산하여 루미넌스 신호로 출력하는 동기 합성부와, 상기 색 신호(U,V)를 액티부 비데오 타임동안 각각 저역 통과시키는 로우패스필터와, 컬러 버스트 신호를 발생하는 컬러 버스트 발생부와, 상기 로우패스필터에서 각각 출력되는 색 신호(U,V)를 컬러 버스트 발생부에서 출력되는 컬러 버스트 신호를 이용하여 상기 동기 신호 발생부에서 발생한 액티브 비데오 타임동안 소정의 변조방식으로 변조하여 크로미넌스 신호로 출력하는 변조부와, 상기 루미넌스 신호와 크로미넌스 신호 및 컬러 버스트 신호를 합성하여 디지털 복합 비데오 신호로 출력하는 복합 비데오 합성부와, 상기 복합 비데오 합성부에서 출력되는 디지털 복합 비데오 신호를 아날로그 복합 비데오 신호로 변환하는 디지탈/아날로그 변환부와, 수평, 수직 동기 신호를 발생하여 상기 MPEG 디코더와 커서 디스플레이 처리부의 메모리 리드 제어부로 출력하는 동기신호 발생부와, 상기 수평, 수직 동기신호를 기준으로 내부 비데오 타이밍을 발생하는 내부 비데오 타이밍 발생부로 구성되는 커서 디스플레이 회로.The color space of claim 1, wherein the digital encoder converts MPEG decoded data obtained by synthesizing a cursor image output through the multiplexer from an RGB color area to a luminance Y and a color signal U and V areas. A converting unit, a synthesizing unit which adds a synchronizing signal and a blank level to the luminance signal Y and outputs it as a luminance signal during a predetermined timing generated by the synchronizing signal generating unit, and an actuating unit for the color signals U and V A color burst signal outputted from the color burst generator by a low pass filter for low pass during the video time, a color burst generator for generating a color burst signal, and a color signal (U, V) respectively output from the low pass filter. A modulator for modulating a predetermined modulation scheme during the active video time generated by the synchronization signal generator and outputting the chrominance signal using A composite video synthesizer for synthesizing the minus signal, the chrominance signal, and the color burst signal and outputting the digital composite video signal, and digital / converting the digital composite video signal output from the composite video synthesis unit to an analog composite video signal. An analog converter, a sync signal generator for generating horizontal and vertical sync signals and outputting them to the memory read controller of the MPEG decoder and the cursor display processor; and internal video for generating internal video timing based on the horizontal and vertical sync signals. A cursor display circuit comprising a timing generator.
※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.