KR970019420A - Cursor display circuit - Google Patents

Cursor display circuit Download PDF

Info

Publication number
KR970019420A
KR970019420A KR1019950031199A KR19950031199A KR970019420A KR 970019420 A KR970019420 A KR 970019420A KR 1019950031199 A KR1019950031199 A KR 1019950031199A KR 19950031199 A KR19950031199 A KR 19950031199A KR 970019420 A KR970019420 A KR 970019420A
Authority
KR
South Korea
Prior art keywords
cursor
signal
color
mpeg
output
Prior art date
Application number
KR1019950031199A
Other languages
Korean (ko)
Inventor
고태호
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019950031199A priority Critical patent/KR970019420A/en
Publication of KR970019420A publication Critical patent/KR970019420A/en

Links

Abstract

본 발명은 엠펙(MPEG)에서 제공하는 비디오 데이타에 커서 데이타를 합성시켜 디지탈 엔코딩 방식으로 복합 비데오 신호를 재생시켜줌으로써, 화질 열화없이 MPEG 디코딩 화면에 커서를 디스플레이시키는 커서 디스플레이회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a cursor display circuit for synthesizing cursor data on video data provided by MPEG and reproducing a composite video signal by digital encoding, thereby displaying a cursor on an MPEG decoding screen without deterioration of image quality.

본 발명은 원하는 커서 형상을 M×N 커서 메모리(32)에 저장하고, 커서의 컬러를 커서 컬러 지정 레지스터(31)에 저장한 후 원하는 커서 위치를 커서 죄표값 레지스터(33)에 입력만하면 메모리 리드 제어부(34)와 커서 RGB 출력부(35) 및 멀티플렉서(40)의 동작에 의해 MPEG 디코딩된 데이타에 커서 데이타가 합성이 되므로 별도의 비데오 처리부없이 MPEG 디코딩 화면에 커서를 디스플레이할 수 있으며, 화질 열화를 일으키는 아날로그 엔코더 대신에 디지털 엔코딩방식을 사용함으로써 화질이 개선된다.The present invention stores the desired cursor shape in the M × N cursor memory 32, stores the color of the cursor in the cursor color designation register 31, and then inputs the desired cursor position into the cursor clamp value register 33. Cursor data is synthesized by MPEG decoded data by operations of the control unit 34, the cursor RGB output unit 35, and the multiplexer 40, so that the cursor can be displayed on the MPEG decoding screen without a separate video processing unit, and the image quality deteriorates. Image quality is improved by using digital encoding instead of analog encoder.

Description

커서 디스플레이 회로Cursor display circuit

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제2도는 본 발명에 따른 커서 디스플레이 회로의 블록도,2 is a block diagram of a cursor display circuit according to the present invention;

제3도는 상기 제2도의 상세 블럭도.3 is a detailed block diagram of FIG.

Claims (5)

수평, 수직 동기 신호를 기준으로 엠펙(MPEG) 디코딩된 레드(R), 그린(G), 블루(B)신호를 출력하는 엠펙디코더와, 중앙처리장치(CPU) 버스를 통해 커서 이미지와 커서의 컬러 및 커서 좌표값을 받아 출력하는 중앙처리장치 인터페이스부와, 수평, 수직 동기 신호를 기준으로 중앙처리장치 인터페이스부에서 출력되는 커서 좌표값을 이용하여 커서 R,G,B 데이터와 RGB 선택 신호를 발생하는 커서 디스플레이 처리부와, 상기 커서 디스플레이 처리부에서 출력되는 RGB 선택 신호에 따라 상기 엠펙 디코더에서 출력되는 엠펙 디코딩된 R,G,B신호 또는 커서 디스플레이 처리부에서 출력되는 커서 R,G,B 신호를 선택 출력하는 멀티플렉서와, 상기 멀티플렉서에서 출력되는 MPEG 디코딩된 데이타에 커서 데이타가 합성된 R,G,B 데이타를 복합 비데오 신호로 변환하는 디지탈 엔코더로 구성되는 커서 디스플레이 회로.The MPEG decoder outputs MPEG-decoded red (R), green (G) and blue (B) signals based on horizontal and vertical sync signals, and the CPU and bus Cursor R, G, B data and RGB selection signals are obtained by using the central processing unit interface unit that receives color and cursor coordinate values and the cursor coordinate values output from the central processing unit interface unit based on horizontal and vertical synchronization signals. Selects an MPEG-decoded R, G, B signal output from the MPEG decoder or a cursor R, G, B signal output from the cursor display processing unit according to the generated cursor display processor and the RGB selection signal output from the cursor display processor A digital multiplexer for converting R, G, and B data obtained by synthesizing cursor data to MPEG decoded data output from the multiplexer to a composite video signal. Cursor display circuit consisting of coders. 제1항에 있어서, 상기 커서 디스플레이 처리부는, 상기 중앙처리장치 인터페이스부를 통해 중앙처리장치로부터 커서의 컬러 R,G,B 데이타를 받아 저장하는 커서 컬러 지정 레지스터와, 픽셀당 1비트의 커서 형상을 저장하는 커서 메모리와, 상기 중앙처리장치 인터페이스부를 통해 커서 좌표값을 받아 저장하는 커서 좌표값 레지스터와, 상기 디지탈 엔코더에서 제공하는 수직 동기 신호를 주기로 커서 좌표값 레지스터의 좌표값을 참조하여 커서 메모리에 저장된 커서 데이타를 읽어내기 위해 어드레스 신호와 어드레스 출력 인에이블 신호를 발생하는 메모리 리드 제어부와 상기 어드레스 출려 인에이블 신호와 커서 메모리의 출력에 따라 상기 커서 컬러지정 레지스터에 지정되어 있는 R,G,B 신호와 RGB 선택 신호를 상기 멀티플렉서로 출력하는 커서 RGB 출력부로 구성되는 커서 디스플레이회로.The cursor display processor of claim 1, wherein the cursor display processor comprises a cursor color designation register configured to receive and store color R, G, and B data of a cursor from a CPU through the CPU interface, and a cursor shape of 1 bit per pixel. A cursor memory value to be stored, a cursor coordinate value register to receive and store cursor coordinate values through the central processing unit interface unit, and a vertical synchronization signal provided by the digital encoder, with reference to the coordinate values of the cursor coordinate value register to the cursor memory. A memory read control section for generating an address signal and an address output enable signal for reading out the stored cursor data, and R, G, and B signals assigned to the cursor color specifying registers according to the address output enable signal and the output of the cursor memory. And a cursor RGB for outputting an RGB selection signal to the multiplexer Cursor display circuit which is composed of a force. 제2항에 있어서, 상기 커서 메모리는, M(M=1,2,3...) 픽셀을 N(N=1,2,3...)의 수평동기신호 라인수만큼 커서 형상을 저장할 수 있음을 특징으로 하는 커서 디스플레이 회로.3. The cursor memory of claim 2, wherein the cursor memory stores M (M = 1, 2, 3 ...) pixels by the number of horizontal synchronization signal lines of N (N = 1, 2, 3 ...). Cursor display circuit, characterized in that. 제2항에 있어서, 커서 좌표값 레지스터는, 중앙처리장치가 좌표 입력수단에서 받은 좌표값을 엠펙(MPEG)의 수평 및 수직 해상도 범위에 들도록 재조정한 커서 좌표값을 저장함을 특징으로 하는 커서 디스플레이 회로.3. The cursor display circuit according to claim 2, wherein the cursor coordinate value register stores the cursor coordinate value which the central processing unit readjusts the coordinate value received from the coordinate input means to fall within the horizontal and vertical resolution range of the MPEG. . 제1항에 있어서, 상기 디지털 엔코더는, 상기 멀티플렉서를 통해 출력되는 커서 이미지가 합성된 엠펙(MPEG) 디코딩 데이터를 RGB 컬러 영역에서 휘도(Y)와 색신호(U,V) 영역으로 변환하는 컬러 스페이스 변환부와, 동기신호발생부에서 발생한 소정의 타이밍동안 상기 휘도 신호(Y)에 동기 신호 및 블랭크 레벨을 가산하여 루미넌스 신호로 출력하는 동기 합성부와, 상기 색 신호(U,V)를 액티부 비데오 타임동안 각각 저역 통과시키는 로우패스필터와, 컬러 버스트 신호를 발생하는 컬러 버스트 발생부와, 상기 로우패스필터에서 각각 출력되는 색 신호(U,V)를 컬러 버스트 발생부에서 출력되는 컬러 버스트 신호를 이용하여 상기 동기 신호 발생부에서 발생한 액티브 비데오 타임동안 소정의 변조방식으로 변조하여 크로미넌스 신호로 출력하는 변조부와, 상기 루미넌스 신호와 크로미넌스 신호 및 컬러 버스트 신호를 합성하여 디지털 복합 비데오 신호로 출력하는 복합 비데오 합성부와, 상기 복합 비데오 합성부에서 출력되는 디지털 복합 비데오 신호를 아날로그 복합 비데오 신호로 변환하는 디지탈/아날로그 변환부와, 수평, 수직 동기 신호를 발생하여 상기 MPEG 디코더와 커서 디스플레이 처리부의 메모리 리드 제어부로 출력하는 동기신호 발생부와, 상기 수평, 수직 동기신호를 기준으로 내부 비데오 타이밍을 발생하는 내부 비데오 타이밍 발생부로 구성되는 커서 디스플레이 회로.The color space of claim 1, wherein the digital encoder converts MPEG decoded data obtained by synthesizing a cursor image output through the multiplexer from an RGB color area to a luminance Y and a color signal U and V areas. A converting unit, a synthesizing unit which adds a synchronizing signal and a blank level to the luminance signal Y and outputs it as a luminance signal during a predetermined timing generated by the synchronizing signal generating unit, and an actuating unit for the color signals U and V A color burst signal outputted from the color burst generator by a low pass filter for low pass during the video time, a color burst generator for generating a color burst signal, and a color signal (U, V) respectively output from the low pass filter. A modulator for modulating a predetermined modulation scheme during the active video time generated by the synchronization signal generator and outputting the chrominance signal using A composite video synthesizer for synthesizing the minus signal, the chrominance signal, and the color burst signal and outputting the digital composite video signal, and digital / converting the digital composite video signal output from the composite video synthesis unit to an analog composite video signal. An analog converter, a sync signal generator for generating horizontal and vertical sync signals and outputting them to the memory read controller of the MPEG decoder and the cursor display processor; and internal video for generating internal video timing based on the horizontal and vertical sync signals. A cursor display circuit comprising a timing generator. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019950031199A 1995-09-21 1995-09-21 Cursor display circuit KR970019420A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950031199A KR970019420A (en) 1995-09-21 1995-09-21 Cursor display circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950031199A KR970019420A (en) 1995-09-21 1995-09-21 Cursor display circuit

Publications (1)

Publication Number Publication Date
KR970019420A true KR970019420A (en) 1997-04-30

Family

ID=66616259

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950031199A KR970019420A (en) 1995-09-21 1995-09-21 Cursor display circuit

Country Status (1)

Country Link
KR (1) KR970019420A (en)

Similar Documents

Publication Publication Date Title
KR0146345B1 (en) Superimposing apparatus
JPH0562346B2 (en)
EP0619929A4 (en) Method and apparatus for merging video data signals from multiple sources and multimedia system incorporating same.
KR970073025A (en) PC and TV adaptive PIP video signal processing circuit
US7495704B2 (en) Method and apparatus for displaying frame rate altered video on interlaced display device
KR100275700B1 (en) Apparatus for coverting the format of video signal
JP2593427B2 (en) Image processing device
KR970019420A (en) Cursor display circuit
JP2002258814A (en) Liquid crystal drive device
KR100378788B1 (en) Circuit for processing multiple standard two video signals
US5485218A (en) Image processor for producing even field video data based on odd field video data
JP3560657B2 (en) Graphic data unit for digital television receiver and method of using digital television receiver
KR0175459B1 (en) Codec conversion device from h.261 to itu-r601
KR100251854B1 (en) The apparatus for picture in picture(pip) process
JPH0515349B2 (en)
JP2558347B2 (en) Video signal synthesis method
JP2549029B2 (en) Video signal display device
JPH0522680A (en) Picture processor
JP2832962B2 (en) Halftone display circuit
KR100262964B1 (en) Apparatus for mpec image scaling
JP2001169311A (en) Image comparator
KR970057714A (en) TV splitter
JPH02278288A (en) Video signal synthesizing system
JPH06292200A (en) Transmitting device and reception display device for still picture
JPH077703A (en) Video signal input circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application