KR930001328Y1 - Picture quality improving circuit of vcr using color signal muting - Google Patents

Picture quality improving circuit of vcr using color signal muting Download PDF

Info

Publication number
KR930001328Y1
KR930001328Y1 KR2019880021578U KR880021578U KR930001328Y1 KR 930001328 Y1 KR930001328 Y1 KR 930001328Y1 KR 2019880021578 U KR2019880021578 U KR 2019880021578U KR 880021578 U KR880021578 U KR 880021578U KR 930001328 Y1 KR930001328 Y1 KR 930001328Y1
Authority
KR
South Korea
Prior art keywords
circuit
color signal
signal
output
delay
Prior art date
Application number
KR2019880021578U
Other languages
Korean (ko)
Other versions
KR900013157U (en
Inventor
전태남
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019880021578U priority Critical patent/KR930001328Y1/en
Publication of KR900013157U publication Critical patent/KR900013157U/en
Application granted granted Critical
Publication of KR930001328Y1 publication Critical patent/KR930001328Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/646Circuits for processing colour signals for image enhancement, e.g. vertical detail restoration, cross-colour elimination, contour correction, chrominance trapping filters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • H04N9/78Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase for separating the brightness signal or the chrominance signal from the colour television signal, e.g. using comb filter

Abstract

내용 없음.No content.

Description

VCR의 색신호 뮤트에 의한 화질개선회로Image quality improvement circuit by color signal muting of VCR

제1도는 본 고안의 불럭도.1 is a block diagram of the present invention.

제2도는 본 고안의 상세 회로도.2 is a detailed circuit diagram of the present invention.

제3도는 제2도의 각부 출력 파형도.3 is an output waveform diagram of each part of FIG. 2;

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : 휘도신호처리회로 20 : 색신호처리회로10: luminance signal processing circuit 20: color signal processing circuit

30 : 혼합기 100 : 색신호판별신호30: Mixer 100: Color signal discrimination signal

110 : 수평동기분리회로 120 : 수평동기지연회로110: horizontal synchronous separation circuit 120: horizontal synchronous delay circuit

121,210,211 : 지연회로 130 : 비교기121,210,211: delay circuit 130: comparator

200 : 뮤트시간설정회로 220 : 수평동기반전회로200: mute time setting circuit 220: horizontal copper base circuit

300 : 색신호뮤트회로 31 : 플립플롭300: color signal mute circuit 31: flip-flop

TC1, TC2 : 트리머콘덴서 VR1, VR2 : 바리옴TC1, TC2: Trimmer Capacitor VR1, VR2: Variom

본 고안은 VCR에 이용할 수 있는 화질개선회로에 관한 것으로, 특히 복합 영상신호에 색신호가 포함되지 않은 경우 색신호의 누설(Leakage)성분을 뮤트(Mute)시킴으로써 영상신호의 신호대 잡음비(S/N)를 개선하여 양질의 화면을 얻을 수 있도록 한 VCR의 색신호 뮤트에 의한 화질개선회로에 관한 것이다.The present invention relates to an image quality improvement circuit that can be used for a VCR. In particular, when the composite video signal does not include a color signal, the signal-to-noise ratio (S / N) of the video signal is muted by muting the leakage component of the color signal. The present invention relates to an image quality improvement circuit by muting the color signal of a VCR to improve and obtain a high quality screen.

일반적으로 VCR에 있어서 휘도신호(Luminance Signal)화 색신호(Color Signal)는 개별적으로 기록(Record), 재생(Playback)되도록 구성되어 있으며, 혼합기에서 상기 두 신호가 혼합되어 복합 영상신호로 출력되므로 상기 휘도 신호와 색신호의 노이즈(Noise) 여하에 따라 화면상태가 달라지게 된다.In general, a luminance signal and a color signal in a VCR are configured to record and reproduce individually, and the luminance is mixed because the two signals are mixed and output as a composite video signal. The screen status changes depending on the noise of the signal and the color signal.

따라서 상기 복합영상신호에 색신호가 없을 경우, 즉 순수 휘도신호만일 경우에는 휘도신호만이 출력되고 색신호는 뮤트되어야 하는데 종래의 색신호처리집적회로에서는 내부에 컬러 킬러(Color Killer)가 동작하여 상기와 같은 동작을 하고는 있지만 색신호의 누설성분이 상당히 커서 영상신호의 신호대 잡음비가 저하되고 화질상태가 나빠지는 문제점이 있었다.Therefore, when there is no color signal in the composite video signal, i.e., only a pure luminance signal, only the luminance signal is output and the color signal should be muted. Although it operates, the leakage component of the color signal is so large that the signal-to-noise ratio of the video signal is degraded and the image quality is deteriorated.

본 고안은 상기와 같은 문제점을 해결하기 위하여 안출한 것으로, 색신호의 유무를 판별하기 위해 설정된 일정레벨과 버스트(Burst)신호의 레벨을 비교한 뒤 상기 버스트신호의 레벨이 일정레벨 미만일 경우를 색신호가 없는 경우로 판별해 그 기간동안 혼합기에 인가되는 색신호를 뮤트시킴으로써 누설 색신호로 인한 노이즈를 제거하여 화질상태가 양호한 화면을 제공하는데 그 목적이 있다.The present invention has been made to solve the above problems, and the color signal is set when the level of the burst signal is less than the predetermined level after comparing the level of the burst signal with the predetermined level set to determine the presence or absence of the color signal. The purpose of the present invention is to provide a screen having a good image quality state by eliminating the color signal applied to the mixer during that period by removing the noise due to leakage color signal.

이하 첨부된 도면을 참조하여 본 고안을 설명한다.Hereinafter, the present invention will be described with reference to the accompanying drawings.

제1도는 본 고안의 블럭도를 도시한 것으로 복합영상신호로부터 휘도 및 색신호를 분리해 각각 처리하는 휘도신호처리회로(10)와 색신호처리회로(20)는 상기 휘도신호와 색신호를 혼합하는 혼합기(30)에 연결하는데, 아울러 상기 색신호처리회로(20)는 색신호의 유무를 판별하기 위해 색신호를 버스트 기준레벨과 비교하는 비교기(130)에 연결하며, 상기 휘도신호처리회로(10)는 상기 버스트 레벨 비교시 동기를 맞추기 위해 휘도신호로부터 수평동기신호를 분리해 일정시간 지연시키는 수평동기분리회로(110) 및 수평동기지연회로(120)를 통해 상기 비교기(130)에 연결하여 구성하였다.FIG. 1 is a block diagram of the present invention, and the luminance signal processing circuit 10 and the color signal processing circuit 20 which separate and process the luminance and color signals from the composite image signal, respectively, are mixers for mixing the luminance signal and the color signal ( 30, the color signal processing circuit 20 is connected to a comparator 130 for comparing the color signal with a burst reference level to determine the presence or absence of a color signal, and the luminance signal processing circuit 10 is connected to the burst level. In order to match the synchronization, the horizontal synchronous signal is separated from the luminance signal by the horizontal synchronous separation circuit 110 and the horizontal synchronous delay circuit 120 which is configured to be connected to the comparator 130 through a delay.

또한 상기 수평동기분리회로(110)는 색신호가 뮤트되는 시간을 결정하기 위해 상기 수평동기신호를 반전시키는 수평동기반전회로(220)에 연결하되, 상기 비교기(130)를 상기 비교기(130)의 출력을 일정시간 지연시키는 지연회로(210)를 통해 상기 수평동기반전회로(220)에 연결함으로서 상기 수평동기반전회로(220)의 인에이블(Enable)동작을 제어하도록 구성하였으며, 상기 비교기(130) 및 수평동기반전회로(220)는 다이오드(D1)(D2)를 통해 플립플롭(310)에 연결하고, 상기 플립플롭(310)은 뮤트용 트랜지스터(TR4)를 통해 상기 혼합기(30)에 연결해 구성함으로써 상기 플립플롭(310)으로부터 출력되는 제어신호에 따라 색신호가 뮤트되도록 하였다.In addition, the horizontal synchronous separation circuit 110 is connected to the horizontal synchronous base circuit 220 for inverting the horizontal synchronous signal to determine the time when the color signal is muted, the output of the comparator 130, the comparator 130 Is connected to the horizontal copper base circuit 220 through a delay circuit 210 for delaying a predetermined time, and configured to control the enable operation of the horizontal copper base circuit 220. The comparator 130 and The horizontal copper base circuit 220 is connected to the flip-flop 310 through diodes D1 and D2, and the flip-flop 310 is connected to the mixer 30 through a mute transistor TR4. The color signal is muted according to the control signal output from the flip-flop 310.

제2도는 본 고안의 회로도를 도시한 것으로 상기 회로에 제3도의 (a)에서와 같은 복합 영상신호가 인가되면 통상의 휘도신호 처리회로(10)와 색신호 처리회로(20)에 의해 휘도신호와 색신호가 별도로 처리되는데, 본 고안에서는 복합 영상신호에 실린 색신호의 유무를 판별하기 위해서 수평동기신호보다 약간 지연되어 전송되는 버스트신호를 이용하므로 동기를 맞추기 위해서 색신호 판별회로(100)의 수평동기분리회로(110)를 이용해 복합 영상신호에 표함된 제3도의 (b)와 같은 수평동기신호를 분리해 낸다.FIG. 2 shows a circuit diagram of the present invention. When a composite video signal as shown in FIG. 3 (a) is applied to the circuit, the luminance signal and the color signal processing circuit 20 are separated by the normal luminance signal processing circuit 10 and the color signal processing circuit 20. FIG. The color signal is processed separately. In the present invention, since the burst signal transmitted slightly delayed from the horizontal synchronization signal is used to determine the presence or absence of the color signal on the composite video signal, the horizontal synchronization separation circuit of the color signal discrimination circuit 100 is used for synchronization. The horizontal synchronization signal as shown in FIG. 3 (b) shown in the composite video signal is separated by using 110.

상기와 같이 검출된 수평동기신호는 뮤트시간 설정회로(200)로 인가됨과 아울러 지연회로(121)로 인가되어 제3도의 (c)에서와 같이 지연되는데, 이때 상기 신호의 지연시간(T1) 및 펄스폭(T2)은 트리머 콘덴서(Trimmer Condenser : TC1)와 바리옴(Variable Resistor : VR1)으로 조절할 수 있으며, 상기 지연회로(121)의 출력은 스위칭용 트랜지스터(TR1)의 베이스단자로 인가되어 상기 트랜지스터(TR1)가 도통될 때만 비교기(130)가 인에이블되도록 상기 비교기(130)의 동작을 제어한다.The horizontal synchronization signal detected as described above is applied to the mute time setting circuit 200 and is also applied to the delay circuit 121 to be delayed as shown in (c) of FIG. 3, wherein the delay time T1 and The pulse width T2 may be controlled by a trimmer condenser TC1 and a variable resistor VR1, and the output of the delay circuit 121 is applied to the base terminal of the switching transistor TR1. The operation of the comparator 130 is controlled so that the comparator 130 is enabled only when the transistor TR1 is turned on.

또한 상기 비교기(130)는 반전 입력단자에 인가되는 색신호와, 전압 분배 저항(R3)(R4)에 의해 설정되어 비반전 입력단자로 인가되는 버스트 기준레벨을 비교하여 버스트신호의 레벨이 기준레벨 미만일 경우에는 색신호가 포함되지 않은 것으로 판단해 제3도의 (d)에서 도시한 것과 같은 신호를 출력하는데, 상기 비교기(130)의 출력은 뮤트시간 설정회로(200)의 지연회로(211)로 인가되어 트리머 콘덴서(TC2)와 바리옴(VR2)에 의해 일정시간(T3)이 지연되므로 제3도의 (e)와 같은 신호가 되어 출력되고, 상기 신호에 의해 트랜지스터(TR3)가 스위칭되므로 상기 스위칭동작에 의해 인버터로 동작하는 트랜지스터(TR2)의 출력이 제어된다.In addition, the comparator 130 compares the color signal applied to the inverting input terminal with the burst reference level set by the voltage distribution resistors R3 and R4 and applied to the non-inverting input terminal so that the level of the burst signal is less than the reference level. In this case, it is determined that the color signal is not included and outputs a signal as shown in FIG. 3D. The output of the comparator 130 is applied to the delay circuit 211 of the mute time setting circuit 200. Since the predetermined time T3 is delayed by the trimmer capacitor TC2 and the variom VR2, the signal is output as shown in FIG. 3E, and the transistor TR3 is switched by the signal. The output of the transistor TR2 which operates as an inverter is controlled by this.

즉, 상기 트랜지스터(TR2)의 베이스단자로 인가되는 수평동기신호는 상기 트랜지스터(TR2)에 의해 반전되어 출력되는데, 이때 상기 트랜지스터(TR3)가 도통될 때만 전원이 인가되어 상기 트랜지스터(TR2)가 인에이블되므로 상기 트랜지스터(TR2)로부터는 제3도의 (f)와 같은 신호가 출력되며, 상기 신호는 한주기 동안의 뮤트시간을 설정해 주게 된다.That is, the horizontal synchronous signal applied to the base terminal of the transistor TR2 is inverted and output by the transistor TR2. At this time, only when the transistor TR3 is turned on, power is applied to the transistor TR2. Since it is enabled, a signal as shown in FIG. 3 (f) is output from the transistor TR2, and the signal sets the mute time for one cycle.

상기와 같은 트랜지스터(TR2)의 출력은 전술된 비교기(130)의 출력과 합성됨으로써 제3도의 (g)와 같은 신호가 되어 색신호 뮤트회로(300)의 플립플롭(310)으로 인가되는데, 상기 플립플롭(310)을 거침으로써 제3도의 (h)에서와 같은 신호가 뮤트용 트랜지스터(TR4)로 인가되고, 상기 트랜지스터(TR4)는 상기 제어신호에 따라 동작하여 색신호가 포함되지 않은 경우, 즉 상기 제어신호가 하이상태일 경우에 혼합기(30)로 인가되는 색신호를 뮤트시킴으로써 색신호의 누설성분을 제거하여 영상신호의 신호대 잡음비가 약 4∼5db정도 개선되도록 하였다.The output of the transistor TR2 as described above is combined with the output of the comparator 130 described above to be a signal such as (g) of FIG. 3 and applied to the flip-flop 310 of the color signal mute circuit 300. By passing through the flop 310, a signal as shown in (h) of FIG. 3 is applied to the mute transistor TR4, and the transistor TR4 operates according to the control signal so that no color signal is included, i.e., the When the control signal is in a high state, the color signal applied to the mixer 30 is muted to remove the leakage component of the color signal, thereby improving the signal-to-noise ratio of the video signal by about 4-5db.

이상에서와 같이 본 고안은 복합 영상신호에 색신호가 포함되지 않은 경우 색신호의 누설성분을 뮤트시킴으로써 누설 색신호로 인해 발생되는 노이즈를 제거하여 영상신호의 신호대 잡음비를 개선할 수 았는 효과가 있으며, 이로 인해 화질상태가 양호한 화면을 시철할 수 있으므로 기기의 품질을 향상시킬 수 있는 효과가 있는 것이다.As described above, the present invention has an effect that the signal-to-noise ratio of the video signal can be improved by removing noise generated by the leaked color signal by muting the leakage component of the color signal when the complex video signal does not include the color signal. Since the screen with good image quality can be mounted, the quality of the device can be improved.

Claims (3)

휘도 및 색신호 처리회로(10)(20)와 혼합기(30)로 이루어진 VCR에 있어서, 상기 색신호 처리회로(20)의 출력을 버스트 기준레벨과 비교하되 상기 휘도신호처리회로(10)의 출력으로부터 분리되어 지연된 수평동기신호를 이용하여 동기를 맞춤으로써 복합 영상신호에 포함된 색신호의 유무를 판별하는 색신호판별회로(100)와, 색신호가 뮤트되는 시간을 설정하기 위해 상기 분리된 수평동기신호를 반전시키되 상기 색신호 판별회로(100)의 출력을 지연시켜 동기를 맞추도록 한 뮤트시간설정회로(200)와, 플립플롭을 이용해 상기 색신호판별회로(100)와 뮤트시간설정회로(200)의 출력을 합성한 뒤 그 출력신호에 따라 상기 혼합기(30)로 인가되는 색신호를 뮤트시키는 색신호 뮤트회로(300)를 구비하여 화질상태가 양호해진 화면을 시청할 수 있도록 한 것을 특징으로하는 VCR의 색신호 뮤트에 의한 화질개선회로.In a VCR consisting of luminance and color signal processing circuits 10 and 20 and a mixer 30, the output of the color signal processing circuit 20 is compared with a burst reference level but separated from the output of the luminance signal processing circuit 10. And the color signal discrimination circuit 100 for determining the presence or absence of a color signal included in the composite video signal by synchronizing the delayed horizontal sync signal with the delayed horizontal sync signal, and inverting the separated horizontal sync signal to set a time when the color signal is muted. The mute time setting circuit 200 is configured to delay the output of the color signal discrimination circuit 100 to synchronize with each other, and the outputs of the color signal discrimination circuit 100 and the mute time setting circuit 200 are synthesized using a flip-flop. After that, the color signal muting circuit 300 for muting the color signal applied to the mixer 30 according to the output signal is characterized in that the image quality can be watched Is an image quality improvement circuit due to the color signal muting of the VCR. 제1항에 있어서, 상기 색신호 판별회로(100)는 수평동기분리회로(110)와, 지연시간이 트리머콘덴서(TC1)와 바리옴(VR1)에 의해 결정되는 지연회로(121)와, 기준전압설정용저항(R3)(R4) 및 비교기(130)를 연결하여 구성하되 상기 지연회로(12l)와 비교기(130) 사이에 상기 지연회로(121)의 출력에 따라 스위칭되는 트랜지스터(TR1)와 저항(R1)(R2)을 연결하여 동기를 맞추도록 한 것을 특징으로 하는 VCR의 색신호 뮤트에 의한 화질개선회로.The color signal discrimination circuit 100 of claim 1, wherein the color signal discrimination circuit 100 includes a horizontal synchronous separation circuit 110, a delay circuit 121 whose delay time is determined by the trimmer capacitor TC1 and the variom VR1, and a reference voltage. A resistor TR3 and a resistor configured to connect the setting resistors R3 and R4 and the comparator 130 to be switched between the delay circuit 12l and the comparator 130 according to the output of the delay circuit 121. And (R1) and (R2) for synchronizing with each other so as to synchronize with each other. 제1항에 있어서, 상기 뮤트시간설정회로(200)는 트리머콘덴서(TC2)와 바리옴(VR2)이 연결된 지연회로(211)를 스위칭용 트랜지스터(TR3)와 저항(R5)(R6)을 통해 반전용 트랜지스터(TR2)와 저항(R7∼R9)에 연결하여 상기 트랜지스터(TR3)의 스위칭동작에 따라 상기 반전동작이 제어되도록 구성한 것을 특징으로 하는VCR의 색신호 뮤트에 의한 화질개선회로.2. The mute time setting circuit 200 of claim 1, wherein the mute time setting circuit 200 connects the delay circuit 211 to which the trimmer capacitor TC2 and the variom VR2 are connected through a switching transistor TR3 and a resistor R5 and R6. And the inversion operation is controlled in accordance with the switching operation of the transistor TR3 by connecting to the inverting transistor TR2 and the resistors R7 to R9.
KR2019880021578U 1988-12-26 1988-12-26 Picture quality improving circuit of vcr using color signal muting KR930001328Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880021578U KR930001328Y1 (en) 1988-12-26 1988-12-26 Picture quality improving circuit of vcr using color signal muting

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880021578U KR930001328Y1 (en) 1988-12-26 1988-12-26 Picture quality improving circuit of vcr using color signal muting

Publications (2)

Publication Number Publication Date
KR900013157U KR900013157U (en) 1990-07-05
KR930001328Y1 true KR930001328Y1 (en) 1993-03-22

Family

ID=19282534

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880021578U KR930001328Y1 (en) 1988-12-26 1988-12-26 Picture quality improving circuit of vcr using color signal muting

Country Status (1)

Country Link
KR (1) KR930001328Y1 (en)

Also Published As

Publication number Publication date
KR900013157U (en) 1990-07-05

Similar Documents

Publication Publication Date Title
CA1252880A (en) Multi-system television receiver
CA1264372C (en) Television signal processing circuit
KR930001328Y1 (en) Picture quality improving circuit of vcr using color signal muting
US4228456A (en) Burst gating signal generating circuit
US4612577A (en) Video signal processor with selective clamp
KR920003713B1 (en) Picture display apparatus
KR900005815A (en) Luminance and Color Signal Separation Circuit of Color Television Receiver
JPH0528947B2 (en)
KR900008099Y1 (en) Common 1h delay circuit for ntsc and pal
US4263609A (en) Automatic deviation limit control circuit for secam encoders
KR970001901Y1 (en) Auto-control circuit for y/c signal delay time
JPS604396A (en) Video signal processing circuit
US3702897A (en) Hue control circuit for color video signal
KR910003465Y1 (en) A black-level stabilization apparatus for tv
KR0159372B1 (en) Method for automatically switching the broadcast signal mode in a video cassette recorder
JPH099104A (en) Soft clamping device and soft clamping method
KR900010357Y1 (en) Automatic screen converting circuit
KR890006633Y1 (en) Position regulating circuit of forced synchronized signal of vcr
JP2605441B2 (en) Vertical period pulse output device
KR960008993B1 (en) Color system auto-changing device for using color killer voltage
JPS6247289A (en) Chroma signal processing circuit
JPH0276491A (en) Pseudo synchronizing signal driving circuit
KR940000159Y1 (en) Keyed pulse generator for high definition of tv
KR940011886B1 (en) Super impose system in camcoder
JP2775801B2 (en) Video signal processing circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19961231

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee