KR19990067780A - 반도체장치의 어셈블리방법 및 이 방법에 의해 제조된 반도체장치 - Google Patents

반도체장치의 어셈블리방법 및 이 방법에 의해 제조된 반도체장치 Download PDF

Info

Publication number
KR19990067780A
KR19990067780A KR1019990000209A KR19990000209A KR19990067780A KR 19990067780 A KR19990067780 A KR 19990067780A KR 1019990000209 A KR1019990000209 A KR 1019990000209A KR 19990000209 A KR19990000209 A KR 19990000209A KR 19990067780 A KR19990067780 A KR 19990067780A
Authority
KR
South Korea
Prior art keywords
semiconductor chip
resin
wiring board
semiconductor device
encapsulation
Prior art date
Application number
KR1019990000209A
Other languages
English (en)
Other versions
KR100341104B1 (ko
Inventor
바바미키오
Original Assignee
가네꼬 히사시
닛본 덴기 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬 히사시, 닛본 덴기 가부시끼가이샤 filed Critical 가네꼬 히사시
Publication of KR19990067780A publication Critical patent/KR19990067780A/ko
Application granted granted Critical
Publication of KR100341104B1 publication Critical patent/KR100341104B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/831Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus
    • H01L2224/83102Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus using surface energy, e.g. capillary forces
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9212Sequential connecting processes
    • H01L2224/92122Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92125Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92222Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92225Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16195Flat cap [not enclosing an internal cavity]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Wire Bonding (AREA)

Abstract

개시된 내용은, 배선기판과 배선기판상에 실장된 반도체칩과의 사이에 주입된 언더필수지를 고화할때의 응력을 제거하는 반도체장치의 어셈블리방법에 관한 것이다. 상기 언더필수지와 봉지부재 접착수지는 동시에 고화된다. 또한, 상기 봉지부재에 의해 봉지된 봉지공간은 언더필수지에 의해 매립된다.

Description

반도체장치의 어셈블리방법 및 이 방법에 의해 제조된 반도체장치{semiconductor device assembly method and semiconductor device produced by the method}
본 발명은, 반도체장치의 제조방법 및 반도체장치에 관한 것으로, 특히, 배선기판과, 이 배선기판 위에 플립칩으로서 실장되고 나서 언드필수지에 의해 고정된 반도체칩을 구비한 반도체장치의 어셈블리방법에 관한 것이다.
종래, 프린트배선기판(이하 PWB라 함)에 반도체칩이 플립칩으로서 실장된 반도체장치는, 실리콘으로 조성된 반도체칩과 PWB간의 열팽창비에 의해, PWB가 변형되어서, 결국 땜납접속부가 끊어져 버린다고 하는 문제점이 있다. 그래서, 상기 문제점들은, 반도체칩과 PWB과의 사이에 에폭시계의 언더필수지를 주입하고, 땜납범프 주변부의 강도를 보강하기 위해 이 수지를 고화하는 것에 의해 해결하였다.
도 1a는 종래 예를 도시하는 평면도이며, 도 1b는 도 1a의 B-B'선에 따른 단면도이다. 반도체칩(1)은, 유리-에폭시 PWB(4)상에 플립칩으로 실장되며, 다음으로, 보강프레임(6)과 판부재(11)로 이루어지는 봉지부재로 덮여서 봉지된다.
즉, 반도체칩(1)은, 땜납범프(2)를 매개해서 PWB(4)상의 전극(미도시)에 전기적으로 접속되며, 이 반도체칩(1)과 PWB(4)와의 사이에는 범프(2)의 끊어짐을 방지하기 위해 언더필수지(3)가 주입되며, 그 후, 이 수지가 경화를 통해 고화된다.
또, 반도체칩(1)의 외주변에 있어서의 PWB(4)상에는, 미리 동재의 링상의 보강프레임(6)이 접착수지(5)에 의해 접착되어 있다. 이 링상의 보강프레임(6)은, 반도체칩(1)과는 일정의 간격을 두고 있다. 판부재(11)가 접착수지(10, 9)에 의해 접착되어서, 반도체칩(1)이 봉지된다.
그러나, 상기 종래의 패키지방법에서는, 언더필수지(3)가 경화 동안 수축되기 때문에, PWB(4)가 감기기도 하고, 반도체칩(1)이 변형되어서, 크랙(17)이 발생한다.
여기에서, 종래의 패키지방법에 관해서 상세하게 설명한다.
도 2a∼2f는 도 1a 및 1b의 구조에 따른 종래의 반도체장치의 제조공정을 도시하는 단면도들이다.
우선, 도 2a에 있어서, 사각의 PWB(4)의 일방의 면에는 미리 복수재의 패드(12)가 배열되어 있고, PWB(4)의 타방의 면에는 외부전극(7)이 배열되어 있다.
또, 도시하지는 않지만, 각 패드(12)와 외부전극(7)은, PWB(4) 중의 배선층을 매개해서 전기적으로 접속되어 있다. 또, PWB(4)의 주위에는, 판부재(11)를 고정하기 위한, 보강프레임(6)이 접착수지(5)에 의해 미리 접착되어 있다. 또,
보강프레임(6)은, PWB(4)와 판부재(11)와의 사이에 반도체칩(1)을 설치하기 위한 공간을 확보하고 있다.
도 2b에 있어서, 각 땜납범프(2)와 각각의 범프(2)에 대응하는 각 패드912)와의 위치를 합치시키고 나서, 반도체칩(1)을 PWB(4)상에 실장한다.
도 2c에 있어서, 범프(2)를 용해해서 패드(12)와 접속하는 것에 의해, 반도체칩(1)을 PWB(4)상에 실장한다. 이것을 통상 플립-칩 실장이라 부른다.
도 2d에 있어서, 범프(2)가 끊어지는 것을 방지하기 위해, 반도체칩(1)과 PWB(4)간의 갭사이로 유동성이 있는 언더필수지(3)를 주입한다. 이 때,
반도체칩(1)과 PWB(4)간의 갭은 매우 좁기 때문에, 주입된 언더필수지(3)는 모세관 현상에 의해 반도체칩(1)의 전면으로 퍼진다.
도 2e에 있어서, 주입된 언더필수지(3)는 경화(가열처리)에 의해 고화된다.
그러면, 에폭시계의 언더필수지(3)는, 고화에 의해 체적이 약간 감소하기 때문에, PWB(4)는 변형되어서 그 중심부가 상측으로 감긴다.
그 후, 도 2f에 있어서, 반도체칩(1)의 "이면"(능동소자형성면과는 반대면) 및 보강프레임(6)의 상면에 접착수지(10, 9)를 도포하며, 다음으로, 반도체칩(1) 및 보강부재(6)를 덮도록 판부재(11)를 실장한다. 그리고 나서, 다시 고화해서 접착수지(10, 9)를 경화시키는 것에 의해, 판부재(11)는 고정되며, 패키지가 완성된다.
그러나, 도 3에 도시하듯이, 이들 부재의 열팽창계수 및 탄성률은 서로 다르다. 특히, 언더필수지(3)의 열팽창계수는, 반도체칩(1)과 PWB(4)의 것과는 상당히 다르기 때문에, 언더필수지(3)가 고화될 때, PWB(4)와 반도체칩(1)이 감기거나, 또는 변형된다. 그러나, 변형된 PWB(4) 및 반도체칩(1)을 가진 패키지가 실장기판에 실장된 경우, 외부전극인 범프(8)를 실장기판상의 패드에 정확하게 접속할 수 없다. 그래서, 실장불량이 발생하기 쉽다고 하는 문제점이 있다.
또, 도 2f에 도시하듯이, 변형된 반도체칩(1)의 이면에 도포된 접착수지(10)를 고화시키면, 고화시에 발생한 응력에 의해 반도체칩(1) 중에 크랙(17)이 발생한다고 하는 문제점이 있다.
따라서, 본 발명의 목적은, 관련된 분야의 상기 문제점들을 해결하기 위한, 반도체장치를 제조하는 새로운 방법 및 새로운 반도체장치를 제공하는데 있다.
본 발명의 또 다른 목적은, 패키지의 어셈플리 동안 수지고화에 의해 생긴 응력에 의해, 패키지가 감기거나 또는 변형되는 것을 방지할 수 있는 반도체장치의 제조방법 및 반도체장치를 제공하는데 있다.
본 발명의 또 다른 목적은, 서로 응력을 상쇄하는 것에 의해, 수지고화에 의한 패키지의 다양한 부분에서 발생하는 응력을 완화하는 반도체장치의 제조방법 및 반도체장치를 제공하는데 있다.
도 1a 및 도 1b는 종래 예를 도시하는 평면도 및 단면도이며,
도 2a∼2f는 도 1a 및 1b의 반도체장치의 제조단계들을 도시하는 단면도들이며,
도 3은 열팽창계수와 탄성률과의 관계를 나타내는 그래프이며,
도 4a 및 도 4b는 본 발명의 제 1실시형태를 도시하는 평면도 및 단면도이며,
도 5a∼5e는 도 4a 및 4b의 반도체장치의 제조단계들을 도시하는 단면도들이며,
도 6은 본 발명의 제 2실시형태를 도시하는 단면도이며,
도 7은 본 발명의 제 3실시형태를 도시하는 단면도이며,
도 8은 본 발명의 제 4실시형태를 도시하는 단면도이며,
도 9는 본 발명의 제 5실시형태를 도시하는 단면도이며,
도 10은 본 발명의 제 6실시형태를 도시하는 단면도이며,
도 11은 본 발명의 제 7실시형태를 도시하는 단면도이며,
도 12는 감기(warpage)에 관련된 그래프이다.
다음으로, 본 발명의 실시형태들을 첨부 도면들과 관련하여 설명한다.
도 4a는 본 발명의 제 1실시형태를 도시하는 평면도이며, 도 4b는 A-A'선에 따른 상기 실시형태의 단면도이다. 양 도에 있어서, 도 1a 및 도 1b에서와 동일 또는 동등한 부분에는 동일한 부호를 붙인다. 본 제 1실시형태에 의해, 도 4b에 도시하는 것과 같이 반도체장치의 평면성을 유지할 수 있으며, 또한, 반도체칩(1) 중의 크랙의 발생을 방지할 수 있다.
또, 본 실시형태에서는, 언더필수지(3)에는 에폭시계의 수지(예를 들면, 하이솔(HISOLE)제의 CBO11R, 또는 CNB46-14)를 이용하고, 접착수지(5, 9 및, 10)에는 실리콘계, 에폭시계, 또는 열가소성수지를 포함하는 Ag페이스트(예를 들어, 도시바케믹컬제의 CT223, 스태이스틱(STAYSTIK)제의 571필름)을 사용하고 있다.
또, PWB(4) 및 동재의 판부재(11)는, 종래부터 사용되고 있는 일반적인 것이다. 예를 들어, PWB(4)는 유리-에폭시 PWB(4)이어도 된다.
또, 반도체칩(1)과 PWB(4)간의 갭은 50∼120㎛, 범프(2)들간의 피치는 240㎛∼1㎜, 범프(2)들의 개수는 최대 3000개, 통상은 1300∼2000개 정도의 범프(2)들을 사용한다. 그리고, 반도체칩(1)의 사이즈는, 13∼17㎜□로 하고 있다. 그러나, 도 4a 및 4b에 도시한 반도체칩의 개수와 축척 등은 설명의 편의를 위한 것이며, 이러한 점은 이하의 도면에 관해서도 동일하다.
여기에서, 본 실시형태에 의한 제조방법을 상세히 설명한다.
도 5a∼5e에 있어서, 도 4a 및 4b에서와 동일 또는 동등한 부분에는 동일 부호들을 붙이며, 도 5a∼5c에서의 공정은, 도 2a∼2c와 대략 동일하기 때문에, 이에 대한 설명은 생략하나; 도 5d 및 5e에서의 공정은 이하에서 상세히 설명한다.
도 5d에 있어서의 공정은, 일견, 도 2d의 공정과 동일하게 보이지만, 도 5d에서는, 에폭시계의 언더필수지(3)를 주입하는 것만 하고, 경화는 아직 행하지 않는다.
도 5e에 있어서, 이전 공정에서 PWB(4)상에 실장된 반도체칩(1)의 이면(반도체칩(1)의 능동소자형성면과는 반대측의 반도체칩(1)의 측면) 및 보강프레임(6)의 상면에, 실리콘계인 저탄성의 Ag페이스트로 이루어진 접착수지(10, 9)를 도포한다.
그리고, 판부재(11)를 실장하며, 바로 그 후에, 패키지 전체를 경화해서, 언더필수지(3)와 접착수지(10, 9)를 동시에 고화시킨다. 상기 경화는 언더필수지(3)와 접착수지들(10 및 9)를 고화시킬 수 있는 충분한 온도 및 충분한 시간 동안 행한다.
그 결과, 각 부에 도포된 수지는 응력을 발생한다. 그러나, 이들 수지들을 동시에 고화시키는 것에 의해, 동시에 발생된 이 응력들은 서로 상쇄되어서, PWB(4)나 반도체칩(1)에 국소적으로 응력이 걸리는 일은 없다. 따라서, 종래 예에 비해서, PWB(4) 또는 반도체칩(1)이 감기거나 또는 변형되는 일은 없다.
다음으로, 본 발명에 다른 실시형태에 관해서 첨부 도면들을 참조해서 설명한다.
도 6∼9는 본 발명의 다른 실시형태들을 도시하는 단면도들이며, 도 4a 및 4b에서와 동일 또는 동등한 것에는 동일 부호를 붙인다.
도 6 에 있어서, 제 2실시형태는, 제 1실시형태의 언더필수지(3)를 반도체칩(1)의 하면만이 아니라, 반도체칩(1)의 주변의 갭을 완전히 매립하도록 주입해서 구성된다. 제 1실시형태와 비슷하게, 반도체칩(1)의 주변을 언더필수지에 의해 완전히 매립하는 것에 의해, 수지효과에 의해 발생한 응력이 국소적으로 반도체칩(1)에 걸리는 일은 없다.
도 7에 있어서, 제 3실시형태는, 범프(8)가 전면상에서 보강되도록 제 1실시형태에 보강수지(13)를 부착시키는 것에 의해 구성된다.
또, PWB(4)의 변형을 방지하기 위해, 보강수지(13)의 소재로서는, 열팽창계수가 언더필수지(3)의 열팽창계수 이상인 것을 사용하는 것이 바람직하다.
도 8에 있어서, 제 4실시형태는, 범프(8)를 PWB(4)의 주변에만 형성한 패키지에 적용하는 것이며, PWB(4)의 중앙부에 판상의 보강부재(15)를 접착수지(14)에 의해 접착해서 구성된다.
또, PWB(4)의 변형을 방지하기 위해, 보강부재(15)의 소재로서는, 그 열팽창 계수가 실리콘의 열팽창계수 이하인 것이 바람직하다. 또, 범프(8)의 직경은, 0.6㎜로 하고, 800개의 범프(8)를 사용하고 있다. 보강판(15)의 두께는, 범프(8)의 직경 보다 얇아야만 하므로, 그 두께는 0.5㎜이하로 설정한다.
도 9에 있어서, 제 5실시형태는, 언더필수지(3)를 반도체칩(1)의 주변부에만 부착시킨 것에 의해, 언더필수지(3)에 의한 응력을 감소시켜서 구성된다. 따라서, 반도체칩(1)의 중앙부에는 범프(2)의 접속부를 제외해서 중공부(16)가 형성된다. 언더필수지(3)가 사각의 반도체칩(1)의 4면 중 하나로에서부터 주입되면, 반도체칩(1)과 PWB(4)와의 사이에 존재하는 공기가 주입된 면의 반대측에서 밀려나온다. 그러나, 본 실시형태에서는, 언더필수지(3)가 사각의 반도체칩(1)의 4면 모두에서부터 동시에 주입된다. 이렇게 하는 것에 의해, 중공부(16)의 공기가 도망갈 경로가 없기 때문에, 언더필수지(3)가 반도체칩(1)의 주변부에만 도포될 수 있다.
이상의 제 1∼제 5실시형태의 효과는 패키지의 휨(warpage)을 측정해서 알아본다.
도 12는 종래예 및 상기 제 1∼제 5실시형태에 관한 패키지(칩사이즈는 15㎜□)의 휨을 도시한 그래프이다. 도 12에서 알 수 있듯이, 종래 예에 있어서는, 30㎛이상의 휨이 발생한다. 그러나, 제 1∼제 5실시형태들에 경우에는, 휨의 범위를 모든 경우에서 30㎛미만의 범위로 조절할 수 있다. 그래서, 종래예의 경우와 비교해서 매우 효과적으로 휨이 조절되는 것을 알 수 있다.
상기 실시형태들에서는, 봉지부재를 보강부재(6)와 판부재(11)로서 구성한다. 그러나, 도 10 및 11에 도시한 부재들도 또한 사용할 수 있다. 즉, 반도체칩(1)보다 큰 면적을 가지는 판부재(11)를, 이 부재(11)의 주변을 절곡하는 것에 의해 형성해서, 또한 보강프레임(6)도 형성하게 한다.
또, 주변을 절곡하기 위해 다양한 방법들이 가능하지만, 제 6 및 제 7실시형태들은, 그 구성이 단순하며, 또 부품의 개수도 작기 때문에, 값싼 가격으로 제조할 수 있는 이점이 있다.
본 발명의 바람직한 실시형태들을 설명하였지만, 특정화의 관점에서 볼 때, 그리고 넓은 동등의 범위에서 볼 때, 본 발명은 첨부한 청구범위에 의해 정의된다.
이상 설명한 본 발명은, 패키지 내의 각 부의 수지들을 동시에 고화시키기 때문에, 수지의 고화에 의해 발생한 응력은, 배선기판이나 반도체칩에 대해서 국소적으로 걸리는 일은 없다. 그 결과, 배선기판이나 반도체칩이 변형하는 일은 없으며, 전극이 끊기거나, 또는 반도체칩에 크랙이 발생하는 일은 없다.
따라서, 본 발명을 사용하는 것에 의해, 평면성이 우수한 반도체 패키지를 용이하게 획득할 수 있으며, 실장기판상에 패키지를 실장하는 경우에도 실장불량이 생기는 일은 극히 적다.

Claims (15)

  1. (a) 반도체칩 및 배선기판상에 접속하는 복수 개의 범프들을 매개해서 반도체칩을 상기 배선기판의 일면에 실장하는 단계;
    (b) 상기 배선기판과 상기 반도체칩과의 사이에 언더필수지를 주입해서, 상기 반도체칩의 일부 및 상기 배선기판의 일부에 봉지부재 접촉수지를 도포하고, 상기 배선기판상에 봉지부재를 실자하고 상기 봉지부재 접착수지를 수축하는 단계; 및
    (c) 상기 언더필수지와 상기 봉지부재 접착수지를 동시에 고화하는 단계를 포함하는 반도체장치의 제조방법.
  2. 제 1 항에 있어서, 상기 방법이,
    (d) (a)단계 전에 상기 배선기판상에 보강프레임을 실장하는 단계를 더 포함하며, 상기에서 상기 봉지부재 접착수지가 상기 보강프레임에 도포되는 것을 특징으로 하는 반도체장치의 제조방법.
  3. 제 2항에 있어서, 상기 (b)단계가, 상기 언더필수지를 상기 배선기판과 상기 반도체칩의 상기 일면과의 사이 뿐만 아니라, 상기 반도체칩의 다른 일면 및 상기 보강프레임 상에도 주입해서, 상기 봉지부재 접착수지를 구성하는 단계를 포함하는 것을 특징으로 하는 반도체장치의 제조방법.
  4. 제 1항에 있어서, 상기 방법이,
    (e) (c)단계 전에, 상기 배선기판의 반대측에 보강수지를 도포하는 단계를 더 포함하며,
    상기에서, (c)단계가 상기 언더필수지, 상기 봉지부재 접착수지 및, 상기 보강수지를 동시에 고화하는 단계를 포함하는 것을 특징으로 하는 반도체장치의 제조방법.
  5. 제 1항에 있어서, 상기 방법이,
    (f) 상기 배선기판의 반대측에 보강부재 접착수지를 도포하고, (c)단계 전에, 상기 배선기판의 상기 반대측상에 보강부재를 실장하는 단계를 포함하며,
    상기에서 (c)단계가, 상기 언더필수지, 상기 봉지부재 접착수지 및, 상기 보강부재를 동시에 고화시키는 단계를 포함하는 것을 특징으로 하는 반도체장치의 제조방법.
  6. 제 1항에 있어서, 상기 (b)단계가 상기 반도체칩의 주변부에서만 상기 언더필수지를 주입하는 단계를 포함하는 것을 특징으로 하는 반도체장치의 제조방법.
  7. 제 1항에 있어서, 상기 방법이,
    (g) (b)단계전에, 상기 반도체칩을 봉지하기 위해 상기 봉지부재의 주변부의 형태를 만드는 단계를 포함하는 것을 특징으로 하는 반도체장치의 제조방법.
  8. 제 1항에 있어서, 상기 (c)단계가, 열-처리에 의해 상기 언더필수지와 상기 봉지부재 접착수지를 동시에 고화시키는 단계를 포함하는 것을 특징으로 하는 반도체장치의 제조방법.
  9. 배선패턴을 지닌 배선기판;
    복수개의 범프들을 매개해서 상기 배선기판의 상기 배선패턴과 접속하는 상기 배선기판상에 실장된 반도체칩;
    상기 배선기판과 상기 반도체칩과의 사이에 있는 언더필수지;
    상기 배선기판상에 실장된 상기 반도체칩을 봉지하는 봉지부재;
    상기 언더필수지와 동시에 경화되는 수지성분을 포함하는 응력 확산용 수단을 포함하는 반도체장치.
  10. 제 9항에 있어서, 상기 확산수단이, 상기 봉지부재에 의해 덮여진 봉지공간을 차지하고 있는 부가적인 언더필수지인 것을 특징으로 하는 반도체장치.
  11. 제 9항에 있어서, 상기 반도체장치가, 상기 배선기판상에 실장되고 상기 반도체칩을 둘러싸고 있는 보강프레임을 더 포함하며, 상기에서, 상기 봉지공간이 상기 보강프레임과 상기 봉지부재에 의해 확보된 공간인 것을 특징으로 하는 반도체 장치.
  12. 제 9항에 있어서, 상기 봉지부재가, 상기 배선기판상에 실장된 상기 반도체 칩이 덮여지도록 절곡되는 주변영역을 가지는 것을 특징으로 하는 반도체장치.
  13. 제 9항에 있어서, 상기 확산수단이 상기 배선기판의 반대측상에 도포된 보강물을 포함하는 것을 특징으로 하는 반도체장치.
  14. 제 13항에 있어서, 상기 보강물이 보강수지인 것을 특징으로 하는 반도체장치.
  15. 제 9항에 있어서, 상기 확산수단이, 상기 반도체칩의 주변부에서만, 상기 배선기판과 상기 반도체칩과의 사이에 있는 상기 언더필수지인 것을 특징으로 하는 반도체장치.
KR1019990000209A 1998-01-07 1999-01-07 반도체장치의 어셈블리방법 및 이 방법에 의해 제조된 반도체 장치 KR100341104B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP10-001871 1998-01-07
JP00187198A JP3219043B2 (ja) 1998-01-07 1998-01-07 半導体装置のパッケージ方法および半導体装置

Publications (2)

Publication Number Publication Date
KR19990067780A true KR19990067780A (ko) 1999-08-25
KR100341104B1 KR100341104B1 (ko) 2002-06-22

Family

ID=11513627

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990000209A KR100341104B1 (ko) 1998-01-07 1999-01-07 반도체장치의 어셈블리방법 및 이 방법에 의해 제조된 반도체 장치

Country Status (5)

Country Link
US (1) US6046077A (ko)
EP (1) EP0929097A3 (ko)
JP (1) JP3219043B2 (ko)
KR (1) KR100341104B1 (ko)
CN (1) CN1110077C (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100830787B1 (ko) * 2000-03-28 2008-05-20 로무 가부시키가이샤 반도체장치

Families Citing this family (74)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1140702A (ja) * 1997-07-23 1999-02-12 Nec Corp 半導体素子実装用基板、および半導体装置の製造方法
JP3853979B2 (ja) * 1998-06-16 2006-12-06 日東電工株式会社 半導体装置の製法
US6224711B1 (en) * 1998-08-25 2001-05-01 International Business Machines Corporation Assembly process for flip chip package having a low stress chip and resulting structure
JP3180794B2 (ja) 1999-02-19 2001-06-25 日本電気株式会社 半導体装置及びその製造方法
SG92685A1 (en) * 1999-03-10 2002-11-19 Towa Corp Method of coating semiconductor wafer with resin and mold used therefor
JP3277996B2 (ja) * 1999-06-07 2002-04-22 日本電気株式会社 回路装置、その製造方法
US6461891B1 (en) * 1999-09-13 2002-10-08 Intel Corporation Method of constructing an electronic assembly having an indium thermal couple and an electronic assembly having an indium thermal couple
JP2001127088A (ja) * 1999-10-27 2001-05-11 Mitsubishi Electric Corp 半導体装置
JP3945968B2 (ja) * 2000-09-06 2007-07-18 三洋電機株式会社 半導体装置およびその製造方法
US6407334B1 (en) * 2000-11-30 2002-06-18 International Business Machines Corporation I/C chip assembly
US7259448B2 (en) * 2001-05-07 2007-08-21 Broadcom Corporation Die-up ball grid array package with a heat spreader and method for making the same
KR100394809B1 (ko) * 2001-08-09 2003-08-14 삼성전자주식회사 반도체 패키지 및 그 제조 방법
JP2003068928A (ja) * 2001-08-28 2003-03-07 Kyocera Corp 高周波用配線基板の実装構造
US6759266B1 (en) * 2001-09-04 2004-07-06 Amkor Technology, Inc. Quick sealing glass-lidded package fabrication method
US6504242B1 (en) 2001-11-15 2003-01-07 Intel Corporation Electronic assembly having a wetting layer on a thermally conductive heat spreader
US6762509B2 (en) * 2001-12-11 2004-07-13 Celerity Research Pte. Ltd. Flip-chip packaging method that treats an interconnect substrate to control stress created at edges of fill material
US6894229B1 (en) * 2002-11-06 2005-05-17 Altera Corporation Mechanically enhanced package and method of making same
TWI221664B (en) * 2002-11-07 2004-10-01 Via Tech Inc Structure of chip package and process thereof
JP3701949B2 (ja) * 2003-04-16 2005-10-05 沖電気工業株式会社 半導体チップ搭載用配線基板及びその製造方法
JP2005101356A (ja) * 2003-09-25 2005-04-14 Toshiba Corp 無線カード
US20050121757A1 (en) * 2003-12-04 2005-06-09 Gealer Charles A. Integrated circuit package overlay
US7521292B2 (en) 2004-06-04 2009-04-21 The Board Of Trustees Of The University Of Illinois Stretchable form of single crystal silicon for high performance electronics on rubber substrates
KR101260981B1 (ko) 2004-06-04 2013-05-10 더 보오드 오브 트러스티스 오브 더 유니버시티 오브 일리노이즈 인쇄가능한 반도체소자들의 제조 및 조립방법과 장치
US7799699B2 (en) 2004-06-04 2010-09-21 The Board Of Trustees Of The University Of Illinois Printable semiconductor structures and related methods of making and assembling
US6979782B1 (en) * 2005-05-09 2005-12-27 International Business Machines Corporation Apparatus and method for mechanical coupling of land grid array applications
JP2007096025A (ja) * 2005-09-29 2007-04-12 Toppan Printing Co Ltd 半導体装置の製造方法
JP4757880B2 (ja) 2005-12-08 2011-08-24 富士通株式会社 電子部品の製造方法および熱伝導部材の製造方法並びに電子部品用熱伝導部材の実装方法
CN101617406B (zh) 2007-01-17 2011-04-20 伊利诺伊大学评议会 通过基于印刷的组装制造的光学系统
US20080237855A1 (en) * 2007-03-28 2008-10-02 Powertech Technology Inc. Ball grid array package and its substrate
US20080284047A1 (en) * 2007-05-15 2008-11-20 Eric Tosaya Chip Package with Stiffener Ring
US7842552B2 (en) * 2007-10-12 2010-11-30 International Business Machines Corporation Semiconductor chip packages having reduced stress
US9460951B2 (en) 2007-12-03 2016-10-04 STATS ChipPAC Pte. Ltd. Semiconductor device and method of wafer level package integration
US10074553B2 (en) * 2007-12-03 2018-09-11 STATS ChipPAC Pte. Ltd. Wafer level package integration and method
US8008133B2 (en) 2008-02-11 2011-08-30 Globalfoundries Inc. Chip package with channel stiffener frame
CN103872002B (zh) 2008-03-05 2017-03-01 伊利诺伊大学评议会 可拉伸和可折叠的电子器件
US8313984B2 (en) 2008-03-19 2012-11-20 Ati Technologies Ulc Die substrate with reinforcement structure
US8470701B2 (en) 2008-04-03 2013-06-25 Advanced Diamond Technologies, Inc. Printable, flexible and stretchable diamond for thermal management
US8415809B2 (en) 2008-07-02 2013-04-09 Altera Corporation Flip chip overmold package
US7923850B2 (en) 2008-08-26 2011-04-12 Advanced Micro Devices, Inc. Semiconductor chip with solder joint protection ring
US8886334B2 (en) 2008-10-07 2014-11-11 Mc10, Inc. Systems, methods, and devices using stretchable or flexible electronics for medical applications
US8372726B2 (en) 2008-10-07 2013-02-12 Mc10, Inc. Methods and applications of non-planar imaging arrays
US8389862B2 (en) 2008-10-07 2013-03-05 Mc10, Inc. Extremely stretchable electronics
WO2010042653A1 (en) 2008-10-07 2010-04-15 Mc10, Inc. Catheter balloon having stretchable integrated circuitry and sensor array
US8097926B2 (en) 2008-10-07 2012-01-17 Mc10, Inc. Systems, methods, and devices having stretchable integrated circuitry for sensing and delivering therapy
WO2010059133A1 (en) * 2008-11-21 2010-05-27 Advanpack Solutions Private Limited Semiconductor package and manufacturing method thereof
US8216887B2 (en) 2009-05-04 2012-07-10 Advanced Micro Devices, Inc. Semiconductor chip package with stiffener frame and configured lid
TWI592996B (zh) 2009-05-12 2017-07-21 美國伊利諾大學理事會 用於可變形及半透明顯示器之超薄微刻度無機發光二極體之印刷總成
US9723122B2 (en) 2009-10-01 2017-08-01 Mc10, Inc. Protective cases with integrated electronics
US20110100692A1 (en) * 2009-11-02 2011-05-05 Roden Topacio Circuit Board with Variable Topography Solder Interconnects
US10441185B2 (en) 2009-12-16 2019-10-15 The Board Of Trustees Of The University Of Illinois Flexible and stretchable electronic systems for epidermal electronics
US9936574B2 (en) 2009-12-16 2018-04-03 The Board Of Trustees Of The University Of Illinois Waterproof stretchable optoelectronics
US10918298B2 (en) 2009-12-16 2021-02-16 The Board Of Trustees Of The University Of Illinois High-speed, high-resolution electrophysiology in-vivo using conformal electronics
CN104224171B (zh) 2010-03-17 2017-06-09 伊利诺伊大学评议会 基于生物可吸收基质的可植入生物医学装置
CN102208386A (zh) * 2010-03-29 2011-10-05 广达电脑股份有限公司 具有球形焊点的集成电路封装元件
US8232138B2 (en) 2010-04-14 2012-07-31 Advanced Micro Devices, Inc. Circuit board with notched stiffener frame
JP5490605B2 (ja) * 2010-04-28 2014-05-14 住友重機械工業株式会社 樹脂封止装置及び樹脂封止方法
US9442285B2 (en) 2011-01-14 2016-09-13 The Board Of Trustees Of The University Of Illinois Optical component array having adjustable curvature
US9765934B2 (en) 2011-05-16 2017-09-19 The Board Of Trustees Of The University Of Illinois Thermally managed LED arrays assembled by printing
WO2012166686A2 (en) 2011-05-27 2012-12-06 Mc10, Inc. Electronic, optical and/or mechanical apparatus and systems and methods for fabricating same
EP2713863B1 (en) 2011-06-03 2020-01-15 The Board of Trustees of the University of Illionis Conformable actively multiplexed high-density surface electrode array for brain interfacing
JP6231489B2 (ja) 2011-12-01 2017-11-15 ザ ボード オブ トラスティーズ オブ ザ ユニヴァーシティー オブ イリノイ プログラム可能な変化を被るように設計された遷移デバイス
WO2013149181A1 (en) 2012-03-30 2013-10-03 The Board Of Trustees Of The University Of Illinois Appendage mountable electronic devices conformable to surfaces
US9171794B2 (en) 2012-10-09 2015-10-27 Mc10, Inc. Embedding thin chips in polymer
CN103021887B (zh) * 2012-12-31 2015-04-22 无锡中微高科电子有限公司 有散热要求fc电路的气密性封帽方法
US9287194B2 (en) 2013-03-06 2016-03-15 Taiwan Semiconductor Manufacturing Company, Ltd. Packaging devices and methods for semiconductor devices
US9867282B2 (en) 2013-08-16 2018-01-09 Ati Technologies Ulc Circuit board with corner hollows
US10163754B2 (en) * 2013-12-26 2018-12-25 Taiwan Semiconductor Manufacturing Company, Ltd. Lid design for heat dissipation enhancement of die package
US9805997B2 (en) * 2014-01-27 2017-10-31 Taiwan Semiconductor Manufacturing Company, Ltd. Packaging methods for semiconductor devices with encapsulant ring
US10925543B2 (en) 2015-11-11 2021-02-23 The Board Of Trustees Of The University Of Illinois Bioresorbable silicon electronics for transient implants
US11222868B2 (en) 2016-07-06 2022-01-11 Micron Technology, Inc. Thermal transfer structures for semiconductor die assemblies
US10177060B2 (en) * 2016-10-21 2019-01-08 Powertech Technology Inc. Chip package structure and manufacturing method thereof
US10242964B1 (en) 2018-01-16 2019-03-26 Bridge Semiconductor Corp. Wiring substrate for stackable semiconductor assembly and stackable semiconductor assembly using the same
US10083920B1 (en) * 2018-02-01 2018-09-25 Google Llc Package stiffener for protecting semiconductor die
US11948855B1 (en) 2019-09-27 2024-04-02 Rockwell Collins, Inc. Integrated circuit (IC) package with cantilever multi-chip module (MCM) heat spreader

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5535101A (en) * 1992-11-03 1996-07-09 Motorola, Inc. Leadless integrated circuit package
JP3454888B2 (ja) * 1993-11-24 2003-10-06 富士通株式会社 電子部品ユニット及びその製造方法
MY112145A (en) * 1994-07-11 2001-04-30 Ibm Direct attachment of heat sink attached directly to flip chip using flexible epoxy
US5659203A (en) * 1995-06-07 1997-08-19 International Business Machines Corporation Reworkable polymer chip encapsulant
US5811317A (en) * 1995-08-25 1998-09-22 Texas Instruments Incorporated Process for reflow bonding a semiconductor die to a substrate and the product produced by the product
US5720100A (en) * 1995-12-29 1998-02-24 Motorola, Inc. Assembly having a frame embedded in a polymeric encapsulant and method for forming same
US6407461B1 (en) * 1997-06-27 2002-06-18 International Business Machines Corporation Injection molded integrated circuit chip assembly

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100830787B1 (ko) * 2000-03-28 2008-05-20 로무 가부시키가이샤 반도체장치

Also Published As

Publication number Publication date
EP0929097A3 (en) 2000-08-09
US6046077A (en) 2000-04-04
KR100341104B1 (ko) 2002-06-22
CN1222758A (zh) 1999-07-14
JP3219043B2 (ja) 2001-10-15
CN1110077C (zh) 2003-05-28
JPH11204552A (ja) 1999-07-30
EP0929097A2 (en) 1999-07-14

Similar Documents

Publication Publication Date Title
KR19990067780A (ko) 반도체장치의 어셈블리방법 및 이 방법에 의해 제조된 반도체장치
JP3233535B2 (ja) 半導体装置及びその製造方法
KR100549313B1 (ko) 휘어짐 방지 반도체 장치
JP3546131B2 (ja) 半導体チップパッケージ
KR100199962B1 (ko) 반도체 장치 및 그 제조방법
US7413925B2 (en) Method for fabricating semiconductor package
KR100247463B1 (ko) 탄성중합체를 포함하는 반도체 집적회로 소자의 제조 방법
US20030038355A1 (en) Semiconductor devices and semiconductor device assemblies including a nonconfluent spacer layer
US6387731B1 (en) Method and apparatus for reducing BGA warpage caused by encapsulation
JPH11102985A (ja) 半導体集積回路装置
JP2001244362A (ja) 半導体装置
US20040229399A1 (en) [flip chip package and manufacturing method thereof]
KR20010109141A (ko) 솔더볼과 기판 사이의 결합이 강화된 반도체 장치
US20020125564A1 (en) Semiconductor device reinforced by a highly elastic member made of a synthetic resin
JP2000323624A (ja) 半導体装置およびその製造方法
KR970007840B1 (ko) 반도체 장치
US5923957A (en) Process for manufacturing a lead-on-chip semiconductor device package having a discontinuous adhesive layer formed from liquid adhesive
KR20010061784A (ko) 칩 스캐일 패키지 및 그의 제조 방법
JP2000306932A (ja) 半導体装置の製造方法
JP3147106B2 (ja) 半導体装置
JPH0775253B2 (ja) 半導体装置およびその製造方法
KR100248202B1 (ko) 칩 크기의 패키지 및 그의 형성방법
JP3180686B2 (ja) 半導体装置及びその製造方法
JP3298627B2 (ja) 半導体装置と接続用はんだボール基部補強方法
JP2003124402A (ja) 半導体パッケージおよびその製造方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120521

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee