JP2008131359A - Receiving apparatus and system - Google Patents

Receiving apparatus and system Download PDF

Info

Publication number
JP2008131359A
JP2008131359A JP2006314290A JP2006314290A JP2008131359A JP 2008131359 A JP2008131359 A JP 2008131359A JP 2006314290 A JP2006314290 A JP 2006314290A JP 2006314290 A JP2006314290 A JP 2006314290A JP 2008131359 A JP2008131359 A JP 2008131359A
Authority
JP
Japan
Prior art keywords
signal
video
digital
audio
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2006314290A
Other languages
Japanese (ja)
Inventor
Atsushi Shintani
淳 新谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2006314290A priority Critical patent/JP2008131359A/en
Publication of JP2008131359A publication Critical patent/JP2008131359A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Structure Of Receivers (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a receiving apparatus which is capable of appropriately dealing with a receiving system in which a tuner device is provided separately from the receiving apparatus, and simplifying the configuration of a video display device. <P>SOLUTION: The present invention relates to a receiving apparatus which defines a signal resulting from converting a high frequency signal into an intermediate frequency signal as an input signal and converts the input signal into a video/audio signal, comprising a digital demodulation unit for converting the input signal into a compressed digital signal; a digital circuit unit for converting the compressed digital signal outputted from the digital demodulation unit into a digital video/audio signal; and a video/audio output circuit for converting the digital video/audio signal output from the digital circuit unit into an analog video/audio signal, wherein the digital demodulation unit, the digital circuit unit and the video/audio output circuit are disposed on a substrate, respectively, and a surface in contact with the outside is fully covered with a chassis. <P>COPYRIGHT: (C)2008,JPO&INPIT

Description

本発明は、デジタルテレビジョン放送などによる高周波信号を受信する、受信装置ならびに受信システムに関する。   The present invention relates to a receiving apparatus and a receiving system that receive a high-frequency signal by digital television broadcasting or the like.

従来の受信システムの概略的構成を示すブロック図の一例を、図5に示す。図5に示される受信システム900は、高周波信号を受信するアンテナ901と、アンテナ901で受信された信号に所定の処理を施して所望の信号を取得するための受信装置902と、受信装置902で取得された信号に所定の処理を施して映像信号ならびに音声信号を取り出す映像表示装置903とで構成される。   An example of a block diagram showing a schematic configuration of a conventional receiving system is shown in FIG. A reception system 900 shown in FIG. 5 includes an antenna 901 that receives a high-frequency signal, a reception device 902 that performs predetermined processing on the signal received by the antenna 901, and a reception device 902. The image display device 903 is configured to extract a video signal and an audio signal by performing predetermined processing on the acquired signal.

受信装置902は、アンテナ901で受信された高周波信号を中間周波数信号に変換するチューナ回路部911と、チューナ回路部911から出力される中間周波数信号を圧縮されたデジタル信号に変換するデジタル復調部912と、チューナ回路部911およびデジタル復調部912に動作用電源を与える電源部913と、を備える。また、デジタル復調部912は、中間周波数信号をデジタル変換するための処理ICであるデジタル復調IC914を備える。   The receiving device 902 includes a tuner circuit unit 911 that converts a high-frequency signal received by the antenna 901 into an intermediate frequency signal, and a digital demodulation unit 912 that converts the intermediate frequency signal output from the tuner circuit unit 911 into a compressed digital signal. And a power supply unit 913 that supplies power to the tuner circuit unit 911 and the digital demodulation unit 912. The digital demodulation unit 912 includes a digital demodulation IC 914 that is a processing IC for digitally converting the intermediate frequency signal.

映像表示装置903は、受信装置902から与えられる圧縮されたデジタル信号からデジタル映像・音声信号に変換するデジタル回路部921と、デジタル回路部921から出力されるデジタル映像・音声信号をアナログの映像・音声信号に変換する映像音声出力回路922と、映像音声出力回路922から出力されるアナログの映像信号に基づいて映像を表示する処理を行う表示処理部924と、映像音声出力回路922から出力されるアナログの音声信号に基づいて音声を出力する処理を行う音声処理部923と、デジタル回路部921、映像音声出力回路922、表示処理部924および音声処理部923に動作用電源を与える電源部925と、を備える。   The video display device 903 includes a digital circuit unit 921 that converts a compressed digital signal supplied from the receiving device 902 into a digital video / audio signal, and a digital video / audio signal output from the digital circuit unit 921 as an analog video / audio signal. A video / audio output circuit 922 for converting into an audio signal, a display processing unit 924 for performing processing for displaying video based on an analog video signal output from the video / audio output circuit 922, and an output from the video / audio output circuit 922. An audio processing unit 923 that performs processing to output audio based on an analog audio signal, a digital circuit unit 921, a video / audio output circuit 922, a display processing unit 924, and a power supply unit 925 that provides power to the audio processing unit 923 for operation .

また、デジタル回路部921は、圧縮されたデジタル信号から映像信号および音声信号を抽出するための映像音声処理IC928と、映像音声処理を行う際に一時的に処理データを格納する映像音声処理メモリ926と、受信装置の制御コードを格納するプログラム用メモリ927とを備える。   The digital circuit unit 921 also includes a video / audio processing IC 928 for extracting a video signal and an audio signal from the compressed digital signal, and a video / audio processing memory 926 that temporarily stores processing data when performing the video / audio processing. And a program memory 927 for storing the control code of the receiving device.

また、このシステムにおいて、不要輻射、ノイズ、発熱などに対する問題を解決するため、図6に示すような構成とすることも考えられる。当該受信システムでは、表示処理部や音声処理部を含む映像表示装置4を、受信装置3とは別個に設けることとしている。
特開2000−68673号公報
Further, in this system, in order to solve problems with unnecessary radiation, noise, heat generation, etc., a configuration as shown in FIG. 6 may be considered. In the receiving system, the video display device 4 including a display processing unit and an audio processing unit is provided separately from the receiving device 3.
JP 2000-68673 A

図5に示すような従来構成の受信システム900は、受信装置902を電磁的に遮蔽するためにシールドで覆う一方、映像表示装置903の基板上に映像音声処理IC928、映像音声処理メモリ926、プログラム用メモリ927、映像音声出力回路922、表示処理部924、音声処理部923を実装しており、部品および配線数が多くなるため映像表示装置903の基板を多層基板にする必要があった。   A receiving system 900 having a conventional configuration as shown in FIG. 5 covers the receiving device 902 with a shield so as to electromagnetically shield it, while a video / audio processing IC 928, a video / audio processing memory 926, a program are provided on the substrate of the video display device 903. The memory 927, the video / audio output circuit 922, the display processing unit 924, and the audio processing unit 923 are mounted. Since the number of components and wirings is increased, the substrate of the video display device 903 needs to be a multilayer substrate.

また、映像表示装置903の基板上に実装される、映像音声処理IC928、映像音声処理メモリ926、プログラム用メモリ927、映像音声出力回路922、表示処理部924、音声処理部923から発生する不要輻射やノイズ対策を映像表示装置903上で行う必要があり、これに伴ってシールドを追加する必要があった。   Further, unnecessary radiation generated from the video / audio processing IC 928, the video / audio processing memory 926, the program memory 927, the video / audio output circuit 922, the display processing unit 924, and the audio processing unit 923, which are mounted on the substrate of the video display device 903. In addition, it is necessary to take measures against noise on the video display device 903, and accordingly, it is necessary to add a shield.

また、映像表示装置903の基板上に実装される、映像音声処理IC928、映像音声処理メモリ926、プログラム用メモリ927、映像音声出力回路922、表示処理部924、音声処理部923からの発熱対策として、基板の面積を大きくしたり、放熱板を追加したりする必要があった。   Further, as a countermeasure against heat generation from the video / audio processing IC 928, the video / audio processing memory 926, the program memory 927, the video / audio output circuit 922, the display processing unit 924, and the audio processing unit 923 mounted on the substrate of the video display device 903. It was necessary to increase the area of the substrate or add a heat sink.

これらの問題を解決するために、先述の通り、図6に示すような受信システムが考えられるが、当該システムにおける受信装置は、アンテナで受信した高周波信号を中間周波数信号に変換するチューナ回路部をも、一体的に含む構成となっている。そのため、受信システムにおいてチューナ回路部に相当する装置(以下、「チューナ装置」とする)が別個に備えられており、このチューナ装置を利用する場合には、受信装置が備えているチューナ回路部は不要となる。例えば、チューナ装置が搭載されている旧来の受信システムに受信装置を組み込む場合では、受信装置が備えているチューナ回路部は不要となる。   In order to solve these problems, as described above, a receiving system as shown in FIG. 6 can be considered. The receiving apparatus in the system includes a tuner circuit unit that converts a high frequency signal received by an antenna into an intermediate frequency signal. Is also configured to be integrated. For this reason, a device corresponding to a tuner circuit unit (hereinafter referred to as a “tuner device”) is separately provided in the receiving system. When this tuner device is used, the tuner circuit unit included in the receiving device is It becomes unnecessary. For example, when a receiving device is incorporated in an old receiving system in which a tuner device is mounted, a tuner circuit unit provided in the receiving device is not necessary.

そこで本発明は上記の問題点に鑑み、受信装置とは別個にチューナ装置が備えられている受信システムに好適に対応でき、また、映像表示装置の構成を簡易なものとすることができる、受信装置ならびに受信システムの提供を目的とする。   Therefore, in view of the above problems, the present invention can suitably cope with a receiving system provided with a tuner device separately from the receiving device, and can simplify the configuration of the video display device. An object is to provide an apparatus and a receiving system.

上記目的を達成するため、本発明に係る受信装置は、アンテナで受信された高周波信号が中間周波数信号に変換された信号を入力信号とし、該入力信号を映像・音声信号に変換する受信装置であって、前記入力信号を圧縮されたデジタル信号に変換するデジタル復調部と、前記デジタル復調部から出力される圧縮されたデジタル信号を、デジタル映像・音声信号に変換するデジタル回路部と、前記デジタル回路部から出力されるデジタル映像・音声信号を、アナログ映像・音声信号に変換する映像音声出力回路と、を備えており、前記デジタル復調部、前記デジタル回路部、および前記映像音声出力回路は、各々基板上に配置され、外部に接する全面は、シャーシに覆われている構成(第1の構成)とする。   In order to achieve the above object, a receiving apparatus according to the present invention is a receiving apparatus that uses a signal obtained by converting a high-frequency signal received by an antenna into an intermediate frequency signal as an input signal, and converts the input signal into a video / audio signal. A digital demodulator for converting the input signal into a compressed digital signal; a digital circuit unit for converting the compressed digital signal output from the digital demodulator into a digital video / audio signal; and the digital A video / audio output circuit that converts a digital video / audio signal output from the circuit unit into an analog video / audio signal, and the digital demodulation unit, the digital circuit unit, and the video / audio output circuit are: The entire surface that is disposed on each substrate and is in contact with the outside is covered with a chassis (first configuration).

本構成によれば、高周波信号が中間周波数信号に変換された信号を入力信号とすることにより、別途設けられているチューナ装置を利用することができ、さらには、このチューナ装置の近くに設置されることにより、容易にデジタル映像・音声信号を取り出すことが可能となる。   According to this configuration, by using a signal obtained by converting a high-frequency signal into an intermediate frequency signal as an input signal, a separately provided tuner device can be used, and further, installed near the tuner device. This makes it possible to easily extract digital video / audio signals.

またデジタル回路部、映像音声出力回路が受信装置側に実装されていることで、映像表示装置側の構成を簡易なものとすることが可能となる。またデジタル変調部およびデジタル回路部を含む本受信装置がシャーシに覆われた構成となっているため、シャーシの外部に設置されているチューナ回路装置に、デジタルノイズが混入することを極力防止することが可能となる。   Since the digital circuit unit and the video / audio output circuit are mounted on the receiving device side, the configuration on the video display device side can be simplified. In addition, since this receiving device including the digital modulation unit and the digital circuit unit is covered with the chassis, it is possible to prevent the digital noise from being mixed in the tuner circuit device installed outside the chassis as much as possible. Is possible.

また本発明に係る受信装置は、アンテナで受信された高周波信号が中間周波数信号に変換された信号を入力信号とし、該入力信号を映像・音声信号に変換する受信装置であって、前記入力信号を圧縮されたデジタル信号に変換するデジタル復調部と、前記入力信号を音声中間周波数信号に変換する中間周波数処理回路部と、前記デジタル復調部から出力される圧縮されたデジタル信号を、デジタル映像・音声信号に変換するデジタル回路部と、前記デジタル回路部から出力されるデジタル映像・音声信号を、アナログ映像・音声信号に変換する映像音声出力回路と、を備えており、前記デジタル復調部、前記デジタル回路部、および前記映像音声出力回路は、各々基板上に配置され、外部に接する全面は、シャーシに覆われている構成(第2の構成)とする。   A receiving apparatus according to the present invention is a receiving apparatus that uses a signal obtained by converting a high-frequency signal received by an antenna into an intermediate frequency signal as an input signal, and converts the input signal into a video / audio signal. A digital demodulator that converts the digital signal into a compressed digital signal, an intermediate frequency processing circuit that converts the input signal into an audio intermediate frequency signal, and a compressed digital signal output from the digital demodulator A digital circuit section for converting into an audio signal; and a video / audio output circuit for converting a digital video / audio signal output from the digital circuit section into an analog video / audio signal, the digital demodulation section, The digital circuit section and the video / audio output circuit are each arranged on a substrate, and the entire surface in contact with the outside is covered with a chassis (second configuration) Configuration) to.

本構成によれば、アンテナで受信された高周波信号が中間周波数信号に変換された信号を入力信号とすることにより、別途設けられているチューナ回路装置を利用することができ、さらには、このチューナ回路装置の近くに設置されることにより、容易にデジタル映像・音声信号を取り出すことが可能となる。   According to this configuration, a tuner circuit device provided separately can be used by using, as an input signal, a signal obtained by converting a high-frequency signal received by an antenna into an intermediate frequency signal. By being installed near the circuit device, digital video / audio signals can be easily extracted.

またデジタル回路部、映像音声出力回路が受信装置側に実装されていることで、映像表示装置側の構成を簡易なものとすることが可能となる。またデジタル変調部およびデジタル回路部を含む本受信装置がシャーシに覆われた構成となっているため、シャーシの外部に設置されているチューナ回路装置に、デジタルノイズが混入することを極力防止することが可能となる。   Since the digital circuit unit and the video / audio output circuit are mounted on the receiving device side, the configuration on the video display device side can be simplified. In addition, since this receiving device including the digital modulation unit and the digital circuit unit is covered with the chassis, it is possible to prevent the digital noise from being mixed in the tuner circuit device installed outside the chassis as much as possible. Is possible.

また更に、中間周波数信号を音声中間周波数信号に変換する中間周波数処理回路部を備えていることで、音声中間周波数信号の復調回路を備える映像表示装置に対しても電気的に接続を行うことが可能である。   Furthermore, by providing an intermediate frequency processing circuit unit for converting the intermediate frequency signal into an audio intermediate frequency signal, it is possible to electrically connect to a video display device including an audio intermediate frequency signal demodulation circuit. Is possible.

また本発明の受信システムは、デジタル放送波を受信して、映像信号および音声信号に変換し、これらの信号に基づいた映像表示および音声出力を行う受信システムであって、アンテナで受信された高周波信号を中間周波数信号に変換するチューナと、上記第1または第2の構成に係る受信装置と、前記受信装置から出力されるアナログ映像・音声信号に基づいて、映像表示および音声出力処理を行う映像表示装置と、を備えた構成(第3の構成)とする。   The receiving system of the present invention is a receiving system that receives a digital broadcast wave, converts it into a video signal and an audio signal, performs video display and audio output based on these signals, and receives a high frequency signal received by an antenna. A tuner that converts a signal into an intermediate frequency signal, a receiver according to the first or second configuration, and a video that performs video display and audio output processing based on an analog video / audio signal output from the receiver And a display device (third configuration).

本構成によれば、上記第1または第2の構成に係る受信装置を用いて、デジタル放送波に係る映像・音声出力を実現することが可能となる。   According to this configuration, it is possible to realize video / audio output related to digital broadcast waves using the receiving device according to the first or second configuration.

また本発明の受信システムは、圧縮された映像および音声情報に係るデジタル信号が変調されてなる、高周波の変調信号を受信し、該変調信号を中間周波数の変調信号に変換して出力するチューナと;前記中間周波数の変調信号に復調処理を施し、前記圧縮された映像および音声情報に係るデジタル信号を取得するデジタル復調部と、該圧縮を解除するデジタル回路部と、該圧縮の解除された前記映像および音声情報に係るデジタル信号を、該映像および音声情報に係るアナログ信号に変換する、映像音声出力回路と、を備え、前記デジタル復調部、前記デジタル回路部、および前記映像音声出力回路は、各々共通の基板上に配置されているとともに、シャーシによって覆われている受信装置と;前記アナログ信号に基づいて、映像表示および音声出力処理を行う映像表示装置と;を備えている構成(第4の構成)とする。   The receiving system of the present invention also includes a tuner that receives a high-frequency modulated signal obtained by modulating a compressed digital signal related to video and audio information, converts the modulated signal into an intermediate-frequency modulated signal, and outputs the modulated signal. A digital demodulator for demodulating the modulated signal of the intermediate frequency to obtain a digital signal related to the compressed video and audio information; a digital circuit for releasing the compression; and the compressed compression A video / audio output circuit that converts a digital signal related to the video and audio information into an analog signal related to the video and audio information, and the digital demodulation unit, the digital circuit unit, and the video / audio output circuit include: A receiving device disposed on a common substrate and covered with a chassis; based on the analog signal, an image display and A configuration that includes a (fourth configuration); and the video display device performs audio output processing.

本構成によれば、受信装置とは別途に設けられているチューナを利用することにより、受信装置自体に、チューナに相当する装置を設ける必要がない。そのため、受信装置をより簡易な構成とすることが可能である。   According to this configuration, by using a tuner that is provided separately from the receiving device, it is not necessary to provide a device corresponding to the tuner in the receiving device itself. Therefore, it is possible to make the receiving device a simpler configuration.

またデジタル回路部、映像音声出力回路が受信装置側に実装されていることで、映像表示装置側の構成を簡易なものとすることが可能となる。またデジタル変調部およびデジタル回路部を含む本受信装置がシャーシに覆われた構成となっているため、シャーシの外部に設置されているチューナ回路装置に、デジタルノイズが混入することを極力防止することが可能となる。   Since the digital circuit unit and the video / audio output circuit are mounted on the receiving device side, the configuration on the video display device side can be simplified. In addition, since this receiving device including the digital modulation unit and the digital circuit unit is covered with the chassis, it is possible to prevent the digital noise from being mixed in the tuner circuit device installed outside the chassis as much as possible. Is possible.

以上の通り本発明に係る受信装置によれば、高周波信号が中間周波数信号に変換された信号を入力信号とすることにより、別途設けられているチューナ装置を利用することができ、さらには、このチューナ装置の近くに設置されることにより、容易にデジタル映像・音声信号を取り出すことが可能となる。   As described above, according to the receiving device of the present invention, by using a signal obtained by converting a high frequency signal into an intermediate frequency signal as an input signal, a separately provided tuner device can be used. The digital video / audio signal can be easily taken out by being installed near the tuner device.

またデジタル回路部、映像音声出力回路が受信装置側に実装されていることで、映像表示装置側の構成を簡易なものとすることが可能となる。またデジタル変調部およびデジタル回路部を含む本受信装置がシャーシに覆われた構成となっているため、シャーシの外部に設置されているチューナ回路装置に、デジタルノイズが混入することを極力防止することが可能となる。   Since the digital circuit unit and the video / audio output circuit are mounted on the receiving device side, the configuration on the video display device side can be simplified. In addition, since this receiving device including the digital modulation unit and the digital circuit unit is covered with the chassis, it is possible to prevent the digital noise from being mixed in the tuner circuit device installed outside the chassis as much as possible. Is possible.

本発明に係る受信システムの実施形態について、実施例1と実施例2を挙げて以下に説明する。   Embodiments of a receiving system according to the present invention will be described below with reference to Embodiment 1 and Embodiment 2.

[実施例1]
まず本発明の実施例1に係る受信システムについて、各図面を参照しながら説明する。図1は、本発明の受信システムの概略的構成を示すブロック図である。
[Example 1]
First, a reception system according to Embodiment 1 of the present invention will be described with reference to the drawings. FIG. 1 is a block diagram showing a schematic configuration of a receiving system of the present invention.

図1に示される受信システム1は、アンテナ2で受信された高周波信号を中間周波数信号(以下、「IF信号」と称する)に変換するチューナ回路部11、チューナ回路部11より出力されたIF信号を入力信号として、映像信号と音声信号を取得するための受信装置3、および受信装置3から与えられる映像信号に基づいた映像表示あるいは音声信号に基づいた音声出力を行う映像表示装置4などから構成されている。   A receiving system 1 shown in FIG. 1 includes a tuner circuit unit 11 that converts a high-frequency signal received by an antenna 2 into an intermediate frequency signal (hereinafter referred to as an “IF signal”), and an IF signal output from the tuner circuit unit 11. As an input signal, a receiving device 3 for acquiring a video signal and an audio signal, a video display device 4 for performing video display based on the video signal given from the receiving device 3 or audio output based on the audio signal, and the like Has been.

なお、アンテナ2で受信される高周波信号は、放送局から送信されるデジタル放送に係るものであり、MPEG等の規格により圧縮処理の施された映像・音声(映像および音声)情報に係るデジタル信号が変調されてなるものである。また、デジタル放送だけでなく、アナログ放送をも受信するようにしてもよい。   The high-frequency signal received by the antenna 2 relates to digital broadcasting transmitted from a broadcasting station, and is a digital signal related to video / audio (video and audio) information subjected to compression processing according to a standard such as MPEG. Is modulated. Further, not only digital broadcasting but also analog broadcasting may be received.

またIF信号は、チューナ回路部11と受信装置3が搭載されている基板表面もしくは裏面のストリップライン、もしくは基板内層のストリップラインより、受信装置3に入力される。受信装置3のインターフェース端子側は映像表示装置4に接続される。   The IF signal is input to the receiving device 3 from a strip line on the front surface or back surface of the substrate on which the tuner circuit unit 11 and the receiving device 3 are mounted, or a strip line on the inner layer of the substrate. The interface terminal side of the receiving device 3 is connected to the video display device 4.

受信装置3は、チューナ回路部11から出力されるIF信号を圧縮されたデジタル信号に変換するデジタル復調部12と、デジタル復調部12から出力される圧縮されたデジタル信号を、デジタル映像・音声信号に変換するデジタル回路部13と、デジタル回路部13から出力されるデジタル映像・音声信号をアナログの映像・音声信号に変換する映像音声出力回路14と、チューナ回路部11、デジタル復調部12、デジタル回路部13、および映像音声出力回路14等に動作用電源を与える電源部16などを備える。   The receiving device 3 converts the IF signal output from the tuner circuit unit 11 into a compressed digital signal, and converts the compressed digital signal output from the digital demodulation unit 12 into a digital video / audio signal. A digital circuit section 13 for converting to a digital video / audio signal output from the digital circuit section 13 to an analog video / audio signal, a tuner circuit section 11, a digital demodulation section 12, and a digital signal. The circuit unit 13 and the video / audio output circuit 14 are provided with a power supply unit 16 that supplies power for operation.

なお、デジタル復調部12は、IF信号をデジタル変換するための処理ICであるデジタル復調IC21を備える。また、デジタル回路部13は、圧縮されたデジタル信号から映像信号および音声信号を抽出するための映像音声処理IC24と、圧縮されたデジタルの映像信号、音声信号および復調したデジタルの映像信号、音声信号を保存する映像音声処理メモリ22と、受信装置の制御コードを格納するプログラム用メモリ23とを備える。また、チューナ回路部11とデジタル復調IC21とを制御するシリアル制御信号が、映像音声処理IC24に与えられている。   The digital demodulation unit 12 includes a digital demodulation IC 21 that is a processing IC for digitally converting the IF signal. The digital circuit unit 13 includes a video / audio processing IC 24 for extracting a video signal and an audio signal from the compressed digital signal, a compressed digital video signal, an audio signal, a demodulated digital video signal, and an audio signal. Are stored in the audio / video processing memory 22 and a program memory 23 for storing the control code of the receiving apparatus. A serial control signal for controlling the tuner circuit unit 11 and the digital demodulation IC 21 is given to the video / audio processing IC 24.

映像表示装置4は、受信装置3から与えられるアナログの映像信号に基づいて映像表示処理を行う表示処理部31と、アナログの音声信号に基づいて音声出力処理を行う音声処理部32と、表示処理部31および音声処理部32に動作用電源を与える電源部33と、を備える。   The video display device 4 includes a display processing unit 31 that performs video display processing based on an analog video signal supplied from the receiving device 3, an audio processing unit 32 that performs audio output processing based on an analog audio signal, and display processing. And a power supply unit 33 that supplies power for operation to the unit 31 and the sound processing unit 32.

図2は、図1における受信装置3の実装を示す模式図であり、図2(a)は、受信装置3を一方の面(表面)から見た状態を示しており、図2(b)は受信装置3を他方の面(裏面)から見た状態を示している。   FIG. 2 is a schematic diagram showing the mounting of the receiving device 3 in FIG. 1, and FIG. 2 (a) shows the receiving device 3 as viewed from one surface (front surface), and FIG. Shows a state in which the receiving device 3 is viewed from the other surface (back surface).

図2(a)に示すように、受信装置3は基板60に搭載された各ブロックより構成され、これらは、シャーシ70により電磁的に遮蔽されている。なお、このシャーシ70には、表面と裏面にそれぞれフタが取り付けられており、基板60がシールドで覆われている。そのため、チューナ回路部11および映像表示装置4にデジタルノイズが混入することを、防止することが可能となっている。   As shown in FIG. 2A, the receiving device 3 is configured by blocks mounted on the substrate 60, and these are electromagnetically shielded by the chassis 70. The chassis 70 has lids attached to the front and back surfaces, respectively, and the substrate 60 is covered with a shield. Therefore, it is possible to prevent digital noise from being mixed into the tuner circuit unit 11 and the video display device 4.

また基板60には、デジタル復調部12、デジタル回路部13、映像音声出力回路14、および電源部16などが実装されている。   On the substrate 60, a digital demodulator 12, a digital circuit unit 13, a video / audio output circuit 14, a power supply unit 16, and the like are mounted.

また基板60の一辺には、コネクタ56が備えられている。このコネクタ56においては、チューナ回路部11からのIF信号を含めた入出力端子の他、デジタル復調部12、デジタル回路部13、映像音声出力回路14、および電源部16に関わる入出力端子がそれぞれ配線されている。また、コネクタ56の端子のうち、デジタル復調部12寄りにはIF信号の入力端子(IF入力端子)が配置されており、このIF入力端子からIF信号が出力される。一方、コネクタ56のうち、IF入力端子から離れた位置の端子には、映像音声出力回路14の出力端子およびそのアース端子が配置されている。   A connector 56 is provided on one side of the substrate 60. In this connector 56, in addition to input / output terminals including the IF signal from the tuner circuit unit 11, input / output terminals related to the digital demodulation unit 12, the digital circuit unit 13, the video / audio output circuit 14, and the power supply unit 16 are respectively provided. Wired. In addition, an IF signal input terminal (IF input terminal) is disposed near the digital demodulator 12 among the terminals of the connector 56, and the IF signal is output from the IF input terminal. On the other hand, the output terminal of the video / audio output circuit 14 and its ground terminal are arranged at the terminal of the connector 56 at a position away from the IF input terminal.

このコネクタ56は、基板60の一辺に集中して配置されている。このような配置とすることにより、他の実装基板に対して基板60を垂直に実装することが可能となる。さらには、このコネクタ56をL字に曲げた構造にしてもよく、この場合には、他の実装基板に対して、平行に基板60を実装することが可能となる。このような構造にすることにより、このコネクタ56の形状を変えることで、実装基板に対して、垂直もしくは、平行に実装することが可能となる。   The connector 56 is concentrated on one side of the substrate 60. With such an arrangement, the substrate 60 can be mounted vertically with respect to another mounting substrate. Further, the connector 56 may be bent in an L shape, and in this case, the substrate 60 can be mounted in parallel to another mounting substrate. By adopting such a structure, it is possible to mount the connector 56 vertically or parallel to the mounting board by changing the shape of the connector 56.

デジタル復調部12とデジタル回路部13とは、シールド板52によって電磁的に遮蔽されている。また基板60は多層基板が採用されているとともに、デジタル復調部12に備えられるデジタル復調IC21と、デジタル回路部13に備えられる映像音声処理IC24とを電気的に接続する配線が、内層パターン配置されている。これらの両ICは、基板60の同一面の離れた位置にそれぞれ実装されている。またデジタル復調IC21および映像音声処理IC24は、それぞれのICパッケージが熱伝導体を介してシャーシ70に接触している。そして、このデジタル復調部12とデジタル回路部13のデジタルアースパターンは、シャーシ70に電気的に接続されている。   The digital demodulation unit 12 and the digital circuit unit 13 are electromagnetically shielded by the shield plate 52. The substrate 60 is a multilayer substrate, and wiring for electrically connecting the digital demodulation IC 21 provided in the digital demodulation unit 12 and the video / audio processing IC 24 provided in the digital circuit unit 13 is arranged in an inner layer pattern. ing. Both of these ICs are mounted at positions separated from each other on the same surface of the substrate 60. In the digital demodulating IC 21 and the audio / video processing IC 24, the IC packages are in contact with the chassis 70 via thermal conductors. The digital demodulating unit 12 and the digital ground pattern of the digital circuit unit 13 are electrically connected to the chassis 70.

このとき、アースパターンとシャーシとの接続箇所については、基板60の1辺のみに設けたものの他、複数の辺に設けた構成としてもよい。このようにすることで、シャーシとアースパターンとの間に接続点が増え、接続インピーダンスを小さくすることが可能となる。   At this time, the connection portion between the ground pattern and the chassis may be provided on a plurality of sides in addition to those provided on only one side of the substrate 60. By doing in this way, a connection point increases between a chassis and a ground pattern, and it becomes possible to make a connection impedance small.

デジタル回路部13は、一方の面(表面)に映像音声処理IC24が実装され、他方の面(裏面)に映像音声処理メモリ22およびプログラム用メモリ23が実装される構成である。そして、映像音声処理IC24と、映像処理用メモリ22およびプログラム用メモリ23との間を電気的に接続する配線が内層パターン配置されている。   The digital circuit unit 13 has a configuration in which a video / audio processing IC 24 is mounted on one surface (front surface) and a video / audio processing memory 22 and a program memory 23 are mounted on the other surface (back surface). The inner layer pattern is arranged to electrically connect the video / audio processing IC 24 to the video processing memory 22 and the program memory 23.

そして、デジタル復調部12、デジタル回路部13、および映像音声出力回路14のそれぞれの電源端子が、コネクタ56における、映像音声出力回路14の出力端子とチューナ回路部11のIF入力端子との間に配置されている。   The power supply terminals of the digital demodulation unit 12, the digital circuit unit 13, and the video / audio output circuit 14 are connected between the output terminal of the video / audio output circuit 14 and the IF input terminal of the tuner circuit unit 11 in the connector 56. Has been placed.

このような構成により、受信装置3の基板上には、デジタル回路部13と映像音声出力回路14とが実装されている。そのため映像表示装置4は、受信装置3から入力される映像信号を表示する表示処理部31と、音声信号を音声出力する音声処理部32を備えるのみでよく、多層基板にする必要がない。   With such a configuration, the digital circuit unit 13 and the video / audio output circuit 14 are mounted on the substrate of the receiving device 3. Therefore, the video display device 4 only needs to include the display processing unit 31 that displays the video signal input from the receiving device 3 and the audio processing unit 32 that outputs the audio signal as audio, and does not need to be a multilayer substrate.

なお従来の構成では、デジタル回路部に相当するものが映像表示装置に備えられていたため、映像音声処理IC、映像音声処理メモリ、およびプログラム用メモリなどから発生する不要輻射やノイズへの対策を映像表示装置側で行う必要があった。しかし本実施形態の構成によれば、受信装置内にデジタル回路部を備えることで、デジタル回路部を備えない構成の映像表示装置を利用することができるため、不要輻射やノイズへの対策を映像表示装置側で行う必要がない。   In the conventional configuration, since a video display device is provided that corresponds to a digital circuit unit, measures against unwanted radiation and noise generated from a video / audio processing IC, a video / audio processing memory, a program memory, etc. It was necessary to do it on the display device side. However, according to the configuration of the present embodiment, by providing the digital circuit unit in the receiving device, it is possible to use a video display device that does not include the digital circuit unit, so that measures against unwanted radiation and noise can be taken. There is no need to do this on the display side.

また、受信装置3の基板上に実装されているデジタル復調IC21および映像音声処理IC24は、それぞれ熱伝導体を介してシャーシ70に接続させる構造としてもよい。このように本実施形態では、受信装置側でICパッケージの発熱対策を行う一方、映像表示装置内にはICパッケージを備える必要がないため、基板の面積を広げる、あるいは放熱板を追加するなどの発熱対策を映像表示装置側で行う必要がない。   Further, the digital demodulation IC 21 and the video / audio processing IC 24 mounted on the substrate of the receiving device 3 may be connected to the chassis 70 via thermal conductors. As described above, in the present embodiment, while taking measures against heat generation of the IC package on the receiving device side, since there is no need to provide the IC package in the video display device, the area of the substrate is increased or a heat sink is added. There is no need to take measures against heat generation on the video display side.

また本実施形態の構成によれば、受信装置3は、アナログ回路で構成されるチューナ回路部11に対して電磁的に遮断した構造となっている。そのため、デジタル復調部12やデジタル回路部13から発生するデジタルノイズが、チューナ回路部11に混入するのを防止し、チューナ回路部11の性能を劣化させない効果が得られる。   Further, according to the configuration of the present embodiment, the receiving device 3 has a structure in which the tuner circuit unit 11 configured by an analog circuit is electromagnetically cut off. Therefore, it is possible to prevent the digital noise generated from the digital demodulation unit 12 and the digital circuit unit 13 from being mixed into the tuner circuit unit 11 and to obtain an effect that does not deteriorate the performance of the tuner circuit unit 11.

[実施例2]
本発明の別の実施形態(実施例2)に係る受信システムの構成を、図3に示す。なお本実施形態は、受信装置に中間周波数処理部を設けた点を除いては、基本的に先述の実施形態と同様であるため、重複した説明を省略する場合がある。
[Example 2]
FIG. 3 shows the configuration of a receiving system according to another embodiment (Example 2) of the present invention. Note that this embodiment is basically the same as the above-described embodiment except that an intermediate frequency processing unit is provided in the receiving apparatus, and thus a duplicate description may be omitted.

受信装置81は、チューナ回路部11より出力されたIF信号を入力信号として、そのIF信号を圧縮されたデジタル信号に変換するデジタル復調部12、チューナ回路部11から出力されるIF信号を音声中間周波数信号(以下、「SIF信号」と称する)に変換する中間周波数処理回路部15、デジタル復調部12から出力される圧縮されたデジタル信号をデジタル映像・音声信号に変換するデジタル回路部13、デジタル回路部13から出力されるデジタル映像・音声信号をアナログの映像・音声信号に変換する映像音声出力回路14、および、チューナ回路部11、デジタル復調部12、デジタル回路部13、映像音声出力回路14および中間周波数処理回路部15に動作用電源を与える電源部16などを備える。   The receiving device 81 receives the IF signal output from the tuner circuit unit 11 as an input signal, converts the IF signal into a compressed digital signal, and converts the IF signal output from the tuner circuit unit 11 into a voice intermediate An intermediate frequency processing circuit unit 15 that converts a frequency signal (hereinafter referred to as “SIF signal”), a digital circuit unit 13 that converts a compressed digital signal output from the digital demodulation unit 12 into a digital video / audio signal, and digital A video / audio output circuit 14 for converting a digital video / audio signal output from the circuit unit 13 into an analog video / audio signal, a tuner circuit unit 11, a digital demodulation unit 12, a digital circuit unit 13, and a video / audio output circuit 14 And a power supply unit 16 for supplying power for operation to the intermediate frequency processing circuit unit 15.

なお、図3に示される受信システム80は、チューナ回路部11、IF信号を入力信号として、映像信号と音声信号を取得するための受信装置81、および受信装置51から与えられる映像信号に基づいて映像を表示し、あるいは音声信号に基づいて音声を出力する処理を行う映像表示装置4などにより構成される。またIF信号は、回路部11と受信装置51が搭載されている基板表面もしくは裏面のストリップライン、もしくは基板内層のストリップラインより、受信装置3に入力される。   The receiving system 80 shown in FIG. 3 is based on the tuner circuit unit 11, the receiving device 81 for acquiring the video signal and the audio signal using the IF signal as an input signal, and the video signal given from the receiving device 51. The video display device 4 is configured to display a video or perform a process of outputting a sound based on an audio signal. The IF signal is input to the receiving device 3 from a strip line on the front or back surface of the substrate on which the circuit unit 11 and the receiving device 51 are mounted, or a strip line on the inner layer of the substrate.

受信装置3のインターフェース端子側は映像表示装置4に接続されている。デジタル復調部12は、IF信号をデジタル変換するための処理ICであるデジタル復調IC21を備えている。中間周波数処理回路部15は、IF信号をSIF信号に変換するための処理ICである中間周波数処理IC25を備えている。   The interface terminal side of the receiving device 3 is connected to the video display device 4. The digital demodulation unit 12 includes a digital demodulation IC 21 that is a processing IC for digitally converting the IF signal. The intermediate frequency processing circuit unit 15 includes an intermediate frequency processing IC 25 that is a processing IC for converting an IF signal into an SIF signal.

またデジタル回路部13は、圧縮されたデジタル信号から映像信号および音声信号を抽出するための映像音声処理IC24、圧縮されたデジタルの映像信号、音声信号および復調したデジタルの映像信号、音声信号を保存する映像音声処理メモリ22、および受信装置の制御コードを格納するプログラム用メモリ23を備えている。また、チューナ回路部11とデジタル復調IC21とを制御するシリアル制御信号が映像音声処理IC24に与えられている。   The digital circuit unit 13 also stores a video / audio processing IC 24 for extracting a video signal and an audio signal from the compressed digital signal, a compressed digital video signal, an audio signal, a demodulated digital video signal, and an audio signal. A video / audio processing memory 22 and a program memory 23 for storing control codes of the receiving apparatus. A serial control signal for controlling the tuner circuit unit 11 and the digital demodulation IC 21 is given to the video / audio processing IC 24.

映像表示装置4は、受信装置3から与えられるアナログの映像信号に基づいて映像表示処理を行う表示処理部31と、アナログの音声信号に基づいて音声出力処理を行う音声処理部32と、表示処理部31および音声処理部32に動作用電源を与える電源部33と、を備える。なお、音声処理部32は、中間周波数処理回路部15から入力されるSIF信号を復調するための復調回路を備える構成である。   The video display device 4 includes a display processing unit 31 that performs video display processing based on an analog video signal supplied from the receiving device 3, an audio processing unit 32 that performs audio output processing based on an analog audio signal, and display processing. And a power supply unit 33 that supplies power for operation to the unit 31 and the sound processing unit 32. The audio processing unit 32 includes a demodulation circuit for demodulating the SIF signal input from the intermediate frequency processing circuit unit 15.

図4は、図3における受信装置81の実装を示す模式図であり、図4(a)は、受信装置81を一方の面(表面)から見た状態を示しており、図4(b)は受信装置81を他方の面(裏面)から見た状態を示している。また図2で示した構造と同様に、受信装置81はシャーシとシールドで覆われた構造になっており、外部とは電磁的に遮蔽された構造となっている。   FIG. 4 is a schematic diagram showing the mounting of the receiving device 81 in FIG. 3, and FIG. 4 (a) shows the receiving device 81 as viewed from one side (front surface), and FIG. 4 (b). Shows a state in which the receiving device 81 is viewed from the other surface (back surface). Similarly to the structure shown in FIG. 2, the receiving device 81 has a structure covered with a chassis and a shield, and has a structure electromagnetically shielded from the outside.

また基板60は、基板の一辺にコネクタ56を備えており、このコネクタ56において、チューナ回路部11からのIF信号の入力端子の他、基板に実装されているデジタル復調部12、デジタル回路部13、映像音声出力回路14、中間周波数処理回路部15、および電源部16に関わる入出力端子がそれぞれ配線されている。   The board 60 includes a connector 56 on one side of the board. In the connector 56, in addition to the input terminal for the IF signal from the tuner circuit unit 11, the digital demodulation unit 12 and the digital circuit unit 13 mounted on the board. The input / output terminals related to the audio / video output circuit 14, the intermediate frequency processing circuit unit 15, and the power supply unit 16 are wired.

またコネクタ56の端子のうち、デジタル復調部12寄りの端子にはIF信号の入力端子が配置されており、このIF信号の入力端子からIF信号が入力される。一方、コネクタ56のうち、このIF信号の入力端子から離れた位置の端子には映像音声出力回路14の出力端子およびそのアース端子が配置されている。このコネクタ56の配置は、図2に示したものと同様の配置となっている。   Of the terminals of the connector 56, an IF signal input terminal is arranged at a terminal near the digital demodulator 12, and the IF signal is input from the IF signal input terminal. On the other hand, in the connector 56, the output terminal of the video / audio output circuit 14 and its ground terminal are disposed at a position away from the IF signal input terminal. The arrangement of the connectors 56 is the same as that shown in FIG.

また、デジタル復調部12とデジタル回路部13とはシールド板52によって電磁的に遮蔽されている。また基板60は多層基板が採用されているとともに、デジタル復調部12に備えられるデジタル復調IC21と、デジタル回路部13に備えられる映像音声処理IC24とを電気的に接続する配線が内層パターン配置されている。   The digital demodulator 12 and the digital circuit 13 are electromagnetically shielded by the shield plate 52. The substrate 60 is a multi-layer substrate, and wiring for electrically connecting the digital demodulation IC 21 provided in the digital demodulation unit 12 and the audio / video processing IC 24 provided in the digital circuit unit 13 is arranged in an inner layer pattern. Yes.

これらの両ICは、基板60の同一面の離れた位置にそれぞれ実装されている。また、デジタル復調IC21および映像音声処理IC24は、それぞれのICパッケージが熱伝導体を介してシャーシ70と接触している。そして、このデジタル復調部12とデジタル回路部13のデジタルアースパターンがシャーシ70に電気的に接続されている。   Both of these ICs are mounted at positions separated from each other on the same surface of the substrate 60. Also, the digital demodulation IC 21 and the video / audio processing IC 24 have their IC packages in contact with the chassis 70 via thermal conductors. The digital demodulating unit 12 and the digital ground pattern of the digital circuit unit 13 are electrically connected to the chassis 70.

デジタル回路部13は、一方の面(表面)に映像音声処理IC24が実装され、他方の面(裏面)に映像音声処理メモリ22およびプログラム用メモリ23が実装されている構成である。そして、映像音声処理IC24と、映像処理用メモリ22およびプログラム用メモリ23との間を電気的に接続する配線が内層パターン配置されている。   The digital circuit unit 13 has a configuration in which a video / audio processing IC 24 is mounted on one surface (front surface) and a video / audio processing memory 22 and a program memory 23 are mounted on the other surface (back surface). The inner layer pattern is arranged to electrically connect the video / audio processing IC 24 to the video processing memory 22 and the program memory 23.

そして、デジタル復調部12、デジタル回路部13、映像音声出力回路14、および中間周波数処理回路部15のそれぞれの電源端子が、コネクタ56における、映像音声出力回路14の出力端子とIF信号入力端子との間に配置されている。   The power supply terminals of the digital demodulator 12, the digital circuit unit 13, the video / audio output circuit 14, and the intermediate frequency processing circuit unit 15 are connected to the output terminal of the video / audio output circuit 14 and the IF signal input terminal in the connector 56. It is arranged between.

このような構成により、受信装置81の基板上には、デジタル回路部13と映像音声出力回路14が実装されている。そのため映像表示装置4は、受信装置81から入力される映像信号を表示する表示処理部31と、音声信号を音声出力する音声処理部32を備えるのみでよく、多層基板にする必要がない。   With such a configuration, the digital circuit unit 13 and the video / audio output circuit 14 are mounted on the substrate of the receiving device 81. Therefore, the video display device 4 only needs to include the display processing unit 31 that displays the video signal input from the receiving device 81 and the audio processing unit 32 that outputs the audio signal as audio, and does not need to be a multilayer substrate.

また従来の構成では、デジタル回路部13に相当するものが映像表示装置に備えられていたため、映像音声処理IC、映像音声処理メモリ、およびプログラム用メモリなどから発生する不要輻射やノイズへの対策を、映像表示装置側で行う必要があった。しかし本実施形態の構成によれば、受信装置81内にデジタル回路部13を備えることで、デジタル回路部を備えない構成の映像表示装置を利用することができるため、これによって不要輻射やノイズへの対策を、映像表示装置側で行う必要がない。   Further, in the conventional configuration, since the video display device is provided with an equivalent to the digital circuit unit 13, measures against unnecessary radiation and noise generated from the video / audio processing IC, the video / audio processing memory, and the program memory are taken. It was necessary to do this on the video display device side. However, according to the configuration of the present embodiment, by providing the digital circuit unit 13 in the receiving device 81, it is possible to use a video display device having a configuration that does not include the digital circuit unit, thereby reducing unnecessary radiation and noise. It is not necessary to take this measure on the video display device side.

さらに、受信装置81内に、IF信号をSIF信号に変換信号に変換する中間周波数処理回路部15を備えているため、SIF信号の復調回路を備える映像表示装置に対して電気的に接続を行うことが可能である。   Furthermore, since the receiving device 81 includes the intermediate frequency processing circuit unit 15 that converts the IF signal into the SIF signal, it is electrically connected to the video display device that includes the SIF signal demodulation circuit. It is possible.

また、受信装置81の基板上に実装されているデジタル復調IC21および映像音声処理IC24は、それぞれ熱伝導体を介してシャーシ70に接続されている。そのため本実施形態では、ICパッケージの発熱対策を行う一方、映像表示装置内にはICパッケージを備える必要がないため、基板の面積を広げる、あるいは放熱板を追加するなどの発熱対策を映像表示装置側で行う必要がない。   Further, the digital demodulation IC 21 and the audio / video processing IC 24 mounted on the substrate of the receiving device 81 are connected to the chassis 70 via thermal conductors. Therefore, in this embodiment, while taking measures against heat generation of the IC package, since it is not necessary to provide the IC package in the image display device, measures against heat generation such as increasing the area of the substrate or adding a heat sink are taken. There is no need to do it on the side.

また、本実施形態の構成によれば、受信装置81は、アナログ回路で構成されるチューナ回路部11に対して電磁的に遮断した構造となっている。そのためデジタル復調部12やデジタル回路部13から発生するデジタルノイズが、チューナ回路部11に混入するのを防止し、チューナ回路部11の性能が劣化しないという効果が得られる。   Further, according to the configuration of the present embodiment, the receiving device 81 has a structure in which the tuner circuit unit 11 configured by an analog circuit is electromagnetically cut off. Therefore, it is possible to prevent the digital noise generated from the digital demodulation unit 12 and the digital circuit unit 13 from being mixed into the tuner circuit unit 11 and to obtain an effect that the performance of the tuner circuit unit 11 is not deteriorated.

本発明は、デジタルテレビジョン放送を受信して受信映像を表示する受信システム等に対して好適に利用され得る。   The present invention can be suitably used for a receiving system that receives a digital television broadcast and displays a received video.

本発明の実施例1に係る受信システムの構成図である。It is a block diagram of the receiving system which concerns on Example 1 of this invention. 本発明の実施例1に係る受信装置基板の、表側面の構成図である。It is a block diagram of the front side surface of the receiving apparatus board | substrate which concerns on Example 1 of this invention. 本発明の実施例1に係る受信装置基板の、裏側面の構成図である。It is a block diagram of the back side surface of the receiving device board | substrate which concerns on Example 1 of this invention. 本発明の実施例2に係る受信システムの構成図である。It is a block diagram of the receiving system which concerns on Example 2 of this invention. 本発明の実施例2に係る受信装置基板の、表側面の構成図である。It is a block diagram of the front side surface of the receiving device board | substrate which concerns on Example 2 of this invention. 本発明の実施例2に係る受信装置基板の、裏側面の構成図である。It is a block diagram of the back side surface of the receiver board | substrate which concerns on Example 2 of this invention. 従来の受信システムの一例に係る構成図である。It is a block diagram concerning an example of the conventional receiving system. 従来の受信システムに対し、不要輻射等の低減を図ったものの構成図である。It is a block diagram of what reduced the unnecessary radiation etc. with respect to the conventional receiving system.

符号の説明Explanation of symbols

1 受信システム
2 アンテナ
3 受信装置
4 映像表示装置
11 チューナ回路部(チューナ)
12 デジタル復調部
13 デジタル回路部
14 映像音声出力回路
15 中間周波数処理回路部
16 電源部
21 デジタル復調IC
22 映像音声処理メモリ
23 プログラム用メモリ
24 映像音声処理IC
25 中間周波数処理IC
31 表示処理部
32 音声処理部
33 電源部
52 シールド板
56 コネクタ
60 基板
70 シャーシ
80 受信システム
81 受信装置
900 受信システム
901 アンテナ
902 受信装置
903 映像表示装置
911 チューナ回路部
912 デジタル復調部
913 電源部
914 デジタル復調IC
921 デジタル回路部
922 映像音声出力回路
923 音声処理部
924 表示処理部
925 電源部
926 映像音声処理メモリ
927 プログラム用メモリ
928 映像音声処理IC
DESCRIPTION OF SYMBOLS 1 Reception system 2 Antenna 3 Receiving apparatus 4 Video display apparatus 11 Tuner circuit part (tuner)
DESCRIPTION OF SYMBOLS 12 Digital demodulation part 13 Digital circuit part 14 Video / audio output circuit 15 Intermediate frequency processing circuit part 16 Power supply part 21 Digital demodulation IC
22 Video / Audio Processing Memory 23 Program Memory 24 Video / Audio Processing IC
25 Intermediate frequency processing IC
Reference Signs List 31 Display Processing Unit 32 Audio Processing Unit 33 Power Supply Unit 52 Shield Plate 56 Connector 60 Substrate 70 Chassis 80 Reception System 81 Reception Device 900 Reception System 901 Antenna 902 Reception Device 903 Video Display Device 911 Tuner Circuit Unit 912 Digital Demodulation Unit 913 Power Supply Unit 914 Digital demodulation IC
921 Digital circuit unit 922 Video / audio output circuit 923 Audio processing unit 924 Display processing unit 925 Power supply unit 926 Video / audio processing memory 927 Program memory 928 Video / audio processing IC

Claims (4)

アンテナで受信された高周波信号が中間周波数信号に変換された信号を入力信号とし、該入力信号を映像・音声信号に変換する受信装置であって、
前記入力信号を圧縮されたデジタル信号に変換するデジタル復調部と、
前記デジタル復調部から出力される圧縮されたデジタル信号を、デジタル映像・音声信号に変換するデジタル回路部と、
前記デジタル回路部から出力されるデジタル映像・音声信号を、アナログ映像・音声信号に変換する映像音声出力回路と、を備えており、
前記デジタル復調部、前記デジタル回路部、および前記映像音声出力回路は、各々基板上に配置され、
外部に接する全面は、シャーシに覆われていることを特徴とする受信装置。
A receiving device that converts a high-frequency signal received by an antenna into an intermediate frequency signal as an input signal and converts the input signal into a video / audio signal,
A digital demodulator for converting the input signal into a compressed digital signal;
A digital circuit unit for converting the compressed digital signal output from the digital demodulation unit into a digital video / audio signal;
A video / audio output circuit for converting a digital video / audio signal output from the digital circuit section into an analog video / audio signal;
The digital demodulation unit, the digital circuit unit, and the video / audio output circuit are each disposed on a substrate,
A receiving apparatus characterized in that the entire surface in contact with the outside is covered with a chassis.
アンテナで受信された高周波信号が中間周波数信号に変換された信号を入力信号とし、該入力信号を映像・音声信号に変換する受信装置であって、
前記入力信号を圧縮されたデジタル信号に変換するデジタル復調部と、
前記入力信号を音声中間周波数信号に変換する中間周波数処理回路部と、
前記デジタル復調部から出力される圧縮されたデジタル信号を、デジタル映像・音声信号に変換するデジタル回路部と、
前記デジタル回路部から出力されるデジタル映像・音声信号を、アナログ映像・音声信号に変換する映像音声出力回路と、を備えており、
前記デジタル復調部、前記デジタル回路部、および前記映像音声出力回路は、各々基板上に配置され、
外部に接する全面は、シャーシに覆われていることを特徴とする受信装置。
A receiving device that converts a high-frequency signal received by an antenna into an intermediate frequency signal as an input signal and converts the input signal into a video / audio signal,
A digital demodulator for converting the input signal into a compressed digital signal;
An intermediate frequency processing circuit for converting the input signal into an audio intermediate frequency signal;
A digital circuit unit for converting the compressed digital signal output from the digital demodulation unit into a digital video / audio signal;
A video / audio output circuit for converting a digital video / audio signal output from the digital circuit section into an analog video / audio signal;
The digital demodulation unit, the digital circuit unit, and the video / audio output circuit are each disposed on a substrate,
A receiving apparatus characterized in that the entire surface in contact with the outside is covered with a chassis.
デジタル放送波を受信して、映像信号および音声信号に変換し、これらの信号に基づいた映像表示および音声出力を行う受信システムであって、
アンテナで受信された高周波信号を中間周波数信号に変換するチューナと、
請求項1または請求項2に記載の受信装置と、
前記受信装置から出力されるアナログ映像・音声信号に基づいて、映像表示および音声出力処理を行う映像表示装置と、
を備えたことを特徴とする受信システム。
A receiving system that receives a digital broadcast wave, converts it into a video signal and an audio signal, and performs video display and audio output based on these signals,
A tuner that converts a high-frequency signal received by an antenna into an intermediate frequency signal;
The receiving device according to claim 1 or 2,
A video display device that performs video display and audio output processing based on analog video / audio signals output from the receiver;
A receiving system comprising:
圧縮された映像および音声情報に係るデジタル信号が変調されてなる、高周波の変調信号を受信し、該変調信号を中間周波数の変調信号に変換して出力するチューナと;
前記中間周波数の変調信号に復調処理を施し、前記圧縮された映像および音声情報に係るデジタル信号を取得するデジタル復調部と、該圧縮を解除するデジタル回路部と、該圧縮の解除された前記映像および音声情報に係るデジタル信号を、該映像および音声情報に係るアナログ信号に変換する、映像音声出力回路と、を備え、前記デジタル復調部、前記デジタル回路部、および前記映像音声出力回路は、各々共通の基板上に配置されているとともに、シャーシによって覆われている受信装置と;
前記アナログ信号に基づいて、映像表示および音声出力処理を行う映像表示装置と;
を備えていることを特徴とする受信システム。
A tuner that receives a high-frequency modulated signal obtained by modulating a compressed digital signal related to video and audio information, converts the modulated signal into an intermediate-frequency modulated signal, and outputs the modulated signal;
A digital demodulator that performs demodulation processing on the modulated signal of the intermediate frequency and obtains a digital signal related to the compressed video and audio information, a digital circuit unit that releases the compression, and the video that has been decompressed And a video / audio output circuit for converting a digital signal related to the audio information into an analog signal related to the video and audio information, and the digital demodulation unit, the digital circuit unit, and the video / audio output circuit are each A receiving device disposed on a common substrate and covered by a chassis;
A video display device that performs video display and audio output processing based on the analog signal;
A receiving system comprising:
JP2006314290A 2006-11-21 2006-11-21 Receiving apparatus and system Pending JP2008131359A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006314290A JP2008131359A (en) 2006-11-21 2006-11-21 Receiving apparatus and system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006314290A JP2008131359A (en) 2006-11-21 2006-11-21 Receiving apparatus and system

Publications (1)

Publication Number Publication Date
JP2008131359A true JP2008131359A (en) 2008-06-05

Family

ID=39556773

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006314290A Pending JP2008131359A (en) 2006-11-21 2006-11-21 Receiving apparatus and system

Country Status (1)

Country Link
JP (1) JP2008131359A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018037989A (en) * 2016-09-02 2018-03-08 船井電機株式会社 Display device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10242883A (en) * 1997-02-25 1998-09-11 Sharp Corp Satellite broadcast tuner
JPH11225085A (en) * 1998-02-06 1999-08-17 Sharp Corp Digital ground wave receiver
JP2006157087A (en) * 2004-11-25 2006-06-15 Orion Denki Kk Tuner circuit board provided with unwanted radiation prevention means, and electronic apparatus

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10242883A (en) * 1997-02-25 1998-09-11 Sharp Corp Satellite broadcast tuner
JPH11225085A (en) * 1998-02-06 1999-08-17 Sharp Corp Digital ground wave receiver
JP2006157087A (en) * 2004-11-25 2006-06-15 Orion Denki Kk Tuner circuit board provided with unwanted radiation prevention means, and electronic apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018037989A (en) * 2016-09-02 2018-03-08 船井電機株式会社 Display device

Similar Documents

Publication Publication Date Title
JP4338710B2 (en) Receiver and receiver system
JP4350084B2 (en) Receiver and receiver system
JP4066269B2 (en) Receiving device, receiving system
JP4063841B2 (en) Receiving device, receiving system
JP2007251702A (en) Receiving apparatus, receiving system
JP2007251446A (en) Receiving apparatus, and receiving system
EP1494362A1 (en) Signal reception device, signal reception circuit, and reception device
JP2008131359A (en) Receiving apparatus and system
JP2008219456A (en) Receiving system
JP4562718B2 (en) Receiving apparatus and receiving system
TWI521874B (en) Tuner
KR100781476B1 (en) Receiver apparatus and receiver system
JP2009302796A (en) Receiver, and receiving system
JP4584233B2 (en) Reception device and reception noise reduction method thereof
JP5112145B2 (en) Receiver
JP2009152814A (en) Receiver and receiving system
JP2011049810A (en) Reception module, and reception device including the same
JP2008011065A (en) Receiver and receiving system
JP2004056371A (en) Digital broadcast receiver and card type tuner
JP2009089214A (en) Digital broadcast receiving apparatus
JP2007036649A (en) Television broadcast receiver

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090218

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120216

A131 Notification of reasons for refusal

Effective date: 20120221

Free format text: JAPANESE INTERMEDIATE CODE: A131

A02 Decision of refusal

Effective date: 20120626

Free format text: JAPANESE INTERMEDIATE CODE: A02