JP2008052289A - Light emitting device and electronic apparatus - Google Patents

Light emitting device and electronic apparatus Download PDF

Info

Publication number
JP2008052289A
JP2008052289A JP2007254110A JP2007254110A JP2008052289A JP 2008052289 A JP2008052289 A JP 2008052289A JP 2007254110 A JP2007254110 A JP 2007254110A JP 2007254110 A JP2007254110 A JP 2007254110A JP 2008052289 A JP2008052289 A JP 2008052289A
Authority
JP
Japan
Prior art keywords
pixel
light emitting
light
emitting element
current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2007254110A
Other languages
Japanese (ja)
Inventor
Hajime Kimura
肇 木村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2007254110A priority Critical patent/JP2008052289A/en
Publication of JP2008052289A publication Critical patent/JP2008052289A/en
Withdrawn legal-status Critical Current

Links

Images

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To solve the problem that there occurs a variation in the brightness of a light emitting element caused by a variation in the characteristics of driving transistors. <P>SOLUTION: The present invention specifies characteristics of a driving transistor provided in a pixel and corrects a video signal to be input to the pixel based on the result of the specification. As a result, an effect of the variation in the characteristics of the transistors is prevented, and there provided are a light emitting device capable of achieving sharp multi-gradation display and its driving method. The present invention can also provide sharp multi-gradation display by suppressing a variation in the amount of current flowing between the two electrodes of the light emitting element caused by temporal change. <P>COPYRIGHT: (C)2008,JPO&INPIT

Description

本発明は、半導体基板上又は絶縁表面上に発光素子と、該発光素子を制御するトランジスタとが設けられた発光装置及びその駆動方法に関する。より詳細には、発光素子を制御するトランジスタの特性バラツキの影響を防止した発光装置及びその駆動方法に関する。また本発明は、トランジスタ等の半導体素子を用いた発光装置に係る技術分野に属する。   The present invention relates to a light emitting device provided with a light emitting element and a transistor for controlling the light emitting element on a semiconductor substrate or an insulating surface, and a driving method thereof. More specifically, the present invention relates to a light-emitting device that prevents the influence of variations in characteristics of transistors that control light-emitting elements and a driving method thereof. The present invention also belongs to a technical field related to a light emitting device using a semiconductor element such as a transistor.

近年、発光素子が用いられた発光装置(画像表示装置)の開発が進められている。発光装置は、大別してパッシブ型とアクティブ型に分類される。アクティブ型の発光装置は、絶縁表面上に発光素子と、該発光素子を制御するトランジスタとが設けられる。   In recent years, a light emitting device (image display device) using a light emitting element has been developed. Light emitting devices are roughly classified into a passive type and an active type. In an active light-emitting device, a light-emitting element and a transistor that controls the light-emitting element are provided over an insulating surface.

ポリシリコン膜を用いたトランジスタは、従来のアモルファスシリコン膜を用いたトランジスタよりも電界効果移動度(モビリティともいう)が高く、高速動作が可能である。そのため、従来基板外の駆動回路で行っていた画素の制御を、画素と同一の絶縁表面上に形成した駆動回路で行うことが可能である。このようなアクティブ型の発光装置は、同一の絶縁表面上に様々な回路や素子を作り込むことで製造コストの低減、小型化、歩留まりの上昇及びスループットの低減などの様々な利点が得られる。   A transistor using a polysilicon film has higher field effect mobility (also referred to as mobility) than a conventional transistor using an amorphous silicon film, and can operate at high speed. Therefore, it is possible to perform control of a pixel, which has been conventionally performed by a drive circuit outside the substrate, by a drive circuit formed on the same insulating surface as the pixel. Such an active light-emitting device can provide various advantages such as reduction in manufacturing cost, size reduction, increase in yield, and reduction in throughput by forming various circuits and elements on the same insulating surface.

アクティブ型の発光装置の主な駆動方法としては、アナログ方式とデジタル方式が挙げられる。前者のアナログ方式は、発光素子に流れる電流を制御することにより、輝度を制御して階調を得る方式である。一方、後者のデジタル方式は、発光素子がオン状態(その輝度がほぼ100%である状態)と、オフ状態(その輝度がほぼ0%である状態)の2つの状態のみによって駆動される。しかしながら、デジタル方式の場合は、このままでは2階調しか表示できないため、時間階調方式や面積階調方式などと組み合わせて多階調化を実現する技術が提案されている(例えば特許文献1参照)。
特開2001-159878号公報(第6、7頁)
As a main driving method of an active light emitting device, an analog method and a digital method can be given. The former analog method is a method of obtaining gradation by controlling luminance by controlling a current flowing through a light emitting element. On the other hand, in the latter digital method, the light emitting element is driven only in two states, that is, an on state (a state where the luminance is approximately 100%) and an off state (a state where the luminance is approximately 0%). However, in the case of the digital method, only two gradations can be displayed as it is, so a technique for realizing multi-gradation in combination with a time gradation method, an area gradation method, or the like has been proposed (for example, see Patent Document 1). ).
JP 2001-159878 A (pages 6 and 7)

ここで、発光装置の駆動方法について、図14及び図15を用いて詳しく説明する。まず発光装置の構成について、図14を用いて説明する。図14には、発光装置が有する画素部1800の回路図の一例を示す。ゲート信号線駆動回路から供給されるゲート信号を画素に伝えるゲート信号線(G1〜Gyのいずれか一つ)は、各画素が有するスイッチング用トランジスタ1801のゲート電極に接続されている。また各画素が有するスイッチング用トランジスタ1801のソース領域とドレイン領域は、一方はビデオ信号を入力するソース信号線(S1〜Sxのいずれか一つ)に、もう一方は各画素が有する駆動用トランジスタ1804のゲート電極及び各画素が有するコンデンサ1808にそれぞれ接続されている。   Here, a driving method of the light-emitting device will be described in detail with reference to FIGS. First, the structure of the light-emitting device will be described with reference to FIG. FIG. 14 illustrates an example of a circuit diagram of a pixel portion 1800 included in the light-emitting device. A gate signal line (any one of G1 to Gy) that transmits a gate signal supplied from the gate signal line driver circuit to the pixel is connected to a gate electrode of a switching transistor 1801 included in each pixel. One of a source region and a drain region of the switching transistor 1801 included in each pixel is a source signal line (S1 to Sx) for inputting a video signal, and the other is a driving transistor 1804 included in each pixel. Are connected to the gate electrode and the capacitor 1808 included in each pixel.

各画素が有する駆動用トランジスタ1804のソース領域は電源供給線(V1〜Vxのいずれか一つ)に接続されており、ドレイン領域は発光素子1806に接続されている。なお、電源供給線(V1〜Vxのいずれか一つ)の電位は電源電位と呼ぶ。また電源供給線(V1〜Vxのいずれか一つ)は、各画素が有するコンデンサ1808に接続されている。   A source region of the driving transistor 1804 included in each pixel is connected to a power supply line (any one of V1 to Vx), and a drain region is connected to the light emitting element 1806. Note that the potential of the power supply line (any one of V1 to Vx) is referred to as a power supply potential. A power supply line (any one of V1 to Vx) is connected to a capacitor 1808 included in each pixel.

発光素子1806は、陽極及び陰極、並びに前記陽極と前記陰極の間に設けられた有機化合物層を有する。発光素子1806の陽極が駆動用トランジスタ1804のドレイン領域と接続している場合、発光素子1806の陽極が画素電極、陰極が対向電極となる。逆に発光素子1806の陰極が駆動用トランジスタ1804のドレイン領域と接続している場合、発光素子1806の陽極が対向電極、陰極が画素電極となる。   The light-emitting element 1806 includes an anode and a cathode, and an organic compound layer provided between the anode and the cathode. In the case where the anode of the light-emitting element 1806 is connected to the drain region of the driving transistor 1804, the anode of the light-emitting element 1806 is a pixel electrode and the cathode is a counter electrode. On the other hand, when the cathode of the light-emitting element 1806 is connected to the drain region of the driving transistor 1804, the anode of the light-emitting element 1806 is a counter electrode and the cathode is a pixel electrode.

なお対向電極の電位を対向電位と呼び、対向電極に対向電位を与える電源を対向電源と呼ぶ。画素電極の電位と対向電極の電位の電位差が駆動電圧であり、この駆動電圧が有機化合物層にかかる。   Note that the potential of the counter electrode is referred to as a counter potential, and a power source that applies the counter potential to the counter electrode is referred to as a counter power source. A potential difference between the potential of the pixel electrode and the potential of the counter electrode is a driving voltage, and this driving voltage is applied to the organic compound layer.

図14で示した発光装置を、アナログ方式で駆動させた場合のタイミングチャートを図15に示す。図15において、1つのゲート信号線が選択されてから、その次のゲート信号線が選択されるまでの期間を1ライン期間(L)と呼ぶ。また、1つの画像が表示されてから次の画像が表示されるまでの期間を1フレーム期間(F)と呼ぶ。図14の発光装置の場合、ゲート信号線はy本あるので、1フレーム期間中にy個のライン期間(L1〜Ly)が設けられている。   FIG. 15 shows a timing chart when the light-emitting device shown in FIG. 14 is driven by an analog method. In FIG. 15, a period from selection of one gate signal line to selection of the next gate signal line is referred to as one line period (L). A period from when one image is displayed until the next image is displayed is referred to as one frame period (F). In the case of the light emitting device in FIG. 14, since there are y gate signal lines, y line periods (L1 to Ly) are provided in one frame period.

電源供給線(V1〜Vx)は、一定の電源電位に保たれている。また対向電極の電位である対向電位も一定の電位に保たれている。対向電位は、発光素子が発光する程度に電源電位との間に電位差を有している。   The power supply lines (V1 to Vx) are kept at a constant power supply potential. The counter potential, which is the potential of the counter electrode, is also kept constant. The counter potential has a potential difference from the power supply potential to such an extent that the light emitting element emits light.

第1のライン期間(L1)において、ゲート信号線駆動回路から供給されるゲート信号によって、ゲート信号線(G1)が選択される。なおゲート信号線が選択されるとは、該ゲート信号線にゲート電極が接続されたトランジスタがオンの状態になることを意味する。   In the first line period (L1), the gate signal line (G1) is selected by the gate signal supplied from the gate signal line driver circuit. Note that selection of a gate signal line means that a transistor having a gate electrode connected to the gate signal line is turned on.

そして、ソース信号線(S1〜Sx)に順にアナログのビデオ信号が入力される。ゲート信号線(G1)に接続された全てのスイッチング用トランジスタ1801はオン状態になっているので、ソース信号線(S1〜Sx)に入力されたビデオ信号は、スイッチング用トランジスタ1801を介して駆動用トランジスタ1804のゲート電極に入力される。   Then, analog video signals are sequentially input to the source signal lines (S1 to Sx). Since all the switching transistors 1801 connected to the gate signal line (G1) are on, the video signals input to the source signal lines (S1 to Sx) are driven through the switching transistor 1801. Input to the gate electrode of the transistor 1804.

駆動用トランジスタ1804のチャネル形成領域を流れる電流の量は、駆動用トランジスタ1804のゲート電極に入力される信号の電位の高さ(電圧)によって制御される。よって、発光素子1806の画素電極にかかる電位は、駆動用トランジスタ1804のゲート電極に入力されたビデオ信号の電位の高さによって決まる。つまり発光素子1806はビデオ信号の電位の高さに応じて、発光素子1806に電流が流れ、その電流量に応じて発光を行う。   The amount of current flowing through the channel formation region of the driving transistor 1804 is controlled by the potential level (voltage) of the signal input to the gate electrode of the driving transistor 1804. Therefore, the potential applied to the pixel electrode of the light-emitting element 1806 is determined by the height of the potential of the video signal input to the gate electrode of the driving transistor 1804. That is, the light-emitting element 1806 emits light according to the amount of current that flows through the light-emitting element 1806 in accordance with the potential of the video signal.

上述した動作を繰り返し、ソース信号線(S1〜Sx)にビデオ信号の入力が終了すると、第1のライン期間(L1)が終了する。次いで第2のライン期間(L2)となり、ゲート信号によってゲート信号線(G2)が選択される。そして第1のライン期間(L1)と同様にソース信号線(S1〜Sx)に順にビデオ信号が入力される。   When the operation described above is repeated and the input of the video signal to the source signal lines (S1 to Sx) is finished, the first line period (L1) is finished. Next, in the second line period (L2), the gate signal line (G2) is selected by the gate signal. Similarly to the first line period (L1), video signals are sequentially input to the source signal lines (S1 to Sx).

上述した動作を繰り返し、全てのゲート信号線(G1〜Gy)にゲート信号が入力されると、1フレーム期間が終了する。1フレーム期間において全ての画素が表示を行い、1つの画像が形成される。   When the above-described operation is repeated and gate signals are input to all the gate signal lines (G1 to Gy), one frame period ends. All pixels display in one frame period, and one image is formed.

このように、ビデオ信号によって発光素子に流れる電流量が制御され、その電流量に応じて階調表示がなされる方式が、アナログ方式と呼ばれる駆動方式である。つまり、アナログ方式では、画素に入力されるビデオ信号の電位に応じて階調表示が行われる。   In this manner, a method in which the amount of current flowing through the light emitting element is controlled by a video signal and gradation display is performed according to the amount of current is a driving method called an analog method. That is, in the analog method, gradation display is performed according to the potential of the video signal input to the pixel.

一方、デジタル方式は、上述したように時間階調方式などと組み合わせて多階調化を実現する。詳しいタイミングチャートの図示は省略するが、時間階調方式と組み合わせたデジタル方式では、発光素子の両電極間に電流が流れている時間の長さに応じて階調表示が行われる。   On the other hand, the digital method realizes multi-gradation in combination with the time gradation method as described above. Although a detailed timing chart is not shown, in the digital method combined with the time gradation method, gradation display is performed according to the length of time during which current flows between both electrodes of the light emitting element.

続いて、駆動用トランジスタ1804と発光素子1806の電圧電流特性について、図11〜図13を用いて説明する。図11(A)は、図14に示した画素において、駆動用トランジスタ1804および発光素子1806の構成部分のみを示す。図11(B)は、図11(A)で示した駆動用トランジスタ1804および発光素子1806の電圧電流特性を示す。なお図11(B)に示す駆動用トランジスタ1804の電圧電流特性のグラフは、ソース領域とドレイン領域の間の電圧であるVDSに対する、駆動用トランジスタ1804のドレイン領域に流れる電流の大きさを示す。図12は、駆動用トランジスタ1804のソース領域とゲート電極の間の電圧であるVGSの値が異なる複数のグラフを示す。 Next, voltage-current characteristics of the driving transistor 1804 and the light-emitting element 1806 will be described with reference to FIGS. FIG. 11A illustrates only components of the driving transistor 1804 and the light-emitting element 1806 in the pixel illustrated in FIG. FIG. 11B illustrates voltage-current characteristics of the driving transistor 1804 and the light-emitting element 1806 illustrated in FIG. Note that the graph of voltage-current characteristics of the driving transistor 1804 illustrated in FIG. 11B indicates the magnitude of current flowing in the drain region of the driving transistor 1804 with respect to V DS that is the voltage between the source region and the drain region. . FIG. 12 shows a plurality of graphs having different values of V GS , which is a voltage between the source region and the gate electrode of the driving transistor 1804.

図11(A)に示したように、発光素子1806の画素電極と対向電極の間にかかる電圧をVEL、電源供給線に接続される端子3601と発光素子1806の対向電極の間にかかる電圧をVTとする。なおVTは電源供給線(V1〜Vx)の電位によってその値が固定される。また駆動用トランジスタ1804のソース領域・ドレイン領域間の電圧をVDS、駆動用トランジスタ1804のゲート電極に接続される配線3602とソース領域との間の電圧、つまり駆動用トランジスタ1804のゲート電極とソース領域の間の電圧をVGSとする。 As shown in FIG. 11A, the voltage applied between the pixel electrode of the light emitting element 1806 and the counter electrode is V EL , and the voltage applied between the terminal 3601 connected to the power supply line and the counter electrode of the light emitting element 1806 Is V T. Note V T is the value is fixed by the potential of the power supply line (V1 to Vx). The voltage between the source region and the drain region of the driving transistor 1804 is V DS , and the voltage between the wiring 3602 connected to the gate electrode of the driving transistor 1804 and the source region, that is, the gate electrode and the source of the driving transistor 1804 Let V GS be the voltage between the regions.

駆動用トランジスタ1804と発光素子1806とは直列に接続されている。
よって、両素子(駆動用トランジスタ1804と発光素子1806)を流れる電流量は同じである。従って、図11(A)に示した駆動用トランジスタ1804と発光素子1806とは、両素子の電圧電流特性を示すグラフの交点(動作点)
において駆動する。図11(B)において、VELは、対向電極1809の電位と動作点での電位との間の電圧に相当する。VDSは、駆動用トランジスタ1804の端子3601での電位と動作点での電位との間の電圧に相当する。つまり、VTは、VELとVDSの和に等しい。
The driving transistor 1804 and the light emitting element 1806 are connected in series.
Therefore, the amount of current flowing through both elements (the driving transistor 1804 and the light emitting element 1806) is the same. Therefore, the driving transistor 1804 and the light-emitting element 1806 shown in FIG. 11A are at the intersection (operating point) of the graph showing the voltage-current characteristics of both elements.
Drive in. In FIG. 11B, V EL corresponds to a voltage between the potential of the counter electrode 1809 and the potential at the operating point. V DS corresponds to a voltage between the potential at the terminal 3601 of the driving transistor 1804 and the potential at the operating point. That is, V T is equal to the sum of V EL and V DS .

ここで、VGSを変化させた場合について考える。図11(B)から分かるように、駆動用トランジスタ1804の|VGS−VTH|が大きくなるにつれて、言い換えると|VGS|が大きくなるにつれて、駆動用トランジスタ1804に流れる電流量が大きくなる。なお、VTHは駆動用トランジスタ1804のしきい値電圧である。よって図11(B)から分かるように、|VGS|が大きくなると、動作点において発光素子1806を流れる電流量も当然大きくなる。発光素子1806の輝度は、発光素子1806を流れる電流量に比例して高くなる。 Here, a case where V GS is changed will be considered. As can be seen from FIG. 11B, the amount of current flowing through the driving transistor 1804 increases as | V GS −V TH | of the driving transistor 1804 increases, in other words, as | V GS | increases. Note that V TH is a threshold voltage of the driving transistor 1804. Therefore, as can be seen from FIG. 11B, as | V GS | increases, the amount of current flowing through the light-emitting element 1806 at the operating point naturally increases. The luminance of the light emitting element 1806 increases in proportion to the amount of current flowing through the light emitting element 1806.

|VGS|が大きくなることによって発光素子1806を流れる電流量が大きくなると、電流量に応じてVELの値も大きくなる。そしてVTの大きさは電源供給線(V1〜Vx)の電位によって定まっているので、VELが大きくなると、その分VDSが小さくなる。 When | V GS | increases and the amount of current flowing through the light emitting element 1806 increases, the value of V EL also increases in accordance with the amount of current. Since the magnitude of V T is determined by the potential of the power supply lines (V1 to Vx), when V EL increases, V DS decreases accordingly.

また図11(B)に示したように、駆動用トランジスタ1804の電圧電流特性は、VGSとVDSの値によって2つの領域に分けられる。|VGS−VTH|<|VDS|である領域が飽和領域、|VGS−VTH|>|VDS|である領域が線形領域である。 As shown in FIG. 11B, the voltage-current characteristics of the driving transistor 1804 are divided into two regions depending on the values of V GS and V DS . A region where | V GS −V TH | <| V DS | is a saturation region, and a region where | V GS −V TH |> | V DS | is a linear region.

飽和領域においては以下の式(1)が成り立つ。なおIDSは駆動用トランジスタ1804のチャネル形成領域を流れる電流量である。またβ=μC0W/Lであり、μは駆動用トランジスタ1804の移動度、C0は単位面積あたりのゲート容量、W/Lはチャネル形成領域のチャネル幅Wとチャネル長Lの比である。 The following formula (1) is established in the saturation region. Note that I DS is the amount of current flowing through the channel formation region of the driving transistor 1804. Β = μC 0 W / L, μ is the mobility of the driving transistor 1804, C 0 is the gate capacitance per unit area, and W / L is the ratio of the channel width W to the channel length L in the channel formation region. .

Figure 2008052289
Figure 2008052289

また線形領域においては以下の式(2)が成り立つ。   In the linear region, the following formula (2) is established.

Figure 2008052289
Figure 2008052289

式(1)からわかるように、飽和領域において電流量はVDSによってほとんど変化せず、VGSのみによって電流量が定まる。 As can be seen from Equation (1), the amount of current hardly changes depending on V DS in the saturation region, and the amount of current is determined only by V GS .

また、式(2)からわかるように、線形領域においては、VDSとVGSとにより電流量が定まる。|VGS|を大きくしていくと、駆動用トランジスタ1804は線形領域で動作するようになる。そして、VELも徐々に大きくなっていく。よって、VELが大きくなった分だけ、VDSが小さくなっていく。線形領域においては、VDSが小さくなると電流量も小さくなる。そのため、|VGS|を大きくしていっても、電流量は増加しにくくなってくる。|VGS|=∞になった時、電流量=IMAXとなる。つまり、|VGS|をいくら大きくしても、IMAX以上の電流は流れない。ここで、IMAXは、VEL=VTの時に、発光素子1806を流れる電流量である。 Further, as can be seen from Equation (2), in the linear region, the amount of current is determined by V DS and V GS . As | V GS | increases, the driving transistor 1804 operates in the linear region. And V EL gradually increases. Therefore, V DS decreases as V EL increases. In the linear region, the current amount decreases as V DS decreases. Therefore, even if | V GS | is increased, the amount of current hardly increases. When | V GS | = ∞, the current amount = I MAX . In other words, no matter how large | V GS |, no current exceeding I MAX flows. Here, I MAX is the amount of current flowing through the light emitting element 1806 when V EL = V T.

このように|VGS|の大きさを制御することによって、動作点を飽和領域にしたり、線形領域にしたりすることができる。 By controlling the magnitude of | V GS | in this way, the operating point can be set to a saturation region or a linear region.

ところで、全ての駆動用トランジスタ1804の特性は理想的には全て同じであることが望ましいが、実際には個々の駆動用トランジスタ1804でしきい値VTHと移動度μとが異なっていることが多い。そして個々の駆動用トランジスタ1804のしきい値VTHと移動度μとが互いに異なると、式(1)及び式(2)
からわかるように、VGSの値が同じでも駆動用トランジスタ1804のチャネル形成領域を流れる電流量が異なってしまう。
By the way, it is desirable that all the characteristics of all the driving transistors 1804 are ideally the same, but in reality, the threshold V TH and the mobility μ are different in each driving transistor 1804. Many. When the threshold value V TH and the mobility μ of each driving transistor 1804 are different from each other, the equations (1) and (2)
As can be seen, even if the value of V GS is the same, the amount of current flowing through the channel formation region of the driving transistor 1804 is different.

図12にしきい値VTHと移動度μがずれた駆動用トランジスタ1804の電流電圧特性を示す。実線3701が理想の電流電圧特性のグラフであり、3702、3703がそれぞれしきい値VTHと移動度μとが理想とする値と異なってしまった場合の駆動用トランジスタ1804の電流電圧特性である。 FIG. 12 shows current-voltage characteristics of the driving transistor 1804 in which the threshold value V TH and the mobility μ are shifted. A solid line 3701 is a graph of ideal current-voltage characteristics, and 3702 and 3703 are current-voltage characteristics of the driving transistor 1804 when the threshold value V TH and the mobility μ are different from the ideal values, respectively. .

電流電圧特性のグラフ3702、3703は飽和領域においては同じ電流量ΔI1だけ、理想の特性を有する電流電圧特性のグラフ3701からずれていて、電流電圧特性のグラフ3702の動作点3705は飽和領域にあり、電流電圧特性のグラフ3703の動作点3706は線形領域にあったとする。その場合、理想の特性を有する電流電圧特性のグラフ3701の動作点3704における電流量と、動作点3705及び動作点3706における電流量のずれをそれぞれΔI2、ΔI3とすると、飽和領域における動作点3705におけるずれΔI2よりも線形領域における動作点3706におけるずれΔI3の方が小さくなっている。 The current-voltage characteristic graphs 3702 and 3703 are shifted from the current-voltage characteristic graph 3701 having the ideal characteristics by the same current amount ΔI 1 in the saturation region, and the operating point 3705 of the current-voltage characteristic graph 3702 is in the saturation region. It is assumed that the operating point 3706 of the current-voltage characteristic graph 3703 is in the linear region. In that case, assuming that the deviation of the current amount at the operating point 3704 of the current-voltage characteristic graph 3701 having ideal characteristics and the current amount at the operating point 3705 and the operating point 3706 are ΔI 2 and ΔI 3 , respectively, the operating point in the saturation region The deviation ΔI 3 at the operating point 3706 in the linear region is smaller than the deviation ΔI 2 at 3705.

以上の動作分析のまとめとして、駆動用トランジスタ1804のゲート電圧|VGS|に対する電流量のグラフを図13に示す。|VGS|を大きくしていき、駆動用トランジスタ1804のしきい値電圧の絶対値|VTH|よりも大きくなると、駆動用トランジスタ1804が導通状態となり、電流が流れ始める。そして、さらに|VGS|を大きくしていくと、|VGS|が|VGS−VTH|=|VDS|を満たすような値(ここでは仮にAとする)となり、飽和領域から線形領域になる。
さらに|VGS|を大きくしていくと、電流量が大きくなり、遂には、電流量が飽和してくる。その時|VGS|=∞となる。
As a summary of the above operation analysis, FIG. 13 shows a graph of the current amount with respect to the gate voltage | V GS | of the driving transistor 1804. When | V GS | is increased and becomes larger than the absolute value | V TH | of the threshold voltage of the driving transistor 1804, the driving transistor 1804 becomes conductive and current starts to flow. When | V GS | is further increased, | V GS | becomes a value satisfying | V GS −V TH | = | V DS | Become an area.
As | V GS | is further increased, the amount of current increases, and finally the amount of current saturates. At that time, | V GS | = ∞.

図13から分かる通り、|VGS|≦|VTH|の領域では、電流がほとんど流れない。|VTH|≦|VGS|≦Aの領域は飽和領域とよばれる領域であり、|VGS|によって電流量が変化する。これは、飽和領域において、発光素子1806に印加される電圧が少しでも変化すると、それに対して発光素子1806を流れる電流が指数関数的に大きく変化するということである。そして、発光素子1806の輝度は、発光素子1806に流れる電流にほぼ正比例して大きくなる。つまり、|VGS|の値に応じて発光素子に流れる電流を制御することにより、輝度を制御して階調を得る方式であるアナログ方式は、主に飽和領域で動作される。 As can be seen from FIG. 13, almost no current flows in the region of | V GS | ≦ | V TH |. The region of | V TH | ≦ | V GS | ≦ A is a region called a saturation region, and the amount of current changes depending on | V GS |. This means that in the saturation region, when the voltage applied to the light emitting element 1806 changes even a little, the current flowing through the light emitting element 1806 significantly changes exponentially. The luminance of the light emitting element 1806 increases in direct proportion to the current flowing through the light emitting element 1806. That is, the analog method, which is a method of controlling the luminance and obtaining the gradation by controlling the current flowing through the light emitting element according to the value of | V GS |, is mainly operated in the saturation region.

一方、図13において、A≦|VGS|の領域は線形領域であり、発光素子に流れる電流量は|VGS|及び|VDS|よって電流量が変化する。線形領域においては、発光素子1806に印加される電圧の大きさを変化させても、発光素子1806を流れる電流量は大きく変化しない。デジタル方式は、発光素子がオン状態(その輝度がほぼ100%である状態)、又はオフ状態(その輝度がほぼ0%である状態)の2つの状態のみによって駆動されるが、発光素子をオン状態にするには、A≦|VGS|で動作させると、いつでも電流値はIMAXに近くなるため、その輝度はほぼ100%の状態となる。また発光素子をオフ状態にするには、|VTH|≧|VGS|で動作させると、電流値はほぼゼロとなり、発光素子の輝度はほぼ0%となる。つまり、デジタル方式で駆動させる発光装置は、主に|VTH|≧|VGS|、A≦|VGS|の領域で動作される。 On the other hand, in FIG. 13, the region of A ≦ | V GS | is a linear region, and the amount of current flowing through the light emitting element varies depending on | V GS | and | V DS |. In the linear region, even when the magnitude of the voltage applied to the light emitting element 1806 is changed, the amount of current flowing through the light emitting element 1806 does not change greatly. In the digital method, the light emitting element is driven only in two states, that is, an on state (the luminance is almost 100%) or an off state (the luminance is almost 0%). To obtain a state, when operating with A ≦ | V GS |, since the current value is close to I MAX at any time, the luminance is almost 100%. Further, in order to turn off the light emitting element, if it is operated at | V TH | ≧ | V GS |, the current value becomes almost zero and the luminance of the light emitting element becomes almost 0%. That is, a light emitting device driven in a digital manner is mainly operated in a region of | V TH | ≧ | V GS | and A ≦ | V GS |.

アナログ方式で駆動させた発光装置において、スイッチング用トランジスタがオンになると、画素に入力されたアナログのビデオ信号は、駆動用トランジスタのゲート電圧となる。このとき、駆動用トランジスタのゲート電極に入力されるアナログのビデオ信号の電圧に対応して、ドレイン領域の電位が定まり、所定のドレイン電流が発光素子に流れ、その電流量に対応した発光量(輝度)で前記発光素子が発光する。以上のように、ビデオ信号によって発光素子の発光量が制御され、その発光量の制御によって階調表示がなされる。   In a light emitting device driven in an analog manner, when a switching transistor is turned on, an analog video signal input to a pixel becomes a gate voltage of the driving transistor. At this time, the potential of the drain region is determined corresponding to the voltage of the analog video signal input to the gate electrode of the driving transistor, a predetermined drain current flows through the light emitting element, and the amount of light emission corresponding to the amount of current ( (Luminance), the light emitting element emits light. As described above, the light emission amount of the light emitting element is controlled by the video signal, and gradation display is performed by controlling the light emission amount.

しかし、上記アナログ方式は駆動用トランジスタの特性バラツキに非常に弱いという欠点がある。仮に各画素の駆動用トランジスタに等しいゲート電圧がかかったとしても、駆動用トランジスタに特性バラツキが生じていれば、同じドレイン電流を供給することはできない。つまり、僅かな駆動用トランジスタの特性バラツキによって、同じ電圧のビデオ信号を入力しても発光素子の発光量が大きく異なってしまう。   However, the analog method has a drawback that it is very weak in the characteristic variation of the driving transistor. Even if an equal gate voltage is applied to the driving transistor of each pixel, the same drain current cannot be supplied as long as the driving transistor has a characteristic variation. In other words, the amount of light emitted from the light-emitting element varies greatly even when video signals of the same voltage are input due to slight variations in characteristics of the driving transistors.

このように、アナログ方式は駆動用トランジスタの特性バラツキに対して敏感であり、その点が従来のアクティブ型の発光装置の階調表示における障害となっていた。   As described above, the analog method is sensitive to the variation in characteristics of the driving transistor, which has been an obstacle in the gradation display of the conventional active light emitting device.

また駆動用トランジスタの特性バラツキに対処するために、デジタル方式で発光装置を駆動させると、発光素子の有機化合物層が劣化したときに、有機化合物層に流れる電流量が変化してしまう。   Further, when the light emitting device is driven by a digital method in order to cope with the characteristic variation of the driving transistor, when the organic compound layer of the light emitting element deteriorates, the amount of current flowing through the organic compound layer changes.

これは、発光素子が経時変化により劣化する性質を有することに起因する。図18(A)には、発光素子の劣化前と劣化後の電圧電流特性のグラフを示す。上述したように、デジタル方式では線形領域で動作する。従って、図18(A)に示すように、発光素子が劣化すると、その電圧電流特性のグラフが変化するため、その動作点がずれてしまう。そうすると、発光素子の両電極間に流れる電流量は変化してしまう。   This is due to the fact that the light emitting element has the property of deteriorating with time. FIG. 18A shows a graph of voltage-current characteristics before and after deterioration of the light-emitting element. As described above, the digital method operates in the linear region. Accordingly, as shown in FIG. 18A, when the light emitting element is deteriorated, the graph of the voltage-current characteristic is changed, and the operating point is shifted. As a result, the amount of current flowing between both electrodes of the light emitting element changes.

本発明は上記問題点を鑑みてなされたものであり、アナログ方式で駆動させた発光装置において、トランジスタの特性バラツキによる影響を防止し、鮮明な多階調の表示が可能な発光装置及びその駆動方法を提供することを課題とする。また本発明は、前記発光装置を表示用の装置として具備した電子機器を提供することを課題とする。   The present invention has been made in view of the above problems, and in a light-emitting device driven in an analog manner, the light-emitting device capable of preventing the influence of variations in transistor characteristics and displaying clear multi-gradation and driving the same It is an object to provide a method. Another object of the present invention is to provide an electronic device including the light emitting device as a display device.

さらに本発明は、経時変化により発光素子の両電極間に流れる電流量の変化を抑制し、鮮明な多階調表示が可能な発光装置及びその駆動方法を提供することを課題とする。また本発明は、前記発光装置を表示用の装置として具備した電子機器を提供することを課題とする。   It is another object of the present invention to provide a light emitting device and a driving method thereof capable of suppressing a change in the amount of current flowing between both electrodes of the light emitting element due to a change with time and capable of clear multi-gradation display. Another object of the present invention is to provide an electronic device including the light emitting device as a display device.

本発明は、上述の実情を鑑み、画素に設けられた駆動用トランジスタの特性を特定し、その結果に基づいて画素に入力するビデオ信号を補正することにより、駆動用トランジスタの特性バラツキによる影響を防止した発光装置およびその駆動方法を提供する。   In view of the above situation, the present invention specifies the characteristics of a driving transistor provided in a pixel, and corrects a video signal input to the pixel based on the result, thereby affecting the influence of characteristic variation of the driving transistor. Provided are a light emitting device and a driving method thereof.

また本発明は、発光素子の発光量(輝度)が、発光素子に流れる電流量に制御されることを利用する。つまり発光素子に所望の電流量が流れるようにすれば、発光素子により所望の発光量を得ることが出来る。そのため、各画素の駆動用トランジスタの特性に応じたビデオ信号を各画素に入力し、発光素子に所望の電流量が流れるようにする。そうすれば駆動用トランジスタの特性バラツキに影響されることなく、発光素子により所望の発光を得ることが出来る。   Further, the present invention utilizes the fact that the light emission amount (luminance) of the light emitting element is controlled by the amount of current flowing through the light emitting element. That is, if a desired amount of current flows through the light emitting element, a desired amount of light emission can be obtained by the light emitting element. Therefore, a video signal corresponding to the characteristics of the driving transistor of each pixel is input to each pixel so that a desired amount of current flows through the light emitting element. Then, desired light emission can be obtained by the light emitting element without being influenced by the characteristic variation of the driving transistor.

本発明の基幹である駆動用トランジスタの特性を特定する方法について以下に説明する。まず、発光素子に電流を供給している配線上に電流計を接続して、該発光素子に流れる電流値を測定する。例えば、電源供給線や対向電源線などの発光素子に電流を供給している配線上に電流計を接続し、該発光素子に流れる電流値を測定する。このとき、ソース信号線駆動回路からある特定の画素(好ましくは一画素、複数の画素でもよい)のみにビデオ信号が入力されるようにして、それ以外の画素の発光素子には電流が流れないようにする。そうすると電流計によって、ある特定の画素のみに流れる電流値を測定することが出来る。また大きさ(電圧値)の異なるビデオ信号を入力すれば、画素ごとに大きさ(電圧値)の異なるビデオ信号に対応した複数の電流値を測定することが出来る。   A method for specifying the characteristics of the driving transistor which is the basis of the present invention will be described below. First, an ammeter is connected to a wiring that supplies a current to the light emitting element, and a current value flowing through the light emitting element is measured. For example, an ammeter is connected to a wiring that supplies current to a light emitting element such as a power supply line or a counter power supply line, and a current value flowing through the light emitting element is measured. At this time, a video signal is input only to a specific pixel (preferably one pixel or a plurality of pixels) from the source signal line driver circuit, and no current flows through the light emitting elements of the other pixels. Like that. Then, it is possible to measure the value of current flowing only to a specific pixel by the ammeter. If video signals having different sizes (voltage values) are input, a plurality of current values corresponding to video signals having different sizes (voltage values) can be measured for each pixel.

本発明は、ビデオ信号をP(P1、P2、・・・、Pn、nは少なくとも2以上の自然数)とする。前記ビデオ信号P(P1、P2、・・・、Pn)に対応した電流値Q(Q1、Q2、・・・、Qn)は、表示パネルの全ての画素が非点灯時の電流値I0と表示パネルの画素が1つだけ点灯しているときの電流値I1、I2、・・・、Inの差を計算することにより得られる。PとQを画素ごとに測定したら、補間法を用いて画素の特性を求める。補間法とは、関数の二つ以上の点における関数値を用いて、関数値の間の点の近似値を求める計算法、或いはその間の点における関数値を与えて(補間して)関数を拡張する方法である。その近似値を与える式は、補間式とよばれ、式(3)に示す。   In the present invention, the video signal is P (P1, P2,..., Pn, n is a natural number of at least 2). A current value Q (Q1, Q2,..., Qn) corresponding to the video signal P (P1, P2,..., Pn) is displayed as a current value I0 when all the pixels of the display panel are not lit. It is obtained by calculating the difference between the current values I1, I2,..., In when only one pixel of the panel is lit. When P and Q are measured for each pixel, the characteristic of the pixel is obtained using an interpolation method. Interpolation is a method of calculating an approximate value of a point between function values using function values at two or more points in the function, or by giving (interpolating) a function value at a point in between. It is a way to expand. The equation that gives the approximate value is called an interpolation equation and is shown in equation (3).

Figure 2008052289
Figure 2008052289

画素ごとに測定されたビデオ信号P(P1、P2、・・・、Pn)と、該ビデオ信号に対応した電流値Q(Q1、Q2、・・・、Qn)の値を式(3)に代入すれば補間関数Fが求められる。そして求められた補間関数Fは、発光装置に設けられた半導体メモリや磁気メモリなどの記憶媒体に記憶される。   The video signal P (P1, P2,..., Pn) measured for each pixel and the current value Q (Q1, Q2,..., Qn) corresponding to the video signal are expressed in Equation (3). By substituting, the interpolation function F is obtained. The obtained interpolation function F is stored in a storage medium such as a semiconductor memory or a magnetic memory provided in the light emitting device.

そして発光装置に画像を表示するときには、記憶媒体に記憶された補間関数Fを用いて、各画素の駆動用トランジスタの特性に応じたビデオ信号(P)を計算して求める。そして求められたビデオ信号(P)を各画素に入力すれば、発光素子に所望の電流量を流すことが出来るので、所望の輝度を得ることができる。   When an image is displayed on the light emitting device, the video signal (P) corresponding to the characteristics of the driving transistor of each pixel is calculated and obtained using the interpolation function F stored in the storage medium. When the obtained video signal (P) is input to each pixel, a desired amount of current can be supplied to the light emitting element, so that a desired luminance can be obtained.

なお本発明における発光装置とは、発光素子を有する画素部及び駆動回路を基板とカバー材との間に封入した表示パネル(発光パネル)、前記表示パネルにIC等を実装した発光モジュール、表示装置として用いられる発光ディスプレイなどを範疇に含む。つまり発光装置は、発光パネル、発光モジュール及び発光ディスプレイなどの総称に相当する。なお本発明の必須の構成要素に発光素子は含まれないが、該発光素子を含まない場合においてもここでは発光装置と称する。   The light emitting device in the present invention means a display panel (light emitting panel) in which a pixel portion having a light emitting element and a driving circuit are enclosed between a substrate and a cover material, a light emitting module in which an IC or the like is mounted on the display panel, and a display device This category includes light-emitting displays used as a category. That is, the light emitting device corresponds to a generic term for a light emitting panel, a light emitting module, a light emitting display, and the like. Note that although the light-emitting element is not included in the essential constituent elements of the present invention, the light-emitting device is also referred to here even when the light-emitting element is not included.

本発明は、発光素子を含む画素が設けられた表示パネルを有する発光装置であって、 前記画素の電流値を測定する電流測定手段、 前記電流測定手段の出力を用いて前記画素に対応した補間関数を計算する計算手段、 前記補間関数を記憶する記憶手段、 及び前記記憶手段に記憶された前記補間関数を用いてビデオ信号を補正する信号補正手段を有することを特徴とする。   The present invention is a light emitting device having a display panel provided with a pixel including a light emitting element, current measuring means for measuring a current value of the pixel, and interpolation corresponding to the pixel using an output of the current measuring means Computation means for calculating a function, storage means for storing the interpolation function, and signal correction means for correcting a video signal using the interpolation function stored in the storage means.

前記電流測定手段は、発光素子の両電極間に流れる電流値を測定する手段を有するものであり、例えば電流計や、抵抗素子及び容量素子で構成され抵抗分割を利用して測定を行う回路などに相当する。前記計算手段及び前記信号補正手段は、計算を行う手段を有するものであり、例えばマイクロコンピュータやCPUなどに相当する。前記記憶手段は、半導体メモリや磁気メモリなどの公知の記憶媒体に相当する。また、画素が非点灯の状態とは、該画素が有する発光素子が非発光の状態、“黒”の画像信号が入力された画素の状態に相当する。画素が点灯の状態とは、該画素が有する発光素子が発光の状態、“白”の画像信号が入力された画素の状態に相当する。   The current measuring means includes means for measuring a current value flowing between both electrodes of the light emitting element. For example, an ammeter, a circuit configured by a resistive element and a capacitive element, and performing measurement using resistance division, etc. It corresponds to. The calculating means and the signal correcting means have means for calculating, and correspond to, for example, a microcomputer or a CPU. The storage means corresponds to a known storage medium such as a semiconductor memory or a magnetic memory. The state in which the pixel is not lit corresponds to a state in which a light emitting element included in the pixel is in a non-light emitting state and a pixel in which a “black” image signal is input. The state in which the pixel is lit corresponds to a state in which a light emitting element included in the pixel emits light and a state in which a “white” image signal is input.

本発明は、表示パネルを有する発光装置の駆動方法であって、 前記表示パネルの全ての画素が非点灯の状態における電流値I0を測定し、 前記表示パネルの各画素にビデオ信号P1、P2、・・・、Pn(nは自然数)を入力したときの電流値I1、I2、・・・、Inを測定し、 前記電流値I0と前記電流値Inの差Q1、Q2、・・・、Qn及び前記ビデオ信号P1、P2、・・・、Pn及び補間式Q=F(P)を用いて補間関数Fを計算し、 前記補間関数Fを用いて前記表示パネルの各画素に入力するビデオ信号を補正することを特徴とする。   The present invention is a driving method of a light emitting device having a display panel, wherein a current value I0 in a state where all pixels of the display panel are not lit is measured, and video signals P1, P2, .., Pn (n is a natural number), current values I1, I2,..., In are measured, and the difference between the current value I0 and the current value In is Q1, Q2,. And the video signals P1, P2,..., Pn and the interpolation formula Q = F (P), and an interpolation function F is calculated, and a video signal input to each pixel of the display panel using the interpolation function F. It is characterized by correcting.

本発明における前記画素の代表的な構成としては、前記発光素子の両電極間に流れる電流を制御する第1半導体素子及び前記画素に対するビデオ信号の入力を制御する第2半導体素子、並びに前記ビデオ信号を保持する容量素子とを有する構成が挙げられる。なお、前記半導体素子とは、トランジスタなどのスイッチング機能を有する素子に相当する。容量素子とは、電荷を保持する機能を有し、構成する材料は特に限定されない。   As a typical configuration of the pixel in the present invention, a first semiconductor element that controls a current flowing between both electrodes of the light emitting element, a second semiconductor element that controls input of a video signal to the pixel, and the video signal And a capacitor element that holds the capacitor. Note that the semiconductor element corresponds to an element having a switching function such as a transistor. The capacitor element has a function of holding electric charge, and the material of the capacitor element is not particularly limited.

上記の構成を有する本発明はアナログ方式で駆動させた発光装置において、トランジスタの特性バラツキによる影響を防止し、鮮明な多階調の表示が可能な発光装置及びその駆動方法を提供することができる。さらに本発明は、経時変化により発光素子の両電極間に流れる電流量の変化を抑制し、鮮明な多階調表示が可能な発光装置及びその駆動方法を提供することが出来る。   The present invention having the above-described structure can provide a light-emitting device capable of displaying a clear multi-gradation and a driving method thereof, in which the influence of variations in transistor characteristics is prevented in a light-emitting device driven in an analog manner. . Furthermore, the present invention can provide a light-emitting device and a driving method thereof that can suppress a change in the amount of current flowing between both electrodes of the light-emitting element due to a change with time and can display clear multi-gradation.

本発明は、画素の構成を変更することなく、各画素の駆動用トランジスタの特性に応じたビデオ信号を計算して求める。そして求められたビデオ信号を各画素に入力すれば、発光素子に所望の電流量を流すことが出来るので、所望の発光を得ることができる。その結果、発光素子を制御するトランジスタの特性バラツキの影響を防止した発光装置及びその駆動方法を提供することが出来る。   The present invention calculates and obtains a video signal corresponding to the characteristics of the driving transistor of each pixel without changing the configuration of the pixel. When the obtained video signal is input to each pixel, a desired amount of current can be supplied to the light emitting element, so that desired light emission can be obtained. As a result, it is possible to provide a light-emitting device and a driving method thereof in which the influence of variation in characteristics of transistors that control the light-emitting elements is prevented.

また上記の構成を有する本発明は、アナログ方式で駆動させた発光装置において、トランジスタの特性バラツキによる影響を防止し、鮮明な多階調の表示が可能な発光装置及びその駆動方法を提供することができる。さらに本発明は、経時変化により発光素子の両電極間に流れる電流量の変化を抑制し、鮮明な多階調表示が可能な発光装置及びその駆動方法を提供することが出来る。   In addition, the present invention having the above-described structure provides a light-emitting device capable of displaying a clear multi-gradation and preventing the influence of variations in transistor characteristics in a light-emitting device driven in an analog manner and a driving method thereof. Can do. Furthermore, the present invention can provide a light-emitting device and a driving method thereof that can suppress a change in the amount of current flowing between both electrodes of the light-emitting element due to a change with time and can display clear multi-gradation.

(実施の形態)
本発明の実施の形態について、図1〜図5を用いて説明する。
(Embodiment)
An embodiment of the present invention will be described with reference to FIGS.

図1に発光装置の回路図の一例を示す。図1において、発光装置は、画素部103、画素部103の周辺に配置されたソース信号線駆動回路101及びゲート信号線駆動回路102を有している。なお、図1において発光装置はソース信号線駆動回路101と、ゲート信号線駆動回路102とをそれぞれ1つずつ有しているが、本発明はこれに限定されない。画素100の構成に応じて、ソース信号線駆動回路101とゲート信号線駆動回路102の数は任意に定めることができる。   FIG. 1 shows an example of a circuit diagram of a light-emitting device. In FIG. 1, the light-emitting device includes a pixel portion 103 and a source signal line driver circuit 101 and a gate signal line driver circuit 102 which are arranged around the pixel portion 103. Note that in FIG. 1, the light-emitting device includes one source signal line driver circuit 101 and one gate signal line driver circuit 102; however, the present invention is not limited to this. The number of source signal line driver circuits 101 and gate signal line driver circuits 102 can be arbitrarily determined in accordance with the configuration of the pixel 100.

またソース信号線駆動回路101は、シフトレジスタ101a、バッファ101b、サンプリング回路101cを有している。しかしながら本発明はこれに限定されず、保持回路などを有していてもよい。   The source signal line driver circuit 101 includes a shift register 101a, a buffer 101b, and a sampling circuit 101c. However, the present invention is not limited to this, and a holding circuit or the like may be provided.

シフトレジスタ101aにはクロック信号(CLK)及びスタートパルス(SP)
が入力される。シフトレジスタ101aは、クロック信号(CLK)及びスタートパルス(SP)に基づき、タイミング信号を順に発生させ、バッファ101bを介してサンプリング回路101cに順次入力される。
The shift register 101a has a clock signal (CLK) and a start pulse (SP).
Is entered. The shift register 101a sequentially generates timing signals based on the clock signal (CLK) and the start pulse (SP) and sequentially inputs them to the sampling circuit 101c via the buffer 101b.

シフトレジスタ101aから供給されるタイミング信号は、バッファ101bによって緩衝増幅される。タイミング信号が入力される配線には、多くの回路あるいは素子が接続されているために負荷容量が大きくなってしまう。そのためバッファ101bは、該負荷容量が大きいために生ずるタイミング信号の立ち上がりまたは立ち下がりの鈍りを防ぐために設けられている。   The timing signal supplied from the shift register 101a is buffered and amplified by the buffer 101b. Since many circuits or elements are connected to the wiring to which the timing signal is input, the load capacity becomes large. For this reason, the buffer 101b is provided in order to prevent the rise or fall of the timing signal caused by the large load capacity.

サンプリング回路101cは、バッファ101bから入力されたタイミング信号に基づいて、ビデオ信号を順に画素100に出力していく。サンプリング回路101cは、ビデオ信号線125とサンプリング線(SA1〜SAx)とを有している。なお本発明はこの構成に限定されず、アナログスイッチなどの半導体素子を有していてもよい。   The sampling circuit 101c sequentially outputs video signals to the pixels 100 based on the timing signal input from the buffer 101b. The sampling circuit 101c has a video signal line 125 and sampling lines (SA1 to SAx). Note that the present invention is not limited to this structure, and may have a semiconductor element such as an analog switch.

画素部103は、ソース信号線(S1〜Sx)と、ゲート信号線(G1〜Gy)と、電源供給線(V1〜Vx)と、対向電源線(E1〜Ey)が設けられている。また画素部103には、複数の画素100がマトリクス状に設けられている。   The pixel portion 103 is provided with source signal lines (S1 to Sx), gate signal lines (G1 to Gy), power supply lines (V1 to Vx), and counter power supply lines (E1 to Ey). The pixel portion 103 is provided with a plurality of pixels 100 in a matrix.

電源供給線(V1〜Vx)は、電流計130を介して電源131に接続されている。なお電流計130と電源131は、画素部103が形成されている基板とは異なる基板上に形成され、コネクター等を介して画素部103と接続されていてもよいし、作製が可能であれば画素部103と同じ基板上に形成してもよい。
なお電流計130と電源131の数は特に限定されず、任意に定めることができる。また電流計130は、発光素子111に電流を供給する配線上に設ければよく、例えば対向電源線(E1〜Ey)に電流計130を接続してもよい。つまり、電流計130を設ける場所は特に限定されない。電流計130は、測定手段に相当する。
The power supply lines (V1 to Vx) are connected to the power supply 131 via the ammeter 130. Note that the ammeter 130 and the power source 131 may be formed on a different substrate from the substrate on which the pixel portion 103 is formed, and may be connected to the pixel portion 103 through a connector or the like, or if it can be manufactured. The pixel portion 103 may be formed over the same substrate.
The number of ammeters 130 and power supplies 131 is not particularly limited and can be arbitrarily determined. The ammeter 130 may be provided on a wiring for supplying current to the light emitting element 111. For example, the ammeter 130 may be connected to the opposed power supply lines (E1 to Ey). That is, the place where the ammeter 130 is provided is not particularly limited. The ammeter 130 corresponds to measurement means.

そして電流計130により測定された電流値は、データとして補正回路210に送られる。補正回路210は、記憶媒体(記憶手段)211、計算回路(計算手段)202及び信号補正回路(信号補正手段)204を有している。なお補正回路210の構成は、図1に示す構成に限定されず、増幅回路、変換回路などを設けてもよい。また必要に応じて、記憶媒体211のみを設けてもよく、前記補正回路210の構成は、任意に定めることができる。   The current value measured by the ammeter 130 is sent to the correction circuit 210 as data. The correction circuit 210 includes a storage medium (storage means) 211, a calculation circuit (calculation means) 202, and a signal correction circuit (signal correction means) 204. Note that the configuration of the correction circuit 210 is not limited to the configuration illustrated in FIG. 1, and an amplifier circuit, a conversion circuit, or the like may be provided. If necessary, only the storage medium 211 may be provided, and the configuration of the correction circuit 210 can be arbitrarily determined.

記憶媒体211は、第1メモリ200、第2メモリ201及び第3メモリ203を有している。しかし本発明はこれに限定されず、メモリの数は設計者が自由に設計することが出来る。また記憶媒体211としては、ROM、RAM、フラッシュメモリ、磁気テープなどの公知の記憶媒体を用いることが出来る。しかし画素部が設けられている基板上などに一体化して記憶媒体211を設ける場合には、半導体メモリを用いることが好ましく、特にROMを用いることが好ましい。またコンピュータの表示装置として、本発明の発光装置を用いる場合には、該コンピュータ内に記憶媒体211を設けてもよい。   The storage medium 211 includes a first memory 200, a second memory 201, and a third memory 203. However, the present invention is not limited to this, and the number of memories can be freely designed by a designer. As the storage medium 211, a known storage medium such as a ROM, a RAM, a flash memory, or a magnetic tape can be used. However, when the storage medium 211 is provided integrally on a substrate provided with a pixel portion or the like, a semiconductor memory is preferably used, and a ROM is particularly preferably used. In the case where the light-emitting device of the present invention is used as a computer display device, a storage medium 211 may be provided in the computer.

計算回路202は、計算を行う手段を有する。より詳しくは、画素100にビデオ信号P1、P2、・・・、Pnが入力されたときの電流値I1、I2、・・・、Inから、画素部103が非発光の状態における電流値I0を減算し、電流値Q1、Q2、・・・、Qnを算出する手段を有する。また上述した式(3)の補間関数の計算を行う手段を有する。なお計算回路202としては、公知の計算回路、マイクロコンピュータなどを用いることが出来る。コンピュータの表示装置として、本発明の発光装置を用いる場合には、該コンピュータ内に計算回路202を設けてもよい。   The calculation circuit 202 has means for performing calculation. More specifically, from the current values I1, I2,..., In when the video signals P1, P2,. Subtracting means is provided for calculating current values Q1, Q2,..., Qn. In addition, it has means for calculating the interpolation function of the above-described equation (3). As the calculation circuit 202, a known calculation circuit, a microcomputer, or the like can be used. When the light-emitting device of the present invention is used as a computer display device, a calculation circuit 202 may be provided in the computer.

信号補正回路204は、ビデオ信号を補正する手段を有する。より詳しくは記憶媒体211に記憶されている画素100の補間関数Fと、上述した式(3)から、画素100に入力されるビデオ信号を補正する手段を有する。なお信号補正回路204としては、公知の信号補正回路、マイクロコンピュータなどを用いることが出来る。コンピュータの表示装置として、本発明の発光装置を用いる場合には、該コンピュータ内に信号補正回路204を設けてもよい。   The signal correction circuit 204 has means for correcting the video signal. More specifically, it has means for correcting the video signal input to the pixel 100 from the interpolation function F of the pixel 100 stored in the storage medium 211 and the above-described equation (3). As the signal correction circuit 204, a known signal correction circuit, a microcomputer, or the like can be used. When the light-emitting device of the present invention is used as a computer display device, a signal correction circuit 204 may be provided in the computer.

ソース信号線(S1〜Sx)は、サンプリング用トランジスタ126を介してビデオ信号線125に接続されている。サンプリング用トランジスタ126のソース領域とドレイン領域は、一方はソース信号線S(S1〜Sxのいずれか一つ)に接続され、もう一方はビデオ信号線125に接続されている。そしてサンプリング用トランジスタ126のゲート電極は、サンプリング線SA(SA1〜SAxのいずれか一つ)に接続されている。   The source signal lines (S1 to Sx) are connected to the video signal line 125 via the sampling transistor 126. One of the source region and the drain region of the sampling transistor 126 is connected to the source signal line S (any one of S1 to Sx), and the other is connected to the video signal line 125. The gate electrode of the sampling transistor 126 is connected to the sampling line SA (any one of SA1 to SAx).

次いで、i列目j行目に設けられた画素100の拡大図を図2に示す。画素(i,j)において、111は発光素子、112はスイッチング用トランジスタ、113は駆動用トランジスタ、114はコンデンサである。   Next, an enlarged view of the pixel 100 provided in the i-th column and the j-th row is shown in FIG. In the pixel (i, j), 111 is a light emitting element, 112 is a switching transistor, 113 is a driving transistor, and 114 is a capacitor.

スイッチング用トランジスタ112のゲート電極は、ゲート信号線(Gi)に接続されている。スイッチング用トランジスタ112のソース領域とドレイン領域は、一方はソース信号線(Si)、もう一方は駆動用トランジスタ113のゲート電極に接続されている。スイッチング用トランジスタ112は、画素100に信号を入力するときのスイッチング素子として機能するトランジスタである。
なおスイッチング用トランジスタ112が接続しているソース信号線(Si)は、図1に示すようにサンプリング用トランジスタ126を介してビデオ信号線125に接続されているが、図2では図示を省略している。
The gate electrode of the switching transistor 112 is connected to the gate signal line (Gi). One of the source region and the drain region of the switching transistor 112 is connected to the source signal line (Si), and the other is connected to the gate electrode of the driving transistor 113. The switching transistor 112 is a transistor that functions as a switching element when a signal is input to the pixel 100.
Note that the source signal line (Si) to which the switching transistor 112 is connected is connected to the video signal line 125 through the sampling transistor 126 as shown in FIG. 1, but is not shown in FIG. Yes.

コンデンサ114は、スイッチング用トランジスタ112が非選択状態(オフ状態)にあるときに、駆動用トランジスタ113のゲート電圧を保持するために設けられている。なお本実施の形態では、コンデンサ114を設ける構成にしたが、本発明はこれに限定されず、コンデンサ114を設けない構成にしてもよい。   The capacitor 114 is provided to hold the gate voltage of the driving transistor 113 when the switching transistor 112 is in a non-selected state (off state). In this embodiment mode, the capacitor 114 is provided. However, the present invention is not limited to this, and the capacitor 114 may not be provided.

駆動用トランジスタ113のソース領域は、電源供給線(Vi)に接続され、ドレイン領域は発光素子111に接続される。電源供給線(Vi)は、電流計130を介して電源131に接続されており、常に一定の電源電位が与えられている。また電源供給線Viはコンデンサ114に接続されている。駆動用トランジスタ113は、発光素子111に供給する電流を制御するための素子(電流制御素子)として機能するトランジスタである。   The source region of the driving transistor 113 is connected to the power supply line (Vi), and the drain region is connected to the light emitting element 111. The power supply line (Vi) is connected to the power supply 131 via the ammeter 130, and is always given a constant power supply potential. The power supply line Vi is connected to the capacitor 114. The driving transistor 113 is a transistor that functions as an element (current control element) for controlling a current supplied to the light emitting element 111.

発光素子111は、陽極及び陰極、並びに前記陽極と前記陰極の間に設けられた有機化合物層とからなる。陽極が駆動用トランジスタ113のドレイン領域と接続している場合、陽極が画素電極、陰極が対向電極となる。逆に陰極が駆動用トランジスタ113のドレイン領域と接続している場合、陰極が画素電極、陽極が対向電極となる。   The light emitting element 111 includes an anode and a cathode, and an organic compound layer provided between the anode and the cathode. When the anode is connected to the drain region of the driving transistor 113, the anode serves as a pixel electrode and the cathode serves as a counter electrode. Conversely, when the cathode is connected to the drain region of the driving transistor 113, the cathode is the pixel electrode and the anode is the counter electrode.

なお、発光素子とは、一対の電極(陽極と陰極)間に有機化合物層が挟まれた構造とする。有機化合物層は、公知の発光材料を用いて作製することが出来る。
また有機化合物層には、単層構造と積層構造の二つの構造があるが、どちらの構造を用いてもよい。有機化合物層におけるルミネッセンスには、一重項励起状態から基底状態に戻る際の発光(蛍光)と、三重項励起状態から基底状態に戻る際の発光(リン光)とがあるが、どちらの発光を用いてもよい。
Note that a light-emitting element has a structure in which an organic compound layer is sandwiched between a pair of electrodes (an anode and a cathode). The organic compound layer can be manufactured using a known light-emitting material.
In addition, the organic compound layer has two structures, a single layer structure and a laminated structure, and either structure may be used. Luminescence in the organic compound layer includes light emission when returning from the singlet excited state to the ground state (fluorescence) and light emission when returning from the triplet excited state to the ground state (phosphorescence). It may be used.

発光素子の対向電極は、対向電源121に接続されている。なお、対向電源121の電位を対向電位と呼ぶ。画素電極の電位と対向電極の電位の差が駆動電圧であり、当該駆動電圧が有機化合物層にかかる。   The counter electrode of the light emitting element is connected to the counter power source 121. Note that the potential of the counter power supply 121 is referred to as a counter potential. A difference between the potential of the pixel electrode and the potential of the counter electrode is a drive voltage, and the drive voltage is applied to the organic compound layer.

次いで、図1、図2で示した本発明の発光装置において、画素100に設けられた駆動用トランジスタ113の特性を特定し、その結果に基づいて画素100に入力するビデオ信号を補正する方法について、図3(A)を用いて説明する。
なお説明を分かりやすくするために各段階をステップ1〜ステップ5とする。また図3(B)には、補正回路210を示しているので、図3(A)、(B)をそれぞれ参照するとよい。
Next, in the light emitting device of the present invention shown in FIGS. 1 and 2, a method for specifying the characteristics of the driving transistor 113 provided in the pixel 100 and correcting the video signal input to the pixel 100 based on the result is shown. This will be described with reference to FIG.
Note that each step is referred to as step 1 to step 5 for easy understanding. FIG. 3B shows the correction circuit 210, and FIGS. 3A and 3B may be referred to.

図4は発光装置に設けられた駆動回路(ソース信号線駆動回路101、ゲート信号線駆動回路102)から出力される信号のタイミングチャートを示している。画素部103には、ゲート信号線がy本設けられているので、1フレーム期間中にy個のライン期間(L1〜Ly)が設けられている。   FIG. 4 is a timing chart of signals output from the driving circuits (the source signal line driving circuit 101 and the gate signal line driving circuit 102) provided in the light emitting device. Since y gate signal lines are provided in the pixel portion 103, y line periods (L1 to Ly) are provided in one frame period.

図4(A)は、1ライン期間(L)において、1本のゲート信号線G(G1〜Gyのいずれか一つ)が選択され、y本のゲート信号線(G1〜Gy)が選択されると1フレーム期間が経過する様子を示している。図4(B)は、x本のサンプリング線SA(SA1〜SAxのいずれか一つ)が順に選択され、全てのサンプリング線(SA1〜SAx)が選択されると1ライン期間が経過する様子を示している。図4(C)は、ステップ1においてソース信号線(S1〜Sx)にビデオ信号P0が入力される様子を示している。図4(D)は、ステップ2においてソース信号線(S1〜Sx)にビデオ信号P1、P2、P3、P0が入力される様子を示している。   4A, in one line period (L), one gate signal line G (any one of G1 to Gy) is selected, and y gate signal lines (G1 to Gy) are selected. In this case, one frame period elapses. FIG. 4B shows a state in which one line period elapses when x sampling lines SA (any one of SA1 to SAx) are sequentially selected and all sampling lines (SA1 to SAx) are selected. Show. FIG. 4C shows a state in which the video signal P0 is input to the source signal lines (S1 to Sx) in step 1. FIG. 4D shows how the video signals P1, P2, P3, and P0 are input to the source signal lines (S1 to Sx) in step 2.

まずステップ1において、画素部103を全黒の状態にする。全黒の状態とは、全ての発光素子111を非発光の状態、全ての画素を非点灯の状態にするということである。図4(C)には、ステップ1においてソース信号線(S1〜Sx)にビデオ信号P0が入力される様子が示されている。なお図4(C)には、1ライン期間において、ソース信号線(S1〜Sx)にビデオ信号P0が入力される様子のみが図示されているが、実際は1フレーム期間(F)に設けられた全てのライン期間(L1〜Ly)において行われる。そして1フレーム期間において、全ての画素100に同じビデオ信号P0が入力されると、画素部103に設けられた全ての発光素子111は非発光の状態(全黒の状態)になる。   First, in step 1, the pixel portion 103 is brought into an all black state. The all black state means that all the light emitting elements 111 are not emitting light and all the pixels are not lighting. FIG. 4C illustrates a state in which the video signal P0 is input to the source signal lines (S1 to Sx) in Step 1. Note that FIG. 4C illustrates only the state in which the video signal P0 is input to the source signal lines (S1 to Sx) in one line period, but in reality, the video signal P0 is provided in one frame period (F). It is performed in all the line periods (L1 to Ly). When the same video signal P0 is input to all the pixels 100 in one frame period, all the light emitting elements 111 provided in the pixel portion 103 are in a non-light emitting state (all black state).

このような状態になったら、電流計130を用いて電源供給線(V1〜Vx)
に流れる電流値I0を測定する。このとき測定される電流値I0は、発光素子111が有する陽極と陰極間の一部がショートしていたり、画素100の一部がショートしていたり、画素部103に接続されたFPCが正確に接続されていなかったりする場合に流れてしまった電流値に相当する。そして測定された電流値I0は、補正回路210に設けられた第1メモリ200に保存され、ステップ1が終了する。
In such a state, a power supply line (V1 to Vx) using an ammeter 130
Is measured. The current value I0 measured at this time is that the part between the anode and the cathode of the light emitting element 111 is short-circuited, the part of the pixel 100 is short-circuited, or the FPC connected to the pixel unit 103 is accurate. This corresponds to the current value that has flown when not connected. Then, the measured current value I0 is stored in the first memory 200 provided in the correction circuit 210, and Step 1 ends.

次いでステップ2において、画素部103に設けられた画素100にそれぞれ異なるビデオ信号P1、P2、P3、P0を入力する。   Next, in step 2, different video signals P1, P2, P3, and P0 are input to the pixels 100 provided in the pixel portion 103, respectively.

本実施の形態では、図4(D)に示すように、階段状に変化させた4つのビデオ信号P1、P2、P3、P0をソース信号線(S1〜Sx)に入力している。
つまり1ライン期間(L)で、1つの画素100に4つのビデオ信号P1、P2、P3、P0を入力し、1フレーム期間(F)で画素部103に設けられた全ての画素100に4つのビデオ信号P1、P2、P3、P0を入力する。
In the present embodiment, as shown in FIG. 4D, four video signals P1, P2, P3, and P0 that are changed stepwise are input to the source signal lines (S1 to Sx).
That is, four video signals P1, P2, P3, and P0 are input to one pixel 100 in one line period (L), and four pixels 100 are provided in all the pixels 100 provided in the pixel portion 103 in one frame period (F). Video signals P1, P2, P3, and P0 are input.

そして、3つのビデオ信号P1、P2、P3に対応した、駆動用トランジスタ113に流れた電流、つまり電源供給線(V1〜Vx)に流れた電流値を電流計130により測定する。   Then, the current flowing through the driving transistor 113 corresponding to the three video signals P1, P2, and P3, that is, the current value flowing through the power supply lines (V1 to Vx) is measured by the ammeter 130.

なおここでは、1ライン期間(L)において、1つの画素に階段状に変化させた4つのビデオ信号P1、P2、P3、P0を入力したが、本発明はこれに限定されない。例えば、1ライン期間(L)にビデオ信号P1のみを入力し、次の1ライン期間(L)にビデオ信号P2を入力し、また次の1ライン期間(L)にビデオ信号P3を入力してもよい。また本実施の形態では、階段状に変化させた4つのビデオ信号P1、P2、P3、P0を入力したが、本発明は大きさ(電圧値)の異なるビデオ信号を入力して、該大きさ(電圧値)の異なるビデオ信号に対応した電流値を測定すればよい。例えばランプ状(のこぎり刃状)に変化させたビデオ信号を入力して、ある一定の期間ごとに電流計130を用いて複数の電流値を測定するようにしてもよい。   Here, in one line period (L), four video signals P1, P2, P3, and P0 that are changed stepwise are input to one pixel, but the present invention is not limited to this. For example, only the video signal P1 is input in one line period (L), the video signal P2 is input in the next one line period (L), and the video signal P3 is input in the next one line period (L). Also good. In the present embodiment, four video signals P1, P2, P3, and P0 that are changed stepwise are inputted. However, in the present invention, video signals having different magnitudes (voltage values) are inputted, and the magnitudes are inputted. What is necessary is just to measure the electric current value corresponding to the video signal from which (voltage value) differs. For example, a video signal changed into a ramp shape (sawtooth shape) may be input, and a plurality of current values may be measured using the ammeter 130 at certain intervals.

ここで、1例として、j行目のゲート信号線(Gj)がゲート信号線駆動回路102から供給されるゲート信号によって選択される場合について説明する。1ライン期間(Lj)には、一つの画素100に4つのビデオ信号P1、P2、P3、P0が入力されるので、ビデオ信号が入力された画素100(ここでは(1、j)に設けられた画素100とする)以外は、全てオフ状態にある。そのため、電流計130で測定される電流値は、ある特定の画素(着目している画素)100の駆動用トランジスタ113を流れる電流値とステップ1で測定された電流値I0を足した値となる。そして、(1、j)に設けられた画素100において、P1、P2、P3の各々のビデオ信号に対応した電流値I1、I2、I3を測定して、該電流値IA、IB、ICを第2メモリ201に保存する。   Here, as an example, a case where the gate signal line (Gj) in the j-th row is selected by a gate signal supplied from the gate signal line driving circuit 102 will be described. In one line period (Lj), four video signals P1, P2, P3, and P0 are input to one pixel 100. Therefore, the video signal is input to the pixel 100 (here, (1, j)). Except for the pixel 100). Therefore, the current value measured by the ammeter 130 is a value obtained by adding the current value flowing through the driving transistor 113 of a specific pixel (the pixel of interest) 100 and the current value I0 measured in step 1. . Then, in the pixel 100 provided at (1, j), the current values I1, I2, and I3 corresponding to the video signals of P1, P2, and P3 are measured, and the current values IA, IB, and IC are calculated. 2 Save in the memory 201.

次いで、画素(1、j)にビデオ信号P0を入力し、画素100の発光素子111を非発光の状態、画素(1、j)を非点灯の状態にする。これは、次の画素(2、j)を測定するときに、電流が流れてしまうことを防ぐためである。   Next, the video signal P0 is input to the pixel (1, j), and the light emitting element 111 of the pixel 100 is turned off and the pixel (1, j) is turned off. This is to prevent a current from flowing when measuring the next pixel (2, j).

そして次に、(2、j)に設けられた画素100に、4つのビデオ信号P1、P2、P3、P0を入力する。ビデオ信号P1、P2、P3に対応した電流値I1、I2、I3を取得して、第2メモリ201に保存する。   Then, four video signals P1, P2, P3, and P0 are input to the pixel 100 provided at (2, j). Current values I1, I2, and I3 corresponding to the video signals P1, P2, and P3 are acquired and stored in the second memory 201.

このようにして上述した動作を繰り返し、j行目に設けられた1列目からx列目までの画素100にビデオ信号の入力が終了する。つまり、全てのソース信号線(S1〜Sx)へのビデオ信号の入力が終了すると、1つのライン期間Ljが終了する。   In this way, the above-described operation is repeated, and the input of the video signal to the pixels 100 from the first column to the x-th column provided in the j-th row is completed. That is, when the input of video signals to all the source signal lines (S1 to Sx) is completed, one line period Lj ends.

そして、次のライン期間Lj+1となり、ゲート信号線駆動回路102から供給されるゲート信号によってゲート信号線Gj+1が選択される。そして、全てのソース信号線(S1〜Sx)に4つのビデオ信号P1、P2、P3、P0が入力される。 Then, in the next line period L j + 1 , the gate signal line G j + 1 is selected by the gate signal supplied from the gate signal line driving circuit 102. Then, four video signals P1, P2, P3, and P0 are input to all the source signal lines (S1 to Sx).

このようにして上述した動作を繰り返し、全てのゲート信号線(G1〜Gy)
にゲート信号が入力されると、全てのライン期間(L1〜Ly)が終了する。そして全てのライン期間(L1〜Ly)が終了すると、1フレーム期間が終了する。
In this way, the above-described operation is repeated, and all the gate signal lines (G1 to Gy)
When the gate signal is input to the input line, all the line periods (L1 to Ly) are completed. When all the line periods (L1 to Ly) are finished, one frame period is finished.

こうして画素部103に設けられた画素100に入力された3つのビデオ信号P1、P2、P3に対応する電流値I1、I2、I3を測定することが出来る。
そして得られたデータは、第2メモリ201に保存される。
Thus, the current values I1, I2, and I3 corresponding to the three video signals P1, P2, and P3 input to the pixel 100 provided in the pixel portion 103 can be measured.
The obtained data is stored in the second memory 201.

そして、計算回路202において、画素部103に設けられた画素100ごとに電流値I1、I2、I3から、ステップ1において第1メモリ200に保存された電流値I0との差を求めて、電流値Q1(=I1-I0)、Q2(=I2-I0)、Q3(=I3-I0)を求める。そして電流値Q1、Q2、Q3は第2メモリ201に保存され、ステップ2は終了する。   Then, the calculation circuit 202 obtains the difference between the current values I1, I2, and I3 for each pixel 100 provided in the pixel unit 103 from the current value I0 stored in the first memory 200 in Step 1 to obtain the current value. Q1 (= I1-I0), Q2 (= I2-I0), and Q3 (= I3-I0) are obtained. Then, the current values Q1, Q2, and Q3 are stored in the second memory 201, and Step 2 ends.

なお画素部103にショートしている画素がなく、また画素部103に接続されたFPCなどが正確に接続されている場合には、電流値I0はゼロ、又はほぼゼロである値が測定される場合がある。このような場合には、画素部103に設けられた画素100ごとに電流値I1、I2、I3から、電流値I0を引く動作や電流値I0を測定する動作を削除してもよく、これは任意に設定することが出来る。   Note that when there is no shorted pixel in the pixel portion 103 and an FPC or the like connected to the pixel portion 103 is correctly connected, the current value I0 is measured to be zero or almost zero. There is a case. In such a case, the operation of subtracting the current value I0 from the current values I1, I2, and I3 and the operation of measuring the current value I0 may be deleted for each pixel 100 provided in the pixel unit 103. Can be set arbitrarily.

次いでステップ3においては、上述した式(1)を用いて、計算回路202において、各画素の駆動用トランジスタの電流電圧特性(IDS−VGS特性)を取得する。なお式(1)において、IDS→I、VGS→P、VTH→Bとし、Q=I-I0とすると、以下の式(4)が求められる。 Next, in step 3, the current-voltage characteristic (I DS -V GS characteristic) of the driving transistor of each pixel is acquired by the calculation circuit 202 using the above-described equation (1). In Expression (1), if I DS → I, V GS → P, V TH → B, and Q = I−I0, the following Expression (4) is obtained.

Figure 2008052289
Figure 2008052289

式(4)において、AとBは定数である。定数Aと定数Bは少なくとも2組の(Pn、Qn)のデータがあれば求めることができる。つまり、ステップ2において求めた少なくとも2つの大きさ(電圧値)の異なるビデオ信号(Pn)と、そのビデオ信号(Pn)に対応した少なくとも2つの電流値(Qn)を式(3)
に代入すれば、定数Aと定数Bを求めることが出来る。そして、定数Aと定数Bは第3メモリ203に保存される。
In formula (4), A and B are constants. The constant A and the constant B can be obtained if there are at least two sets of (Pn, Qn) data. In other words, at least two video signals (Pn) having different magnitudes (voltage values) obtained in step 2 and at least two current values (Qn) corresponding to the video signals (Pn) are expressed by Equation (3).
By substituting into, constant A and constant B can be obtained. The constants A and B are stored in the third memory 203.

第3メモリ203に保存された定数Aと定数Bを用いることで、ある電流値(Qn)を流すために必要なビデオ信号(Pn)の値を求めることができる。その際には、以下の式(5)を用いる。   By using the constant A and the constant B stored in the third memory 203, the value of the video signal (Pn) necessary for flowing a certain current value (Qn) can be obtained. In that case, the following formula (5) is used.

Figure 2008052289
Figure 2008052289

ここで、一例として式(4)、式(5)を用いて、画素D、画素E、画素Fの定数Aと定数Bの値を求め、それをグラフに示したものを図5に示す。図5に示すように、画素D、画素E、画素Fに同じビデオ信号(ここでは一例としてビデオ信号P2とする)を入力した場合、画素DではIqで示す電流が流れ、画素EではIrで示す電流が流れ、画素FではIpで示す電流が流れている。つまり同じビデオ信号(P2)を入力しても、画素D、E、Fに設けられたトランジスタの特性が異なるために、電流値が異なってしまっている。そこで本発明はこのような特性バラツキの影響を抑制するために、上述した式(4)を用いて、画素100の特性に応じたビデオ信号を画素100に入力する。   Here, as an example, the values of the constants A and B of the pixel D, the pixel E, and the pixel F are obtained by using the equations (4) and (5), and the values shown in the graph are shown in FIG. As shown in FIG. 5, when the same video signal (here, the video signal P2 is taken as an example) is input to the pixel D, the pixel E, and the pixel F, a current indicated by Iq flows in the pixel D, and Ir in the pixel E The current indicated by Ip flows, and the current indicated by Ip flows in the pixel F. That is, even if the same video signal (P2) is input, the current values differ because the characteristics of the transistors provided in the pixels D, E, and F are different. Therefore, the present invention inputs a video signal corresponding to the characteristic of the pixel 100 to the pixel 100 using the above-described equation (4) in order to suppress the influence of such characteristic variation.

なお図5では、画素D、画素E、画素Fの特性を式(4)、式(5)を用いて2次曲線で示したが、本発明はこれに限定されない。図16には、以下の式(6)を用いて画素D、画素E、画素Fに入力したビデオ信号(P)と、該ビデオ信号(P)に対応した電流値(Q)との関係を直線としたグラフを示す。   In FIG. 5, the characteristics of the pixel D, the pixel E, and the pixel F are represented by quadratic curves using Expressions (4) and (5), but the present invention is not limited to this. FIG. 16 shows the relationship between the video signal (P) input to the pixel D, the pixel E, and the pixel F using the following formula (6) and the current value (Q) corresponding to the video signal (P). The graph made into the straight line is shown.

Figure 2008052289
Figure 2008052289

式(6)にステップ2で求めた画素ごとの電圧値(P)と電流値(Q)を代入することで、定数aと定数bを求める。そして、求められた定数aと定数bは、画素100ごとに第3メモリ203に保存されてステップ3は終了する。   By substituting the voltage value (P) and current value (Q) for each pixel obtained in step 2 into equation (6), constants a and b are obtained. Then, the obtained constant a and constant b are stored in the third memory 203 for each pixel 100, and step 3 ends.

図16に示すグラフは、図5に示すグラフと同じように、画素D、画素E、画素Fに同じビデオ信号(ここでは一例としてビデオ信号P2とする)を入力した場合、画素DではIqで示す電流が流れ、画素EではIrで示す電流が流れ、画素FではIpで示す電流が流れている。つまり同じビデオ信号(P2)を入力しても、画素100に設けられたトランジスタの特性が異なるために、電流値が異なってしまっている。そこで本発明はこのような特性バラツキの影響を抑制するために、上述した式(6)を用いて、画素100の特性に応じたビデオ信号を画素100に入力する。   The graph shown in FIG. 16 is the same as the graph shown in FIG. 5, and when the same video signal (here, the video signal P2 is taken as an example) is input to the pixel D, the pixel E, and the pixel F, the pixel D is Iq. In the pixel E, a current indicated by Ir flows, and in the pixel F, a current indicated by Ip flows. That is, even if the same video signal (P2) is input, the current values are different because the characteristics of the transistors provided in the pixel 100 are different. Therefore, the present invention inputs a video signal corresponding to the characteristic of the pixel 100 to the pixel 100 using the above-described equation (6) in order to suppress the influence of such characteristic variation.

なお、ビデオ信号の電圧値(P)と電流値(Q)との関係を特定する方法としては、図5に示すように2次曲線で示すことにより特定してもよいし、図16に示すように直線で示すことにより特定してもよい。またスプライン曲線(スプライン関数)やベジェ曲線(ベジェ関数)で特定してもよいし、また曲線上にうまく電流値がのらない場合には、最小自乗法を用いて曲線(1次関数)を最適化してもよく、その方法は特に限定されない。   As a method for specifying the relationship between the voltage value (P) and the current value (Q) of the video signal, it may be specified by a quadratic curve as shown in FIG. 5, or as shown in FIG. Thus, it may be specified by a straight line. Also, it may be specified by a spline curve (spline function) or a Bezier curve (Bézier function), and if the current value does not appear well on the curve, the curve (linear function) is calculated using the least square method. Optimization may be performed, and the method is not particularly limited.

続いて、ステップ4において、信号補正回路204において、上述した式(5)(又は式(6))などを用いて各画素100の特性に応じたビデオ信号の値を計算する。そうするとステップ4は終了し、ステップ5において、計算されたビデオ信号を画素100に入力すれば、駆動用トランジスタの特性バラツキの影響を抑制して、発光素子に所望の電流を流すことが可能となり、その結果所望の発光量(輝度)を得ることが出来る。なお画素100ごとに求められた定数Aと定数B(又は定数aと定数b)の値が一旦第3メモリ203に保存されたら、後はステップ4とステップ5を交互に繰り返せばよい。   Subsequently, in step 4, the signal correction circuit 204 calculates the value of the video signal corresponding to the characteristics of each pixel 100 using the above equation (5) (or equation (6)). Then, step 4 ends, and if the calculated video signal is input to the pixel 100 in step 5, it becomes possible to flow a desired current to the light emitting element while suppressing the influence of the characteristic variation of the driving transistor, As a result, a desired light emission amount (luminance) can be obtained. Note that once the values of constant A and constant B (or constant a and constant b) obtained for each pixel 100 are once stored in the third memory 203, step 4 and step 5 may be repeated alternately.

ここで再び図5を参照する。仮に、画素D、画素E、画素Fを同じ輝度で発光させたいときは、同じ電流値Irを流すことが必要となる。そのためには、駆動用トランジスタの特性に応じたビデオ信号を入力することが必要であり、図5に示すように、画素Dにはビデオ信号P1を入力し、画素Eにはビデオ信号P2を入力し、画素Fにはビデオ信号P3を入力することが必要となる。そのためには、ステップ4において、各画素の特性に応じたビデオ信号を求め、その求められた信号を各画素に入力することが必須となる。   Reference is again made to FIG. If the pixel D, the pixel E, and the pixel F are to emit light with the same luminance, it is necessary to pass the same current value Ir. For this purpose, it is necessary to input a video signal corresponding to the characteristics of the driving transistor. As shown in FIG. 5, the video signal P1 is input to the pixel D and the video signal P2 is input to the pixel E. Then, it is necessary to input the video signal P3 to the pixel F. For this purpose, in step 4, it is essential to obtain a video signal corresponding to the characteristics of each pixel and input the obtained signal to each pixel.

なお電流計130を用いて複数の異なるビデオ信号に対応した複数の電流値を測定する動作(ステップ1〜ステップ3の動作)は、実際に画像を表示させる直前、又は直後に行ってもよいし、ある一定の期間ごとに行ってもよい。また記憶手段に所定の情報を記憶させる前に行ってもよい。さらに出荷前のみに行ってもよいが、その場合には計算回路202において計算された補間関数Fを一旦記憶媒体211に記憶させて、該記憶媒体211を画素部103と一体化形成すればよい。そうすれば、後は記憶媒体211に記憶された補間関数Fを参照して、画素の特性に応じたビデオ信号を計算することができるので、電流計130を発光装置に設ける必要がない。   The operation of measuring a plurality of current values corresponding to a plurality of different video signals using the ammeter 130 (the operation of Step 1 to Step 3) may be performed immediately before or after the actual image display. It may be performed every certain period. Further, it may be performed before predetermined information is stored in the storage means. In addition, the interpolation function F calculated by the calculation circuit 202 may be temporarily stored in the storage medium 211, and the storage medium 211 may be formed integrally with the pixel unit 103. . Then, the video signal corresponding to the characteristics of the pixel can be calculated with reference to the interpolation function F stored in the storage medium 211, so that it is not necessary to provide the ammeter 130 in the light emitting device.

なお本実施の形態においては、補間関数Fが記憶媒体211に記憶されたら、それをもとに画素100に入力するビデオ信号を計算回路202において随時計算して、その計算したビデオ信号を画素100に入力しているが、本発明はこれに限定されない。   In the present embodiment, when the interpolation function F is stored in the storage medium 211, a video signal to be input to the pixel 100 is calculated at any time based on the interpolation function F, and the calculated video signal is calculated as the pixel 100. However, the present invention is not limited to this.

例えば記憶媒体211に記憶された補間関数Fを基に、表示される画像の階調数に対応したビデオ信号を、あらかじめ画素100ごとに計算回路202において計算しておき、その計算されたビデオ信号を記憶媒体211に記憶させておいてもよい。例えば16階調で画像を表示するとしたら、該16階調分の16個のビデオ信号を画素100ごとにあらかじめ計算しておく。そして計算したビデオ信号は、記憶媒体211に記憶させておく。そうすれば、画素100ごとにある階調を表示するときに入力するビデオ信号の情報が記憶媒体211に記憶されているので、その情報をもとに、画像を表示することが出来る。つまり、計算回路202を発光装置に設けなくても、記憶媒体211に記憶させた情報をもとに画像を表示することが出来る。   For example, based on the interpolation function F stored in the storage medium 211, a video signal corresponding to the number of gradations of the image to be displayed is calculated in advance for each pixel 100 in the calculation circuit 202, and the calculated video signal May be stored in the storage medium 211. For example, if an image is displayed with 16 gradations, 16 video signals for the 16 gradations are calculated in advance for each pixel 100. The calculated video signal is stored in the storage medium 211. By doing so, since the information of the video signal input when displaying a certain gradation for each pixel 100 is stored in the storage medium 211, an image can be displayed based on that information. That is, an image can be displayed based on information stored in the storage medium 211 without providing the calculation circuit 202 in the light emitting device.

また表示される画像の階調数に対応したビデオ信号を、あらかじめ画素100ごとに計算回路202において計算しておくときには、該ビデオ信号に、ガンマ値でガンマ補正をしたビデオ信号を記憶媒体211に記憶させておいてもよい。
なお用いるガンマ値は、画素部で共通であってもよいし、各画素で異なっていてもよい。そうすると、より鮮明な画像を表示することが出来る。
When a video signal corresponding to the number of gradations of the displayed image is calculated in advance for each pixel 100 by the calculation circuit 202, a video signal that has been subjected to gamma correction with a gamma value is stored in the storage medium 211. It may be memorized.
Note that the gamma value used may be common to the pixel units or may be different for each pixel. Then, a clearer image can be displayed.

本発明は、図2とは異なる構成の画素の発光装置にも適用できる。本実施例ではその一例について図6、図18(B)(C)を用いて説明する。   The present invention can also be applied to a light emitting device having a pixel configuration different from that shown in FIG. In this embodiment, an example will be described with reference to FIGS. 6, 18B, and 18C.

図6に示す画素(i、j)は、発光素子311、スイッチング用トランジスタ312、駆動用トランジスタ313、消去用トランジスタ315及び保持容量314とを有する。また画素100は、ソース信号線(Si)、電源供給線(Vi)、ゲート信号線(Gj)、消去用ゲート信号線(Rj)に囲まれた領域に配置されている。   A pixel (i, j) illustrated in FIG. 6 includes a light emitting element 311, a switching transistor 312, a driving transistor 313, an erasing transistor 315, and a storage capacitor 314. The pixel 100 is arranged in a region surrounded by the source signal line (Si), the power supply line (Vi), the gate signal line (Gj), and the erasing gate signal line (Rj).

スイッチング用トランジスタ312のゲート電極は、ゲート信号線(Gj)に接続されている。スイッチング用トランジスタ312のソース領域とドレイン領域は、一方がソース信号線(Si)、もう一方が駆動用トランジスタ313のゲート電極に接続されている。スイッチング用トランジスタ312は、画素100に信号を入力するときのスイッチング素子として機能するトランジスタである。   The gate electrode of the switching transistor 312 is connected to the gate signal line (Gj). One of the source region and the drain region of the switching transistor 312 is connected to the source signal line (Si), and the other is connected to the gate electrode of the driving transistor 313. The switching transistor 312 is a transistor that functions as a switching element when a signal is input to the pixel 100.

コンデンサ314は、スイッチング用トランジスタ312が非選択状態(オフ状態)にあるときに、駆動用トランジスタ313のゲート電圧を保持するために設けられている。なお本実施の形態では、コンデンサ314を設ける構成にしたが、本発明はこれに限定されず、コンデンサ314を設けない構成にしてもよい。   The capacitor 314 is provided to hold the gate voltage of the driving transistor 313 when the switching transistor 312 is in a non-selected state (off state). In this embodiment mode, the capacitor 314 is provided. However, the present invention is not limited to this, and the capacitor 314 may not be provided.

駆動用トランジスタ313のソース領域は電源供給線(Vi)に接続され、ドレイン領域は発光素子311に接続される。電源供給線(Vi)は、電流計130を介して電源131に接続されており、常に一定の電源電位が与えられている。また電源供給線(Vi)はコンデンサ314に接続されている。駆動用トランジスタ313は、発光素子311に供給する電流を制御するための素子(電流制御素子)として機能するトランジスタである。   The source region of the driving transistor 313 is connected to the power supply line (Vi), and the drain region is connected to the light emitting element 311. The power supply line (Vi) is connected to the power supply 131 via the ammeter 130, and is always given a constant power supply potential. The power supply line (Vi) is connected to the capacitor 314. The driving transistor 313 is a transistor that functions as an element (current control element) for controlling a current supplied to the light emitting element 311.

発光素子311は、陽極及び陰極、並びに前記陽極と前記陰極の間に設けられた有機化合物層とからなる。陽極が駆動用トランジスタ313のドレイン領域と接続している場合、陽極が画素電極、陰極が対向電極となる。逆に陰極が駆動用トランジスタ313のドレイン領域と接続している場合、陰極が画素電極、陽極が対向電極となる。   The light emitting element 311 includes an anode and a cathode, and an organic compound layer provided between the anode and the cathode. In the case where the anode is connected to the drain region of the driving transistor 313, the anode is a pixel electrode and the cathode is a counter electrode. Conversely, when the cathode is connected to the drain region of the driving transistor 313, the cathode is the pixel electrode and the anode is the counter electrode.

消去用トランジスタ315のゲート電極は、消去用ゲート信号線(Rj)に接続されている。消去用トランジスタ315のソース領域とドレイン領域は、一方が電源供給線(Vi)、もう一方が駆動用トランジスタ313のゲート電極に接続されている。消去用トランジスタ315は、画素100に書き込まれた信号を消去(リセット)するための素子として機能するトランジスタである。   The gate electrode of the erasing transistor 315 is connected to the erasing gate signal line (Rj). One of the source region and the drain region of the erasing transistor 315 is connected to the power supply line (Vi) and the other is connected to the gate electrode of the driving transistor 313. The erasing transistor 315 is a transistor that functions as an element for erasing (resetting) a signal written in the pixel 100.

消去用トランジスタ315をオン状態にすると、コンデンサ314に保持された容量は放電される。そうすると、画素100に書き込まれた信号は消去(リセット)されて、発光素子は非発光となる。つまり消去用トランジスタ315をオン状態にすることで、画素100は強制的に非発光となる。このように消去用トランジスタ315を設けることで、画素100を強制的に非発光とできることには様々な効果がある。例えば、デジタル方式の場合には、発光素子の点灯時間を任意に設定することができるため、高階調の画像を表示することができる。またアナログ方式の場合には、フレーム期間が切り替わるたびに画素を非発光状態にすることができるため、残像を残すことなく動画をきれいに表示することが出来る。   When the erasing transistor 315 is turned on, the capacitance held in the capacitor 314 is discharged. Then, the signal written in the pixel 100 is erased (reset), and the light emitting element does not emit light. That is, when the erasing transistor 315 is turned on, the pixel 100 is forced to emit no light. By providing the erasing transistor 315 in this manner, the pixel 100 can be forced to emit no light to have various effects. For example, in the case of the digital method, since the lighting time of the light emitting element can be arbitrarily set, a high gradation image can be displayed. In the case of the analog method, the pixel can be brought into a non-light emitting state every time the frame period is switched, so that a moving image can be clearly displayed without leaving an afterimage.

そして電源供給線(Vi)は電流計130を介して電源131に接続されている。なお、電流計130と電源131は、画素部103が形成されている基板とは異なる基板上に形成され、コネクター等を介して画素部103と接続されていてもよいし、作製が可能であれば画素部103と同じ基板上に形成してもよい。
なお電流計130と電源131の数は特に限定されず、任意に設定することができる。
The power supply line (Vi) is connected to the power supply 131 via the ammeter 130. Note that the ammeter 130 and the power source 131 may be formed on a different substrate from the substrate on which the pixel portion 103 is formed, and may be connected to the pixel portion 103 through a connector or the like, or can be manufactured. For example, the pixel portion 103 may be formed over the same substrate.
The numbers of ammeters 130 and power supplies 131 are not particularly limited and can be set arbitrarily.

そして電流計130により測定された電流値は、データとして補正回路210に送られる。補正回路210は、記憶媒体211、計算回路202及び信号補正回路204を有している。なお補正回路210の構成は、図6に示す構成に限定されず、増幅回路などを設けてもよい。補正回路210の構成は、設計者が自由に設計することが出来る。   The current value measured by the ammeter 130 is sent to the correction circuit 210 as data. The correction circuit 210 includes a storage medium 211, a calculation circuit 202, and a signal correction circuit 204. Note that the configuration of the correction circuit 210 is not limited to the configuration illustrated in FIG. 6, and an amplifier circuit or the like may be provided. The configuration of the correction circuit 210 can be freely designed by the designer.

そして画素部(図示せず)には、図6に示す画素(i、j)がマトリクス状に設けられている。また画素部には、ソース信号線(S1〜Sx)と、ゲート信号線(G1〜Gy)と、電源供給線(V1〜Vx)と、消去用ゲート信号線(R1〜Ry)とが設けられている。   In the pixel portion (not shown), the pixels (i, j) shown in FIG. 6 are provided in a matrix. The pixel portion is provided with source signal lines (S1 to Sx), gate signal lines (G1 to Gy), power supply lines (V1 to Vx), and erasing gate signal lines (R1 to Ry). ing.

また図18(B)には、図2に示した画素にリセット線Rjを追加して配置した構成の画素を示し、コンデンサ114が電源供給線Viではなく、リセット線Rjに接続されている。この場合、このコンデンサ114は画素(i、j)をリセットする役目を担う。さらに図18(C)には、図2に示した画素にリセット線Rj及びダイオード150を追加した構成の画素を示し、該ダイオードが画素(i、j)をリセットする役目を担う。   FIG. 18B shows a pixel in which a reset line Rj is added to the pixel shown in FIG. 2 and a capacitor 114 is connected to the reset line Rj instead of the power supply line Vi. In this case, the capacitor 114 serves to reset the pixel (i, j). Further, FIG. 18C shows a pixel in which a reset line Rj and a diode 150 are added to the pixel shown in FIG. 2, and the diode plays a role of resetting the pixel (i, j).

なお本発明が適用される発光装置の画素の構成とは、発光素子とトランジスタを有する構成である。前記画素において発光素子とトランジスタとの接続関係は特に限定されず、どのような接続関係でもよく、本実施例で示した画素の構成はその一例である。   Note that the structure of a pixel of a light-emitting device to which the present invention is applied is a structure having a light-emitting element and a transistor. There is no particular limitation on the connection relationship between the light-emitting element and the transistor in the pixel, and any connection relationship may be used. The pixel structure described in this embodiment is an example.

ここで、図6に示した画素を例に挙げて、その動作について簡単に説明する。
前記画素には、デジタル方式、アナログ方式のいずれの方式も適用することができるが、ここでは時間階調方式と組み合わせたデジタル方式を適用したときの動作について説明する。なお時間階調方式とは、特開2001-343933号公報にて詳しく報告されているように、発光素子の点灯期間を制御することにより、階調表現を行う方式である。具体的には、1フレーム期間を長さの異なる複数のサブフレーム期間に分割し、各期間での発光素子の発光又は非発光を選択することで、1フレーム期間内における点灯期間の長さの差をもって階調を表現する。つまりビデオ信号により点灯期間の長さを制御することで、階調を表現する。
Here, taking the pixel shown in FIG. 6 as an example, its operation will be briefly described.
Either a digital method or an analog method can be applied to the pixel. Here, an operation when a digital method combined with a time gray scale method is applied will be described. Note that the time gray scale method is a method of performing gray scale expression by controlling the lighting period of the light emitting element, as reported in detail in Japanese Patent Application Laid-Open No. 2001-343933. Specifically, one frame period is divided into a plurality of subframe periods having different lengths, and light emission or non-light emission of the light-emitting element in each period is selected, so that the length of the lighting period in one frame period is The gradation is expressed with the difference. That is, the gradation is expressed by controlling the length of the lighting period by the video signal.

なお、デジタル方式では、すでに述べたように、主に線形領域で動作させるが、飽和領域で動作させてもよい。線形領域で動作させる場合は、有機化合物層が劣化したときに、電流量が変化してしまう。一方、飽和領域で動作させる場合は、駆動用トランジスタの特性バラツキの影響を受けやすい。   In the digital method, as described above, the operation is mainly performed in the linear region, but the operation may be performed in the saturation region. When operating in the linear region, the amount of current changes when the organic compound layer deteriorates. On the other hand, when operating in the saturation region, it is easily affected by variations in characteristics of the driving transistor.

なお本発明では、各画素に入力するビデオ信号を補正することで、各画素の特性バラツキの影響を抑制する。つまり、アナログ方式が適用された発光装置では、ビデオ信号の補正とは、該ビデオ信号の振幅値の補正に相当する。また、時間階調方式と組み合わせたデジタル方式が適用された発光装置では、ビデオ信号の補正とは、該ビデオ信号が入力された画素の点灯期間の長さの補正に相当する。   In the present invention, the influence of the characteristic variation of each pixel is suppressed by correcting the video signal input to each pixel. That is, in a light emitting device to which an analog method is applied, correction of a video signal corresponds to correction of an amplitude value of the video signal. In a light-emitting device to which a digital method combined with a time grayscale method is applied, correction of a video signal corresponds to correction of the length of a lighting period of a pixel to which the video signal is input.

時間階調方式と組み合わせたデジタル方式が適用された発光装置では、直線で示される式(6)を用いることが好ましい。但し、デジタル方式では、非発光の状態をわざわざ測定する必要がないため、式(6)における定数bの値をゼロとするとよい。そして各画素の特性の測定は一度だけ行って定数aの値を求めるとよい。   In a light emitting device to which a digital method combined with a time gray scale method is applied, it is preferable to use the equation (6) indicated by a straight line. However, in the digital method, since it is not necessary to measure the non-light emitting state, the value of the constant b in the equation (6) is preferably zero. The characteristic of each pixel may be measured only once to obtain the value of the constant a.

上記の構成を有する本発明はアナログ方式で駆動させた発光装置において、トランジスタの特性バラツキによる影響を防止し、鮮明な多階調の表示が可能な発光装置及びその駆動方法を提供することができる。さらに本発明は、経時変化により発光素子の両電極間に流れる電流量の変化を抑制し、鮮明な多階調表示が可能な発光装置及びその駆動方法を提供することが出来る。   The present invention having the above-described structure can provide a light-emitting device capable of displaying a clear multi-gradation and a driving method thereof, in which the influence of variations in transistor characteristics is prevented in a light-emitting device driven in an analog manner. . Furthermore, the present invention can provide a light-emitting device and a driving method thereof that can suppress a change in the amount of current flowing between both electrodes of the light-emitting element due to a change with time and can display clear multi-gradation.

なお本実施例は、実施の形態と自由に組み合わせることが可能である。   Note that this embodiment can be freely combined with the embodiment mode.

本実施例では、画素の断面構造の一例について図7を用いて説明する。   In this embodiment, an example of a cross-sectional structure of a pixel will be described with reference to FIG.

図7において、基板4501上に設けられたスイッチング用トランジスタ4502は公知の方法で形成されたnチャネル型トランジスタを用いる。なお、本実施例ではダブルゲート構造としているが、シングルゲート構造でも構わないし、トリプルゲート構造やそれ以上のゲート本数を持つマルチゲート構造でも構わない。また、公知の方法で形成されたpチャネル型トランジスタを用いて形成しても構わない。   In FIG. 7, an n-channel transistor formed by a known method is used as a switching transistor 4502 provided over a substrate 4501. Although the double gate structure is used in this embodiment, a single gate structure may be used, and a triple gate structure or a multi-gate structure having more gates may be used. Alternatively, a p-channel transistor formed by a known method may be used.

駆動用トランジスタ4503は、公知の方法で形成されたnチャネル型トランジスタを用いる。スイッチング用トランジスタ4502のドレイン配線4504は配線(図示せず)によって駆動用トランジスタ4503のゲート電極4506に電気的に接続されている。   As the driving transistor 4503, an n-channel transistor formed by a known method is used. A drain wiring 4504 of the switching transistor 4502 is electrically connected to a gate electrode 4506 of the driving transistor 4503 by a wiring (not shown).

駆動用トランジスタ4503は発光素子4510を流れる電流量を制御するための素子であるため、多くの電流が流れ、熱による劣化やホットキャリアによる劣化の危険性が高い素子でもある。そのため、駆動用トランジスタ4503のドレイン領域、あるいはソース領域とドレイン領域の両方に、ゲート絶縁膜を介してゲート電極に重なるようにLDD領域を設ける構造は極めて有効である。図7においては、一例として駆動用トランジスタ4503のソース領域とドレイン領域の両方にLDD領域を形成した例を示している。   Since the driving transistor 4503 is an element for controlling the amount of current flowing through the light-emitting element 4510, a large amount of current flows, and the driving transistor 4503 is also an element with a high risk of deterioration due to heat or hot carriers. Therefore, a structure in which an LDD region is provided in the drain region of the driving transistor 4503 or in both the source region and the drain region so as to overlap with the gate electrode through the gate insulating film is extremely effective. FIG. 7 shows an example in which LDD regions are formed in both the source region and the drain region of the driving transistor 4503 as an example.

また、本実施例では駆動用トランジスタ4503をシングルゲート構造で図示しているが、複数のトランジスタを直列に接続したマルチゲート構造としても良い。さらに、複数のトランジスタを並列につなげて実質的にチャネル形成領域を複数に分割し、熱の放射を高い効率で行えるようにした構造としても良い。このような構造は熱による劣化対策として有効である。   In this embodiment, the driving transistor 4503 is illustrated with a single gate structure, but a multi-gate structure in which a plurality of transistors are connected in series may be used. Further, a structure may be employed in which a plurality of transistors are connected in parallel to substantially divide a channel formation region into a plurality of portions so that heat can be emitted with high efficiency. Such a structure is effective as a countermeasure against deterioration due to heat.

また、駆動用トランジスタ4503のゲート電極4506を含む配線(図示せず)は、駆動用トランジスタ4503のドレイン配線4512と絶縁膜を介して一部で重なり、その領域では保持容量が形成される。この保持容量は駆動用トランジスタ4503のゲート電極4506にかかる電圧を保持する機能を有する。   A wiring (not shown) including the gate electrode 4506 of the driving transistor 4503 partially overlaps with the drain wiring 4512 of the driving transistor 4503 through an insulating film, and a storage capacitor is formed in that region. This storage capacitor has a function of holding a voltage applied to the gate electrode 4506 of the driving transistor 4503.

スイッチング用トランジスタ4502および駆動用トランジスタ4503の上には第1の層間絶縁膜4514が設けられ、その上に樹脂絶縁膜でなる第2の層間絶縁膜4515が形成される。   A first interlayer insulating film 4514 is provided over the switching transistor 4502 and the driving transistor 4503, and a second interlayer insulating film 4515 made of a resin insulating film is formed thereover.

4517は透光性の高い導電膜でなる画素電極(発光素子の陽極)であり、駆動用トランジスタ4503のドレイン領域に一部が覆い被さるように形成され、電気的に接続される。画素電極4517としては酸化インジウムと酸化スズとの化合物(ITOと呼ばれる)、或いは酸化インジウムと酸化亜鉛の化合物を用いることが好ましい。もちろん、他の透光性の導電膜を用いてもよい。   Reference numeral 4517 denotes a pixel electrode (anode of the light emitting element) made of a highly light-transmitting conductive film, which is formed so as to partially cover the drain region of the driving transistor 4503 and is electrically connected thereto. As the pixel electrode 4517, a compound of indium oxide and tin oxide (called ITO) or a compound of indium oxide and zinc oxide is preferably used. Of course, other light-transmitting conductive films may be used.

次に有機樹脂膜4516を画素電極4517上に形成し、画素電極4517に面する部分をパターニングした後、有機化合物層4519が形成される。なおここでは図示していないが、R(赤)、G(緑)、B(青)の各色に対応した有機化合物層4519を作り分けても良い。有機化合物層4519とする発光材料としてはπ共役ポリマー系材料を用いる。代表的なポリマー系材料としては、ポリパラフェニレンビニレン(PPV)系、ポリビニルカルバゾール(PVK)系、ポリフルオレン系などが挙げられる。また、有機化合物層4519は、単層構造、積層構造の二つの構造があるが、本発明はどちらの構造を作製してもよい。公知の材料、及び構造を自由に組み合わせて有機化合物層4519(発光およびそのためのキャリアの移動を行わせるための層)を形成すれば良い。   Next, after an organic resin film 4516 is formed over the pixel electrode 4517 and a portion facing the pixel electrode 4517 is patterned, an organic compound layer 4519 is formed. Although not shown here, an organic compound layer 4519 corresponding to each color of R (red), G (green), and B (blue) may be separately formed. As a light-emitting material for the organic compound layer 4519, a π-conjugated polymer material is used. Typical polymer materials include polyparaphenylene vinylene (PPV), polyvinyl carbazole (PVK), and polyfluorene. In addition, the organic compound layer 4519 has two structures of a single layer structure and a stacked structure, but the present invention may produce either structure. An organic compound layer 4519 (a layer for performing light emission and carrier movement therefor) may be formed by freely combining known materials and structures.

例えば、本実施例ではポリマー系材料を有機化合物層4519として用いる例を示したが、低分子系有機発光材料を用いても良い。また、電荷輸送層や電荷注入層として炭化珪素等の無機材料を用いることも可能である。これらの有機発光材料や無機材料は公知の材料を用いることができる。   For example, although an example in which a polymer material is used as the organic compound layer 4519 is described in this embodiment, a low molecular organic light emitting material may be used. It is also possible to use an inorganic material such as silicon carbide for the charge transport layer or the charge injection layer. Known materials can be used for these organic light emitting materials and inorganic materials.

陰極4523まで形成されると、発光素子4510が完成する。なお、ここでいう発光素子4510とは、画素電極4517と、有機化合物層4519と、正孔注入層4522および陰極4523で形成された積層体を示す。   When the cathode 4523 is formed, the light emitting element 4510 is completed. Note that the light-emitting element 4510 here refers to a stacked body including a pixel electrode 4517, an organic compound layer 4519, a hole injection layer 4522, and a cathode 4523.

ところで、本実施例では、陰極4523の上にパッシベーション膜4524を設けている。パッシベーション膜4524としては窒化珪素膜または窒化酸化珪素膜が好ましい。この目的は、外部と発光素子4510とを遮断することであり、発光材料の酸化による劣化を防ぐ意味と、有機発光材料からの脱ガスを抑える意味との両方を併せ持つ。これにより発光装置の信頼性が高められる。   By the way, in this embodiment, a passivation film 4524 is provided on the cathode 4523. As the passivation film 4524, a silicon nitride film or a silicon nitride oxide film is preferable. This purpose is to cut off the light emitting element 4510 from the outside, and has both the meaning of preventing deterioration due to oxidation of the light emitting material and the meaning of suppressing degassing from the organic light emitting material. This increases the reliability of the light emitting device.

以上のように本実施例において説明してきた発光装置は図7に示す構造の画素からなる画素部を有し、オフ電流値の十分に低い選択用トランジスタと、ホットキャリア注入に強い駆動用トランジスタとを有する。従って、高い信頼性を有し、且つ、良好な画像表示が可能な発光装置が得られる。   As described above, the light-emitting device described in this embodiment includes a pixel portion including a pixel having the structure illustrated in FIG. 7, a selection transistor having a sufficiently low off-current value, a driving transistor resistant to hot carrier injection, Have Therefore, a light emitting device having high reliability and capable of displaying a good image can be obtained.

本実施例において説明した構造を有する発光素子の場合、有機化合物層4519で発生した光は、矢印で示されるようにトランジスタが形成された基板4501の方向に向かって出射される。なお、発光素子4510から発せられる光が基板4501の方向に向かって出射することを下面出射とよぶ。   In the case of the light-emitting element having the structure described in this embodiment, light generated in the organic compound layer 4519 is emitted in the direction of the substrate 4501 over which a transistor is formed as indicated by an arrow. Note that light emitted from the light-emitting element 4510 is emitted in the direction of the substrate 4501 is referred to as bottom emission.

次いで、発光素子から発せられる光が、基板4510と反対の方向に向かって出射する(上面出射)発光装置の断面構造について図17を用いて説明する。   Next, a cross-sectional structure of the light-emitting device in which light emitted from the light-emitting element is emitted in a direction opposite to the substrate 4510 (top emission) will be described with reference to FIGS.

図17(A)において、基板1600上には、駆動用トランジスタ1601が形成されている。駆動用トランジスタ1601は、ソース領域1604aとドレイン領域1604cと、チャネル形成領域1604bとを有する。またゲート絶縁膜1605を介して、チャネル形成領域1604b上に設けられたゲート電極1603aを有する。なお駆動用トランジスタ1601は、図17(A)に示した構成だけでなく、公知の構成のトランジスタを自由に用いることができる。   In FIG. 17A, a driving transistor 1601 is formed over a substrate 1600. The driving transistor 1601 includes a source region 1604a, a drain region 1604c, and a channel formation region 1604b. In addition, a gate electrode 1603a is provided over the channel formation region 1604b with the gate insulating film 1605 provided therebetween. Note that the driver transistor 1601 can have a known structure as well as the structure shown in FIG.

駆動用トランジスタ1601上には層間膜1606が形成されている。次いで、ITO等の透明導電膜を成膜して、所望の形状にパターニングして、画素電極1608を形成する。ここで画素電極1608は、発光素子1614の陽極として機能する。   An interlayer film 1606 is formed over the driving transistor 1601. Next, a transparent conductive film such as ITO is formed and patterned into a desired shape to form a pixel electrode 1608. Here, the pixel electrode 1608 functions as an anode of the light-emitting element 1614.

そして層間膜1606は、駆動用トランジスタ1601のソース領域1604a及びドレイン領域1604cに達するコンタクトホールを形成し、Ti、Tiを含むAlおよびTiでなる積層膜を成膜して、所望の形状にパターニングする。そうすると、配線1607及び配線1609が形成される。   The interlayer film 1606 forms contact holes that reach the source region 1604a and the drain region 1604c of the driving transistor 1601, forms a laminated film of Ti and Al containing Ti, and Ti, and patterns it into a desired shape. . Accordingly, a wiring 1607 and a wiring 1609 are formed.

続いて、アクリル等の有機樹脂材料等でなる絶縁膜を形成し、発光素子1614の画素電極1608に対応する位置に開口部を形成して絶縁膜1610を形成する。ここで、開口部の側壁の段差に起因する有機化合物層の劣化、段切れ等の問題を回避するため、開口部は十分になだらかなテーパー形状の側壁を有するように形成する。   Subsequently, an insulating film made of an organic resin material such as acrylic is formed, and an opening is formed at a position corresponding to the pixel electrode 1608 of the light-emitting element 1614 to form the insulating film 1610. Here, in order to avoid problems such as deterioration of the organic compound layer and disconnection due to a step difference in the side wall of the opening, the opening is formed to have a sufficiently gentle tapered side wall.

そして有機化合物層1611を形成した後、発光素子1614の対向電極(陰極)1612を、2nm以下の厚さのセシウム(Cs)膜及び10nm以下の厚さの銀(Ag)膜を順に成膜した積層膜によって形成する。発光素子1614の対向電極1612の膜厚を極めて薄くすることにより、有機化合物層1611から発せられた光は対向電極1612を透過して、基板1600と反対の方向に出射される。そして、発光素子1614の保護を目的として、保護膜1613を成膜する。   Then, after forming the organic compound layer 1611, a counter electrode (cathode) 1612 of the light emitting element 1614 was formed in order of a cesium (Cs) film having a thickness of 2 nm or less and a silver (Ag) film having a thickness of 10 nm or less. It is formed by a laminated film. By making the thickness of the counter electrode 1612 of the light emitting element 1614 extremely small, light emitted from the organic compound layer 1611 passes through the counter electrode 1612 and is emitted in a direction opposite to the substrate 1600. Then, a protective film 1613 is formed for the purpose of protecting the light emitting element 1614.

図17(B)は、図17(A)と異なる構成の断面図である。なお図17(B)において、図17(A)と同じ部分は同じ符号を用いて説明する。また図17(B)において、駆動用トランジスタ1601と層間膜1606を形成するまでは、図17(A)で示した構成と同様であるので説明は省略する。   FIG. 17B is a cross-sectional view having a structure different from that in FIG. Note that in FIG. 17B, the same portions as those in FIG. 17A are described using the same reference numerals. In FIG. 17B, the structure up to the formation of the driving transistor 1601 and the interlayer film 1606 is the same as that shown in FIG.

層間膜1606に、駆動用トランジスタ1601のソース領域1604a及びドレイン領域1604cに達するコンタクトホールを形成する。その後、Ti、Tiを含むAlおよびTiでなる積層膜を成膜して、続いて、ITO等を代表とする透明導電膜を成膜する。Ti、Tiを含むAlおよびTiでなる積層膜と、ITO等を代表とする透明導電膜とを、所望の形状にパターニングして、配線1607、配線1608、配線1609、画素電極1620を形成する。なお画素電極1620は、発光素子1624の陽極として機能する。   Contact holes reaching the source region 1604 a and the drain region 1604 c of the driving transistor 1601 are formed in the interlayer film 1606. Thereafter, a laminated film made of Ti, Al containing Ti and Ti is formed, and then a transparent conductive film typified by ITO or the like is formed. A laminated film made of Ti, Ti containing Ti, and Ti, and a transparent conductive film typified by ITO or the like are patterned into a desired shape to form a wiring 1607, a wiring 1608, a wiring 1609, and a pixel electrode 1620. Note that the pixel electrode 1620 functions as an anode of the light-emitting element 1624.

続いて、アクリル等の有機樹脂材料等でなる絶縁膜を形成し、発光素子1624の画素電極1620に対応する位置に開口部を形成して絶縁膜1610を形成する。ここで、開口部の側壁の段差に起因する有機化合物層の劣化、段切れ等の問題を回避するため、開口部は、十分になだらかなテーパー形状の側壁を有するように形成する。   Subsequently, an insulating film made of an organic resin material such as acrylic is formed, an opening is formed at a position corresponding to the pixel electrode 1620 of the light emitting element 1624, and an insulating film 1610 is formed. Here, in order to avoid problems such as deterioration and disconnection of the organic compound layer due to the step of the side wall of the opening, the opening is formed to have a sufficiently gentle tapered side wall.

次に、有機化合物層1611を形成した後、発光素子1624の対向電極(陰極)1612を、2nm以下の厚さのセシウム(Cs)膜及び10nm以下の厚さの銀(Ag)膜を順に成膜した積層膜によって形成する。発光素子1624の対向電極1612の膜厚を極めて薄くすることにより、有機化合物層1611から発せられた光は対向電極1612を透過して、基板1600とは反対の方向に出射される。次いで、発光素子1624の保護を目的として、保護膜1613を成膜する。   Next, after the organic compound layer 1611 is formed, the counter electrode (cathode) 1612 of the light-emitting element 1624 is formed by sequentially forming a cesium (Cs) film having a thickness of 2 nm or less and a silver (Ag) film having a thickness of 10 nm or less. It is formed by a laminated film. By making the thickness of the counter electrode 1612 of the light emitting element 1624 extremely small, light emitted from the organic compound layer 1611 passes through the counter electrode 1612 and is emitted in a direction opposite to the substrate 1600. Next, a protective film 1613 is formed for the purpose of protecting the light emitting element 1624.

このように、基板1600とは反対の方向に光を出射する発光装置は、基板1600上に形成された、駆動用トランジスタ1601等の素子を介して、発光素子1614の発光を視認する必要が無いために、開口率を大きくすることが出来る。   As described above, the light-emitting device that emits light in the direction opposite to the substrate 1600 does not need to visually recognize the light emission of the light-emitting element 1614 through the element such as the driving transistor 1601 formed over the substrate 1600. Therefore, the aperture ratio can be increased.

図17(B)で示した構成の画素は、図17(A)で示した構成の画素と比較すると、駆動用トランジスタのソース領域またはドレイン領域と接続される配線1619と、画素電極1620を、共通のフォトマスクを用いてパターニングして形成することができるため、作成工程において必要となるフォトマスクの削減及び工程の簡略化が可能となる。   The pixel having the structure illustrated in FIG. 17B includes a wiring 1619 connected to a source region or a drain region of the driving transistor and a pixel electrode 1620 in comparison with the pixel having the structure illustrated in FIG. Since it can be formed by patterning using a common photomask, the number of photomasks required in the manufacturing process can be reduced and the process can be simplified.

なお、本実施例は、実施の形態及び実施例1と自由に組み合わせることが可能である。   Note that this embodiment can be freely combined with Embodiment Mode and Embodiment 1.

本実施例では、本発明の発光装置の外観について、図8を用いて説明する。   In this example, the appearance of the light-emitting device of the present invention will be described with reference to FIG.

図8(A)は、発光装置の上面図であり、図8(B)は、図8(A)のA−A’における断面図、図8(C)は図8(A)のB−B’における断面図である。   8A is a top view of the light-emitting device, FIG. 8B is a cross-sectional view taken along the line AA ′ in FIG. 8A, and FIG. 8C is a cross-sectional view taken along the line B- in FIG. It is sectional drawing in B '.

基板4001上に設けられた画素部4002と、ソース信号線駆動回路4003と、第1及び第2のゲート信号線線駆動回路4004a、bとを囲むようにして、シール材4009が設けられている。また画素部4002と、ソース信号線駆動回路4003と、第1及び第2のゲート信号線線駆動回路4004a、bとの上にシーリング材4008が設けられている。画素部4002と、ソース信号線駆動回路4003と、第1及び第2のゲート信号線線駆動回路4004a、bとは、基板4001とシール材4009とシーリング材4008とによって、充填材4210と共に密封されている。   A sealant 4009 is provided so as to surround the pixel portion 4002 provided over the substrate 4001, the source signal line driver circuit 4003, and the first and second gate signal line driver circuits 4004a and 4004b. A sealing material 4008 is provided over the pixel portion 4002, the source signal line driver circuit 4003, and the first and second gate signal line driver circuits 4004a and 4004b. The pixel portion 4002, the source signal line driver circuit 4003, and the first and second gate signal line driver circuits 4004a and 400b are sealed together with a filler 4210 by a substrate 4001, a sealant 4009, and a sealant 4008. ing.

なお本実施例において、1組(2つ)のゲート信号線駆動回路が設けられているが、本発明はこれに限定されず、ゲート信号線駆動回路とソース信号線駆動回路の数は設計者が任意に定めることが出来る。   In this embodiment, one set (two) of gate signal line driving circuits is provided. However, the present invention is not limited to this, and the number of gate signal line driving circuits and source signal line driving circuits is determined by the designer. Can be determined arbitrarily.

また基板4001上に設けられた画素部4002と、ソース信号線駆動回路4003と、第1及び第2のゲート信号線線駆動回路4004a、bとは、複数のトランジスタを有している。図8(B)では、下地膜4010上に形成されたソース信号線駆動回路4003に含まれる駆動回路用トランジスタ(但し、ここではnチャネル型トランジスタとpチャネル型トランジスタを図示する)4201及び画素部4002に含まれる駆動用トランジスタ(発光素子への電流を制御するトランジスタ)4202を図示した。   In addition, the pixel portion 4002, the source signal line driver circuit 4003, and the first and second gate signal line driver circuits 4004a and 4004b provided over the substrate 4001 include a plurality of transistors. In FIG. 8B, a driver circuit transistor (here, an n-channel transistor and a p-channel transistor are illustrated) 4201 included in the source signal line driver circuit 4003 formed over the base film 4010 and the pixel portion A driving transistor (transistor for controlling current to the light-emitting element) 4202 included in 4002 is illustrated.

本実施例では、駆動回路用トランジスタ4201には公知の方法で作製されたpチャネル型トランジスタまたはnチャネル型トランジスタが用いられ、駆動用トランジスタ4202には公知の方法で作製されたpチャネル型トランジスタが用いられる。また、画素部4002には駆動用トランジスタ4202のゲート電極に接続された保持容量(図示せず)が設けられる。   In this embodiment, a p-channel transistor or an n-channel transistor manufactured by a known method is used as the driver circuit transistor 4201, and a p-channel transistor manufactured by a known method is used as the driving transistor 4202. Used. In addition, the pixel portion 4002 is provided with a storage capacitor (not shown) connected to the gate electrode of the driving transistor 4202.

駆動回路用トランジスタ4201及び駆動用トランジスタ4202上には層間絶縁膜(平坦化膜)4301が形成され、その上に駆動用トランジスタ4202のドレインと電気的に接続する画素電極(陽極)4203が形成される。画素電極4203としては仕事関数の大きい透明導電膜が用いられる。透明導電膜としては、酸化インジウムと酸化スズとの化合物、酸化インジウムと酸化亜鉛との化合物、酸化亜鉛、酸化スズまたは酸化インジウムを用いることができる。また、前記透明導電膜にガリウムを添加したものを用いても良い。   An interlayer insulating film (planarization film) 4301 is formed over the driver circuit transistor 4201 and the driving transistor 4202, and a pixel electrode (anode) 4203 electrically connected to the drain of the driving transistor 4202 is formed thereon. The As the pixel electrode 4203, a transparent conductive film having a large work function is used. As the transparent conductive film, a compound of indium oxide and tin oxide, a compound of indium oxide and zinc oxide, zinc oxide, tin oxide, or indium oxide can be used. Moreover, you may use what added the gallium to the said transparent conductive film.

そして、画素電極4203の上には絶縁膜4302が形成され、絶縁膜4302は画素電極4203の上に開口部が形成されている。この開口部において、画素電極4203の上には有機化合物層4204が形成される。有機化合物層4204は公知の有機発光材料または無機発光材料を用いることができる。また、有機発光材料には低分子系(モノマー系)材料と高分子系(ポリマー系)材料があるがどちらを用いても良い。   An insulating film 4302 is formed over the pixel electrode 4203, and an opening is formed over the pixel electrode 4203 in the insulating film 4302. In this opening, an organic compound layer 4204 is formed on the pixel electrode 4203. A known organic light emitting material or inorganic light emitting material can be used for the organic compound layer 4204. The organic light emitting material includes a low molecular (monomer) material and a high molecular (polymer) material, either of which may be used.

有機化合物層4204の形成方法は公知の蒸着技術もしくは塗布法技術を用いれば良い。また、有機化合物層の構造は正孔注入層、正孔輸送層、発光層、電子輸送層または電子注入層を自由に組み合わせて積層構造または単層構造とすれば良い。   As a method for forming the organic compound layer 4204, a known vapor deposition technique or coating technique may be used. The structure of the organic compound layer may be a stacked structure or a single layer structure by freely combining a hole injection layer, a hole transport layer, a light emitting layer, an electron transport layer, or an electron injection layer.

有機化合物層4204の上には遮光性を有する導電膜(代表的にはアルミニウム、銅もしくは銀を主成分とする導電膜またはそれらと他の導電膜との積層膜)
からなる陰極4205が形成される。また、陰極4205と有機化合物層4204の界面に存在する水分や酸素は極力排除しておくことが望ましい。従って、有機化合物層4204を窒素または希ガス雰囲気で形成し、酸素や水分に触れさせないまま陰極4205を形成するといった工夫が必要である。本実施例ではマルチチャンバー方式(クラスターツール方式)の成膜装置を用いることで上述のような成膜を可能とする。そして陰極4205は所定の電圧が与えられている。
A conductive film having a light-blocking property over the organic compound layer 4204 (typically, a conductive film containing aluminum, copper, or silver as its main component or a stacked film of these and another conductive film)
A cathode 4205 made of is formed. In addition, it is desirable to remove moisture and oxygen present at the interface between the cathode 4205 and the organic compound layer 4204 as much as possible. Therefore, it is necessary to devise such that the organic compound layer 4204 is formed in a nitrogen or rare gas atmosphere and the cathode 4205 is formed without being exposed to oxygen or moisture. In this embodiment, the above-described film formation is possible by using a multi-chamber type (cluster tool type) film formation apparatus. The cathode 4205 is given a predetermined voltage.

以上のようにして、画素電極(陽極)4203、有機化合物層4204及び陰極4205からなる発光素子4303が形成される。そして発光素子4303を覆うように、絶縁膜4302上に保護膜4209が形成されている。保護膜4209は、発光素子4303に酸素や水分等が入り込むのを防ぐのに効果的である。   As described above, a light-emitting element 4303 including the pixel electrode (anode) 4203, the organic compound layer 4204, and the cathode 4205 is formed. A protective film 4209 is formed over the insulating film 4302 so as to cover the light emitting element 4303. The protective film 4209 is effective in preventing oxygen, moisture, and the like from entering the light emitting element 4303.

4005aは電源線に接続された引き回し配線であり、駆動用トランジスタ4202のソース領域に電気的に接続されている。引き回し配線4005aはシール材4009と基板4001との間を通り、異方導電性フィルム4300を介してFPC4006が有するFPC用配線4301に電気的に接続される。   Reference numeral 4005 a denotes a lead wiring connected to the power supply line, which is electrically connected to the source region of the driving transistor 4202. The lead wiring 4005 a passes between the sealant 4009 and the substrate 4001 and is electrically connected to the FPC wiring 4301 included in the FPC 4006 through the anisotropic conductive film 4300.

シーリング材4008としては、ガラス材、金属材(代表的にはステンレス材)、セラミックス材、プラスチック材(プラスチックフィルムも含む)を用いることができる。プラスチック材としては、FRP(Fiberglass−Reinforced Plastics)板、PVF(ポリビニルフルオライド)
フィルム、マイラーフィルム、ポリエステルフィルムまたはアクリル樹脂フィルムを用いることができる。また、アルミニウムホイルをPVFフィルムやマイラーフィルムで挟んだ構造のシートを用いることもできる。
As the sealing material 4008, a glass material, a metal material (typically a stainless steel material), a ceramic material, or a plastic material (including a plastic film) can be used. Plastic materials include FRP (Fiberglass-Reinforced Plastics) plate, PVF (polyvinyl fluoride)
A film, mylar film, polyester film or acrylic resin film can be used. A sheet having a structure in which an aluminum foil is sandwiched between PVF films or mylar films can also be used.

但し、発光素子からの光の放射方向がカバー材側に向かう場合にはカバー材は透明でなければならない。その場合には、ガラス板、プラスチック板、ポリエステルフィルムまたはアクリルフィルムのような透明物質を用いる。   However, when the light emission direction from the light emitting element is directed toward the cover material, the cover material must be transparent. In that case, a transparent material such as a glass plate, a plastic plate, a polyester film or an acrylic film is used.

また、充填材4103としては窒素やアルゴンなどの不活性な気体の他に、紫外線硬化樹脂または熱硬化樹脂を用いることができ、PVC(ポリビニルクロライド)、アクリル、ポリイミド、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)またはEVA(エチレンビニルアセテート)を用いることができる。本実施例では充填材として窒素を用いた。   Further, as the filler 4103, in addition to an inert gas such as nitrogen or argon, an ultraviolet curable resin or a thermosetting resin can be used. PVC (polyvinyl chloride), acrylic, polyimide, epoxy resin, silicone resin, PVB (Polyvinyl butyral) or EVA (ethylene vinyl acetate) can be used. In this example, nitrogen was used as the filler.

また充填材4103を吸湿性物質(好ましくは酸化バリウム)もしくは酸素を吸着しうる物質にさらしておくために、シーリング材4008の基板4001側の面に凹部4007を設けて吸湿性物質または酸素を吸着しうる物質4207を配置する。そして、吸湿性物質または酸素を吸着しうる物質4207が飛び散らないように、凹部カバー材4208によって吸湿性物質または酸素を吸着しうる物質4207は凹部4007に保持されている。なお凹部カバー材4208は目の細かいメッシュ状になっており、空気や水分は通し、吸湿性物質または酸素を吸着しうる物質4207は通さない構成になっている。吸湿性物質または酸素を吸着しうる物質4207を設けることで、発光素子4303の劣化を抑制できる。   Further, in order to expose the filler 4103 to a hygroscopic substance (preferably barium oxide) or a substance capable of adsorbing oxygen, a recess 4007 is provided on the surface of the sealing material 4008 on the substrate 4001 side to adsorb the hygroscopic substance or oxygen. A possible substance 4207 is placed. In order to prevent the hygroscopic substance or the substance 4207 capable of adsorbing oxygen from scattering, the concave part cover material 4208 holds the hygroscopic substance or the substance 4207 capable of adsorbing oxygen in the concave part 4007. Note that the concave cover material 4208 has a fine mesh shape, and is configured to allow air and moisture to pass therethrough but not a hygroscopic substance or a substance 4207 capable of adsorbing oxygen. By providing the hygroscopic substance or the substance 4207 capable of adsorbing oxygen, deterioration of the light-emitting element 4303 can be suppressed.

図8(C)に示すように、画素電極4203が形成されると同時に、引き回し配線4005a上に接するように導電性膜4203aが形成される。   As shown in FIG. 8C, the conductive film 4203a is formed so as to be in contact with the lead wiring 4005a at the same time as the pixel electrode 4203 is formed.

また、異方導電性フィルム4300は導電性フィラー4300aを有している。基板4001とFPC4006とを熱圧着することで、基板4001上の導電性膜4203aとFPC4006上のFPC用配線4301とが、導電性フィラー4300aによって電気的に接続される。   The anisotropic conductive film 4300 has a conductive filler 4300a. By thermally pressing the substrate 4001 and the FPC 4006, the conductive film 4203a on the substrate 4001 and the FPC wiring 4301 on the FPC 4006 are electrically connected by the conductive filler 4300a.

本発明の発光装置が有する電流計及び補正回路は、基板4001とは異なる基板(図示せず)上に形成され、FPC4006を介して、基板4001上に形成された電源線及び陰極4205に電気的に接続されている。   An ammeter and a correction circuit included in the light-emitting device of the present invention are formed over a substrate (not shown) different from the substrate 4001, and are electrically connected to the power supply line and the cathode 4205 formed over the substrate 4001 through the FPC 4006. It is connected to the.

なお本実施例は、実施の形態及び実施例1、2と自由に組み合わせて実施することが可能である。   Note that this embodiment can be implemented by being freely combined with the embodiment mode and Embodiments 1 and 2.

本実施例では、実施例3とは異なる本発明の発光装置の外観について、図9を用いて説明する。より詳しくは、電流計及び補正回路を、画素部が形成されている基板とは異なる基板上に形成し、ワイヤボンディング法、COG(チップ・オン・グラス)法等の手段によって画素部が形成されている基板上の配線と接続した場合の発光装置の外観について、図9を用いて説明する。   In this embodiment, the appearance of a light emitting device of the present invention, which is different from that of Embodiment 3, will be described with reference to FIG. More specifically, the ammeter and the correction circuit are formed on a substrate different from the substrate on which the pixel portion is formed, and the pixel portion is formed by means such as a wire bonding method or a COG (chip on glass) method. The appearance of the light emitting device when connected to the wiring on the substrate is described with reference to FIG.

図9に本実施例の発光装置の外観図を示す。基板5001上に設けられた画素部5002と、ソース信号線駆動回路5003と、第1及び第2のゲート信号線線駆動回路5004a、bとを囲むようにして、シール材5009が設けられている。また画素部5002と、ソース信号線駆動回路5003と、第1及び第2のゲート信号線線駆動回路5004a、bとの上にシーリング材5008が設けられている。よって画素部5002と、ソース信号線駆動回路5003と、第1及び第2のゲート信号線線駆動回路5004a、bとは、基板5001とシール材5009とシーリング材5008とによって、充填材(図示せず)と共に密封されている。   FIG. 9 shows an external view of the light emitting device of this embodiment. A sealant 5009 is provided so as to surround the pixel portion 5002 provided over the substrate 5001, the source signal line driver circuit 5003, and the first and second gate signal line driver circuits 5004a and 5004b. A sealing material 5008 is provided over the pixel portion 5002, the source signal line driver circuit 5003, and the first and second gate signal line driver circuits 5004a and 5004b. Therefore, the pixel portion 5002, the source signal line driver circuit 5003, and the first and second gate signal line driver circuits 5004a and 500b are filled with a filler (not shown) by the substrate 5001, the sealant 5009, and the sealing material 5008. Z).

なお本実施例において、2つのゲート信号線駆動回路が設けられているが、これに限定されず、ゲート信号線駆動回路とソース信号線駆動回路の数は設計者が任意に定めることが出来る。   In this embodiment, two gate signal line drive circuits are provided, but the present invention is not limited to this, and the number of gate signal line drive circuits and source signal line drive circuits can be arbitrarily determined by the designer.

シーリング材5008の基板5001側の面に凹部5007を設けて吸湿性物質または酸素を吸着しうる物質を配置する。   A recess 5007 is provided on the surface of the sealing material 5008 on the substrate 5001 side, and a hygroscopic substance or a substance capable of adsorbing oxygen is disposed.

基板5001上に引き回されている配線(引き回し配線)は、シール材5009と基板5001との間を通り、FPC5006を介して発光装置の外部の回路または素子に接続されている。   A wiring routed on the substrate 5001 (routed wiring) passes between the sealant 5009 and the substrate 5001 and is connected to a circuit or an element outside the light-emitting device through the FPC 5006.

電流計及び補正回路は、基板5001とは異なる基板(以下、チップと呼ぶ)
5020に形成され、COG(チップ・オン・グラス)法等の手段によって基板5001上に取り付けられ、基板5001上に形成された電源線及び陰極(図示せず)に電気的に接続されている。
The ammeter and the correction circuit are different from the substrate 5001 (hereinafter referred to as a chip).
5020, attached to the substrate 5001 by means such as a COG (chip on glass) method, and electrically connected to a power supply line and a cathode (not shown) formed on the substrate 5001.

本実施例では、チップ5020は、ワイヤボンディング法、COG法等により基板5001上に取り付けることで、発光装置を1枚の基板で構成することができ、装置自体がコンパクトになり、機械的強度も上がる。   In this embodiment, the chip 5020 is mounted on the substrate 5001 by a wire bonding method, a COG method, or the like, so that the light emitting device can be configured with one substrate, the device itself is compact, and the mechanical strength is also high. Go up.

なお、基板上にチップを接続する方法に関しては、公知の方法を用いて行うことが可能である。また、電流計と、補正回路以外の回路及び素子を、基板5001上に取り付けても良い。   The method for connecting the chip on the substrate can be performed using a known method. Further, an ammeter and circuits and elements other than the correction circuit may be attached on the substrate 5001.

本実施例は、実施の形態及び実施例1〜3と自由に組み合わせて実施することが可能である。   This embodiment can be implemented by being freely combined with the embodiment mode and Embodiments 1 to 3.

発光装置は自発光型であるため、液晶ディスプレイに比べ、明るい場所での視認性に優れ、視野角が広い。従って、様々な電子機器の表示部に用いることができる。   Since the light-emitting device is a self-luminous type, it is superior in visibility in a bright place and has a wide viewing angle compared to a liquid crystal display. Therefore, it can be used for display portions of various electronic devices.

本発明の発光装置を用いた電子機器として、ビデオカメラ、デジタルカメラ、ゴーグル型ディスプレイ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装置(カーオーディオ、オーディオコンポ等)、ノート型パーソナルコンピュータ、ゲーム機器、携帯情報端末(モバイルコンピュータ、携帯電話、携帯型ゲーム機または電子書籍等)、記録媒体を備えた画像再生装置(具体的にはデジタルビデオディスク(DVD)等の記録媒体を再生し、その画像を表示しうるディスプレイを備えた装置)などが挙げられる。特に、斜め方向から画面を見る機会が多い携帯情報端末は、視野角の広さが重要視されるため、発光装置を用いることが望ましい。それら電子機器の具体例を図10に示す。   As an electronic device using the light emitting device of the present invention, a video camera, a digital camera, a goggle type display (head mounted display), a navigation system, a sound reproduction device (car audio, audio component, etc.), a notebook type personal computer, a game device, A portable information terminal (mobile computer, mobile phone, portable game machine, electronic book, or the like), an image playback device equipped with a recording medium (specifically, a recording medium such as a digital video disc (DVD)) A device having a display capable of displaying). In particular, since a wide viewing angle is important for a portable information terminal that often has an opportunity to see a screen from an oblique direction, it is desirable to use a light emitting device. Specific examples of these electronic devices are shown in FIGS.

図10(A)は発光装置であり、筐体3001、支持台3002、表示部3003、スピーカー部3004、ビデオ入力端子3005等を含む。本発明の発光装置は表示部3003に用いることができる。発光装置は自発光型であるためバックライトが必要なく、液晶ディスプレイよりも薄い表示部とすることができる。なお、発光装置は、パソコン用、TV放送受信用、広告表示用などの全ての情報表示用表示装置が含まれる。   FIG. 10A illustrates a light-emitting device, which includes a housing 3001, a support base 3002, a display portion 3003, speaker portions 3004, a video input terminal 3005, and the like. The light emitting device of the present invention can be used for the display portion 3003. Since the light-emitting device is a self-luminous type, a backlight is not necessary and a display portion thinner than a liquid crystal display can be obtained. Note that the light emitting device includes all display devices for displaying information such as for personal computers, for receiving TV broadcasts, and for displaying advertisements.

図10(B)はデジタルスチルカメラであり、本体3101、表示部3102、受像部3103、操作キー3104、外部接続ポート3105、シャッター3106等を含む。本発明の発光装置は表示部3102に用いることができる。   FIG. 10B illustrates a digital still camera, which includes a main body 3101, a display portion 3102, an image receiving portion 3103, operation keys 3104, an external connection port 3105, a shutter 3106, and the like. The light emitting device of the present invention can be used for the display portion 3102.

図10(C)はノート型パーソナルコンピュータであり、本体3201、筐体3202、表示部3203、キーボード3204、外部接続ポート3205、ポインティングマウス3206等を含む。本発明の発光装置は表示部3203に用いることができる。   FIG. 10C illustrates a notebook personal computer, which includes a main body 3201, a housing 3202, a display portion 3203, a keyboard 3204, an external connection port 3205, a pointing mouse 3206, and the like. The light emitting device of the present invention can be used for the display portion 3203.

図10(D)はモバイルコンピュータであり、本体3301、表示部3302、スイッチ3303、操作キー3304、赤外線ポート3305等を含む。本発明の発光装置は表示部3302に用いることができる。   FIG. 10D illustrates a mobile computer, which includes a main body 3301, a display portion 3302, a switch 3303, operation keys 3304, an infrared port 3305, and the like. The light-emitting device of the present invention can be used for the display portion 3302.

図10(E)は記録媒体を備えた携帯型の画像再生装置(具体的にはDVD再生装置)であり、本体3401、筐体3402、表示部A3403、表示部B3404、記録媒体(DVD等)読み込み部3405、操作キー3406、スピーカー部3407等を含む。表示部A3403は主として画像情報を表示し、表示部B3404は主として文字情報を表示するが、本発明の発光装置はこれら表示部A、B3403、3404に用いることができる。なお、記録媒体を備えた画像再生装置には家庭用ゲーム機器なども含まれる。   FIG. 10E illustrates a portable image reproducing device (specifically, a DVD reproducing device) provided with a recording medium, which includes a main body 3401, a housing 3402, a display portion A3403, a display portion B3404, and a recording medium (DVD or the like). A reading unit 3405, an operation key 3406, a speaker unit 3407, and the like are included. Although the display portion A 3403 mainly displays image information and the display portion B 3404 mainly displays character information, the light-emitting device of the present invention can be used for the display portions A, B 3403, and 3404. Note that an image reproducing device provided with a recording medium includes a home game machine and the like.

図10(F)はゴーグル型ディスプレイ(ヘッドマウントディスプレイ)であり、本体3501、表示部3502、アーム部3503を含む。本発明の発光装置は表示部3502に用いることができる。   FIG. 10F illustrates a goggle type display (head mounted display), which includes a main body 3501, a display portion 3502, and an arm portion 3503. The light emitting device of the present invention can be used for the display portion 3502.

図10(G)はビデオカメラであり、本体3601、表示部3602、筐体3603、外部接続ポート3604、リモコン受信部3605、受像部3606、バッテリー3607、音声入力部3608、操作キー3609等を含む。本発明の発光装置は表示部3602に用いることができる。   FIG. 10G illustrates a video camera, which includes a main body 3601, a display portion 3602, a housing 3603, an external connection port 3604, a remote control receiving portion 3605, an image receiving portion 3606, a battery 3607, an audio input portion 3608, operation keys 3609, and the like. . The light-emitting device of the present invention can be used for the display portion 3602.

ここで図10(H)は携帯電話であり、本体3701、筐体3702、表示部3703、音声入力部3704、音声出力部3705、操作キー3706、外部接続ポート3707、アンテナ3708等を含む。本発明の発光装置は表示部3703に用いることができる。なお、表示部3703は黒色の背景に白色の文字を表示することで携帯電話の消費電力を抑えることができる。   Here, FIG. 10H illustrates a mobile phone, which includes a main body 3701, a housing 3702, a display portion 3703, an audio input portion 3704, an audio output portion 3705, operation keys 3706, an external connection port 3707, an antenna 3708, and the like. The light-emitting device of the present invention can be used for the display portion 3703. Note that the display portion 3703 can suppress power consumption of the mobile phone by displaying white characters on a black background.

なお、将来的に有機発光材料の発光輝度が高くなれば、出力した画像情報を含む光をレンズ等で拡大投影してフロント型若しくはリア型のプロジェクターに用いることも可能となる。   If the light emission luminance of the organic light emitting material is increased in the future, the light including the output image information can be enlarged and projected by a lens or the like and used in a front type or rear type projector.

また、上記電子機器はインターネットやCATV(ケーブルテレビ)などの電子通信回線を通じて配信された情報を表示することが多くなり、特に動画情報を表示する機会が増してきている。有機発光材料の応答速度は非常に高いため、発光装置は動画表示に好ましい。   In addition, the electronic devices often display information distributed through electronic communication lines such as the Internet and CATV (cable television), and in particular, opportunities to display moving image information are increasing. Since the organic light emitting material has a very high response speed, the light emitting device is preferable for displaying moving images.

また、発光装置は発光している部分が電力を消費するため、発光部分が極力少なくなるように情報を表示することが望ましい。従って、携帯情報端末、特に携帯電話や音響再生装置のような文字情報を主とする表示部に発光装置を用いる場合には、非発光部分を背景として文字情報を発光部分で形成するように駆動することが望ましい。   Further, since the light emitting part consumes power in the light emitting device, it is desirable to display information so that the light emitting part is minimized. Therefore, when a light emitting device is used for a display unit mainly including character information, such as a portable information terminal, particularly a mobile phone or a sound reproduction device, it is driven so that character information is formed by the light emitting part with the non-light emitting part as the background. It is desirable to do.

以上の様に、本発明の適用範囲は極めて広く、あらゆる分野の電子機器に用いることが可能である。   As described above, the applicable range of the present invention is so wide that it can be used for electronic devices in various fields.

本発明の発光装置の回路図。1 is a circuit diagram of a light emitting device of the present invention. 本発明の発光装置の回路図。1 is a circuit diagram of a light emitting device of the present invention. 本発明の発光装置の駆動方法を説明する図。4A and 4B illustrate a driving method of a light-emitting device of the present invention. 本発明の発光装置に入力される信号のタイミングチャートを示す図。FIG. 11 is a timing chart of signals input to the light-emitting device of the present invention. ビデオ信号と電流値との関係を示す図。The figure which shows the relationship between a video signal and an electric current value. 本発明の発光装置の画素の回路図を示す図。FIG. 4 is a diagram illustrating a circuit diagram of a pixel of a light-emitting device of the present invention. 本発明の発光装置の断面構造(下面出射)を示す図。The figure which shows the cross-section (lower surface emission) of the light-emitting device of this invention. 本発明の発光装置の外観を示す図。The figure which shows the external appearance of the light-emitting device of this invention. 本発明の発光装置の外観を示す図。The figure which shows the external appearance of the light-emitting device of this invention. 本発明の発光装置が具備された電子機器の一例を示す図。FIG. 14 illustrates an example of an electronic device in which a light-emitting device of the present invention is provided. 発光素子と駆動用トランジスタの接続の構成を示す図と、発光素子と駆動用トランジスタの電圧電流特性を示す図。3A and 3B illustrate a connection structure between a light-emitting element and a driving transistor, and diagrams illustrating voltage-current characteristics of the light-emitting element and the driving transistor. 発光素子と駆動用トランジスタの電圧電流特性を示す図。FIG. 9 shows voltage-current characteristics of a light-emitting element and a driving transistor. 駆動用トランジスタのゲート電圧とドレイン電流の関係を示す図。The figure which shows the relationship between the gate voltage and drain current of a driving transistor. 発光装置の画素部の回路図を示す図。FIG. 11 is a diagram illustrating a circuit diagram of a pixel portion of a light-emitting device. 発光装置に入力される信号のタイミングチャートを示す図。FIG. 6 is a timing chart of signals input to the light-emitting device. ビデオ信号と電流値との関係を示す図。The figure which shows the relationship between a video signal and an electric current value. 本発明の発光装置の断面構造(上面出射)を示す図。The figure which shows the cross-section (upper surface emission) of the light-emitting device of this invention. 発光素子と駆動用トランジスタの電圧電流特性を示す図と画素の回路図。The figure which shows the voltage-current characteristic of a light emitting element and a driving transistor, and the circuit diagram of a pixel.

Claims (5)

発光素子と、前記発光素子に電気的に接続されたトランジスタとを含む画素を複数有する画素部と、
前記発光素子の全てが非点灯状態である際の電流値及び前記発光素子の各々が点灯状態である際の電流値を測定する電流測定手段と、
前記点灯状態である際の電流値と前記非点灯状態である際の電流値の差を用いて補間関数を導出し、前記補間関数を用いて各画素に入力するビデオ信号を補正する補正回路とを有し、
前記電流測定手段及び前記補正回路は、前記画素部が設けられた基板とは異なる基板に設けられ、
前記電流測定手段及び前記補正回路が設けられた前記基板は、前記画素部が設けられた前記基板に取り付けられていることを特徴とする発光装置。
A pixel portion having a plurality of pixels each including a light emitting element and a transistor electrically connected to the light emitting element;
Current measuring means for measuring a current value when all of the light emitting elements are in a non-lighting state and a current value when each of the light emitting elements is in a lighting state;
A correction circuit for deriving an interpolation function using a difference between a current value in the lighting state and a current value in the non-lighting state, and correcting a video signal input to each pixel using the interpolation function; Have
The current measuring means and the correction circuit are provided on a substrate different from the substrate on which the pixel portion is provided,
The light emitting device, wherein the substrate provided with the current measuring means and the correction circuit is attached to the substrate provided with the pixel portion.
発光素子と、前記発光素子に電気的に接続されたトランジスタとを含む画素を複数有する画素部と、
前記発光素子の全てが非点灯状態である際の電流値及び前記発光素子の各々が点灯状態である際の電流値を測定する電流測定手段と、
前記点灯状態である際の電流値と前記非点灯状態である際の電流値の差を用いて補間関数を導出し、前記補間関数を用いて各画素に入力するビデオ信号を補正する補正回路とを有し、
前記電流測定手段及び前記補正回路は、前記画素部が設けられた基板とは異なる基板に設けられ、
前記電流測定手段及び前記補正回路が設けられた前記基板は、前記画素部がシール材とガラス材、金属材、セラミックス材、プラスチック材のいずれかとを用いて密封された外部で、前記画素部が設けられた前記基板に取り付けられていることを特徴とする発光装置。
A pixel portion having a plurality of pixels each including a light emitting element and a transistor electrically connected to the light emitting element;
Current measuring means for measuring a current value when all of the light emitting elements are in a non-lighting state and a current value when each of the light emitting elements is in a lighting state;
A correction circuit for deriving an interpolation function using a difference between a current value in the lighting state and a current value in the non-lighting state, and correcting a video signal input to each pixel using the interpolation function; Have
The current measuring means and the correction circuit are provided on a substrate different from the substrate on which the pixel portion is provided,
The substrate provided with the current measuring means and the correction circuit is configured such that the pixel unit is externally sealed with a sealing material and one of a glass material, a metal material, a ceramic material, and a plastic material, A light-emitting device which is attached to the provided substrate.
請求項1または請求項2において、
前記電流測定手段及び前記補正回路が設けられた前記基板は、チップであることを特徴とする発光装置。
In claim 1 or claim 2,
The light-emitting device, wherein the substrate on which the current measuring unit and the correction circuit are provided is a chip.
請求項1乃至請求項3のいずれか一項において、
前記電流測定手段及び前記補正回路が設けられた前記基板は、前記画素部が設けれらた前記基板に、ワイヤボンディング法もしくはCOG(チップ・オン・グラス)法を用いて取り付けられていることを特徴とする発光装置。
In any one of Claims 1 thru | or 3,
The substrate provided with the current measuring means and the correction circuit is attached to the substrate provided with the pixel portion using a wire bonding method or a COG (chip-on-glass) method. A light emitting device characterized.
請求項1乃至請求項4のいずれか一項に記載の前記発光装置を、表示部に有することを特徴とする電子機器。 An electronic apparatus comprising the light emitting device according to claim 1 in a display portion.
JP2007254110A 2001-09-07 2007-09-28 Light emitting device and electronic apparatus Withdrawn JP2008052289A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007254110A JP2008052289A (en) 2001-09-07 2007-09-28 Light emitting device and electronic apparatus

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001271424 2001-09-07
JP2007254110A JP2008052289A (en) 2001-09-07 2007-09-28 Light emitting device and electronic apparatus

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2002262033A Division JP2004101767A (en) 2002-09-06 2002-09-06 Driving method of light emitting device

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2008291179A Division JP2009086673A (en) 2001-09-07 2008-11-13 Semiconductor device

Publications (1)

Publication Number Publication Date
JP2008052289A true JP2008052289A (en) 2008-03-06

Family

ID=39236335

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007254110A Withdrawn JP2008052289A (en) 2001-09-07 2007-09-28 Light emitting device and electronic apparatus

Country Status (1)

Country Link
JP (1) JP2008052289A (en)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010085498A (en) * 2008-09-29 2010-04-15 Casio Computer Co Ltd Display drive unit, display, and drive control method of display
US7782742B2 (en) 2004-03-19 2010-08-24 Lg Electronics, Inc. Recording medium with physical access control (PAC) information thereon and apparatus and methods for forming, recording, and reproducing the recording medium
US7787354B2 (en) 2004-03-18 2010-08-31 Lg Electronics Inc. Recording medium with segment information thereon and apparatus and methods for forming, recording, and reproducing the recording medium
US7809881B2 (en) 2004-03-18 2010-10-05 Lg Electronics Inc. Recording medium with overlapping segment information thereon and apparatus and methods for forming, recording on, and reproducing the recording medium
JP2010281874A (en) * 2009-06-02 2010-12-16 Casio Computer Co Ltd Light-emitting device, driving control method for the same, and electronic apparatus
JP2010281872A (en) * 2009-06-02 2010-12-16 Casio Computer Co Ltd Light emitting device and method of driving and controlling same, and electronic equipment
US7970988B2 (en) 2004-03-19 2011-06-28 Lg Electronics Inc. Recording medium with status information thereon which changes upon reformatting and apparatus and methods for forming, recording, and reproducing the recording medium
US8094524B2 (en) 2004-03-18 2012-01-10 Lg Electronics Inc. Apparatus and method for recording and/or reproducing data to/from recording medium

Citations (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1031449A (en) * 1996-07-12 1998-02-03 Canon Inc Display device, and method and device for producing correction data therefor
WO1998040871A1 (en) * 1997-03-12 1998-09-17 Seiko Epson Corporation Pixel circuit, display device and electronic equipment having current-driven light-emitting device
JPH1187053A (en) * 1997-09-04 1999-03-30 Tdk Corp Driving device for organic el display
JPH11219146A (en) * 1997-09-29 1999-08-10 Mitsubishi Chemical Corp Active matrix light emitting diode picture element structure and method
JP2000056732A (en) * 1998-08-12 2000-02-25 Tdk Corp Organic el display device
JP2000066633A (en) * 1998-08-24 2000-03-03 Canon Inc Electron generating device, its driving method, and image forming device
WO2000049636A1 (en) * 1999-02-19 2000-08-24 Motorola Inc. Method and circuit for controlling field emission current
JP2000338920A (en) * 1999-01-28 2000-12-08 Semiconductor Energy Lab Co Ltd Digital data dividing circuit and active matrix type display device using it
JP2000347598A (en) * 1998-11-17 2000-12-15 Semiconductor Energy Lab Co Ltd Active matrix type semiconductor display device
JP2001013908A (en) * 1999-04-28 2001-01-19 Semiconductor Energy Lab Co Ltd Display device
JP2001022323A (en) * 1999-07-02 2001-01-26 Seiko Instruments Inc Drive circuit for light emitting display unit
JP2001027891A (en) * 1999-05-07 2001-01-30 Semiconductor Energy Lab Co Ltd Display device
JP2001067018A (en) * 1999-06-21 2001-03-16 Semiconductor Energy Lab Co Ltd El display device, driving method therefor and electronic device
JP2001134754A (en) * 1999-11-05 2001-05-18 Canon Inc Device and method for processing image
JP2001166737A (en) * 1999-12-10 2001-06-22 Tdk Corp Color picture display device
JP2001184016A (en) * 1999-12-27 2001-07-06 Sharp Corp Gamma correction device
JP2001215917A (en) * 2000-01-28 2001-08-10 Seiko Epson Corp Driving circuit for electrooptical device, driving method and electrooptical device and electronic equipment

Patent Citations (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1031449A (en) * 1996-07-12 1998-02-03 Canon Inc Display device, and method and device for producing correction data therefor
WO1998040871A1 (en) * 1997-03-12 1998-09-17 Seiko Epson Corporation Pixel circuit, display device and electronic equipment having current-driven light-emitting device
JPH1187053A (en) * 1997-09-04 1999-03-30 Tdk Corp Driving device for organic el display
JPH11219146A (en) * 1997-09-29 1999-08-10 Mitsubishi Chemical Corp Active matrix light emitting diode picture element structure and method
JP2000056732A (en) * 1998-08-12 2000-02-25 Tdk Corp Organic el display device
JP2000066633A (en) * 1998-08-24 2000-03-03 Canon Inc Electron generating device, its driving method, and image forming device
JP2000347598A (en) * 1998-11-17 2000-12-15 Semiconductor Energy Lab Co Ltd Active matrix type semiconductor display device
JP2000338920A (en) * 1999-01-28 2000-12-08 Semiconductor Energy Lab Co Ltd Digital data dividing circuit and active matrix type display device using it
WO2000049636A1 (en) * 1999-02-19 2000-08-24 Motorola Inc. Method and circuit for controlling field emission current
JP2001013908A (en) * 1999-04-28 2001-01-19 Semiconductor Energy Lab Co Ltd Display device
JP2001027891A (en) * 1999-05-07 2001-01-30 Semiconductor Energy Lab Co Ltd Display device
JP2001067018A (en) * 1999-06-21 2001-03-16 Semiconductor Energy Lab Co Ltd El display device, driving method therefor and electronic device
JP2001022323A (en) * 1999-07-02 2001-01-26 Seiko Instruments Inc Drive circuit for light emitting display unit
JP2001134754A (en) * 1999-11-05 2001-05-18 Canon Inc Device and method for processing image
JP2001166737A (en) * 1999-12-10 2001-06-22 Tdk Corp Color picture display device
JP2001184016A (en) * 1999-12-27 2001-07-06 Sharp Corp Gamma correction device
JP2001215917A (en) * 2000-01-28 2001-08-10 Seiko Epson Corp Driving circuit for electrooptical device, driving method and electrooptical device and electronic equipment

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8094524B2 (en) 2004-03-18 2012-01-10 Lg Electronics Inc. Apparatus and method for recording and/or reproducing data to/from recording medium
US7787354B2 (en) 2004-03-18 2010-08-31 Lg Electronics Inc. Recording medium with segment information thereon and apparatus and methods for forming, recording, and reproducing the recording medium
US7809881B2 (en) 2004-03-18 2010-10-05 Lg Electronics Inc. Recording medium with overlapping segment information thereon and apparatus and methods for forming, recording on, and reproducing the recording medium
US7852741B2 (en) 2004-03-18 2010-12-14 Lg Electronics Inc. Recording medium with segment information thereon and apparatus and methods for forming, recording, and reproducing the recording medium
US8125879B2 (en) 2004-03-18 2012-02-28 Lg Electronics Inc. Apparatus and method for recording and/or reproducing data to/from recording medium
US7782742B2 (en) 2004-03-19 2010-08-24 Lg Electronics, Inc. Recording medium with physical access control (PAC) information thereon and apparatus and methods for forming, recording, and reproducing the recording medium
US7970988B2 (en) 2004-03-19 2011-06-28 Lg Electronics Inc. Recording medium with status information thereon which changes upon reformatting and apparatus and methods for forming, recording, and reproducing the recording medium
US7975098B2 (en) 2004-03-19 2011-07-05 Lg Electronics Inc. Recording medium with status information thereon which changes upon reformatting and apparatus and methods for forming, recording, and reproducing the recording medium
JP2010085498A (en) * 2008-09-29 2010-04-15 Casio Computer Co Ltd Display drive unit, display, and drive control method of display
US8339384B2 (en) 2008-09-29 2012-12-25 Casio Computer Co., Ltd. Display driving apparatus, display apparatus and drive control method for display apparatus
KR101280631B1 (en) 2008-09-29 2013-07-01 가시오게산키 가부시키가이샤 Display driving apparatus, display apparatus and drive control method for display apparatus
JP2010281874A (en) * 2009-06-02 2010-12-16 Casio Computer Co Ltd Light-emitting device, driving control method for the same, and electronic apparatus
JP2010281872A (en) * 2009-06-02 2010-12-16 Casio Computer Co Ltd Light emitting device and method of driving and controlling same, and electronic equipment

Similar Documents

Publication Publication Date Title
JP6446100B2 (en) Light emitting device
JP2003195813A (en) Light emitting device
JP6239684B2 (en) Light emitting device
JP3706107B2 (en) LIGHT EMITTING DEVICE AND ELECTRONIC DEVICE
JP2008052289A (en) Light emitting device and electronic apparatus
JP2004101767A (en) Driving method of light emitting device
JP2003108072A (en) Display device and its driving method
JP3939666B2 (en) LIGHT EMITTING DEVICE AND ELECTRONIC DEVICE
JP4490403B2 (en) Light emitting device

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080916

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081114

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081216

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090211

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20091110

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20100202