WO2023234658A1 - 무라 보상 모듈, 이를 포함하는 디스플레이 제어장치 및 이를 이용한 무라 보상 방법 - Google Patents

무라 보상 모듈, 이를 포함하는 디스플레이 제어장치 및 이를 이용한 무라 보상 방법 Download PDF

Info

Publication number
WO2023234658A1
WO2023234658A1 PCT/KR2023/007316 KR2023007316W WO2023234658A1 WO 2023234658 A1 WO2023234658 A1 WO 2023234658A1 KR 2023007316 W KR2023007316 W KR 2023007316W WO 2023234658 A1 WO2023234658 A1 WO 2023234658A1
Authority
WO
WIPO (PCT)
Prior art keywords
value
mura compensation
input
grayscale
luminance
Prior art date
Application number
PCT/KR2023/007316
Other languages
English (en)
French (fr)
Inventor
박준영
김영균
이강원
이민지
Original Assignee
주식회사 엘엑스세미콘
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020230006803A external-priority patent/KR20230166869A/ko
Application filed by 주식회사 엘엑스세미콘 filed Critical 주식회사 엘엑스세미콘
Publication of WO2023234658A1 publication Critical patent/WO2023234658A1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Definitions

  • the present invention relates to a mura compensation module, a display control device including the same, and a mura compensation method using the same.
  • LCDs liquid crystal display devices
  • OLEDs organic light emitting display devices
  • a display device includes a plurality of pixels to display an image, and luminance deviation or color deviation may occur in some of the plurality of pixels due to errors or defects in the manufacturing process. Accordingly, mura in the form of spots may occur in the display device.
  • compensation data may be stored in memory for mura compensation.
  • different compensation data must be stored depending on the display brightness, so there is a problem in that memory capacity increases.
  • the present invention is intended to solve the above-mentioned problems, and its technical task is to provide a mura compensation module capable of accurate mura compensation according to display brightness, a display control device including the same, and a mura compensation method using the same.
  • another technical task of the present invention is to provide a mura compensation module capable of reducing memory capacity, a display control device including the same, and a mura compensation method using the same.
  • a mura compensation module for achieving the above-described object includes a DBV setting unit that sets one of a plurality of luminance bands as a set luminance band, and a DBV setting unit that stores a reference mura compensation value for each gray level in the reference luminance band. It includes a memory, and a mura compensation value determination unit that determines an input mura compensation value of a first input gray level value in a set luminance band based on a reference mura compensation value for each gray level in the reference luminance band.
  • a display control device for achieving the above-described object includes a preprocessor that generates grayscale data including a first input grayscale value for each of a plurality of pixels based on image data, and a reference luminance band.
  • a mura compensation module that determines an input mura compensation value for each of a plurality of pixels using the reference mura compensation value and the first input grayscale values of the plurality of pixels included in the grayscale data, and sends image data to each of the plurality of pixels. It includes an image data conversion unit that converts the image data into image data reflecting the input mura compensation value, and an image data output unit that outputs the converted image data.
  • a mura compensation method using a mura compensation module includes setting one of a plurality of luminance bands as a set luminance band, a plurality of pixels based on image data Obtaining a first input gray-scale value for each, determining a first reference gray-scale value in a reference luminance band corresponding to the first input gray-scale value, and determining a reference mura for the first reference gray-scale value in the reference luminance band in the memory. It includes obtaining a compensation value, and determining an input mura compensation value for a first input grayscale value in a set luminance band using a reference mura compensation value.
  • the mura compensation value can be changed based on the display brightness value. Accordingly, the present invention enables accurate mura compensation even if the display brightness value varies.
  • the present invention enables mura compensation according to the display brightness value
  • only the reference mura compensation value for each gray level in one reference brightness band can be stored in the memory.
  • the present invention can determine the input mura compensation value in a set luminance band using the reference mura compensation value for each gray level in the reference luminance band. Accordingly, since the present invention does not require extracting mura compensation values for each gray level for each luminance band, the tact time of the display device can be significantly reduced.
  • the present invention does not need to store the mura compensation value for each gray level for each luminance band, thereby significantly reducing memory capacity.
  • FIG. 1 is a block diagram showing a display device according to an embodiment of the present invention.
  • FIG. 2 is a block diagram showing an example of the configuration of the timing controller shown in FIG. 1.
  • FIG. 3 is a block diagram showing an example of the configuration of the mura compensation value determination unit of FIG. 2.
  • Figure 4 is a diagram showing an example of the target luminance value and the actual luminance value of a mura pixel according to the 2.2 gamma curve.
  • Figure 5 is a diagram showing an example of mura compensation values for each gray level.
  • FIG. 6A is a diagram showing an example of a 2.2 gamma curve of one of a plurality of luminance bands.
  • FIG. 6B is a diagram showing an example of a 2.2 gamma curve for another one of a plurality of luminance bands.
  • FIG. 7 is a diagram illustrating an example in which the reference gray-scale value determination unit of FIG. 3 determines the first reference gray-scale value.
  • FIG. 8 is a diagram for explaining an example in which the input mura compensation value determination unit of FIG. 3 determines the input mura compensation value.
  • Figure 9 is a flowchart for explaining a mura compensation method using a mura compensation module according to an embodiment of the present invention.
  • Figure 10 is a flowchart for explaining a method of determining an input mura compensation value.
  • first, second, etc. are used to describe various components, these components are not limited by these terms. These terms are merely used to distinguish one component from another. Accordingly, the first component mentioned below may also be the second component within the technical spirit of the present invention.
  • At least one should be understood to include all possible combinations from one or more related items.
  • “at least one of the first item, the second item, and the third item” means each of the first item, the second item, or the third item, as well as two of the first item, the second item, and the third item. It can mean a combination of all items that can be presented from more than one.
  • FIG. 1 is a block diagram showing a display device according to an embodiment of the present invention.
  • the display device 100 performs a display function and is a flat panel display device such as a liquid crystal display (LCD) device or an organic light emitting diode (OLED) device. It can be implemented as:
  • the display device 100 includes a host system 110, a display panel 105, and a display driving device for driving the display panel 105.
  • the display panel 105 includes a display area where a plurality of pixels P are provided to display an image.
  • the display panel 105 includes a plurality of data lines (D1 to Dn, n is a positive integer of 2 or more), a plurality of gate lines (G1 to Gm, m is a positive integer of 2 or more), and a plurality of pixels (P ) includes.
  • Each of the plurality of data lines D1 to Dn receives a data signal.
  • Each of the plurality of gate lines (G1 to Gm) receives a gate signal.
  • Each of the data lines D1 to Dn and the gate lines G1 to Gm are arranged to intersect each other on the substrate to define a plurality of pixels P.
  • Each of the plurality of pixels P may be connected to one of the plurality of data lines D1 to Dn and one of the plurality of gate lines G1 to Gm.
  • Each of the plurality of pixels (P) includes a driving transistor, a scan transistor that is turned on by the gate signal of the gate line and supplies the data voltage of the data line to the gate electrode of the driving transistor, and a drain-source connection of the driving transistor.
  • each of the plurality of pixels P can emit light according to the current supplied to the organic light emitting diode.
  • the display driving device supplies data signals to the plurality of pixels P included in the display panel 205 so that an image is displayed through the display panel 205.
  • the display driving device may include a data driver 112, a gate driver 114, and a timing controller 116.
  • the data driver 112 receives pixel data (PDATA) and data control signal (DCS) from the timing controller 116.
  • PDATA pixel data
  • DCS data control signal
  • the data driver 112 receives a Clock Embedded Data Signaling (CEDS) packet from the timing controller 116 and obtains a clock signal, data control signal (DCS), and pixel data (PDATA) from the CEDS packet.
  • CEDS Clock Embedded Data Signaling
  • DCS data control signal
  • PDATA pixel data
  • the CEDS packet may refer to a packet in which a clock is embedded between data.
  • the data driver 112 will be described as receiving a CEDS packet including pixel data (PDATA) and data control signal (DCS) from the timing controller 116, but is not necessarily limited thereto. .
  • the data driver 112 may receive pixel data (PDATA) and data control signal (DCS) from the timing controller 116, respectively.
  • the data driver 112 converts digital pixel data (PDATA) into analog positive/negative polarity data signals according to the data control signal (DCS) and displays the pixel (P) through a plurality of data lines (D1 to Dn). supply to the fields.
  • PDATA digital pixel data
  • DCS data control signal
  • the gate driver 114 receives a gate control signal (GCS) from the timing controller 116.
  • GCS gate control signal
  • the gate driver 114 supplies gate signals to the plurality of gate lines G1 to Gm according to the gate control signal GCS.
  • the gate driver 114 generates a gate signal (or scan signal) synchronized to the data signal under the control of the timing controller 116, and sequentially moves the generated gate signal to the gate lines G1 to Gm.
  • the gate driver 114 may include a plurality of gate drive ICs (not shown).
  • the gate drive ICs may sequentially supply a gate signal synchronized to the data signal to a plurality of gate lines (G1 to Gn) under the control of the timing controller 116 to select a data line on which the data signal is written.
  • the gate signal can swing between gate high and gate low voltages.
  • the timing controller 116 receives digital video data (VDATA) and timing signals (TSS) from the host system 110.
  • Timing signals (TSS) include a reference clock signal (e.g., dot clock), vertical synchronization signal, horizontal synchronization signal, data enable signal, etc. can do.
  • the vertical synchronization signal is a signal that defines one frame period.
  • the horizontal synchronization signal is a signal that defines one horizontal period required to supply data signals to the pixels (P) of one horizontal line of the display panel 205.
  • the data enable signal is a signal that defines the period during which valid data is input.
  • a dot clock is a signal that repeats at a predetermined short period.
  • the timing controller 116 includes a data processing unit (not shown) that generates pixel data (PDATA), data control signal (DCS), and gate control signal (GCS) using digital video data (VDATA) and timing signals (TSS). It can be included.
  • PDATA pixel data
  • DCS data control signal
  • GCS gate control signal
  • VDATA digital video data
  • TSS timing signals
  • the data processing unit of the timing controller 116 controls the operation timing of the data driver 112 and the gate driver 114 based on the timing signals TSS.
  • a control signal (DCS) and a gate control signal (GCS) for controlling the operation timing of the gate driver 114 can be generated.
  • the data processing unit of the timing controller 116 may align digital video data (VDATA) to match the pixel structure formed on the display panel 105 and convert it into pixel data (PDATA).
  • VDATA digital video data
  • the data processing unit converts digital video data (VDATA) for three colors (red, green, blue) into pixel data (PDATA) for four colors (white, red, green, blue) using a predetermined conversion method. Can be converted and sorted.
  • the data processing unit may correct pixel data (PDATA) through various image processing such as image quality compensation, external compensation, degradation compensation, mura compensation, etc.
  • the display device 100 is characterized by including a mura compensation module 115 for mura compensation.
  • the mura compensation module 115 may be included in the timing controller 116 as shown in FIG. 1, but is not necessarily limited thereto.
  • the mura compensation module 115 may be included in a display control device other than the timing controller 116, or may be a separate and independent component.
  • the mura compensation module 115 is described as being included in the timing controller 116, but is not limited thereto.
  • the mura compensation module 115 determines a mura compensation value for each of a plurality of pixels based on digital video data (VDATA) for each frame, and uses the mura compensation value for each of the plurality of pixels as data of the timing controller 116. It can be provided to the processing department.
  • the data processing unit of the timing controller 116 may correct the pixel data PDATA according to the mura compensation value for each of the plurality of pixels.
  • the timing controller 116 outputs pixel data (PDATA) and a data control signal (DCS) to the data driver 112 and a gate control signal (GCS) to the gate driver 114 during the display driving period.
  • PDATA pixel data
  • DCS data control signal
  • GCS gate control signal
  • Host system 110 converts digital video data (VDATA) into a format suitable for display on display panel 105.
  • the host system 110 transmits timing signals (TSS) along with digital video data (VDATA) to the timing controller 116.
  • TSS timing signals
  • the host system 110 is implemented as one of a television system, set-top box, navigation system, DVD player, Blu-ray player, electronic whiteboard, kiosk system, personal computer (PC), home theater system, and phone system to receive input video. You can.
  • FIG. 2 is a block diagram showing an example of the configuration of the timing controller shown in FIG. 1
  • FIG. 3 is a block diagram showing an example of the configuration of the mura compensation value determination unit of FIG. 2.
  • FIG. 4 is a diagram showing an example of a target luminance value according to a 2.2 gamma curve and an actual luminance value of a mura pixel
  • FIG. 5 is a diagram showing an example of a mura compensation value for each gray level.
  • FIG. 6A is a diagram showing an example of a 2.2 gamma curve in one of a plurality of luminance bands
  • FIG. 6B is a diagram showing an example of a 2.2 gamma curve in another one of a plurality of luminance bands.
  • FIG. 6A is a diagram showing an example of a 2.2 gamma curve in one of a plurality of luminance bands
  • FIG. 6B is a diagram showing an example of a 2.2 gamma curve in another one of a plurality of
  • FIG. 7 is a diagram illustrating an example in which the reference gray-scale value determination unit of FIG. 3 determines the first reference gray-scale value
  • FIG. 8 illustrates an example in which the input mura compensation value determination unit of FIG. 3 determines the input mura compensation value. This is a drawing for explanation.
  • the timing controller 116 includes an image data input unit 210, a mura compensation module 115, an image data conversion unit 240, and an image data output unit 250. It can be included.
  • the timing controller 116 is shown as including a mura compensation module 115, but the timing controller 116 is not necessarily limited thereto.
  • the mura compensation module 115 may be included in a display control device other than the timing controller 116, or may be included in a data driving device as a separate and independent component. In this case, the mura compensation module 115 determines a mura compensation value for each of the plurality of pixels based on digital video data (VDATA) input from the host system 110, and determines the mura compensation value for each of the determined plurality of pixels. The compensation value may be provided to the timing controller 116.
  • VDATA digital video data
  • the mura compensation module 115 will be described as being included in the timing controller 116.
  • the image data input unit 210 receives digital video data (VDATA) from the host system 110 and transmits the input digital video data (VDATA) to the preprocessor 220.
  • VDATA digital video data
  • the preprocessor 220 preprocesses digital video data (VDATA) to obtain grayscale values for each of a plurality of pixels.
  • VDATA digital video data
  • the grayscale value for each of the plurality of pixels obtained by the preprocessor 220 is referred to as the first input grayscale value.
  • VDATA Digital video data
  • the preprocessor 220 may perform preprocessing on image data for each frame.
  • image data may include RGB pixel values of each of a plurality of pixels.
  • the preprocessor 220 may obtain the first input grayscale value using the RGB pixel values of each of the plurality of pixels included in the image data.
  • the preprocessor 220 may generate grayscale data including a first input grayscale value for each of a plurality of pixels obtained based on image data, and provide the generated grayscale data to the mura compensation module 115. You can.
  • the mura compensation module 115 determines a mura compensation value for the first input grayscale value of a plurality of pixels according to the set display brightness.
  • the mura compensation value represents a compensation value for achieving the target luminance value when the pixel is different from the target luminance value.
  • the target luminance value for each gray level is 2.2, as shown in FIG. 4. It can be matched to the gamma curve (2.2 gamma curve).
  • the plurality of pixels included in the display panel 105 are 2.2. It is desirable to have a luminance value for each gray level that matches the gamma curve (2.2 gamma curve).
  • some pixels provided in the display panel 105 may have luminance values for each gray level different from the 2.2 gamma curve, as shown in FIG. 4.
  • the corresponding pixel may have lower luminance than surrounding pixels even though the same gray level value is input, and as a result, mura in the form of spots may occur.
  • the mura compensation value can be reflected in the gray level value of the pixel in which mura occurs.
  • the luminance value of the pixel where mura occurred is increased or decreased to the target luminance value matching the 2.2 gamma curve. can be reduced.
  • the mura compensation value (Diff) may be different for each gray level, as shown in FIG. 5.
  • the 2.2 gamma curve may vary depending on display brightness, and accordingly, the mura compensation value (Diff) may also vary depending on display brightness.
  • the mura compensation module 115 may determine the mura compensation value for the first input grayscale value at the set display brightness using the standard mura compensation value.
  • the mura compensation value for the first input grayscale value is referred to as the input mura compensation value.
  • the mura compensation module 115 determines an input mura compensation value for each of the plurality of pixels using the reference mura compensation value in the reference luminance band and the first input grayscale values of the plurality of pixels included in the grayscale data.
  • the mura compensation module 115 includes a DBV setting unit 232, a memory 234, and a mura compensation value determination unit 236.
  • the DBV setting unit 232 sets one of the plurality of luminance bands as the setting luminance band.
  • the DBV setting unit 232 sets the luminance band by the host system 110 based on a user command input from the user through a user interface connected to the host system 110 or sensor values obtained through various sensors such as an illuminance sensor. can be decided.
  • a plurality of luminance bands may be distinguished according to display brightness value (DBV).
  • a plurality of luminance bands may correspond to different DBVs.
  • DBV may represent the brightness corresponding to the maximum grayscale value of the pixel data, for example, grayscale value 255 in the case of 8-bit data.
  • the plurality of luminance bands may have a preset number.
  • the luminance band can be divided into 19 luminance bands (Band1, Band2, Band 19).
  • the first luminance band Band1 may correspond to DBV corresponding to the maximum luminance value of the display panel 105.
  • the 19th luminance band (Band19) may correspond to the relatively lowest DBV, but is not necessarily limited thereto. It can also be designed in the opposite way.
  • Each of the plurality of luminance bands may have a target luminance value for each gray level matched with a 2.2 gamma curve whose corresponding DBV is the target luminance value of the maximum gray level value.
  • the DBV of the first luminance band Band1 may correspond to 420, which is the maximum luminance value of the display panel 105.
  • the first luminance band (Band1) may match the 2.2 gamma curve (2.2 gamma curve-1) where the target luminance value for each gray level is 420 at the maximum gray level value of 255, as shown in FIG. 6A.
  • the eighth luminance band (Band8) may have a DBV of 2.
  • the eighth luminance band Band8 may match a 2.2 gamma curve-8 where the target luminance value for each gray level is 2 at the maximum gray level value 255, as shown in FIG. 6B. .
  • the DBV setting unit 232 may provide information about the set luminance band to the mura compensation value determining unit 236. In one embodiment, the DBV setting unit 232 may output the DBV corresponding to the set luminance band to the mura compensation value determining unit 236.
  • the memory 234 stores mura compensation values for each gray level in the reference luminance band.
  • the memory 234 is a device that stores data and may be flash memory.
  • the mura compensation value in the reference luminance band is referred to as the reference mura compensation value.
  • the reference mura compensation value is a mura compensation value for each gray level in the reference luminance band, and can be distinguished from the input mura compensation value, which is a mura compensation value for a gray level value input in a set luminance band.
  • the memory 234 stores only the reference mura compensation value for each gray level for one specific luminance band, that is, the reference luminance band.
  • the reference luminance band may be one of a plurality of luminance bands.
  • the reference luminance band may be the first luminance band (Band1), but is not necessarily limited thereto.
  • the reference luminance band may be the tenth luminance band (Band10).
  • the reference mura compensation value for each gray level for the reference luminance band stored in the memory 234 can be obtained using a separate mura test system.
  • the mura test system can obtain a reference mura compensation value by analyzing the image obtained by photographing the display panel 105 that displays the test image with a camera.
  • the mura test system can sequentially display test images for each gray level on the display panel 105.
  • the test image displayed on the display panel 105 may correspond to an image for each gray level in the reference luminance band.
  • the test image displayed on the display panel 105 may include images for each of all gray levels, but is not necessarily limited thereto.
  • the test image displayed on the display panel 105 may include images for only some of the gray levels within all ranges in order to shorten the test time and reduce the capacity of the memory 234.
  • the test image displayed on the display panel 105 may include only 32gray, 64gray, 128gray, 196gray, 208gray, and 255gray.
  • the mura test system can capture test images for each gray level displayed on the display panel 105 using a camera.
  • the mura test system can determine a reference mura compensation value by analyzing images obtained from a camera.
  • the mura test system may determine a reference mura compensation value based on the grayscale value input to the display panel 105 and the luminance value of the image obtained from the camera.
  • the mura test system compares the target luminance value of the grayscale value input to the plurality of pixels of the display panel 105 with the luminance value of the plurality of pixels in the image obtained from the camera, thereby You can obtain the standard mura compensation value for each.
  • the target luminance value may correspond to a luminance value for each gray level that matches the 2.2 gamma curve corresponding to the reference luminance band.
  • a plurality of pixels included in the display panel 105 may be displayed with a target luminance value that matches the 2.2 gamma curve corresponding to the reference luminance band when a specific gray level value is input, but the target luminance value may be lost due to an error or manufacturing defect in the manufacturing process. It may be displayed as a luminance value that is different from the luminance value.
  • the luminance deviation between the target luminance value and the luminance value shown in the image obtained from the camera may be measured, and a reference mura compensation value may be determined based on the luminance deviation.
  • the reference mura compensation value may correspond to a grayscale compensation value to eliminate luminance deviation. That is, the reference mura compensation value may correspond to a grayscale compensation value for ensuring that the luminance value in the image obtained from the camera is the same as the target luminance value.
  • the mura test system is described as obtaining a reference mura compensation value for each of a plurality of pixels, but it is not necessarily limited to this.
  • the mura test system may obtain a reference mura compensation value for each of a plurality of blocks in order to reduce test time and the capacity of the memory 234.
  • a plurality of pixels included in the display panel 105 may be divided into a plurality of blocks.
  • Each of the plurality of blocks may correspond to at least one pixel.
  • each of the plurality of blocks may include pixels arranged in an NXN matrix.
  • N may be a natural number greater than 1.
  • the determined reference mura compensation value for each gray level may be stored in the memory 234 .
  • the mura compensation module 115 is characterized by storing only the reference mura compensation value for each gray level in one reference luminance band in the memory 234.
  • the mura compensation module 115 may determine the input mura compensation value for the first input grayscale value in the set luminance band using the reference mura compensation value for each gray level in the reference luminance band. Since the mura compensation module 115 according to an embodiment of the present invention does not need to extract and store the mura compensation value for each gray level for each luminance band, the tact time and memory 234 of the display device 100 capacity can be greatly reduced.
  • the mura compensation value determination unit 236 sets each of the plurality of pixels using the reference mura compensation value in the reference luminance band stored in the memory 234 and the first input grayscale values of the plurality of pixels included in the grayscale data. Determine the input mura compensation value in the luminance band.
  • the mura compensation value determination unit 236 receives the display brightness value, the reference mura compensation value in the reference luminance band, and the first input of a plurality of pixels included in the grayscale data.
  • An input mura compensation value in a set luminance band for each of a plurality of pixels can be determined using grayscale values.
  • the mura compensation value determination unit 236 includes an input grayscale value acquisition unit 310, a reference grayscale value determination unit 320, a reference mura compensation value determination unit 330, and an input mura compensation value, as shown in FIG. 3. It may include a value determination unit 340.
  • the input grayscale value acquisition unit 310 may obtain the first input grayscale value from the preprocessor 220. Specifically, the input grayscale value acquisition unit 310 may obtain the first input grayscale value for each of the plurality of pixels from the preprocessor 220.
  • the reference gray-scale value determination unit 320 determines a first reference gray-scale value in the reference luminance band corresponding to the first input gray-scale value. Specifically, the reference grayscale value determination unit 320 may determine the first reference grayscale value in the reference luminance band corresponding to the first input grayscale value in the set luminance band for each of the plurality of pixels. The reference gray-scale value determination unit 320 may determine a gray-scale value having the same luminance in the standard luminance band as the first input gray-scale value in the set luminance band as the first reference gray-scale value.
  • the reference luminance band may correspond to the first luminance band Band1 and the target luminance value for each gray level may have a 2.2 gamma curve (2.2 gamma curve-1) as shown in FIG. 6A.
  • the set luminance band corresponds to the eighth luminance band (Band8), and the target luminance value for each gray level may have a 2.2 gamma curve (2.2 gamma curve-8) as shown in FIG. 6B.
  • the first input grayscale value (X) is 196
  • a grayscale value having the same luminance as 196 which is the first input grayscale value (X) in the set luminance band (Band8), can be found in the reference luminance band (Band1). there is.
  • the grayscale value having the same brightness as 196, which is the first input grayscale value 320) may determine the first reference grayscale value (ref) in the reference brightness band (Band1) corresponding to the first input grayscale value (X) of 196 in the set brightness band (Band8) to be 128.
  • the reference grayscale value determination unit 320 determines the first reference grayscale value in the reference luminance band corresponding to the first input grayscale value in the set luminance band using the first gain value of the set luminance band with respect to the reference luminance band.
  • the first gain value may represent a ratio between a grayscale value in a corresponding luminance band and a grayscale value in a reference luminance band having the same luminance as the grayscale value in the corresponding luminance band. This first gain value may be set in advance by comparing the 2.2 gamma curve of the corresponding luminance band with the 2.2 gamma curve of the reference luminance band.
  • the first gain value for each of the plurality of luminance bands may be stored in the memory 234. In one embodiment, the first gain value may be stored in the memory 234 in correspondence with the DBV of each of the plurality of luminance bands.
  • the reference grayscale value determination unit 320 obtains a first gain value for the set luminance band from the memory 234, and the reference corresponding to the first input grayscale value in the set luminance band based on the obtained first gain value.
  • the first reference grayscale value in the luminance band can be determined.
  • the reference grayscale value determination unit 320 may search the memory 234 for a DBV corresponding to the set luminance band and obtain a first gain value corresponding to the searched DBV.
  • the reference gray-scale value determination unit 320 may calculate the first reference gray-scale value in the reference luminance band by multiplying the first input gray-scale value by the obtained first gain value.
  • the reference mura compensation value determination unit 330 obtains a reference mura compensation value for the first reference grayscale value from the memory 234. Specifically, the reference mura compensation value determination unit 330 may obtain a reference mura compensation value for each of a plurality of pixels.
  • the memory 234 may store a reference mura compensation value for each gray level for each of a plurality of pixels or a plurality of blocks.
  • the reference mura compensation value determination unit 330 may search the memory 234 for a corresponding pixel or a block including the corresponding pixel.
  • the reference mura compensation value determination unit 330 may determine a reference mura compensation value for the first reference grayscale value of the pixel based on the reference mura compensation value for each grayscale corresponding to the searched pixel or block.
  • the reference mura compensation value determination unit 330 may search for a reference mura compensation value corresponding to the first reference gray level value among the reference mura compensation values for each gray level stored in the memory 234. When a reference mura compensation value corresponding to a first reference grayscale value is searched, the reference mura compensation value determination unit 330 may determine the searched reference mura compensation value as a reference mura compensation value for the first input grayscale value of the corresponding pixel. . On the other hand, if the reference mura compensation value determination unit 330 does not search for a reference mura compensation value corresponding to the first reference gray level value, the reference mura compensation value determination unit 330 determines the first reference gray level value based on the reference mura compensation value for each gray level stored in the memory 234. The standard mura compensation value can be calculated.
  • the memory 234 may store only the standard mura compensation values for 32gray, 64gray, 128gray, 196gray, 208gray, and 255gray.
  • the reference mura compensation value determination unit 330 may not search the memory 234 for a reference mura compensation value corresponding to 200gray.
  • the reference mura compensation value determination unit 330 uses the reference mura compensation values of each of the grayscale values 196gray and 208gray, which are close to 200gray, which is the first reference grayscale value, among the grayscale values stored in the memory 234 to determine the first reference grayscale value.
  • the reference mura compensation value of the gray level value can be calculated.
  • the reference mura compensation value determination unit 330 may use an interpolation method to determine a value between the reference mura compensation value of 196 gray and the reference mura compensation value of 208 gray as the reference mura compensation value of the first reference grayscale value of 200 gray.
  • the input mura compensation value determination unit 340 determines the input mura compensation value for the first input grayscale value in the set luminance band based on the reference mura compensation value. Specifically, the input mura compensation value determination unit 340 sets a luminance band for each of the plurality of pixels based on the reference mura compensation value for each of the plurality of pixels obtained by the reference mura compensation value determination unit 330. The input mura compensation value can be determined.
  • the input mura compensation value determination unit 340 may calculate a second reference grayscale value by reflecting the standard mura compensation value in the first reference grayscale value. In one embodiment, the input mura compensation value determination unit 340 may determine the sum of the first reference gray level value and the reference mura compensation value as the second reference gray level value.
  • the input mura compensation value determination unit 340 may determine a second input grayscale value corresponding to a second reference grayscale value in the reference luminance band in the set luminance band.
  • the input mura compensation value determination unit 340 may determine a grayscale value having the same luminance as the second reference grayscale value in the reference luminance band in the set luminance band as the second input grayscale value.
  • the reference luminance band may correspond to the first luminance band Band1 and the target luminance value for each gray level may have a 2.2 gamma curve (2.2 gamma curve-1) as shown in FIG. 6A.
  • the set luminance band corresponds to the eighth luminance band (Band8), and the target luminance value for each gray level may have a 2.2 gamma curve (2.2 gamma curve-8) as shown in FIG. 6B.
  • the input mura compensation value determination unit 340 determines the second The reference grayscale value (ref ⁇ ) is determined to be 140, and a grayscale value having the same brightness as 140, which is the second reference grayscale value (ref ⁇ ) in the standard brightness band (Band1), can be found in the set brightness band (Band8). .
  • the grayscale value in the set luminance band Band8 has the same luminance as 140, which is the second reference grayscale value ref' in the reference luminance band Band1, is 200
  • the input mura compensation value is determined.
  • the unit 340 may determine the second input grayscale value (X') in the set luminance band (Band8) to be 200, which is 140, which is the second reference grayscale value (ref') in the reference luminance band (Band1). .
  • the input mura compensation value determination unit 340 uses the second gain value of the set luminance band with respect to the reference luminance band to determine the second input grayscale value in the set luminance band corresponding to the second reference grayscale value in the reference luminance band. You can decide.
  • the second gain value may represent a ratio between a grayscale value in a standard luminance band and a grayscale value in a set luminance band having the same luminance as the grayscale value in the standard luminance band. This second gain value may be set in advance by comparing the 2.2 gamma curve of the corresponding luminance band with the 2.2 gamma curve of the reference luminance band.
  • the second gain value for each of the plurality of luminance bands may be stored in the memory 234. In one embodiment, the second gain value may be stored in the memory 234 in correspondence with the DBV of each of the plurality of luminance bands.
  • the input mura compensation value determination unit 340 obtains a second gain value for the set luminance band from the memory 234, and calculates a second gain value corresponding to the second reference grayscale value in the reference luminance band based on the obtained second gain value.
  • the second input grayscale value in the set luminance band can be determined.
  • the input mura compensation value determination unit 340 may search the memory 234 for a DBV corresponding to the set luminance band and obtain a second gain value corresponding to the searched DBV.
  • the input mura compensation value determination unit 340 may calculate the second input grayscale value in the set luminance band by multiplying the second reference grayscale value by the obtained second gain value.
  • the input mura compensation value determination unit 340 may determine the input mura compensation value in the set luminance band based on the first input gray level value and the second input gray level value. In one embodiment, the input mura compensation value determination unit 340 may determine the difference between the first input gray level value and the second input gray level value as the input mura compensation value for the first input gray level value of the corresponding pixel.
  • the image data conversion unit 240 converts image data into image data reflecting the input mura compensation value. Specifically, the image data conversion unit 240 receives image data from the image data input unit 210 or receives grayscale data including the first input grayscale value for each of the plurality of pixels from the preprocessor 220. You can. The image data converter 240 performs input mura compensation for each of the plurality of pixels determined by the mura compensation module 115 on the image data input from the image data input unit 210 or the grayscale data input from the preprocessor 220. By reflecting the value, image data with mura compensation can be generated.
  • the image data output unit 250 may output image data reflecting the input mura compensation value for each of the plurality of pixels determined by the mura compensation module 115 to the display panel 105 .
  • the mura compensation module 115 changes the mura compensation value based on the display brightness value, enabling accurate mura compensation even when the display brightness varies.
  • the mura compensation module 115 stores only the reference mura compensation value for each gray level in one reference luminance band in the memory 234, and the reference mura compensation value for each gray level in the reference luminance band.
  • the input mura compensation value for the first input grayscale value in the set luminance band can be determined using . Accordingly, since the mura compensation module 115 according to an embodiment of the present invention does not need to extract and store the mura compensation value for each gray level for each luminance band, the tact time and memory 234 of the display device 100 ) capacity can be greatly reduced.
  • Figure 9 is a flowchart for explaining a mura compensation method using a mura compensation module according to an embodiment of the present invention.
  • the display device 100 sets one of the plurality of luminance bands as a set luminance band (S901).
  • the display device 100 determines the set luminance band by the host system 110 based on user commands input from the user through a user interface connected to the host system 110 or sensor values obtained through various sensors such as an illuminance sensor. You can.
  • the display device 100 may provide information about the set luminance band to the mura compensation module 115. In one embodiment, the display device 100 may provide the DBV corresponding to the set luminance band to the mura compensation module 115.
  • the display device 100 when image data is input from the outside, the display device 100 generates grayscale data including a first input grayscale value for each of a plurality of pixels based on the image data (S902 and S903).
  • the display device 100 may transpose the image data to obtain a first input grayscale value for each of the plurality of pixels.
  • the display device 100 may obtain a first input grayscale value using RGB pixel values of each of a plurality of pixels included in image data.
  • the display device 100 may generate grayscale data including a first input grayscale value for each of a plurality of pixels obtained based on image data, and provide the generated grayscale data to the mura compensation module 115. You can.
  • the display device 100 determines an input mura compensation value for the first input grayscale value of each of the plurality of pixels using the mura compensation module 115 (S904).
  • a method for determining the input mura compensation value will be described in detail with reference to FIG. 10.
  • Figure 10 is a flowchart for explaining a method of determining an input mura compensation value.
  • the mura compensation module 115 obtains a first input grayscale value for each of a plurality of pixels from grayscale data (S1001).
  • the mura compensation module 115 determines a first reference grayscale value in the reference luminance band corresponding to the first input grayscale value (S1002).
  • the mura compensation module 115 may determine a first reference grayscale value in a reference luminance band corresponding to a first input grayscale value in a set luminance band for each of the plurality of pixels.
  • the mura compensation module 115 may determine a grayscale value in the reference luminance band having the same luminance as the first input grayscale value in the set luminance band as the first reference grayscale value.
  • the mura compensation module 115 uses the first gain value of the set luminance band with respect to the reference luminance band to set the first reference in the reference luminance band corresponding to the first input grayscale value in the set luminance band.
  • the gradation value can be determined.
  • the first gain value may represent a ratio between a grayscale value in a corresponding luminance band and a grayscale value in a reference luminance band having the same luminance as the grayscale value in the corresponding luminance band. This first gain value may be set in advance by comparing the 2.2 gamma curve of the corresponding luminance band with the 2.2 gamma curve of the reference luminance band.
  • the first gain value for each of the plurality of luminance bands may be stored in the memory 234. In one embodiment, the first gain value may be stored in the memory 234 in correspondence with the DBV of each of the plurality of luminance bands.
  • the mura compensation module 115 obtains a first gain value for the set luminance band from the memory 234, and based on the obtained first gain value, a reference luminance band corresponding to the first input grayscale value in the set luminance band is provided.
  • the first reference grayscale value in can be determined.
  • the mura compensation module 115 may calculate the first reference grayscale value in the reference luminance band by multiplying the first input grayscale value by the obtained first gain value.
  • the mura compensation module 115 determines a reference mura compensation value for the first reference grayscale value (S1003).
  • the mura compensation module 115 may obtain a reference mura compensation value for each of the plurality of pixels.
  • the memory 234 of the display device 100 may store a reference mura compensation value for each gray level for each of a plurality of pixels or a plurality of blocks.
  • the mura compensation module 115 searches the memory 234 for a corresponding pixel or a block containing the corresponding pixel, and determines the first reference gray level value of the corresponding pixel based on the reference mura compensation value for each gray level corresponding to the searched pixel or block.
  • the standard mura compensation value can be determined.
  • the mura compensation module 115 may search for a reference mura compensation value corresponding to the first reference gray level value among the reference mura compensation values for each gray level stored in the memory 234. When a reference mura compensation value corresponding to a first reference grayscale value is searched, the mura compensation module 115 may determine the searched reference mura compensation value as a reference mura compensation value for the first input grayscale value of the corresponding pixel. On the other hand, if the reference mura compensation value corresponding to the first reference gray level value is not retrieved, the mura compensation module 115 performs interpolation based on the reference mura compensation value for each gray level stored in the memory 234 to obtain the first reference gray level value. The standard mura compensation value for can be calculated.
  • the mura compensation module 115 determines a second reference grayscale value that reflects the standard mura compensation value in the first reference grayscale value (S1004). In one embodiment, the mura compensation module 115 may determine the sum of the first reference gray level value and the reference mura compensation value as the second reference gray level value.
  • the mura compensation module 115 determines a second input grayscale value in the set luminance band corresponding to the second reference grayscale value in the reference luminance band (S1005).
  • the mura compensation module 115 may determine a second input grayscale value in a set luminance band corresponding to a second reference grayscale value in a reference luminance band for each of the plurality of pixels.
  • the mura compensation module 115 may determine a grayscale value having the same luminance in the set luminance band as the second reference grayscale value in the reference luminance band as the second input grayscale value.
  • the mura compensation module 115 may determine a second input grayscale value in the set luminance band corresponding to the second reference grayscale value in the standard luminance band using the second gain value of the set luminance band with respect to the reference luminance band.
  • the second gain value may represent a ratio between a grayscale value in a standard luminance band and a grayscale value in a set luminance band having the same luminance as the grayscale value in the standard luminance band. This second gain value may be set in advance by comparing the 2.2 gamma curve of the corresponding luminance band with the 2.2 gamma curve of the reference luminance band.
  • the second gain value for each of the plurality of luminance bands may be stored in the memory 234. In one embodiment, the second gain value may be stored in the memory 234 in correspondence with the DBV of each of the plurality of luminance bands.
  • the mura compensation module 115 acquires a second gain value for the set luminance band from the memory 234, and sets a set luminance band corresponding to the second reference grayscale value in the reference luminance band based on the obtained second gain value.
  • the second input grayscale value can be determined.
  • the mura compensation module 115 may calculate the second input grayscale value in the set luminance band by multiplying the second reference grayscale value by the obtained second gain value.
  • the mura compensation module 115 determines the input mura compensation value based on the first input gray level value and the second input gray level value (S1006).
  • the mura compensation module 115 may determine an input mura compensation value in a set luminance band based on the first input gray level value and the second input gray level value. In one embodiment, the mura compensation module 115 may determine the difference between the first input gray level value and the second input gray level value as the input mura compensation value for the first input gray level value of the corresponding pixel.
  • the display device 100 converts the image data into image data reflecting the input mura compensation value (S905).
  • the timing controller 116 of the display device 100 reflects the input mura compensation value for each of the plurality of pixels determined by the mura compensation module 115 in the image data input from the outside to produce a mura-compensated image. Data can be generated.
  • the timing controller 116 of the display device 100 outputs the converted image data to the display panel 105 (S906).
  • the timing controller 116 of the display device 100 outputs image data reflecting the input mura compensation value to the display panel 105, thereby displaying the mura-compensated image on the display panel 105.
  • This component may be provided as a series of computer instructions on a computer-readable medium or machine-readable medium containing volatile and non-volatile memory.
  • the directives may be provided as software or firmware, and may be implemented, in whole or in part, in hardware components such as ASICs, FPGAs, DSPs, or other similar devices.
  • the instructions may be configured to be executed by one or more processors or other hardware components, which, when executing the set of computer instructions, perform or perform all or part of the methods and procedures disclosed herein. make it possible

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명의 일 측면에 따른 무라 보상 모듈은, 복수의 휘도 밴드들 중 하나를 설정 휘도 밴드로 설정하는 DBV 설정부, 기준 휘도 밴드에서 계조별 기준 무라 보상값을 저장하는 메모리, 및 기준 휘도 밴드에서의 계조별 기준 무라 보상값을 기초로 설정 휘도 밴드에.서 제1 입력 계조값의 입력 무라 보상값을 결정하는 무라 보상값 결정부를 포함한다.

Description

무라 보상 모듈, 이를 포함하는 디스플레이 제어장치 및 이를 이용한 무라 보상 방법
본 발명은 무라 보상 모듈, 이를 포함하는 디스플레이 제어장치 및 이를 이용한 무라 보상 방법에 관한 것이다.
정보화 사회가 발전함에 따라 화상을 표시하기 위한 디스플레이 장치에 대한 요구가 다양한 형태로 증가하고 있으며, 근래에는 액정 디스플레이 장치(LCD: Liquid Crystal Display Device) 또는 유기발광 디스플레이 장치(OLED: Organic Light Emitting Display Device) 등과 같은 여러 가지 디스플레이 장치가 활용되고 있다.
디스플레이 장치는 화상을 표시하기 위하여 복수의 화소들을 포함하는데, 제조 공정 상 오류 또는 제조 불량에 의하여 복수의 화소들 중 일부에 휘도 편차 또는 색 편차가 발생할 수 있다. 이에 따라, 디스플레이 장치에는 얼룩 형태의 무라(Mura)가 발생할 수 있다.
디스플레이 장치에는 무라 보상을 위해서 보상 데이터가 메모리(memory)에 저장될 수 있다. 이때, 정확한 무라 보상을 위해서는 디스플레이 밝기에 따라 다른 보상 데이터를 저장해야 하므로, 메모리 용량이 커진다는 문제점이 있다.
본 발명은 상술한 문제점을 해결하기 위한 것으로서, 디스플레이 밝기에 따라 정확한 무라 보상이 가능한 무라 보상 모듈, 이를 포함하는 디스플레이 제어장치 및 이를 이용한 무라 보상 방법을 제공하는 것을 기술적 과제로 한다.
또한, 본 발명은 메모리 용량을 줄일 수 있는 무라 보상 모듈, 이를 포함하는 디스플레이 제어장치 및 이를 이용한 무라 보상 방법을 제공하는 것을 다른 기술적 과제로 한다.
상술한 목적을 달성하기 위한 본 발명의 일 측면에 따른 무라 보상 모듈은, 복수의 휘도 밴드들 중 하나를 설정 휘도 밴드로 설정하는 DBV 설정부, 기준 휘도 밴드에서 계조별 기준 무라 보상값을 저장하는 메모리, 및 기준 휘도 밴드에서의 계조별 기준 무라 보상값을 기초로 설정 휘도 밴드에서 제1 입력 계조값의 입력 무라 보상값을 결정하는 무라 보상값 결정부를 포함한다.
상술한 목적을 달성하기 위한 본 발명의 다른 측면에 따른 디스플레이 제어장치는, 영상 데이터를 기초로 복수의 화소들 각각에 대한 제1 입력 계조값을 포함하는 계조 데이터를 생성하는 전처리부, 기준 휘도 밴드에서의 기준 무라 보상값 및 계조 데이터에 포함된 복수의 화소들의 제1 입력 계조값들을 이용하여 복수의 화소들 각각에 대한 입력 무라 보상값을 결정하는 무라 보상 모듈, 영상 데이터를 복수의 화소들 각각에 대하여 입력 무라 보상값이 반영된 영상 데이터로 변환하는 영상 데이터 변환부, 및 변환된 영상 데이터를 출력하는 영상 데이터 출력부를 포함한다.
상술한 목적을 달성하기 위한 본 발명의 또 다른 측면에 따른 무라 보상 모듈을 이용한 무라 보상 방법은, 복수의 휘도 밴드들 중 하나를 설정 휘도 밴드로 설정하는 단계, 영상 데이터를 기초로 복수의 화소들 각각에 대한 제1 입력 계조값을 획득하는 단계, 제1 입력 계조값과 대응되는 기준 휘도 밴드에서의 제1 기준 계조값을 결정하고 메모리에서 기준 휘도 밴드에서의 제1 기준 계조값에 대한 기준 무라 보상값을 획득하는 단계, 및 기준 무라 보상값을 이용하여 설정 휘도 밴드에서의 제1 입력 계조값에 대한 입력 무라 보상값을 결정하는 단계를 포함한다.
본 발명에 따르면, 디스플레이 밝기값을 기초로 무라 보상값을 변경할 수 있다. 이에 따라, 본 발명은 디스플레이 밝기값이 달라지더라도 정확한 무라 보상이 가능하다.
또한, 본 발명은 디스플레이 밝기값에 따른 무라 보상이 가능함에도 불구하고, 하나의 기준 휘도 밴드에서의 계조별 기준 무라 보상값만을 메모리에 저장할 수 있다. 본 발명은 기준 휘도 밴드에서의 계조별 기준 무라 보상값을 이용하여 설정 휘도 밴드에서의 입력 무라 보상값을 결정할 수 있다. 이에 따라, 본 발명은 휘도 밴드 별로 계조별 무라 보상값을 추출하지 않아도 되므로, 디스플레이 장치의 택트 타임(tact time)을 크게 감소시킬 수 있다.
또한, 본 발명은 휘도 밴드 별로 휘도 밴드 별로 계조별 무라 보상값을 저장하지 않아도 되므로, 메모리의 용량을 크게 감소시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 디스플레이 장치를 보여주는 블록도이다.
도 2는 도 1에 도시된 타이밍 컨트롤러의 구성의 일 예를 보여주는 블록도이다.
도 3은 도 2의 무라 보상값 결정부의 구성의 일 예를 보여주는 블록도이다.
도 4는 2.2 감마 곡선에 따른 타겟 휘도값과 무라 화소의 실제 휘도값의 일 예를 보여주는 도면이다.
도 5는 계조별 무라 보상값의 일 예를 보여주는 도면이다.
도 6a는 복수의 휘도 밴드들 중 하나의 2.2 감마 곡선의 일 예를 보여주는 도면이다.
도 6b는 복수의 휘도 밴드들 중 다른 하나의 2.2 감마 곡선의 일 예를 보여주는 도면이다.
도 7은 도 3의 기준 계조값 결정부가 제1 기준 계조값을 결정하는 일 예를 설명하기 위한 도면이다.
도 8은 도 3의 입력 무라 보상값 결정부가 입력 무라 보상값을 결정하는 일 예를 설명하기 위한 도면이다.
도 9는 본 발명의 일 실시예에 따른 무라 보상 모듈을 이용한 무라 보상 방법을 설명하기 위한 흐름도이다.
도 10은 입력 무라 보상값을 결정하는 방법을 설명하기 위한 흐름도이다.
명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소들을 의미한다. 이하의 설명에서, 본 발명의 핵심 구성과 관련이 없는 경우 및 본 발명의 기술분야에 공지된 구성과 기능에 대한 상세한 설명은 생략될 수 있다. 본 명세서에서 서술되는 용어의 의미는 다음과 같이 이해되어야 할 것이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다.
본 명세서에서 언급된 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
시간 관계에 대한 설명일 경우, 예를 들어, '~후에', '~에 이어서', '~다음에', '~전에' 등으로 시간적 선후 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.
제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있다.
“적어도 하나”의 용어는 하나 이상의 관련 항목으로부터 제시 가능한 모든 조합을 포함하는 것으로 이해되어야 한다. 예를 들어, “제1 항목, 제2 항목 및 제 3 항목 중에서 적어도 하나”의 의미는 제1 항목, 제2 항목 또는 제3 항목 각각 뿐만 아니라 제1 항목, 제2 항목 및 제3 항목 중에서 2개 이상으로부터 제시될 수 있는 모든 항목의 조합을 의미할 수 있다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하, 첨부된 도면을 참조하여 본 명세서의 실시예를 상세히 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 디스플레이 장치를 보여주는 블록도이다.
본 발명의 일 실시예에 따른 디스플레이 장치(100)는 디스플레이 기능을 수행하는 것으로서, 액정디스플레이(Liquid Crystal Display, LCD)장치나 유기발광 다이오드 디스플레이(Organic Light Emitting Diode: OLED) 장치와 같은 평판 디스플레이 장치로 구현될 수 있다.
본 발명에 따른 디스플레이 장치(100)는 도 1에 도시된 바와 같이, 호스트 시스템(110), 디스플레이 패널(105) 및 디스플레이 패널(105)을 구동시키기 위한 디스플레이 구동장치를 포함한다.
디스플레이 패널(105)은 복수의 화소들(P)이 마련되어 화상을 표시하는 영역인 표시영역을 포함한다. 디스플레이 패널(105)은 복수의 데이터 라인들(D1~Dn, n은 2 이상의 양의 정수), 복수의 게이트 라인들(G1~Gm, m은 2 이상의 양의 정수) 및 복수의 화소들(P)을 포함한다.
복수의 데이터 라인들(D1~Dn) 각각은 데이터 신호를 입력 받는다. 복수의 게이트 라인들(G1~Gm) 각각은 게이트 신호를 입력 받는다. 복수의 데이터 라인들(D1~Dn)과 복수의 게이트 라인들(G1~Gm) 각각은 기판 상에 서로 교차하도록 마련되어 복수의 픽셀들(P)을 정의한다. 복수의 화소들(P) 각각은 복수의 데이터 라인들(D1~Dn) 중 어느 하나와 복수의 게이트 라인들(G1~Gm) 중 어느 하나에 접속될 수 있다. 복수의 화소들(P) 각각은 구동 트랜지스터(transistor), 게이트 라인의 게이트 신호에 의해 턴-온되어 데이터 라인의 데이터 전압을 구동 트랜지스터의 게이트 전극에 공급하는 스캔 트랜지스터, 구동 트랜지스터의 드레인-소스간 전류에 따라 발광하는 유기발광 다이오드(organic light emitting diode), 및 구동 트랜지스터의 게이트 전극의 전압을 저장하기 위한 커패시터(capacitor)를 포함할 수 있다. 이로 인해, 복수의 화소들(P) 각각은 유기발광 다이오드에 공급되는 전류에 따라 발광할 수 있다.
디스플레이 구동장치는 디스플레이 패널(205)에 포함된 복수의 화소들(P)에 데이터 신호가 공급되도록 하여 디스플레이 패널(205)을 통해 영상이 표시되도록 한다. 이를 위해, 디스플레이 구동장치는 데이터 구동부(112), 게이트 구동부(114) 및 타이밍 컨트롤러(116)를 포함할 수 있다.
데이터 구동부(112)는 타이밍 컨트롤러(116)로부터 화소 데이터(PDATA) 및 데이터 제어신호(DCS)를 입력 받는다.
일 실시예에 있어서, 데이터 구동부(112)는 타이밍 컨트롤러(116)로부터 CEDS(Clock Embedded Data Signaling) 패킷을 수신하고, CEDS 패킷으로부터 클럭 신호, 데이터 제어신호(DCS) 및 화소 데이터(PDATA)를 획득할 수 있다. 여기서, CEDS 패킷은 데이터들 사이에 클럭이 임베디드 되어 있는 형태의 패킷을 의미할 수 있다.
이하에서는, 설명의 편의를 위하여 데이터 구동부(112)가 타이밍 컨트롤러(116)로부터 화소 데이터(PDATA) 및 데이터 제어신호(DCS)을 포함하는 CEDS 패킷을 수신하는 것으로 설명하나, 반드시 이에 한정되는 것은 아니다. 데이터 구동부(112)는 타이밍 컨트롤러(116)로부터 픽셀 데이터(PDATA) 및 데이터 제어신호(DCS)을 각각 수신할 수도 있다.
데이터 구동부(112)는 데이터 제어신호(DCS)에 따라 디지털 형태인 화소 데이터(PDATA)를 아날로그 정극성/부극성 데이터 신호로 변환하여 복수의 데이터 라인들(D1~Dn)을 통해 픽셀(P)들에 공급한다.
게이트 구동부(114)는 타이밍 컨트롤러(116)로부터 게이트 제어신호(GCS)를 입력 받는다. 게이트 구동부(114)는 게이트 제어신호(GCS)에 따라 게이트 신호들을 복수의 게이트 라인들(G1~Gm)에 공급한다.
구체적으로, 게이트 구동부(114)는 타이밍 컨트롤러(116)의 제어 하에 데이터 신호에 동기되는 게이트 신호(또는 스캔 신호)를 발생하고, 발생된 게이트 신호를 쉬프트하면서 게이트 라인들(G1~Gm)에 순차적으로 공급한다. 이를 위해 게이트 구동부(114)는 복수의 게이트 드라이브 IC들(미도시)을 포함할 수 있다. 게이트 드라이브 IC들은 타이밍 컨트롤러(116)의 제어 하에 데이터 신호에 동기되는 게이트 신호를 복수의 게이트 라인들(G1~Gn)에 순차적으로 공급하여 데이터 신호가 기입되는 데이터 라인을 선택할 수 있다. 게이트 신호는 게이트 하이전압과 게이트 로우전압 사이에서 스윙할 수 있다.
타이밍 컨트롤러(116)는 호스트 시스템(110)으로부터 디지털 비디오 데이터(VDATA)와 타이밍 신호(TSS)들을 입력 받는다. 타이밍 신호(TSS)들은 기준 클럭 신호(예컨대, 도트 클럭(dot clock)), 수직동기신호(vertical synchronization signal), 수평동기신호(horizontal synchronization signal), 데이터 인에이블 신호(data enable signal) 등을 포함할 수 있다. 수직동기신호는 1 프레임 기간을 정의하는 신호이다. 수평동기신호는 디스플레이 패널(205)의 1 수평 라인의 픽셀(P)들에 데이터 신호들을 공급하는데 필요한 1 수평기간을 정의하는 신호이다. 데이터 인에이블 신호는 유효한 데이터가 입력되는 기간을 정의하는 신호이다. 도트 클럭은 소정의 짧은 주기로 반복되는 신호이다.
타이밍 컨트롤러(116)는 디지털 비디오 데이터(VDATA)와 타이밍 신호(TSS)들을 이용하여 화소 데이터(PDATA), 데이터 제어신호(DCS) 및 게이트 제어신호(GCS)를 생성하는 데이터 처리부(미도시)를 포함할 수 있다.
타이밍 컨트롤러(116)의 데이터 처리부는 데이터 구동부(112)와 게이트 구동부(114)의 동작 타이밍을 제어하기 위해, 타이밍 신호(TSS)들에 기초하여 데이터 구동부(112)의 동작 타이밍을 제어하기 위한 데이터 제어신호(DCS)와 게이트 구동부(114)의 동작 타이밍을 제어하기 위한 게이트 제어신호(GCS)를 생성할 수 있다.
타이밍 컨트롤러(116)의 데이터 처리부는 디지털 비디오 데이터(VDATA)를 디스플레이 패널(105)에 형성된 화소 구조와 일치되도록 정렬시켜 화소 데이터(PDATA)로 변환할 수 있다. 일 예로, 데이터 처리부는 3색(red, green, blue)에 대한 디지털 비디오 데이터(VDATA)를 미리 정해진 변환 방법을 이용하여 4색(white, red, green, blue)에 대한 화소 데이터(PDATA)로 변환 및 정렬할 수 있다. 또한, 데이터 처리부는 화질 보상, 외부 보상, 열화 보상, 무라 보상 등과 같은 다양한 영상 처리를 통해 화소 데이터(PDATA)를 보정할 수도 있다.
특히, 본 발명의 일 실시예에 따른 디스플레이 장치(100)는 무라 보상을 위한 무라 보상 모듈(115)을 포함하는 것을 특징으로 한다. 무라 보상 모듈(115)은 도 1에 도시된 바와 같이 타이밍 컨트롤러(116)에 포함될 수 있으나, 반드시 이에 한정되지는 않는다. 다른 실시예에 있어서, 무라 보상 모듈(115)은 타이밍 컨트롤러(116)가 아닌 다른 디스플레이 제어장치에 포함되거나, 별도의 독립된 구성일 수 있다. 다만, 이하에서는 설명의 편의를 위하여 무라 보상 모듈(115)이 타이밍 컨트롤러(116)에 포함되는 것으로 설명하고 있으나, 이에 한정되는 것은 아니다.
무라 보상 모듈(115)은 프레임마다 디지털 비디오 데이터(VDATA)를 기초로 복수의 화소들 각각에 대한 무라 보상값을 결정하고, 복수의 화소들 각각에 대한 무라 보상값을 타이밍 컨트롤러(116)의 데이터 처리부에 제공할 수 있다. 타이밍 컨트롤러(116)의 데이터 처리부는 복수의 화소들 각각에 대한 무라 보상값에 따라 화소 데이터(PDATA)를 보정할 수 있다. 무라 보상 모듈(115)에 대한 구체적인 설명은 도 2 내지 도 8을 참조하여 후술하도록 한다.
타이밍 컨트롤러(116)는 디스플레이 구동기간 동안 데이터 구동부(112)에 화소 데이터(PDATA)와 데이터 제어신호(DCS)를 출력하고, 게이트 구동부(114)에 게이트 제어신호(GCS)를 출력한다.
호스트 시스템(110)은 디지털 비디오 데이터(VDATA)를 디스플레이 패널(105)에 표시하기에 적합한 포맷으로 변환한다. 호스트 시스템(110)은 디지털 비디오 데이터(VDATA)와 함께 타이밍 신호(TSS)들을 타이밍 컨트롤러(116)로 전송한다. 호스트 시스템(110)은 텔레비전 시스템, 셋톱박스, 네비게이션 시스템, DVD 플레이어, 블루레이 플레이어, 전자칠판, 키오스크 시스템, 개인용 컴퓨터(PC), 홈 시어터 시스템, 폰 시스템 중 어느 하나로 구현되어 입력영상을 수신할 수 있다.
도 2는 도 1에 도시된 타이밍 컨트롤러의 구성의 일 예를 보여주는 블록도이고, 도 3은 도 2의 무라 보상값 결정부의 구성의 일 예를 보여주는 블록도이다. 도 4는 2.2 감마 곡선에 따른 타겟 휘도값과 무라 화소의 실제 휘도값의 일 예를 보여주는 도면이며, 도 5는 계조별 무라 보상값의 일 예를 보여주는 도면이다. 도 6a는 복수의 휘도 밴드들 중 하나의 2.2 감마 곡선의 일 예를 보여주는 도면이고, 도 6b는 복수의 휘도 밴드들 중 다른 하나의 2.2 감마 곡선의 일 예를 보여주는 도면이다. 도 7은 도 3의 기준 계조값 결정부가 제1 기준 계조값을 결정하는 일 예를 설명하기 위한 도면이고, 도 8은 도 3의 입력 무라 보상값 결정부가 입력 무라 보상값을 결정하는 일 예를 설명하기 위한 도면이다.
도 2를 참조하면, 본 발명의 일 실시예에 따른 타이밍 컨트롤러(116)는 영상 데이터 입력부(210), 무라 보상 모듈(115), 영상 데이터 변환부(240) 및 영상 데이터 출력부(250)를 포함할 수 있다. 도 2에서는 타이밍 컨트롤러(116)가 무라 보상 모듈(115)을 포함하는 것으로 도시하고 있으나, 반드시 이에 한정되지는 않는다.
다른 실시예에 있어서, 무라 보상 모듈(115)은 타이밍 컨트롤러(116)가 아닌 다른 디스플레이 제어장치에 포함되거나, 별도의 독립된 구성으로 데이터 구동장치에 포함될 수 있다. 이러한 경우, 무라 보상 모듈(115)은 호스트 시스템(110)으로부터 입력되는 디지털 비디오 데이터(VDATA)를 기초로 복수의 화소들 각각에 대한 무라 보상값을 결정하고, 결정된 복수의 화소들 각각에 대한 무라 보상값을 타이밍 컨트롤러(116)에 제공할 수 있다.
이하에서는 설명의 편의를 위하여, 무라 보상 모듈(115)이 타이밍 컨트롤러(116)에 포함되는 것으로 설명하도록 한다.
먼저, 영상 데이터 입력부(210)는 호스트 시스템(110)으로부터 디지털 비디오 데이터(VDATA)를 입력 받으며, 입력된 디지털 비디오 데이터(VDATA)를 전처리부(220)로 전달한다.
전처리부(220)는 디지털 비디오 데이터(VDATA)를 전처리하여 복수의 화소들 각각에 대한 계조값을 획득한다. 이하에서는 설명의 편의를 위하여, 전처리부(220)에서 획득된 복수의 화소들 각각에 대한 계조값을 제1 입력 계조값이라 한다.
디지털 비디오 데이터(VDATA)는 복수의 프레임들의 영상 데이터를 포함할 수 있다. 전처리부(220)는 프레임마다 영상 데이터에 대한 전처리를 수행할 수 있다.
한편, 영상 데이터는 복수의 화소들 각각의 RGB 화소값을 포함할 수 있다. 전처리부(220)는 영상 데이터에 포함된 복수의 화소들 각각의 RGB 화소값을 이용하여 제1 입력 계조값을 획득할 수 있다.
전처리부(220)는 영상 데이터를 기초로 획득된 복수의 화소들 각각에 대한 제1 입력 계조값을 포함하는 계조 데이터를 생성할 수 있으며, 생성된 계조 데이터를 무라 보상 모듈(115)에 제공할 수 있다.
무라 보상 모듈(115)은 설정된 디스플레이 밝기에 따라 복수의 화소들의 제1 입력 계조값에 대한 무라 보상값을 결정한다. 여기서, 무라 보상값은 화소가 타겟 휘도값과 상이한 경우 타겟 휘도값을 가지기 위한 보상값을 나타낸다.
예를 들어 구체적으로 설명하면, 계조별 타겟 휘도값은 도 4에 도시한 바와 같이 2.2. 감마 곡선(2.2 gamma curve)에 매칭될 수 있다. 디스플레이 패널(105)에 포함된 복수의 화소들은 2.2. 감마 곡선(2.2 gamma curve)과 매칭되는 계조별 휘도값을 가지는 것이 바람직하다.
그러나, 디스플레이 패널(105)에 구비된 일부 화소(pixel)는 도 4에 도시된 바와 같이 2.2 감마 곡선(2.2 gamma curve)과 다른 계조별 휘도값을 가질 수 있다. 이러한 경우, 해당 화소(pixel)는 동일한 계조값이 입력됨에도 불구하고 주변 화소 보다 낮은 휘도를 가질 수 있으며, 이로 인하여, 얼룩 형태의 무라가 발생할 수 있다.
무라가 발생한 화소(pixel)가 계조 별로 타겟 휘도값을 가지도록 하기 위하여, 무라가 발생한 화소(pixel)의 계조값에 무라 보상값을 반영할 수 있다. 즉, 무라가 발생한 화소(pixel)의 계조값을 무라 보상값 만큼 증가 또는 감소시킴으로써, 무라가 발생한 화소(pixel)의 휘도값을 2.2 감마 곡선(2.2 gamma curve)에 매칭되는 타겟 휘도값으로 증가 또는 감소시킬 수 있다. 이때, 무라 보상값(Diff)는 도 5에 도시된 바와 같이 계조 별로 상이할 수 있다.
한편, 2.2 감마 곡선(2.2 gamma curve)은 디스플레이 밝기에 따라 달라질 수 있으며, 이에 따라, 무라 보상값(Diff)도 디스플레이 밝기에 따라 달라질 수 있다.
무라 보상 모듈(115)은 기준이 되는 무라 보상값을 이용하여 설정된 디스플레이 밝기에서의 제1 입력 계조값에 대한 무라 보상값을 결정할 수 있다. 이하에서는 설명의 편의를 위하여, 제1 입력 계조값에 대한 무라 보상값을 입력 무라 보상값이라 한다.
무라 보상 모듈(115)은 기준 휘도 밴드에서의 기준 무라 보상값 및 계조 데이터에 포함된 복수의 화소들의 제1 입력 계조값들을 이용하여 복수의 화소들 각각에 대한 입력 무라 보상값을 결정한다. 이를 위하여, 무라 보상 모듈(115)은 DBV 설정부(232), 메모리(234) 및 무라 보상값 결정부(236)을 포함한다.
DBV 설정부(232)는 복수의 휘도 밴드들 중 하나를 설정 휘도 밴드로 설정한다. DBV 설정부(232)는 호스트 시스템(110)에 연결된 유저 인터페이스를 통해 사용자로부터 입력된 사용자 명령 또는 조도 센서 등 각종 센서를 통해 획득된 센서값을 기초로 호스트 시스템(110)에 의해 설정 휘도 밴드가 결정될 수 있다.
복수의 휘도 밴드들은 디스플레이 밝기값(Display Brightness Value, DBV)에 따라 구분될 수 있다. 복수의 휘도 밴드들은 서로 다른 DBV에 대응될 수 있다. 여기서, DBV는 화소 데이터의 최대 계조값, 예를 들어, 8bit 데이터인 경우 계조값 255에 해당하는 밝기를 나타낼 수 있다.
복수의 휘도 밴드들은 미리 설정된 개수를 가질 수 있다. 예컨대, 휘도 밴드는 19개의 휘도 밴드들(Band1, Band2, 쪋, Band 19)로 구분될 수 있다. 제1 휘도 밴드(Band1)는 디스플레이 패널(105)의 최대 휘도값에 상응하는 DBV에 대응될 수 있다. 제19 휘도 밴드(Band19)는 상대적으로 가장 낮은 DBV에 대응될 수 있으나, 반드시 이에 한정되지는 않는다. 이와 반대로 설계될 수도 있다.
복수의 휘도 밴드들 각각은 대응되는 DBV가 최대 계조값의 타겟 휘도값인 2.2 감마 곡선과 계조별 타겟 휘도값이 매칭될 수 있다. 예를 들어 설명하면, 제1 휘도 밴드(Band1)는 DBV가 디스플레이 패널(105)의 최대 휘도값인 420에 상응할 수 있다. 이러한 경우, 제1 휘도 밴드(Band1)는 계조별 타겟 휘도값이 도 6a에 도시된 바와 같이 최대 계조값 255에서 타겟 휘도값이 420인 2.2 감마 곡선(2.2 gamma curve-1)과 매칭될 수 있다. 한편, 제8 휘도 밴드(Band8)는 DBV가 2에 상응할 수 있다. 이러한 경우, 제8 휘도 밴드(Band8)는 계조별 타겟 휘도값이 도 6b에 도시된 바와 같이 최대 계조값 255에서 타겟 휘도값이 2인 2.2 감마 곡선(2.2 gamma curve-8)과 매칭될 수 있다.
DBV 설정부(232)는 복수의 휘도 밴드들 중 하나가 설정 휘도 밴드로 설정되면, 설정된 설정 휘도 밴드에 관한 정보를 무라 보상값 결정부(236)에 제공할 수 있다. 일 실시예에 있어서, DBV 설정부(232)는 설정 휘도 밴드에 대응되는 DBV를 무라 보상값 결정부(236)로 출력할 수 있다.
메모리(234)는 기준 휘도 밴드에서의 계조별 무라 보상값을 저장한다. 메모리(234)는 데이터를 저장하는 장치로서, 플래시 메모리(flash memory)일 수 있다.
이하에서는 설명의 편의를 위하여, 기준 휘도 밴드에서의 무라 보상값을 기준 무라 보상값이라 한다. 기준 무라 보상값은 기준 휘도 밴드에서 계조별 무라 보상값으로, 설정 휘도 밴드에서 입력된 계조값에 대한 무라 보상값인 입력 무라 보상값과 구별될 수 있다.
메모리(234)는 하나의 특정 휘도 밴드, 즉, 기준 휘도 밴드에 대한 계조별 기준 무라 보상값만을 저장한다. 이때, 기준 휘도 밴드는 복수의 휘도 밴드들 중 하나일 수 있다. 일 예로, 기준 휘도 밴드는 제1 휘도 밴드(Band1)일 수 있으나, 반드시 이에 한정되지는 않는다. 다른 예로, 기준 휘도 밴드는 제10 휘도 밴드(Band10)일 수도 있다.
메모리(234)에 저장된 기준 휘도 밴드에 대한 계조별 기준 무라 보상값은 별도의 무라 테스트 시스템을 이용하여 획득될 수 있다. 무라 테스트 시스템은 테스트 영상을 표시하는 디스플레이 패널(105)을 카메라로 촬영하여 얻어진 이미지를 분석하여 기준 무라 보상값을 획득될 수 있다.
구체적으로, 무라 테스트 시스템은 디스플레이 패널(105)에 계조 별 테스트 영상들이 순차적으로 표시되도록 할 수 있다. 이때, 디스플레이 패널(105)에 표시되는 테스트 영상은 기준 휘도 밴드에서의 계조 별 영상에 해당할 수 있다. 디스플레이 패널(105)에 표시되는 테스트 영상은 모든 계조들 각각에 대한 영상을 포함할 수 있으나, 반드시 이에 한정되지는 않는다. 디스플레이 패널(105)에 표시되는 테스트 영상은 테스트 시간을 단축시키고 메모리(234)의 용량을 줄이기 위하여, 모든 범위 내 계조들 중 일부에 대한 영상만을 포함할 수도 있다. 일 예로, 디스플레이 패널(105)에 표시되는 테스트 영상은 32gray, 64gray, 128gray, 196gray, 208gray, 255gray 만을 포함할 수 있다.
한편, 무라 테스트 시스템은 카메라를 이용하여 디스플레이 패널(105)에 표시되는 계조 별 테스트 영상을 촬영할 수 있다. 무라 테스트 시스템은 카메라로부터 얻어진 이미지를 분석하여 기준 무라 보상값을 결정할 수 있다. 구체적으로, 무라 테스트 시스템은 디스플레이 패널(105)에 입력된 계조값 및 카메라로부터 얻어진 이미지의 휘도값을 기초로 기준 무라 보상값을 결정할 수 있다.
일 실시예에 있어서, 무라 테스트 시스템은 디스플레이 패널(105)의 복수의 화소들에 입력된 계조값의 타겟 휘도값과 카메라로부터 얻어진 이미지에서의 복수의 화소들의 휘도값을 비교함으로써, 복수의 화소들 각각에 대한 기준 무라 보상값을 획득할 수 있다. 상기 타겟 휘도값은 기준 휘도 밴드와 대응되는 2.2 감마 곡선과 매칭되는 계조 별 휘도값에 상응할 수 있다.
디스플레이 패널(105)에 포함된 복수의 화소들은 특정 계조값이 입력되면, 기준 휘도 밴드와 대응되는 2.2 감마 곡선과 매칭되는 타겟 휘도값으로 표시될 수 있으나, 제조 공정 상 오류 또는 제조 불량에 의하여 타겟 휘도값과 상이한 휘도값으로 표시될 수도 있다. 복수의 화소들 각각에 대하여 타겟 휘도값과 카메라로부터 얻어진 이미지에 나타난 휘도값 간의 휘도 편차를 측정하고, 휘도 편차를 기초로 기준 무라 보상값을 결정할 수 있다. 기준 무라 보상값은 휘도 편차를 없애기 위한 계조 보상값에 상응할 수 있다. 즉, 기준 무라 보상값은 카메라로부터 얻어진 이미지에서의 휘도값이 타겟 휘도값과 동일해지도록 하기 위한 계조 보상값에 해당할 수 있다.
상기 실시예에서는 무라 테스트 시스템이 복수의 화소들 각각에 대한 기준 무라 보상값을 획득하는 것으로 설명하고 있으나, 반드시 이에 한정되지는 않는다. 무라 테스트 시스템은 테스트 시간과 메모리(234)의 용량을 줄이기 위하여, 복수의 블록들 각각에 대한 기준 무라 보상값을 획득할 수도 있다. 디스플레이 패널(105)에 포함된 복수의 화소들은 복수의 블록들로 구분될 수 있다. 복수의 블록들 각각은 적어도 하나의 화소와 대응될 수 있다. 일 예로, 복수의 블록들 각각은 NXN의 매트릭스 형태로 배열된 화소들을 포함할 수 있다. 여기서, N은 1 보다 큰 자연수일 수 있다.
무라 테스트 시스템은 복수의 화소들 또는 복수의 블록들 각각에 대하여 기준 휘도 밴드에서의 계조별 기준 무라 보상값이 결정되면, 결정된 계조별 기준 무라 보상값을 메모리(234)에 저장할 수 있다.
본 발명의 일 실시예에 따른 무라 보상 모듈(115)은 하나의 기준 휘도 밴드에서의 계조별 기준 무라 보상값만을 메모리(234)에 저장하는 것을 특징으로 한다. 본 발명의 일 실시예에 따른 무라 보상 모듈(115)은 기준 휘도 밴드에서의 계조별 기준 무라 보상값을 이용하여 설정 휘도 밴드에서의 제1 입력 계조값에 대한 입력 무라 보상값을 결정할 수 있다. 이와 같은 본 발명의 일 실시예에 따른 무라 보상 모듈(115)은 휘도 밴드 별로 계조별 무라 보상값을 추출 및 저장하지 않아도 되므로, 디스플레이 장치(100)의 택트 타임(tact time) 및 메모리(234)의 용량을 크게 감소시킬 수 있다.
무라 보상값 결정부(236)는 메모리(234)에 저장된 기준 휘도 밴드에서의 기준 무라 보상값 및 계조 데이터에 포함된 복수의 화소들의 제1 입력 계조값들을 이용하여 복수의 화소들 각각에 대한 설정 휘도 밴드에서의 입력 무라 보상값을 결정한다. 그리고, DBV 설정부(232)가 DBV를 출력하는 경우, 무라 보상값 결정부(236)는 디스플레이 밝기값, 기준 휘도 밴드에서의 기준 무라 보상값 및 계조 데이터에 포함된 복수의 화소들의 제1 입력 계조값들을 이용하여 복수의 화소들 각각에 대한 설정 휘도 밴드에서의 입력 무라 보상값을 결정할 수 있다.
이를 위하여, 무라 보상값 결정부(236)는 도 3에 도시된 바와 같이 입력 계조값 획득부(310), 기준 계조값 결정부(320), 기준 무라 보상값 결정부(330) 및 입력 무라 보상값 결정부(340)을 포함할 수 있다.
입력 계조값 획득부(310)는 전처리부(220)로부터 제1 입력 계조값을 획득할 수 있다. 구체적으로, 입력 계조값 획득부(310)는 전처리부(220)로부터 복수의 화소들 각각에 대한 제1 입력 계조값을 획득할 수 있다.
기준 계조값 결정부(320)는 제1 입력 계조값과 대응되는 기준 휘도 밴드에서의 제1 기준 계조값을 결정한다. 구체적으로, 기준 계조값 결정부(320)는 복수의 화소들 각각에 대하여 설정 휘도 밴드에서의 제1 입력 계조값과 대응되는 기준 휘도 밴드에서의 제1 기준 계조값을 결정할 수 있다. 기준 계조값 결정부(320)는 기준 휘도 밴드에서 설정 휘도 밴드에서의 제1 입력 계조값과 동일한 휘도를 가지는 계조값을 제1 기준 계조값으로 결정할 수 있다.
예를 들어 설명하면, 기준 휘도 밴드가 제1 휘도 밴드(Band1)에 해당하고 계조별 타겟 휘도값이 도 6a에 도시된 바와 같은 2.2 감마 곡선(2.2 gamma curve-1)을 가질 수 있다. 설정 휘도 밴드가 제8 휘도 밴드(Band8)에 해당하고 계조별 타겟 휘도값이 도 6b에 도시된 바와 같은 2.2 감마 곡선(2.2 gamma curve-8)을 가질 수 있다. 이러한 경우, 제1 입력 계조값(X)이 196이면, 설정 휘도 밴드(Band8)에서의 제1 입력 계조값(X)인 196과 동일한 휘도를 가지는 계조값을 기준 휘도 밴드(Band1)에서 찾을 수 있다. 도 7에 도시된 바와 같이, 기준 휘도 밴드(Band1)에서 설정 휘도 밴드(Band8)에서의 제1 입력 계조값(X)인 196과 동일한 휘도를 가지는 계조값이 128이면, 기준 계조값 결정부(320)는 설정 휘도 밴드(Band8)에서의 제1 입력 계조값(X)인 196과 대응되는 기준 휘도 밴드(Band1)에서의 제1 기준 계조값(ref)을 128로 결정할 수 있다.
기준 계조값 결정부(320)는 기준 휘도 밴드에 대한 설정 휘도 밴드의 제1 게인값을 이용하여 설정 휘도 밴드에서의 제1 입력 계조값과 대응되는 기준 휘도 밴드에서의 제1 기준 계조값을 결정할 수 있다. 제1 게인값은 해당 휘도 밴드에서의 계조값 및 해당 휘도 밴드에서의 계조값과 동일한 휘도를 가지는 기준 휘도 밴드에서의 계조값 간의 비율을 나타낼 수 있다. 이러한 제1 게인값은 해당 휘도 밴드의 2.2 감마 곡선과 기준 휘도 밴드의 2.2 감마 곡선을 비교하여 미리 설정될 수 있다. 그리고, 복수의 휘도 밴드들 각각에 대한 제1 게인값은 메모리(234)에 저장될 수 있다. 일 실시예에 있어서, 제1 게인값은 복수의 휘도 밴드들 각각의 DBV과 대응되어 메모리(234)에 저장될 수 있다.
기준 계조값 결정부(320)는 메모리(234)에서 설정 휘도 밴드에 대한 제1 게인값을 획득하고, 획득된 제1 게인값을 기초로 설정 휘도 밴드에서의 제1 입력 계조값과 대응되는 기준 휘도 밴드에서의 제1 기준 계조값을 결정할 수 있다.
일 실시예에 있어서, 기준 계조값 결정부(320)는 메모리(234)에서 설정 휘도 밴드와 대응되는 DBV를 검색하고, 검색된 DBV과 대응되는 제1 게인값을 획득할 수 있다.
일 실시예에 있어서, 기준 계조값 결정부(320)는 제1 입력 계조값에 획득된 제1 게인값을 승산하여 기준 휘도 밴드에서의 제1 기준 계조값을 산출할 수 있다.
기준 무라 보상값 결정부(330)는 메모리(234)에서 제1 기준 계조값에 대한 기준 무라 보상값을 획득한다. 구체적으로, 기준 무라 보상값 결정부(330)는 복수의 화소들 각각에 대하여 기준 무라 보상값을 획득할 수 있다. 메모리(234)는 복수의 화소들 또는 복수의 블록들 각각에 대한 계조 별 기준 무라 보상값을 저장할 수 있다. 기준 무라 보상값 결정부(330)는 메모리(234)에서 해당 화소 또는 해당 화소를 포함하는 블록을 검색할 수 있다. 기준 무라 보상값 결정부(330)는 검색된 화소 또는 블록과 대응되는 계조별 기준 무라 보상값을 기초로 해당 화소의 제1 기준 계조값에 대한 기준 무라 보상값을 결정할 수 있다.
기준 무라 보상값 결정부(330)는 메모리(234)에 저장된 계조별 기준 무라 보상값 중 제1 기준 계조값과 대응되는 기준 무라 보상값을 검색할 수 있다. 기준 무라 보상값 결정부(330)는 제1 기준 계조값과 대응되는 기준 무라 보상값이 검색되면, 검색된 기준 무라 보상값을 해당 화소의 제1 입력 계조값에 대한 기준 무라 보상값으로 결정할 수 있다. 반면, 기준 무라 보상값 결정부(330)는 제1 기준 계조값과 대응되는 기준 무라 보상값이 검색되지 않으면, 메모리(234)에 저장된 계조별 기준 무라 보상값을 기초로 제1 기준 계조값에 대한 기준 무라 보상값을 산출할 수 있다.
일 예로, 메모리(234)는 32gray, 64gray, 128gray, 196gray, 208gray, 255gray에 대한 기준 무라 보상값만을 저장할 수 있다. 제1 기준 계조값이 200gray인 경우, 기준 무라 보상값 결정부(330)는 메모리(234)에서 200gray와 대응되는 기준 무라 보상값이 검색되지 않을 수 있다. 이러한 경우, 기준 무라 보상값 결정부(330)는 메모리(234)에 저장된 계조값들 중 제1 기준 계조값인 200gray와 가까운 계조값들 196gray 및 208gray 각각의 기준 무라 보상값을 이용하여 제1 기준 계조값의 기준 무라 보상값을 산출할 수 있다. 일 예로, 기준 무라 보상값 결정부(330)는 보간법을 이용하여 196gray의 기준 무라 보상값과 208gray의 기준 무라 보상값 사이의 값을 제1 기준 계조값 200gray의 기준 무라 보상값으로 결정할 수 있다.
입력 무라 보상값 결정부(340)는 기준 무라 보상값을 기초로 설정 휘도 밴드에서의 제1 입력 계조값에 대한 입력 무라 보상값을 결정한다. 구체적으로, 입력 무라 보상값 결정부(340)는 기준 무라 보상값 결정부(330)에 의해 획득된 복수의 화소들 각각에 대한 기준 무라 보상값을 기초로 복수의 화소들 각각에 대하여 설정 휘도 밴드에서의 입력 무라 보상값을 결정할 수 있다.
입력 무라 보상값 결정부(340)는 제1 기준 계조값에 기준 무라 보상값을 반영하여 제2 기준 계조값을 산출할 수 있다. 일 실시예에 있어서, 입력 무라 보상값 결정부(340)는 제1 기준 계조값에 기준 무라 보상값을 합산한 값을 제2 기준 계조값으로 결정할 수 있다.
그리고, 입력 무라 보상값 결정부(340)는 설정 휘도 밴드에서 기준 휘도 밴드에서의 제2 기준 계조값과 대응되는 제2 입력 계조값을 결정할 수 있다. 입력 무라 보상값 결정부(340)는 설정 휘도 밴드에서 기준 휘도 밴드에서의 제2 기준 계조값과 동일한 휘도를 가지는 계조값을 제2 입력 계조값으로 결정할 수 있다.
예를 들어 설명하면, 기준 휘도 밴드가 제1 휘도 밴드(Band1)에 해당하고 계조별 타겟 휘도값이 도 6a에 도시된 바와 같은 2.2 감마 곡선(2.2 gamma curve-1)을 가질 수 있다. 설정 휘도 밴드가 제8 휘도 밴드(Band8)에 해당하고 계조별 타겟 휘도값이 도 6b에 도시된 바와 같은 2.2 감마 곡선(2.2 gamma curve-8)을 가질 수 있다. 도 7 및 도 8에 도시된 바와 같이, 기준 휘도 밴드(Band1)에서의 제1 기준 계조값(ref)이 128이고 기준 무라 보상값이 20이면, 입력 무라 보상값 결정부(340)는 제2 기준 계조값(ref´)을 140으로 결정하고, 기준 휘도 밴드(Band1)에서의 제2 기준 계조값(ref´)인 140과 동일한 휘도를 가지는 계조값을 설정 휘도 밴드(Band8)에서 찾을 수 있다. 도 8에 도시된 바와 같이, 설정 휘도 밴드(Band8)에서 기준 휘도 밴드(Band1)에서의 제2 기준 계조값(ref')인 140과 동일한 휘도를 가지는 계조값이 200이면, 입력 무라 보상값 결정부(340)는 기준 휘도 밴드(Band1)에서의 제2 기준 계조값(ref´)인 140과 대응되는 설정 휘도 밴드(Band8)에서의 제2 입력 계조값(X´)을 200으로 결정할 수 있다.
입력 무라 보상값 결정부(340)는 기준 휘도 밴드에 대한 설정 휘도 밴드의 제2 게인값을 이용하여 기준 휘도 밴드에서의 제2 기준 계조값과 대응되는 설정 휘도 밴드에서의 제2 입력 계조값을 결정할 수 있다. 제2 게인값은 기준 휘도 밴드에서의 계조값 및 기준 휘도 밴드에서의 계조값과 동일한 휘도를 가지는 설정 휘도 밴드에서의 계조값 간의 비율을 나타낼 수 있다. 이러한 제2 게인값은 해당 휘도 밴드의 2.2 감마 곡선과 기준 휘도 밴드의 2.2 감마 곡선을 비교하여 미리 설정될 수 있다. 그리고, 복수의 휘도 밴드들 각각에 대한 제2 게인값은 메모리(234)에 저장될 수 있다. 일 실시예에 있어서, 제2 게인값은 복수의 휘도 밴드들 각각의 DBV과 대응되어 메모리(234)에 저장될 수 있다.
입력 무라 보상값 결정부(340)는 메모리(234)에서 설정 휘도 밴드에 대한 제2 게인값을 획득하고, 획득된 제2 게인값을 기초로 기준 휘도 밴드에서의 제2 기준 계조값과 대응되는 설정 휘도 밴드에서의 제2 입력 계조값을 결정할 수 있다.
일 실시예에 있어서, 입력 무라 보상값 결정부(340)는 메모리(234)에서 설정 휘도 밴드와 대응되는 DBV를 검색하고, 검색된 DBV과 대응되는 제2 게인값을 획득할 수 있다.
일 실시예에 있어서, 입력 무라 보상값 결정부(340)는 제2 기준 계조값에 획득된 제2 게인값을 승산하여 설정 휘도 밴드에서의 제2 입력 계조값을 산출할 수 있다.
입력 무라 보상값 결정부(340)는 제1 입력 계조값 및 제2 입력 계조값을 기초로 설정 휘도 밴드에서의 입력 무라 보상값을 결정할 수 있다. 일 실시예에 있어서, 입력 무라 보상값 결정부(340)는 제1 입력 계조값 및 제2 입력 계조값 간의 차를 해당 화소의 제1 입력 계조값에 대한 입력 무라 보상값으로 결정할 수 있다.
영상 데이터 변환부(240)는 영상 데이터를 입력 무라 보상값이 반영된 영상 데이터로 변환한다. 구체적으로, 영상 데이터 변환부(240)는 영상 데이터 입력부(210)로부터 영상 데이터를 입력 받거나, 전처리부(220)로부터 복수의 화소들 각각에 대한 제1 입력 계조값을 포함하는 계조 데이터를 입력 받을 수 있다. 영상 데이터 변환부(240)는 영상 데이터 입력부(210)로부터 입력된 영상 데이터 또는 전처리부(220)로부터 입력된 계조 데이터에 무라 보상 모듈(115)에 의해 결정된 복수의 화소들 각각에 대한 입력 무라 보상값을 반영하여, 무라 보상이 이루어진 영상 데이터를 생성할 수 있다.
영상 데이터 출력부(250)는 무라 보상 모듈(115)에 의해 결정된 복수의 화소들 각각에 대한 입력 무라 보상값이 반영된 영상 데이터를 디스플레이 패널(105)로 출력할 수 있다.
본 발명의 일 실시예에 따른 무라 보상 모듈(115)은 디스플레이 밝기값을 기초로 무라 보상값을 변경함으로써, 디스플레이 밝기가 달라지더라도 정확한 무라 보상이 가능하다.
또한, 본 발명의 일 실시예에 따른 무라 보상 모듈(115)은 하나의 기준 휘도 밴드에서의 계조별 기준 무라 보상값만을 메모리(234)에 저장하고, 기준 휘도 밴드에서의 계조별 기준 무라 보상값을 이용하여 설정 휘도 밴드에서의 제1 입력 계조값에 대한 입력 무라 보상값을 결정할 수 있다. 이에 따라, 본 발명의 일 실시예에 따른 무라 보상 모듈(115)은 휘도 밴드 별로 계조별 무라 보상값을 추출 및 저장하지 않아도 되므로, 디스플레이 장치(100)의 택트 타임(tact time) 및 메모리(234)의 용량을 크게 감소시킬 수 있다.
도 9는 본 발명의 일 실시예에 따른 무라 보상 모듈을 이용한 무라 보상 방법을 설명하기 위한 흐름도이다.
도 9를 참조하면, 먼저, 디스플레이 장치(100)는 복수의 휘도 밴드들 중 하나를 설정 휘도 밴드로 설정한다(S901).
디스플레이 장치(100)는 호스트 시스템(110)에 연결된 유저 인터페이스를 통해 사용자로부터 입력된 사용자 명령 또는 조도 센서 등 각종 센서를 통해 획득된 센서값을 기초로 호스트 시스템(110)에 의해 설정 휘도 밴드가 결정될 수 있다.
디스플레이 장치(100)는 복수의 휘도 밴드들 중 하나가 설정 휘도 밴드로 설정되면, 설정된 설정 휘도 밴드에 관한 정보를 무라 보상 모듈(115)에 제공할 수 있다. 일 실시예에 있어서, 디스플레이 장치(100)는 설정 휘도 밴드에 대응되는 DBV를 무라 보상 모듈(115)에 제공할 수 있다.
다음, 디스플레이 장치(100)는 외부로부터 영상 데이터가 입력되면, 영상 데이터를 기초로 복수의 화소들 각각에 대한 제1 입력 계조값을 포함하는 계조 데이터를 생성한다(S902 및 S903).
디스플레이 장치(100)는 외부로부터 영상 데이터가 입력되면, 영상 데이터를 전치러하여 복수의 화소들 각각에 대한 제1 입력 계조값을 획득할 수 있다. 일 실시예에 있어서, 디스플레이 장치(100)는 영상 데이터에 포함된 복수의 화소들 각각의 RGB 화소값을 이용하여 제1 입력 계조값을 획득할 수 있다.
디스플레이 장치(100)는 영상 데이터를 기초로 획득된 복수의 화소들 각각에 대한 제1 입력 계조값을 포함하는 계조 데이터를 생성할 수 있으며, 생성된 계조 데이터를 무라 보상 모듈(115)에 제공할 수 있다.
다음, 디스플레이 장치(100)는 무라 보상 모듈(115)을 이용하여 복수의 화소들 각각의 제1 입력 계조값에 대한 입력 무라 보상값을 결정한다(S904). 이하에서는 도 10을 참조하여 입력 무라 보상값을 결정하는 방법에 대하여 구체적으로 설명하도록 한다.
도 10은 입력 무라 보상값을 결정하는 방법을 설명하기 위한 흐름도이다.
도 10을 참조하면, 먼저, 무라 보상 모듈(115)은 계조 데이터로부터 복수의 화소들 각각에 대하여 제1 입력 계조값을 획득한다(S1001).
다음, 무라 보상 모듈(115)은 제1 입력 계조값과 대응되는 기준 휘도 밴드에서의 제1 기준 계조값을 결정한다(S1002).
구체적으로, 무라 보상 모듈(115)은 복수의 화소들 각각에 대하여 설정 휘도 밴드에서의 제1 입력 계조값과 대응되는 기준 휘도 밴드에서의 제1 기준 계조값을 결정할 수 있다. 무라 보상 모듈(115)은 기준 휘도 밴드에서 설정 휘도 밴드에서의 제1 입력 계조값과 동일한 휘도를 가지는 계조값을 제1 기준 계조값으로 결정할 수 있다.
일 실시예에 있어서, 무라 보상 모듈(115)은 기준 휘도 밴드에 대한 설정 휘도 밴드의 제1 게인값을 이용하여 설정 휘도 밴드에서의 제1 입력 계조값과 대응되는 기준 휘도 밴드에서의 제1 기준 계조값을 결정할 수 있다. 제1 게인값은 해당 휘도 밴드에서의 계조값 및 해당 휘도 밴드에서의 계조값과 동일한 휘도를 가지는 기준 휘도 밴드에서의 계조값 간의 비율을 나타낼 수 있다. 이러한 제1 게인값은 해당 휘도 밴드의 2.2 감마 곡선과 기준 휘도 밴드의 2.2 감마 곡선을 비교하여 미리 설정될 수 있다. 그리고, 복수의 휘도 밴드들 각각에 대한 제1 게인값은 메모리(234)에 저장될 수 있다. 일 실시예에 있어서, 제1 게인값은 복수의 휘도 밴드들 각각의 DBV과 대응되어 메모리(234)에 저장될 수 있다.
무라 보상 모듈(115)은 메모리(234)에서 설정 휘도 밴드에 대한 제1 게인값을 획득하고, 획득된 제1 게인값을 기초로 설정 휘도 밴드에서의 제1 입력 계조값과 대응되는 기준 휘도 밴드에서의 제1 기준 계조값을 결정할 수 있다. 일 실시예에 있어서, 무라 보상 모듈(115)은 제1 입력 계조값에 획득된 제1 게인값을 승산하여 기준 휘도 밴드에서의 제1 기준 계조값을 산출할 수 있다.
다음, 무라 보상 모듈(115)은 제1 기준 계조값에 대한 기준 무라 보상값을 결정한다(S1003).
무라 보상 모듈(115)은 복수의 화소들 각각에 대하여 기준 무라 보상값을 획득할 수 있다. 디스플레이 장치(100)의 메모리(234)는 복수의 화소들 또는 복수의 블록들 각각에 대한 계조 별 기준 무라 보상값을 저장할 수 있다. 무라 보상 모듈(115)은 메모리(234)에서 해당 화소 또는 해당 화소를 포함하는 블록을 검색하고, 검색된 화소 또는 블록과 대응되는 계조별 기준 무라 보상값을 기초로 해당 화소의 제1 기준 계조값에 대한 기준 무라 보상값을 결정할 수 있다.
무라 보상 모듈(115)은 메모리(234)에 저장된 계조별 기준 무라 보상값 중 제1 기준 계조값과 대응되는 기준 무라 보상값을 검색할 수 있다. 무라 보상 모듈(115)은 제1 기준 계조값과 대응되는 기준 무라 보상값이 검색되면, 검색된 기준 무라 보상값을 해당 화소의 제1 입력 계조값에 대한 기준 무라 보상값으로 결정할 수 있다. 반면, 무라 보상 모듈(115)은 제1 기준 계조값과 대응되는 기준 무라 보상값이 검색되지 않으면, 메모리(234)에 저장된 계조별 기준 무라 보상값을 기초로 보간법을 수행하여 제1 기준 계조값에 대한 기준 무라 보상값을 산출할 수 있다.
다음, 무라 보상 모듈(115)은 제1 기준 계조값에 기준 무라 보상값을 반영한 제2 기준 계조값을 결정한다(S1004). 일 실시예에 있어서, 무라 보상 모듈(115)은 제1 기준 계조값에 기준 무라 보상값을 합산한 값을 제2 기준 계조값으로 결정할 수 있다.
다음, 무라 보상 모듈(115)은 기준 휘도 밴드에서의 제2 기준 계조값에 대응되는 설정 휘도 밴드에서의 제2 입력 계조값을 결정한다(S1005).
구체적으로, 무라 보상 모듈(115)은 복수의 화소들 각각에 대하여 기준 휘도 밴드에서의 제2 기준 계조값과 대응되는 설정 휘도 밴드에서의 제2 입력 계조값을 결정할 수 있다. 무라 보상 모듈(115)은 설정 휘도 밴드에서 기준 휘도 밴드에서의 제2 기준 계조값과 동일한 휘도를 가지는 계조값을 제2 입력 계조값으로 결정할 수 있다.
무라 보상 모듈(115)은 기준 휘도 밴드에 대한 설정 휘도 밴드의 제2 게인값을 이용하여 기준 휘도 밴드에서의 제2 기준 계조값과 대응되는 설정 휘도 밴드에서의 제2 입력 계조값을 결정할 수 있다. 제2 게인값은 기준 휘도 밴드에서의 계조값 및 기준 휘도 밴드에서의 계조값과 동일한 휘도를 가지는 설정 휘도 밴드에서의 계조값 간의 비율을 나타낼 수 있다. 이러한 제2 게인값은 해당 휘도 밴드의 2.2 감마 곡선과 기준 휘도 밴드의 2.2 감마 곡선을 비교하여 미리 설정될 수 있다. 그리고, 복수의 휘도 밴드들 각각에 대한 제2 게인값은 메모리(234)에 저장될 수 있다. 일 실시예에 있어서, 제2 게인값은 복수의 휘도 밴드들 각각의 DBV과 대응되어 메모리(234)에 저장될 수 있다.
무라 보상 모듈(115)은 메모리(234)에서 설정 휘도 밴드에 대한 제2 게인값을 획득하고, 획득된 제2 게인값을 기초로 기준 휘도 밴드에서의 제2 기준 계조값과 대응되는 설정 휘도 밴드에서의 제2 입력 계조값을 결정할 수 있다.
일 실시예에 있어서, 무라 보상 모듈(115)은 제2 기준 계조값에 획득된 제2 게인값을 승산하여 설정 휘도 밴드에서의 제2 입력 계조값을 산출할 수 있다.
다음, 무라 보상 모듈(115)은 제1 입력 계조값과 제2 입력 계조값을 기초로 입력 무라 보상값을 결정한다(S1006).
구체적으로, 무라 보상 모듈(115)은 제1 입력 계조값 및 제2 입력 계조값을 기초로 설정 휘도 밴드에서의 입력 무라 보상값을 결정할 수 있다. 일 실시예에 있어서, 무라 보상 모듈(115)은 제1 입력 계조값 및 제2 입력 계조값 간의 차를 해당 화소의 제1 입력 계조값에 대한 입력 무라 보상값으로 결정할 수 있다.
다시 도 9를 참조하면, 다음, 디스플레이 장치(100)는 영상 데이터를 입력 무라 보상값이 반영된 영상 데이터로 변환한다(S905).
구체적으로, 디스플레이 장치(100)의 타이밍 컨트롤러(116)는 외부로부터 입력된 영상 데이터에 무라 보상 모듈(115)에 의하여 결정된 복수의 화소들 각각에 대한 입력 무라 보상값을 반영하여, 무라 보상된 영상 데이터를 생성할 수 있다.
다음, 디스플레이 장치(100)의 타이밍 컨트롤러(116)는 변환된 영상 데이터를 디스플레이 패널(105)로 출력한다(S906). 디스플레이 장치(100)의 타이밍 컨트롤러(116)는 디스플레이 패널(105)에 입력 무라 보상값이 반영된 영상 데이터를 출력함으로써, 무라 보상된 영상이 디스플레이 패널(105)에 표시되도록 한다.
본 발명이 속하는 기술분야의 당업자는 상술한 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
또한, 본 명세서에 설명되어 있는 방법들은 적어도 부분적으로, 하나 이상의 컴퓨터 프로그램 또는 구성요소를 사용하여 구현될 수 있다.  이 구성요소는 휘발성 및 비휘발성 메모리를 포함하는 컴퓨터로 판독 가능한 매체 또는 기계 판독 가능한 매체를 통해 일련의 컴퓨터 지시어들로서 제공될 수 있다. 상기 지시어들은 소프트웨어 또는 펌웨어로서 제공될 수 있으며, 전체적 또는 부분적으로, ASICs, FPGAs, DSPs, 또는 그 밖의 다른 유사 소자와 같은 하드웨어 구성에 구현될 수도 있다. 상기 지시어들은 하나 이상의 프로세서 또는 다른 하드웨어 구성에 의해 실행되도록 구성될 수 있는데, 상기 프로세서 또는 다른 하드웨어 구성은 상기 일련의 컴퓨터 지시어들을 실행할 때 본 명세서에 개시된 방법들 및 절차들의 모두 또는 일부를 수행하거나 수행할 수 있도록 한다.
이상에서 설명한 본 명세서는 전술한 실시 예 및 첨부된 도면에 한정되는 것이 아니고, 본 명세서의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 명세서가 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다. 그러므로, 본 명세서의 범위는 후술하는 청구범위에 의하여 나타내어지며, 청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 명세서의 범위에 포함되는 것으로 해석되어야 한다.

Claims (20)

  1. 복수의 휘도 밴드들 중 하나를 설정 휘도 밴드로 설정하는 DBV 설정부;
    기준 휘도 밴드에서 계조별 기준 무라 보상값을 저장하는 메모리; 및
    상기 기준 휘도 밴드에서의 계조별 기준 무라 보상값을 기초로 상기 설정 휘도 밴드에서 제1 입력 계조값의 입력 무라 보상값을 결정하는 무라 보상값 결정부를 포함하는 무라 보상 모듈.
  2. 제1항에 있어서, 상기 무라 보상값 결정부는,
    상기 기준 휘도 밴드에서 상기 설정 휘도 밴드에서의 제1 입력 계조값과 대응되는 제1 기준 계조값을 결정하는 기준 계조값 결정부; 및
    상기 메모리에서 상기 제1 기준 계조값에 대한 기준 무라 보상값을 획득하는 기준 무라 보상값 결정부를 포함하는 무라 보상 모듈.
  3. 제2항에 있어서,
    상기 메모리는 상기 복수의 휘도 밴드들 각각에 대한 제1 게인값을 더 저장하고,
    상기 기준 계조값 결정부는 상기 메모리에서 상기 설정 휘도 밴드에 대한 제1 게인값을 획득하고, 상기 획득된 제1 게인값을 기초로 상기 설정 휘도 밴드에서의 제1 입력 계조값과 대응되는 상기 기준 휘도 밴드에서의 제1 기준 계조값을 결정하는 무라 보상 모듈.
  4. 제3항에 있어서,
    상기 제1 게인값은 해당 휘도 밴드에서의 계조값 및 상기 해당 휘도 밴드에서의 계조값과 동일한 휘도를 가지는 상기 기준 휘도 밴드에서의 계조값 간의 비율을 나타내는 무라 보상 모듈.
  5. 제1항에 있어서, 상기 무라 보상값 결정부는,
    상기 기준 휘도 밴드에서의 제1 기준 계조값에 대한 기준 무라 보상값을 기초로 상기 설정 휘도 밴드에서의 제1 입력 계조값에 대한 입력 무라 보상값을 결정하는 입력 무라 보상값 결정부를 포함하고,
    상기 기준 휘도 밴드에서의 제1 기준 계조값은 상기 설정 휘도 밴드에서의 제1 입력 계조값과 동일한 휘도를 가지는 무라 보상 모듈.
  6. 제5항에 있어서,
    상기 입력 무라 보상값 결정부는 상기 제1 기준 계조값에 상기 기준 무라 보상값을 반영하여 제2 기준 계조값을 산출하고, 상기 설정 휘도 밴드에서 상기 기준 휘도 밴드에서의 제2 기준 계조값과 대응되는 제2 입력 계조값을 결정하고, 상기 제1 입력 계조값 및 상기 제2 입력 계조값을 기초로 상기 설정 휘도 밴드에서의 제1 입력 계조값에 대한 입력 무라 보상값을 결정하는 무라 보상 모듈.
  7. 제6항에 있어서,
    상기 메모리는 상기 복수의 휘도 밴드들 각각에 대한 제2 게인값을 더 저장하고,
    상기 입력 무라 보상값 결정부는 상기 메모리에서 상기 설정 휘도 밴드에 대한 제2 게인값을 획득하고, 상기 획득된 제2 게인값을 기초로 상기 제2 기준 계조값과 대응되는 상기 설정 휘도 밴드에서의 제2 입력 계조값을 결정하는 무라 보상 모듈.
  8. 제7항에 있어서,
    상기 제2 게인값은 상기 기준 휘도 밴드에서의 계조값 및 상기 기준 휘도 밴드에서의 계조값과 동일한 휘도를 가지는 해당 휘도 밴드에서의 계조값 간의 비율을나타내는 무라 보상 모듈.
  9. 제6항에 있어서,
    상기 입력 무라 보상값 결정부는 상기 제1 입력 계조값 및 상기 제2 입력 계조값의 차를 상기 제1 입력 계조값에 대한 입력 무라 보상값으로 결정하는 무라 보상 모듈.
  10. 영상 데이터를 기초로 복수의 화소들 각각에 대한 제1 입력 계조값을 포함하는 계조 데이터를 생성하는 전처리부;
    기준 휘도 밴드에서의 기준 무라 보상값 및 상기 계조 데이터에 포함된 복수의 화소들의 제1 입력 계조값들을 이용하여 상기 복수의 화소들 각각에 대한 입력 무라 보상값을 결정하는 무라 보상 모듈;
    상기 영상 데이터를 상기 복수의 화소들 각각에 대하여 입력 무라 보상값이 반영된 영상 데이터로 변환하는 영상 데이터 변환부; 및
    상기 변환된 영상 데이터를 출력하는 영상 데이터 출력부를 포함하는 디스플레이 제어장치.
  11. 제10항에 있어서, 상기 무라 보상 모듈은,
    복수의 휘도 밴드들 중 하나를 설정 휘도 밴드로 설정하고, 상기 설정 휘도 밴드에 대응되는 디스플레이 밝기값을 출력하는 DBV 설정부; 및
    상기 디스플레이 밝기값, 상기 기준 휘도 밴드에서의 기준 무라 보상값 및 상기 계조 데이터에 포함된 복수의 화소들의 제1 입력 계조값들을 이용하여 상기 복수의 화소들 각각에 대하여 상기 설정 휘도 밴드에서의 입력 무라 보상값을 결정하는 무라 보상값 결정부를 포함하는 디스플레이 제어장치.
  12. 제11항에 있어서,
    상기 무라 보상값 결정부는, 상기 복수의 화소들의 제1 입력 계조값들 각각에 상기 디스플레이 밝기값에 대응되는 제1 게인값을 승산하여 상기 기준 휘도 밴드에서의 제1 기준 계조값들을 산출하고, 상기 기준 휘도 밴드에서의 제1 기준 계조값들 각각에 대하여 기준 무라 보상값을 획득하고,
    상기 제1 게인값은 상기 설정 휘도 밴드에서의 계조값 및 상기 설정 휘도 밴드에서의 계조값과 동일한 휘도를 가지는 상기 기준 휘도 밴드에서의 계조값 간의 비율을 나타내는 디스플레이 제어장치.
  13. 제11항에 있어서,
    상기 무라 보상값 결정부는, 상기 기준 휘도 밴드에서 상기 기준 무라 보상값이 반영된 제2 기준 계조값들 각각에 상기 디스플레이 밝기값에 대응되는 제2 게인값을 승산하여 상기 설정 휘도 밴드에서의 제2 입력 계조값들을 산출하고, 상기 복수의 화소들 각각에 대하여 상기 제1 입력 계조값과 상기 제2 입력 계조값의 차를 상기 입력 무라 보상값으로 결정하고,
    상기 제2 게인값은 상기 기준 휘도 밴드에서의 계조값 및 상기 기준 휘도 밴드에서의 계조값과 동일한 휘도를 가지는 상기 설정 휘도 밴드에서의 계조값 간의 비율을 나타내는 디스플레이 제어장치.
  14. 제10항에 있어서, 상기 무라 보상 모듈은,
    복수의 블록들 각각에 대하여 상기 기준 휘도 밴드에서의 계조별 기준 무라 보상값을 저장하는 메모리를 포함하고,
    상기 복수의 화소들은 상기 복수의 블록들로 구분되고, 상기 복수의 블록들 각각은 적어도 하나의 화소와 대응되는 디스플레이 제어장치.
  15. 복수의 휘도 밴드들 중 하나를 설정 휘도 밴드로 설정하는 단계;
    영상 데이터를 기초로 복수의 화소들 각각에 대한 제1 입력 계조값을 획득하는 단계;
    상기 제1 입력 계조값과 대응되는 기준 휘도 밴드에서의 제1 기준 계조값을 결정하고, 메모리에서 상기 기준 휘도 밴드에서의 제1 기준 계조값에 대한 기준 무라 보상값을 획득하는 단계; 및
    상기 기준 무라 보상값을 이용하여 상기 설정 휘도 밴드에서의 제1 입력 계조값에 대한 입력 무라 보상값을 결정하는 단계를 포함하는, 무라 보상 모듈을 이용한 무라 보상 방법.
  16. 제15항에 있어서,
    상기 기준 무라 보상값을 획득하는 단계는, 상기 기준 휘도 밴드에서 상기 설정 휘도 밴드에서의 제1 입력 계조값과 동일한 휘도를 가지는 계조값을 상기 제1 기준 계조값으로 결정하고,
    상기 제2 입력 계조값을 결정하는 단계는, 상기 설정 휘도 밴드에서 상기 기준 휘도 밴드에서의 제2 기준 계조값과 동일한 휘도를 가지는 계조값을 상기 제2 입력 계조값으로 결정하는, 무라 보상 모듈을 이용한 무라 보상 방법.
  17. 제15항에 있어서,
    상기 메모리는 복수의 블록들 각각에 대하여 상기 기준 휘도 밴드에서의 계조별 기준 무라 보상값을 저장하고,
    상기 복수의 화소들은 상기 복수의 블록들로 구분되고, 상기 복수의 블록들 각각은 적어도 하나의 화소와 대응되는, 무라 보상 모듈을 이용한 무라 보상 방법.
  18. 제17항에 있어서, 상기 기준 무라 보상값을 획득하는 단계는,
    상기 메모리에서 해당 화소와 대응되는 블록을 검색하고, 상기 검색된 블록의 제1 기준 계조값에 대한 기준 무라 보상값을 획득하는, 무라 보상 모듈을 이용한 무라 보상 방법.
  19. 제15항에 있어서, 상기 입력 무라 보상값을 결정하는 단계는,
    상기 기준 휘도 밴드에서 상기 제1 기준 계조값에 상기 획득된 기준 무라 보상값을 반영하여 제2 기준 계조값을 산출하는 단계;
    상기 기준 휘도 밴드에서의 제2 기준 계조값과 대응되는 상기 설정 휘도 밴드에서의 제2 입력 계조값을 결정하는 단계; 및
    상기 제1 입력 계조값 및 상기 제2 입력 계조값을 기초로 상기 설정 휘도 밴드에서의 제1 입력 계조값에 대한 입력 무라 보상값을 결정하는 단계를 포함하는, 무라 보상 모듈을 이용한 무라 보상 방법.
  20. 제19항에 있어서, 상기 입력 무라 보상값을 결정하는 단계는,
    상기 제1 입력 계조값과 상기 제2 입력 계조값의 차를 상기 설정 휘도 밴드에서의 제1 입력 계조값에 대한 입력 무라 보상값으로 결정하는, 무라 보상 모듈을 이용한 무라 보상 방법.
PCT/KR2023/007316 2022-05-30 2023-05-26 무라 보상 모듈, 이를 포함하는 디스플레이 제어장치 및 이를 이용한 무라 보상 방법 WO2023234658A1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR20220066223 2022-05-30
KR10-2022-0066223 2022-05-30
KR10-2023-0006803 2023-01-17
KR1020230006803A KR20230166869A (ko) 2022-05-30 2023-01-17 무라 보상 모듈, 이를 포함하는 디스플레이 제어장치 및 이를 이용한 무라 보상 방법

Publications (1)

Publication Number Publication Date
WO2023234658A1 true WO2023234658A1 (ko) 2023-12-07

Family

ID=89025306

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2023/007316 WO2023234658A1 (ko) 2022-05-30 2023-05-26 무라 보상 모듈, 이를 포함하는 디스플레이 제어장치 및 이를 이용한 무라 보상 방법

Country Status (1)

Country Link
WO (1) WO2023234658A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070059746A (ko) * 2005-12-07 2007-06-12 엘지.필립스 엘시디 주식회사 평판표시장치와 그 화질 제어장치 및 화질 제어방법
KR20200079920A (ko) * 2018-12-26 2020-07-06 주식회사 실리콘웍스 무라 보정 시스템
KR102132866B1 (ko) * 2013-12-31 2020-07-10 엘지디스플레이 주식회사 유기 발광 디스플레이 장치와 이의 구동 방법
KR20210082856A (ko) * 2019-12-26 2021-07-06 주식회사 실리콘웍스 무라 보상 회로 및 그를 채용한 디스플레이를 위한 구동 장치
KR102344733B1 (ko) * 2017-09-18 2021-12-30 엘지디스플레이 주식회사 광학 보상 시스템 및 그 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070059746A (ko) * 2005-12-07 2007-06-12 엘지.필립스 엘시디 주식회사 평판표시장치와 그 화질 제어장치 및 화질 제어방법
KR102132866B1 (ko) * 2013-12-31 2020-07-10 엘지디스플레이 주식회사 유기 발광 디스플레이 장치와 이의 구동 방법
KR102344733B1 (ko) * 2017-09-18 2021-12-30 엘지디스플레이 주식회사 광학 보상 시스템 및 그 방법
KR20200079920A (ko) * 2018-12-26 2020-07-06 주식회사 실리콘웍스 무라 보정 시스템
KR20210082856A (ko) * 2019-12-26 2021-07-06 주식회사 실리콘웍스 무라 보상 회로 및 그를 채용한 디스플레이를 위한 구동 장치

Similar Documents

Publication Publication Date Title
WO2018131759A1 (en) Display apparatus, control method and compensation coefficient calculation method thereof
WO2017209374A1 (en) Module type display apparatus, display apparatus comprising the module type display apparatus, and control method thereof
WO2018124784A1 (en) Display apparatus and display method
WO2017052102A1 (ko) 전자 장치, 그의 디스플레이 패널 장치 보정 방법 및 보정 시스템
WO2020027445A1 (ko) 화소 회로 및 이를 포함하는 표시 장치
WO2019139226A1 (ko) 전자 장치 및 그 제어 방법
WO2020085768A1 (en) Display apparatus and method for driving same
WO2017164458A1 (en) Organic light emitting diode display device and method of operating the same
WO2016095239A1 (zh) 一种图像显示方法、图像显示装置及显示器件
WO2016076497A1 (ko) 메타 데이터에 기초하여 영상을 디스플레이하는 방법 및 디바이스, 그에 따른 기록매체
WO2019132177A1 (en) Electroluminescent display device and method for driving the same
WO2017061691A1 (ko) 디스플레이장치 및 그 제어방법
WO2019240412A1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
WO2020050522A1 (ko) 엘이디 디스플레이의 휘도 보정 방법 및 시스템
WO2018110879A1 (en) Display apparatus and seam correction method thereof
WO2021261859A1 (ko) 표시 장치, 그것의 데이터 신호 보상 방법 및 딥러닝 기반 보상모델 생성 방법
WO2019066443A1 (ko) 디스플레이 장치 및 그 제어방법
WO2020101229A1 (en) Display apparatus and driving method thereof
WO2022045421A1 (ko) 디스플레이 장치 및 그 제어 방법
WO2020218783A1 (en) Display apparatus and control method thereof
WO2022034953A1 (ko) 전자 장치, 디스플레이 장치 및 그 제어 방법
WO2020204483A1 (en) Display apparatus and controlling method thereof
WO2021045379A1 (ko) 본딩불량을 판단하는 데이터 구동장치 및 이를 포함하는 표시장치
WO2023234658A1 (ko) 무라 보상 모듈, 이를 포함하는 디스플레이 제어장치 및 이를 이용한 무라 보상 방법
WO2022045676A1 (ko) 표시장치와 그 구동방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 23816319

Country of ref document: EP

Kind code of ref document: A1