WO2020024542A1 - 一种olt光模块告警方法和装置 - Google Patents

一种olt光模块告警方法和装置 Download PDF

Info

Publication number
WO2020024542A1
WO2020024542A1 PCT/CN2018/123320 CN2018123320W WO2020024542A1 WO 2020024542 A1 WO2020024542 A1 WO 2020024542A1 CN 2018123320 W CN2018123320 W CN 2018123320W WO 2020024542 A1 WO2020024542 A1 WO 2020024542A1
Authority
WO
WIPO (PCT)
Prior art keywords
chip
alarm
optical module
level
logical
Prior art date
Application number
PCT/CN2018/123320
Other languages
English (en)
French (fr)
Inventor
余百慕
戴启伟
蒋波
张军
Original Assignee
武汉电信器件有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 武汉电信器件有限公司 filed Critical 武汉电信器件有限公司
Publication of WO2020024542A1 publication Critical patent/WO2020024542A1/zh

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0062Network aspects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0062Network aspects
    • H04Q11/0067Provisions for optical access or distribution networks, e.g. Gigabit Ethernet Passive Optical Network (GE-PON), ATM-based Passive Optical Network (A-PON), PON-Ring
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • H04Q11/0062Network aspects
    • H04Q2011/0079Operation or maintenance aspects
    • H04Q2011/0083Testing; Monitoring

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Optical Communication System (AREA)

Abstract

本发明涉及光通信技术领域,具体涉及一种OLT光模块告警方法和装置,方法包括:将ONU端发送来的光信号进行处理,转换为电信号;采用10G LA芯片和1G LA芯片共同接收电信号,根据信号电压是否达到各自的告警阈值,两芯片分别输出对应的低电平"0"或高电平"1";对10G LA芯片和1G LA芯片的输出电平"0"或"1"进行适当地逻辑运算,使光模块根据运算结果输出期望的电平,进而实现模块告警。本发明基于10G LA芯片和1G LA芯片本身的告警功能,同时使用两芯片进行告警,根据信号告警的规律进行逻辑运算,无论是10G接收还是1G接收,OLT光模块均可正常告警,解决了10G告警和1G告警不兼容的告警难题,同时还可通过告警芯片来区分信号速率。

Description

一种OLT光模块告警方法和装置 【技术领域】
本发明涉及光通信技术领域,具体涉及一种OLT光模块告警方法和装置。
【背景技术】
随着人类对网速的要求越来越高,光纤入户的市场越来越大。10G-EPON(Ethernet Passive Optical Network,以太网无源光网络)的物理结构主要由多个ONU(Optiocal Network Unit,光网络单元)、OLT(Optical Line Terminal,光线路终端)和1:N的ODN(Optical Distribution Network,光分配网络)组成;其中,OLT安装于中心控制站,多个ONU安装于用户场所,ODN设置于OLT与各ONU之间,ODN包括光纤以及光分路器。如图1所示,网络结构采用树形拓扑结构,多个ONU共享一条光纤通路和一个光分路器,这样能较好地节省安装和维护的成本;其中,SNI表示业务节点接口,UNI表示用户网络接口,IF PON表示PON专用接口。参考图1,由OLT到ONU的数据传输称为下行传输,采用广播方式,各个ONU都会接收到来自OLT发送的数据,通过核对物理地址来确定是否接收。由ONU到OLT的数据传输称为上行传输,采用时分多址接入方式,每个ONU端只有在OLT分配到的指定时隙内发送数据,因此要求10G-EPON的ONU端有支持突发式发射,OLT端有支持突发式接收的光电子器件。
突发式接收意味着突发式告警,相比传统的连续告警,OLT的突发告警难度更高,而OLT光模块的突发告警性能直接影响了系统级对终端的ONU的判断:OLT突发情况下应该无光告警,而如果OLT突发情况下无光不告警,则会将对端的ONU当做流氓ONU踢下线,导致对端ONU无法正常工作,影响了整个10G EPON的系统使用。而10G EPON系统和普通的EPON系统不同,为了无缝的升级带宽,10G EPON的接收既有原来EPON系统的1G接收,也有10G EPON信号的10G接收。因此,OLT端不仅需要10G接收还需要1G接收。
目前,通常直接使用10GLA(Limite Amptifier,限幅放大器)芯片同时对1G信号和10G信号告警,然而,仅使用10GLA芯片告警很难同时兼容10G告警和1G告警。这是因为目前10G的输入电信号幅度在几十到几百毫伏,而1G的输入电信号幅度在几十到上千毫伏,如果以10G来设置告警阈值可能使得1G直接不告警,会导致错失告警信 息,进而直接影响对端ONU的正常工作。
鉴于此,克服上述现有技术所存在的缺陷是本技术领域亟待解决的问题。
【发明内容】
本发明需要解决的技术问题是:
在目前的10G-EPON OLT光模块中,通常直接使用10GLA芯片同时对1G信号和10G信号告警,然而,仅使用10GLA芯片很难同时兼容10G告警和1G告警,会导致错失告警信息,进而直接影响对端ONU的正常工作。
本发明通过如下技术方案达到上述目的:
第一方面,本发明提供了一种OLT光模块告警方法,包括:
将ONU端发送来的光信号进行处理,转换为电信号;
采用10G LA芯片和1G LA芯片共同接收电信号,根据信号电压是否达到各自的告警阈值,两芯片分别输出对应的低电平“0”或高电平“1”;
对10G LA芯片和1G LA芯片的输出电平“0”或“1”进行逻辑运算,使光模块根据运算结果输出期望的电平“0”或“1”,进而实现模块告警。
优选的,在所述对10G LA芯片和1G LA芯片的输出电平“0”或“1”进行逻辑运算之后,所述方法还包括:根据10G LA芯片和1G LA芯片各自的输出电平,判断当前告警的芯片,并使光模块输出判断结果。
优选的,在进行光模块告警之前,所述方法还包括:选择10G LA芯片、1G LA芯片以及OLT光模块的告警方式,并根据各自的告警方式确定两芯片输出电平间的逻辑运算关系;其中,所述告警方式为SD告警或LOS告警,所述SD告警是指芯片或光模块输出低电平“0”时告警,所述LOS告警是指芯片或光模块输出高电平“1”时告警。
第二方面,本发明还提供了一种模块告警中逻辑运算的确定方法,用于确定第一方面所述方法中的逻辑运算关系,包括:
在10G信号以及1G信号下,分别测试单独采用10G LA芯片以及1G LA芯片告警时芯片的告警功率点和告警恢复功率点;
根据测试数据以及两芯片的告警方式,分别确定不同信号、不同输入光功率下两芯片各自的输出电平“0”或“1”;
将相同信号以及输入光功率下两芯片的输出电平形成逻辑字符组,确定光模块期望告警以及期望告警恢复时分别对应的逻辑字符组;
根据光模块的告警方式,确定光模块期望的输出电平“0”或“1”,进而确定对应逻辑字符组之间的逻辑运算。
优选的,所述10G LA芯片、所述1G LA芯片以及OLT光模块的告警方式为SD告警或LOS告警,所述逻辑字符组之间的逻辑运算方法为或运算、与运算、或非运算以及与非运算中的一种,且运算方法根据所述10G LA芯片、所述1G LA芯片以及OLT光模块的告警方式进行选择;其中,所述SD告警是指芯片或光模块输出低电平“0”时告警,所述LOS告警是指芯片或光模块输出高电平“1”时告警。
优选的,当所述10G LA芯片、所述1G LA芯片以及OLT光模块均采用SD告警时,所述逻辑字符组之间进行“或”运算;
当所述10G LA芯片与所述1G LA芯片采用SD告警,OLT光模块采用LOS告警时,所述逻辑字符组之间进行“或非”运算;
当所述10G LA芯片、所述1G LA芯片以及OLT光模块均采用LOS告警时,所述逻辑字符组之间进行“与”运算;
当所述10G LA芯片与所述1G LA芯片采用LOS告警,OLT光模块采用SD告警时,所述逻辑字符组之间进行“与非”运算。
第三方面,本发明还提供了一种OLT光模块告警装置,用于实现第一方面所述的OLT光模块告警方法,包括10G LA芯片1、1G LA芯片2和运算处理单元3,所述10G LA芯片1和所述1G LA芯片2分别连接到所述运算处理单元3的输入端;所述10G LA芯片1和所述1G LA芯片2用于接收电信号并输出对应的低电平“0”或高电平“1”;所述运算处理单元3用于对所述10G LA芯片1和所述1G LA芯片2的输出电平“0”或“1”进行逻辑运算,以便OLT光模块根据运算结果输出期望的电平,实现模块正常告警。
优选的,所述运算处理单元3为MCU,所述MCU用于对所述10G LA芯片1和所述1G LA芯片2的输出电平“0”或“1”进行逻辑运算,得到OLT光模块期望输出的电平,并判断当前告警的芯片。
优选的,所述运算处理单元3为逻辑门芯片,所述逻辑门芯片用于对所述10G LA芯片1和所述1G LA芯片2的输出电平“0”或“1”进行逻辑运算,得到OLT光模块期望输出的电平。
优选的,所述运算处理单元3包括逻辑门31和比较器32,所述逻辑门31用于对所述10G LA芯片1和所述1G LA芯片2的输出电平“0”或“1”进行逻辑运算,以便得到OLT光模块期望输出的电平,所述比较器32用于判断出当前告警的芯片。
本发明的有益效果是:
本发明提供了一种OLT光模块告警方法和装置,同时给出告警方法中逻辑运算的确定方法,基于10G LA芯片和1G LA芯片本身的告警功能,在模块中同时使用10G LA芯片和1G LA芯片进行告警,根据信号告警的规律,对信号进行逻辑运算处理,使得无论接收到10G信号还是1G信号OLT光模块均可正常告警,从而解决了10G告警和1G告警不兼容的告警难题,同时还可通过告警的芯片来区分10G信号或者1G信号。
【附图说明】
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例中所需要使用的附图作简单地介绍。显而易见地,下面所描述的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种10G-EPON的组网图;
图2为本发明实施例提供的一种OLT光模块告警方法流程图;
图3为本发明实施例提供的一种OLT光模块告警中逻辑运算的确定方法流程图;
图4为本发明实施例提供的一种OLT光模块告警装置图;
图5为本发明实施例提供的一种OLT光模块告警装置图(运算处理单元为MCU);
图6为本发明实施例提供的另一种OLT光模块告警装置图(运算处理单元为逻辑门芯片);
图7为本发明实施例提供的另一种OLT光模块告警装置图(运算处理单元为逻辑门+比较器)。
【具体实施方式】
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
在本发明的描述中,术语“内”、“外”、“纵向”、“横向”、“上”、“下”、“顶”、“底”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明而不是要求本发明必须以特定的方位构造和操作,因此不应当理解为对本发明的限制。
此外,下面所描述的本发明各个实施方式中所涉及到的技术特征只要彼此之间未构成冲突就可以相互组合。下面就参考附图和实施例结合来详细说明本发明。
实施例1:
本发明实施例提供了一种OLT光模块告警方法,具体如图2所示,包括以下步骤:
步骤201,将ONU端发送来的光信号进行处理,转换为电信号。
在本发明实施例中,采用LA芯片进行告警,当ONU端有突发式发射时,OLT端需要先将光信号进行光电转换,再将转换后的电信号输送至LA芯片。
步骤202,采用10G LA芯片和1G LA芯片共同接收电信号,根据信号电压是否达到各自的告警阈值,两芯片分别输出对应的低电平“0”或高电平“1”。
传统的告警方案中,通常直接使用10GLA芯片进行信号告警,但由于1G信号和10G信号的输入电信号幅度不同,告警功率点也不同,仅使用10GLA芯片告警很难同时兼容10G告警和1G告警。在本发明实施例中,同时使用两种LA芯片,两种LA芯片可以是市面上生产的任一款10G LA芯片和1G LA芯片。芯片的告警阈值提前根据产品型号设置,对于任一LA芯片来说,所述告警阈值为一基准电压值,当输入电压满足小于该基准电压值时,即达到该芯片的告警阈值,对应的芯片告警,否则芯片不告警。由于输入电信号不容易被量化,而信号光的光功率更容易进行测试,因此,在本发明实施例中,通过测试两个芯片的光通道上的输入光功率来规定告警点。
根据ONU与OLT的工作原理可知,信号的告警模式为间隙告警,因此通过测试可得到在不同速率信号下两个芯片的告警功率点和告警恢复功率点,当输入光功率小于告警功率点时芯片告警,输出相应的低电平或高电平,即逻辑“0”或“1”;当输入光功率大于告警功率恢复点时芯片告警消失,输出相应的高电平或低电平,即逻辑“1”或“0”。通过分别对输入信号的比较判断后,两个LA芯片各自输出相应的电平,即逻辑“0”或“1”。
步骤203,对10G LA芯片和1G LA芯片的输出电平“0”或“1”进行逻辑运算,使光模块根据运算结果输出期望的电平“0”或“1”,进而实现模块告警。其中,在10G信号下,经逻辑运算后OLT光模块的期望告警结果与10G LA芯片的告警结果一致;在1G信号下,经逻辑运算后OLT光模块的期望告警结果与1G LA芯片的告警结果一致。
在本发明实施例中,采用10G LA芯片和1G LA芯片两个芯片告警,在10G信号下,期望在10G LA芯片告警时OLT光模块才输出告警,而仅有1G LA芯片告警时OLT光模块不告警;在1G信号下,期望1G LA芯片告警时OLT光模块才输出告警,而仅有10G LA 芯片告警时OLT光模块不告警。同理地,在10G信号下,期望在10G LA芯片告警消失时OLT光模块结束告警;在1G信号下,期望1G LA芯片告警消失时OLT光模块结束告警。对于OLT光模块期望输出的逻辑“0”或“1”,可通过对两个芯片的输出电平做适当的逻辑运算得到,使得无论接收到10G信号还是接收到1G信号,OLT光模块均可正常告警。
本发明实施例提供的一种OLT光模块告警方法,基于10G LA芯片和1G LA芯片本身的告警功能,在OLT光模块中同时使用10G LA芯片和1G LA芯片进行告警,并根据信号告警的规律,对信号进行逻辑运算处理,使得OLT无论接收到10G信号还是1G信号均可产生相应的告警,从而解决了10G告警和1G告警不兼容的告警难题,避免错失信号告警。
在本发明实施例中,10G LA芯片和1G LA芯片本身都具有告警功能,10G LA芯片或1G LA芯片产生告警后,经过逻辑运算,OLT光模块输出相应的告警信号。其中,在进行所述步骤201-步骤203之前,还需提前选择好10G LA芯片、1G LA芯片以及OLT光模块的告警方式,并根据各自的告警方式确定两芯片输出电平间的逻辑运算关系。所述10G LA芯片、所述1G LA芯片以及OLT光模块的告警方式可以是SD告警,也可以是LOS告警。如果告警方式为SD告警,则芯片或光模块输出低电平时告警,输出高电平时不告警,即逻辑“0”时告警,而逻辑“1”时不告警;如果告警方式为LOS告警,则芯片或光模块输出高电平时告警,输出低电平时不告警,即逻辑“1”时告警,而逻辑“0”时不告警。
需要说明的是,所述10G LA芯片与所述1G LA芯片的告警方式可以相同也可以不同,比如两者可均为SD告警,或者均为LOS告警,或者其中一个为SD告警而另一个为LOS告警。OLT光模块的告警方式具体可根据客户的需求进行选择,如果客户需要模块输出低电平“0”时告警,则选择SD告警;如果客户需要模块输出高电平“1”时告警,则选择LOS告警。
在本发明实施例中,所述逻辑运算可以是或运算、与运算、或非运算以及与非运算中的一种,而不限于某一种特定的运算,且具体运算方法可以根据所述10G LA芯片、所述1G LA芯片以及OLT光模块各自的告警方式进行选择,使之满足运算后使OLT光模块输出期望的“0”或“1”。由于芯片的告警方式不同,客户需求不同,最终期望得到的电平也就不同,因此需要选择的逻辑运算也就不同。对于逻辑运算方法的选择,具体可参考实施例2。
结合本发明实施例,还存在一种优选的实现方案,在所述步骤203中,除了对10G LA芯片和1G LA芯片的输出电平“0”或“1”进行逻辑运算,以解决传统告警方案中OLT光模块告警困难的问题以外,还包括以下步骤:根据10G LA芯片和1G LA芯片各自的输出电平,判断当前告警的芯片,并使光模块输出将判断结果输出。其中,逻辑运算以及告警芯片的判断过程均可通过微控制单元(Micro Controller Unit,简写为MCU)来实现。如此一来,不仅可实现光模块正常告警,还可识别出告警的芯片,进而通过告警的芯片来区分信号的速率,判断是10G还是1G信号,使方案更加优化。
实施例2:
在上述实施例1的基础上,本发明实施例还提供了一种模块告警中逻辑运算的确定方法,用于确定实施例1中涉及到的逻辑运算关系,如图3,具体包括以下步骤:
步骤301,在10G信号以及1G信号下,分别测试单独采用10G LA芯片以及1G LA芯片告警时芯片的告警功率点和告警恢复功率点;
步骤302,根据测试数据以及两芯片的告警方式,分别确定不同信号、不同输入光功率下两芯片各自的输出电平“0”或“1”;
步骤303,将相同信号以及输入光功率下两芯片的输出电平形成逻辑字符组,确定光模块期望告警以及期望告警恢复时分别对应的逻辑字符组;
步骤304,根据光模块的告警方式,确定光模块期望的输出电平“0”或“1”,进而确定对应逻辑字符组之间的逻辑运算。
在本发明实施例中,所述10G LA芯片、所述1G LA芯片以及OLT光模块的告警方式为SD告警或LOS告警,可分别提前选择确定好;其中,所述SD告警是指芯片或光模块输出低电平“0”时告警,输出高电平“1”时不告警;所述LOS告警是指芯片或光模块输出高电平“1”时告警,输出低电平“0”时不告警。需要说明的是,所述10G LA芯片与所述1G LA芯片的告警方式可以相同也可以不同,比如两者可均为SD告警,或者均为LOS告警,或者其中一个为SD告警而另一个为LOS告警。OLT光模块的告警方式具体可根据客户的需求进行选择,如果客户需要模块输出低电平“0”时告警,则选择SD告警;如果客户需要模块输出高电平“1”时告警,则选择LOS告警。
在所述步骤304中,所述逻辑字符组之间的逻辑运算方法可为或运算、与运算、或非运算以及与非运算中的一种,且运算方法根据所述10G LA芯片、所述1G LA芯片以及OLT光模块的告警方式进行选择。其中,当所述10G LA芯片、所述1G LA芯片以及 OLT光模块均采用SD告警时,所述逻辑字符组之间进行“或”运算;当所述10G LA芯片与所述1G LA芯片采用SD告警,OLT光模块采用LOS告警时,所述逻辑字符组之间进行“或非”运算;当所述10G LA芯片、所述1G LA芯片以及OLT光模块均采用LOS告警时,所述逻辑字符组之间进行“与”运算;当所述10G LA芯片与所述1G LA芯片采用LOS告警,OLT光模块采用SD告警时,所述逻辑字符组之间进行“与非”运算。
下面就结合功率数据,将所述10G LA芯片、所述1G LA芯片以及OLT光模块采用不同告警方式时的逻辑运算方法确定进行说明:在一个具体的实施例中,经过所述步骤301中的多次功率测试后,得到如表1所示的功率数据。
表1为不同信号下不同LA芯片的功率点测试数据及OLT光模块的期望数据。
Figure PCTCN2018123320-appb-000001
表1中共给出了#1-#6六组不同的测试数据,前6行为10G信号下的测试数据,后6行为1G信号下的测试数据。其中,1G SDA@10G表示在10G信号下1G LA芯片的告警功率点,10G SDA@10G表示在10G信号下10G LA芯片的告警功率点,SDA@10G表示10G信号下OLT光模块的期望告警功率点;1G SDD@10G表示在10G信号下的1G LA芯片的告警恢复功率点,10G SDD@10G表示在10G信号下10G LA芯片的告警恢复功率点,SDD@10G表示10G信号下OLT光模块的期望告警恢复功率点。同理,1G SDA@1G表示在1G信号下1G LA芯片的告警功率点,10G SDA@1G表示在1G信号下10G LA芯片的告警功率点,SDA@1G表示1G信号下期望OLT光模块的告警功率点;1G SDD@1G表示在1G信号下的1G LA芯 片的告警恢复功率点,10G SDD@1G表示在1G信号下10G LA芯片的告警恢复功率点,SDD@1G表示1G信号下期望OLT光模块的告警恢复功率点。
在表1提供的六组数据中,参考前6行功率值数据可知,在10G信号下,10G LA芯片的告警功率点均小于1G LA芯片的告警功率点,10G LA芯片的告警恢复功率点均小于1G LA芯片的告警恢复功率点。同样地,参考后6行功率值数据可知,在1G信号下,1G LA芯片的告警功率点均小于10G LA芯片的告警功率点,1G LA芯片的告警恢复功率点均小于10G LA芯片的告警恢复功率点。因此,用10G LA芯片告10G信号的警比用1G LA芯片告10G信号的警更好,此时OLT光模块期望的告警功率点和告警恢复点与10G LA芯片一致;而用1G LA芯片告1G信号的警比用10G LA芯片告1G信号的警更好,则OLT光模块期望的告警功率点和告警恢复点与1G LA芯片一致。
此处以所述10G LA芯片、所述1G LA芯片以及OLT光模块均采用SD告警为例进行说明,则此时对于两个芯片以及OLT光模块来说,无光时输出低电平“0”,芯片或光模块告警;有光时输出高电平“1”,芯片或光模块不告警。在10G信号下,当10G芯片告警时,则光模块期望输出电平“0”,从而模块告警;当10G芯片恢复告警时,则光模块期望输出电平为“1”,从而模块结束告警。同理,在1G信号下,当1G芯片告警时,则光模块期望输出电平“0”,从而模块告警;当1G芯片恢复告警时,则光模块期望输出电平“1”,从而模块结束告警。具体分析结果如表2所示。
表2为两个芯片以OLT光模块均为SD告警时的逻辑运算关系。
Figure PCTCN2018123320-appb-000002
根据表1中的#1数据,首先参考前3行功率值数据,在10G信号下,10G LA芯片的告警功率点为P 1=-33.6,1G LA芯片的告警功率点为P 2=-29.4,且P 1小于P 2,则当前输入的光功率值可有三种情况:大于P 2,小于P 1,以及在P 1和P 2之间。
结合表2中前3行,在10G信号下,假设当前输入光功率P为-28,由于P>P 1,P>P 2,则10G LA芯片与1G LA芯片均不告警,两芯片均输出高电平“1”,并形成逻辑字符组“1,1”,此时期望OLT光模块不告警,输出低电平“1”,参考第3行;
假设当前输入光功率P为-30,由于P>P 1,P<P 2,则10G LA芯片不告警,1G LA芯片告警,两芯片分别输出高电平“1”和低电平“0”,并形成逻辑字符组“1,0”,而此时10G LA芯片未告警,期望OLT光模块也不告警,输出高电平“1”,参考第2行;
假设当前输入光功率P为-35,由于P<P 1,P<P 2,则10G LA芯片与1G LA芯片均告警,两芯片均输出低电平“0”,并形成逻辑字符组“0,0”,此时10G LA芯片告警,期望OLT光模块告警,输出低电平“0”。
同理地,对于1G信号下的告警情况可参考第7-9行,其分析过程与上述类似,此处不再赘述。在第7行,10G LA芯片与1G LA芯片的输出电平形成逻辑字符组“0,0”,此时期望OLT光模块告警,输出低电平“0”;在第8行和第9行,两芯片的输出电平分别形成逻辑字符组“0,1”和“1,1”,此时期望OLT光模块不告警,输出高电平“1”。
根据以上分析,光模块期望告警时对应的逻辑字符组为“0,0”,而不告警时对应的逻辑字符组为“1,0”“0,1”以及“1,1”;由于光模块采用SD告警,只有输出“0”时告警,输出“1”时不告警。因此,希望“0,0”进行逻辑运算后得到“0”,“1,0”、“0,1”以及“1,1”进行逻辑运算后均得到“1”,综合判断,只有采用“或”运算时可达到该结果。因此确定,当所述10G LA芯片、所述1G LA芯片以及OLT光模块均采用SD告警时,所述逻辑字符组之间进行“或”运算。
继续参考表1中第4-6行功率值数据,结合表2中第4-6行,当告警恢复时,在10G信号下,10G LA芯片的告警恢复功率点为P 3=-32,1G LA芯片的告警恢复功率点为P 4=-29,且P 3小于P 4。假设此时输入光功率P为-33,P<P 3,P<P 4,则10G LA芯片与1G LA芯片告警未消失,两芯片均输出低电平“0”,并形成逻辑字符组“0,0”,此时期望OLT光模块告警未恢复,输出低电平“0”;
假设当前输入光功率P为-31,由于P>P 3,P<P 4,则10G LA芯片告警恢复,1G LA芯片告警未恢复,两芯片分别输出高电平“1”和低电平“0”,并形成逻辑字符组“1,0”,此时期望OLT光模块告警恢复,输出高电平“1”;
假设当前输入光功率P为-27,由于P>P 3,P>P 4,则10G LA芯片与1G LA芯片均告警恢复,两芯片均输出高电平“1”,并形成逻辑字符组“1,1”,此时期望OLT光模块告警恢复,输出高电平“1”。
同理地,对于1G信号下的告警恢复情况可参考第10-12行,其分析过程与上述类似,此处不再赘述。在第10行和第11行,10G LA芯片与1G LA芯片的输出电平分别形成逻辑字符组“1,1”和“0,1”,此时期望OLT光模块告警恢复,输出高电平“1”;在第12行,两芯片的输出电平形成逻辑字符组“0,0”,此时期望OLT光模块告警不恢复,输出低电平“0”。
根据以上分析,光模块期望告警恢复时对应的逻辑字符组为“1,1”、“1,0”以及“0,1”,由于光模块采用SD告警,只有输出“1”时告警恢复。因此,“1,0”、“0,1”以及“1,1”进行逻辑运算后均得到“1”,综合判断,“或”运算同样可达到该结果。因此进一步确定,当所述10G LA芯片、所述1G LA芯片以及OLT光模块均采用SD告警时,所述逻辑字符组之间进行“或”运算。
通过上述逻辑运算过程,无论是10G信号接收还是1G信号接收,OLT光模块均可根据对应芯片的告警结果实现正常告警,从而避免了错失信号告警情况的发生。
在另一个具体的实施例中,以1G LA芯片、10G LA芯片的告警方式均为SD告警,OLT光模块的输出告警方式为LOS告警为例,则对于1G LA芯片和10G LA芯片来说,仍是输出低电平“0”时芯片告警;而对于OLT光模块来说,输出高电平“1”时模块告警。那么,此时逻辑运算需选择“或非运算”方可满足OLT光模块的告警要求,具体可参考表3。
表3为两个芯片均为SD告警而光模块为LOS告警时的逻辑运算关系。
Figure PCTCN2018123320-appb-000003
Figure PCTCN2018123320-appb-000004
相比于表2,由于两个芯片的告警方式不变,而光模块的告警方式变为LOS告警,因此,对应的“光模块期望输出电平”一栏下的“0”全部变为“1”,“1”全部变为“0”,同一行中逻辑字符组间的逻辑运算变为“或非”运算。比如,第1行中“0或非0”运算得到“1”,第2、3行中,“1或非0”运算得到“0”,“1或非1”运算得到“0”,以此类推其他行,进而使OLT光模块输出期望的电平。
在其他实施例中,还可改变10G LA芯片与1G LA芯片的告警方式,比如表4中所示,所述10G LA芯片与所述1G LA芯片采用LOS告警,OLT光模块采用SD告警时,通过分析可知逻辑字符组之间需进行“与非”运算;再比如表5中所示,所述10G LA芯片、所述1G LA芯片以及OLT光模块均采用LOS告警时,通过分析可知逻辑字符组之间需进行“与”运算,从而使OLT光模块输出期望的电平。具体原理以及过程同上,此处不再赘述。无论采取何种告警方式的互相组合以及最终采用何种逻辑运算方法,最终均可使得无论是10G信号接收还是1G信号接收,OLT光模块均可实现正常告警的效果。
表4为两个芯片均为LOS告警而光模块为SD告警时的逻辑运算关系。
Figure PCTCN2018123320-appb-000005
表5为两个芯片以OLT光模块均为LOS告警时的逻辑运算关系。
Figure PCTCN2018123320-appb-000006
实施例3:
在上述实施例1和实施例2的基础上,本发明实施例还提供了一种OLT光模块告警装置,可用于实现实施例1和实施例2所述的OLT光模块告警方法。如图4,告警装置包括10G LA芯片1、1G LA芯片2和运算处理单元3,所述10G LA芯片1和所述1G LA芯片2分别连接到所述运算处理单元3的输入端;所述10G LA芯片1和所述1G LA芯片2用于接收电信号,并根据信号电压是否满足对应的告警阈值输出对应的低电平“0”或高电平“1”;所述运算处理单元3用于对所述10G LA芯片1和所述1G LA芯片2的输出电平“0”或“1”进行逻辑运算,以便OLT光模块根据运算结果输出期望的电平,实现模块正常告警。
本发明实施例提供的一种OLT光模块告警装置中,在OLT光模块中同时使用10G LA芯片和1G LA芯片进行告警,并根据信号告警的规律,采用MCU或逻辑门对两个芯片的告警信号进行逻辑运算处理,使得OLT无论接收到10G信号还是1G信号均可实现正常告警,从而解决了OLT光模块中10G告警和1G告警不兼容的告警难题。
在本发明实施例中,所述10G LA芯片2和所述1G LA芯片1本身都具有告警功能,所述10G LA芯片1、所述1G LA芯片2以及经所述运算处理单元3运算后整个OLT光模块的告警方式可以是SD告警,也可以是LOS告警。如果告警方式为SD告警,则芯片或光模块输出低电平时告警,输出端为高电平时不告警,即逻辑“0”时告警,而逻辑“1”时不告警;如果告警方式为LOS告警,则芯片或光模块输出高电平时告警,输出端为低 电平时不告警,即逻辑“1”时告警,而逻辑“0”时不告警。需要说明的是,所述10G LA芯片1与所述1G LA芯片2的告警方式可以相同也可以不同,比如两者可均为SD告警,或者均为LOS告警,或者其中一个为SD告警而另一个为LOS告警;而OLT光模块的告警方式可根据客户的需求进行选择。
在本发明实施例中,所述逻辑运算可以是或运算、与运算、或非运算以及与非运算中的一种,而不限于某一种特定的运算,具体运算方法可以根据所述10G LA芯片1、所述1G LA芯片2以及OLT光模块的告警方式进行选择,使之满足运算后使OLT光模块输出期望的“0”或“1”。由于芯片的告警方式不同,客户需求不同,最终期望得到的电平也就不同,因此需要选择的逻辑运算也就不同,具体可参考实施例1和实施例2中的相关介绍。
参考图4,除所述10G LA芯片1、所述1G LA芯片2与所述运算处理单元3以外,本发明实施例中完整的告警装置还包括前端信号运算处理单元4和金手指5,所述前端信号运算处理单元4的输出端分别与所述10G LA芯片1和所述1G LA芯片2连接,所述金手指5与所述运算处理单元3的输出端连接。其中,所述前端信号运算处理单元4用于将接收到的ONU端发送来的光信号转变为电信号,并进一步将电信号发送至所述10G LA芯片1与所述1G LA芯片2;所述金手指5用于接收所述运算处理单元3的处理结果,并将处理结果输出给OLT的板卡系统,以便进行后续信号处理。
参考图5,在一个具体的实施例中,所述运算处理单元3可以是MCU,通过MCU对所述10G LA芯片1和所述1G LA芯片2的输出电平“0”或“1”进行逻辑运算,得到最终OLT光模块期望输出的电平,所述MCU进而将运算结果反馈给所述金手指5或者上报给对应的寄存器。其中,MCU中的逻辑运算可以是硬件逻辑运算,也可以是软件逻辑运算。在此基础上,除进行相应的逻辑运算以外,所述MCU还可分析判断出当前告警的芯片,进而区分告警信号的速率。
参考图6,在另一个具体的实施例中,所述运算处理单元3还可以是逻辑门芯片,所述逻辑门芯片用于对所述10G LA芯片1和所述1G LA芯片2的输出电平“0”或“1”进行逻辑运算,得到最终OLT光模块需要输出的电平。其中,所述逻辑门芯片通过硬件逻辑运算计算出结果,并将运算结果反馈给所述金手指5或者上报给对应的寄存器。在不需要对告警芯片进行判断的情况下,通过所述逻辑门芯片的逻辑门运算即可实现OLT光模块告警,解决传统方案中的告警兼容难题,与所述MCU相比,仅使用逻辑门结构简单,成本较低。
结合本发明实施例,还存在一种优选的实现方案,如图7,所述运算处理单元3包括逻辑门31和比较器32,所述逻辑门31的输入端分别与所述10G LA芯片1和所述1G LA芯片2连接,所述比较器32的输入端分别与所述10G LA芯片1和所述1G LA芯片2连接。所述逻辑门31用于对所述10G LA芯片1和所述1G LA芯片2的输出电平“0”或“1”进行逻辑运算,得到最终OLT光模块需要输出的电平;所述比较器32用于根据所述10G LA芯片1和所述1G LA芯片2的输出电平“0”或“1”以及OLT光模块输出的电平进行比较,进而判断出当前告警的芯片。
在本发明实施例中,通过所述10G LA芯片1、所述1G LA芯片2的告警以及所述运算处理单元3的逻辑运算,无论接收到10G信号还是1G信号,OLT光模块均可实现正常告警,解决了10G告警和1G告警不兼容的难题;在优选方案中,所述运算处理单元3还可对告警的芯片进行判断,进而区分信号的速率。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (10)

  1. 一种OLT光模块告警方法,其特征在于,包括:
    将ONU端发送来的光信号进行处理,转换为电信号;
    采用10G LA芯片和1G LA芯片共同接收电信号,根据信号电压是否达到各自的告警阈值,两芯片分别输出对应的低电平“0”或高电平“1”;
    对10G LA芯片和1G LA芯片的输出电平“0”或“1”进行逻辑运算,使光模块根据运算结果输出期望的电平“0”或“1”,进而实现模块告警。
  2. 根据权利要求1所述的OLT光模块告警方法,其特征在于,在所述对10G LA芯片和1G LA芯片的输出电平“0”或“1”进行逻辑运算之后,所述方法还包括:根据10G LA芯片和1G LA芯片各自的输出电平,判断当前告警的芯片,并使光模块输出判断结果。
  3. 根据权利要求1所述的OLT光模块告警方法,其特征在于,在进行光模块告警之前,所述方法还包括:选择10G LA芯片、1G LA芯片以及OLT光模块的告警方式,并根据各自的告警方式确定两芯片输出电平间的逻辑运算关系;其中,所述告警方式为SD告警或LOS告警,所述SD告警是指芯片或光模块输出低电平“0”时告警,所述LOS告警是指芯片或光模块输出高电平“1”时告警。
  4. 一种模块告警中逻辑运算的确定方法,其特征在于,包括:
    在10G信号以及1G信号下,分别测试单独采用10G LA芯片以及1G LA芯片告警时芯片的告警功率点和告警恢复功率点;
    根据测试数据以及两芯片的告警方式,分别确定不同信号、不同输入光功率下两芯片各自的输出电平“0”或“1”;
    将相同信号以及输入光功率下两芯片的输出电平形成逻辑字符组,确定光模块期望告警以及期望告警恢复时分别对应的逻辑字符组;
    根据光模块的告警方式,确定光模块期望的输出电平“0”或“1”,进而确定对应逻辑字符组之间的逻辑运算。
  5. 根据权利要求4所述的模块告警中逻辑运算的确定方法,其特征在于,所述10G LA芯片、所述1G LA芯片以及OLT光模块的告警方式为SD告警或LOS告警,所述逻辑字符组之间的逻辑运算方法为或运算、与运算、或非运算以及与非运算中的一种,且运算方法根据所 述10G LA芯片、所述1G LA芯片以及OLT光模块的告警方式进行选择;其中,所述SD告警是指芯片或光模块输出低电平“0”时告警,所述LOS告警是指芯片或光模块输出高电平“1”时告警。
  6. 根据权利要求5所述的模块告警中逻辑运算的确定方法,其特征在于,当所述10G LA芯片、所述1G LA芯片以及OLT光模块均采用SD告警时,所述逻辑字符组之间进行“或”运算;
    当所述10G LA芯片与所述1G LA芯片采用SD告警,OLT光模块采用LOS告警时,所述逻辑字符组之间进行“或非”运算;
    当所述10G LA芯片、所述1G LA芯片以及OLT光模块均采用LOS告警时,所述逻辑字符组之间进行“与”运算;
    当所述10G LA芯片与所述1G LA芯片采用LOS告警,OLT光模块采用SD告警时,所述逻辑字符组之间进行“与非”运算。
  7. 一种OLT光模块告警装置,其特征在于,包括10G LA芯片(1)、1G LA芯片(2)和运算处理单元(3),所述10G LA芯片(1)和所述1G LA芯片(2)分别连接到所述运算处理单元(3)的输入端;所述10G LA芯片(1)和所述1G LA芯片(2)用于接收电信号并输出对应的低电平“0”或高电平“1”;所述运算处理单元(3)用于对所述10G LA芯片(1)和所述1G LA芯片(2)的输出电平“0”或“1”进行逻辑运算,以便OLT光模块根据运算结果输出期望的电平,实现模块正常告警。
  8. 根据权利要求7所述的OLT光模块告警装置,其特征在于,所述运算处理单元(3)为MCU,所述MCU用于对所述10G LA芯片(1)和所述1G LA芯片(2)的输出电平“0”或“1”进行逻辑运算,得到OLT光模块期望输出的电平,并判断当前告警的芯片。
  9. 根据权利要求7所述的OLT光模块告警装置,其特征在于,所述运算处理单元(3)为逻辑门芯片,所述逻辑门芯片用于对所述10G LA芯片(1)和所述1G LA芯片(2)的输出电平“0”或“1”进行逻辑运算,得到OLT光模块期望输出的电平。
  10. 根据权利要求7所述的OLT光模块告警装置,其特征在于,所述运算处理单元(3)包括逻辑门(31)和比较器(32),所述逻辑门(31)用于对所述10G LA芯片(1)和所述 1G LA芯片(2)的输出电平“0”或“1”进行逻辑运算,以便得到OLT光模块期望输出的电平,所述比较器(32)用于判断出当前告警的芯片。
PCT/CN2018/123320 2018-08-01 2018-12-25 一种olt光模块告警方法和装置 WO2020024542A1 (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201810863188.0A CN109068198A (zh) 2018-08-01 2018-08-01 一种olt光模块告警方法和装置
CN201810863188.0 2018-08-01

Publications (1)

Publication Number Publication Date
WO2020024542A1 true WO2020024542A1 (zh) 2020-02-06

Family

ID=64832220

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2018/123320 WO2020024542A1 (zh) 2018-08-01 2018-12-25 一种olt光模块告警方法和装置

Country Status (2)

Country Link
CN (1) CN109068198A (zh)
WO (1) WO2020024542A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109068198A (zh) * 2018-08-01 2018-12-21 武汉电信器件有限公司 一种olt光模块告警方法和装置
CN112986804B (zh) * 2021-04-28 2021-09-07 成都万创科技股份有限公司 一种基于Android设备量产过程中测试PCBA的软件实现方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202256782U (zh) * 2011-06-03 2012-05-30 深圳思达光电通信技术有限公司 Sfp+双收光模块
CN205490557U (zh) * 2016-01-21 2016-08-17 深圳新飞通光电子技术有限公司 多通道平均接收光功率丢失告警电路及包含其的多通道光收发模块
CN108111229A (zh) * 2017-12-15 2018-06-01 青岛海信宽带多媒体技术有限公司 一种光模块接收电路及光模块
CN109068198A (zh) * 2018-08-01 2018-12-21 武汉电信器件有限公司 一种olt光模块告警方法和装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202256782U (zh) * 2011-06-03 2012-05-30 深圳思达光电通信技术有限公司 Sfp+双收光模块
CN205490557U (zh) * 2016-01-21 2016-08-17 深圳新飞通光电子技术有限公司 多通道平均接收光功率丢失告警电路及包含其的多通道光收发模块
CN108111229A (zh) * 2017-12-15 2018-06-01 青岛海信宽带多媒体技术有限公司 一种光模块接收电路及光模块
CN109068198A (zh) * 2018-08-01 2018-12-21 武汉电信器件有限公司 一种olt光模块告警方法和装置

Also Published As

Publication number Publication date
CN109068198A (zh) 2018-12-21

Similar Documents

Publication Publication Date Title
US9338530B2 (en) Versatile optical network interface methods and systems
CN109150366B (zh) 一种光网络单元onu注册的方法、装置及系统
CN101047442A (zh) 一种无源光网络的维护方法及其系统
CN101018090B (zh) 在光通信网络中检测光接收功率的装置和方法
US9071405B2 (en) Optical line terminal, optical network unit and passive optical network system
JP2007166496A (ja) 光加入者線端局装置、異常監視装置および光加入者線終端装置の異常検出方法
WO2020024542A1 (zh) 一种olt光模块告警方法和装置
CN101005317A (zh) 检测上行发送错误和保护无源光网络终端的方法和装置
CN102301670B (zh) 无源光网络突发发送方法及接收机复位方法与装置
US9287981B2 (en) Station-side apparatus and PON system
US11310573B2 (en) Line card and design method therefor, communication control method and device, and storage medium
CN109995436B (zh) 光线路终端的单板及光线路终端
CN102202245B (zh) 信号处理方法、装置及系统
CN111954101B (zh) Gpon系统中重复alloc id的检测方法与装置
JP2010154404A (ja) 加入者宅側光回線終端装置
CN103095369A (zh) 一种快速信号检测电路
EP2562947B1 (en) Method, apparatus and system for passive optical network communication
JP2008277893A (ja) マルチレートponシステムとその局側装置、端末装置及び伝送レート設定方法
CN103004108A (zh) 光功率检测方法、装置、设备和光模块
WO2016095381A1 (zh) 一种业务传输方法和装置
CN101567726A (zh) 一种帧数据的处理方法、光网络单元、光线路终端及光网络系统
CN102347798A (zh) 一种光信号的发送方法、设备和光信号的传输系统
CN101217496A (zh) 一种数据传输方法、系统和装置
CN101729153A (zh) 一种光信号的接收方法、装置和系统
JP5640724B2 (ja) 加入者通信システム、通信制御方法、及びプログラム

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18928480

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 18928480

Country of ref document: EP

Kind code of ref document: A1