WO2019207411A1 - 半導体装置、および半導体装置の作製方法 - Google Patents
半導体装置、および半導体装置の作製方法 Download PDFInfo
- Publication number
- WO2019207411A1 WO2019207411A1 PCT/IB2019/053112 IB2019053112W WO2019207411A1 WO 2019207411 A1 WO2019207411 A1 WO 2019207411A1 IB 2019053112 W IB2019053112 W IB 2019053112W WO 2019207411 A1 WO2019207411 A1 WO 2019207411A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- insulator
- oxide
- conductor
- transistor
- film
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 278
- 238000004519 manufacturing process Methods 0.000 title claims description 46
- 239000012212 insulator Substances 0.000 claims abstract description 658
- 239000004020 conductor Substances 0.000 claims abstract description 528
- 229910052760 oxygen Inorganic materials 0.000 claims abstract description 157
- 239000001301 oxygen Substances 0.000 claims abstract description 155
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims abstract description 153
- 239000001257 hydrogen Substances 0.000 claims abstract description 72
- 229910052739 hydrogen Inorganic materials 0.000 claims abstract description 72
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 claims abstract description 68
- 238000000034 method Methods 0.000 claims description 203
- 229910044991 metal oxide Inorganic materials 0.000 claims description 79
- 150000004706 metal oxides Chemical class 0.000 claims description 79
- 239000000758 substrate Substances 0.000 claims description 72
- 238000004544 sputter deposition Methods 0.000 claims description 62
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 claims description 60
- 229910052782 aluminium Inorganic materials 0.000 claims description 50
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 48
- 229910052710 silicon Inorganic materials 0.000 claims description 43
- 239000010703 silicon Substances 0.000 claims description 43
- 229910052751 metal Inorganic materials 0.000 claims description 39
- 238000005530 etching Methods 0.000 claims description 36
- 239000002184 metal Substances 0.000 claims description 35
- 229910052757 nitrogen Inorganic materials 0.000 claims description 31
- 150000004767 nitrides Chemical class 0.000 claims description 24
- 230000008569 process Effects 0.000 claims description 24
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 21
- 229910052719 titanium Inorganic materials 0.000 claims description 21
- 239000010936 titanium Substances 0.000 claims description 21
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 claims description 20
- 238000012545 processing Methods 0.000 claims description 19
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 claims description 19
- 229910052733 gallium Inorganic materials 0.000 claims description 13
- 229910052727 yttrium Inorganic materials 0.000 claims description 9
- 239000010408 film Substances 0.000 description 322
- 230000006870 function Effects 0.000 description 110
- 239000010410 layer Substances 0.000 description 83
- 230000015654 memory Effects 0.000 description 82
- 239000012535 impurity Substances 0.000 description 73
- 210000004027 cell Anatomy 0.000 description 68
- 239000000463 material Substances 0.000 description 53
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 48
- 229910052814 silicon oxide Inorganic materials 0.000 description 47
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 46
- 229910001868 water Inorganic materials 0.000 description 46
- 238000000231 atomic layer deposition Methods 0.000 description 45
- 238000005229 chemical vapour deposition Methods 0.000 description 44
- 230000015572 biosynthetic process Effects 0.000 description 42
- 229910052581 Si3N4 Inorganic materials 0.000 description 41
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 41
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 41
- 238000010438 heat treatment Methods 0.000 description 39
- 239000003990 capacitor Substances 0.000 description 38
- 239000011701 zinc Substances 0.000 description 35
- 229910052735 hafnium Inorganic materials 0.000 description 34
- 238000009792 diffusion process Methods 0.000 description 29
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 description 29
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 28
- 238000004549 pulsed laser deposition Methods 0.000 description 28
- 238000001451 molecular beam epitaxy Methods 0.000 description 27
- 229910052721 tungsten Inorganic materials 0.000 description 25
- 239000010937 tungsten Substances 0.000 description 25
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical group [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 22
- 238000013473 artificial intelligence Methods 0.000 description 22
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 21
- 239000007789 gas Substances 0.000 description 21
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 21
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical group [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 20
- 229910052799 carbon Inorganic materials 0.000 description 20
- 238000003860 storage Methods 0.000 description 20
- 229910052802 copper Inorganic materials 0.000 description 18
- 239000010949 copper Chemical group 0.000 description 18
- 229910052715 tantalum Inorganic materials 0.000 description 18
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 18
- -1 hafnium aluminate Chemical class 0.000 description 16
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 14
- 239000013078 crystal Substances 0.000 description 14
- 229910000449 hafnium oxide Inorganic materials 0.000 description 14
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 14
- PXGOKWXKJXAPGV-UHFFFAOYSA-N Fluorine Chemical compound FF PXGOKWXKJXAPGV-UHFFFAOYSA-N 0.000 description 13
- 238000001312 dry etching Methods 0.000 description 13
- 229910052731 fluorine Inorganic materials 0.000 description 13
- 239000011737 fluorine Substances 0.000 description 13
- 229910052738 indium Inorganic materials 0.000 description 13
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 13
- 125000004429 atom Chemical group 0.000 description 12
- 230000004888 barrier function Effects 0.000 description 12
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical group [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 11
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical group [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 11
- 239000012298 atmosphere Substances 0.000 description 11
- 230000007547 defect Effects 0.000 description 11
- 230000000694 effects Effects 0.000 description 11
- 229910052746 lanthanum Inorganic materials 0.000 description 11
- FZLIPJUXYLNCLC-UHFFFAOYSA-N lanthanum atom Chemical group [La] FZLIPJUXYLNCLC-UHFFFAOYSA-N 0.000 description 11
- 229910052750 molybdenum Inorganic materials 0.000 description 11
- 239000011733 molybdenum Chemical group 0.000 description 11
- 229910052759 nickel Inorganic materials 0.000 description 11
- 229910052707 ruthenium Inorganic materials 0.000 description 11
- 239000002356 single layer Substances 0.000 description 11
- 238000010586 diagram Methods 0.000 description 10
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 10
- FYYHWMGAXLPEAU-UHFFFAOYSA-N Magnesium Chemical compound [Mg] FYYHWMGAXLPEAU-UHFFFAOYSA-N 0.000 description 9
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 9
- QCWXUUIWCKQGHC-UHFFFAOYSA-N Zirconium Chemical group [Zr] QCWXUUIWCKQGHC-UHFFFAOYSA-N 0.000 description 9
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 9
- 239000011229 interlayer Substances 0.000 description 9
- 229910052749 magnesium Inorganic materials 0.000 description 9
- 239000011777 magnesium Substances 0.000 description 9
- 229910001925 ruthenium oxide Inorganic materials 0.000 description 9
- WOCIAKWEIIZHES-UHFFFAOYSA-N ruthenium(iv) oxide Chemical compound O=[Ru]=O WOCIAKWEIIZHES-UHFFFAOYSA-N 0.000 description 9
- 229910052726 zirconium Inorganic materials 0.000 description 9
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 8
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 8
- 229910052796 boron Inorganic materials 0.000 description 8
- 230000002349 favourable effect Effects 0.000 description 8
- 230000002093 peripheral effect Effects 0.000 description 8
- 229910052698 phosphorus Inorganic materials 0.000 description 8
- 239000011574 phosphorus Substances 0.000 description 8
- 238000004140 cleaning Methods 0.000 description 7
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 7
- 238000013461 design Methods 0.000 description 7
- AJNVQOSZGJRYEI-UHFFFAOYSA-N digallium;oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[Ga+3].[Ga+3] AJNVQOSZGJRYEI-UHFFFAOYSA-N 0.000 description 7
- 229910001195 gallium oxide Inorganic materials 0.000 description 7
- 229910052732 germanium Inorganic materials 0.000 description 7
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical group [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 7
- 150000002431 hydrogen Chemical class 0.000 description 7
- RVTZCBVAJQQJTK-UHFFFAOYSA-N oxygen(2-);zirconium(4+) Chemical compound [O-2].[O-2].[Zr+4] RVTZCBVAJQQJTK-UHFFFAOYSA-N 0.000 description 7
- 239000011347 resin Substances 0.000 description 7
- 229920005989 resin Polymers 0.000 description 7
- 229910052712 strontium Inorganic materials 0.000 description 7
- VWQVUPCCIRVNHF-UHFFFAOYSA-N yttrium atom Chemical group [Y] VWQVUPCCIRVNHF-UHFFFAOYSA-N 0.000 description 7
- 239000011787 zinc oxide Substances 0.000 description 7
- 229910001928 zirconium oxide Inorganic materials 0.000 description 7
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 6
- XEEYBQQBJWHFJM-UHFFFAOYSA-N Iron Chemical group [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 description 6
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 description 6
- 239000000956 alloy Substances 0.000 description 6
- 239000000470 constituent Substances 0.000 description 6
- MRELNEQAGSRDBK-UHFFFAOYSA-N lanthanum(3+);oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[La+3].[La+3] MRELNEQAGSRDBK-UHFFFAOYSA-N 0.000 description 6
- 239000000203 mixture Substances 0.000 description 6
- 239000002159 nanocrystal Substances 0.000 description 6
- PLDDOISOJJCEMH-UHFFFAOYSA-N neodymium(3+);oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[Nd+3].[Nd+3] PLDDOISOJJCEMH-UHFFFAOYSA-N 0.000 description 6
- 125000004430 oxygen atom Chemical group O* 0.000 description 6
- CIOAGBVUUVVLOB-UHFFFAOYSA-N strontium atom Chemical compound [Sr] CIOAGBVUUVVLOB-UHFFFAOYSA-N 0.000 description 6
- 238000002230 thermal chemical vapour deposition Methods 0.000 description 6
- OGIDPMRJRNCKJF-UHFFFAOYSA-N titanium oxide Inorganic materials [Ti]=O OGIDPMRJRNCKJF-UHFFFAOYSA-N 0.000 description 6
- 238000001039 wet etching Methods 0.000 description 6
- 229910052725 zinc Inorganic materials 0.000 description 6
- ZAMOUSCENKQFHK-UHFFFAOYSA-N Chlorine atom Chemical compound [Cl] ZAMOUSCENKQFHK-UHFFFAOYSA-N 0.000 description 5
- 229910052779 Neodymium Inorganic materials 0.000 description 5
- MWUXSHHQAYIFBG-UHFFFAOYSA-N Nitric oxide Chemical compound O=[N] MWUXSHHQAYIFBG-UHFFFAOYSA-N 0.000 description 5
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 5
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 5
- 229910052784 alkaline earth metal Inorganic materials 0.000 description 5
- 229910045601 alloy Inorganic materials 0.000 description 5
- 239000000460 chlorine Substances 0.000 description 5
- 229910052801 chlorine Inorganic materials 0.000 description 5
- 230000005684 electric field Effects 0.000 description 5
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 5
- 229910052737 gold Inorganic materials 0.000 description 5
- 239000010931 gold Substances 0.000 description 5
- 125000004435 hydrogen atom Chemical group [H]* 0.000 description 5
- 229910003437 indium oxide Inorganic materials 0.000 description 5
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 5
- 238000001459 lithography Methods 0.000 description 5
- QEFYFXOXNSNQGX-UHFFFAOYSA-N neodymium atom Chemical compound [Nd] QEFYFXOXNSNQGX-UHFFFAOYSA-N 0.000 description 5
- QGLKJKCYBOYXKC-UHFFFAOYSA-N nonaoxidotritungsten Chemical compound O=[W]1(=O)O[W](=O)(=O)O[W](=O)(=O)O1 QGLKJKCYBOYXKC-UHFFFAOYSA-N 0.000 description 5
- 230000035699 permeability Effects 0.000 description 5
- 238000009832 plasma treatment Methods 0.000 description 5
- 229910052697 platinum Inorganic materials 0.000 description 5
- 238000001004 secondary ion mass spectrometry Methods 0.000 description 5
- 229910052709 silver Inorganic materials 0.000 description 5
- 239000004332 silver Substances 0.000 description 5
- 239000000126 substance Substances 0.000 description 5
- XOLBLPGZBRYERU-UHFFFAOYSA-N tin dioxide Chemical compound O=[Sn]=O XOLBLPGZBRYERU-UHFFFAOYSA-N 0.000 description 5
- 229910001930 tungsten oxide Inorganic materials 0.000 description 5
- 229910000838 Al alloy Inorganic materials 0.000 description 4
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical group [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 4
- 229910052783 alkali metal Inorganic materials 0.000 description 4
- 150000001340 alkali metals Chemical class 0.000 description 4
- 150000001342 alkaline earth metals Chemical class 0.000 description 4
- UQZIWOQVLUASCR-UHFFFAOYSA-N alumane;titanium Chemical compound [AlH3].[Ti] UQZIWOQVLUASCR-UHFFFAOYSA-N 0.000 description 4
- 229910052790 beryllium Inorganic materials 0.000 description 4
- ATBAMAFKBVZNFJ-UHFFFAOYSA-N beryllium atom Chemical group [Be] ATBAMAFKBVZNFJ-UHFFFAOYSA-N 0.000 description 4
- 238000006243 chemical reaction Methods 0.000 description 4
- YBMRDBCBODYGJE-UHFFFAOYSA-N germanium oxide Inorganic materials O=[Ge]=O YBMRDBCBODYGJE-UHFFFAOYSA-N 0.000 description 4
- 239000011810 insulating material Substances 0.000 description 4
- 229910052741 iridium Inorganic materials 0.000 description 4
- GKOZUEZYRPOHIO-UHFFFAOYSA-N iridium atom Chemical compound [Ir] GKOZUEZYRPOHIO-UHFFFAOYSA-N 0.000 description 4
- 239000012299 nitrogen atmosphere Substances 0.000 description 4
- 230000003647 oxidation Effects 0.000 description 4
- 238000007254 oxidation reaction Methods 0.000 description 4
- SIWVEOZUMHYXCS-UHFFFAOYSA-N oxo(oxoyttriooxy)yttrium Chemical compound O=[Y]O[Y]=O SIWVEOZUMHYXCS-UHFFFAOYSA-N 0.000 description 4
- PVADDRMAFCOOPC-UHFFFAOYSA-N oxogermanium Chemical compound [Ge]=O PVADDRMAFCOOPC-UHFFFAOYSA-N 0.000 description 4
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 4
- 238000005498 polishing Methods 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 229910001936 tantalum oxide Inorganic materials 0.000 description 4
- 229910052718 tin Inorganic materials 0.000 description 4
- 229910052720 vanadium Inorganic materials 0.000 description 4
- GPPXJZIENCGNKB-UHFFFAOYSA-N vanadium Chemical group [V]#[V] GPPXJZIENCGNKB-UHFFFAOYSA-N 0.000 description 4
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 4
- 229910052684 Cerium Inorganic materials 0.000 description 3
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 3
- MUBZPKHOEPUJKR-UHFFFAOYSA-N Oxalic acid Chemical compound OC(=O)C(O)=O MUBZPKHOEPUJKR-UHFFFAOYSA-N 0.000 description 3
- 238000004833 X-ray photoelectron spectroscopy Methods 0.000 description 3
- 238000004458 analytical method Methods 0.000 description 3
- 229910052786 argon Inorganic materials 0.000 description 3
- 238000004364 calculation method Methods 0.000 description 3
- 239000000969 carrier Substances 0.000 description 3
- ZMIGMASIKSOYAM-UHFFFAOYSA-N cerium Chemical group [Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce][Ce] ZMIGMASIKSOYAM-UHFFFAOYSA-N 0.000 description 3
- 229910052804 chromium Inorganic materials 0.000 description 3
- 239000011651 chromium Substances 0.000 description 3
- 238000004891 communication Methods 0.000 description 3
- 238000003384 imaging method Methods 0.000 description 3
- 239000011261 inert gas Substances 0.000 description 3
- 150000002500 ions Chemical class 0.000 description 3
- 229910052742 iron Inorganic materials 0.000 description 3
- 239000007788 liquid Substances 0.000 description 3
- CPLXHLVBOLITMK-UHFFFAOYSA-N magnesium oxide Inorganic materials [Mg]=O CPLXHLVBOLITMK-UHFFFAOYSA-N 0.000 description 3
- 239000000395 magnesium oxide Substances 0.000 description 3
- AXZKOIWUVFPNLO-UHFFFAOYSA-N magnesium;oxygen(2-) Chemical compound [O-2].[Mg+2] AXZKOIWUVFPNLO-UHFFFAOYSA-N 0.000 description 3
- WPBNNNQJVZRUHP-UHFFFAOYSA-L manganese(2+);methyl n-[[2-(methoxycarbonylcarbamothioylamino)phenyl]carbamothioyl]carbamate;n-[2-(sulfidocarbothioylamino)ethyl]carbamodithioate Chemical compound [Mn+2].[S-]C(=S)NCCNC([S-])=S.COC(=O)NC(=S)NC1=CC=CC=C1NC(=S)NC(=O)OC WPBNNNQJVZRUHP-UHFFFAOYSA-L 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 3
- RUFLMLWJRZAWLJ-UHFFFAOYSA-N nickel silicide Chemical compound [Ni]=[Si]=[Ni] RUFLMLWJRZAWLJ-UHFFFAOYSA-N 0.000 description 3
- 229910021334 nickel silicide Inorganic materials 0.000 description 3
- 229910052758 niobium Inorganic materials 0.000 description 3
- 239000010955 niobium Substances 0.000 description 3
- GUCVJGMIXFAOAE-UHFFFAOYSA-N niobium atom Chemical compound [Nb] GUCVJGMIXFAOAE-UHFFFAOYSA-N 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 229910021332 silicide Inorganic materials 0.000 description 3
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 3
- 229910001887 tin oxide Inorganic materials 0.000 description 3
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 2
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 2
- 229910001080 W alloy Inorganic materials 0.000 description 2
- 238000013528 artificial neural network Methods 0.000 description 2
- 230000006399 behavior Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 229910052795 boron group element Inorganic materials 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000013527 convolutional neural network Methods 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 2
- 230000002950 deficient Effects 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 238000010894 electron beam technology Methods 0.000 description 2
- 238000000605 extraction Methods 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 230000014509 gene expression Effects 0.000 description 2
- 230000020169 heat generation Effects 0.000 description 2
- 238000007654 immersion Methods 0.000 description 2
- 239000004615 ingredient Substances 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 238000010884 ion-beam technique Methods 0.000 description 2
- 229910052451 lead zirconate titanate Inorganic materials 0.000 description 2
- MGRWKWACZDFZJT-UHFFFAOYSA-N molybdenum tungsten Chemical compound [Mo].[W] MGRWKWACZDFZJT-UHFFFAOYSA-N 0.000 description 2
- 125000004433 nitrogen atom Chemical group N* 0.000 description 2
- 230000001151 other effect Effects 0.000 description 2
- 230000001590 oxidative effect Effects 0.000 description 2
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- 229910052696 pnictogen Inorganic materials 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 238000009751 slip forming Methods 0.000 description 2
- 239000013589 supplement Substances 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 238000004402 ultra-violet photoelectron spectroscopy Methods 0.000 description 2
- 210000002925 A-like Anatomy 0.000 description 1
- VHUUQVKOLVNVRT-UHFFFAOYSA-N Ammonium hydroxide Chemical compound [NH4+].[OH-] VHUUQVKOLVNVRT-UHFFFAOYSA-N 0.000 description 1
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- MYMOFIZGZYHOMD-UHFFFAOYSA-N Dioxygen Chemical compound O=O MYMOFIZGZYHOMD-UHFFFAOYSA-N 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 206010021143 Hypoxia Diseases 0.000 description 1
- DGAQECJNVWCQMB-PUAWFVPOSA-M Ilexoside XXIX Chemical compound C[C@@H]1CC[C@@]2(CC[C@@]3(C(=CC[C@H]4[C@]3(CC[C@@H]5[C@@]4(CC[C@@H](C5(C)C)OS(=O)(=O)[O-])C)C)[C@@H]2[C@]1(C)O)C)C(=O)O[C@H]6[C@@H]([C@H]([C@@H]([C@H](O6)CO)O)O)O.[Na+] DGAQECJNVWCQMB-PUAWFVPOSA-M 0.000 description 1
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 1
- WHXSMMKQMYFTQS-UHFFFAOYSA-N Lithium Chemical compound [Li] WHXSMMKQMYFTQS-UHFFFAOYSA-N 0.000 description 1
- 239000004677 Nylon Substances 0.000 description 1
- 240000007594 Oryza sativa Species 0.000 description 1
- 235000007164 Oryza sativa Nutrition 0.000 description 1
- 239000004952 Polyamide Substances 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- NINIDFKCEFEMDL-UHFFFAOYSA-N Sulfur Chemical compound [S] NINIDFKCEFEMDL-UHFFFAOYSA-N 0.000 description 1
- 238000003917 TEM image Methods 0.000 description 1
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 1
- 238000010521 absorption reaction Methods 0.000 description 1
- 230000001133 acceleration Effects 0.000 description 1
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 1
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 1
- QGZKDVFQNNGYKY-UHFFFAOYSA-N ammonia Natural products N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 239000007864 aqueous solution Substances 0.000 description 1
- 239000004760 aramid Substances 0.000 description 1
- 229920003235 aromatic polyamide Polymers 0.000 description 1
- 238000004380 ashing Methods 0.000 description 1
- 229910052788 barium Inorganic materials 0.000 description 1
- 229910000416 bismuth oxide Inorganic materials 0.000 description 1
- 229910052800 carbon group element Inorganic materials 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 238000011109 contamination Methods 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 238000003795 desorption Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- TYIXMATWDRGMPF-UHFFFAOYSA-N dibismuth;oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[Bi+3].[Bi+3] TYIXMATWDRGMPF-UHFFFAOYSA-N 0.000 description 1
- 238000007865 diluting Methods 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000011049 filling Methods 0.000 description 1
- 235000013305 food Nutrition 0.000 description 1
- 239000000446 fuel Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229910002804 graphite Inorganic materials 0.000 description 1
- 239000010439 graphite Substances 0.000 description 1
- 238000009499 grossing Methods 0.000 description 1
- 239000001307 helium Substances 0.000 description 1
- 229910052734 helium Inorganic materials 0.000 description 1
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 1
- 238000009616 inductively coupled plasma Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 229910052743 krypton Inorganic materials 0.000 description 1
- DNNSSWSSYDEUBZ-UHFFFAOYSA-N krypton atom Chemical compound [Kr] DNNSSWSSYDEUBZ-UHFFFAOYSA-N 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- HFGPZNIAWCZYJU-UHFFFAOYSA-N lead zirconate titanate Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ti+4].[Zr+4].[Pb+2] HFGPZNIAWCZYJU-UHFFFAOYSA-N 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 229910052744 lithium Inorganic materials 0.000 description 1
- 230000005389 magnetism Effects 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 238000002488 metal-organic chemical vapour deposition Methods 0.000 description 1
- 238000002156 mixing Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052754 neon Inorganic materials 0.000 description 1
- GKAOGPIIYCISHV-UHFFFAOYSA-N neon atom Chemical compound [Ne] GKAOGPIIYCISHV-UHFFFAOYSA-N 0.000 description 1
- 229910000484 niobium oxide Inorganic materials 0.000 description 1
- URLJKFSTXLNXLG-UHFFFAOYSA-N niobium(5+);oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Nb+5].[Nb+5] URLJKFSTXLNXLG-UHFFFAOYSA-N 0.000 description 1
- 229920001778 nylon Polymers 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 235000006408 oxalic acid Nutrition 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 239000012466 permeate Substances 0.000 description 1
- 230000000704 physical effect Effects 0.000 description 1
- 238000001020 plasma etching Methods 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 229920002647 polyamide Polymers 0.000 description 1
- 229920000515 polycarbonate Polymers 0.000 description 1
- 239000004417 polycarbonate Substances 0.000 description 1
- 229920000728 polyester Polymers 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 229920000098 polyolefin Polymers 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 239000002243 precursor Substances 0.000 description 1
- 239000000047 product Substances 0.000 description 1
- 238000011002 quantification Methods 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 235000009566 rice Nutrition 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 1
- 229910010271 silicon carbide Inorganic materials 0.000 description 1
- 229910052708 sodium Inorganic materials 0.000 description 1
- 239000011734 sodium Substances 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 238000004611 spectroscopical analysis Methods 0.000 description 1
- 229910002076 stabilized zirconia Inorganic materials 0.000 description 1
- VEALVRVVWBQVSL-UHFFFAOYSA-N strontium titanate Chemical compound [Sr+2].[O-][Ti]([O-])=O VEALVRVVWBQVSL-UHFFFAOYSA-N 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 229910052717 sulfur Inorganic materials 0.000 description 1
- 239000011593 sulfur Substances 0.000 description 1
- 229910052723 transition metal Inorganic materials 0.000 description 1
- 150000003624 transition metals Chemical class 0.000 description 1
- 238000004506 ultrasonic cleaning Methods 0.000 description 1
- 239000011800 void material Substances 0.000 description 1
- 238000005406 washing Methods 0.000 description 1
- 229910052724 xenon Inorganic materials 0.000 description 1
- FHNFHKCVQCLJFQ-UHFFFAOYSA-N xenon atom Chemical compound [Xe] FHNFHKCVQCLJFQ-UHFFFAOYSA-N 0.000 description 1
- 229910001233 yttria-stabilized zirconia Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66969—Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02172—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
- H01L21/02175—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
- H01L21/02178—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing aluminium, e.g. Al2O3
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02172—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
- H01L21/02175—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
- H01L21/02183—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing tantalum, e.g. Ta2O5
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02172—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
- H01L21/02175—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
- H01L21/02186—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing titanium, e.g. TiO2
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02266—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by physical ablation of a target, e.g. sputtering, reactive sputtering, physical vapour deposition or pulsed laser deposition
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02271—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
- H01L21/0228—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/24—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66742—Thin film unipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78645—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
- H01L29/78648—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/7869—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
Definitions
- One embodiment of the present invention relates to a semiconductor device and a method for manufacturing the semiconductor device.
- One embodiment of the present invention relates to a semiconductor wafer, a module, and an electronic device.
- a semiconductor device refers to all devices that can function by utilizing semiconductor characteristics.
- a semiconductor element such as a transistor, a semiconductor circuit, an arithmetic device, and a memory device are one embodiment of the semiconductor device.
- a display device (a liquid crystal display device, a light-emitting display device, or the like), a projection device, a lighting device, an electro-optical device, a power storage device, a memory device, a semiconductor circuit, an imaging device, an electronic device, or the like may have a semiconductor device. .
- one embodiment of the present invention is not limited to the above technical field.
- One embodiment of the invention disclosed in this specification and the like relates to an object, a method, or a manufacturing method.
- one embodiment of the present invention relates to a process, a machine, a manufacture, or a composition (composition of matter).
- oxide semiconductor As a material for a semiconductor thin film applicable to a transistor, a silicon-based semiconductor material is widely known, but an oxide semiconductor has attracted attention as another material.
- oxide semiconductors for example, not only single-component metal oxides such as indium oxide and zinc oxide but also multi-component metal oxides are known.
- IGZO In—Ga—Zn oxide
- a transistor using IGZO as an active layer has extremely small leakage current in a non-conductive state.
- a low power consumption CPU and the like using a characteristic that a transistor using IGZO as an active layer has a low leakage current is disclosed (see Patent Document 1).
- Non-Patent Document 1 Also disclosed is a technique for manufacturing a fine transistor using an oxide semiconductor having a CAAC (c-axis aligned crystalline) structure (see Non-Patent Document 1).
- An object of one embodiment of the present invention is to provide a semiconductor device with high heat resistance. Another object of one embodiment of the present invention is to provide a semiconductor device with high thermal stability. Another object of one embodiment of the present invention is to provide a semiconductor device with high on-state current. Another object of one embodiment of the present invention is to provide a semiconductor device having high frequency characteristics. Another object of one embodiment of the present invention is to provide a semiconductor device with favorable reliability. Another object of one embodiment of the present invention is to provide a semiconductor device that can be miniaturized or highly integrated. Another object of one embodiment of the present invention is to provide a semiconductor device having favorable electrical characteristics. Another object of one embodiment of the present invention is to provide a semiconductor device that can be easily manufactured.
- Another object of one embodiment of the present invention is to provide a semiconductor device with high processing stability. Another object of one embodiment of the present invention is to provide a homogeneous semiconductor device. Another object of one embodiment of the present invention is to provide a semiconductor device with high yield. Another object of one embodiment of the present invention is to provide a semiconductor device with high productivity.
- An object of one embodiment of the present invention is to provide a semiconductor device capable of retaining data for a long period of time.
- An object of one embodiment of the present invention is to provide a semiconductor device with high information writing speed.
- An object of one embodiment of the present invention is to provide a semiconductor device with high design freedom.
- An object of one embodiment of the present invention is to provide a semiconductor device capable of suppressing power consumption.
- An object of one embodiment of the present invention is to provide a novel semiconductor device.
- One embodiment of the present invention includes a first insulator, a first oxide over the first insulator, a second oxide over the first oxide, and a second oxide over the second oxide.
- the second insulator is disposed in contact with the third oxide
- the third conductor is disposed in contact with the second insulator
- the second insulator is disposed in contact with the side of the opening.
- the third insulator is in contact with the upper surface of the third conductor, and the second insulator.
- the fourth conductor is in contact with the third insulator and the top surface of the third conductor, and the third oxide, the second insulator, and the third insulator are disposed in contact with the body;
- the fourth insulator includes a top surface of the first insulator, a side surface of the first oxide, a side surface of the second oxide, a side surface of the first conductor, The top surface of the first conductor, the side surface of the second conductor, and the top surface of the second conductor are in contact with each other, and the third insulator is less likely to transmit one or both of oxygen and hydrogen than the second insulator.
- the third insulator preferably contains aluminum and oxygen.
- the third insulator may have silicon and nitrogen.
- the first to third oxides each preferably include In, an element M (M is Al, Ga, Y, or Sn), and Zn.
- a first insulator is formed over a substrate, a first oxide film and a first conductive film are sequentially formed over the first insulator, The oxide film and the first conductive film are processed to form a first oxide and a first conductor layer, and the first oxide and the first conductor layer are covered with the first oxide.
- the insulating film and the second insulating film are sequentially formed and planarized to planarize the surface of the second insulating film, and the first conductor layer, the first insulating film, and the second insulating film
- a first conductor, a second conductor, and a second insulator are formed by forming an opening through which the first oxide is exposed in the insulating film, and the second oxide film and the third insulating film are formed.
- the second conductive film is formed so that the film thickness at the bottom of the opening is thicker than the film thickness at the side of the opening, so that the second conductive film located at the bottom of the opening remains.
- any one of tantalum nitride and titanium nitride is formed as the second conductive film by a sputtering method.
- a metal nitride containing titanium and aluminum may be formed using a sputtering method.
- a metal oxide containing aluminum is formed by using an ALD method.
- an insulating film containing silicon and nitrogen may be formed by using the ALD method.
- a semiconductor device with high heat resistance can be provided.
- a semiconductor device with high thermal stability can be provided.
- a semiconductor device with high on-state current can be provided.
- a semiconductor device having high frequency characteristics can be provided.
- a semiconductor device with favorable reliability can be provided.
- a semiconductor device that can be miniaturized or highly integrated can be provided.
- a semiconductor device having favorable electrical characteristics can be provided.
- a semiconductor device that can be easily manufactured can be provided.
- a semiconductor device with high processing stability can be provided.
- a homogeneous semiconductor device can be provided.
- a semiconductor device with high yield can be provided.
- a highly productive semiconductor device can be provided.
- a semiconductor device capable of retaining data for a long time can be provided.
- a semiconductor device with high data writing speed can be provided.
- a semiconductor device with a high degree of design freedom can be provided.
- a semiconductor device that can reduce power consumption can be provided.
- a novel semiconductor device can be provided.
- FIG. 4A is a top view illustrating a structure of a semiconductor device.
- B), C Sectional drawing which shows the structure of a semiconductor device.
- FIG. 4A is a top view illustrating a structure of a semiconductor device.
- FIG. 4A is a top view illustrating a structure of a semiconductor device.
- FIG. 4A is a top view illustrating a structure of a semiconductor device.
- FIGS. 3A and 3B are cross-sectional views illustrating a structure of a semiconductor device.
- FIGS. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. 3B and 3C are cross-sectional views illustrating a method for manufacturing a semiconductor device.
- FIGS. FIG. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. 3B and 3C are cross-sectional views illustrating a method for manufacturing a semiconductor device.
- FIGS. FIG. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. 3B and 3C are cross-sectional views illustrating a method for manufacturing a semiconductor device.
- FIGS. FIG. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. FIG. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. 3B and 3C are cross-sectional views illustrating a method for manufacturing a semiconductor device.
- FIGS. FIG. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. 3B and 3C are cross-sectional views illustrating a method for manufacturing a semiconductor device.
- FIGS. FIG. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. 3B and 3C are cross-sectional views illustrating a method for manufacturing a semiconductor device.
- FIGS. FIG. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. 3B and 3C are cross-sectional views illustrating a method for manufacturing a semiconductor device.
- FIGS. FIG. FIG. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. 3B and 3C are cross
- FIGS. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. 3B and 3C are cross-sectional views illustrating a method for manufacturing a semiconductor device.
- FIGS. FIG. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. 3B and 3C are cross-sectional views illustrating a method for manufacturing a semiconductor device.
- FIGS. FIG. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. 3B and 3C are cross-sectional views illustrating a method for manufacturing a semiconductor device.
- FIGS. FIG. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. 3B and 3C are cross-sectional views illustrating a method for manufacturing a semiconductor device.
- FIGS. FIG. 5A is a top view illustrating a method for manufacturing a semiconductor device.
- FIGS. 3B and 3C are cross-sectional views illustrating a method for manufacturing a semiconductor device.
- FIGS. 6A and 6B illustrate an energy band structure of an oxide semiconductor.
- FIG. 4A is a top view illustrating a structure of a semiconductor device.
- FIG. 4A is a top view illustrating a structure of a semiconductor device.
- FIG. 6 is a cross-sectional view illustrating a structure of a memory device.
- FIG. 6 is a cross-sectional view illustrating a structure of a memory device.
- FIG. 4A is a block diagram illustrating a configuration example of a storage device.
- FIG. 4B is a schematic diagram illustrating a configuration example of a storage device.
- FIGS. 5A to 5H are circuit diagrams illustrating configuration examples of a memory device.
- FIGS. FIG. 4A is a block diagram illustrating a structure of a semiconductor device.
- FIG. 5B is a schematic diagram illustrating a structure of a semiconductor device.
- FIGS. 4A to 4E are schematic views of a storage device.
- FIGS. 5A to 5F illustrate electronic devices.
- FIGS. 5A to 5F illustrate electronic devices.
- a top view also referred to as a “plan view”
- a perspective view a perspective view, and the like
- some components may be omitted in order to facilitate understanding of the invention.
- description of some hidden lines may be omitted.
- the ordinal numbers attached as the first and second are used for convenience and do not indicate the order of steps or the order of lamination. Therefore, for example, the description can be made by appropriately replacing “first” with “second” or “third”.
- the ordinal numbers described in this specification and the like may not match the ordinal numbers used to specify one embodiment of the present invention.
- X and Y are assumed to be objects (for example, devices, elements, circuits, wirings, electrodes, terminals, conductive films, layers, etc.).
- the functions of the source and drain may be switched when transistors with different polarities are used or when the direction of current changes during circuit operation. Therefore, in this specification and the like, the terms “source” and “drain” may be used interchangeably.
- the channel width in a region where a channel is actually formed (hereinafter also referred to as an “effective channel width”) and the channel width ( Hereinafter, it may be different from “apparent channel width”.
- the effective channel width may be larger than the apparent channel width, and the influence may not be negligible.
- the ratio of a channel formation region formed on the side surface of the semiconductor may increase. In that case, the effective channel width is larger than the apparent channel width.
- channel width when it is simply described as a channel width, it may indicate an apparent channel width.
- channel width in the case where the term “channel width” is simply used, it may denote an effective channel width. Note that the channel length, channel width, effective channel width, apparent channel width, and the like can be determined by analyzing a cross-sectional TEM image or the like.
- the impurity of the semiconductor means, for example, a component other than the main component constituting the semiconductor.
- an element having a concentration of less than 0.1 atomic% can be said to be an impurity.
- impurities for example, DOS (Density of States) of a semiconductor may increase or crystallinity may decrease.
- examples of the impurity that changes the characteristics of the semiconductor include a Group 1 element, a Group 2 element, a Group 13 element, a Group 14 element, a Group 15 element, and an oxide semiconductor.
- an oxide semiconductor water may also function as an impurity. Further, when the oxide semiconductor, for example oxygen deficiency by contamination of impurities (V O: also referred to as oxygen vacancy) in some cases is formed.
- impurities that change the characteristics of the semiconductor include group 1 elements, group 2 elements, group 13 elements, and group 15 elements excluding oxygen and hydrogen.
- silicon oxynitride has a higher oxygen content than nitrogen.
- silicon nitride oxide has a composition containing more nitrogen than oxygen.
- the term “insulator” can be referred to as an insulating film or an insulating layer.
- the term “conductor” can be restated as a conductive film or a conductive layer.
- the term “semiconductor” can be restated as a semiconductor film or a semiconductor layer.
- parallel means a state in which two straight lines are arranged at an angle of ⁇ 10 degrees to 10 degrees. Therefore, the case of -5 degrees or more and 5 degrees or less is also included.
- substantially parallel means a state in which two straight lines are arranged at an angle of ⁇ 30 degrees to 30 degrees.
- Vertical means a state in which two straight lines are arranged at an angle of 80 degrees to 100 degrees. Therefore, the case of 85 degrees or more and 95 degrees or less is also included.
- substantially vertical means a state in which two straight lines are arranged at an angle of 60 degrees or more and 120 degrees or less.
- the barrier film is a film having a function of suppressing permeation of impurities such as water and hydrogen and oxygen, and when the barrier film has conductivity, Sometimes called.
- a metal oxide is a metal oxide in a broad sense. Metal oxides are classified into oxide insulators, oxide conductors (including transparent oxide conductors), oxide semiconductors (also referred to as oxide semiconductors or simply OS), and the like. For example, in the case where a metal oxide is used for a semiconductor layer of a transistor, the metal oxide may be referred to as an oxide semiconductor. That is, in the case of describing an OS FET or an OS transistor, it can be said to be a transistor including an oxide or an oxide semiconductor.
- normally-off means that when a potential is not applied to the gate or a ground potential is applied to the gate, a current per channel width of 1 ⁇ m flowing through the transistor is 1 ⁇ 10 ⁇ 20 at room temperature. A or lower, 1 ⁇ 10 ⁇ 18 A or lower at 85 ° C., or 1 ⁇ 10 ⁇ 16 A or lower at 125 ° C.
- ⁇ Configuration Example 1 of Semiconductor Device> 1A, 1B, and 1C are a top view and a cross-sectional view of the transistor 200 and the periphery of the transistor 200 according to one embodiment of the present invention.
- FIG. 1A is a top view of a semiconductor device having a transistor 200.
- FIG. 1B and 1C are cross-sectional views of the semiconductor device.
- FIG. 1B is a cross-sectional view taken along dashed-dotted line A1-A2 in FIG. 1A and also a cross-sectional view in the channel length direction of the transistor 200.
- FIG. 1C is a cross-sectional view taken along the dashed-dotted line A3-A4 in FIG. 1A and is a cross-sectional view in the channel width direction of the transistor 200. Note that in the top view of FIG. 1A, some elements are omitted for clarity.
- a semiconductor device of one embodiment of the present invention includes an insulator 214 over a substrate (not illustrated), a transistor 200 over the insulator 214, an insulator 280 over the transistor 200, and an insulator 282 over the insulator 280.
- the insulator 274 over the insulator 282 and the insulator 281 over the insulator 274 are included.
- the insulator 214, the insulator 280, the insulator 282, the insulator 274, and the insulator 281 function as an interlayer film.
- a conductor 240 (a conductor 240a and a conductor 240b) which is electrically connected to the transistor 200 and functions as a plug is provided.
- an insulator 241 (the insulator 241a and the insulator 241b) is provided in contact with a side surface of the conductor 240 functioning as a plug.
- a conductor 246 (a conductor 246a and a conductor 246b) that is electrically connected to the conductor 240 and functions as a wiring is provided over the insulator 281 and the conductor 240.
- the insulator 272, the insulator 273, the insulator 280, the insulator 282, the insulator 274, and the insulator 241a are provided in contact with the side portions of the opening of the insulator 281 and the conductor 240a is in contact with the side surface thereof.
- a first conductor is provided, and a second conductor of the conductor 240a is further provided inside.
- the insulator 272, the insulator 273, the insulator 280, the insulator 282, the insulator 274, and the insulator 241b are provided in contact with the sides of the opening of the insulator 281, and the conductor 240b is in contact with the side surface thereof.
- a first conductor is provided, and a second conductor of the conductor 240b is further provided inside.
- the height of the upper surface of the conductor 240 and the height of the upper surface of the insulator 281 can be approximately the same.
- the transistor 200 has a structure in which the first conductor of the conductor 240 and the second conductor of the conductor 240 are stacked, the present invention is not limited to this.
- the conductor 240 may be provided as a single layer or a stacked structure of three or more layers. When a structure has a laminated structure, an ordinal number may be given in the order of formation to be distinguished.
- the transistor 200 includes an insulator 216 over an insulator 214, a conductor 205 (a conductor 205a and a conductor 205b) arranged to be embedded in the insulator 216, On the insulator 216 and the insulator 222 on the conductor 205, the insulator 224 on the insulator 222, the oxide 230a on the insulator 224, the oxide 230b on the oxide 230a, and the oxide 230b Conductor 242 (conductor 242a and conductor 242b), oxide 230c over oxide 230b, insulator 250 over oxide 230c, conductor 265 over insulator 250, and conductor 265 Conductor 260 (conductor 260a and conductor 260b), and insulator 275, insulator 2 on insulator 224, conductor 242a, and conductor 242b A 2, an insulator 273 on an insulator 272, a.
- the insulator 280 over the insulator 273 has an opening exposing the oxide 230b, and the oxide 230c is disposed in contact with the bottom and sides of the opening.
- the insulator 250 is disposed in contact with the oxide 230c.
- the conductor 265 is placed in contact with the insulator 250, and the insulator 275 is placed in contact with the upper surface of the conductor 265 and in contact with the insulator 250.
- the conductor 260 is in contact with the top surfaces of the insulator 275 and the conductor 265 and is disposed in the opening with the oxide 230c, the insulator 250, and the insulator 275 interposed therebetween.
- the insulator 272 is in contact with the top surface of the insulator 224, the side surface of the oxide 230a, the side surface of the oxide 230b, the side surface of the conductor 242a, the top surface of the conductor 242a, the side surface of the conductor 242b, and the top surface of the conductor 242b.
- the conductor 260 includes a conductor 260a and a conductor 260b, and the conductor 260a is disposed so as to wrap the bottom surface and side surfaces of the conductor 260b.
- the top surface of the conductor 260 is disposed so as to substantially coincide with the top surface of the insulator 275, the top surface of the insulator 250, the top surface of the oxide 230c, and the top surface of the insulator 280.
- the insulator 282 is in contact with the upper surfaces of the conductor 260, the insulator 275, the insulator 250, the oxide 230c, and the insulator 280.
- the insulator 222, the insulator 272, the insulator 273, the insulator 275, and the insulator 282 are diffused of hydrogen (for example, at least one of a hydrogen atom and a molecule containing a hydrogen atom, a hydrogen molecule and an ion containing a hydrogen atom, or the like). It is preferable to have a function of suppressing the above.
- the insulator 222, the insulator 272, the insulator 273, the insulator 275, and the insulator 282 are formed using oxygen (eg, at least one of an oxygen atom and a molecule containing an oxygen atom, an oxygen molecule and an ion containing oxygen), or the like. It preferably has a function of suppressing diffusion.
- the insulator 222, the insulator 272, the insulator 273, the insulator 275, and the insulator 282 preferably each have lower permeability of one or both of oxygen and hydrogen than the insulator 224.
- the insulator 222, the insulator 272, the insulator 273, the insulator 275, and the insulator 282 each preferably have lower permeability to one or both of oxygen and hydrogen than the insulator 250.
- the insulator 222, the insulator 272, the insulator 273, the insulator 275, and the insulator 282 preferably each have lower permeability of one or both of oxygen and hydrogen than the insulator 280.
- the insulator 272 includes an upper surface and a side surface of the conductor 242a, an upper surface and a side surface of the conductor 242b, a side surface of the oxide 230a and the oxide 230b, and an upper surface of the insulator 224. It is preferable to touch.
- the insulator 273 is preferably provided in contact with the insulator 272. Accordingly, the insulator 280 is separated from the insulator 224, the oxide 230a, and the oxide 230b by the insulator 272 and the insulator 273.
- the oxide 230 is disposed on the oxide 230a disposed on the insulator 224, the oxide 230b disposed on the oxide 230a, and the oxide 230b, and at least a part of the oxide 230 is formed.
- the transistor 200 a structure in which a channel formation region (hereinafter also referred to as a channel formation region) and three layers of an oxide 230a, an oxide 230b, and an oxide 230c are stacked in the vicinity thereof is shown.
- the present invention is not limited to this.
- a structure in which a single layer of the oxide 230b, a two-layer structure of the oxide 230b and the oxide 230a, a two-layer structure of the oxide 230b and the oxide 230c, or a stacked structure of four or more layers may be employed.
- the conductor 260 is illustrated as a two-layer structure, but the present invention is not limited to this.
- the conductor 260 may have a single layer structure or a stacked structure of three or more layers.
- the conductor 265 and the conductor 260 on the conductor 265 function as a gate electrode of the transistor, and the conductor 242a and the conductor 242b function as a source electrode or a drain electrode, respectively.
- the transistor 200 is formed in a self-aligned manner so that the conductor 260 and the conductor 265 functioning as gate electrodes fill an opening formed in the insulator 280 and the like.
- the conductor 265 functioning as a gate electrode is longer than the conductor 260 in both the channel length direction and the channel width direction of the transistor 200. That is, in FIG. 1A which is a top view, the conductor 265 has a larger projected area than the conductor 260. Therefore, the gate capacitance of the transistor 200 can be increased as compared with the case where the conductor 265 is not provided. In addition, the width of the offset region between the channel formation region and the source and drain regions can be reduced. Therefore, the electrical characteristics of the transistor 200 can be improved.
- the insulator 275 is disposed in contact with the side surface of the conductor 260.
- the insulator 275 is also in contact with the insulator 250. That is, the insulator 275 is disposed between the conductor 260 and the insulator 250, and the conductor 260 and the insulator 250 are not in contact with each other.
- the insulator 275 having a function of suppressing diffusion of impurities such as hydrogen and water and oxygen in this manner, oxygen contained in the insulator 250 is diffused into the conductor 260 or absorbed into the conductor 260. Since it can be suppressed, oxidation of the conductor 260 can be suppressed. Further, diffusion of impurities such as chlorine, fluorine, hydrogen, and water contained in the conductor 260 into the insulator 250 can be suppressed.
- oxygen contained in the insulator 280 is absorbed by the conductor 260 in the middle of moving to the oxide 230a and the oxide 230b through the oxide 230c and the insulator 250. This can be suppressed.
- oxygen contained in the insulator 280 is diffused by heat treatment, loss of oxygen can be reduced.
- oxygen that is desorbed by heating may be referred to as excess oxygen.
- the insulator 275 for example, aluminum oxide, aluminum nitride, silicon nitride, silicon nitride oxide, or hafnium oxide can be used.
- a metal oxide functioning as an oxide semiconductor (hereinafter also referred to as an oxide semiconductor) is used for the oxide 230 (the oxide 230a, the oxide 230b, and the oxide 230c) including the channel formation region. It is preferable.
- the transistor 200 using an oxide semiconductor in a channel formation region has extremely small leakage current (off-state current) in a non-conduction state, a semiconductor device with low power consumption can be provided.
- An oxide semiconductor can be formed by a sputtering method or the like, and thus can be used for the transistor 200 included in a highly integrated semiconductor device.
- the oxide 230 includes an In-M-Zn oxide (the element M is aluminum, gallium, yttrium, tin, copper, vanadium, beryllium, boron, titanium, iron, nickel, germanium, zirconium, molybdenum, lanthanum, cerium) It is preferable to use a metal oxide such as neodymium, hafnium, tantalum, tungsten, or magnesium.
- the element M may be aluminum, gallium, yttrium, or tin.
- an In—Ga oxide or an In—Zn oxide may be used as the oxide 230.
- a transistor including an oxide semiconductor if an impurity and an oxygen vacancy exist in a region where a channel is formed in the oxide semiconductor, electric characteristics may easily be changed and reliability may be reduced.
- an oxygen vacancy is included in a region where a channel is formed in an oxide semiconductor, the transistor is likely to be normally on. Therefore, it is preferable that oxygen vacancies in a region where a channel is formed be reduced as much as possible.
- oxygen may be supplied to the oxide 230 through the insulator 250 or the like to fill oxygen vacancies. Accordingly, it is possible to provide a transistor that suppresses fluctuations in electrical characteristics, has stable electrical characteristics, and has improved reliability.
- a low resistance region may be partially formed between the conductors 242 or in the vicinity of the surface of the oxide 230.
- an impurity hydrogen, nitrogen, a metal element, or the like
- hydrogen that has entered oxygen vacancies may be referred to as V o H.
- the oxide 230 includes a region functioning as a channel formation region of the transistor 200 in a region that does not overlap with the conductors 242a and 242b. This region preferably has a carrier density smaller than that of the low resistance region, and V o H is reduced.
- the transistor 200 which is one embodiment of the present invention has a structure in which the insulator 282, the insulator 250, and the insulator 275 are in direct contact with each other, as illustrated in FIGS.
- oxygen contained in the insulator 280 is hardly absorbed by the conductor 260.
- diffusion of oxygen contained in the insulator 280 to the outside of the transistor due to heat or the like can be suppressed. Therefore, oxygen contained in the insulator 280 can be efficiently injected through the oxide 230c without being lost to the oxide 230a and the oxide 230b. Therefore, the oxygen in the oxide 230a and the oxide 230b Oxygen vacancies can be reduced and the electrical characteristics and reliability of the transistor 200 can be improved.
- silicon nitride, silicon nitride oxide, aluminum oxide, aluminum nitride, or hafnium oxide can be used.
- FIG. 5A is a cross-sectional view taken along the dashed-dotted line A5-A6 in FIG. 1A, and is also a cross-sectional view in the channel width direction of the source region or the drain region of the transistor 200.
- the top surface of the conductor 242b, the side surface of the conductor 242b, the side surface of the oxide 230a, and the side surface of the oxide 230b are covered with the insulator 272 and the insulator 273.
- insulator 272 for example, a silicon nitride film or a silicon nitride oxide film can be used.
- insulator 273 for example, aluminum oxide or hafnium oxide can be used.
- FIG. 5B is a cross-sectional view taken along the dashed-dotted line A7-A8 in FIG. 1A.
- impurities such as hydrogen and water and oxygen from the insulator 280 are diffused into the conductor 240b. Can be suppressed. The same effect can be obtained for the conductor 240a.
- the height of the bottom surface of the conductor 265 in a region where the oxide 230a and the oxide 230b and the conductor 265 do not overlap with each other with respect to the bottom surface of the insulator 224 is oxidized. It is preferable that the height of the bottom surface of the object 230b is lower.
- the difference between the height of the bottom surface of the conductor 265 and the height of the bottom surface of the oxide 230b in a region where the oxide 230b and the conductor 265 do not overlap with each other is 0 nm to 100 nm, preferably 3 nm to 50 nm. More preferably, the thickness is 5 nm or more and 20 nm or less.
- the conductor 260 and the conductor 265 functioning as a gate electrode cover the side surface and the top surface of the oxide 230b in the channel formation region with the oxide 230c and the insulator 250 interposed therebetween.
- 260 and the electric field of the conductor 265 easily act on the entire oxide 230b in the channel formation region.
- the switching characteristics of the transistor can be improved. Specifically, the subthreshold swing value can be reduced. Further, the off-state current can be reduced and the on-state current can be increased. In addition, the saturation characteristics can be improved.
- a semiconductor device having a transistor with favorable switching characteristics can be provided.
- a semiconductor device including a transistor with a small subthreshold swing value can be provided.
- a semiconductor device including a transistor with high on-state current can be provided.
- a semiconductor device including a transistor having high frequency characteristics can be provided.
- a semiconductor device including a transistor with low off-state current can be provided.
- a semiconductor device including a transistor with favorable saturation characteristics can be provided.
- the conductor 205 is disposed so as to overlap with the oxide 230, the conductor 260, and the conductor 265.
- the conductor 205 is preferably provided so as to be embedded in the insulator 216.
- the conductor 260 and the conductor 265 may function as a first gate (also referred to as a top gate) electrode.
- the conductor 205 may function as a second gate (also referred to as a bottom gate) electrode.
- Vth of the transistor 200 can be controlled by changing the potential applied to the conductor 205 independently of the potentials applied to the conductor 260 and the conductor 265 without being interlocked with each other.
- Vth of the transistor 200 can be made higher than 0 V and off-state current can be reduced. Therefore, when a negative potential is applied to the conductor 205, the drain current when the potential applied to the conductor 260 and the conductor 265 is 0 V can be made smaller than when the negative potential is not applied.
- the conductor 205 is preferably provided longer in the channel width direction than the region where the oxide 230a and the conductors 242a and 242b of the oxide 230b do not overlap with each other as illustrated in FIG.
- the conductor 205 preferably extends outward from the end portions of the oxide 230a and the oxide 230b that intersect the channel width direction. That is, it is preferable that the conductor 205, the conductor 260, and the conductor 265 overlap with each other with an insulator outside the side surfaces in the channel width direction of the oxide 230a and the oxide 230b.
- the conductor 205 may overlap with at least the oxide 230a and the oxide 230b which are located between the conductor 242a and the conductor 242b.
- the oxide 230 is formed by the electric field of the conductor 260 and the conductor 265 having a function as the first gate electrode and the electric field of the conductor 205 having a function as the second gate electrode.
- the channel formation region can be electrically surrounded.
- a transistor structure that electrically surrounds a channel formation region by an electric field of the first gate electrode and the second gate electrode is referred to as a surrounded channel (S-channel) structure.
- the conductor 205a is preferably formed using a conductive material that suppresses permeation of impurities such as water or hydrogen and oxygen.
- a conductive material that suppresses permeation of impurities such as water or hydrogen and oxygen.
- impurities such as water or hydrogen and oxygen.
- titanium, titanium nitride, tantalum, or tantalum nitride can be used.
- the conductor 205b is preferably formed using a conductive material containing tungsten, copper, or aluminum as a main component. Note that although the conductor 205 is illustrated as having two layers, it may have a multilayer structure of three or more layers.
- an oxide semiconductor, an insulator or a conductor located in a lower layer of the oxide semiconductor, and an insulator or a conductor located in an upper layer of the oxide semiconductor can be used as different film types without being exposed to the atmosphere. It is preferable to continuously form the oxide semiconductor film since an oxide semiconductor film having a substantially high purity and a reduced concentration of impurities (particularly, hydrogen and water) can be formed.
- the insulator 216 and the insulator 205 may be sequentially formed in this order.
- the insulating film to be the insulator 224 may be sequentially formed in this order.
- the insulator 214, the insulator 272, and the insulator 281 preferably function as a barrier insulating film which suppresses entry of impurities such as water or hydrogen into the transistor 200 from the substrate side or from above. Therefore, the insulator 214, the insulator 272, and the insulator 281 include a hydrogen atom, a hydrogen molecule, a water molecule, a nitrogen atom, a nitrogen molecule, a nitric oxide molecule (N 2 O, NO, NO 2, and the like), a copper atom, and the like. It is preferable to use an insulating material having a function of suppressing diffusion of impurities (it is difficult for the impurities to pass through). Alternatively, it is preferable to use an insulating material having a function of suppressing the diffusion of oxygen (for example, at least one of oxygen atoms and oxygen molecules) (the oxygen is difficult to transmit).
- oxygen for example, at least one of oxygen atoms and oxygen molecules
- silicon nitride or the like is preferably used for the insulator 214, the insulator 272, and the insulator 281.
- diffusion of impurities such as water or hydrogen from the substrate side to the transistor 200 side with respect to the insulator 214 can be suppressed.
- diffusion of oxygen contained in the insulator 224 and the like to the substrate side with respect to the insulator 214 can be suppressed.
- diffusion of impurities such as water or hydrogen from the insulator 280 and the conductor 246 which are disposed above the insulator 272 to the transistor 200 side can be suppressed.
- the insulator 214 may have a laminated structure.
- a stacked structure of an aluminum oxide film and a silicon nitride film can be preferably used for the insulator 214.
- Oxygen can be supplied below the insulator 214 by the aluminum oxide film.
- diffusion of impurities such as hydrogen and water which are diffused from the substrate side to the transistor 200 side can be suppressed by the silicon nitride film.
- the insulator 216, the insulator 280, and the insulator 274 preferably have a lower dielectric constant than the insulator 214.
- a material having a low dielectric constant as the interlayer film, parasitic capacitance generated between the wirings can be reduced.
- silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, silicon oxide added with fluorine, silicon oxide added with carbon, carbon, and nitrogen were added. Silicon oxide, silicon oxide having holes, or the like may be used as appropriate.
- the insulator 222 and the insulator 224 have a function as a gate insulator.
- the insulator 224 in contact with the oxide 230 desorbs oxygen by heating.
- the insulator 224 may be formed using silicon oxide, silicon oxynitride, or the like as appropriate.
- an oxide from which part of oxygen is released by heating is preferably used as the insulator 224.
- the oxide that desorbs oxygen by heating means that the amount of desorbed oxygen in terms of oxygen molecules is 1.0 ⁇ 10 18 molecules / cm 3 or more, preferably 1 in TDS (Thermal Desorption Spectroscopy) analysis.
- the oxide is 0.0 ⁇ 10 19 molecules / cm 3 or more, more preferably 2.0 ⁇ 10 19 molecules / cm 3 or more, or 3.0 ⁇ 10 20 molecules / cm 3 or more.
- the amount of desorbed oxygen per area is 3.0 ⁇ 10 14 molecules / cm 2 or more, preferably 1.0 ⁇ 10 15 molecules / cm 2 or more, and more preferably 2.0 ⁇ 10 15 molecules / cm 2. It is an oxide that is 2 or more.
- the surface temperature of the oxide during the TDS analysis is preferably in the range of 100 ° C. to 700 ° C., or 100 ° C. to 400 ° C.
- the insulator 222 preferably functions as a barrier insulating film that suppresses impurities such as water or hydrogen from entering the transistor 200 from the substrate side.
- the insulator 222 preferably has lower hydrogen permeability than the insulator 224.
- the insulator 222 preferably has a function of suppressing the diffusion of oxygen (for example, at least one of oxygen atoms and oxygen molecules) (the oxygen is difficult to permeate).
- the insulator 222 preferably has lower oxygen permeability than the insulator 224.
- the insulator 222 has a function of suppressing diffusion of oxygen and impurities, which is preferable because oxygen included in the oxide 230 can be reduced from diffusing below the insulator 222.
- the conductor 205 can be prevented from reacting with oxygen contained in the insulator 224 or the oxide 230.
- an insulator containing one or both oxides of aluminum and hafnium which are insulating materials may be used.
- the insulator containing one or both of aluminum and hafnium aluminum oxide, hafnium oxide, an oxide containing aluminum and hafnium (hafnium aluminate), or the like is preferably used.
- the insulator 222 suppresses release of oxygen from the oxide 230 and entry of impurities such as hydrogen from the peripheral portion of the transistor 200 into the oxide 230. Acts as a layer.
- aluminum oxide, bismuth oxide, germanium oxide, niobium oxide, silicon oxide, titanium oxide, tungsten oxide, yttrium oxide, or zirconium oxide may be added to these insulators.
- these insulators may be nitrided. Silicon insulator, silicon oxynitride, or silicon nitride may be stacked over the above insulator.
- the insulator 222 is made of, for example, aluminum oxide, hafnium oxide, tantalum oxide, zirconium oxide, lead zirconate titanate (PZT), strontium titanate (SrTiO 3 ), or (Ba, Sr) TiO 3 (BST).
- An insulator including a so-called high-k material may be used as a single layer or a stacked layer. As transistor miniaturization and higher integration progress, problems such as leakage current may occur due to thinning of the gate insulator. By using a high-k material for the insulator functioning as a gate insulator, the gate potential during transistor operation can be reduced while maintaining the physical film thickness.
- the insulator 222 and the insulator 224 may have a stacked structure of two or more layers. In that case, it is not limited to the laminated structure which consists of the same material, The laminated structure which consists of a different material may be sufficient.
- the oxide 230 includes an oxide 230a, an oxide 230b on the oxide 230a, and an oxide 230c on the oxide 230b.
- the oxide 230a under the oxide 230b, diffusion of impurities from the structure formed below the oxide 230a to the oxide 230b can be suppressed.
- the oxide 230c over the oxide 230b, diffusion of impurities from the structure formed above the oxide 230c to the oxide 230b can be suppressed.
- the oxide 230 preferably has a stacked structure of oxides having different atomic ratios of metal atoms. Specifically, in the metal oxide used for the oxide 230a, the atomic ratio of the element M in the constituent element is larger than the atomic ratio of the element M in the constituent element in the metal oxide used for the oxide 230b. It is preferable. In the metal oxide used for the oxide 230a, the atomic ratio of the element M to In is preferably larger than the atomic ratio of the element M to In in the metal oxide used for the oxide 230b. In the metal oxide used for the oxide 230b, the atomic ratio of In to the element M is preferably larger than the atomic ratio of In to the element M in the metal oxide used for the oxide 230a. As the oxide 230c, a metal oxide that can be used for the oxide 230a or the oxide 230b can be used.
- the oxide 230b preferably has crystallinity.
- a CAAC-OS c-axis aligned crystalline semiconductor
- An oxide having crystallinity such as a CAAC-OS has a dense structure with few impurities and defects (such as oxygen vacancies) and high crystallinity. Accordingly, extraction of oxygen from the oxide 230b due to the source electrode or the drain electrode can be suppressed. Accordingly, even when heat treatment is performed, extraction of oxygen from the oxide 230b can be reduced, so that the transistor 200 is stable with respect to a high temperature (so-called thermal budget) in the manufacturing process.
- the energy at the lower end of the conduction band of the oxide 230a and the oxide 230c is higher than the energy at the lower end of the conduction band of the oxide 230b.
- the electron affinity of the oxide 230a and the oxide 230c is preferably smaller than the electron affinity of the oxide 230b.
- the energy level at the lower end of the conduction band changes gently.
- the energy level at the lower end of the conduction band at the junction of the oxide 230a, the oxide 230b, and the oxide 230c is continuously changed or continuously joined.
- the defect state density of the mixed layer formed at the interface between the oxide 230a and the oxide 230b and the interface between the oxide 230b and the oxide 230c is preferably low.
- the main path of the carrier is the oxide 230b.
- the oxide 230a and the oxide 230c have the above structure, the density of defect states at the interface between the oxide 230a and the oxide 230b and the interface between the oxide 230b and the oxide 230c can be reduced. Therefore, the influence on carrier conduction due to interface scattering is reduced, and the transistor 200 can obtain a high on-state current and a high frequency characteristic. Note that in the case where the oxide 230c has a stacked structure, in addition to the effect of reducing the defect state density at the interface between the oxide 230b and the oxide 230c, the constituent element of the oxide 230c is It is expected to suppress diffusion to the surface.
- the oxide 230c has a stacked structure and an oxide not containing In is positioned above the stacked structure, In that can be diffused to the insulator 250 side can be suppressed. Since the insulator 250 functions as a gate insulator, when In is diffused, transistor characteristics are deteriorated. Therefore, with the stacked structure of the oxide 230c, a highly reliable semiconductor device can be provided.
- a metal oxide that functions as an oxide semiconductor is preferably used.
- a material having an energy gap of 2 eV or more, preferably 2.5 eV or more is preferable to use. In this manner, off-state current of a transistor can be reduced by using a metal oxide having a large energy gap. By using such a transistor, a semiconductor device with low power consumption can be provided.
- the electron affinity or the energy level Ec at the bottom of the conduction band can be obtained from the ionization potential Ip, which is the difference between the vacuum level Evac and the energy Ev at the top of the valence band, and the energy gap Eg. .
- the ionization potential Ip can be measured using, for example, an ultraviolet photoelectron spectroscopy (UPS) apparatus.
- the energy gap Eg can be measured using, for example, a spectroscopic ellipsometer.
- a conductor 242 (conductor 242a and conductor 242b) functioning as a source electrode and a drain electrode is provided over the oxide 230b.
- the thickness of the conductor 242 may be, for example, 1 nm to 50 nm, preferably 2 nm to 25 nm.
- the conductor 242 aluminum, chromium, copper, silver, gold, platinum, tantalum, nickel, titanium, molybdenum, tungsten, hafnium, vanadium, niobium, manganese, magnesium, zirconium, beryllium, indium, ruthenium, iridium, strontium, It is preferable to use a metal element selected from lanthanum or the like, an alloy containing the above-described metal element as a component, or an alloy combining the above-described metal elements.
- tantalum nitride, titanium nitride, or nitride containing tungsten, titanium and aluminum, nitride containing tantalum and aluminum, ruthenium oxide, ruthenium nitride, oxide containing strontium and ruthenium, oxide containing lanthanum and nickel, etc. Is preferably used.
- tantalum nitride, titanium nitride, nitride containing titanium and aluminum, nitride containing tantalum and aluminum, ruthenium oxide, ruthenium oxide, oxide containing strontium and ruthenium, oxide containing lanthanum and nickel are oxidized. This is preferable because it is a difficult conductive material or a material that maintains conductivity even when oxygen is absorbed.
- the insulator 250 functions as a gate insulator.
- the insulator 250 is preferably provided in contact with the upper surface of the oxide 230c.
- silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, silicon oxide to which fluorine is added, silicon oxide to which carbon is added, silicon oxide to which carbon and nitrogen are added, or silicon oxide having a hole is used. be able to.
- silicon oxide and silicon oxynitride are preferable because they are stable against heat.
- the insulator 250 is preferably formed using an insulator from which oxygen is released by heating.
- An insulator from which oxygen is released by heating is provided as the insulator 250 in contact with the upper surface of the oxide 230c, whereby oxygen is effectively supplied to the channel formation region of the oxide 230b through the oxide 230c. Can do.
- the concentration of impurities such as water or hydrogen in the insulator 250 is preferably reduced.
- the thickness of the insulator 250 is preferably greater than or equal to 1 nm and less than or equal to 20 nm.
- a metal oxide may be provided between the insulator 250 and the conductor 260.
- the metal oxide preferably suppresses oxygen diffusion from the insulator 250 to the conductor 260.
- the diffusion of oxygen from the insulator 250 to the conductor 260 is suppressed. That is, a decrease in the amount of oxygen supplied to the oxide 230 can be suppressed. Further, oxidation of the conductor 260 due to oxygen in the insulator 250 can be suppressed.
- the metal oxide may function as a part of the gate insulator. Therefore, when silicon oxide, silicon oxynitride, or the like is used for the insulator 250, the metal oxide is preferably a metal oxide that is a high-k material with a high relative dielectric constant.
- the gate insulator has a stacked structure of the insulator 250 and the metal oxide, a stacked structure having high relative dielectric constant and stability against heat can be obtained. Therefore, it is possible to reduce the gate potential applied during transistor operation while maintaining the physical film thickness of the gate insulator. In addition, it is possible to reduce the equivalent oxide thickness (EOT) of an insulator that functions as a gate insulator.
- EOT equivalent oxide thickness
- a metal oxide containing one or more selected from hafnium, aluminum, gallium, yttrium, zirconium, tungsten, titanium, tantalum, nickel, germanium, magnesium, or the like is used. it can.
- the metal oxide may function as part of the gate electrode.
- a conductive material containing oxygen is preferably provided on the channel formation region side.
- a conductive material containing oxygen and a metal element contained in a metal oxide in which a channel is formed as a conductor functioning as a gate electrode it is preferable to use a conductive material containing oxygen and a metal element contained in a metal oxide in which a channel is formed as a conductor functioning as a gate electrode.
- the above-described conductive material containing a metal element and nitrogen may be used.
- titanium nitride, tantalum nitride, or the like can be used.
- Indium tin oxide may be used.
- indium gallium zinc oxide containing nitrogen may be used.
- the conductor 265 preferably includes a hardly oxidizable material.
- a hardly oxidizable material for the conductor 265, the conductor 265 itself can be prevented from being oxidized and increased in resistance.
- the hardly oxidizable material for example, tantalum nitride, tungsten nitride, titanium nitride, platinum, iridium, silver, gold, titanium aluminum alloy, titanium aluminum alloy nitride, or the like can be used.
- nitride of tantalum nitride tungsten nitride, titanium nitride, platinum, iridium, silver, gold, titanium aluminum alloy, titanium aluminum alloy and tantalum, tungsten, titanium, molybdenum, aluminum, copper, molybdenum tungsten alloy It can be.
- a conductive metal oxide may be used as the conductor 265.
- a metal oxide having conductivity even when oxygen is present in the conductor 265 increase in resistance due to oxygen absorption of the conductor 265 can be suppressed.
- the on-state characteristics of the transistor can be improved.
- conductive metal oxides include indium tin oxide (ITO), indium tin oxide containing silicon (ITSO), zinc oxide (ZnO), indium tin oxide containing zinc, and zinc oxide containing gallium. (GZO), zinc oxide containing aluminum (AZO), tin oxide (SnO2), tin oxide containing fluorine (FTO), tin oxide containing aluminum (ATO), ruthenium oxide, and the like.
- an In—Ga—Zn-based oxide with high conductivity may be used.
- the threshold voltage of the transistor may be shifted to plus.
- the conductor 265 a semiconductor having high electrical conductivity, polycrystalline silicon containing an impurity element such as phosphorus, or silicide such as nickel silicide may be used.
- the conductor 260 is shown as a two-layer structure in FIGS. 1B and 1C, but may have a single-layer structure or a stacked structure of three or more layers.
- the conductor 260a has a function of suppressing diffusion of impurities such as a hydrogen atom, a hydrogen molecule, a water molecule, a nitrogen atom, a nitrogen molecule, a nitrogen oxide molecule (N 2 O, NO, NO 2 ), a copper atom, and the like. It is preferable to use a material. Alternatively, it is preferable to use a conductive material having a function of suppressing diffusion of oxygen (for example, at least one of oxygen atoms and oxygen molecules).
- the conductor 260a has a function of suppressing diffusion of oxygen, it is possible to prevent the conductivity of the conductor 260b from being oxidized by the oxygen contained in the insulator 250 and the conductivity from being lowered.
- tantalum, tantalum nitride, ruthenium, or ruthenium oxide is preferably used as the conductive material having a function of suppressing oxygen diffusion.
- the conductor 260b be made of a conductive material mainly containing tungsten, copper, or aluminum.
- a conductor having high conductivity is preferably used.
- a conductive material containing tungsten, copper, or aluminum as a main component can be used.
- the conductor 260b may have a stacked structure, for example, a stacked structure of titanium, titanium nitride, and the conductive material.
- the insulator 280 is formed using, for example, silicon oxide, silicon oxynitride, silicon nitride oxide, silicon oxide to which fluorine is added, silicon oxide to which carbon is added, silicon oxide to which carbon and nitrogen are added, or silicon oxide having holes. It is preferable to have. In particular, silicon oxide and silicon oxynitride are preferable because they are thermally stable. In particular, a material such as silicon oxide, silicon oxynitride, or silicon oxide having a hole is preferable because a region containing oxygen that is released by heating can be easily formed.
- the concentration of impurities such as water or hydrogen in the insulator 280 is reduced. Further, the upper surface of the insulator 280 may be planarized.
- the insulator 282 preferably functions as a barrier insulating film that suppresses impurities such as water or hydrogen from entering the insulator 280 from above.
- an insulator such as aluminum oxide, silicon nitride, or silicon nitride oxide may be used.
- an insulator 274 that functions as an interlayer film is preferably provided over the insulator 282.
- the insulator 274 preferably has a reduced concentration of impurities such as water or hydrogen in the film.
- the conductive material 240a and the conductive material 240b are preferably formed using a conductive material containing tungsten, copper, or aluminum as a main component. Further, the conductor 240a and the conductor 240b may each have a stacked structure.
- the insulator 281, the insulator 274, the insulator 282, the insulator 280, the insulator 273, and the first conductor of the conductor 240 in contact with the insulator 272 include It is preferable to use a conductive material having a function of suppressing permeation of impurities such as water or hydrogen.
- a conductive material having a function of suppressing permeation of impurities such as water or hydrogen.
- tantalum, tantalum nitride, titanium, titanium nitride, ruthenium, or ruthenium oxide is preferably used.
- the conductive material having a function of suppressing permeation of impurities such as water or hydrogen may be used in a single layer or a stacked layer.
- impurities such as water or hydrogen from an upper layer than the insulator 281 are prevented from being mixed into the oxide 230 through the conductor 240a, the conductor 240b, the conductor 242a, and the conductor 242b. be able to.
- an insulator such as aluminum oxide, aluminum nitride, silicon nitride, or silicon nitride oxide may be used. Since the insulator 241a and the insulator 241b are provided in contact with the insulator 272 and the insulator 273, impurities such as water or hydrogen can be introduced into the insulator 272, the insulator 273, the conductor 240a, and the conductor from the insulator 280 and the like. Mixing into the oxide 230 through the body 240b can be suppressed. In addition, oxygen contained in the insulator 280 can be prevented from being absorbed by the conductors 240a and 240b.
- the conductor 246 (conductor 246a and conductor 246b) functioning as a wiring may be disposed in contact with the top surface of the conductor 240a and the top surface of the conductor 240b.
- the conductor 246 is preferably formed using a conductive material containing tungsten, copper, or aluminum as a main component.
- the conductor may have a stacked structure, for example, a stack of titanium, titanium nitride, and the conductive material. Note that the conductor may be formed so as to be embedded in an opening provided in the insulator.
- 3A, 3B, and 3C are a top view and a cross-sectional view of the transistor 200 and the periphery of the transistor 200 according to one embodiment of the present invention.
- FIG. 3A is a top view of the semiconductor device including the transistor 200.
- FIG. 3B and 3C are cross-sectional views of the semiconductor device.
- FIG. 3B is a cross-sectional view taken along dashed-dotted line A1-A2 in FIG. 3A and also a cross-sectional view in the channel length direction of the transistor 200.
- FIG. 3C is a cross-sectional view of the portion indicated by the dashed-dotted line A7-A8 in FIG. 3A.
- the conductor 240b is electrically connected to the transistor 200 and functions as a plug in the channel width direction. It is also a sectional view. Note that in the top view of FIG. 3A, some elements are omitted for clarity.
- a conductor 244 (a conductor 244a and a conductor 244b) that is electrically connected to the transistor 200 and is in contact with a bottom portion of the conductor 240 (the conductor 240a and the conductor 240b) functioning as a plug.
- the semiconductor device shown in FIG. 244 a conductor 244a and a conductor 244b
- the insulator 224, the insulator 272, the insulator 273, the insulator 280, the insulator 282, the insulator 274, and the bottom of the opening of the insulator 281 are electrically conductive.
- a body 244 is disposed.
- An insulator 241 (insulator 241a and insulator 241b) is provided on the conductor 244 in contact with the side of the opening, and a first conductor of the conductor 240 is provided in contact with the side surface. A second conductor of the conductor 240 is provided inside.
- the size of the opening provided in the insulator 224, the insulator 272, the insulator 273, the insulator 280, the insulator 282, the insulator 274, and the insulator 281 is determined as follows.
- the width is preferably larger than the width of the oxide 230b in the channel width direction. That is, the top surface of the oxide 230b, the side surface of the oxide 230b, and the side surface of the oxide 230a are exposed at the bottom of the opening. Therefore, since the conductor 244 is in contact with the upper surface of the conductor 242, the side surface of the conductor 242, the side surface of the oxide 230b, and the side surface of the oxide 230a, contact resistance can be reduced.
- the above-described configuration example 1 of the semiconductor device can be referred to.
- an insulator substrate As a substrate over which the transistor 200 is formed, for example, an insulator substrate, a semiconductor substrate, or a conductor substrate may be used.
- the insulator substrate include a glass substrate, a quartz substrate, a sapphire substrate, a stabilized zirconia substrate (such as a yttria stabilized zirconia substrate), and a resin substrate.
- the semiconductor substrate include a semiconductor substrate made of silicon or germanium, or a compound semiconductor substrate made of silicon carbide, silicon germanium, gallium arsenide, indium phosphide, zinc oxide, or gallium oxide.
- a semiconductor substrate having an insulator region inside the above-described semiconductor substrate for example, an SOI (Silicon On Insulator) substrate.
- the conductor substrate include a graphite substrate, a metal substrate, an alloy substrate, and a conductive resin substrate.
- a substrate in which a conductor or a semiconductor is provided on an insulator substrate a substrate in which a conductor or an insulator is provided on a semiconductor substrate, a substrate in which a semiconductor or an insulator is provided on a conductor substrate, and the like.
- a substrate in which an element is provided may be used. Examples of the element provided on the substrate include a capacitor element, a resistor element, a switch element, a light emitting element, and a memory element.
- the insulator examples include an insulating oxide, nitride, oxynitride, nitride oxide, metal oxide, metal oxynitride, and metal nitride oxide.
- the transistor when the transistor is miniaturized and highly integrated, problems such as leakage current may occur due to thinning of the gate insulator.
- a high-k material for the insulator functioning as a gate insulator the voltage during transistor operation can be reduced while maintaining the physical film thickness.
- a parasitic capacitance generated between wirings can be reduced by using a material having a low relative dielectric constant for the insulator functioning as an interlayer film. Therefore, the material may be selected according to the function of the insulator.
- Insulators having a high relative dielectric constant include gallium oxide, hafnium oxide, zirconium oxide, oxides containing aluminum and hafnium, oxynitrides containing aluminum and hafnium, oxides containing silicon and hafnium, silicon and hafnium.
- an oxynitride having silicon, or a nitride having silicon and hafnium are examples of gallium oxide, hafnium oxide, zirconium oxide, oxides containing aluminum and hafnium, oxynitrides containing aluminum and hafnium, oxides containing silicon and hafnium, silicon and hafnium.
- Insulators having a low dielectric constant include silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, silicon oxide to which fluorine is added, silicon oxide to which carbon is added, silicon oxide to which carbon and nitrogen are added, For example, silicon oxide having a hole or resin may be used.
- a transistor including an oxide semiconductor can be stabilized in electrical characteristics of the transistor by being surrounded by an insulator having a function of suppressing permeation of impurities such as hydrogen and oxygen.
- the insulator having a function of suppressing permeation of impurities such as hydrogen and oxygen include boron, carbon, nitrogen, oxygen, fluorine, magnesium, aluminum, silicon, phosphorus, chlorine, argon, gallium, germanium, yttrium, and zirconium.
- An insulator containing lanthanum, neodymium, hafnium, or tantalum may be used in a single layer or a stacked layer.
- an insulator having a function of suppressing permeation of impurities such as hydrogen and oxygen aluminum oxide, magnesium oxide, gallium oxide, germanium oxide, yttrium oxide, zirconium oxide, lanthanum oxide, neodymium oxide, hafnium oxide, Alternatively, a metal oxide such as tantalum oxide, or a metal nitride such as aluminum nitride, aluminum nitride titanium, titanium nitride, silicon nitride oxide, or silicon nitride can be used.
- the insulator functioning as a gate insulator is preferably an insulator having a region containing oxygen that is desorbed by heating.
- oxygen vacancies in the oxide 230 can be compensated by using a structure in which silicon oxide or silicon oxynitride including a region containing oxygen which is released by heating is in contact with the oxide 230.
- Conductors aluminum, chromium, copper, silver, gold, platinum, tantalum, nickel, titanium, molybdenum, tungsten, hafnium, vanadium, niobium, manganese, magnesium, zirconium, beryllium, indium, ruthenium, iridium, strontium, lanthanum It is preferable to use a metal element selected from the above, an alloy including the above-described metal element as a component, an alloy combining the above-described metal elements, or the like.
- tantalum nitride, titanium nitride, or nitride containing tungsten, titanium and aluminum, nitride containing tantalum and aluminum, ruthenium oxide, ruthenium nitride, oxide containing strontium and ruthenium, oxide containing lanthanum and nickel, etc. Is preferably used.
- tantalum nitride, titanium nitride, nitride containing titanium and aluminum, nitride containing tantalum and aluminum, ruthenium oxide, ruthenium oxide, oxide containing strontium and ruthenium, oxide containing lanthanum and nickel are oxidized.
- a semiconductor with high electrical conductivity typified by polycrystalline silicon containing an impurity element such as phosphorus, or silicide such as nickel silicide may be used.
- a plurality of conductive layers formed of the above materials may be stacked.
- a stacked structure in which the above-described material containing a metal element and a conductive material containing oxygen may be combined.
- a stacked structure in which the above-described material containing a metal element and a conductive material containing nitrogen are combined may be employed.
- a stacked structure of a combination of the above-described material containing a metal element, a conductive material containing oxygen, and a conductive material containing nitrogen may be employed.
- the conductor functioning as the gate electrode has a stacked structure in which the above-described material containing a metal element and the conductive material containing oxygen are combined.
- a conductive material containing oxygen is preferably provided on the channel formation region side.
- a conductive material containing oxygen and a metal element contained in a metal oxide in which a channel is formed as a conductor functioning as a gate electrode it is preferable to use a conductive material containing oxygen and a metal element contained in a metal oxide in which a channel is formed as a conductor functioning as a gate electrode.
- the above-described conductive material containing a metal element and nitrogen may be used.
- a conductive material containing nitrogen such as titanium nitride or tantalum nitride may be used.
- Indium tin oxide may be used.
- indium gallium zinc oxide containing nitrogen may be used.
- Metal oxide As the oxide 230, a metal oxide that functions as an oxide semiconductor is preferably used. Below, the metal oxide applicable to the oxide 230 which concerns on this invention is demonstrated.
- the metal oxide preferably contains at least indium or zinc.
- indium and zinc are preferably included.
- aluminum, gallium, yttrium, tin, or the like is preferably contained.
- One or more kinds selected from boron, titanium, iron, nickel, germanium, zirconium, molybdenum, lanthanum, cerium, neodymium, hafnium, tantalum, tungsten, magnesium, and the like may be included.
- the metal oxide is an In-M-Zn oxide containing indium, the element M, and zinc is considered.
- the element M is aluminum, gallium, yttrium, tin, or the like.
- Other elements applicable to the element M include boron, titanium, iron, nickel, germanium, zirconium, molybdenum, lanthanum, cerium, neodymium, hafnium, tantalum, tungsten, and magnesium.
- the element M may be a combination of a plurality of the aforementioned elements.
- metal oxides containing nitrogen may be collectively referred to as metal oxides.
- a metal oxide containing nitrogen may be referred to as a metal oxynitride.
- An oxide semiconductor (metal oxide) is classified into a single crystal oxide semiconductor and a non-single crystal oxide semiconductor.
- the non-single-crystal oxide semiconductor for example, a CAAC-OS, a polycrystalline oxide semiconductor, an nc-OS (nanocrystalline oxide semiconductor), a pseudo-amorphous oxide semiconductor (a-like OS: amorphous-oxide semiconductor), And amorphous oxide semiconductors.
- the CAAC-OS has a c-axis orientation and a crystal structure in which a plurality of nanocrystals are connected in the ab plane direction and has a strain.
- the strain refers to a portion where the orientation of the lattice arrangement changes between a region where the lattice arrangement is aligned and a region where another lattice arrangement is aligned in a region where a plurality of nanocrystals are connected.
- Nanocrystals are based on hexagons, but are not limited to regular hexagons and may be non-regular hexagons.
- there may be a lattice arrangement such as a pentagon and a heptagon in the distortion.
- a lattice arrangement such as a pentagon and a heptagon in the distortion.
- it is difficult to confirm a clear crystal grain boundary also referred to as a grain boundary
- the formation of crystal grain boundaries is suppressed by the distortion of the lattice arrangement. This is because the CAAC-OS can tolerate distortion due to the fact that the arrangement of oxygen atoms is not dense in the ab plane direction and the bond distance between atoms changes due to substitution of metal elements. Because.
- the CAAC-OS includes a layered crystal in which a layer containing indium and oxygen (hereinafter referred to as In layer) and a layer including elements M, zinc, and oxygen (hereinafter referred to as (M, Zn) layers) are stacked.
- In layer a layer containing indium and oxygen
- M, Zn elements M, zinc, and oxygen
- indium and the element M can be replaced with each other, and when the element M in the (M, Zn) layer is replaced with indium, it can also be expressed as an (In, M, Zn) layer. Further, when indium in the In layer is replaced with the element M, it can also be expressed as an (In, M) layer.
- CAAC-OS is a highly crystalline metal oxide.
- the CAAC-OS since it is difficult to confirm a clear crystal grain boundary in the CAAC-OS, it can be said that a decrease in electron mobility due to the crystal grain boundary hardly occurs.
- the CAAC-OS since the crystallinity of the metal oxide may be reduced due to entry of impurities, generation of defects, or the like, the CAAC-OS can be said to be a metal oxide with few impurities and defects (such as oxygen vacancies). Therefore, the physical properties of the metal oxide including a CAAC-OS are stable. Therefore, a metal oxide including a CAAC-OS is resistant to heat and has high reliability.
- Nc-OS has periodicity in atomic arrangement in a minute region (for example, a region of 1 nm to 10 nm, particularly a region of 1 nm to 3 nm).
- the nc-OS has no regularity in crystal orientation between different nanocrystals. Therefore, orientation is not seen in the whole film. Therefore, the nc-OS may not be distinguished from an a-like OS or an amorphous oxide semiconductor depending on an analysis method.
- indium-gallium-zinc oxide which is a kind of metal oxide including indium, gallium, and zinc
- IGZO indium-gallium-zinc oxide
- a crystal smaller than a large crystal here, a crystal of several millimeters or a crystal of several centimeters
- it may be structurally stable.
- A-like OS is a metal oxide having a structure between nc-OS and an amorphous oxide semiconductor.
- the a-like OS has a void or a low density region. That is, the a-like OS has lower crystallinity than the nc-OS and the CAAC-OS.
- Oxide semiconductors have various structures and have different characteristics.
- the oxide semiconductor of one embodiment of the present invention may include two or more of an amorphous oxide semiconductor, a polycrystalline oxide semiconductor, an a-like OS, an nc-OS, and a CAAC-OS.
- the metal oxide contains an alkali metal or an alkaline earth metal
- a defect level is formed and carriers may be generated. Therefore, a transistor in which a metal oxide containing an alkali metal or an alkaline earth metal is used for a channel formation region is likely to be normally on. Therefore, it is preferable to reduce the concentration of alkali metal or alkaline earth metal in the metal oxide.
- the concentration of alkali metal or alkaline earth metal in the metal oxide is 1 ⁇ 10 18 atoms / cm 3 or less. , Preferably 2 ⁇ 10 16 atoms / cm 3 or less.
- hydrogen contained in the metal oxide reacts with oxygen bonded to metal atoms to become water, so that oxygen vacancies may be formed.
- oxygen vacancies When hydrogen enters the oxygen vacancies, electrons serving as carriers may be generated.
- a part of hydrogen may be combined with oxygen bonded to a metal atom to generate electrons as carriers. Therefore, a transistor including a metal oxide containing hydrogen is likely to be normally on.
- the hydrogen concentration obtained by SIMS is less than 1 ⁇ 10 20 atoms / cm 3 , preferably less than 1 ⁇ 10 19 atoms / cm 3 , more preferably 5 ⁇ 10 18 atoms / cm 3. Less than 3 , more preferably less than 1 ⁇ 10 18 atoms / cm 3 .
- FIG. 1 shows a top view.
- (B) in each drawing is a cross-sectional view corresponding to a portion indicated by a one-dot chain line in A1-A2 in (A), and is also a cross-sectional view in the channel length direction of the transistor 200.
- (C) in each drawing is a cross-sectional view corresponding to the portion indicated by the one-dot chain line of A3-A4 in (A), and is also a cross-sectional view in the channel width direction of the transistor 200. Note that in the top view of each figure (A), some elements are omitted for the sake of clarity.
- a substrate (not shown) is prepared, and an insulator 214 is formed on the substrate.
- the insulator 214 is formed by sputtering, chemical vapor deposition (CVD), molecular beam epitaxy (MBE), pulsed laser deposition (PLD), or ALD. (Atomic Layer Deposition) method or the like can be used.
- the CVD method can be classified into a plasma CVD (PECVD: Plasma Enhanced CVD) method using plasma, a thermal CVD (TCVD: Thermal CVD) method using heat, a photo CVD (Photo CVD) method using light, and the like.
- PECVD Plasma Enhanced CVD
- TCVD Thermal CVD
- Photo CVD Photo CVD
- MCVD Metal CVD
- MOCVD Metal Organic CVD
- the plasma CVD method can obtain a high-quality film at a relatively low temperature.
- the thermal CVD method is a film formation method that can reduce plasma damage to an object to be processed because plasma is not used.
- a wiring, an electrode, an element (a transistor, a capacitor, or the like) included in the semiconductor device may be charged up by receiving electric charge from plasma.
- a wiring, an electrode, an element, or the like included in the semiconductor device may be destroyed by the accumulated charge.
- plasma damage during film formation does not occur, so that a film with few defects can be obtained.
- the ALD method utilizes the self-controllability that is the nature of atoms and can deposit atoms one layer at a time, so it is possible to form a very thin film, and to form a structure with a high aspect ratio. There are effects such as film formation with few defects such as holes, film formation with excellent coverage, and film formation at low temperature.
- the ALD method also includes a film forming method PEALD (Plasma Enhanced ALD) method using plasma. Use of plasma may be preferable because it enables film formation at a lower temperature.
- some precursors used in the ALD method include impurities such as carbon. Therefore, a film provided by the ALD method may contain a larger amount of impurities such as carbon than a film provided by another film formation method.
- the quantification of impurities can be performed using X-ray photoelectron spectroscopy (XPS: X-ray Photoelectron Spectroscopy).
- the CVD method and the ALD method are film forming methods in which a film is formed by a reaction on the surface of an object to be processed, unlike a film forming method in which particles emitted from a target or the like are deposited. Therefore, it is a film forming method that is not easily affected by the shape of the object to be processed and has good step coverage.
- the ALD method is suitable for covering the surface of an opening having a high aspect ratio in order to realize excellent step coverage and excellent thickness uniformity.
- the ALD method since the ALD method has a relatively low film formation rate, it may be preferable to use it in combination with another film formation method such as a CVD method with a high film formation rate.
- the composition of the obtained film can be controlled by the flow rate ratio of the source gases.
- a film having an arbitrary composition can be formed depending on the flow rate ratio of the source gases.
- a film whose composition is continuously changed can be formed by changing the flow rate ratio of the source gas while forming the film.
- a silicon nitride film is formed as the insulator 214 by a CVD method.
- a CVD method a CVD method.
- the insulator 216 is formed over the insulator 214.
- the insulator 216 can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- an opening reaching the insulator 214 is formed in the insulator 216.
- the opening includes, for example, a groove and a slit. In some cases, the opening is pointed to a region where the opening is formed. Wet etching may be used to form the opening, but dry etching is preferable for fine processing.
- an insulator that functions as an etching stopper when the insulator 216 is etched to form a groove is preferably selected. For example, in the case where silicon oxide is used for the insulator 216 which forms the groove, silicon nitride, aluminum oxide, or hafnium oxide is preferably used for the insulator 214.
- a conductive film to be the conductor 205 is formed.
- the conductive film preferably includes a conductor having a function of suppressing permeation of oxygen.
- tantalum nitride, tungsten nitride, titanium nitride, or the like can be used.
- a stacked film of tantalum nitride, tungsten nitride, or titanium nitride and tantalum, tungsten, titanium, molybdenum, aluminum, copper, or molybdenum tungsten alloy can be used.
- the conductive film to be the conductor 205 can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- the conductive film to be the conductor 205 has a multilayer structure.
- tantalum nitride is formed by a sputtering method, and titanium nitride is stacked over the tantalum nitride.
- a conductive film as an upper layer of the conductive film to be the conductor 205 is formed.
- the conductive film can be formed by a plating method, a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- a low-resistance conductive material such as copper is formed as the upper conductive film of the conductive film to be the conductor 205.
- an upper layer of the conductive film to be the conductor 205 and a part of a lower layer of the conductive film to be the conductor 205 are removed, and the insulator 216 is exposed.
- the conductive film to be the conductor 205 remains only in the opening.
- the conductor 205 having a flat upper surface can be formed (see FIG. 6).
- part of the insulator 216 may be removed by the CMP treatment.
- a conductive film to be the conductor 205 is formed over the insulator 214.
- the conductive film to be the conductor 205 can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- the conductive film to be the conductor 205 can be a multilayer film. In this embodiment, tungsten is formed as the conductive film to be the conductor 205.
- the conductive film to be the conductor 205 is processed using a lithography method to form the conductor 205.
- a resist is exposed through a mask.
- a resist mask is formed by removing or leaving the exposed region using a developer.
- a conductor, a semiconductor, an insulator, or the like can be processed into a desired shape by etching through the resist mask.
- the resist mask may be formed by exposing the resist using KrF excimer laser light, ArF excimer laser light, EUV (Extreme Ultraviolet) light, or the like.
- an immersion technique may be used in which exposure is performed by filling a liquid (for example, water) between the substrate and the projection lens.
- an electron beam or an ion beam may be used.
- a mask is not necessary when an electron beam or an ion beam is used.
- the resist mask can be removed by performing a dry etching process such as ashing, performing a wet etching process, performing a wet etching process after the dry etching process, or performing a dry etching process after the wet etching process.
- a hard mask made of an insulator or a conductor may be used instead of the resist mask.
- an insulating film or a conductive film that is a hard mask material is formed over the conductive film that is to be the conductor 205, a resist mask is formed thereover, and the hard mask material is etched to have a desired shape.
- a hard mask can be formed. Etching of the conductive film to be the conductor 205 may be performed after removing the resist mask, or may be performed with the resist mask remaining. In the latter case, the resist mask may disappear during etching. The hard mask may be removed by etching after the conductive film to be the conductor 205 is etched. On the other hand, when the material of the hard mask does not affect the subsequent process or can be used in the subsequent process, it is not always necessary to remove the hard mask.
- a capacitively coupled plasma (CCP) etching apparatus having parallel plate electrodes can be used as the dry etching apparatus.
- the capacitively coupled plasma etching apparatus having parallel plate electrodes may be configured to apply a high frequency power source to one of the parallel plate electrodes.
- a configuration in which a plurality of different high-frequency power sources are applied to one electrode of the parallel plate electrode may be employed.
- mold electrode may be sufficient.
- a configuration may be adopted in which high-frequency power sources having different frequencies are applied to the parallel plate electrodes.
- a dry etching apparatus having a high-density plasma source can be used.
- an inductively coupled plasma (ICP) etching apparatus can be used as the dry etching apparatus having a high-density plasma source.
- an insulating film to be the insulator 216 is formed over the insulator 214 and the conductor 205.
- the insulating film to be the insulator 216 can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- silicon oxide is formed by a CVD method as the insulating film to be the insulator 216.
- the thickness of the insulating film to be the insulator 216 is preferably greater than or equal to the thickness of the conductor 205.
- the thickness of the conductor 205 is 1, the thickness of the insulating film to be the insulator 216 is 1 or more and 3 or less.
- the thickness of the conductor 205 is 150 nm, and the thickness of the insulating film to be the insulator 216 is 350 nm.
- FIG. 4 illustrates an example of a semiconductor device including the transistor 200 in which the conductor 205 and the insulator 216 are formed as described above.
- the insulator 222 is formed over the insulator 216 and the conductor 205.
- an insulator including one or both of aluminum and hafnium may be formed.
- the insulator including one or both of aluminum and hafnium aluminum oxide, hafnium oxide, an oxide containing aluminum and hafnium (hafnium aluminate), or the like is preferably used.
- An insulator including one or both of aluminum and hafnium has a barrier property against oxygen, hydrogen, and water. Since the insulator 222 has a barrier property against hydrogen and water, diffusion of hydrogen and water contained in a structure provided around the transistor 200 to the inside of the transistor 200 through the insulator 222 is suppressed. In addition, generation of oxygen vacancies in the oxide 230 can be suppressed.
- the insulator 222 can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- an insulating film 224A is formed over the insulator 222.
- the insulating film 224A can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- the heat treatment may be performed at 250 ° C to 650 ° C, preferably 300 ° C to 500 ° C, more preferably 320 ° C to 450 ° C.
- the heat treatment is performed in a nitrogen or inert gas atmosphere or an atmosphere containing an oxidizing gas at 10 ppm or more, 1% or more, or 10% or more.
- the heat treatment may be performed in a reduced pressure state.
- the heat treatment may be performed in an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of an oxidizing gas in order to supplement the desorbed oxygen after heat treatment in a nitrogen or inert gas atmosphere. Good.
- the treatment after performing a treatment for 1 hour at a temperature of 400 ° C. in a nitrogen atmosphere, the treatment is continuously performed for 1 hour at a temperature of 400 ° C. in an oxygen atmosphere.
- impurities such as water and hydrogen contained in the insulating film 224A can be removed.
- the heat treatment may be performed after the insulator 222 is formed.
- the heat treatment conditions described above can be used for the heat treatment.
- plasma treatment including oxygen may be performed in a reduced pressure state.
- an apparatus having a power source that generates high-density plasma using microwaves for example.
- a power source for applying RF Radio Frequency
- high-density plasma high-density oxygen radicals can be generated.
- RF Radio Frequency
- plasma treatment containing oxygen may be performed to supplement the desorbed oxygen.
- impurities such as water and hydrogen contained in the insulating film 224A can be removed by appropriately selecting the conditions for the plasma treatment. In that case, heat treatment may not be performed.
- an aluminum oxide film may be formed on the insulating film 224A by, for example, a sputtering method, and then the aluminum oxide may be subjected to CMP treatment until the insulating film 224A is exposed.
- CMP treatment By performing the CMP treatment, the surface of the insulating film 224A can be planarized and the surface of the insulating film 224A can be smoothed.
- the end point of the CMP process can be easily detected.
- part of the insulating film 224A is polished by CMP treatment so that the film thickness of the insulating film 224A may be reduced; however, the film thickness may be adjusted when the insulating film 224A is formed.
- planarizing and smoothing the surface of the insulating film 224A By planarizing and smoothing the surface of the insulating film 224A, deterioration in coverage of an oxide to be formed later can be prevented, and reduction in yield of the semiconductor device can be prevented in some cases. Further, it is preferable to form aluminum oxide over the insulating film 224A by a sputtering method because oxygen can be added to the insulating film 224A.
- an oxide film 230A to be the oxide 230a and an oxide film 230B to be the oxide 230b are sequentially formed over the insulating film 224A (see FIG. 6).
- the oxide film is preferably formed continuously without being exposed to the atmospheric environment. By forming the film without opening to the atmosphere, impurities or moisture from the atmospheric environment can be prevented from adhering to the oxide film 230A and the oxide film 230B, and the vicinity of the interface between the oxide film 230A and the oxide film 230B can be prevented. Can be kept clean.
- the oxide film 230A and the oxide film 230B can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- the oxide film 230A and the oxide film 230B are formed by a sputtering method
- oxygen or a mixed gas of oxygen and a rare gas is used as a sputtering gas.
- excess oxygen in the oxide film to be formed can be increased.
- the oxide film is formed by a sputtering method
- the In-M-Zn oxide target can be used.
- the proportion of oxygen contained in the sputtering gas for the oxide film 230A may be 70% or more, preferably 80% or more, more preferably 100%.
- an oxygen-deficient oxide semiconductor is formed when the proportion of oxygen contained in the sputtering gas is 1% to 30%, preferably 5% to 20%. It is formed.
- a transistor using an oxygen-deficient oxide semiconductor for a channel formation region can have a relatively high field-effect mobility.
- heat treatment may be performed.
- the heat treatment conditions described above can be used for the heat treatment.
- impurities such as water and hydrogen in the oxide film 230A and the oxide film 230B can be removed.
- the processing is continuously performed for one hour at a temperature of 400 ° C. in an oxygen atmosphere.
- a conductive film 242A is formed over the oxide film 232B.
- the conductive film 242A can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like (see FIG. 6).
- the oxide film 230A, the oxide film 230B, and the conductive film 242A are processed into island shapes to form the oxide 230a, the oxide 230b, and the conductor layer 242B (see FIG. 7). Note that although not illustrated, in this step, the thickness of the region of the insulating film 224A that does not overlap with the oxide 230a may be reduced.
- the oxide 230a, the oxide 230b, and the conductor layer 242B are formed so that at least a part thereof overlaps with the conductor 205.
- the side surfaces of the oxide 230a, the oxide 230b, and the conductor layer 242B may be substantially perpendicular to the upper surface of the insulator 222. Since the side surfaces of the oxide 230a, the oxide 230b, and the conductor layer 242B are substantially perpendicular to the upper surface of the insulator 222, when the plurality of transistors 200 are provided, the area can be reduced and the density can be increased. Become.
- the oxide 230a, the oxide 230b, the conductor layer 242B, and the top surface of the insulator 222 may have a low angle.
- the angle formed between the side surfaces of the oxide 230a, the oxide 230b, and the conductor layer 242B and the top surface of the insulator 222 is preferably 60 ° or more and less than 70 °.
- a curved surface is provided between the side surface of the conductor layer 242B and the upper surface of the conductor layer 242B. That is, it is preferable that the end of the side surface and the end of the upper surface are curved (hereinafter also referred to as a round shape).
- the curved surface has a radius of curvature of 3 nm to 10 nm, preferably 5 nm to 6 nm, at the end of the conductor layer 242B. By not having a corner at the end, the coverage of the film in the subsequent film forming process is improved.
- the oxide film and the conductive film may be processed using a lithography method.
- a dry etching method or a wet etching method can be used. Processing by the dry etching method is suitable for fine processing.
- an insulating film 272A is formed over the insulating film 224A, the oxide 230a, the oxide 230b, and the conductor layer 242B (see FIG. 8).
- the insulating film 272A can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- a sputtering method a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- an insulating film having a function of suppressing permeation of oxygen is preferably used.
- silicon nitride is formed by a sputtering method.
- an insulating film 273A is formed over the insulating film 272A.
- the insulating film 273A can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- an aluminum oxide film is preferably formed by a sputtering method.
- an aluminum oxide film is formed by a sputtering method (see FIG. 8).
- an insulating film to be the insulator 280 is formed over the insulating film 273A.
- the insulating film to be the insulator 280 can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- a CMP process is performed on the insulating film to be the insulator 280 to form the insulator 280 having a flat upper surface (see FIG. 9).
- an opening reaching the oxide 230b is processed by processing part of the insulator 280, part of the insulating film 273A, part of the insulating film 272A, part of the conductor layer 242B, and part of the insulating film 224A.
- the opening is preferably formed so as to overlap with the conductor 205.
- an insulator 224, a conductor 242a, a conductor 242b, an insulator 272, and an insulator 273 are formed (see FIG. 9).
- the insulating film 224A is completely removed in the region of the insulating film 224A that does not overlap with the oxide 230a by the opening so that the surface of the insulator 222 is exposed.
- the present invention is not limited to this.
- the insulator 224 may be formed so that the insulating film 224A remains even in a region where the insulating film 224A does not overlap with the oxide 230a.
- the thickness of the region of the insulator 224 that does not overlap with the oxide 230a may be smaller than the thickness of the region of the insulator 224 that overlaps with the oxide 230a.
- An example of the transistor 200 thus manufactured is shown in FIG.
- part of the insulator 280, part of the insulating film 273A, part of the insulating film 272A, part of the conductor layer 242B, and part of the insulator 224A may be processed under different conditions. Good.
- a part of the insulator 280 is processed by a dry etching method
- a part of the insulating film 273A is processed by a wet etching method
- a part of this may be processed by a dry etching method.
- impurities due to an etching gas or the like may adhere to or diffuse on the surface or inside of the oxide 230a and the oxide 230b.
- impurities include fluorine and chlorine.
- ⁇ Clean to remove the above impurities.
- the cleaning method include wet cleaning using a cleaning liquid, plasma processing using plasma, cleaning by heat treatment, and the like, and the above cleaning may be performed in an appropriate combination.
- cleaning may be performed using an aqueous solution obtained by diluting oxalic acid, phosphoric acid, aqueous ammonia, or hydrofluoric acid with carbonated water or pure water.
- aqueous solution obtained by diluting oxalic acid, phosphoric acid, aqueous ammonia, or hydrofluoric acid with carbonated water or pure water.
- ultrasonic cleaning using pure water or carbonated water may be performed.
- heat treatment may be performed.
- the heat treatment is performed under reduced pressure, and the oxide film 230C is continuously formed without being exposed to the atmosphere (see FIG. 10).
- moisture and hydrogen adsorbed on the surface of the oxide 230b and the like can be removed, and further, the moisture concentration and the hydrogen concentration in the oxide 230a and the oxide 230b can be reduced.
- the temperature of the heat treatment is preferably 100 ° C. or higher and 400 ° C. or lower. In this embodiment mode, the temperature of the heat treatment is 200 ° C.
- the oxide film 230C can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- the oxide film 230C may be formed using a film formation method similar to that for the oxide film 230A or the oxide film 230B in accordance with characteristics required for the oxide film 230C.
- the oxide film 230C may be a laminated film.
- the film may be formed using a target of [number ratio].
- the ratio of oxygen contained in the sputtering gas for the oxide film 230C may be 70% or more, preferably 80% or more, more preferably 100%.
- heat treatment may be performed.
- the heat treatment is performed under reduced pressure, and the insulating film 250A is continuously formed without being exposed to the atmosphere (see FIG. 11).
- moisture and hydrogen adsorbed on the surface of the oxide film 230C and the like are removed, and the moisture concentration and hydrogen concentration in the oxide 230a, the oxide 230b, and the oxide film 230C are further reduced.
- the temperature of the heat treatment is preferably 100 ° C. or higher and 400 ° C. or lower.
- the insulating film 250A can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- silicon oxynitride is preferably formed by a CVD method.
- the deposition temperature at the time of forming the insulating film 250A is preferably 350 ° C. or higher and lower than 450 ° C., particularly preferably around 400 ° C.
- the conductive film 265A can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- the conductive film 265A is preferably formed so that the thickness of a portion parallel to the bottom surface of the insulator 224 is larger than the thickness of a portion parallel to the side of the opening of the insulator 280.
- the film can be formed by using a low-pressure long-throw sputtering method, a collimator sputtering method, ionized sputtering (including an unbalanced magnet sputtering method), or the like (see FIG. 12).
- isotropic etching is performed on the conductive film 265A, whereby the conductive film 265A in a portion parallel to the side of the opening of the insulator 280 is removed and parallel to the bottom surface of the insulator 224. A part of the conductive film 265A is left to form a conductor 265B (see FIG. 13).
- an insulating film 275A is formed.
- the insulating film 275A can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- an aluminum oxide film is formed using an ALD method (see FIG. 14).
- the insulating film 275A in a portion parallel to the bottom surface of the insulator 224 is removed, and the insulating film 275A in a portion parallel to the side of the opening of the insulator 280 is removed.
- the conductor 265B preferably functions as an etching stopper. It is preferable that the conductor 265B function as an etching stopper because damage (physical damage and charging damage) in anisotropic etching can be prevented from reaching the insulating film 250A.
- the anisotropic etching of the insulating film 275A it is preferable to use etching conditions in which the conductor 265B is hardly etched. Specifically, when the etching rate of the conductor 265B is 1, the insulating film 275A preferably has an etching rate of 5 or more. More preferably, it is 10 or more.
- a conductive film 260Aa and a conductive film 260Ab are formed.
- the conductive films 260Aa and 260Ab can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- a CVD method it is preferable to use a CVD method.
- the conductive film 260Aa is formed using the ALD method
- the conductive film 260Ab is formed using the CVD method (see FIG. 16).
- the oxide film 230C, the insulating film 250A, the conductor 265B, the insulator 275B, the conductive film 260Aa, and the conductive film 260Ab are polished by CMP until the insulator 280 is exposed, whereby the oxide 230c and the insulator 250 are polished.
- the conductor 265, the insulator 275, and the conductor 260 are formed (see FIG. 17).
- heat treatment may be performed.
- treatment is performed at a temperature of 400 ° C. for 1 hour in a nitrogen atmosphere.
- moisture concentration and hydrogen concentration in the insulator 250 and the insulator 280 can be reduced.
- the insulator 282 may be formed over the oxide 230c, the insulator 250, the conductor 265, the insulator 275, the conductor 260, and the insulator 280.
- the insulator 282 can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- aluminum oxide is preferably formed by, for example, a sputtering method. In this manner, the insulator 282 is formed in contact with the upper surface of the conductor 260, whereby oxygen contained in the insulator 280 can be suppressed from being absorbed into the conductor 260 in the subsequent heat treatment. Therefore, it is preferable (see FIG. 17).
- heat treatment may be performed.
- treatment is performed at a temperature of 400 ° C. for 1 hour in a nitrogen atmosphere.
- oxygen added to the insulator 280 by formation of the insulator 282 can be injected into the oxide 230a and the oxide 230b through the oxide 230c.
- an insulator 274 may be formed over the insulator 282.
- the insulator 274 can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like (see FIG. 17).
- an insulator 281 may be formed over the insulator 274 (see FIG. 17).
- the insulator 281 can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- openings that reach the conductor 242a and the conductor 242b are formed in the insulator 272, the insulator 273, the insulator 280, the insulator 282, the insulator 274, and the insulator 281.
- the opening may be formed using a lithography method.
- an insulating film to be the insulator 241 is formed, and the insulating film is anisotropically etched to form the insulator 241.
- the insulating film can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- an insulating film having a function of suppressing permeation of oxygen is preferably used as the insulating film to be the insulator 241.
- an insulating film having a function of suppressing permeation of oxygen is preferably used.
- the anisotropic etching may be performed by, for example, a dry etching method.
- the conductive film to be the conductor 240a and the conductor 240b desirably has a stacked structure including a conductor having a function of suppressing permeation of impurities such as water and hydrogen.
- a stack of tantalum nitride, titanium nitride, or the like and tungsten, molybdenum, copper, or the like can be used.
- the conductive film to be the conductor 240 can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- a part of the conductive film to be the conductor 240a and the conductor 240b is removed, and the insulator 281 is exposed.
- the conductive film remains only in the opening, whereby the conductor 240a and the conductor 240b having a flat upper surface can be formed (see FIG. 1).
- part of the insulator 281 may be removed by the CMP treatment.
- Openings reaching the conductor 242a and the conductor 242b are formed in the insulator 272, the insulator 273, the insulator 280, the insulator 282, the insulator 274, and the insulator 281.
- a conductive film to be the conductor 244 (the conductor 244a and the conductor 244b) is formed.
- the conductive film to be the conductor 244 can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- the conductive film to be the conductor 244 is preferably formed so that the thickness of the portion parallel to the bottom surface of the insulator 224 is larger than the thickness of the portion parallel to the side portion of the opening.
- the film can be formed using a low-pressure long throw sputtering method, a collimator sputtering method, or ionized sputtering (including an unbalanced magnet sputtering method).
- isotropic etching is performed on the conductive film to be the conductor 244 to remove the conductive film to be the conductor 244 in a portion parallel to the side portion of the opening.
- the conductor 244 is formed by leaving the conductive film to be the conductor 244 in a portion parallel to the bottom surface of the substrate.
- an insulating film to be the insulator 241 (insulator 241a and insulator 241b) is formed.
- the insulating film to be the insulator 241 can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- an aluminum oxide film is formed using an ALD method.
- anisotropic etching is performed on the insulating film to be the insulator 241 to remove the insulating film to be the insulator 241 in a portion parallel to the bottom surface of the insulator 224 and to remove a portion in parallel to the side portion of the opening.
- the insulator 241 is formed by leaving the insulating film to be the insulator 241.
- the conductor 244 preferably functions as an etching stopper. It is preferable that the conductor 244 function as an etching stopper because damage (physical damage and charging damage) in anisotropic etching can be prevented from reaching the conductor 242.
- the anisotropic etching of the insulating film to be the insulator 241 it is preferable to use etching conditions in which the conductor 244 is hardly etched. Specifically, when the etching rate of the conductor 244 is 1, the etching rate of the insulating film to be the insulator 241 is preferably 5 or more. More preferably, it is 10 or more.
- the conductive film to be the conductor 240a and the conductor 240b desirably has a stacked structure including a conductor having a function of suppressing permeation of impurities such as water and hydrogen.
- a stack of tantalum nitride, titanium nitride, or the like and tungsten, molybdenum, copper, or the like can be used.
- the conductive film to be the conductor 240 can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- a conductive film to be the conductor 246 is formed over the insulator 281 and the conductor 240.
- the conductive film to be the conductor 246 can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
- the conductive film to be the conductor 246 is processed by lithography to form the conductor 246a in contact with the upper surface of the conductor 240a and the conductor 246b in contact with the upper surface of the conductor 240b (see FIG. 1).
- a semiconductor device including the transistor 200 illustrated in FIG. 1 can be manufactured. As illustrated in FIGS. 6 to 17, the transistor 200 can be manufactured using the method for manufacturing the semiconductor device described in this embodiment.
- a semiconductor device with high on-state current can be provided.
- a semiconductor device having high frequency characteristics can be provided.
- a semiconductor device with favorable reliability can be provided.
- a semiconductor device that can be miniaturized or highly integrated can be provided.
- a semiconductor device having favorable electrical characteristics can be provided.
- a semiconductor device with low off-state current can be provided.
- a semiconductor device with reduced power consumption can be provided.
- a highly productive semiconductor device can be provided.
- FIG. 19A is a top view of a semiconductor device including a transistor 200.
- FIG. FIG. 19B is a cross-sectional view taken along dashed-dotted line A1-A2 in FIG. 19A and is a cross-sectional view in the channel length direction of the transistor 200.
- FIG. 19C is a cross-sectional view taken along dashed-dotted line A3-A4 in FIG. 19A and is a cross-sectional view in the channel width direction of the transistor 200. Note that in the top view of FIG. 19A, some elements are omitted for clarity.
- the structure of the transistor 200 will be described with reference to FIG. Note that as a constituent material of the transistor 200, the material described in detail in ⁇ Structure Example 1 of Semiconductor Device> can be used.
- the region 231 (the region 231a and the region 231b) is formed by adding an element capable of increasing the carrier density of the oxide 230 and reducing the resistance as a dopant. That's fine.
- the region 231 (the region 231a and the region 231b) is a region formed by adding the above element to the oxide 230b.
- the region 231 can be formed by using, for example, a dummy gate.
- an insulating film to be the insulator 272 is formed over the insulator 224 and the oxide 230b, a dummy gate is provided over the insulating film to be the insulator 272, and the dummy gate is used as a mask.
- An element for reducing the resistance of the oxide 230b may be added. In other words, the element is added to a region where the oxide 230b does not overlap with the dummy gate, so that the region 231 is formed.
- an ion implantation method in which an ionized source gas is added by mass separation an ion doping method in which an ionized source gas is added without mass separation, a plasma immersion ion implantation method, or the like can be used.
- boron or phosphorus is given as an element for reducing the resistance of the oxide 230b.
- hydrogen, carbon, nitrogen, fluorine, sulfur, chlorine, titanium, a rare gas element, or the like may be used.
- the rare gas element include helium, neon, argon, krypton, and xenon. What is necessary is just to measure the density
- boron and phosphorus are preferable because an amorphous silicon or low-temperature polysilicon production line apparatus can be used. Existing equipment can be diverted, and capital investment can be suppressed.
- an insulating film to be the insulator 273 may be formed over the oxide 230b, the insulating film to be the insulator 272, and the dummy gate.
- a CMP (Chemical Mechanical Polishing) process is performed on the insulating film to be the insulator 280, whereby the insulating film to be the insulator 280 is formed.
- a CMP Chemical Mechanical Polishing
- an insulator 280 is formed and the dummy gate is exposed.
- a part of the insulating film which becomes the insulator 272 in contact with the dummy gate is also removed to form the insulator 272.
- the insulator 273 is exposed on the side surface of the opening provided in the insulator 280, and a part of the region 231 provided in the oxide 230b is exposed on the bottom surface of the opening.
- the above-described method for manufacturing a semiconductor device can be referred to.
- the transistor illustrated in FIG. 19 can be formed.
- the semiconductor device illustrated in FIG. 1 can be referred to for other structures and effects of the semiconductor device.
- FIG. 20A is a top view of a semiconductor device including a transistor 200.
- FIG. 20B is a cross-sectional view taken along dashed-dotted line A1-A2 in FIG. 20A and is a cross-sectional view in the channel length direction of the transistor 200.
- FIG. 20C is a cross-sectional view taken along the dashed-dotted line A7-A8 in FIG. 20A, and is electrically connected to the transistor 200 and has a channel width direction of the conductor 240b functioning as a plug. It is also a sectional view. Note that in the top view of FIG. 20A, some elements are not illustrated for the sake of clarity.
- a conductor 244 (a conductor 244a and a conductor 244b which are electrically connected to the transistor 200 and are in contact with the bottom of the conductor 240 (the conductor 240a and the conductor 240b) functioning as a plug. ) Is different from the semiconductor device shown in FIG.
- the insulator 224, the insulator 272, the insulator 273, the insulator 280, the insulator 282, the insulator 274, and the bottom of the opening of the insulator 281 are electrically conductive.
- a body 244 is disposed.
- An insulator 241 (insulator 241a and insulator 241b) is provided on the conductor 244 in contact with the side of the opening, and a first conductor of the conductor 240 is provided in contact with the side surface. A second conductor of the conductor 240 is provided inside.
- the size of the opening provided in the insulator 224, the insulator 272, the insulator 273, the insulator 280, the insulator 282, the insulator 274, and the insulator 281 is determined as follows.
- the width is preferably larger than the width of the oxide 230b in the channel width direction. That is, the top surface of the oxide 230b, the side surface of the oxide 230b, and the side surface of the oxide 230a are exposed at the bottom of the opening. Therefore, since the conductor 244 is in contact with the upper surface of the oxide 230b, the side surface of the oxide 230b, and the side surface of the oxide 230a, contact resistance can be reduced.
- the semiconductor device shown in FIG. 19 can be referred to.
- FIG. 21 illustrates an example of a memory device using the semiconductor device which is one embodiment of the present invention.
- the memory device illustrated in FIG. 21 includes the transistor 200, the transistor 300, and the capacitor 100.
- the transistor 200 is provided above the transistor 300, and the capacitor 100 is provided above the transistor 300 and the transistor 200. Note that as the transistor 200, the transistor 200 described in the above embodiment can be used.
- the transistor 200 is a transistor in which a channel is formed in a semiconductor layer including an oxide semiconductor. Since the transistor 200 has a low off-state current, stored data can be held for a long time by using the transistor 200 for a memory device. That is, the refresh operation is not required or the frequency of the refresh operation is extremely low, so that the power consumption of the storage device can be sufficiently reduced.
- the wiring 1001 is electrically connected to the source of the transistor 300, and the wiring 1002 is electrically connected to the drain of the transistor 300.
- the wiring 1003 is electrically connected to one of a source and a drain of the transistor 200, the wiring 1004 is electrically connected to the first gate of the transistor 200, and the wiring 1006 is electrically connected to the second gate of the transistor 200. It is connected to the.
- the gate of the transistor 300 and the other of the source and the drain of the transistor 200 are electrically connected to one of the electrodes of the capacitor 100, and the wiring 1005 is electrically connected to the other of the electrodes of the capacitor 100. .
- the memory device shown in FIG. 21 can be arranged in a matrix to constitute a memory cell array.
- the transistor 300 is provided over the substrate 311 and functions as a conductor 316 functioning as a gate electrode, an insulator 315 functioning as a gate insulator, a semiconductor region 313 including a part of the substrate 311, and a source region or a drain region. It has a low resistance region 314a and a low resistance region 314b.
- the transistor 300 may be either a p-channel type or an n-channel type.
- a semiconductor region 313 (a part of the substrate 311) where a channel is formed has a convex shape.
- a conductor 316 is provided so as to cover a side surface and an upper surface of the semiconductor region 313 with an insulator 315 interposed therebetween.
- the conductor 316 may be formed using a material that adjusts a work function.
- Such a transistor 300 is also called a FIN-type transistor because it uses a convex portion of a semiconductor substrate.
- an insulator functioning as a mask for forming the convex portion may be provided in contact with the upper portion of the convex portion.
- the SOI substrate may be processed to form a semiconductor film having a convex shape.
- transistor 300 illustrated in FIGS. 21A and 21B is an example and is not limited to the structure, and an appropriate transistor may be used depending on a circuit configuration or a driving method.
- the capacitor 100 is provided above the transistor 200.
- the capacitor 100 includes a conductor 110 that functions as a first electrode, a conductor 120 that functions as a second electrode, and an insulator 130 that functions as a dielectric.
- the conductor 112 provided on the conductor 245 and the conductor 110 can be formed at the same time.
- the conductor 112 functions as a plug or a wiring electrically connected to the capacitor 100, the transistor 200, or the transistor 300.
- the conductor 112 and the conductor 110 have a single-layer structure; however, the structure is not limited thereto, and a stacked structure of two or more layers may be used.
- a conductor having a high barrier property and a conductor having a high barrier property may be formed between a conductor having a barrier property and a conductor having a high conductivity.
- the insulator 130 is formed of, for example, silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, aluminum oxide, aluminum oxynitride, aluminum nitride oxide, aluminum nitride, hafnium oxide, hafnium oxynitride, hafnium nitride oxide, or hafnium nitride. Or the like may be used, and may be provided as a stacked layer or a single layer.
- the insulator 130 is preferably formed using a stacked structure of a material having a high dielectric strength such as silicon oxynitride and a high dielectric constant (high-k) material.
- the capacitor 100 has an insulator with a high dielectric constant (high-k), so that a sufficient capacitance can be secured, and the insulator having a high dielectric strength can improve the dielectric strength, The electrostatic breakdown of the element 100 can be suppressed.
- an insulator of a high dielectric constant (high-k) material (a material having a high relative dielectric constant)
- high-k high dielectric constant
- gallium oxide, hafnium oxide, zirconium oxide, an oxide including aluminum and hafnium, an oxynitride including aluminum and hafnium And an oxide having silicon and hafnium, an oxynitride having silicon and hafnium, or a nitride having silicon and hafnium gallium oxide, hafnium oxide, zirconium oxide, an oxide including aluminum and hafnium, an oxynitride including aluminum and hafnium And an oxide having silicon and hafnium, an oxynitride having silicon and hafnium, or a nitride having silicon and hafnium.
- silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, silicon oxide added with fluorine, silicon oxide added with carbon, carbon and nitrogen are used.
- silicon oxide added, silicon oxide having holes, or resin examples include silicon oxide added, silicon oxide having holes, or resin.
- a wiring layer provided with an interlayer film, a wiring, a plug, and the like may be provided. Further, a plurality of wiring layers can be provided depending on the design.
- a conductor having a function as a plug or a wiring may be given a same sign by collecting a plurality of structures.
- the wiring and the plug electrically connected to the wiring may be integrated. That is, a part of the conductor may function as a wiring, and a part of the conductor may function as a plug.
- an insulator 320, an insulator 322, an insulator 324, and an insulator 326 are sequentially stacked as an interlayer film.
- the insulator 320, the insulator 322, the insulator 324, and the insulator 326 are embedded with a conductor 328 that is electrically connected to the capacitor 100 or the transistor 200, the conductor 330, and the like. Note that the conductor 328 and the conductor 330 function as a plug or a wiring.
- the insulator that functions as an interlayer film may function as a planarizing film that covers the concave and convex shapes below the insulator.
- the upper surface of the insulator 322 may be planarized by a planarization process using a chemical mechanical polishing (CMP) method or the like to improve planarity.
- CMP chemical mechanical polishing
- a wiring layer may be provided over the insulator 326 and the conductor 330.
- an insulator 350, an insulator 352, and an insulator 354 are sequentially stacked.
- the insulator 350, the insulator 352, and the insulator 354 are each provided with a conductor 356.
- the conductor 356 functions as a plug or a wiring.
- the insulator 210, the insulator 212, the insulator 214, and the insulator 216 are embedded with the conductor 218 and the conductor included in the transistor 200.
- the conductor 218 functions as a plug or a wiring electrically connected to the capacitor 100 or the transistor 300.
- an insulator 150 is provided over the conductor 120 and the insulator 130.
- Examples of the insulator that can be used as the interlayer film include insulating oxides, nitrides, oxynitrides, nitride oxides, metal oxides, metal oxynitrides, and metal nitride oxides.
- a parasitic capacitance generated between wirings can be reduced by using a material having a low relative dielectric constant for an insulator functioning as an interlayer film. Therefore, the material may be selected according to the function of the insulator.
- the insulator includes silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, silicon oxide to which fluorine is added, silicon oxide to which carbon is added, silicon oxide to which carbon and nitrogen are added, and silicon oxide having a hole Or it is preferable to have resin etc.
- the insulator includes silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, silicon oxide to which fluorine is added, silicon oxide to which carbon is added, silicon oxide to which carbon and nitrogen are added, or silicon oxide having a hole And a laminated structure of resin. Since silicon oxide and silicon oxynitride are thermally stable, a laminated structure having a low thermal stability and a low relative dielectric constant can be obtained by combining with silicon.
- the resin include polyester, polyolefin, polyamide (such as nylon and aramid), polyimide, polycarbonate, and acrylic.
- a transistor including an oxide semiconductor can be stabilized in electrical characteristics of the transistor by being surrounded by an insulator having a function of suppressing permeation of impurities such as hydrogen and oxygen. Therefore, an insulator having a function of suppressing permeation of impurities such as hydrogen and oxygen may be used for the insulator 210, the insulator 350, and the like.
- Examples of the insulator having a function of suppressing permeation of impurities such as hydrogen and oxygen include boron, carbon, nitrogen, oxygen, fluorine, magnesium, aluminum, silicon, phosphorus, chlorine, argon, gallium, germanium, yttrium, and zirconium.
- An insulator containing lanthanum, neodymium, hafnium, or tantalum may be used as a single layer or a stacked layer.
- an insulator having a function of suppressing permeation of impurities such as hydrogen and oxygen
- a metal oxide such as tantalum oxide, silicon nitride oxide, silicon nitride, or the like can be used.
- Conductors that can be used for wiring and plugs include aluminum, chromium, copper, silver, gold, platinum, tantalum, nickel, titanium, molybdenum, tungsten, hafnium, vanadium, niobium, manganese, magnesium, zirconium, beryllium, and indium.
- a material containing one or more metal elements selected from ruthenium and the like can be used.
- a semiconductor with high electrical conductivity typified by polycrystalline silicon containing an impurity element such as phosphorus, or silicide such as nickel silicide may be used.
- a metal material, an alloy material, a metal nitride material, a metal oxide material, or the like formed using the above materials can be used as the conductor 328, the conductor 330, the conductor 356, the conductor 218, the conductor 112, and the like.
- These conductive materials can be used as a single layer or stacked layers. It is preferable to use a high melting point material such as tungsten or molybdenum that has both heat resistance and conductivity, and it is preferable to use tungsten. Alternatively, it is preferably formed using a low-resistance conductive material such as aluminum or copper. Wiring resistance can be lowered by using a low-resistance conductive material.
- an insulator having an excess oxygen region may be provided in the vicinity of the oxide semiconductor.
- an insulator having a barrier property is preferably provided between the insulator having the excess oxygen region and the conductor provided in the insulator having the excess oxygen region.
- an insulator 276 may be provided between the insulator 224 having excess oxygen and the conductor 245.
- the insulator 276 is provided in contact with the insulator 222, the insulator 272, and the insulator 273, the insulator 224 and the transistor 200 can be sealed with an insulator having a barrier property. it can.
- the insulator 276 is preferably in contact with the insulator 280. With such a configuration, diffusion of oxygen and impurities can be further suppressed.
- the insulator 276 it is possible to suppress excess oxygen included in the insulator 224 from being absorbed by the conductor 245. In addition, with the insulator 276, diffusion of hydrogen as an impurity into the transistor 200 through the conductor 245 can be suppressed.
- an insulating material having a function of suppressing diffusion of impurities such as water or hydrogen, and oxygen may be used.
- aluminum oxide or hafnium oxide is preferably used.
- metal oxide such as magnesium oxide, gallium oxide, germanium oxide, yttrium oxide, zirconium oxide, lanthanum oxide, neodymium oxide, or tantalum oxide, silicon nitride oxide, silicon nitride, or the like can be used.
- FIG. 22 An example of a memory device using a semiconductor device which is one embodiment of the present invention is illustrated in FIG.
- the memory device illustrated in FIG. 22 includes a transistor 400 in addition to the semiconductor device including the transistor 200, the transistor 300, and the capacitor 100 illustrated in FIG.
- the transistor 400 can control the second gate voltage of the transistor 200.
- the first gate and the second gate of the transistor 400 are diode-connected to the source, and the source of the transistor 400 is connected to the second gate of the transistor 200.
- the negative potential of the second gate of the transistor 200 is held with this structure, the voltage between the first gate and the source of the transistor 400 and the voltage between the second gate and the source are 0V.
- the transistor 400 since the drain current when the second gate voltage and the first gate voltage are 0 V is very small, the power supply to the transistor 200 and the transistor 400 is not supplied. Negative potential can be maintained for a long time. Accordingly, the memory device including the transistor 200 and the transistor 400 can hold stored data for a long time.
- the wiring 1001 is electrically connected to the source of the transistor 300, and the wiring 1002 is electrically connected to the drain of the transistor 300.
- the wiring 1003 is electrically connected to one of the source and the drain of the transistor 200, the wiring 1004 is electrically connected to the gate of the transistor 200, and the wiring 1006 is electrically connected to the back gate of the transistor 200.
- the gate of the transistor 300 and the other of the source and the drain of the transistor 200 are electrically connected to one of the electrodes of the capacitor 100, and the wiring 1005 is electrically connected to the other of the electrodes of the capacitor 100. .
- the wiring 1007 is electrically connected to the source of the transistor 400, the wiring 1008 is electrically connected to the gate of the transistor 400, the wiring 1009 is electrically connected to the back gate of the transistor 400, and the wiring 1010 is connected to the drain of the transistor 400. And are electrically connected.
- the wiring 1006, the wiring 1007, the wiring 1008, and the wiring 1009 are electrically connected.
- the memory device shown in FIG. 22 can constitute a memory cell array by being arranged in a matrix like the memory device shown in FIG. Note that one transistor 400 can control the second gate voltage of the plurality of transistors 200. Therefore, the transistor 400 is preferably provided in a smaller number than the transistor 200.
- the transistor 400 is formed in the same layer as the transistor 200 and can be manufactured in parallel.
- the transistor 400 functions as a gate insulating layer and a conductor 465 and a conductor 460 (conductors 460a and 460b) that function as a first gate electrode, a conductor 405 that functions as a second gate electrode, and the like.
- the conductor 442b, the oxide 431a, and the oxide 431b functioning as the other of the drain and the conductor 440 are provided.
- the conductor 405 is the same layer as the conductor 205.
- the oxide 431a and the oxide 432a are the same layer as the oxide 230a, and the oxide 431b and the oxide 432b are the same layer as the oxide 230b.
- the conductor 442a and the conductor 442b are the same layer as the conductor 242.
- the oxide 430c is the same layer as the oxide 230c.
- the insulator 450 is the same layer as the insulator 250.
- the conductor 465 is the same layer as the conductor 265.
- the conductor 460 is the same layer as the conductor 260.
- the oxide 430c can be formed by processing the oxide film 230C.
- the threshold voltage of the transistor 400 can be made higher than 0V, the off-state current can be reduced, and the drain current when the second gate voltage and the first gate voltage are 0V can be made extremely small.
- a dicing line (which may be referred to as a scribe line, a dividing line, or a cutting line) provided when a plurality of semiconductor devices are taken out in a chip shape by dividing the large area substrate into semiconductor elements will be described.
- a dividing method for example, a groove (dicing line) for dividing a semiconductor element may first be formed on a substrate, and then cut in the dicing line to be divided (divided) into a plurality of semiconductor devices.
- the region where the insulator 272 and the insulator 222 are in contact with each other is a dicing line. That is, an opening is provided in the insulator 224 in the vicinity of a memory cell including the plurality of transistors 200 and a region serving as a dicing line provided on the outer edge of the transistor 400.
- An insulator 272 is provided so as to cover the side surface of the insulator 224.
- the insulator 222 and the insulator 272 are in contact with each other in the opening provided in the insulator 224.
- the insulator 222 and the insulator 272 may be formed using the same material and the same method.
- adhesion can be improved. For example, it is preferable to use aluminum oxide.
- the insulator 224, the transistor 200, and the transistor 400 can be wrapped with the insulator 222 and the insulator 272. Since the insulator 222 and the insulator 272 have a function of suppressing diffusion of oxygen, hydrogen, and water, the substrate is divided for each circuit region in which the semiconductor element described in this embodiment is formed. Thus, even when processed into a plurality of chips, impurities such as hydrogen or water can be prevented from being mixed into the transistor 200 and the transistor 400 from the side surface direction of the divided substrate.
- excess oxygen in the insulator 224 can be prevented from diffusing outside the insulator 272 and the insulator 222. Accordingly, excess oxygen in the insulator 224 is efficiently supplied to the oxide in which the channel in the transistor 200 or the transistor 400 is formed. With the oxygen, oxygen vacancies in the oxide in which a channel in the transistor 200 or the transistor 400 is formed can be reduced. Accordingly, an oxide in which a channel is formed in the transistor 200 or the transistor 400 can be an oxide semiconductor having low density of defect states and stable characteristics. That is, variation in electrical characteristics of the transistor 200 or the transistor 400 can be suppressed and reliability can be improved.
- an OS transistor including an oxide used for a semiconductor (hereinafter sometimes referred to as an OS transistor) and a capacitor according to one embodiment of the present invention are used with reference to FIGS.
- a storage device (hereinafter sometimes referred to as an OS memory device) will be described.
- An OS memory device is a storage device that includes at least a capacitor and an OS transistor that controls charging and discharging of the capacitor. Since the off-state current of the OS transistor is extremely small, the OS memory device has excellent retention characteristics and can function as a nonvolatile memory.
- FIG. 23A illustrates an example of a structure of the OS memory device.
- the memory device 1400 includes a peripheral circuit 1411 and a memory cell array 1470.
- the peripheral circuit 1411 includes a row circuit 1420, a column circuit 1430, an output circuit 1440, and a control logic circuit 1460.
- the column circuit 1430 includes, for example, a column decoder, a precharge circuit, a sense amplifier, a write circuit, and the like.
- the precharge circuit has a function of precharging the wiring.
- the sense amplifier has a function of amplifying a data signal read from the memory cell.
- the wiring is a wiring connected to a memory cell included in the memory cell array 1470, which will be described in detail later.
- the amplified data signal is output to the outside of the storage device 1400 through the output circuit 1440 as the data signal RDATA.
- the row circuit 1420 includes, for example, a row decoder, a word line driver circuit, and the like, and can select a row to be accessed.
- the storage device 1400 is supplied with a low power supply voltage (VSS), a high power supply voltage (VDD) for the peripheral circuit 1411, and a high power supply voltage (VIL) for the memory cell array 1470 as power supply voltages from the outside.
- control signals CE, WE, RE
- an address signal ADDR and a data signal WDATA are input to the storage device 1400 from the outside.
- the address signal ADDR is input to the row decoder and the column decoder, and WDATA is input to the write circuit.
- the control logic circuit 1460 processes external input signals (CE, WE, RE) to generate a control signal for the row decoder or the column decoder.
- CE is a chip enable signal
- WE is a write enable signal
- RE is a read enable signal.
- the signal processed by the control logic circuit 1460 is not limited to this, and other input signals may be processed as necessary to generate control signals for the row decoder or the column decoder.
- the memory cell array 1470 includes a plurality of memory cells MC and a plurality of wirings arranged in a matrix. Note that the number of wirings connecting the memory cell array 1470 and the row circuit 1420 is determined by the configuration of the memory cells MC, the number of memory cells MC included in one column, and the like. The number of wirings connecting the memory cell array 1470 and the column circuit 1430 is determined by the configuration of the memory cells MC, the number of memory cells MC in one row, and the like.
- FIG. 23A illustrates an example in which the peripheral circuit 1411 and the memory cell array 1470 are formed on the same plane, this embodiment is not limited thereto.
- the memory cell array 1470 may be provided over part of the peripheral circuit 1411.
- a sense amplifier may be provided so as to overlap below the memory cell array 1470.
- FIG. 24 illustrates a configuration example of a memory cell applicable to the above-described memory cell MC.
- [DOSRAM] 24A to 24C show circuit configuration examples of DRAM memory cells.
- a DRAM using a memory cell of 1 OS transistor and 1 capacitor element type is sometimes referred to as DOSRAM (Dynamic Oxide Semiconductor Random Access Memory).
- a memory cell 1471 illustrated in FIG. 24A includes a transistor M1 and a capacitor CA. Note that the transistor M1 includes a gate (sometimes referred to as a front gate) and a back gate.
- the first terminal of the transistor M1 is connected to the first terminal of the capacitor CA, the second terminal of the transistor M1 is connected to the wiring BIL, the gate of the transistor M1 is connected to the wiring WOL, and the back gate of the transistor M1 Is connected to the wiring BGL.
- a second terminal of the capacitor element CA is connected to the wiring CAL.
- the wiring BIL functions as a bit line
- the wiring WOL functions as a word line.
- the wiring CAL functions as a wiring for applying a predetermined potential to the second terminal of the capacitor CA.
- a low-level potential is preferably applied to the wiring CAL at the time of data writing and data reading.
- the wiring BGL functions as a wiring for applying a potential to the back gate of the transistor M1. By applying an arbitrary potential to the wiring BGL, the threshold voltage of the transistor M1 can be increased or decreased.
- the memory cell MC is not limited to the memory cell 1471, and the circuit configuration can be changed.
- the memory cell MC may have a structure in which the back gate of the transistor M1 is connected to the wiring WOL instead of the wiring BGL as in the memory cell 1472 illustrated in FIG.
- the memory cell MC may be a memory cell including a single-gate transistor M1, that is, a transistor M1 having no back gate, like the memory cell 1473 illustrated in FIG.
- the transistor 200 can be used as the transistor M1
- the capacitor 100 can be used as the capacitor CA.
- an OS transistor as the transistor M1
- the leakage current of the transistor M1 can be very low. That is, since the written data can be held for a long time by the transistor M1, the frequency of refreshing the memory cells can be reduced. Also, the refresh operation of the memory cell can be made unnecessary.
- leakage current is extremely low, multi-value data or analog data of the memory cell 1471, the memory cell 1472, and the memory cell 1473 can be held.
- the bit line can be shortened. As a result, the bit line capacitance is reduced, and the storage capacity of the memory cell can be reduced.
- [NOSRAM] 24D to 24H show circuit configuration examples of a gain cell type memory cell having two transistors and one capacitor.
- a memory cell 1474 illustrated in FIG. 24D includes a transistor M2, a transistor M3, and a capacitor CB.
- the transistor M2 includes a front gate (sometimes simply referred to as a gate) and a back gate.
- NOSRAM Nonvolatile Oxide Semiconductor RAM
- the first terminal of the transistor M2 is connected to the first terminal of the capacitor CB, the second terminal of the transistor M2 is connected to the wiring WBL, the gate of the transistor M2 is connected to the wiring WOL, and the back gate of the transistor M2 Is connected to the wiring BGL.
- a second terminal of the capacitor CB is connected to the wiring CAL.
- the first terminal of the transistor M3 is connected to the wiring RBL, the second terminal of the transistor M3 is connected to the wiring SL, and the gate of the transistor M3 is connected to the first terminal of the capacitor CB.
- the wiring WBL functions as a write bit line
- the wiring RBL functions as a read bit line
- the wiring WOL functions as a word line.
- the wiring CAL functions as a wiring for applying a predetermined potential to the second terminal of the capacitor CB. It is preferable to apply a low-level potential to the wiring CAL during data writing, during data holding, and during data reading.
- the wiring BGL functions as a wiring for applying a potential to the back gate of the transistor M2. By applying an arbitrary potential to the wiring BGL, the threshold voltage of the transistor M2 can be increased or decreased.
- the memory cell MC is not limited to the memory cell 1474, and the configuration of the circuit can be changed as appropriate.
- the memory cell MC may have a structure in which the back gate of the transistor M2 is connected to the wiring WOL instead of the wiring BGL as in the memory cell 1475 illustrated in FIG.
- the memory cell MC may be a memory cell including a single-gate transistor M2, that is, a transistor M2 having no back gate, as in the memory cell 1476 illustrated in FIG.
- the memory cell MC may have a structure in which the wiring WBL and the wiring RBL are combined into one wiring BIL as in the memory cell 1477 illustrated in FIG.
- the transistor 200 can be used as the transistor M2
- the transistor 300 can be used as the transistor M3
- the capacitor 100 can be used as the capacitor CB.
- an OS transistor as the transistor M2
- the leakage current of the transistor M2 can be very low.
- the written data can be held for a long time by the transistor M2, so that the frequency of refreshing the memory cell can be reduced.
- the refresh operation of the memory cell can be made unnecessary.
- the leakage current is very low, multi-value data or analog data can be held in the memory cell 1474. The same applies to the memory cells 1475 to 1477.
- the transistor M3 may be a transistor having silicon in a channel formation region (hereinafter sometimes referred to as a Si transistor).
- the conductivity type of the Si transistor may be an n-channel type or a p-channel type.
- the Si transistor may have higher field effect mobility than the OS transistor. Therefore, a Si transistor may be used as the transistor M3 functioning as a reading transistor. Further, by using a Si transistor as the transistor M3, the transistor M2 can be provided by being stacked over the transistor M3, so that the area occupied by the memory cell can be reduced and the storage device can be highly integrated.
- the transistor M3 may be an OS transistor.
- OS transistors are used as the transistors M2 and M3, the memory cell array 1470 can be configured using only n-type transistors.
- FIG. 24H shows an example of a gain cell type memory cell having three transistors and one capacitor.
- a memory cell 1478 illustrated in FIG. 24H includes transistors M4 to M6 and a capacitor CC.
- the capacitor element CC is provided as appropriate.
- the memory cell 1478 is electrically connected to wirings BIL, RWL, WWL, BGL, and GNDL.
- the wiring GNDL is a wiring that applies a low level potential. Note that the memory cell 1478 may be electrically connected to the wirings RBL and WBL instead of the wiring BIL.
- the transistor M4 is an OS transistor having a back gate, and the back gate is electrically connected to the wiring BGL. Note that the back gate and the gate of the transistor M4 may be electrically connected to each other. Alternatively, the transistor M4 may not have a back gate.
- the transistors M5 and M6 may be n-channel Si transistors or p-channel Si transistors, respectively.
- the transistors M4 to M6 may be OS transistors.
- the memory cell array 1470 can be configured using only n-type transistors.
- the transistor 200 can be used as the transistor M4, the transistor 300 can be used as the transistors M5 and M6, and the capacitor 100 can be used as the capacitor CC.
- the leakage current of the transistor M4 can be very low.
- peripheral circuit 1411 the memory cell array 1470, and the like described in this embodiment are not limited to the above.
- the arrangement or function of these circuits, wirings connected to the circuits, circuit elements, and the like may be changed, deleted, or added as necessary.
- FIG. 4 An example of a chip 1200 on which the semiconductor device of the present invention is mounted is shown with reference to FIG.
- a plurality of circuits (systems) are mounted on the chip 1200.
- SoC system on chip
- a chip 1200 includes a CPU (Central Processing Unit) 1211, a GPU (Graphics Processing Unit) 1212, one or more analog operation units 1213, one or more memory controllers 1214, one or more. Interface 1215, one or a plurality of network circuits 1216, and the like.
- CPU Central Processing Unit
- GPU Graphics Processing Unit
- Interface 1215 one or a plurality of network circuits 1216, and the like.
- the chip 1200 is provided with bumps (not shown), and is connected to a first surface of a printed circuit board (PCB) 1201 as shown in FIG.
- a plurality of bumps 1202 are provided on the back surface of the first surface of the PCB 1201 and connected to the motherboard 1203.
- the motherboard 1203 may be provided with storage devices such as a DRAM 1221 and a flash memory 1222.
- storage devices such as a DRAM 1221 and a flash memory 1222.
- the DOSRAM described in the above embodiment can be used as the DRAM 1221.
- the NOSRAM described in the above embodiment can be used for the flash memory 1222.
- the CPU 1211 preferably has a plurality of CPU cores.
- the GPU 1212 preferably has a plurality of GPU cores. Further, each of the CPU 1211 and the GPU 1212 may have a memory for temporarily storing data. Alternatively, a memory common to the CPU 1211 and the GPU 1212 may be provided in the chip 1200. As the memory, the above-described NOSRAM or DOSRAM can be used.
- the GPU 1212 is suitable for parallel calculation of a large number of data, and can be used for image processing and product-sum operation. By providing the GPU 1212 with an image processing circuit using the oxide semiconductor of the present invention or a product-sum operation circuit, image processing and product-sum operation can be executed with low power consumption.
- the wiring between the CPU 1211 and the GPU 1212 can be shortened, data transfer from the CPU 1211 to the GPU 1212, data transfer between the memories of the CPU 1211 and the GPU 1212, After the calculation in the GPU 1212, the calculation result can be transferred from the GPU 1212 to the CPU 1211 at high speed.
- the analog operation unit 1213 has one or both of an A / D (analog / digital) conversion circuit and a D / A (digital / analog) conversion circuit. Further, the product-sum operation circuit may be provided in the analog operation unit 1213.
- the memory controller 1214 has a circuit that functions as a controller for the DRAM 1221 and a circuit that functions as an interface for the flash memory 1222.
- the interface 1215 has an interface circuit with external devices such as a display device, a speaker, a microphone, a camera, and a controller.
- the controller includes a mouse, a keyboard, a game controller, and the like.
- USB Universal Serial Bus
- HDMI registered trademark
- High-Definition Multimedia Interface or the like can be used.
- the network circuit 1216 has a network circuit such as a LAN (Local Area Network).
- a network security circuit may be included.
- the above circuit (system) can be formed on the chip 1200 by the same manufacturing process. Therefore, even if the number of circuits necessary for the chip 1200 increases, it is not necessary to increase the manufacturing process, and the chip 1200 can be manufactured at low cost.
- the PCB 1201 provided with the chip 1200 having the GPU 1212, the DRAM 1221, and the motherboard 1203 provided with the flash memory 1222 can be referred to as a GPU module 1204.
- the GPU module 1204 includes the chip 1200 using the SoC technology, the size of the GPU module 1204 can be reduced. In addition, since it is excellent in image processing, it is preferably used for portable electronic devices such as smartphones, tablet terminals, laptop PCs, and portable (carry-out) game machines.
- a product-sum operation circuit using the GPU 1212 allows a deep neural network (DNN), a convolutional neural network (CNN), a recursive neural network (RNN), a self-encoder, a deep Boltzmann machine (DBM), a deep belief network (
- DNN deep neural network
- CNN convolutional neural network
- RNN recursive neural network
- DBM deep Boltzmann machine
- the chip 1200 can be used as an AI chip or the GPU module 1204 can be used as an AI system module.
- the semiconductor device described in the above embodiment is, for example, a storage device of various electronic devices (for example, an information terminal, a computer, a smartphone, an electronic book terminal, a digital camera (including a video camera), a recording / playback device, a navigation system, and the like).
- the computer includes a tablet computer, a notebook computer, a desktop computer, and a large computer such as a server system.
- the semiconductor device described in any of the above embodiments is applied to various types of removable storage devices such as a memory card (for example, an SD card), a USB memory, and an SSD (solid state drive).
- FIG. 26 schematically shows some configuration examples of the removable storage device.
- the semiconductor device described in any of the above embodiments is processed into a packaged memory chip and used for various storage devices and removable memories.
- FIG. 26A is a schematic diagram of a USB memory.
- the USB memory 1100 includes a housing 1101, a cap 1102, a USB connector 1103, and a substrate 1104.
- the substrate 1104 is housed in the housing 1101.
- a memory chip 1105 and a controller chip 1106 are attached to the substrate 1104.
- the semiconductor device described in any of the above embodiments can be incorporated in the memory chip 1105 or the like of the substrate 1104.
- FIG. 26 (B) is a schematic diagram of the appearance of the SD card
- FIG. 26 (C) is a schematic diagram of the internal structure of the SD card.
- the SD card 1110 includes a housing 1111, a connector 1112, and a substrate 1113.
- the substrate 1113 is housed in the housing 1111.
- a memory chip 1114 and a controller chip 1115 are attached to the substrate 1113.
- the capacity of the SD card 1110 can be increased.
- a wireless chip having a wireless communication function may be provided on the substrate 1113.
- data can be read from and written to the memory chip 1114 by wireless communication between the host device and the SD card 1110.
- the semiconductor device described in any of the above embodiments can be incorporated in the memory chip 1114 of the substrate 1113 or the like.
- FIG. 26 (D) is a schematic diagram of the external appearance of the SSD
- FIG. 26 (E) is a schematic diagram of the internal structure of the SSD.
- the SSD 1150 includes a housing 1151, a connector 1152, and a substrate 1153.
- the substrate 1153 is housed in the housing 1151.
- a memory chip 1154, a memory chip 1155, and a controller chip 1156 are attached to the substrate 1153.
- the memory chip 1155 is a work memory of the controller chip 1156.
- a DOSRAM chip may be used.
- the semiconductor device described in any of the above embodiments can be incorporated in the memory chip 1154 or the like of the substrate 1153.
- the semiconductor device can be used for a processor such as a CPU or a GPU, or a chip.
- FIG. 27 illustrates a specific example of an electronic device including a processor such as a CPU or a GPU or a chip according to one embodiment of the present invention.
- the GPU or the chip according to one embodiment of the present invention can be mounted on various electronic devices.
- electronic devices include relatively large game machines such as television devices, desktop or notebook personal computers, monitors for computers, digital signage (digital signage), and pachinko machines.
- electronic devices including a screen, a digital camera, a digital video camera, a digital photo frame, a mobile phone, a portable game machine, a portable information terminal, a sound reproducing device, and the like can be given.
- artificial intelligence can be mounted on the electronic device.
- the electronic device of one embodiment of the present invention may have an antenna. By receiving a signal with an antenna, video, information, and the like can be displayed on the display unit.
- the antenna may be used for non-contact power transmission.
- the electronic device of one embodiment of the present invention includes a sensor (force, displacement, position, velocity, acceleration, angular velocity, rotation speed, distance, light, liquid, magnetism, temperature, chemical substance, sound, time, hardness, electric field, current, It may have a function of measuring voltage, power, radiation, flow rate, humidity, gradient, vibration, odor, or infrared).
- the electronic device of one embodiment of the present invention can have various functions. For example, a function for displaying various information (still images, moving images, text images, etc.) on the display unit, a touch panel function, a function for displaying a calendar, date or time, a function for executing various software (programs), and wireless communication A function, a function of reading a program or data recorded on a recording medium, and the like can be provided.
- FIG. 27 illustrates an example of an electronic device.
- FIG. 27A illustrates a mobile phone (smart phone) which is a kind of information terminal.
- the information terminal 5500 includes a housing 5510 and a display portion 5511. As an input interface, a touch panel is provided in the display portion 5511 and a button is provided in the housing 5510.
- the information terminal 5500 can execute an application using artificial intelligence by applying the chip of one embodiment of the present invention.
- an application using artificial intelligence for example, an application for recognizing a conversation and displaying the content of the conversation on the display unit 5511, a character or a figure input by the user on the touch panel provided in the display unit 5511, Examples thereof include an application displayed on the display unit 5511 and an application for performing biometric authentication such as a fingerprint and a voiceprint.
- FIG. 27B illustrates a desktop information terminal 5300.
- the desktop information terminal 5300 includes an information terminal main body 5301, a display 5302, and a keyboard 5303.
- the desktop information terminal 5300 can execute an application using artificial intelligence by applying the chip of one embodiment of the present invention, similarly to the information terminal 5500 described above.
- Examples of the application using artificial intelligence include design support software, sentence correction software, menu automatic generation software, and the like. Further, by using the desktop information terminal 5300, new artificial intelligence can be developed.
- smartphones and desktop information terminals are shown as examples of electronic devices in FIGS. 27A and 27B, respectively.
- information terminals other than smartphones and desktop information terminals are also illustrated in FIGS.
- Examples of information terminals other than smartphones and desktop information terminals include PDAs (Personal Digital Assistants), notebook information terminals, and workstations.
- FIG. 27C illustrates an electric refrigerator-freezer 5800 that is an example of an electrical appliance.
- An electric refrigerator-freezer 5800 includes a housing 5801, a refrigerator compartment door 5802, a refrigerator compartment door 5803, and the like.
- an electric refrigerator-freezer 5800 having artificial intelligence can be realized.
- the electric refrigerator-freezer 5800 is stored in the electric refrigerator-freezer 5800, a function for automatically generating menus based on the ingredients stored in the electric refrigerator-freezer 5800, the expiration date of the ingredients, and the like. It can have a function of automatically adjusting the temperature to the food material.
- an electric refrigerator-freezer has been described as an electric appliance.
- other electric appliances include, for example, a vacuum cleaner, a microwave oven, an electric oven, a rice cooker, a water heater, an IH cooker, a water server, and an air conditioner. Examples include appliances, washing machines, dryers, and audiovisual equipment.
- FIG. 27D illustrates a portable game machine 5200 which is an example of a game machine.
- a portable game machine 5200 includes a housing 5201, a display portion 5202, a button 5203, and the like.
- the portable game machine 5200 By applying the GPU or chip of one embodiment of the present invention to the portable game machine 5200, the portable game machine 5200 with low power consumption can be realized. In addition, since heat generation from the circuit can be reduced with low power consumption, the influence of the heat generation on the circuit itself, peripheral circuits, and modules can be reduced.
- the portable game machine 5200 having artificial intelligence can be realized.
- expressions such as the progress of the game, the behavior of the creatures appearing in the game, and the phenomenon occurring in the game are determined by the program of the game, but by applying artificial intelligence to the portable game machine 5200
- Expressions that are not limited to game programs are possible. For example, it is possible to express that the content that the player asks, the progress of the game, the time, and the behavior of the person appearing on the game change.
- a game player when a game that requires a plurality of players is played on the portable game machine 5200, a game player can be formed artificially by artificial intelligence. Therefore, even if one player is made a game player using artificial intelligence, Can play games.
- FIG. 27D illustrates a portable game machine as an example of a game machine, but a game machine to which the GPU or the chip of one embodiment of the present invention is applied is not limited thereto.
- a game machine to which the GPU or the chip of one embodiment of the present invention is applied for example, a stationary game machine for home use, an arcade game machine installed in an entertainment facility (game center, amusement park, etc.), and a sports facility are installed. Pitching machine for batting practice.
- the GPU or the chip of one embodiment of the present invention can be applied to an automobile that is a moving body and the vicinity of a driver's seat of the automobile.
- FIG. 27 (E1) shows an automobile 5700 which is an example of a moving body
- FIG. 27 (E2) is a view showing the periphery of the windshield in the interior of the automobile.
- FIG. 27E2 illustrates a display panel 5704 attached to a pillar in addition to the display panel 5701, the display panel 5702, and the display panel 5703 attached to the dashboard.
- Display panels 5701 to 5703 can provide various information by displaying speedometers, tachometers, travel distances, fuel gauges, gear states, air conditioner settings, and the like.
- the display items, layout, and the like displayed on the display panel can be changed as appropriate according to the user's preference, and the design can be improved.
- the display panels 5701 to 5703 can also be used as lighting devices.
- the field of view (dead angle) blocked by the pillar can be complemented. That is, by displaying an image from an imaging device provided outside the automobile 5700, the blind spot can be compensated for and safety can be improved. Also, by displaying a video that complements the invisible part, it is possible to confirm the safety more naturally and without a sense of discomfort.
- the display panel 5704 can also be used as a lighting device.
- the GPU or chip of one embodiment of the present invention can be applied as a component of artificial intelligence, for example, the chip can be used in an automatic driving system of an automobile 5700. Moreover, the chip can be used in a system for performing road guidance, risk prediction, and the like.
- the display panels 5701 to 5704 may be configured to display information such as road guidance and danger prediction.
- the automobile is described as an example of the moving body, but the moving body is not limited to the automobile.
- the moving object include a train, a monorail, a ship, and a flying object (helicopter, unmanned aerial vehicle (drone), airplane, rocket).
- the chip of one embodiment of the present invention is applied to these moving objects.
- a system using artificial intelligence can be provided.
- the GPU or the chip of one embodiment of the present invention can be applied to a broadcasting system.
- FIG. 27 (F) schematically shows data transmission in the broadcasting system. Specifically, FIG. 27F illustrates a route through which a radio wave (broadcast signal) transmitted from the broadcasting station 5680 reaches the television receiver (TV) 5600 in each home.
- the TV 5600 includes a receiving device (not shown), and a broadcast signal received by the antenna 5650 is transmitted to the TV 5600 through the receiving device.
- the antenna 5650 is a UHF (Ultra High Frequency) antenna, but as the antenna 5650, a BS / 110 ° CS antenna, a CS antenna, or the like can also be applied.
- UHF Ultra High Frequency
- Radio wave 5675A and radio wave 5675B are broadcast signals for terrestrial broadcasting, and radio tower 5670 amplifies received radio wave 5675A and transmits radio wave 5675B.
- the terrestrial TV broadcast can be viewed on the TV 5600 by receiving the radio wave 5675B with the antenna 5650.
- the broadcasting system is not limited to the terrestrial broadcasting shown in FIG. 27F, and may be satellite broadcasting using an artificial satellite, data broadcasting using an optical line, or the like.
- the above-described broadcasting system may be a broadcasting system using artificial intelligence by applying the chip of one embodiment of the present invention.
- the broadcast data is transmitted from the broadcast station 5680 to the TV 5600 of each home, the broadcast data is compressed by the encoder.
- the decoder of the receiving device included in the TV 5600 stores the broadcast data. Restoration is performed.
- artificial intelligence for example, in motion compensated prediction, which is one of encoder compression methods, a display pattern included in a display image can be recognized.
- intra-frame prediction using artificial intelligence can also be performed. For example, when broadcast data with a low resolution is received and the broadcast data is displayed on the TV 5600 with a high resolution, an image interpolation process such as up-conversion can be performed in the restoration of the broadcast data by the decoder.
- the above-described broadcasting system using artificial intelligence is suitable for ultra-high definition television (UHDTV: 4K, 8K) broadcasting in which the amount of broadcast data increases.
- a TV 5600 may be provided with a recording device having artificial intelligence.
- a recording device having artificial intelligence By adopting such a configuration, it is possible to automatically record a program that meets the user's preference by causing the recording device to learn the user's preference using artificial intelligence.
- the electronic device described in this embodiment the function of the electronic device, the application example of artificial intelligence, the effect, and the like can be combined with the description of other electronic devices as appropriate.
- Capacitance element 110: Conductor, 112: Conductor, 120: Conductor, 130: Insulator, 150: Insulator, 200: Transistor, 205: Conductor, 205a: Conductor, 205b: Conductor, 210 : Insulator, 212: insulator, 214: insulator, 216: insulator, 218: conductor, 222: insulator, 224: insulator, 224A: insulation film, 230: oxide, 230a: oxide, 230A : Oxide film, 230b: oxide, 230B: oxide film, 230c: oxide, 230C: oxide film, 231: region, 231a: region, 231b: region, 232B: oxide film, 240: conductor, 240a: conductor 240b: conductor, 241: insulator, 241a: insulator, 241b: insulator, 2 2: conductor, 242a: conductor, 242A: conductive film, 242b: conductor,
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Optics & Photonics (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Thin Film Transistor (AREA)
- Semiconductor Memories (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
要約書 オン電流が大きく、信頼性が良好な半導体装置を提供する。 第1乃至5の絶縁体と、 第1乃至3の酸化物と、 第1乃至4の導電体と、 を有し、 第5の絶縁体は第 2の酸化物を露出する開口を有し、第3の酸化物は開口の底部および開口の側部に接して配置され、 第2の絶縁体は第3の酸化物に接して配置され、 第3の導電体は第2の絶縁体に接して設置され、 第 3の絶縁体は第3の導電体の上面と接し、 かつ第2の絶縁体に接して配置され、 第4の導電体は第3 の絶縁体、 および第3の導電体の上面と接し、 かつ第3の酸化物、 第2の絶縁体、 および第3の絶縁 体を介して、 開口内に配置され、 第4の絶縁体は第1の絶縁体の上面、 第1の酸化物の側面、 第2の 酸化物の側面、 第1の導電体の側面、 第1の導電体の上面、 第2の導電体の側面、 第2の導電体の上 面と接し、第3の絶縁体は第2の絶縁体よりも酸素および水素の一方または双方を透過し難い半導体 装置。
Description
本発明の一態様は、半導体装置、ならびに半導体装置の作製方法に関する。または、本発明の一態様は、半導体ウエハ、モジュール、および電子機器に関する。
なお、本明細書等において半導体装置とは、半導体特性を利用することで機能し得る装置全般を指す。トランジスタなどの半導体素子をはじめ、半導体回路、演算装置、記憶装置は、半導体装置の一態様である。表示装置(液晶表示装置、発光表示装置など)、投影装置、照明装置、電気光学装置、蓄電装置、記憶装置、半導体回路、撮像装置、および電子機器などは、半導体装置を有すると言える場合がある。
なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の一態様は、物、方法、または、製造方法に関するものである。または、本発明の一態様は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関するものである。
トランジスタに適用可能な半導体薄膜の材料として、シリコン系半導体材料が広く知られているが、その他の材料として酸化物半導体が注目されている。酸化物半導体としては、例えば、酸化インジウム、酸化亜鉛などの一元系金属の酸化物のみでなく、多元系金属の酸化物も知られている。多元系金属の酸化物の中でも、特に、In−Ga−Zn酸化物(以下、IGZOとも呼ぶ)に関する研究が盛んに行われている。
IGZOを活性層として用いたトランジスタは、非導通状態において極めてリーク電流が小さいことが知られている。例えば、IGZOを活性層として用いたトランジスタのリーク電流が低いという特性を応用した低消費電力のCPUなどが開示されている(特許文献1参照)。
また、CAAC(c−axis aligned crystalline)構造を有する酸化物半導体を用いて微細なトランジスタを作製する技術も開示されている(非特許文献1参照)。
D.Matsubayashi et al.,"2015 IEEE International Electron Devices Meeting(IEDM) Technical Digests",2015,pp.6.5.1−6.5.4
本発明の一態様は、耐熱性が高い半導体装置を提供することを課題の一つとする。または、本発明の一態様は、熱安定性が高い半導体装置を提供することを課題の一つとする。または、本発明の一態様は、オン電流が大きい半導体装置を提供することを課題の一つとする。または、本発明の一態様は、高い周波数特性を有する半導体装置を提供することを課題の一つとする。または、本発明の一態様は、信頼性が良好な半導体装置を提供することを課題の一つとする。または、本発明の一態様は、微細化または高集積化が可能な半導体装置を提供することを課題の一つとする。または、本発明の一態様は、良好な電気特性を有する半導体装置を提供することを課題の一つとする。または、本発明の一態様は、製造が容易な半導体装置を提供することを課題の一つとする。または、本発明の一態様は、加工安定性が高い半導体装置を提供することを課題の一つとする。または、本発明の一態様は、均質な半導体装置を提供することを課題の一とする。または、本発明の一態様は、歩留りが高い半導体装置を提供することを課題の一つとする。または、本発明の一態様は、生産性の高い半導体装置を提供することを課題の一つとする。
本発明の一態様は、長期間においてデータの保持が可能な半導体装置を提供することを課題の一つとする。本発明の一態様は、情報の書き込み速度が速い半導体装置を提供することを課題の一つとする。本発明の一態様は、設計自由度が高い半導体装置を提供することを課題の一つとする。本発明の一態様は、消費電力を抑えることができる半導体装置を提供することを課題の一つとする。本発明の一態様は、新規な半導体装置を提供することを課題の一つとする。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課題は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の課題を抽出することが可能である。
本発明の一態様は、第1の絶縁体と、第1の絶縁体上の第1の酸化物と、第1の酸化物上の第2の酸化物と、第2の酸化物上の第1の導電体および第2の導電体と、第2の酸化物上の第3の酸化物と、第3の酸化物上の第2の絶縁体と、第2の絶縁体上の第3の導電体と、第3の導電体上の第4の導電体、および第3の絶縁体と、第1の絶縁体上、第1の導電体上、および第2の導電体上の第4の絶縁体と、第4の絶縁体上の第5の絶縁体と、を有し、第5の絶縁体は、第2の酸化物を露出する開口を有し、第3の酸化物は、開口の底部、および開口の側部に接して配置され、第2の絶縁体は、第3の酸化物に接して配置され、第3の導電体は、第2の絶縁体に接して設置され、第3の絶縁体は、第3の導電体の上面と接し、かつ第2の絶縁体に接して配置され、第4の導電体は、第3の絶縁体、および第3の導電体の上面と接し、かつ第3の酸化物、第2の絶縁体、および第3の絶縁体を介して、開口内に配置され、第4の絶縁体は、第1の絶縁体の上面、第1の酸化物の側面、第2の酸化物の側面、第1の導電体の側面、第1の導電体の上面、第2の導電体の側面、第2の導電体の上面と接し、第3の絶縁体は、第2の絶縁体よりも酸素および水素の一方または双方を透過し難い、半導体装置である。
また、第3の絶縁体は、アルミニウムおよび酸素を有することが好ましい。
また、第3の絶縁体は、シリコン、および窒素を有してもよい。
第1乃至第3の酸化物は、それぞれ、Inと、元素M(MはAl、Ga、Y、またはSn)と、Znと、を有する、ことが好ましい。
また、本発明の一態様は、基板上に第1の絶縁体を形成し、第1の絶縁体の上に、第1の酸化膜、および第1の導電膜を順に成膜し、第1の酸化膜、および第1の導電膜を加工して、第1の酸化物、および第1の導電体層を形成し、第1の酸化物、および第1の導電体層を覆って第1の絶縁膜および第2の絶縁膜を順に成膜し、平坦化処理を行うことで、第2の絶縁膜の表面を平坦化し、第1の導電体層、第1の絶縁膜および第2の絶縁膜に第1の酸化物が露出する開口を形成することで、第1の導電体、第2の導電体、第2の絶縁体を形成し、第2の酸化膜、第3の絶縁膜を成膜し、第2の導電膜を開口の底部の膜厚が開口の側部の膜厚より厚くなるように成膜し、開口の底部に位置する第2の導電膜が残存するように開口の側部に位置する第2の導電膜をエッチングし、第3の絶縁膜を成膜し、第3の絶縁膜を異方性エッチングし、第3の導電膜を成膜し、平坦化処理を行うことによって、第2の酸化膜、第3の絶縁膜、第2の導電膜、および第3の導電膜を第2の絶縁膜の一部が露出するまで除去することで、第2の酸化物、第3の絶縁体、第3の導電体、および第4の導電体を形成する、半導体装置の作製方法である。
また、第2の導電膜としては、スパッタリング法を用いて、窒化タンタル、および窒化チタンのいずれか一方が形成されることが好ましい。
また、第2の導電膜としては、スパッタリング法を用いて、チタンおよびアルミニウムを含む金属窒化物が形成されてもよい。
また、第3の絶縁膜としては、ALD法を用いて、アルミニウムを含む金属酸化物が形成されることが好ましい。
また、第3の絶縁膜としては、ALD法を用いて、シリコンおよび窒素を含む絶縁膜が形成されてもよい。
本発明の一態様により、耐熱性が高い半導体装置を提供することができる。または、本発明の一態様により、熱安定性が高い半導体装置を提供することができる。または、本発明の一態様により、オン電流が大きい半導体装置を提供することができる。または、本発明の一態様により、高い周波数特性を有する半導体装置を提供することができる。または、本発明の一態様により、信頼性が良好な半導体装置を提供することができる。または、本発明の一態様により、微細化または高集積化が可能な半導体装置を提供することができる。または、本発明の一態様により、良好な電気特性を有する半導体装置を提供することができる。または、本発明の一態様により、製造が容易な半導体装置を提供することができる。または、本発明の一態様により、加工安定性が高い半導体装置を提供することができる。または、本発明の一態様により、均質な半導体装置を提供することができる。または、本発明の一態様により、歩留りが高い半導体装置を提供することができる。または、本発明の一態様により、生産性の高い半導体装置を提供することができる。
または、長期間においてデータの保持が可能な半導体装置を提供することができる。または、データの書き込み速度が速い半導体装置を提供することができる。または、設計自由度が高い半導体装置を提供することができる。または、消費電力を抑えることができる半導体装置を提供することができる。または、新規な半導体装置を提供することができる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能である。
以下、実施の形態について図面を参照しながら説明する。ただし、実施の形態は多くの異なる態様で実施することが可能であり、趣旨およびその範囲から逸脱することなくその形態および詳細を様々に変更し得ることは、当業者であれば容易に理解される。したがって、本発明は、以下の実施の形態の記載内容に限定して解釈されるものではない。
また、図面において、大きさ、層の厚さ、または領域は、明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されない。なお、図面は、理想的な例を模式的に示したものであり、図面に示す形状または値などに限定されない。例えば、実際の製造工程において、エッチングなどの処理により層やレジストマスクなどが意図せずに目減りすることがあるが、理解を容易とするために図に反映しないことがある。また、図面において、同一部分または同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する場合がある。また、同様の機能を指す場合には、ハッチパターンを同じくし、特に符号を付さない場合がある。
また、特に上面図(「平面図」ともいう)や斜視図などにおいて、発明の理解を容易とするため、一部の構成要素の記載を省略する場合がある。また、一部の隠れ線などの記載を省略する場合がある。
また、本明細書等において、第1、第2等として付される序数詞は便宜上用いるものであり、工程順または積層順を示すものではない。そのため、例えば、「第1の」を「第2の」または「第3の」などと適宜置き換えて説明することができる。また、本明細書等に記載されている序数詞と、本発明の一態様を特定するために用いられる序数詞は一致しない場合がある。
また、本明細書等において、「上に」、「下に」などの配置を示す語句は、構成同士の位置関係を、図面を参照して説明するために、便宜上用いている。また、構成同士の位置関係は、各構成を描写する方向に応じて適宜変化するものである。したがって、明細書で説明した語句に限定されず、状況に応じて適切に言い換えることができる。
例えば、本明細書等において、XとYとが接続されている、と明示的に記載されている場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接的に接続されている場合とが、本明細書等に開示されているものとする。したがって、所定の接続関係、例えば、図または文章に示された接続関係に限定されず、図または文章に示された接続関係以外のものも、図または文章に開示されているものとする。
ここで、X、Yは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
また、ソースやドレインの機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため、本明細書等においては、ソースやドレインの用語は、入れ替えて用いることができる場合がある。
なお、本明細書等において、トランジスタの構造によっては、実際にチャネルの形成される領域におけるチャネル幅(以下、「実効的なチャネル幅」ともいう)と、トランジスタの上面図において示されるチャネル幅(以下、「見かけ上のチャネル幅」ともいう)と、が異なる場合がある。例えば、ゲート電極が半導体の側面を覆う場合、実効的なチャネル幅が、見かけ上のチャネル幅よりも大きくなり、その影響が無視できなくなる場合がある。例えば、微細かつゲート電極が半導体の側面を覆うトランジスタでは、半導体の側面に形成されるチャネル形成領域の割合が大きくなる場合がある。その場合は、見かけ上のチャネル幅よりも、実効的なチャネル幅の方が大きくなる。
このような場合、実効的なチャネル幅の、実測による見積もりが困難となる場合がある。例えば、設計値から実効的なチャネル幅を見積もるためには、半導体の形状が既知という仮定が必要である。したがって、半導体の形状が正確にわからない場合には、実効的なチャネル幅を正確に測定することは困難である。
本明細書では、単にチャネル幅と記載した場合には、見かけ上のチャネル幅を指す場合がある。または、本明細書では、単にチャネル幅と記載した場合には、実効的なチャネル幅を指す場合がある。なお、チャネル長、チャネル幅、実効的なチャネル幅、見かけ上のチャネル幅などは、断面TEM像などを解析することなどによって、値を決定することができる。
なお、半導体の不純物とは、例えば、半導体を構成する主成分以外をいう。例えば、濃度が0.1原子%未満の元素は不純物と言える。不純物が含まれることにより、例えば、半導体のDOS(Density of States)が高くなることや、結晶性が低下することなどが起こる場合がある。半導体が酸化物半導体である場合、半導体の特性を変化させる不純物としては、例えば、第1族元素、第2族元素、第13族元素、第14族元素、第15族元素、および酸化物半導体の主成分以外の遷移金属などがあり、例えば、水素、リチウム、ナトリウム、シリコン、ホウ素、リン、炭素、窒素などがある。酸化物半導体の場合、水も不純物として機能する場合がある。また、酸化物半導体の場合、例えば不純物の混入によって酸素欠損(VO:oxygen vacancyともいう)が形成される場合がある。また、半導体がシリコンである場合、半導体の特性を変化させる不純物としては、例えば、酸素、水素を除く第1族元素、第2族元素、第13族元素、第15族元素などがある。
なお、本明細書等において、酸化窒化シリコンとは、その組成として、窒素よりも酸素の含有量が多いものである。また、窒化酸化シリコンとは、その組成として、酸素よりも窒素の含有量が多いものである。
また、本明細書等において、「絶縁体」という用語を、絶縁膜または絶縁層と言い換えることができる。また、「導電体」という用語を、導電膜または導電層と言い換えることができる。また、「半導体」という用語を、半導体膜または半導体層と言い換えることができる。
また、本明細書等において、「平行」とは、二つの直線が−10度以上10度以下の角度で配置されている状態をいう。したがって、−5度以上5度以下の場合も含まれる。また、「略平行」とは、二つの直線が−30度以上30度以下の角度で配置されている状態をいう。また、「垂直」とは、二つの直線が80度以上100度以下の角度で配置されている状態をいう。したがって、85度以上95度以下の場合も含まれる。また、「略垂直」とは、二つの直線が60度以上120度以下の角度で配置されている状態をいう。
なお、本明細書において、バリア膜とは、水、水素などの不純物および酸素の透過を抑制する機能を有する膜のことであり、当該バリア膜が導電性を有する場合は、導電性バリア膜と呼ぶことがある。
本明細書等において、金属酸化物(metal oxide)とは、広い意味での金属の酸化物である。金属酸化物は、酸化物絶縁体、酸化物導電体(透明酸化物導電体を含む)、酸化物半導体(Oxide Semiconductorまたは単にOSともいう)などに分類される。例えば、トランジスタの半導体層に金属酸化物を用いた場合、当該金属酸化物を酸化物半導体と呼称する場合がある。つまり、OS FETあるいはOSトランジスタと記載する場合においては、酸化物または酸化物半導体を有するトランジスタと換言することができる。
また、本明細書等において、ノーマリーオフとは、ゲートに電位を印加しない、またはゲートに接地電位を与えたときに、トランジスタに流れるチャネル幅1μmあたりの電流が、室温において1×10−20A以下、85℃において1×10−18A以下、または125℃において1×10−16A以下であることをいう。
(実施の形態1)
以下では、本発明の一態様に係るトランジスタ200を有する半導体装置の一例について説明する。
以下では、本発明の一態様に係るトランジスタ200を有する半導体装置の一例について説明する。
<半導体装置の構成例1>
図1(A)、図1(B)、および図1(C)は、本発明の一態様に係るトランジスタ200、およびトランジスタ200周辺の上面図および断面図である。
図1(A)、図1(B)、および図1(C)は、本発明の一態様に係るトランジスタ200、およびトランジスタ200周辺の上面図および断面図である。
図1(A)は、トランジスタ200を有する半導体装置の上面図である。また、図1(B)、および図1(C)は、当該半導体装置の断面図である。ここで、図1(B)は、図1(A)にA1−A2の一点鎖線で示す部位の断面図であり、トランジスタ200のチャネル長方向の断面図でもある。また、図1(C)は、図1(A)にA3−A4の一点鎖線で示す部位の断面図であり、トランジスタ200のチャネル幅方向の断面図でもある。なお、図1(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
本発明の一態様の半導体装置は、基板(図示せず)上の絶縁体214と、絶縁体214上のトランジスタ200と、トランジスタ200上の絶縁体280と、絶縁体280上の絶縁体282と、絶縁体282上の絶縁体274と、絶縁体274上の絶縁体281と、を有する。絶縁体214、絶縁体280、絶縁体282、絶縁体274、および絶縁体281は層間膜として機能する。また、トランジスタ200と電気的に接続し、プラグとして機能する導電体240(導電体240a、および導電体240b)とを有する。なお、プラグとして機能する導電体240の側面に接して絶縁体241(絶縁体241a、および絶縁体241b)が設けられる。また、絶縁体281上、および導電体240上には、導電体240と電気的に接続し、配線として機能する導電体246(導電体246a、および導電体246b)が設けられる。
また、絶縁体272、絶縁体273、絶縁体280、絶縁体282、絶縁体274、および絶縁体281の開口の側部に接して絶縁体241aが設けられ、その側面に接して導電体240aの第1の導電体が設けられ、さらに内側に導電体240aの第2の導電体が設けられている。また、絶縁体272、絶縁体273、絶縁体280、絶縁体282、絶縁体274、および絶縁体281の開口の側部に接して絶縁体241bが設けられ、その側面に接して導電体240bの第1の導電体が設けられ、さらに内側に導電体240bの第2の導電体が設けられている。ここで、導電体240の上面の高さと、絶縁体281の上面の高さは同程度にできる。なお、トランジスタ200では、導電体240の第1の導電体および導電体240の第2の導電体を積層する構成について示しているが、本発明はこれに限られるものではない。例えば、導電体240を単層、または3層以上の積層構造として設ける構成にしてもよい。構造体が積層構造を有する場合、形成順に序数を付与し、区別する場合がある。
[トランジスタ200]
図1(B)に示すように、トランジスタ200は、絶縁体214上の絶縁体216と、絶縁体216に埋め込まれるように配置された導電体205(導電体205a、および導電体205b)と、絶縁体216上、および導電体205上の絶縁体222と、絶縁体222上の絶縁体224と、絶縁体224上の酸化物230aと、酸化物230a上の酸化物230bと、酸化物230b上の導電体242(導電体242a、および導電体242b)と、酸化物230b上の酸化物230cと、酸化物230c上の絶縁体250と、絶縁体250上の導電体265と、導電体265上の導電体260(導電体260a、および導電体260b)、および絶縁体275と、絶縁体224上、導電体242a上、および導電体242b上の絶縁体272と、絶縁体272上の絶縁体273と、を有する。
図1(B)に示すように、トランジスタ200は、絶縁体214上の絶縁体216と、絶縁体216に埋め込まれるように配置された導電体205(導電体205a、および導電体205b)と、絶縁体216上、および導電体205上の絶縁体222と、絶縁体222上の絶縁体224と、絶縁体224上の酸化物230aと、酸化物230a上の酸化物230bと、酸化物230b上の導電体242(導電体242a、および導電体242b)と、酸化物230b上の酸化物230cと、酸化物230c上の絶縁体250と、絶縁体250上の導電体265と、導電体265上の導電体260(導電体260a、および導電体260b)、および絶縁体275と、絶縁体224上、導電体242a上、および導電体242b上の絶縁体272と、絶縁体272上の絶縁体273と、を有する。
図1(B)に示すように、絶縁体273上の絶縁体280は、酸化物230bを露出する開口を有し、酸化物230cは、該開口の底部、および側部に接して配置され、絶縁体250は、酸化物230cに接して配置される。また、導電体265は、絶縁体250に接して設置され、絶縁体275は、導電体265の上面と接し、かつ絶縁体250に接して配置される。また、導電体260は、絶縁体275、および導電体265の上面と接し、かつ酸化物230c、絶縁体250、および絶縁体275を介して、該開口内に配置される。
また、絶縁体272は、絶縁体224の上面、酸化物230aの側面、酸化物230bの側面、導電体242aの側面、導電体242aの上面、導電体242bの側面、導電体242bの上面と接する。また、導電体260は、導電体260aおよび導電体260bを有し、導電体260bの底面および側面を包むように導電体260aが配置される。また、導電体260の上面は、絶縁体275の上面、絶縁体250の上面および酸化物230cの上面、および絶縁体280の上面と略一致して配置される。また、絶縁体282は、導電体260、絶縁体275、絶縁体250、酸化物230c、および絶縁体280のそれぞれの上面と接する。
絶縁体222、絶縁体272、絶縁体273、絶縁体275、および絶縁体282は、水素(例えば、水素原子および水素原子を含む分子、水素分子および水素原子を含むイオンなどの少なくとも一)の拡散を抑制する機能を有することが好ましい。また、絶縁体222、絶縁体272、絶縁体273、絶縁体275、および絶縁体282は、酸素(例えば、酸素原子および酸素原子を含む分子、酸素分子および酸素を含むイオンなどの少なくとも一)の拡散を抑制する機能を有することが好ましい。例えば、絶縁体222、絶縁体272、絶縁体273、絶縁体275、および絶縁体282は、それぞれ絶縁体224よりも酸素および水素の一方または双方の透過性が低いことが好ましい。絶縁体222、絶縁体272、絶縁体273、絶縁体275、および絶縁体282は、それぞれ絶縁体250よりも酸素および水素の一方または双方の透過性が低いことが好ましい。絶縁体222、絶縁体272、絶縁体273、絶縁体275、および絶縁体282は、それぞれ絶縁体280よりも酸素および水素の一方または双方の透過性が低いことが好ましい。
絶縁体272は、図1(B)(C)に示すように、導電体242aの上面と側面、導電体242bの上面と側面、酸化物230aおよび酸化物230bの側面、ならびに絶縁体224の上面に接することが好ましい。また、絶縁体272上に絶縁体273が接して設けられていることが好ましい。これにより、絶縁体280は、絶縁体272、および絶縁体273によって、絶縁体224および酸化物230aおよび酸化物230bと離隔される。
また、酸化物230は、絶縁体224の上に配置された酸化物230aと、酸化物230aの上に配置された酸化物230bと、酸化物230bの上に配置され、少なくとも一部が酸化物230bの上面に接する酸化物230cと、を有する。
なお、トランジスタ200では、チャネルが形成される領域(以下、チャネル形成領域ともいう)と、その近傍において、酸化物230a、酸化物230b、および酸化物230cの3層を積層する構成について示しているが、本発明はこれに限られるものではない。例えば、酸化物230bの単層、酸化物230bと酸化物230aの2層構造、酸化物230bと酸化物230cの2層構造、または4層以上の積層構造を設ける構成にしてもよい。また、トランジスタ200では、導電体260を2層の積層構造として示しているが、本発明はこれに限られるものではない。例えば、導電体260が、単層構造であってもよいし、3層以上の積層構造であってもよい。
ここで、導電体265、および導電体265上の導電体260は、トランジスタのゲート電極として機能し、導電体242aおよび導電体242bは、それぞれソース電極またはドレイン電極として機能する。トランジスタ200は、ゲート電極として機能する導電体260および導電体265が、絶縁体280などに形成される開口を埋めるように自己整合的に形成される。導電体260および導電体265をこのように形成することにより、導電体242aと導電体242bの間の領域に、導電体260および導電体265を位置合わせすることなく確実に精度よく配置することができる。
また、図1(B)(C)に示すように、ゲート電極として機能する導電体265は、導電体260よりも、トランジスタ200のチャネル長方向、およびチャネル幅方向ともに長い構成となっている。即ち、上面図である図1(A)において、導電体265は導電体260よりも投影面積が大きくなる。そのため、導電体265を設けなかった場合と比べて、トランジスタ200のゲート容量を大きくすることができる。また、チャネル形成領域と、ソース領域およびドレイン領域と、の間のオフセット領域の幅を小さくすることができる。そのため、トランジスタ200の電気特性を向上させることができる。
また、図1(B)(C)に示すように、絶縁体275は、導電体260の側面に接して配置されている。また、絶縁体275は、絶縁体250とも接している。つまり、導電体260と、絶縁体250と、の間に絶縁体275が配置されており、導電体260と、絶縁体250と、が接しない構造となっている。水素や水などの不純物および酸素の拡散を抑制する機能を有する絶縁体275がこの様に配置されることで、絶縁体250に含まれる酸素が導電体260に拡散、または、導電体260に吸収されることを抑制できるので、導電体260の酸化を抑制できる。また、導電体260に含まれる塩素、フッ素、水素、水などの不純物が、絶縁体250へ拡散することを抑制できる。
また、絶縁体275があることで、絶縁体280に含まれる酸素が酸化物230cおよび絶縁体250を介して酸化物230a、および酸化物230bに移動する際、途中で導電体260に吸収されることを抑制することができる。例えば、加熱処理によって絶縁体280に含まれる酸素を拡散させる場合に、酸素のロスを少なくすることができる。本明細書では、加熱により脱離する酸素を過剰酸素と呼ぶことがある。絶縁体275としては、例えば、酸化アルミニウム、窒化アルミニウム、窒化シリコン、窒化酸化シリコン、または酸化ハフニウムを用いることができる。
また、トランジスタ200は、チャネル形成領域を含む酸化物230(酸化物230a、酸化物230b、および酸化物230c)に、酸化物半導体として機能する金属酸化物(以下、酸化物半導体ともいう)を用いることが好ましい。
チャネル形成領域に酸化物半導体を用いたトランジスタ200は、非導通状態において極めてリーク電流(オフ電流)が小さいため、低消費電力の半導体装置を提供できる。また、酸化物半導体は、スパッタリング法などを用いて成膜できるため、高集積型の半導体装置を構成するトランジスタ200に用いることができる。
例えば、酸化物230として、In−M−Zn酸化物(元素Mは、アルミニウム、ガリウム、イットリウム、錫、銅、バナジウム、ベリリウム、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、またはマグネシウムなどから選ばれた一種、または複数種)等の金属酸化物を用いるとよい。特に、元素Mは、アルミニウム、ガリウム、イットリウム、または錫を用いるとよい。また、酸化物230として、In−Ga酸化物、In−Zn酸化物を用いてもよい。
また、酸化物半導体を用いたトランジスタは、酸化物半導体中のチャネルが形成される領域に不純物および酸素欠損が存在すると、電気特性が変動しやすく、信頼性が低下する場合がある。また、酸化物半導体中のチャネルが形成される領域に酸素欠損が含まれていると、トランジスタはノーマリーオン特性となりやすい。したがって、チャネルが形成される領域中の酸素欠損はできる限り低減されていることが好ましい。例えば、絶縁体250などを介して酸化物230に酸素を供給し、酸素欠損を補填すればよい。これにより、電気特性の変動を抑制し、安定した電気特性を有するとともに、信頼性を向上させたトランジスタを提供することができる。
また、酸化物230上に接するように設けられ、トランジスタ200のソース電極またはドレイン電極として機能する導電体242に含まれる元素が、酸化物230の酸素を吸収する機能を有する場合、酸化物230と導電体242の間、または酸化物230の表面近傍に、部分的に低抵抗領域が形成される場合がある。この場合、当該低抵抗領域には、酸素欠損に入り込んだ不純物(水素、窒素、または金属元素等)がドナーとして機能し、キャリア密度が増加する場合がある。なお、以下において、酸素欠損に入り込んだ水素のことをVoHと呼ぶ場合がある。また、酸化物230は、導電体242aおよび導電体242bと重ならない領域に、トランジスタ200のチャネル形成領域として機能する領域を有する。該領域は、低抵抗領域よりもキャリア密度が小さく、VoHが低減されていることが好ましい。
本発明の一態様であるトランジスタ200は、図1(B)(C)に示すように、絶縁体282と、絶縁体250および絶縁体275とが、直接接する構造となっている。このような構造とすることで、絶縁体280に含まれる酸素が、導電体260に吸収され難くなる。また、絶縁体280に含まれる酸素が、熱などによってトランジスタの外部に拡散していくことを抑制することができる。従って、絶縁体280に含まれる酸素は、酸化物230cを介して、酸化物230aおよび酸化物230bへロスすることなく、効率よく注入することができるので、酸化物230a中および酸化物230b中の酸素欠損を低減し、トランジスタ200の電気特性および信頼性を向上させることができる。絶縁体282としては、窒化シリコン、窒化酸化シリコン、酸化アルミニウム、窒化アルミニウムまたは酸化ハフニウムを用いることができる。
図5(A)は、図1(A)にA5−A6の一点鎖線で示す部位の断面図であり、トランジスタ200のソース領域またはドレイン領域のチャネル幅方向の断面図でもある。図5(A)に示すように、導電体242bの上面、導電体242bの側面、酸化物230aの側面、および酸化物230bの側面は、絶縁体272、および絶縁体273で覆う構造となっているので、導電体242bの側面および導電体242bの上面方向から導電体242bへの水素や水などの不純物および酸素の拡散を抑制することができるので、導電体242bの酸化を抑制することができる。尚、導電体242aに対しても同様の効果が得られる。また、酸化物230aの側面、および酸化物230bの側面方向から酸化物230aおよび酸化物230bへの水素や水などの不純物および酸素の拡散を抑制することができる。絶縁体272としては、例えば、窒化シリコン膜、または窒化酸化シリコン膜を用いることができる。また、絶縁体273としては、例えば、酸化アルミニウム、または酸化ハフニウムを用いることができる。
図5(B)は、図1(A)にA7−A8の一点鎖線で示す部位の断面図であり、トランジスタ200と電気的に接続し、プラグとして機能する導電体240bのチャネル幅方向の断面図でもある。図5(B)に示すように、導電体240bの側面には、絶縁体241bが配置されているので、絶縁体280からの水素や水などの不純物および酸素が導電体240bへ拡散することを抑制することができる。導電体240aに対しても、同様の効果が得られる。
また、図1(C)に示すように、絶縁体224の底面を基準として、酸化物230aおよび酸化物230bと、導電体265が、重ならない領域における導電体265の底面の高さは、酸化物230bの底面の高さより低いことが好ましい。また、酸化物230bと、導電体265が、重ならない領域における導電体265の底面の高さと、酸化物230bの底面の高さと、の差は、0nm以上100nm以下、好ましくは、3nm以上50nm以下、より好ましくは、5nm以上20nm以下とする。
このように、ゲート電極として機能する導電体260、および導電体265が、チャネル形成領域の酸化物230bの側面および上面を酸化物230cおよび絶縁体250を介して覆う構成となっており、導電体260、および導電体265の電界をチャネル形成領域の酸化物230b全体に作用させやすくなる。その結果、トランジスタのスイッチング特性を良好にすることができる。具体的には、サブスレッショルドスイング値を低減することができる。また、オフ電流を小さくし、オン電流を高くすることができる。また、飽和特性を良好にすることができる。
以上より、スイッチング特性の良好なトランジスタを有する半導体装置を提供することができる。または、サブスレッショルドスイング値の小さいトランジスタを有する半導体装置を提供することができる。オン電流が大きいトランジスタを有する半導体装置を提供することができる。または、高い周波数特性を有するトランジスタを有する半導体装置を提供することができる。または、電気特性の変動を抑制し、安定した電気特性を有するとともに、信頼性を向上させた半導体装置を提供することができる。または、オフ電流が小さいトランジスタを有する半導体装置を提供することができる。また、飽和特性の良好なトランジスタを有する半導体装置を提供することができる。
以下では、本発明の一態様に係るトランジスタ200を有する半導体装置の詳細な構成について説明する。
導電体205は、酸化物230、導電体260、および導電体265と、重なるように配置する。また、導電体205は、絶縁体216に埋め込まれて設けることが好ましい。
ここで、導電体260、および導電体265は、第1のゲート(トップゲートともいう)電極として機能する場合がある。また、導電体205は、第2のゲート(ボトムゲートともいう)電極として機能する場合がある。その場合、導電体205に印加する電位を、導電体260、および導電体265に印加する電位と、連動させず、独立して変化させることで、トランジスタ200のVthを制御することができる。特に、導電体205に負の電位を印加することにより、トランジスタ200のVthを0Vより大きくし、オフ電流を低減することが可能となる。したがって、導電体205に負の電位を印加したほうが、印加しない場合よりも、導電体260、および導電体265に印加する電位が0Vのときのドレイン電流を小さくすることができる。
なお、導電体205は、図1(A)に示すように、酸化物230a、および酸化物230bの導電体242aおよび導電体242bと重ならない領域よりも、チャネル幅方向に長く設けるとよい。特に、図1(C)に示すように、導電体205は、酸化物230a、および酸化物230bのチャネル幅方向と交わる端部よりも外側に、延伸していることが好ましい。つまり、酸化物230a、および酸化物230bのチャネル幅方向における側面の外側において、導電体205と、導電体260、および導電体265とは、絶縁体を介して重畳していることが好ましい。または、導電体205を大きく設けることによって、導電体205形成以降の作製工程のプラズマを用いた処理において、局所的なチャージング(チャージアップと言う)の緩和ができる場合がある。ただし、本発明の一態様はこれに限定されない。導電体205は、少なくとも導電体242aと、導電体242bとの間に位置する酸化物230a、および酸化物230bと重畳すればよい。
上記構成を有することで、第1のゲート電極としての機能を有する導電体260、および導電体265の電界と、第2のゲート電極としての機能を有する導電体205の電界によって、酸化物230のチャネル形成領域を電気的に取り囲むことができる。本明細書において、第1のゲート電極、および第2のゲート電極の電界によって、チャネル形成領域を電気的に取り囲むトランジスタの構造を、surrounded channel(S−channel)構造とよぶ。
また、導電体205aは、水または水素などの不純物および酸素の透過を抑制する導電性材料を用いることが好ましい。例えば、チタン、窒化チタン、タンタル、または窒化タンタルを用いることができる。また、導電体205bは、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。なお、導電体205を2層で図示したが、3層以上の多層構造としてもよい。
ここで、酸化物半導体と、酸化物半導体の下層に位置する絶縁体、または導電体と、酸化物半導体の上層に位置する絶縁体、または導電体として、大気開放を行わずに、異なる膜種を連続成膜することで、不純物(特に、水素、水)の濃度が低減された、実質的に高純度真性である酸化物半導体膜を成膜することができるので好ましい。
例えば、5つの処理チャンバーを有する成膜装置を用いて、絶縁体216、および導電体205上に配置される、絶縁体222、絶縁体224となる絶縁膜、酸化物230aとなる酸化膜、酸化物230bとなる酸化膜、および導電体242となる導電膜を順に連続成膜すればよい。
絶縁体214、絶縁体272、および絶縁体281は、水または水素などの不純物が、基板側から、または、上方からトランジスタ200に混入するのを抑制するバリア絶縁膜として機能することが好ましい。したがって、絶縁体214、絶縁体272、および絶縁体281は、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子(N2O、NO、NO2など)、銅原子などの不純物の拡散を抑制する機能を有する(上記不純物が透過しにくい)絶縁性材料を用いることが好ましい。または、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有する(上記酸素が透過しにくい)絶縁性材料を用いることが好ましい。
例えば、絶縁体214、絶縁体272、および絶縁体281として窒化シリコンなどを用いることが好ましい。これにより、水または水素などの不純物が絶縁体214よりも基板側からトランジスタ200側に拡散するのを抑制することができる。または、絶縁体224などに含まれる酸素が、絶縁体214よりも基板側に、拡散するのを抑制することができる。また、水または水素などの不純物が絶縁体272よりも上方に配置されている絶縁体280、および導電体246などからトランジスタ200側に拡散するのを抑制することができる。
また、絶縁体214は、積層構造であってもよい。例えば、酸化アルミニウム膜と、窒化シリコン膜との積層構造を絶縁体214に好適に用いることができる。酸化アルミニウム膜によって、絶縁体214の下方に酸素を供給することができる。また、窒化シリコン膜によって、基板側からトランジスタ200側に拡散する水素、水などの不純物の拡散を抑制することができる。
また、絶縁体216、絶縁体280、および絶縁体274は、絶縁体214よりも誘電率が低いことが好ましい。誘電率が低い材料を層間膜とすることで、配線間に生じる寄生容量を低減することができる。例えば、絶縁体216、絶縁体280、および絶縁体274として、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、または空孔を有する酸化シリコンなどを適宜用いればよい。
絶縁体222、および絶縁体224は、ゲート絶縁体としての機能を有する。
ここで、酸化物230と接する絶縁体224は、加熱により酸素を脱離することが好ましい。例えば、絶縁体224は、酸化シリコンまたは酸化窒化シリコンなどを適宜用いればよい。酸素を含む絶縁体を酸化物230に接して設けることにより、酸化物230中の酸素欠損を低減し、トランジスタ200の信頼性を向上させることができる。
絶縁体224として、具体的には、加熱により一部の酸素が脱離する酸化物を用いることが好ましい。加熱により酸素を脱離する酸化物とは、TDS(Thermal Desorption Spectroscopy)分析にて、酸素分子に換算しての酸素の脱離量が1.0×1018molecules/cm3以上、好ましくは1.0×1019molecules/cm3以上、さらに好ましくは2.0×1019molecules/cm3以上、または3.0×1020molecules/cm3以上である酸化物である。または、面積当たりの酸素の脱離量が、3.0×1014molecules/cm2以上、好ましくは1.0×1015molecules/cm2以上、さらに好ましくは2.0×1015molecules/cm2以上である酸化物である。なお、上記TDS分析時における酸化物の表面温度としては100℃以上700℃以下、または100℃以上400℃以下の範囲が好ましい。
絶縁体222は、水または水素などの不純物が、基板側からトランジスタ200に混入するのを抑制するバリア絶縁膜として機能することが好ましい。例えば、絶縁体222は、絶縁体224より水素透過性が低いことが好ましい。絶縁体222、および絶縁体272によって、絶縁体224および酸化物230などを囲むことにより、外方から水または水素などの不純物がトランジスタ200に混入することを抑制することができる。
さらに、絶縁体222は、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有する(上記酸素が透過しにくい)ことが好ましい。例えば、絶縁体222は、絶縁体224より酸素透過性が低いことが好ましい。絶縁体222が、酸素や不純物の拡散を抑制する機能を有することで、酸化物230が有する酸素が、絶縁体222より下側へ拡散することを低減できるので、好ましい。また、導電体205が、絶縁体224や酸化物230が有する酸素と反応することを抑制することができる。
絶縁体222は、絶縁性材料であるアルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体を用いるとよい。アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体として、酸化アルミニウム、酸化ハフニウム、アルミニウムおよびハフニウムを含む酸化物(ハフニウムアルミネート)などを用いることが好ましい。このような材料を用いて絶縁体222を形成した場合、絶縁体222は、酸化物230からの酸素の放出や、トランジスタ200の周辺部から酸化物230への水素等の不純物の混入を抑制する層として機能する。
または、これらの絶縁体に、例えば、酸化アルミニウム、酸化ビスマス、酸化ゲルマニウム、酸化ニオブ、酸化シリコン、酸化チタン、酸化タングステン、酸化イットリウム、酸化ジルコニウムを添加してもよい。またはこれらの絶縁体を窒化処理してもよい。上記の絶縁体に酸化シリコン、酸化窒化シリコンまたは窒化シリコンを積層して用いてもよい。
また、絶縁体222は、例えば、酸化アルミニウム、酸化ハフニウム、酸化タンタル、酸化ジルコニウム、チタン酸ジルコン酸鉛(PZT)、チタン酸ストロンチウム(SrTiO3)または(Ba,Sr)TiO3(BST)などのいわゆるhigh−k材料を含む絶縁体を単層または積層で用いてもよい。トランジスタの微細化、および高集積化が進むと、ゲート絶縁体の薄膜化により、リーク電流などの問題が生じる場合がある。ゲート絶縁体として機能する絶縁体にhigh−k材料を用いることで、物理膜厚を保ちながら、トランジスタ動作時のゲート電位の低減が可能となる。
なお、絶縁体222、および絶縁体224が、2層以上の積層構造を有していてもよい。その場合、同じ材料からなる積層構造に限定されず、異なる材料からなる積層構造でもよい。
酸化物230は、酸化物230aと、酸化物230a上の酸化物230bと、酸化物230b上の酸化物230cと、を有する。酸化物230b下に酸化物230aを有することで、酸化物230aよりも下方に形成された構造物から、酸化物230bへの不純物の拡散を抑制することができる。また、酸化物230b上に酸化物230cを有することで、酸化物230cよりも上方に形成された構造物から、酸化物230bへの不純物の拡散を抑制することができる。
なお、酸化物230は、金属原子の原子数比が異なる酸化物により、積層構造を有することが好ましい。具体的には、酸化物230aに用いる金属酸化物において、構成元素中の元素Mの原子数比が、酸化物230bに用いる金属酸化物における、構成元素中の元素Mの原子数比より、大きいことが好ましい。また、酸化物230aに用いる金属酸化物において、Inに対する元素Mの原子数比が、酸化物230bに用いる金属酸化物における、Inに対する元素Mの原子数比より大きいことが好ましい。また、酸化物230bに用いる金属酸化物において、元素Mに対するInの原子数比が、酸化物230aに用いる金属酸化物における、元素Mに対するInの原子数比より大きいことが好ましい。また、酸化物230cは、酸化物230aまたは酸化物230bに用いることができる金属酸化物を、用いることができる。
また、酸化物230bは、結晶性を有することが好ましい。例えば、後述するCAAC−OS(c−axis aligned crystalline oxide semiconductor)を用いることが好ましい。CAAC−OSなどの結晶性を有する酸化物は、不純物や欠陥(酸素欠損など)が少なく、結晶性の高い、緻密な構造を有している。よって、ソース電極またはドレイン電極による、酸化物230bからの酸素の引き抜きを抑制することができる。これにより、熱処理を行っても、酸化物230bから酸素が引き抜かれることを低減できるので、トランジスタ200は、製造工程における高い温度(所謂サーマルバジェット)に対して安定である。
また、酸化物230aおよび酸化物230cの伝導帯下端のエネルギーが、酸化物230bの伝導帯下端のエネルギーより高くなることが好ましい。また、言い換えると、酸化物230aおよび酸化物230cの電子親和力が、酸化物230bの電子親和力より小さいことが好ましい。
ここで、酸化物230a、酸化物230b、および酸化物230cの接合部において、伝導帯下端のエネルギー準位はなだらかに変化する。換言すると、酸化物230a、酸化物230b、および酸化物230cの接合部における伝導帯下端のエネルギー準位は、連続的に変化または連続接合するともいうことができる。このようにするためには、酸化物230aと酸化物230bとの界面、および酸化物230bと酸化物230cとの界面において形成される混合層の欠陥準位密度を低くするとよい。
具体的には、酸化物230aとして、In:Ga:Zn=1:3:4[原子数比]、またはIn:Ga:Zn=1:1:0.5[原子数比]の金属酸化物を用いればよい。また、酸化物230bとして、In:Ga:Zn=4:2:3[原子数比]、またはIn:Ga:Zn=3:1:2[原子数比]の金属酸化物を用いればよい。また、酸化物230cとして、In:Ga:Zn=1:3:4[原子数比]、In:Ga:Zn=4:2:3[原子数比]、Ga:Zn=2:1[原子数比]、またはGa:Zn=2:5[原子数比]の金属酸化物を用いればよい。また、酸化物230cを積層構造とする場合の具体例としては、In:Ga:Zn=4:2:3[原子数比]の金属酸化物と、Ga:Zn=2:1[原子数比]の金属酸化物との積層構造、In:Ga:Zn=4:2:3[原子数比]の金属酸化物と、Ga:Zn=2:5[原子数比]の金属酸化物との積層構造、In:Ga:Zn=4:2:3[原子数比]の金属酸化物と、酸化ガリウムとの積層構造などが挙げられる。
このとき、キャリアの主たる経路は酸化物230bとなる。酸化物230a、酸化物230cを上述の構成とすることで、酸化物230aと酸化物230bとの界面、および酸化物230bと酸化物230cとの界面における欠陥準位密度を低くすることができる。そのため、界面散乱によるキャリア伝導への影響が小さくなり、トランジスタ200は高いオン電流、および高い周波数特性を得ることができる。なお、酸化物230cを積層構造とした場合、上述の酸化物230bと、酸化物230cとの界面における欠陥準位密度を低くする効果に加え、酸化物230cが有する構成元素が、絶縁体250側に拡散するのを抑制することが期待される。より具体的には、酸化物230cを積層構造とし、積層構造の上方にInを含まない酸化物を位置させるため、絶縁体250側に拡散しうるInを抑制することができる。絶縁体250は、ゲート絶縁体として機能するため、Inが拡散した場合、トランジスタの特性不良となる。したがって、酸化物230cを積層構造とすることで、信頼性の高い半導体装置を提供することが可能となる。
酸化物230は、酸化物半導体として機能する金属酸化物を用いることが好ましい。例えば、エネルギーギャップが2eV以上、好ましくは2.5eV以上のものを用いることが好ましい。このように、エネルギーギャップの大きい金属酸化物を用いることで、トランジスタのオフ電流を低減することができる。このようなトランジスタを用いることで、低消費電力の半導体装置を提供できる。
電子親和力または伝導帯下端のエネルギー準位Ecは、図18に示すように、真空準位Evacと価電子帯上端のエネルギーEvとの差であるイオン化ポテンシャルIpと、エネルギーギャップEgから求めることができる。イオン化ポテンシャルIpは、例えば、紫外線光電子分光分析(UPS:Ultraviolet Photoelectron Spectroscopy)装置を用いて測定することができる。エネルギーギャップEgは、例えば、分光エリプソメータを用いて測定することができる。
酸化物230b上には、ソース電極、およびドレイン電極として機能する導電体242(導電体242a、および導電体242b)が設けられる。導電体242の膜厚は、例えば、1nm以上50nm以下、好ましくは2nm以上25nm以下、とすればよい。
導電体242としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウム、イリジウム、ストロンチウム、ランタンなどから選ばれた金属元素、または上述した金属元素を成分とする合金か、上述した金属元素を組み合わせた合金等を用いることが好ましい。例えば、窒化タンタル、窒化チタン、または、タングステン、チタン及びアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物などを用いることが好ましい。また、窒化タンタル、窒化チタン、またはチタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物は、酸化しにくい導電性材料、または、酸素を吸収しても導電性を維持する材料であるため、好ましい。
絶縁体250は、ゲート絶縁体として機能する。絶縁体250は、酸化物230cの上面に接して配置することが好ましい。絶縁体250は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンを用いることができる。特に、酸化シリコン、および酸化窒化シリコンは熱に対し安定であるため好ましい。
絶縁体224と同様に、絶縁体250は、加熱により酸素が放出される絶縁体を用いて形成することが好ましい。加熱により酸素が放出される絶縁体を、絶縁体250として、酸化物230cの上面に接して設けることにより、酸化物230bのチャネル形成領域に酸化物230cを介して効果的に酸素を供給することができる。また、絶縁体224と同様に、絶縁体250中の水または水素などの不純物濃度が低減されていることが好ましい。絶縁体250の膜厚は、1nm以上20nm以下とするのが好ましい。
また、絶縁体250と導電体260との間に金属酸化物を設けてもよい。当該金属酸化物は、絶縁体250から導電体260への酸素拡散を抑制することが好ましい。酸素の拡散を抑制する金属酸化物を設けることで、絶縁体250から導電体260への酸素の拡散が抑制される。つまり、酸化物230へ供給する酸素量の減少を抑制することができる。また、絶縁体250の酸素による導電体260の酸化を抑制することができる。
また、当該金属酸化物は、ゲート絶縁体の一部としての機能を有する場合がある。したがって、絶縁体250に酸化シリコンや酸化窒化シリコンなどを用いる場合、当該金属酸化物は、比誘電率が高いhigh−k材料である金属酸化物を用いることが好ましい。ゲート絶縁体を、絶縁体250と当該金属酸化物との積層構造とすることで、熱に対して安定、かつ比誘電率の高い積層構造とすることができる。したがって、ゲート絶縁体の物理膜厚を保持したまま、トランジスタ動作時に印加するゲート電位の低減化が可能となる。また、ゲート絶縁体として機能する絶縁体の等価酸化膜厚(EOT)の薄膜化が可能となる。
具体的には、ハフニウム、アルミニウム、ガリウム、イットリウム、ジルコニウム、タングステン、チタン、タンタル、ニッケル、ゲルマニウム、または、マグネシウムなどから選ばれた一種、または二種以上が含まれた金属酸化物を用いることができる。特に、アルミニウム、またはハフニウムの一方または双方の酸化物を含む絶縁体である、酸化アルミニウム、酸化ハフニウム、アルミニウムおよびハフニウムを含む酸化物(ハフニウムアルミネート)などを用いることが好ましい。
または、当該金属酸化物は、ゲート電極の一部としての機能を有する場合がある。この場合は、酸素を含む導電性材料をチャネル形成領域側に設けるとよい。酸素を含む導電性材料をチャネル形成領域側に設けることで、当該導電性材料から脱離した酸素がチャネル形成領域に供給されやすくなる。
特に、ゲート電極として機能する導電体として、チャネルが形成される金属酸化物に含まれる金属元素および酸素を含む導電性材料を用いることが好ましい。また、前述した金属元素および窒素を含む導電性材料を用いてもよい。例えば、窒化チタン、窒化タンタルなどを用いることができる。また、インジウム錫酸化物、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、シリコンを添加したインジウム錫酸化物を用いてもよい。また、窒素を含むインジウムガリウム亜鉛酸化物を用いてもよい。このような材料を用いることで、チャネルが形成される金属酸化物に含まれる水素を捕獲することができる場合がある。または、外方の絶縁体などから混入する水素を捕獲することができる場合がある。
なお、導電体265は、難酸化性の材質を含むことが望ましい。導電体265に難酸化性の材質を用いることで、導電体265自体の酸化し、高抵抗化することを抑制できる。難酸化性の材料としては、例えば、窒化タンタル、窒化タングステン、窒化チタン、白金、イリジウム、銀、金、チタンアルミニウム合金、チタンアルミニウム合金の窒化物などを用いることができる。または、窒化タンタル、窒化タングステン、窒化チタン、白金、イリジウム、銀、金、チタンアルミニウム合金、チタンアルミニウム合金の窒化物と、タンタル、タングステン、チタン、モリブデン、アルミニウム、銅、モリブデンタングステン合金との積層膜とすることができる。
また、導電体265として、導電性の金属酸化物を用いてもよい。導電体265に酸素がある状態でも導電性を有する金属酸化物を用いることで、導電体265の酸素吸収に起因した高抵抗化を抑制できる。その結果、トランジスタのオン特性を高くすることができる。また、例えば、導電性の金属酸化物は、インジウム錫酸化物(ITO)、珪素を含むインジウム錫酸化物(ITSO)、酸化亜鉛(ZnO)、亜鉛を含むインジウム錫酸化物、ガリウムを含む酸化亜鉛(GZO)、アルミニウムを含む酸化亜鉛(AZO)、酸化錫(SnO2)、フッ素を含む酸化錫(FTO)、またはアルミニウムを含む酸化錫(ATO)、酸化ルテニウム等がある。また、例えば、In−Ga−Zn系酸化物のうち、導電性が高いものを用いてもよい。また、導電体265に、仕事関数の高い導電膜を使用することで、トランジスタの閾値電圧をプラスにシフトさせることができる場合がある。
また、導電体265として、電気伝導度が高い半導体、リン等の不純物元素を含有させた多結晶シリコン、またはニッケルシリサイドなどのシリサイドを用いてもよい。
導電体260は、図1(B)及び図1(C)では2層構造として示しているが、単層構造でもよいし、3層以上の積層構造であってもよい。
導電体260aは、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子(N2O、NO、NO2など)、銅原子などの不純物の拡散を抑制する機能を有する導電性材料を用いることが好ましい。または、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有する導電性材料を用いることが好ましい。
また、導電体260aが酸素の拡散を抑制する機能を持つことにより、絶縁体250に含まれる酸素により、導電体260bが酸化して導電率が低下することを抑制することができる。酸素の拡散を抑制する機能を有する導電性材料としては、例えば、タンタル、窒化タンタル、ルテニウム、または酸化ルテニウムなどを用いることが好ましい。
また、導電体260bは、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。また、導電体260は、配線としても機能するため、導電性が高い導電体を用いることが好ましい。例えば、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることができる。また、導電体260bは積層構造としてもよく、例えば、チタン、窒化チタンと上記導電性材料との積層構造としてもよい。
絶縁体280は、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、または空孔を有する酸化シリコンなどを有することが好ましい。特に、酸化シリコンおよび酸化窒化シリコンは、熱的に安定であるため好ましい。特に、酸化シリコン、酸化窒化シリコン、空孔を有する酸化シリコンなどの材料は、加熱により脱離する酸素を含む領域を容易に形成することができるため好ましい。
絶縁体280中の水または水素などの不純物濃度が低減されていることが好ましい。また、絶縁体280の上面は、平坦化されていてもよい。
絶縁体282は、水または水素などの不純物が、上方から絶縁体280に混入するのを抑制するバリア絶縁膜として機能することが好ましい。絶縁体282としては、例えば、酸化アルミニウム、窒化シリコン、または窒化酸化シリコンなどの絶縁体を用いればよい。
また、絶縁体282の上に、層間膜として機能する絶縁体274を設けることが好ましい。絶縁体274は、絶縁体224などと同様に、膜中の水または水素などの不純物濃度が低減されていることが好ましい。
導電体240aおよび導電体240bは、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。また、導電体240aおよび導電体240bはそれぞれ積層構造としてもよい。
また、導電体240を積層構造とする場合、絶縁体281、絶縁体274、絶縁体282、絶縁体280、絶縁体273、および絶縁体272と接する導電体240の第1の導電体には、水または水素などの不純物の透過を抑制する機能を有する導電性材料を用いることが好ましい。例えば、タンタル、窒化タンタル、チタン、窒化チタン、ルテニウム、または酸化ルテニウムなどを用いることが好ましい。また、水または水素などの不純物の透過を抑制する機能を有する導電性材料は、単層または積層で用いてもよい。当該導電性材料を用いることで、絶縁体281より上層から水または水素などの不純物が、導電体240a、導電体240b、導電体242a、および導電体242bを通じて酸化物230に混入するのを抑制することができる。
絶縁体241aおよび絶縁体241bとしては、例えば、酸化アルミニウム、窒化アルミニウム、窒化シリコン、または窒化酸化シリコンなどの絶縁体を用いればよい。絶縁体241aおよび絶縁体241bは、絶縁体272、および絶縁体273に接して設けられるので、絶縁体280などから水または水素などの不純物が、絶縁体272、絶縁体273、導電体240aおよび導電体240bを通じて酸化物230に混入するのを抑制することができる。また、絶縁体280に含まれる酸素が導電体240aおよび導電体240bに吸収されるのを防ぐことができる。
また、導電体240aの上面、および導電体240bの上面に接して配線として機能する導電体246(導電体246a、および導電体246b)を配置してもよい。導電体246は、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。また、当該導電体は、積層構造としてもよく、例えば、チタン、窒化チタンと上記導電性材料との積層としてもよい。なお、当該導電体は、絶縁体に設けられた開口に埋め込むように形成してもよい。
<半導体装置の構成例2>
ここでは、図1に示す半導体装置とは、異なる構成の半導体装置について説明する。図3(A)、図3(B)、および図3(C)は、本発明の一態様に係るトランジスタ200、およびトランジスタ200周辺の上面図および断面図である。
ここでは、図1に示す半導体装置とは、異なる構成の半導体装置について説明する。図3(A)、図3(B)、および図3(C)は、本発明の一態様に係るトランジスタ200、およびトランジスタ200周辺の上面図および断面図である。
図3(A)は、トランジスタ200を有する半導体装置の上面図である。また、図3(B)、および図3(C)は、当該半導体装置の断面図である。ここで、図3(B)は、図3(A)にA1−A2の一点鎖線で示す部位の断面図であり、トランジスタ200のチャネル長方向の断面図でもある。また、図3(C)は、図3(A)にA7−A8の一点鎖線で示す部位の断面図であり、トランジスタ200と電気的に接続し、プラグとして機能する導電体240bのチャネル幅方向の断面図でもある。なお、図3(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
図3に示す半導体装置は、トランジスタ200と電気的に接続し、プラグとして機能する導電体240(導電体240a、および導電体240b)の底部と接する導電体244(導電体244aおよび導電体244b)を有するところが、図1に示す半導体装置と異なる。
図3(B)および図3(C)に示すように、絶縁体224、絶縁体272、絶縁体273、絶縁体280、絶縁体282、絶縁体274、および絶縁体281の開口の底部に導電体244が配置される。
また、導電体244上に、開口の側部に接して絶縁体241(絶縁体241aおよび絶縁体241b)が設けられ、その側面に接して導電体240の第1の導電体が設けられ、さらに内側に導電体240の第2の導電体が設けられている。
図3(C)に示すように、絶縁体224、絶縁体272、絶縁体273、絶縁体280、絶縁体282、絶縁体274、および絶縁体281に設ける開口の大きさが、酸化物230aおよび酸化物230bのチャネル幅方向の幅よりも、大きいとよい。つまり、開口の底部において、酸化物230bの上面、酸化物230bの側面、および酸化物230aの側面が露出する。従って、導電体244は、導電体242の上面、導電体242の側面、酸化物230bの側面、および酸化物230aの側面と接するため、コンタクト抵抗を低減することができる。導電体244としては、導電体265と同様の材料を用いることができる。その他の構成および効果については、上述の半導体装置の構成例1を参酌することができる。
<半導体装置の構成材料>
以下では、半導体装置に用いることができる構成材料について説明する。
以下では、半導体装置に用いることができる構成材料について説明する。
<基板>
トランジスタ200を形成する基板としては、例えば、絶縁体基板、半導体基板、または導電体基板を用いればよい。絶縁体基板としては、例えば、ガラス基板、石英基板、サファイア基板、安定化ジルコニア基板(イットリア安定化ジルコニア基板など)、樹脂基板などがある。また、半導体基板としては、例えば、シリコン、ゲルマニウムなどの半導体基板、または炭化シリコン、シリコンゲルマニウム、ヒ化ガリウム、リン化インジウム、酸化亜鉛、酸化ガリウムからなる化合物半導体基板などがある。さらには、前述の半導体基板内部に絶縁体領域を有する半導体基板、例えば、SOI(Silicon On Insulator)基板などがある。導電体基板としては、黒鉛基板、金属基板、合金基板、導電性樹脂基板などがある。または、金属の窒化物を有する基板、金属の酸化物を有する基板などがある。さらには、絶縁体基板に導電体または半導体が設けられた基板、半導体基板に導電体または絶縁体が設けられた基板、導電体基板に半導体または絶縁体が設けられた基板などがある。または、これらの基板に素子が設けられたものを用いてもよい。基板に設けられる素子としては、容量素子、抵抗素子、スイッチ素子、発光素子、記憶素子などがある。
トランジスタ200を形成する基板としては、例えば、絶縁体基板、半導体基板、または導電体基板を用いればよい。絶縁体基板としては、例えば、ガラス基板、石英基板、サファイア基板、安定化ジルコニア基板(イットリア安定化ジルコニア基板など)、樹脂基板などがある。また、半導体基板としては、例えば、シリコン、ゲルマニウムなどの半導体基板、または炭化シリコン、シリコンゲルマニウム、ヒ化ガリウム、リン化インジウム、酸化亜鉛、酸化ガリウムからなる化合物半導体基板などがある。さらには、前述の半導体基板内部に絶縁体領域を有する半導体基板、例えば、SOI(Silicon On Insulator)基板などがある。導電体基板としては、黒鉛基板、金属基板、合金基板、導電性樹脂基板などがある。または、金属の窒化物を有する基板、金属の酸化物を有する基板などがある。さらには、絶縁体基板に導電体または半導体が設けられた基板、半導体基板に導電体または絶縁体が設けられた基板、導電体基板に半導体または絶縁体が設けられた基板などがある。または、これらの基板に素子が設けられたものを用いてもよい。基板に設けられる素子としては、容量素子、抵抗素子、スイッチ素子、発光素子、記憶素子などがある。
<絶縁体>
絶縁体としては、絶縁性を有する酸化物、窒化物、酸化窒化物、窒化酸化物、金属酸化物、金属酸化窒化物、金属窒化酸化物などがある。
絶縁体としては、絶縁性を有する酸化物、窒化物、酸化窒化物、窒化酸化物、金属酸化物、金属酸化窒化物、金属窒化酸化物などがある。
例えば、トランジスタの微細化、および高集積化が進むと、ゲート絶縁体の薄膜化により、リーク電流などの問題が生じる場合がある。ゲート絶縁体として機能する絶縁体に、high−k材料を用いることで物理膜厚を保ちながら、トランジスタ動作時の低電圧化が可能となる。一方、層間膜として機能する絶縁体には、比誘電率が低い材料を用いることで、配線間に生じる寄生容量を低減することができる。したがって、絶縁体の機能に応じて、材料を選択するとよい。
また、比誘電率の高い絶縁体としては、酸化ガリウム、酸化ハフニウム、酸化ジルコニウム、アルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、シリコンおよびハフニウムを有する酸化窒化物、またはシリコンおよびハフニウムを有する窒化物などがある。
また、比誘電率が低い絶縁体としては、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコン、または樹脂などがある。
また、酸化物半導体を用いたトランジスタは、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体で囲うことによって、トランジスタの電気特性を安定にすることができる。水素などの不純物および酸素の透過を抑制する機能を有する絶縁体としては、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、ネオジム、ハフニウム、またはタンタルを含む絶縁体を、単層で、または積層で用いればよい。具体的には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体として、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム、または酸化タンタルなどの金属酸化物、窒化アルミニウム、窒化アルミニウムチタン、窒化チタン、窒化酸化シリコンまたは窒化シリコンなどの金属窒化物を用いることができる。
また、ゲート絶縁体として機能する絶縁体は、加熱により脱離する酸素を含む領域を有する絶縁体であることが好ましい。例えば、加熱により脱離する酸素を含む領域を有する酸化シリコンまたは酸化窒化シリコンを酸化物230と接する構造とすることで、酸化物230が有する酸素欠損を補償することができる。
<導電体>
導電体としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウム、イリジウム、ストロンチウム、ランタンなどから選ばれた金属元素、または上述した金属元素を成分とする合金か、上述した金属元素を組み合わせた合金等を用いることが好ましい。例えば、窒化タンタル、窒化チタン、または、タングステン、チタン及びアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物などを用いることが好ましい。また、窒化タンタル、窒化チタン、またはチタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物は、酸化しにくい導電性材料、または、酸素を吸収しても導電性を維持する材料であるため、好ましい。また、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、ニッケルシリサイドなどのシリサイドを用いてもよい。
導電体としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウム、イリジウム、ストロンチウム、ランタンなどから選ばれた金属元素、または上述した金属元素を成分とする合金か、上述した金属元素を組み合わせた合金等を用いることが好ましい。例えば、窒化タンタル、窒化チタン、または、タングステン、チタン及びアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物などを用いることが好ましい。また、窒化タンタル、窒化チタン、またはチタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物は、酸化しにくい導電性材料、または、酸素を吸収しても導電性を維持する材料であるため、好ましい。また、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、ニッケルシリサイドなどのシリサイドを用いてもよい。
また、上記の材料で形成される導電層を複数積層して用いてもよい。例えば、前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造としてもよい。また、前述した金属元素を含む材料と、窒素を含む導電性材料と、を組み合わせた積層構造としてもよい。また、前述した金属元素を含む材料と、酸素を含む導電性材料と、窒素を含む導電性材料と、を組み合わせた積層構造としてもよい。
なお、トランジスタのチャネル形成領域に酸化物を用いる場合において、ゲート電極として機能する導電体には、前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造を用いることが好ましい。この場合は、酸素を含む導電性材料をチャネル形成領域側に設けるとよい。酸素を含む導電性材料をチャネル形成領域側に設けることで、当該導電性材料から脱離した酸素がチャネル形成領域に供給されやすくなる。
特に、ゲート電極として機能する導電体として、チャネルが形成される金属酸化物に含まれる金属元素および酸素を含む導電性材料を用いることが好ましい。また、前述した金属元素および窒素を含む導電性材料を用いてもよい。例えば、窒化チタン、窒化タンタルなどの窒素を含む導電性材料を用いてもよい。また、インジウム錫酸化物、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、シリコンを添加したインジウム錫酸化物を用いてもよい。また、窒素を含むインジウムガリウム亜鉛酸化物を用いてもよい。このような材料を用いることで、チャネルが形成される金属酸化物に含まれる水素を捕獲することができる場合がある。または、外方の絶縁体などから混入する水素を捕獲することができる場合がある。
<金属酸化物>
酸化物230として、酸化物半導体として機能する金属酸化物を用いることが好ましい。以下では、本発明に係る酸化物230に適用可能な金属酸化物について説明する。
酸化物230として、酸化物半導体として機能する金属酸化物を用いることが好ましい。以下では、本発明に係る酸化物230に適用可能な金属酸化物について説明する。
金属酸化物は、少なくともインジウムまたは亜鉛を含むことが好ましい。特に、インジウムおよび亜鉛を含むことが好ましい。また、それらに加えて、アルミニウム、ガリウム、イットリウムまたは錫などが含まれていることが好ましい。また、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、またはマグネシウムなどから選ばれた一種、または複数種が含まれていてもよい。
ここでは、金属酸化物が、インジウム、元素Mおよび亜鉛を有するIn−M−Zn酸化物である場合を考える。なお、元素Mは、アルミニウム、ガリウム、イットリウム、または錫などとする。そのほかの元素Mに適用可能な元素としては、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、マグネシウムなどがある。ただし、元素Mとして、前述の元素を複数組み合わせても構わない場合がある。
なお、本明細書等において、窒素を有する金属酸化物も金属酸化物(metal oxide)と総称する場合がある。また、窒素を有する金属酸化物を、金属酸窒化物(metal oxynitride)と呼称してもよい。
[金属酸化物の構造]
酸化物半導体(金属酸化物)は、単結晶酸化物半導体と、それ以外の非単結晶酸化物半導体と、に分けられる。非単結晶酸化物半導体としては、例えば、CAAC−OS、多結晶酸化物半導体、nc−OS(nanocrystalline oxide semiconductor)、擬似非晶質酸化物半導体(a−like OS:amorphous−like oxide semiconductor)、および非晶質酸化物半導体などがある。
酸化物半導体(金属酸化物)は、単結晶酸化物半導体と、それ以外の非単結晶酸化物半導体と、に分けられる。非単結晶酸化物半導体としては、例えば、CAAC−OS、多結晶酸化物半導体、nc−OS(nanocrystalline oxide semiconductor)、擬似非晶質酸化物半導体(a−like OS:amorphous−like oxide semiconductor)、および非晶質酸化物半導体などがある。
CAAC−OSは、c軸配向性を有し、かつa−b面方向において複数のナノ結晶が連結し、歪みを有した結晶構造となっている。なお、歪みとは、複数のナノ結晶が連結する領域において、格子配列の揃った領域と、別の格子配列の揃った領域と、の間で格子配列の向きが変化している箇所を指す。
ナノ結晶は、六角形を基本とするが、正六角形状とは限らず、非正六角形状である場合がある。また、歪みにおいて、五角形、および七角形などの格子配列を有する場合がある。なお、CAAC−OSにおいて、歪み近傍においても、明確な結晶粒界(グレインバウンダリーともいう)を確認することは難しい。すなわち、格子配列の歪みによって、結晶粒界の形成が抑制されていることがわかる。これは、CAAC−OSが、a−b面方向において酸素原子の配列が稠密でないことや、金属元素が置換することで原子間の結合距離が変化することなどによって、歪みを許容することができるためである。
また、CAAC−OSは、インジウム、および酸素を有する層(以下、In層)と、元素M、亜鉛、および酸素を有する層(以下、(M,Zn)層)とが積層した、層状の結晶構造(層状構造ともいう)を有する傾向がある。なお、インジウムと元素Mは、互いに置換可能であり、(M,Zn)層の元素Mがインジウムと置換した場合、(In,M,Zn)層と表すこともできる。また、In層のインジウムが元素Mと置換した場合、(In,M)層と表すこともできる。
CAAC−OSは結晶性の高い金属酸化物である。一方、CAAC−OSは、明確な結晶粒界を確認することが難しいため、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。また、金属酸化物の結晶性は不純物の混入や欠陥の生成などによって低下する場合があるため、CAAC−OSは不純物や欠陥(酸素欠損など)の少ない金属酸化物ともいえる。したがって、CAAC−OSを有する金属酸化物は、物理的性質が安定する。そのため、CAAC−OSを有する金属酸化物は熱に強く、信頼性が高い。
nc−OSは、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上3nm以下の領域)において原子配列に周期性を有する。また、nc−OSは、異なるナノ結晶間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。したがって、nc−OSは、分析方法によっては、a−like OSや非晶質酸化物半導体と区別が付かない場合がある。
なお、インジウムと、ガリウムと、亜鉛と、を有する金属酸化物の一種である、インジウム−ガリウム−亜鉛酸化物(以下、IGZO)は、上述のナノ結晶とすることで安定な構造をとる場合がある。特に、IGZOは、大気中では結晶成長がし難い傾向があるため、大きな結晶(ここでは、数mmの結晶、または数cmの結晶)よりも小さな結晶(例えば、上述のナノ結晶)とする方が、構造的に安定となる場合がある。
a−like OSは、nc−OSと非晶質酸化物半導体との間の構造を有する金属酸化物である。a−like OSは、鬆または低密度領域を有する。すなわち、a−like OSは、nc−OSおよびCAAC−OSと比べて、結晶性が低い。
酸化物半導体(金属酸化物)は、多様な構造をとり、それぞれが異なる特性を有する。本発明の一態様の酸化物半導体は、非晶質酸化物半導体、多結晶酸化物半導体、a−like OS、nc−OS、CAAC−OSのうち、二種以上を有していてもよい。
[不純物]
ここで、金属酸化物中における各不純物の影響について説明する。
ここで、金属酸化物中における各不純物の影響について説明する。
また、金属酸化物にアルカリ金属またはアルカリ土類金属が含まれると、欠陥準位を形成し、キャリアを生成する場合がある。したがって、アルカリ金属またはアルカリ土類金属が含まれている金属酸化物をチャネル形成領域に用いたトランジスタはノーマリーオン特性となりやすい。このため、金属酸化物中のアルカリ金属またはアルカリ土類金属の濃度を低減することが好ましい。具体的には、金属酸化物中のアルカリ金属またはアルカリ土類金属の濃度(二次イオン質量分析法(SIMS:Secondary Ion Mass Spectrometry)により得られる濃度)を、1×1018atoms/cm3以下、好ましくは2×1016atoms/cm3以下にする。
また、金属酸化物に含まれる水素は、金属原子と結合する酸素と反応して水になるため、酸素欠損を形成する場合がある。当該酸素欠損に水素が入ることで、キャリアである電子が生成される場合がある。また、水素の一部が金属原子と結合する酸素と結合して、キャリアである電子を生成することがある。従って、水素が含まれている金属酸化物を用いたトランジスタは、ノーマリーオン特性となりやすい。
このため、金属酸化物中の水素はできる限り低減されていることが好ましい。具体的には、金属酸化物において、SIMSにより得られる水素濃度を、1×1020atoms/cm3未満、好ましくは1×1019atoms/cm3未満、より好ましくは5×1018atoms/cm3未満、さらに好ましくは1×1018atoms/cm3未満とする。不純物が十分に低減された金属酸化物をトランジスタのチャネル形成領域に用いることで、安定した電気特性を付与することができる。
<半導体装置の作製方法>
次に、図1に示す、本発明に係るトランジスタ200を有する半導体装置について、作製方法を図6乃至図17を用いて説明する。また、図6乃至図17において、各図の(A)は上面図を示す。また、各図の(B)は、(A)にA1−A2の一点鎖線で示す部位に対応する断面図であり、トランジスタ200のチャネル長方向の断面図でもある。また、各図の(C)は、(A)にA3−A4の一点鎖線で示す部位に対応する断面図であり、トランジスタ200のチャネル幅方向の断面図でもある。なお、各図の(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
次に、図1に示す、本発明に係るトランジスタ200を有する半導体装置について、作製方法を図6乃至図17を用いて説明する。また、図6乃至図17において、各図の(A)は上面図を示す。また、各図の(B)は、(A)にA1−A2の一点鎖線で示す部位に対応する断面図であり、トランジスタ200のチャネル長方向の断面図でもある。また、各図の(C)は、(A)にA3−A4の一点鎖線で示す部位に対応する断面図であり、トランジスタ200のチャネル幅方向の断面図でもある。なお、各図の(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
まず、基板(図示しない)を準備し、当該基板上に絶縁体214を成膜する。絶縁体214の成膜は、スパッタリング法、化学気相成長(CVD:Chemical Vapor Deposition)法、分子線エピタキシー(MBE:Molecular Beam Epitaxy)法、パルスレーザ堆積(PLD:Pulsed Laser Deposition)法、またはALD(Atomic Layer Deposition)法などを用いて行うことができる。
なお、CVD法は、プラズマを利用するプラズマCVD(PECVD:Plasma Enhanced CVD)法、熱を利用する熱CVD(TCVD:Thermal CVD)法、光を利用する光CVD(Photo CVD)法などに分類できる。さらに用いる原料ガスによって金属CVD(MCVD:Metal CVD)法、有機金属CVD(MOCVD:Metal Organic CVD)法に分けることができる。
プラズマCVD法は、比較的低温で高品質の膜が得られる。また、熱CVD法は、プラズマを用いないため、被処理物へのプラズマダメージを小さくすることが可能な成膜方法である。例えば、半導体装置に含まれる配線、電極、素子(トランジスタ、容量素子など)などは、プラズマから電荷を受け取ることでチャージアップする場合がある。このとき、蓄積した電荷によって、半導体装置に含まれる配線、電極、素子などが破壊される場合がある。一方、プラズマを用いない熱CVD法の場合、こういったプラズマダメージが生じないため、半導体装置の歩留まりを高くすることができる。また、熱CVD法では、成膜中のプラズマダメージが生じないため、欠陥の少ない膜が得られる。
また、ALD法は、原子の性質である自己制御性を利用し、一層ずつ原子を堆積することができるので、極薄の成膜が可能、アスペクト比の高い構造への成膜が可能、ピンホールなどの欠陥の少ない成膜が可能、被覆性に優れた成膜が可能、および低温での成膜が可能、などの効果がある。また、ALD法には、プラズマを利用した成膜方法PEALD(Plasma Enhanced ALD)法も含まれる。プラズマを利用することで、より低温での成膜が可能となり好ましい場合がある。なお、ALD法で用いるプリカーサには炭素などの不純物を含むものがある。このため、ALD法により設けられた膜は、他の成膜法により設けられた膜と比較して、炭素などの不純物を多く含む場合がある。なお、不純物の定量は、X線光電子分光法(XPS:X−ray Photoelectron Spectroscopy)を用いて行うことができる。
CVD法およびALD法は、ターゲットなどから放出される粒子が堆積する成膜方法とは異なり、被処理物の表面における反応により膜が形成される成膜方法である。したがって、被処理物の形状の影響を受けにくく、良好な段差被覆性を有する成膜方法である。特に、ALD法は、優れた段差被覆性と、優れた厚さの均一性を実現するため、アスペクト比の高い開口の表面を被覆する場合などに好適である。ただし、ALD法は、比較的成膜速度が遅いため、成膜速度の速いCVD法などの他の成膜方法と組み合わせて用いることが好ましい場合もある。
CVD法およびALD法は、原料ガスの流量比によって、得られる膜の組成を制御することができる。例えば、CVD法およびALD法では、原料ガスの流量比によって、任意の組成の膜を成膜することができる。また、例えば、CVD法およびALD法では、成膜しながら原料ガスの流量比を変化させることによって、組成が連続的に変化した膜を成膜することができる。原料ガスの流量比を変化させながら成膜する場合、複数の成膜室を用いて成膜する場合と比べて、搬送や圧力調整に掛かる時間を要さない分、成膜に掛かる時間を短くすることができる。したがって、半導体装置の生産性を高めることができる場合がある。
本実施の形態では、絶縁体214として、CVD法によって窒化シリコンを成膜する。このように、絶縁体214として、窒化シリコンなどの銅が透過しにくい絶縁体を用いることにより、絶縁体214より下層(図示せず)の導電体に銅など拡散しやすい金属を用いても、当該金属が絶縁体214より上の層に拡散するのを抑制することができる。
次に、絶縁体214上に絶縁体216を成膜する。絶縁体216の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。
次に、絶縁体216に絶縁体214に達する開口を形成する。開口とは、例えば、溝やスリットなども含まれる。また、開口が形成された領域を指して開口部とする場合がある。開口の形成はウェットエッチングを用いてもよいが、ドライエッチングを用いるほうが微細加工には好ましい。また、絶縁体214は、絶縁体216をエッチングして溝を形成する際のエッチングストッパとして機能する絶縁体を選択することが好ましい。例えば、溝を形成する絶縁体216に酸化シリコンを用いた場合は、絶縁体214は窒化シリコン、酸化アルミニウム、酸化ハフニウムを用いるとよい。
開口の形成後に、導電体205となる導電膜を成膜する。該導電膜は、酸素の透過を抑制する機能を有する導電体を含むことが望ましい。たとえば、窒化タンタル、窒化タングステン、窒化チタンなどを用いることができる。または、窒化タンタル、窒化タングステン、窒化チタンと、タンタル、タングステン、チタン、モリブデン、アルミニウム、銅、モリブデンタングステン合金との積層膜とすることができる。導電体205となる導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。
本実施の形態では、導電体205となる導電膜を、多層構造とする。まず、スパッタリング法によって窒化タンタルを成膜し、当該窒化タンタルの上に窒化チタンを積層する。このような金属窒化物を導電体205となる導電膜の下層に用いることにより、後述する導電体205となる導電膜の上層の導電膜として銅などの拡散しやすい金属を用いても、当該金属が導電体205から下方に拡散するのを防ぐことができる。
次に、導電体205となる導電膜の上層の導電膜を成膜する。該導電膜の成膜は、メッキ法、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。本実施の形態では、導電体205となる導電膜の上層の導電膜として、銅などの低抵抗導電性材料を成膜する。
次に、CMP(Chemical Mechanical Polishing)処理を行うことで、導電体205となる導電膜の上層、ならびに導電体205となる導電膜の下層の一部を除去し、絶縁体216を露出する。その結果、開口のみに、導電体205となる導電膜が残存する。これにより、上面が平坦な、導電体205を形成することができる(図6参照)。なお、当該CMP処理により、絶縁体216の一部が除去される場合がある。
ここからは、上記と異なる導電体205の形成方法について以下に説明する。
絶縁体214上に、導電体205となる導電膜を成膜する。導電体205となる導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。また、導電体205となる導電膜は、多層膜とすることができる。本実施の形態では、導電体205となる導電膜としてタングステンを成膜する。
次に、リソグラフィー法を用いて、導電体205となる導電膜を加工し、導電体205を形成する。
なお、リソグラフィー法では、まず、マスクを介してレジストを露光する。次に、露光された領域を、現像液を用いて除去または残存させてレジストマスクを形成する。次に、当該レジストマスクを介してエッチング処理することで導電体、半導体または絶縁体などを所望の形状に加工することができる。例えば、KrFエキシマレーザ光、ArFエキシマレーザ光、EUV(Extreme Ultraviolet)光などを用いて、レジストを露光することでレジストマスクを形成すればよい。また、基板と投影レンズとの間に液体(例えば水)を満たして露光する、液浸技術を用いてもよい。また、前述した光に代えて、電子ビームやイオンビームを用いてもよい。なお、電子ビームやイオンビームを用いる場合には、マスクは不要となる。なお、レジストマスクの除去には、アッシングなどのドライエッチング処理を行う、ウェットエッチング処理を行う、ドライエッチング処理後にウェットエッチング処理を行う、またはウェットエッチング処理後にドライエッチング処理を行うことができる。
また、レジストマスクの代わりに絶縁体や導電体からなるハードマスクを用いてもよい。ハードマスクを用いる場合、導電体205となる導電膜上にハードマスク材料となる絶縁膜や導電膜を形成し、その上にレジストマスクを形成し、ハードマスク材料をエッチングすることで所望の形状のハードマスクを形成することができる。導電体205となる導電膜のエッチングは、レジストマスクを除去してから行っても良いし、レジストマスクを残したまま行っても良い。後者の場合、エッチング中にレジストマスクが消失することがある。導電体205となる導電膜のエッチング後にハードマスクをエッチングにより除去しても良い。一方、ハードマスクの材料が後工程に影響が無い、あるいは後工程で利用できる場合、必ずしもハードマスクを除去する必要は無い。
ドライエッチング装置としては、平行平板型電極を有する容量結合型プラズマ(CCP:Capacitively Coupled Plasma)エッチング装置を用いることができる。平行平板型電極を有する容量結合型プラズマエッチング装置は、平行平板型電極の一方の電極に高周波電源を印加する構成でもよい。または平行平板型電極の一方の電極に複数の異なった高周波電源を印加する構成でもよい。または平行平板型電極それぞれに同じ周波数の高周波電源を印加する構成でもよい。または平行平板型電極それぞれに周波数の異なる高周波電源を印加する構成でもよい。または高密度プラズマ源を有するドライエッチング装置を用いることができる。高密度プラズマ源を有するドライエッチング装置は、例えば、誘導結合型プラズマ(ICP:Inductively Coupled Plasma)エッチング装置などを用いることができる。
次に、絶縁体214上、導電体205上に絶縁体216となる絶縁膜を成膜する。絶縁体216となる絶縁膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。本実施の形態では、絶縁体216となる絶縁膜として、CVD法によって酸化シリコンを成膜する。
ここで、絶縁体216となる絶縁膜の膜厚は、導電体205の膜厚以上とすることが好ましい。例えば、導電体205の膜厚を1とすると、絶縁体216となる絶縁膜の膜厚は、1以上3以下とする。本実施の形態では、導電体205の膜厚の膜厚を150nmとし、絶縁体216となる絶縁膜の膜厚を350nmとする。
次に、絶縁体216となる絶縁膜にCMP(Chemical Mechanical Polishing)処理を行うことで、絶縁体216となる絶縁膜の一部を除去し、導電体205の表面を露出させる。これにより、上面が平坦な、導電体205と、絶縁体216を形成することができる。以上が、導電体205の上記と異なる形成方法である。以上のように導電体205、および絶縁体216を形成した、トランジスタ200を有する半導体装置の一例を図4に示す。
次に、絶縁体216、および導電体205上に絶縁体222を成膜する。絶縁体222として、アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体を成膜するとよい。なお、アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体として、酸化アルミニウム、酸化ハフニウム、アルミニウムおよびハフニウムを含む酸化物(ハフニウムアルミネート)などを用いることが好ましい。アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体は、酸素、水素、および水に対するバリア性を有する。絶縁体222が、水素および水に対するバリア性を有することで、トランジスタ200の周辺に設けられた構造体に含まれる水素、および水が、絶縁体222を通じてトランジスタ200の内側へ拡散することが抑制され、酸化物230中の酸素欠損の生成を抑制することができる。
絶縁体222の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。
次に、絶縁体222上に絶縁膜224Aを成膜する。絶縁膜224Aの成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。
続いて、加熱処理を行うことが好ましい。加熱処理は、250℃以上650℃以下、好ましくは300℃以上500℃以下、さらに好ましくは320℃以上450℃以下で行えばよい。なお、加熱処理は、窒素または不活性ガス雰囲気、または酸化性ガスを10ppm以上、1%以上、もしくは10%以上含む雰囲気で行う。また、加熱処理は減圧状態で行ってもよい。または、加熱処理は、窒素または不活性ガス雰囲気で加熱処理した後に、脱離した酸素を補うために酸化性ガスを10ppm以上、1%以上、または10%以上含む雰囲気で加熱処理を行ってもよい。
本実施の形態では、窒素雰囲気にて400℃の温度で1時間の処理を行った後に、連続して酸素雰囲気にて400℃の温度で1時間の処理を行う。当該加熱処理によって、絶縁膜224Aに含まれる水、水素などの不純物を除去することができる。
また、加熱処理は、絶縁体222の成膜後に行ってもよい。当該加熱処理は、上述した加熱処理条件を用いることができる。
ここで、絶縁膜224Aに過剰酸素領域を形成するために、減圧状態で酸素を含むプラズマ処理を行ってもよい。酸素を含むプラズマ処理は、例えばマイクロ波を用いた高密度プラズマを発生させる電源を有する装置を用いることが好ましい。または、基板側にRF(Radio Frequency)を印加する電源を有してもよい。高密度プラズマを用いることより、高密度の酸素ラジカルを生成することができ、基板側にRFを印加することで、高密度プラズマによって生成された酸素ラジカルを効率よく絶縁膜224A内に導くことができる。または、この装置を用いて不活性ガスを含むプラズマ処理を行った後に、脱離した酸素を補うために酸素を含むプラズマ処理を行ってもよい。なお、当該プラズマ処理の条件を適宜選択することにより、絶縁膜224Aに含まれる水、水素などの不純物を除去することができる。その場合、加熱処理は行わなくてもよい。
ここで、絶縁膜224A上に、例えば、スパッタリング法によって、酸化アルミニウムを成膜し、その後、絶縁膜224Aを露出させるまで、該酸化アルミニウムに対してCMP処理を行ってもよい。当該CMP処理を行うことで絶縁膜224A表面の平坦化および絶縁膜224A表面の平滑化を行うことができる。当該酸化アルミニウムを絶縁膜224A上に配置してCMP処理を行うことで、CMP処理の終点検出が容易となる。また、CMP処理によって、絶縁膜224Aの一部が研磨されて、絶縁膜224Aの膜厚が薄くなることがあるが、しかし、絶縁膜224Aの成膜時に膜厚を調整すればよい。絶縁膜224A表面の平坦化および平滑化を行うことで、後に成膜する酸化物の被覆率の悪化を防止し、半導体装置の歩留りの低下を防ぐことができる場合がある。また、絶縁膜224A上に、スパッタリング法によって、酸化アルミニウムを成膜することにより、絶縁膜224Aに酸素を添加することができるので好ましい。
次に、絶縁膜224A上に、酸化物230aとなる酸化膜230A、酸化物230bとなる酸化膜230Bを順に成膜する(図6参照)。なお、上記酸化膜は、大気環境にさらさずに連続して成膜することが好ましい。大気開放せずに成膜することで、酸化膜230A、および酸化膜230B上に大気環境からの不純物または水分が付着することを防ぐことができ、酸化膜230Aと酸化膜230Bとの界面近傍を清浄に保つことができる。
酸化膜230Aおよび、酸化膜230Bの成膜はスパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。
例えば、酸化膜230A、および酸化膜230Bをスパッタリング法によって成膜する場合は、スパッタリングガスとして酸素、または、酸素と希ガスの混合ガスを用いる。スパッタリングガスに含まれる酸素の割合を高めることで、成膜される酸化膜中の過剰酸素を増やすことができる。また、上記の酸化膜をスパッタリング法によって成膜する場合は、上記のIn−M−Zn酸化物ターゲットを用いることができる。
特に、酸化膜230Aの成膜時に、スパッタリングガスに含まれる酸素の一部が絶縁膜224Aに供給される場合がある。したがって、酸化膜230Aのスパッタリングガスに含まれる酸素の割合は70%以上、好ましくは80%以上、より好ましくは100%とすればよい。
また、酸化膜230Bをスパッタリング法で形成する場合、スパッタリングガスに含まれる酸素の割合を1%以上30%以下、好ましくは5%以上20%以下として成膜すると、酸素欠乏型の酸化物半導体が形成される。酸素欠乏型の酸化物半導体をチャネル形成領域に用いたトランジスタは、比較的高い電界効果移動度が得られる。
本実施の形態では、酸化膜230Aとして、スパッタリング法によって、In:Ga:Zn=1:1:0.5[原子数比](2:2:1[原子数比])、あるいは1:3:4[原子数比]のターゲットを用いて成膜する。また、酸化膜230Bとして、スパッタリング法によって、In:Ga:Zn=4:2:4.1[原子数比]のターゲットを用いて成膜する。なお、各酸化膜は、成膜条件、および原子数比を適宜選択することで、酸化物230に求める特性に合わせて形成するとよい。
次に、加熱処理を行ってもよい。加熱処理は、上述した加熱処理条件を用いることができる。加熱処理によって、酸化膜230A、および酸化膜230B中の水、水素などの不純物を除去することなどができる。本実施の形態では、窒素雰囲気にて400℃の温度で1時間の処理を行った後に、連続して酸素雰囲気にて400℃の温度で1時間の処理を行う。
次に、酸化膜232B上に導電膜242Aを成膜する。導電膜242Aの成膜はスパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる(図6参照)。
次に、酸化膜230A、酸化膜230Bおよび導電膜242Aを島状に加工して、酸化物230a、酸化物230bおよび導電体層242Bを形成する(図7参照)。なお、図示しないが、当該工程において、絶縁膜224Aの酸化物230aと重ならない領域の膜厚が薄くなることがある。
ここで、酸化物230a、酸化物230bおよび導電体層242Bは、少なくとも一部が導電体205と重なるように形成する。また、酸化物230a、酸化物230bおよび導電体層242Bの側面は、絶縁体222の上面に対し、概略垂直であってもよい。酸化物230a、酸化物230bおよび導電体層242Bの側面が、絶縁体222の上面に対し、概略垂直であることで、複数のトランジスタ200を設ける際に、小面積化、高密度化が可能となる。または、酸化物230a、酸化物230bおよび導電体層242Bと絶縁体222の上面のなす角が低い角度になる構成にしてもよい。その場合、酸化物230a、酸化物230bおよび導電体層242Bの側面と絶縁体222の上面のなす角は60°以上70°未満が好ましい。この様な形状とすることで、これより後の工程において、絶縁体272などの被覆性が向上し、鬆などの欠陥を低減することができる。
また、導電体層242Bの側面と導電体層242Bの上面との間に、湾曲面を有する。つまり、側面の端部と上面の端部は、湾曲していることが好ましい(以下、ラウンド状ともいう)。湾曲面は、例えば、導電体層242Bの端部において、曲率半径が、3nm以上10nm以下、好ましくは、5nm以上6nm以下とする。端部に角を有さないことで、以降の成膜工程における膜の被覆性が向上する。
なお、当該酸化膜および導電膜の加工はリソグラフィー法を用いて行えばよい。また、当該加工はドライエッチング法やウェットエッチング法を用いることができる。ドライエッチング法による加工は微細加工に適している。
次に絶縁膜224A、酸化物230a、酸化物230bおよび導電体層242Bの上に、絶縁膜272Aを成膜する(図8参照)。
絶縁膜272Aの成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。絶縁膜272Aは、酸素の透過を抑制する機能を有する絶縁膜を用いることが好ましい。本実施の形態では、スパッタリング法によって、窒化シリコンを成膜する。
次に、絶縁膜272A上に、絶縁膜273Aを成膜する。絶縁膜273Aの成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。例えば、スパッタリング法によって、酸化アルミニウム膜を成膜することが好ましい。本実施の形態では、スパッタリング法によって、酸化アルミニウム膜を成膜する(図8参照)。
次に、絶縁膜273A上に、絶縁体280となる絶縁膜を成膜する。絶縁体280となる絶縁膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。次に、絶縁体280となる絶縁膜にCMP処理を行い、上面が平坦な絶縁体280を形成する(図9参照)。
次に、絶縁体280の一部、絶縁膜273Aの一部、絶縁膜272Aの一部、導電体層242Bの一部、および絶縁膜224Aの一部を加工して、酸化物230bに達する開口を形成する。該開口は、導電体205と重なるように形成することが好ましい。該開口によって、絶縁体224、導電体242a、導電体242b、絶縁体272、および絶縁体273を形成する(図9参照)。
また、図9(C)に示すように、該開口によって、絶縁膜224Aの酸化物230aと重ならない領域において、絶縁膜224Aを全て除去して、絶縁体222の表面が露出するように絶縁体224を形成されているがこれに限らない。例えば、絶縁膜224Aの酸化物230aと重ならない領域においても、絶縁膜224Aを残存させるように絶縁体224を形成してもよい。その際、絶縁体224の酸化物230aと重ならない領域の膜厚が絶縁体224の酸化物230aと重なる領域の膜厚よりも薄くなることがある。このようにして作製したトランジスタ200の一例を図2に示す。
また、絶縁体280の一部、絶縁膜273Aの一部、絶縁膜272Aの一部、導電体層242Bの一部、および絶縁体224Aの一部の加工は、それぞれ異なる条件で加工してもよい。例えば、絶縁体280の一部をドライエッチング法で加工し、絶縁膜273Aの一部をウェットエッチング法で加工し、絶縁膜272Aの一部、および導電体層242Bの一部、および絶縁体224Aの一部をドライエッチング法で加工してもよい。
これまでのドライエッチングなどの処理を行うことによって、エッチングガスなどに起因した不純物が酸化物230a、および酸化物230bなどの表面または内部に付着または拡散することがある。不純物としては、例えば、フッ素または塩素などがある。
上記の不純物などを除去するために、洗浄を行う。洗浄方法としては、洗浄液など用いたウェット洗浄、プラズマを用いたプラズマ処理、または熱処理による洗浄などがあり、上記洗浄を適宜組み合わせて行ってもよい。
ウェット洗浄としては、シュウ酸、リン酸、アンモニア水、またはフッ化水素酸などを炭酸水または純水で希釈した水溶液を用いて洗浄処理を行ってもよい。または、純水または炭酸水を用いた超音波洗浄を行ってもよい。
次に加熱処理を行っても良い。加熱処理は、減圧下で行い、大気に暴露することなく、連続して酸化膜230Cを成膜する(図10参照)。このような処理を行うことによって、酸化物230bの表面などに表面に吸着している水分および水素を除去し、さらに酸化物230aおよび酸化物230b中の水分濃度および水素濃度を低減させることができる。加熱処理の温度は、100℃以上400℃以下が好ましい。本実施の形態では、加熱処理の温度を200℃とする。
酸化膜230Cの成膜はスパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。酸化膜230Cに求める特性に合わせて、酸化膜230A、または酸化膜230Bと同様の成膜方法を用いて、酸化膜230Cを成膜すればよい。本実施の形態では、酸化膜230Cとして、スパッタリング法によって、In:Ga:Zn=1:3:4[原子数比]、あるいはIn:Ga:Zn=4:2:4.1[原子数比]のターゲットを用いて成膜する。
尚、酸化膜230Cは、積層膜としてもよい。例えば、スパッタリング法によって、In:Ga:Zn=4:2:4.1[原子数比]のターゲットを用いて成膜して、連続してIn:Ga:Zn=1:3:4[原子数比]のターゲットを用いて成膜してもよい。
特に、酸化膜230Cの成膜時に、スパッタリングガスに含まれる酸素の一部が酸化物230aおよび酸化物230bに供給される場合がある。したがって、酸化膜230Cのスパッタリングガスに含まれる酸素の割合は70%以上、好ましくは80%以上、より好ましくは100%とすればよい。
次に加熱処理を行っても良い。加熱処理は、減圧下で行い、大気に暴露することなく、連続して絶縁膜250Aを成膜する(図11参照)。このような処理を行うことによって、酸化膜230Cの表面などに表面に吸着している水分および水素を除去し、さらに酸化物230a、酸化物230bおよび酸化膜230C中の水分濃度および水素濃度を低減させることができる。加熱処理の温度は、100℃以上400℃以下が好ましい。
絶縁膜250Aは、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて成膜することができる。絶縁膜250Aとして、CVD法により、酸化窒化シリコンを成膜することが好ましい。なお、絶縁膜250Aを成膜する際の成膜温度は、350℃以上450℃未満、特に400℃前後とすることが好ましい。絶縁膜250Aを、400℃で成膜することで、不純物が少ない絶縁体を成膜することができる。
次に、導電膜265Aを成膜する。導電膜265Aの成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。導電膜265Aは、絶縁体224の底面と平行な部分の膜厚が、絶縁体280の開口の側部と平行な部分の膜厚より厚くなるように成膜することが好ましい。例えば、低圧ロングスロースパッタリング法、コリメータスパッタリング法、またはイオン化スパッタリング(アンバランスマグネットスパッタリング法含む)などを用いて成膜することができる(図12参照)。
次に、導電膜265Aに等方的なエッチング(等方性エッチング)を行うことで、絶縁体280の開口の側部と平行な部分の導電膜265Aを除去し、絶縁体224の底面と平行な部分の導電膜265Aを残存させ、導電体265Bを形成する(図13参照)。
次に、絶縁膜275Aを成膜する。絶縁膜275Aの成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。本実施の形態では、ALD法を用いて酸化アルミニウムを成膜する(図14参照)。
次に、絶縁膜275Aに異方性エッチングを行うことで、絶縁体224の底面と平行な部分の絶縁膜275Aを除去し、絶縁体280の開口の側部と平行な部分の絶縁膜275Aを残存させ、絶縁体275Bを形成する(図15参照)。
絶縁膜275Aの異方性エッチングにおいて、導電体265Bがエッチングストッパとして機能することが好ましい。導電体265Bがエッチングストッパとして機能することで、異方性エッチングにおけるダメージ(物理的なダメージおよびチャージングダメージ)が絶縁膜250Aに及ぶことを抑制できるので好ましい。また、絶縁膜275Aの異方性エッチングは、導電体265Bが殆どエッチングされないエッチング条件を用いることが好ましい。具体的には、導電体265Bのエッチングレートを1とすると絶縁膜275Aのエッチングレートは5以上であることが好ましい。より好ましくは、10以上とする。
次に、導電膜260Aaおよび導電膜260Abを成膜する。導電膜260Aaおよび導電膜260Abの成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。例えば、CVD法を用いることが好ましい。本実施の形態では、ALD法を用いて、導電膜260Aaを成膜し、CVD法を用いて導電膜260Abを成膜する(図16参照)。
次に、CMP処理によって、酸化膜230C、絶縁膜250A、導電体265B、絶縁体275B、導電膜260Aaおよび導電膜260Abを絶縁体280が露出するまで研磨することによって、酸化物230c、絶縁体250、導電体265、絶縁体275、および導電体260(導電体260aおよび導電体260b)を形成する(図17参照)。
次に、加熱処理を行ってもよい。本実施の形態では、窒素雰囲気にて400℃の温度で1時間の処理を行う。該加熱処理によって、絶縁体250および絶縁体280中の水分濃度および水素濃度を低減させることができる。
次に、酸化物230c上、絶縁体250上、導電体265上、絶縁体275上、導電体260上、および絶縁体280上に、絶縁体282を形成してもよい。絶縁体282の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。絶縁体282となる絶縁膜としては、例えば、スパッタリング法によって、酸化アルミニウムを成膜することが好ましい。このように、導電体260の上面に接して、絶縁体282を形成することで、この後の加熱処理において、絶縁体280が有する酸素が導電体260へ吸収されることを抑制することができるので好ましい(図17参照)。
次に、加熱処理を行ってもよい。本実施の形態では、窒素雰囲気にて400℃の温度で1時間の処理を行う。該加熱処理によって、絶縁体282の成膜によって絶縁体280へ添加された酸素を酸化物230cを介して、酸化物230a、および酸化物230bへ注入することができる。
次に絶縁体282上に、絶縁体274を成膜してもよい。絶縁体274の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる(図17参照)。
次に絶縁体274上に、絶縁体281を成膜してもよい(図17参照)。絶縁体281の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。絶縁体281としては、例えば、スパッタリング法によって、窒化シリコンを成膜することが好ましい。
次に、絶縁体272、絶縁体273、絶縁体280、絶縁体282、絶縁体274および絶縁体281に、導電体242aおよび導電体242bに達する開口を形成する。当該開口の形成は、リソグラフィー法を用いて行えばよい。
次に、絶縁体241となる絶縁膜を成膜し、当該絶縁膜を異方性エッチングして絶縁体241を形成する。当該絶縁膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。絶縁体241となる絶縁膜としては、酸素の透過を抑制する機能を有する絶縁膜を用いることが好ましい。例えば、ALD法によって、酸化アルミニウムを成膜することが好ましい。また、異方性エッチングは、例えばドライエッチング法などを行えばよい。開口の側部をこのような構成とすることで、外方からの酸素の透過を抑制し、次に形成する導電体240aおよび導電体240bの酸化を防止することができる。また、導電体240aおよび導電体240bから、水、水素などの不純物が外部に拡散することを防ぐことができる。
次に、導電体240aおよび導電体240bとなる導電膜を成膜する。導電体240aおよび導電体240bとなる導電膜は、水、水素など不純物の透過を抑制する機能を有する導電体を含む積層構造とすることが望ましい。たとえば、窒化タンタル、窒化チタンなどと、タングステン、モリブデン、銅など、と、の積層とすることができる。導電体240となる導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。
次に、CMP処理を行うことで、導電体240aおよび導電体240bとなる導電膜の一部を除去し、絶縁体281を露出する。その結果、上記開口のみに、当該導電膜が残存することで上面が平坦な導電体240aおよび導電体240bを形成することができる(図1参照)。なお、当該CMP処理により、絶縁体281の一部が除去される場合がある。
以下では、図3に示す半導体装置の開口の作製方法について説明する。絶縁体272、絶縁体273、絶縁体280、絶縁体282、絶縁体274および絶縁体281に、導電体242aおよび導電体242bに達する開口を形成する。
次に、導電体244(導電体244aおよび導電体244b)となる導電膜を成膜する。導電体244となる導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。導電体244となる導電膜は、絶縁体224の底面と平行な部分の膜厚が、開口の側部と平行な部分の膜厚より厚くなるように成膜することが好ましい。例えば、低圧ロングスロースパッタリング法、コリメータスパッタリング法、またはイオン化スパッタリング(アンバランスマグネットスパッタリング法含む)などを用いて成膜することができる。
次に、導電体244となる導電膜に等方的なエッチング(等方性エッチング)を行うことで、開口の側部と平行な部分の導電体244となる導電膜を除去し、絶縁体224の底面と平行な部分の導電体244となる導電膜を残存させ、導電体244を形成する。
次に、絶縁体241(絶縁体241aおよび絶縁体241b)となる絶縁膜を成膜する。絶縁体241となる絶縁膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。本実施の形態では、ALD法を用いて酸化アルミニウムを成膜する。
次に、絶縁体241となる絶縁膜に異方性エッチングを行うことで、絶縁体224の底面と平行な部分の絶縁体241となる絶縁膜を除去し、開口の側部と平行な部分の絶縁体241となる絶縁膜を残存させ、絶縁体241を形成する。
絶縁体241となる絶縁膜の異方性エッチングにおいて、導電体244がエッチングストッパとして機能することが好ましい。導電体244がエッチングストッパとして機能することで、異方性エッチングにおけるダメージ(物理的なダメージおよびチャージングダメージ)が導電体242に及ぶことを抑制できるので好ましい。また、絶縁体241となる絶縁膜の異方性エッチングは、導電体244が殆どエッチングされないエッチング条件を用いることが好ましい。具体的には、導電体244のエッチングレートを1とすると絶縁体241となる絶縁膜のエッチングレートは5以上であることが好ましい。より好ましくは、10以上とする。
次に、導電体240aおよび導電体240bとなる導電膜を成膜する。導電体240aおよび導電体240bとなる導電膜は、水、水素など不純物の透過を抑制する機能を有する導電体を含む積層構造とすることが望ましい。たとえば、窒化タンタル、窒化チタンなどと、タングステン、モリブデン、銅など、と、の積層とすることができる。導電体240となる導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。
次に、CMP処理を行うことで、導電体240aおよび導電体240bとなる導電膜の一部を除去し、絶縁体281を露出する。その結果、上記開口のみに、当該導電膜が残存することで上面が平坦な導電体240aおよび導電体240bを形成することができる(図3参照)。なお、当該CMP処理により、絶縁体281の一部が除去される場合がある。以上が、図3に示す半導体装置の開口の作製方法である。
次に、絶縁体281上、および導電体240上に導電体246となる導電膜を成膜する。導電体246となる導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。
次に、導電体246となる導電膜をリソグラフィー法によって加工し、導電体240aの上面と接する導電体246aおよび導電体240bの上面と接する導電体246bを形成する(図1参照)。
以上により、図1に示すトランジスタ200を有する半導体装置を作製することができる。図6乃至図17に示すように、本実施の形態に示す半導体装置の作製方法を用いることで、トランジスタ200を作製することができる。
本発明の一態様により、オン電流の大きい半導体装置を提供することができる。または、本発明の一態様により、高い周波数特性を有する半導体装置を提供することができる。または、本発明の一態様により、信頼性が良好な半導体装置を提供することができる。または、本発明の一態様により、微細化または高集積化が可能な半導体装置を提供することができる。または、本発明の一態様により、良好な電気特性を有する半導体装置を提供することができる。または、本発明の一態様により、オフ電流の小さい半導体装置を提供することができる。または、本発明の一態様により、消費電力が低減された半導体装置を提供することができる。または、本発明の一態様により、生産性の高い半導体装置を提供することができる。
<半導体装置の変形例>
以下では、図19および図20を用いて、先の<半導体装置の構成例>で示したものとは異なる、本発明の一態様に係るトランジスタ200を有する半導体装置の一例について説明する。
以下では、図19および図20を用いて、先の<半導体装置の構成例>で示したものとは異なる、本発明の一態様に係るトランジスタ200を有する半導体装置の一例について説明する。
図19(A)は、トランジスタ200を有する半導体装置の上面図である。また、図19(B)は、図19(A)にA1−A2の一点鎖線で示す部位の断面図であり、トランジスタ200のチャネル長方向の断面図でもある。また、図19(C)は、図19(A)にA3−A4の一点鎖線で示す部位の断面図であり、トランジスタ200のチャネル幅方向の断面図でもある。なお、図19(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
なお、図19および図20に示す半導体装置において、<半導体装置の構成例1>に示した半導体装置(図1参照)を構成する構造と同機能を有する構造には、同符号を付記する。
以下、トランジスタ200の構成について、図19を用いて説明する。なお、トランジスタ200の構成材料については<半導体装置の構成例1>で詳細に説明した材料を用いることができる。
図19に示すトランジスタ200は、導電体242が設けられていない点において、図1に示すトランジスタ200と異なる。図19に示すトランジスタ200においては、例えば、酸化物230のキャリア密度を増大させ、低抵抗化させることができる元素をドーパントとして添加することによって、領域231(領域231a、および領域231b)を形成すればよい。
領域231(領域231a、および領域231b)は、酸化物230bに上記の元素が添加されることで形成された領域である。領域231は、例えば、ダミーゲートを用いることで形成することができる。
具体的には、絶縁体224上、酸化物230b上に絶縁体272となる絶縁膜を成膜し、絶縁体272となる絶縁膜上にダミーゲートを設け、当該ダミーゲートをマスクとして用い、上記酸化物230bを低抵抗化する元素を添加するとよい。つまり、酸化物230bが、ダミーゲートと重畳していない領域に、当該元素が添加され、領域231が形成される。なお、当該元素の添加方法としては、イオン化された原料ガスを質量分離して添加するイオン注入法、イオン化された原料ガスを質量分離せずに添加するイオンドーピング法、プラズマイマージョンイオンインプランテーション法などを用いることができる。
なお、酸化物230bを低抵抗化する元素としては、代表的には、ホウ素、またはリンが挙げられる。また、水素、炭素、窒素、フッ素、硫黄、塩素、チタン、希ガス元素等を用いてもよい。希ガス元素の代表例としては、ヘリウム、ネオン、アルゴン、クリプトン、およびキセノン等がある。当該元素の濃度は、二次イオン質量分析法(SIMS:Secondary Ion Mass Spectrometry)などを用いて測定すればよい。
特に、ホウ素、およびリンは、アモルファスシリコン、または低温ポリシリコンの製造ラインの装置を使用することができるため、好ましい。既存の設備を転用することができ、設備投資を抑制することができる。
続いて、酸化物230b、絶縁体272となる絶縁膜、およびダミーゲート上に、絶縁体273となる絶縁膜を成膜してもよい。
次に、絶縁体273となる絶縁膜上に絶縁体280となる絶縁膜を設けた後、絶縁体280となる絶縁膜にCMP(Chemical Mechanical Polishing)処理を行うことで、絶縁体280となる絶縁膜の一部を除去することで、絶縁体280を形成し、ダミーゲートを露出する。続いて、ダミーゲートを除去する際に、ダミーゲートと接する絶縁体272となる絶縁膜の一部も除去して、絶縁体272を形成する。絶縁体280に設けられた開口の側面には、絶縁体273が露出し、当該開口の底面には、酸化物230bに設けられた領域231の一部が露出する。
この後は、上述の半導体装置の作製方法を参酌することができる。以上によって、図19に示すトランジスタを形成することができる。また、半導体装置のその他の構成および効果については、図1に示す半導体装置を参酌することが出来る。
図20(A)は、トランジスタ200を有する半導体装置の上面図である。また、図20(B)は、図20(A)にA1−A2の一点鎖線で示す部位の断面図であり、トランジスタ200のチャネル長方向の断面図でもある。また、図20(C)は、図20(A)にA7−A8の一点鎖線で示す部位の断面図であり、トランジスタ200と電気的に接続し、プラグとして機能する導電体240bのチャネル幅方向の断面図でもある。なお、図20(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
図20に示す、半導体装置は、トランジスタ200と電気的に接続し、プラグとして機能する導電体240(導電体240a、および導電体240b)の底部と接する導電体244(導電体244aおよび導電体244b)を有するところが、図19に示す半導体装置と異なる。
図20(B)および図20(C)に示すように、絶縁体224、絶縁体272、絶縁体273、絶縁体280、絶縁体282、絶縁体274、および絶縁体281の開口の底部に導電体244が配置される。
また、導電体244上に、開口の側部に接して絶縁体241(絶縁体241aおよび絶縁体241b)が設けられ、その側面に接して導電体240の第1の導電体が設けられ、さらに内側に導電体240の第2の導電体が設けられている。
図20(C)に示すように、絶縁体224、絶縁体272、絶縁体273、絶縁体280、絶縁体282、絶縁体274、および絶縁体281に設ける開口の大きさが、酸化物230aおよび酸化物230bのチャネル幅方向の幅よりも、大きいとよい。つまり、開口の底部において、酸化物230bの上面、酸化物230bの側面、および酸化物230aの側面が露出する。従って、導電体244は、酸化物230bの上面、酸化物230bの側面、および酸化物230aの側面と接するため、コンタクト抵抗を低減することができる。その他の構成および効果については、図19に示す半導体装置を参酌することが出来る。
以上、本実施の形態に示す構成、構造、方法などは、他の実施の形態に示す構成、構造、方法などと適宜組み合わせて用いることができる。
(実施の形態2)
本実施の形態では、半導体装置の一形態を、図21および図22を用いて説明する。
本実施の形態では、半導体装置の一形態を、図21および図22を用いて説明する。
[記憶装置1]
本発明の一態様である半導体装置を使用した、記憶装置の一例を図21に示す。図21に示す記憶装置は、トランジスタ200、トランジスタ300、および容量素子100を有する。トランジスタ200はトランジスタ300の上方に設けられ、容量素子100はトランジスタ300、およびトランジスタ200の上方に設けられている。なお、トランジスタ200として、先の実施の形態で説明したトランジスタ200などを用いることができる。
本発明の一態様である半導体装置を使用した、記憶装置の一例を図21に示す。図21に示す記憶装置は、トランジスタ200、トランジスタ300、および容量素子100を有する。トランジスタ200はトランジスタ300の上方に設けられ、容量素子100はトランジスタ300、およびトランジスタ200の上方に設けられている。なお、トランジスタ200として、先の実施の形態で説明したトランジスタ200などを用いることができる。
トランジスタ200は、酸化物半導体を有する半導体層にチャネルが形成されるトランジスタである。トランジスタ200は、オフ電流が小さいため、これを記憶装置に用いることにより長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作を必要としない、あるいは、リフレッシュ動作の頻度が極めて少ないため、記憶装置の消費電力を十分に低減することができる。
図21に示す半導体装置において、配線1001はトランジスタ300のソースと電気的に接続され、配線1002はトランジスタ300のドレインと電気的に接続されている。また、配線1003はトランジスタ200のソースおよびドレインの一方と電気的に接続され、配線1004はトランジスタ200の第1のゲートと電気的に接続され、配線1006はトランジスタ200の第2のゲートと電気的に接続されている。そして、トランジスタ300のゲート、およびトランジスタ200のソースおよびドレインの他方は、容量素子100の電極の一方と電気的に接続され、配線1005は容量素子100の電極の他方と電気的に接続されている。
また、図21に示す記憶装置は、マトリクス状に配置することで、メモリセルアレイを構成することができる。
<トランジスタ300>
トランジスタ300は、基板311上に設けられ、ゲート電極として機能する導電体316、ゲート絶縁体として機能する絶縁体315、基板311の一部からなる半導体領域313、およびソース領域またはドレイン領域として機能する低抵抗領域314a、および低抵抗領域314bを有する。トランジスタ300は、pチャネル型、あるいはnチャネル型のいずれでもよい。
トランジスタ300は、基板311上に設けられ、ゲート電極として機能する導電体316、ゲート絶縁体として機能する絶縁体315、基板311の一部からなる半導体領域313、およびソース領域またはドレイン領域として機能する低抵抗領域314a、および低抵抗領域314bを有する。トランジスタ300は、pチャネル型、あるいはnチャネル型のいずれでもよい。
ここで、図21に示すトランジスタ300はチャネルが形成される半導体領域313(基板311の一部)が凸形状を有する。また、半導体領域313の側面および上面を、絶縁体315を介して、導電体316が覆うように設けられている。なお、導電体316は仕事関数を調整する材料を用いてもよい。このようなトランジスタ300は半導体基板の凸部を利用していることからFIN型トランジスタとも呼ばれる。なお、凸部の上部に接して、凸部を形成するためのマスクとして機能する絶縁体を有していてもよい。また、ここでは半導体基板の一部を加工して凸部を形成する場合を示したが、SOI基板を加工して凸形状を有する半導体膜を形成してもよい。
なお、図21に示すトランジスタ300は一例であり、その構造に限定されず、回路構成や駆動方法に応じて適切なトランジスタを用いればよい。
<容量素子100>
容量素子100は、トランジスタ200の上方に設けられる。容量素子100は、第1の電極として機能する導電体110と、第2の電極として機能する導電体120、および誘電体として機能する絶縁体130とを有する。
容量素子100は、トランジスタ200の上方に設けられる。容量素子100は、第1の電極として機能する導電体110と、第2の電極として機能する導電体120、および誘電体として機能する絶縁体130とを有する。
また、例えば、導電体245上に設けた導電体112と、導電体110は、同時に形成することができる。なお、導電体112は、容量素子100、トランジスタ200、またはトランジスタ300と電気的に接続するプラグ、または配線としての機能を有する。
図21では、導電体112、および導電体110は単層構造を示したが、当該構成に限定されず、2層以上の積層構造でもよい。例えば、バリア性を有する導電体と導電性が高い導電体との間に、バリア性を有する導電体、および導電性が高い導電体に対して密着性が高い導電体を形成してもよい。
また、絶縁体130は、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、窒化アルミニウム、酸化ハフニウム、酸化窒化ハフニウム、窒化酸化ハフニウム、窒化ハフニウムなどを用いればよく、積層または単層で設けることができる。
例えば、絶縁体130には、酸化窒化シリコンなどの絶縁耐力が大きい材料と、高誘電率(high−k)材料との積層構造を用いることが好ましい。当該構成により、容量素子100は、高誘電率(high−k)の絶縁体を有することで、十分な容量を確保でき、絶縁耐力が大きい絶縁体を有することで、絶縁耐力が向上し、容量素子100の静電破壊を抑制することができる。
なお、高誘電率(high−k)材料(高い比誘電率の材料)の絶縁体としては、酸化ガリウム、酸化ハフニウム、酸化ジルコニウム、アルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、シリコンおよびハフニウムを有する酸化窒化物またはシリコンおよびハフニウムを有する窒化物などがある。
一方、絶縁耐力が大きい材料(低い比誘電率の材料)としては、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンまたは樹脂などがある。
<配線層>
各構造体の間には、層間膜、配線、およびプラグ等が設けられた配線層が設けられていてもよい。また、配線層は、設計に応じて複数層設けることができる。ここで、プラグまたは配線としての機能を有する導電体は、複数の構造をまとめて同一の符号が付与される場合がある。また、本明細書等において、配線と、配線と電気的に接続するプラグとが一体物であってもよい。すなわち、導電体の一部が配線として機能する場合、および導電体の一部がプラグとして機能する場合もある。
各構造体の間には、層間膜、配線、およびプラグ等が設けられた配線層が設けられていてもよい。また、配線層は、設計に応じて複数層設けることができる。ここで、プラグまたは配線としての機能を有する導電体は、複数の構造をまとめて同一の符号が付与される場合がある。また、本明細書等において、配線と、配線と電気的に接続するプラグとが一体物であってもよい。すなわち、導電体の一部が配線として機能する場合、および導電体の一部がプラグとして機能する場合もある。
例えば、トランジスタ300上には、層間膜として、絶縁体320、絶縁体322、絶縁体324、および絶縁体326が順に積層して設けられている。また、絶縁体320、絶縁体322、絶縁体324、および絶縁体326には容量素子100、またはトランジスタ200と電気的に接続する導電体328、および導電体330等が埋め込まれている。なお、導電体328、および導電体330はプラグ、または配線として機能する。
また、層間膜として機能する絶縁体は、その下方の凹凸形状を被覆する平坦化膜として機能してもよい。例えば、絶縁体322の上面は、平坦性を高めるために化学機械研磨(CMP)法等を用いた平坦化処理により平坦化されていてもよい。
絶縁体326、および導電体330上に、配線層を設けてもよい。例えば、図21において、絶縁体350、絶縁体352、および絶縁体354が順に積層して設けられている。また、絶縁体350、絶縁体352、および絶縁体354には、導電体356が形成されている。導電体356は、プラグ、または配線として機能する。
同様に、絶縁体210、絶縁体212、絶縁体214、および絶縁体216には、導電体218、およびトランジスタ200を構成する導電体が埋め込まれている。なお、導電体218は、容量素子100、またはトランジスタ300と電気的に接続するプラグ、または配線としての機能を有する。さらに、導電体120、および絶縁体130上には、絶縁体150が設けられている。
層間膜として用いることができる絶縁体としては、絶縁性を有する酸化物、窒化物、酸化窒化物、窒化酸化物、金属酸化物、金属酸化窒化物、金属窒化酸化物などがある。
例えば、層間膜として機能する絶縁体には、比誘電率が低い材料を用いることで、配線間に生じる寄生容量を低減することができる。したがって、絶縁体の機能に応じて、材料を選択するとよい。
例えば、絶縁体150、絶縁体212、絶縁体352、および絶縁体354等には、比誘電率の低い絶縁体を用いることが好ましい。例えば、当該絶縁体は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンまたは樹脂などを有することが好ましい。または、当該絶縁体は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコンまたは空孔を有する酸化シリコンと、樹脂と、の積層構造を有することが好ましい。酸化シリコンおよび酸化窒化シリコンは、熱的に安定であるため、樹脂と組み合わせることで、熱的に安定かつ比誘電率の低い積層構造とすることができる。樹脂としては、例えば、ポリエステル、ポリオレフィン、ポリアミド(ナイロン、アラミドなど)、ポリイミド、ポリカーボネートまたはアクリルなどがある。
また、酸化物半導体を用いたトランジスタは、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体で囲うことによって、トランジスタの電気特性を安定にすることができる。従って、絶縁体210、および絶縁体350等には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体を用いればよい。
水素などの不純物および酸素の透過を抑制する機能を有する絶縁体としては、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、ネオジム、ハフニウムまたはタンタルを含む絶縁体を、単層で、または積層で用いればよい。具体的には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体として、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムまたは酸化タンタルなどの金属酸化物、窒化酸化シリコンまたは窒化シリコンなどを用いることができる。
配線、プラグに用いることができる導電体としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウムなどから選ばれた金属元素を1種以上含む材料を用いることができる。また、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、ニッケルシリサイドなどのシリサイドを用いてもよい。
例えば、導電体328、導電体330、導電体356、導電体218、および導電体112等としては、上記の材料で形成される金属材料、合金材料、金属窒化物材料、または金属酸化物材料などの導電性材料を、単層または積層して用いることができる。耐熱性と導電性を両立するタングステンやモリブデンなどの高融点材料を用いることが好ましく、タングステンを用いることが好ましい。または、アルミニウムや銅などの低抵抗導電性材料で形成することが好ましい。低抵抗導電性材料を用いることで配線抵抗を低くすることができる。
<酸化物半導体が設けられた層の配線、またはプラグ>
なお、トランジスタ200に、酸化物半導体を用いる場合、酸化物半導体の近傍に過剰酸素領域を有する絶縁体を設けることがある。その場合、該過剰酸素領域を有する絶縁体と、該過剰酸素領域を有する絶縁体に設ける導電体との間に、バリア性を有する絶縁体を設けることが好ましい。
なお、トランジスタ200に、酸化物半導体を用いる場合、酸化物半導体の近傍に過剰酸素領域を有する絶縁体を設けることがある。その場合、該過剰酸素領域を有する絶縁体と、該過剰酸素領域を有する絶縁体に設ける導電体との間に、バリア性を有する絶縁体を設けることが好ましい。
例えば、図21では、過剰酸素を有する絶縁体224と、導電体245との間に、絶縁体276を設けるとよい。絶縁体276と、絶縁体222、絶縁体272および絶縁体273とが接して設けられることで、絶縁体224、およびトランジスタ200は、バリア性を有する絶縁体により、封止する構造とすることができる。さらに、絶縁体276は、絶縁体280と接することが好ましい。このような構成とすることで、酸素や不純物の拡散を、より抑制することができる。
つまり、絶縁体276を設けることで、絶縁体224が有する過剰酸素が、導電体245に吸収されることを抑制することができる。また、絶縁体276を有することで、不純物である水素が、導電体245を介して、トランジスタ200へ拡散することを抑制することができる。
なお、絶縁体276としては、水または水素などの不純物、および酸素の拡散を抑制する機能を有する絶縁性材料を用いるとよい。例えば、酸化アルミニウムまたは酸化ハフニウムなどを用いることが好ましい。また、他にも、例えば、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジムまたは酸化タンタルなどの金属酸化物、窒化酸化シリコンまたは窒化シリコンなどを用いることができる。
以上が構成例についての説明である。本構成を用いることで、酸化物半導体を有するトランジスタを用いた半導体装置において、電気特性の変動を抑制すると共に、信頼性を向上させることができる。または、オン電流が大きい酸化物半導体を有するトランジスタを提供することができる。または、オフ電流が小さい酸化物半導体を有するトランジスタを提供することができる。または、消費電力が低減された半導体装置を提供することができる。
[記憶装置2]
本発明の一態様である半導体装置を使用した、記憶装置の一例を図22に示す。図22に示す記憶装置は、図21で示したトランジスタ200、トランジスタ300、および容量素子100を有する半導体装置に加え、トランジスタ400を有している。
本発明の一態様である半導体装置を使用した、記憶装置の一例を図22に示す。図22に示す記憶装置は、図21で示したトランジスタ200、トランジスタ300、および容量素子100を有する半導体装置に加え、トランジスタ400を有している。
トランジスタ400は、トランジスタ200の第2のゲート電圧を制御することができる。例えば、トランジスタ400の第1のゲートおよび第2のゲートをソースとダイオード接続し、トランジスタ400のソースと、トランジスタ200の第2のゲートを接続する構成とする。当該構成でトランジスタ200の第2のゲートの負電位を保持するとき、トランジスタ400の第1のゲートーソース間の電圧および第2のゲートーソース間の電圧は、0Vになる。トランジスタ400において、第2のゲート電圧および第1のゲート電圧が0Vのときのドレイン電流が非常に小さいため、トランジスタ200およびトランジスタ400に電源供給をしなくても、トランジスタ200の第2のゲートの負電位を長時間維持することができる。これにより、トランジスタ200、およびトランジスタ400を有する記憶装置は、長期にわたり記憶内容を保持することが可能である。
従って、図22において、配線1001はトランジスタ300のソースと電気的に接続され、配線1002はトランジスタ300のドレインと電気的に接続されている。また、配線1003はトランジスタ200のソースおよびドレインの一方と電気的に接続され、配線1004はトランジスタ200のゲートと電気的に接続され、配線1006はトランジスタ200のバックゲートと電気的に接続されている。そして、トランジスタ300のゲート、およびトランジスタ200のソースおよびドレインの他方は、容量素子100の電極の一方と電気的に接続され、配線1005は容量素子100の電極の他方と電気的に接続されている。配線1007はトランジスタ400のソースと電気的に接続され、配線1008はトランジスタ400のゲートと電気的に接続され、配線1009はトランジスタ400のバックゲートと電気的に接続され、配線1010はトランジスタ400のドレインと電気的に接続されている。ここで、配線1006、配線1007、配線1008、および配線1009が電気的に接続されている。
また、図22に示す記憶装置は、図21に示す記憶装置と同様に、マトリクス状に配置することで、メモリセルアレイを構成することができる。なお、1個のトランジスタ400は、複数のトランジスタ200の第2のゲート電圧を制御することができる。そのため、トランジスタ400は、トランジスタ200よりも、少ない個数を設けるとよい。
<トランジスタ400>
トランジスタ400は、トランジスタ200と、同じ層に形成されており、並行して作製することができるトランジスタである。トランジスタ400は、第1のゲート電極として機能する導電体465および導電体460(導電体460a、および導電体460b)と、第2のゲート電極として機能する導電体405と、ゲート絶縁層として機能する絶縁体222、絶縁体224、および絶縁体450と、チャネルが形成される領域を有する酸化物430cと、ソースまたはドレインの一方として機能する導電体442a、酸化物432a、および酸化物432bと、ソースまたはドレインの他方として機能する導電体442b、酸化物431a、および酸化物431bと、導電体440(導電体440a、および導電体440b)と、を有する。
トランジスタ400は、トランジスタ200と、同じ層に形成されており、並行して作製することができるトランジスタである。トランジスタ400は、第1のゲート電極として機能する導電体465および導電体460(導電体460a、および導電体460b)と、第2のゲート電極として機能する導電体405と、ゲート絶縁層として機能する絶縁体222、絶縁体224、および絶縁体450と、チャネルが形成される領域を有する酸化物430cと、ソースまたはドレインの一方として機能する導電体442a、酸化物432a、および酸化物432bと、ソースまたはドレインの他方として機能する導電体442b、酸化物431a、および酸化物431bと、導電体440(導電体440a、および導電体440b)と、を有する。
トランジスタ400において、導電体405は、導電体205と同じ層である。酸化物431a、および酸化物432aは、酸化物230aと同じ層であり、酸化物431b、および酸化物432bは、酸化物230bと同じ層である。導電体442a、および導電体442bは、導電体242と同じ層である。酸化物430cは、酸化物230cと同じ層である。絶縁体450は、絶縁体250と同じ層である。導電体465は、導電体265と同じ層である。導電体460は、導電体260と同じ層である。
なお、同じ層に形成された構造体は、同時に形成することができる。例えば、酸化物430cは、酸化膜230Cを加工することで、形成することができる。
トランジスタ400の活性層として機能する酸化物430cは、酸化物230などと同様に、酸素欠損が低減され、水素または水などの不純物が低減されている。これにより、トランジスタ400のしきい値電圧を0Vより大きくし、オフ電流を低減し、第2のゲート電圧および第1のゲート電圧が0Vのときのドレイン電流を非常に小さくすることができる。
<ダイシングライン>
以下では、大面積基板を半導体素子ごとに分断することによって、複数の半導体装置をチップ状で取り出す場合に設けられるダイシングライン(スクライブライン、分断ライン、又は切断ラインと呼ぶ場合がある)について説明する。分断方法としては、例えば、まず、基板に半導体素子を分断するための溝(ダイシングライン)を形成した後、ダイシングラインにおいて切断し、複数の半導体装置に分断(分割)する場合がある。
以下では、大面積基板を半導体素子ごとに分断することによって、複数の半導体装置をチップ状で取り出す場合に設けられるダイシングライン(スクライブライン、分断ライン、又は切断ラインと呼ぶ場合がある)について説明する。分断方法としては、例えば、まず、基板に半導体素子を分断するための溝(ダイシングライン)を形成した後、ダイシングラインにおいて切断し、複数の半導体装置に分断(分割)する場合がある。
ここで、例えば、図22に示すように、絶縁体272と、絶縁体222とが接する領域をダイシングラインとなるように設計することが好ましい。つまり、複数のトランジスタ200を有するメモリセル、およびトランジスタ400の外縁に設けられるダイシングラインとなる領域近傍において、絶縁体224に開口を設ける。また、絶縁体224の側面を覆うように、絶縁体272を設ける。
つまり、上記絶縁体224に設けた開口において、絶縁体222と、絶縁体272とが接する。例えば、このとき、絶縁体222と、絶縁体272とを同材料および同方法を用いて形成してもよい。絶縁体222、および絶縁体272を、同材料、および同方法で設けることで、密着性を高めることができる。例えば、酸化アルミニウムを用いることが好ましい。
当該構造により、絶縁体222、および絶縁体272で、絶縁体224、トランジスタ200、およびトランジスタ400を包み込むことができる。絶縁体222、および絶縁体272は、酸素、水素、および水の拡散を抑制する機能を有しているため、本実施の形態に示す半導体素子が形成された回路領域ごとに、基板を分断することにより、複数のチップに加工しても、分断した基板の側面方向から、水素又は水などの不純物が混入し、トランジスタ200、およびトランジスタ400に拡散することを防ぐことができる。
また、当該構造により、絶縁体224の過剰酸素が絶縁体272、および絶縁体222の外部に拡散することを防ぐことができる。従って、絶縁体224の過剰酸素は、効率的にトランジスタ200、またはトランジスタ400におけるチャネルが形成される酸化物に供給される。当該酸素により、トランジスタ200、またはトランジスタ400におけるチャネルが形成される酸化物の酸素欠損を低減することができる。これにより、トランジスタ200、またはトランジスタ400におけるチャネルが形成される酸化物を欠陥準位密度が低い、安定な特性を有する酸化物半導体とすることができる。つまり、トランジスタ200、またはトランジスタ400の電気特性の変動を抑制すると共に、信頼性を向上させることができる。
本実施の形態は、他の実施の形態などに記載した構成と適宜組み合わせて実施することが可能である。
(実施の形態3)
本実施の形態では、図23および図24を用いて、本発明の一態様に係る、酸化物を半導体に用いたトランジスタ(以下、OSトランジスタと呼ぶ場合がある)、および容量素子が適用されている記憶装置(以下、OSメモリ装置と呼ぶ場合がある)について説明する。OSメモリ装置は、少なくとも容量素子と、容量素子の充放電を制御するOSトランジスタを有する記憶装置である。OSトランジスタのオフ電流は極めて小さいので、OSメモリ装置は優れた保持特性をもち、不揮発性メモリとして機能させることができる。
本実施の形態では、図23および図24を用いて、本発明の一態様に係る、酸化物を半導体に用いたトランジスタ(以下、OSトランジスタと呼ぶ場合がある)、および容量素子が適用されている記憶装置(以下、OSメモリ装置と呼ぶ場合がある)について説明する。OSメモリ装置は、少なくとも容量素子と、容量素子の充放電を制御するOSトランジスタを有する記憶装置である。OSトランジスタのオフ電流は極めて小さいので、OSメモリ装置は優れた保持特性をもち、不揮発性メモリとして機能させることができる。
<記憶装置の構成例>
図23(A)にOSメモリ装置の構成の一例を示す。記憶装置1400は、周辺回路1411、およびメモリセルアレイ1470を有する。周辺回路1411は、行回路1420、列回路1430、出力回路1440、コントロールロジック回路1460を有する。
図23(A)にOSメモリ装置の構成の一例を示す。記憶装置1400は、周辺回路1411、およびメモリセルアレイ1470を有する。周辺回路1411は、行回路1420、列回路1430、出力回路1440、コントロールロジック回路1460を有する。
列回路1430は、例えば、列デコーダ、プリチャージ回路、センスアンプ、および書き込み回路等を有する。プリチャージ回路は、配線をプリチャージする機能を有する。センスアンプは、メモリセルから読み出されたデータ信号を増幅する機能を有する。なお、上記配線は、メモリセルアレイ1470が有するメモリセルに接続されている配線であり、詳しくは後述する。増幅されたデータ信号は、出力回路1440を介して、データ信号RDATAとして記憶装置1400の外部に出力される。また、行回路1420は、例えば、行デコーダ、ワード線ドライバ回路等を有し、アクセスする行を選択することができる。
記憶装置1400には、外部から電源電圧として低電源電圧(VSS)、周辺回路1411用の高電源電圧(VDD)、メモリセルアレイ1470用の高電源電圧(VIL)が供給される。また、記憶装置1400には、制御信号(CE、WE、RE)、アドレス信号ADDR、データ信号WDATAが外部から入力される。アドレス信号ADDRは、行デコーダおよび列デコーダに入力され、WDATAは書き込み回路に入力される。
コントロールロジック回路1460は、外部からの入力信号(CE、WE、RE)を処理して、行デコーダ、または列デコーダの制御信号を生成する。CEは、チップイネーブル信号であり、WEは、書き込みイネーブル信号であり、REは、読み出しイネーブル信号である。コントロールロジック回路1460が処理する信号は、これに限定されるものではなく、必要に応じて、他の入力信号を処理して、行デコーダ、または列デコーダの制御信号を生成すればよい。
メモリセルアレイ1470は、行列状に配置された、複数個のメモリセルMCと、複数の配線を有する。なお、メモリセルアレイ1470と行回路1420とを接続している配線の数は、メモリセルMCの構成、一列に有するメモリセルMCの数などによって決まる。また、メモリセルアレイ1470と列回路1430とを接続している配線の数は、メモリセルMCの構成、一行に有するメモリセルMCの数などによって決まる。
なお、図23(A)において、周辺回路1411とメモリセルアレイ1470を同一平面上に形成する例について示したが、本実施の形態はこれに限られるものではない。例えば、図23(B)に示すように、周辺回路1411の一部の上に、メモリセルアレイ1470が重なるように設けられてもよい。例えば、メモリセルアレイ1470の下に重なるように、センスアンプを設ける構成にしてもよい。
図24に上述のメモリセルMCに適用できるメモリセルの構成例について説明する。
[DOSRAM]
図24(A)乃至(C)に、DRAMのメモリセルの回路構成例を示す。本明細書等において、1OSトランジスタ1容量素子型のメモリセルを用いたDRAMを、DOSRAM(Dynamic Oxide Semiconductor Random Access Memory)と呼ぶ場合がある。図24(A)に示す、メモリセル1471は、トランジスタM1と、容量素子CAと、を有する。なお、トランジスタM1は、ゲート(フロントゲートと呼ぶ場合がある)、およびバックゲートを有する。
図24(A)乃至(C)に、DRAMのメモリセルの回路構成例を示す。本明細書等において、1OSトランジスタ1容量素子型のメモリセルを用いたDRAMを、DOSRAM(Dynamic Oxide Semiconductor Random Access Memory)と呼ぶ場合がある。図24(A)に示す、メモリセル1471は、トランジスタM1と、容量素子CAと、を有する。なお、トランジスタM1は、ゲート(フロントゲートと呼ぶ場合がある)、およびバックゲートを有する。
トランジスタM1の第1端子は、容量素子CAの第1端子と接続され、トランジスタM1の第2端子は、配線BILと接続され、トランジスタM1のゲートは、配線WOLと接続され、トランジスタM1のバックゲートは、配線BGLと接続されている。容量素子CAの第2端子は、配線CALと接続されている。
配線BILは、ビット線として機能し、配線WOLは、ワード線として機能する。配線CALは、容量素子CAの第2端子に所定の電位を印加するための配線として機能する。データの書き込み時、および読み出し時において、配線CALには、低レベル電位を印加するのが好ましい。配線BGLは、トランジスタM1のバックゲートに電位を印加するための配線として機能する。配線BGLに任意の電位を印加することによって、トランジスタM1のしきい値電圧を増減することができる。
また、メモリセルMCは、メモリセル1471に限定されず、回路構成の変更を行うことができる。例えば、メモリセルMCは、図24(B)に示すメモリセル1472のように、トランジスタM1のバックゲートが、配線BGLでなく、配線WOLと接続される構成にしてもよい。また、例えば、メモリセルMCは、図24(C)に示すメモリセル1473ように、シングルゲート構造のトランジスタM1、つまりバックゲートを有さないトランジスタM1で構成されたメモリセルとしてもよい。
上記実施の形態に示す半導体装置をメモリセル1471等に用いる場合、トランジスタM1としてトランジスタ200を用い、容量素子CAとして容量素子100を用いることができる。トランジスタM1としてOSトランジスタを用いることによって、トランジスタM1のリーク電流を非常に低くすることができる。つまり、書き込んだデータをトランジスタM1によって長時間保持することができるため、メモリセルのリフレッシュの頻度を少なくすることができる。また、メモリセルのリフレッシュ動作を不要にすることができる。また、リーク電流が非常に低いため、メモリセル1471、メモリセル1472、およびメモリセル1473の多値データ、又はアナログデータを保持することができる。
また、DOSRAMにおいて、上記のように、メモリセルアレイ1470の下に重なるように、センスアンプを設ける構成にすると、ビット線を短くすることができる。これにより、ビット線容量が小さくなり、メモリセルの保持容量を低減することができる。
[NOSRAM]
図24(D)乃至(H)に、2トランジスタ1容量素子のゲインセル型のメモリセルの回路構成例を示す。図24(D)に示す、メモリセル1474は、トランジスタM2と、トランジスタM3と、容量素子CBと、を有する。なお、トランジスタM2は、フロントゲート(単にゲートと呼ぶ場合がある)、およびバックゲートを有する。本明細書等において、トランジスタM2にOSトランジスタを用いたゲインセル型のメモリセルを有する記憶装置を、NOSRAM(Nonvolatile Oxide Semiconductor RAM)と呼ぶ場合がある。
図24(D)乃至(H)に、2トランジスタ1容量素子のゲインセル型のメモリセルの回路構成例を示す。図24(D)に示す、メモリセル1474は、トランジスタM2と、トランジスタM3と、容量素子CBと、を有する。なお、トランジスタM2は、フロントゲート(単にゲートと呼ぶ場合がある)、およびバックゲートを有する。本明細書等において、トランジスタM2にOSトランジスタを用いたゲインセル型のメモリセルを有する記憶装置を、NOSRAM(Nonvolatile Oxide Semiconductor RAM)と呼ぶ場合がある。
トランジスタM2の第1端子は、容量素子CBの第1端子と接続され、トランジスタM2の第2端子は、配線WBLと接続され、トランジスタM2のゲートは、配線WOLと接続され、トランジスタM2のバックゲートは、配線BGLと接続されている。容量素子CBの第2端子は、配線CALと接続されている。トランジスタM3の第1端子は、配線RBLと接続され、トランジスタM3の第2端子は、配線SLと接続され、トランジスタM3のゲートは、容量素子CBの第1端子と接続されている。
配線WBLは、書き込みビット線として機能し、配線RBLは、読み出しビット線として機能し、配線WOLは、ワード線として機能する。配線CALは、容量素子CBの第2端子に所定の電位を印加するための配線として機能する。データの書き込み時、データ保持の最中、データの読み出し時において、配線CALには、低レベル電位を印加するのが好ましい。配線BGLは、トランジスタM2のバックゲートに電位を印加するための配線として機能する。配線BGLに任意の電位を印加することによって、トランジスタM2のしきい値電圧を増減することができる。
また、メモリセルMCは、メモリセル1474に限定されず、回路の構成を適宜変更することができる。例えば、メモリセルMCは、図24(E)に示すメモリセル1475のように、トランジスタM2のバックゲートが、配線BGLでなく、配線WOLと接続される構成にしてもよい。また、例えば、メモリセルMCは、図24(F)に示すメモリセル1476のように、シングルゲート構造のトランジスタM2、つまりバックゲートを有さないトランジスタM2で構成されたメモリセルとしてもよい。また、例えば、メモリセルMCは、図24(G)に示すメモリセル1477のように、配線WBLと配線RBLを一本の配線BILとしてまとめた構成であってもよい。
上記実施の形態に示す半導体装置をメモリセル1474等に用いる場合、トランジスタM2としてトランジスタ200を用い、トランジスタM3としてトランジスタ300を用い、容量素子CBとして容量素子100を用いることができる。トランジスタM2としてOSトランジスタを用いることによって、トランジスタM2のリーク電流を非常に低くすることができる。これにより、書き込んだデータをトランジスタM2によって長時間保持することができるため、メモリセルのリフレッシュの頻度を少なくすることができる。また、メモリセルのリフレッシュ動作を不要にすることができる。また、リーク電流が非常に低いため、メモリセル1474に多値データ、又はアナログデータを保持することができる。メモリセル1475乃至1477も同様である。
なお、トランジスタM3は、チャネル形成領域にシリコンを有するトランジスタ(以下、Siトランジスタと呼ぶ場合がある)であってもよい。Siトランジスタの導電型は、nチャネル型としてもよいし、pチャネル型としてもよい。Siトランジスタは、OSトランジスタよりも電界効果移動度が高くなる場合がある。よって、読み出しトランジスタとして機能するトランジスタM3として、Siトランジスタを用いてもよい。また、トランジスタM3にSiトランジスタを用いることで、トランジスタM3の上に積層してトランジスタM2を設けることができるので、メモリセルの占有面積を低減し、記憶装置の高集積化を図ることができる。
また、トランジスタM3はOSトランジスタであってもよい。トランジスタM2、M3にOSトランジスタを用いた場合、メモリセルアレイ1470をn型トランジスタのみを用いて回路を構成することができる。
また、図24(H)に3トランジスタ1容量素子のゲインセル型のメモリセルの一例を示す。図24(H)に示すメモリセル1478は、トランジスタM4乃至M6、および容量素子CCを有する。容量素子CCは適宜設けられる。メモリセル1478は、配線BIL、RWL、WWL、BGL、およびGNDLに電気的に接続されている。配線GNDLは低レベル電位を与える配線である。なお、メモリセル1478を、配線BILに代えて、配線RBL、WBLに電気的に接続してもよい。
トランジスタM4は、バックゲートを有するOSトランジスタであり、バックゲートは配線BGLに電気的に接続されている。なお、トランジスタM4のバックゲートとゲートとを互いに電気的に接続してもよい。あるいは、トランジスタM4はバックゲートを有さなくてもよい。
なお、トランジスタM5、M6はそれぞれ、nチャネル型Siトランジスタまたはpチャネル型Siトランジスタでもよい。或いは、トランジスタM4乃至M6がOSトランジスタでもよく、この場合、メモリセルアレイ1470をn型トランジスタのみを用いて回路を構成することができる。
上記実施の形態に示す半導体装置をメモリセル1478に用いる場合、トランジスタM4としてトランジスタ200を用い、トランジスタM5、M6としてトランジスタ300を用い、容量素子CCとして容量素子100を用いることができる。トランジスタM4としてOSトランジスタを用いることによって、トランジスタM4のリーク電流を非常に低くすることができる。
なお、本実施の形態に示す、周辺回路1411、およびメモリセルアレイ1470等の構成は、上記に限定されるものではない。これらの回路、および当該回路に接続される配線、回路素子等の、配置または機能は、必要に応じて、変更、削除、または追加してもよい。
本実施の形態に示す構成は、他の実施の形態などに示す構成と適宜組み合わせて用いることができる。
(実施の形態4)
本実施の形態では、図25を用いて、本発明の半導体装置が実装されたチップ1200の一例を示す。チップ1200には、複数の回路(システム)が実装されている。このように、複数の回路(システム)を一つのチップに集積する技術を、システムオンチップ(System on Chip:SoC)と呼ぶ場合がある。
本実施の形態では、図25を用いて、本発明の半導体装置が実装されたチップ1200の一例を示す。チップ1200には、複数の回路(システム)が実装されている。このように、複数の回路(システム)を一つのチップに集積する技術を、システムオンチップ(System on Chip:SoC)と呼ぶ場合がある。
図25(A)に示すように、チップ1200は、CPU(Central Processing Unit)1211、GPU(Graphics Processing Unit)1212、一または複数のアナログ演算部1213、一または複数のメモリコントローラ1214、一または複数のインターフェース1215、一または複数のネットワーク回路1216等を有する。
チップ1200には、バンプ(図示しない)が設けられ、図25(B)に示すように、プリント基板(Printed Circuit Board:PCB)1201の第1の面と接続する。また、PCB1201の第1の面の裏面には、複数のバンプ1202が設けられており、マザーボード1203と接続する。
マザーボード1203には、DRAM1221、フラッシュメモリ1222等の記憶装置が設けられていてもよい。例えば、DRAM1221に先の実施の形態に示すDOSRAMを用いることができる。また、例えば、フラッシュメモリ1222に先の実施の形態に示すNOSRAMを用いることができる。
CPU1211は、複数のCPUコアを有することが好ましい。また、GPU1212は、複数のGPUコアを有することが好ましい。また、CPU1211、およびGPU1212は、それぞれ一時的にデータを格納するメモリを有していてもよい。または、CPU1211、およびGPU1212に共通のメモリが、チップ1200に設けられていてもよい。該メモリには、前述したNOSRAMや、DOSRAMを用いることができる。また、GPU1212は、多数のデータの並列計算に適しており、画像処理や積和演算に用いることができる。GPU1212に、本発明の酸化物半導体を用いた画像処理回路や、積和演算回路を設けることで、画像処理、および積和演算を低消費電力で実行することが可能になる。
また、CPU1211、およびGPU1212が同一チップに設けられていることで、CPU1211およびGPU1212間の配線を短くすることができ、CPU1211からGPU1212へのデータ転送、CPU1211、およびGPU1212が有するメモリ間のデータ転送、およびGPU1212での演算後に、GPU1212からCPU1211への演算結果の転送を高速に行うことができる。
アナログ演算部1213はA/D(アナログ/デジタル)変換回路、およびD/A(デジタル/アナログ)変換回路の一、または両方を有する。また、アナログ演算部1213に上記積和演算回路を設けてもよい。
メモリコントローラ1214は、DRAM1221のコントローラとして機能する回路、およびフラッシュメモリ1222のインターフェースとして機能する回路を有する。
インターフェース1215は、表示装置、スピーカー、マイクロフォン、カメラ、コントローラなどの外部接続機器とのインターフェース回路を有する。コントローラとは、マウス、キーボード、ゲーム用コントローラなどを含む。このようなインターフェースとして、USB(Universal Serial Bus)、HDMI(登録商標)(High−Definition Multimedia Interface)などを用いることができる。
ネットワーク回路1216は、LAN(Local Area Network)などのネットワーク回路を有する。また、ネットワークセキュリティー用の回路を有してもよい。
チップ1200には、上記回路(システム)を同一の製造プロセスで形成することが可能である。そのため、チップ1200に必要な回路の数が増えても、製造プロセスを増やす必要が無く、チップ1200を低コストで作製することができる。
GPU1212を有するチップ1200が設けられたPCB1201、DRAM1221、およびフラッシュメモリ1222が設けられたマザーボード1203は、GPUモジュール1204と呼ぶことができる。
GPUモジュール1204は、SoC技術を用いたチップ1200を有しているため、そのサイズを小さくすることができる。また、画像処理に優れていることから、スマートフォン、タブレット端末、ラップトップPC、携帯型(持ち出し可能な)ゲーム機などの携帯型電子機器に用いることが好適である。また、GPU1212を用いた積和演算回路により、ディープニューラルネットワーク(DNN)、畳み込みニューラルネットワーク(CNN)、再帰型ニューラルネットワーク(RNN)、自己符号化器、深層ボルツマンマシン(DBM)、深層信念ネットワーク(DBN)などの演算を実行することができるため、チップ1200をAIチップ、またはGPUモジュール1204をAIシステムモジュールとして用いることができる。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることができる。
(実施の形態5)
本実施の形態では、先の実施の形態に示す半導体装置を用いた記憶装置の応用例について説明する。先の実施の形態に示す半導体装置は、例えば、各種電子機器(例えば、情報端末、コンピュータ、スマートフォン、電子書籍端末、デジタルカメラ(ビデオカメラも含む)、録画再生装置、ナビゲーションシステムなど)の記憶装置に適用できる。なお、ここで、コンピュータとは、タブレット型のコンピュータや、ノート型のコンピュータや、デスクトップ型のコンピュータの他、サーバシステムのような大型のコンピュータを含むものである。または、先の実施の形態に示す半導体装置は、メモリカード(例えば、SDカード)、USBメモリ、SSD(ソリッド・ステート・ドライブ)等の各種のリムーバブル記憶装置に適用される。図26にリムーバブル記憶装置の幾つかの構成例を模式的に示す。例えば、先の実施の形態に示す半導体装置は、パッケージングされたメモリチップに加工され、様々なストレージ装置、リムーバブルメモリに用いられる。
本実施の形態では、先の実施の形態に示す半導体装置を用いた記憶装置の応用例について説明する。先の実施の形態に示す半導体装置は、例えば、各種電子機器(例えば、情報端末、コンピュータ、スマートフォン、電子書籍端末、デジタルカメラ(ビデオカメラも含む)、録画再生装置、ナビゲーションシステムなど)の記憶装置に適用できる。なお、ここで、コンピュータとは、タブレット型のコンピュータや、ノート型のコンピュータや、デスクトップ型のコンピュータの他、サーバシステムのような大型のコンピュータを含むものである。または、先の実施の形態に示す半導体装置は、メモリカード(例えば、SDカード)、USBメモリ、SSD(ソリッド・ステート・ドライブ)等の各種のリムーバブル記憶装置に適用される。図26にリムーバブル記憶装置の幾つかの構成例を模式的に示す。例えば、先の実施の形態に示す半導体装置は、パッケージングされたメモリチップに加工され、様々なストレージ装置、リムーバブルメモリに用いられる。
図26(A)はUSBメモリの模式図である。USBメモリ1100は、筐体1101、キャップ1102、USBコネクタ1103および基板1104を有する。基板1104は、筐体1101に収納されている。例えば、基板1104には、メモリチップ1105、コントローラチップ1106が取り付けられている。基板1104のメモリチップ1105などに先の実施の形態に示す半導体装置を組み込むことができる。
図26(B)はSDカードの外観の模式図であり、図26(C)は、SDカードの内部構造の模式図である。SDカード1110は、筐体1111、コネクタ1112および基板1113を有する。基板1113は筐体1111に収納されている。例えば、基板1113には、メモリチップ1114、コントローラチップ1115が取り付けられている。基板1113の裏面側にもメモリチップ1114を設けることで、SDカード1110の容量を増やすことができる。また、無線通信機能を備えた無線チップを基板1113に設けてもよい。これによって、ホスト装置とSDカード1110間の無線通信によって、メモリチップ1114のデータの読み出し、書き込みが可能となる。基板1113のメモリチップ1114などに先の実施の形態に示す半導体装置を組み込むことができる。
図26(D)はSSDの外観の模式図であり、図26(E)は、SSDの内部構造の模式図である。SSD1150は、筐体1151、コネクタ1152および基板1153を有する。基板1153は筐体1151に収納されている。例えば、基板1153には、メモリチップ1154、メモリチップ1155、コントローラチップ1156が取り付けられている。メモリチップ1155はコントローラチップ1156のワークメモリであり、例えばDOSRAMチップを用いればよい。基板1153の裏面側にもメモリチップ1154を設けることで、SSD1150の容量を増やすことができる。基板1153のメモリチップ1154などに先の実施の形態に示す半導体装置を組み込むことができる。
本実施の形態は、他の実施の形態などに記載した構成と適宜組み合わせて実施することが可能である。
(実施の形態6)
本発明の一態様に係る半導体装置は、CPUやGPUなどのプロセッサ、またはチップに用いることができる。図27に、本発明の一態様に係るCPUやGPUなどのプロセッサ、またはチップを備えた電子機器の具体例を示す。
本発明の一態様に係る半導体装置は、CPUやGPUなどのプロセッサ、またはチップに用いることができる。図27に、本発明の一態様に係るCPUやGPUなどのプロセッサ、またはチップを備えた電子機器の具体例を示す。
<電子機器・システム>
本発明の一態様に係るGPU又はチップは、様々な電子機器に搭載することができる。電子機器の例としては、例えば、テレビジョン装置、デスクトップ型もしくはノート型のパーソナルコンピュータ、コンピュータ用などのモニタ、デジタルサイネージ(Digital Signage:電子看板)、パチンコ機などの大型ゲーム機などの比較的大きな画面を備える電子機器の他、デジタルカメラ、デジタルビデオカメラ、デジタルフォトフレーム、携帯電話機、携帯型ゲーム機、携帯情報端末、音響再生装置、などが挙げられる。また、本発明の一態様に係る集積回路又はチップを電子機器に設けることにより、電子機器に人工知能を搭載することができる。
本発明の一態様に係るGPU又はチップは、様々な電子機器に搭載することができる。電子機器の例としては、例えば、テレビジョン装置、デスクトップ型もしくはノート型のパーソナルコンピュータ、コンピュータ用などのモニタ、デジタルサイネージ(Digital Signage:電子看板)、パチンコ機などの大型ゲーム機などの比較的大きな画面を備える電子機器の他、デジタルカメラ、デジタルビデオカメラ、デジタルフォトフレーム、携帯電話機、携帯型ゲーム機、携帯情報端末、音響再生装置、などが挙げられる。また、本発明の一態様に係る集積回路又はチップを電子機器に設けることにより、電子機器に人工知能を搭載することができる。
本発明の一態様の電子機器は、アンテナを有していてもよい。アンテナで信号を受信することで、表示部で映像や情報等の表示を行うことができる。また、電子機器がアンテナおよび二次電池を有する場合、アンテナを、非接触電力伝送に用いてもよい。
本発明の一態様の電子機器は、センサ(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振動、においまたは赤外線を測定する機能を含むもの)を有していてもよい。
本発明の一態様の電子機器は、様々な機能を有することができる。例えば、様々な情報(静止画、動画、テキスト画像など)を表示部に表示する機能、タッチパネル機能、カレンダー、日付または時刻などを表示する機能、様々なソフトウェア(プログラム)を実行する機能、無線通信機能、記録媒体に記録されているプログラムまたはデータを読み出す機能等を有することができる。図27に、電子機器の例を示す。
[携帯電話]
図27(A)には、情報端末の一種である携帯電話(スマートフォン)が図示されている。情報端末5500は、筐体5510と、表示部5511と、を有しており、入力用インターフェースとして、タッチパネルが表示部5511に備えられ、ボタンが筐体5510に備えられている。
図27(A)には、情報端末の一種である携帯電話(スマートフォン)が図示されている。情報端末5500は、筐体5510と、表示部5511と、を有しており、入力用インターフェースとして、タッチパネルが表示部5511に備えられ、ボタンが筐体5510に備えられている。
情報端末5500は、本発明の一態様のチップを適用することで、人工知能を利用したアプリケーションを実行することができる。人工知能を利用したアプリケーションとしては、例えば、会話を認識してその会話内容を表示部5511に表示するアプリケーション、表示部5511に備えるタッチパネルに対してユーザが入力した文字、図形などを認識して、表示部5511に表示するアプリケーション、指紋や声紋などの生体認証を行うアプリケーションなどが挙げられる。
[情報端末]
図27(B)には、デスクトップ型情報端末5300が図示されている。デスクトップ型情報端末5300は、情報端末の本体5301と、ディスプレイ5302と、キーボード5303と、を有する。
図27(B)には、デスクトップ型情報端末5300が図示されている。デスクトップ型情報端末5300は、情報端末の本体5301と、ディスプレイ5302と、キーボード5303と、を有する。
デスクトップ型情報端末5300は、先述した情報端末5500と同様に、本発明の一態様のチップを適用することで、人工知能を利用したアプリケーションを実行することができる。人工知能を利用したアプリケーションとしては、例えば、設計支援ソフトウェア、文章添削ソフトウェア、献立自動生成ソフトウェアなどが挙げられる。また、デスクトップ型情報端末5300を用いることで、新規の人工知能の開発を行うことができる。
なお、上述では、電子機器としてスマートフォン、およびデスクトップ用情報端末を例として、それぞれ図27(A)、(B)に図示したが、スマートフォン、およびデスクトップ用情報端末以外の情報端末にも本発明の一態様を適用することができる。スマートフォン、およびデスクトップ用情報端末以外の情報端末としては、例えば、PDA(Personal Digital Assistant)、ノート型情報端末、ワークステーションなどが挙げられる。
[電化製品]
図27(C)は、電化製品の一例である電気冷凍冷蔵庫5800を示している。電気冷凍冷蔵庫5800は、筐体5801、冷蔵室用扉5802、冷凍室用扉5803等を有する。
図27(C)は、電化製品の一例である電気冷凍冷蔵庫5800を示している。電気冷凍冷蔵庫5800は、筐体5801、冷蔵室用扉5802、冷凍室用扉5803等を有する。
電気冷凍冷蔵庫5800に本発明の一態様のチップを適用することによって、人工知能を有する電気冷凍冷蔵庫5800を実現することができる。人工知能を利用することによって電気冷凍冷蔵庫5800は、電気冷凍冷蔵庫5800に保存されている食材、その食材の消費期限などを基に献立を自動生成する機能や、電気冷凍冷蔵庫5800に保存されている食材に合わせた温度に自動的に調節する機能などを有することができる。
本一例では、電化製品として電気冷凍冷蔵庫について説明したが、その他の電化製品としては、例えば、掃除機、電子レンジ、電気オーブン、炊飯器、湯沸かし器、IH調理器、ウォーターサーバ、エアーコンディショナーを含む冷暖房器具、洗濯機、乾燥機、オーディオビジュアル機器などが挙げられる。
[ゲーム機]
図27(D)は、ゲーム機の一例である携帯ゲーム機5200を示している。携帯ゲーム機5200は、筐体5201、表示部5202、ボタン5203等を有する。
図27(D)は、ゲーム機の一例である携帯ゲーム機5200を示している。携帯ゲーム機5200は、筐体5201、表示部5202、ボタン5203等を有する。
携帯ゲーム機5200に本発明の一態様のGPU又はチップを適用することによって、低消費電力の携帯ゲーム機5200を実現することができる。また、低消費電力により、回路からの発熱を低減することができるため、発熱によるその回路自体、周辺回路、およびモジュールへの影響を少なくすることができる。
更に、携帯ゲーム機5200に本発明の一態様のGPU又はチップを適用することによって、人工知能を有する携帯ゲーム機5200を実現することができる。
本来、ゲームの進行、ゲーム上に登場する生物の言動、ゲーム上で発生する現象などの表現は、そのゲームが有するプログラムによって定められているが、携帯ゲーム機5200に人工知能を適用することにより、ゲームのプログラムに限定されない表現が可能になる。例えば、プレイヤーが問いかける内容、ゲームの進行状況、時刻、ゲーム上に登場する人物の言動が変化するといった表現が可能となる。
また、携帯ゲーム機5200で複数のプレイヤーが必要なゲームを行う場合、人工知能によって擬人的にゲームプレイヤーを構成することができるため、対戦相手を人工知能によるゲームプレイヤーとすることによって、1人でもゲームを行うことができる。
図27(D)では、ゲーム機の一例として携帯ゲーム機を図示しているが、本発明の一態様のGPU又はチップを適用するゲーム機はこれに限定されない。本発明の一態様のGPU又はチップを適用するゲーム機としては、例えば、家庭用の据え置き型ゲーム機、娯楽施設(ゲームセンター、遊園地など)に設置されるアーケードゲーム機、スポーツ施設に設置されるバッティング練習用の投球マシンなどが挙げられる。
[移動体]
本発明の一態様のGPU又はチップは、移動体である自動車、および自動車の運転席周辺に適用することができる。
本発明の一態様のGPU又はチップは、移動体である自動車、および自動車の運転席周辺に適用することができる。
図27(E1)は移動体の一例である自動車5700を示し、図27(E2)は、自動車の室内におけるフロントガラス周辺を示す図である。図27(E2)では、ダッシュボードに取り付けられた表示パネル5701、表示パネル5702、表示パネル5703の他、ピラーに取り付けられた表示パネル5704を図示している。
表示パネル5701乃至表示パネル5703は、スピードメーターやタコメーター、走行距離、燃料計、ギア状態、エアコンの設定などを表示することで、様々な情報を提供することができる。また、表示パネルに表示される表示項目やレイアウトなどは、ユーザの好みに合わせて適宜変更することができ、デザイン性を高めることが可能である。表示パネル5701乃至表示パネル5703は、照明装置として用いることも可能である。
表示パネル5704には、自動車5700に設けられた撮像装置(図示しない)からの映像を映し出すことによって、ピラーで遮られた視界(死角)を補完することができる。すなわち、自動車5700の外側に設けられた撮像装置からの画像を表示することによって、死角を補い、安全性を高めることができる。また、見えない部分を補完する映像を映すことによって、より自然に違和感なく安全確認を行うことができる。表示パネル5704は、照明装置として用いることもできる。
本発明の一態様のGPU又はチップは人工知能の構成要素として適用できるため、例えば、当該チップを自動車5700の自動運転システムに用いることができる。また、当該チップを道路案内、危険予測などを行うシステムに用いることができる。表示パネル5701乃至表示パネル5704には、道路案内、危険予測などの情報を表示する構成としてもよい。
なお、上述では、移動体の一例として自動車について説明しているが、移動体は自動車に限定されない。例えば、移動体としては、電車、モノレール、船、飛行体(ヘリコプター、無人航空機(ドローン)、飛行機、ロケット)なども挙げることができ、これらの移動体に本発明の一態様のチップを適用して、人工知能を利用したシステムを付与することができる。
[放送システム]
本発明の一態様のGPU又はチップは、放送システムに適用することができる。
本発明の一態様のGPU又はチップは、放送システムに適用することができる。
図27(F)は、放送システムにおけるデータ伝送を模式的に示している。具体的には、図27(F)は、放送局5680から送信された電波(放送信号)が、各家庭のテレビジョン受信装置(TV)5600に届くまでの経路を示している。TV5600は、受信装置を備え(図示しない)、アンテナ5650で受信された放送信号は、当該受信装置を介して、TV5600に送信される。
図27(F)では、アンテナ5650は、UHF(Ultra High Frequency)アンテナを図示しているが、アンテナ5650としては、BS・110°CSアンテナ、CSアンテナなども適用できる。
電波5675A、電波5675Bは地上波放送用の放送信号であり、電波塔5670は受信した電波5675Aを増幅して、電波5675Bの送信を行う。各家庭では、アンテナ5650で電波5675Bを受信することで、TV5600で地上波TV放送を視聴することができる。なお、放送システムは、図27(F)に示す地上波放送に限定せず、人工衛星を用いた衛星放送、光回線によるデータ放送などとしてもよい。
上述した放送システムは、本発明の一態様のチップを適用して、人工知能を利用した放送システムとしてもよい。放送局5680から各家庭のTV5600に放送データを送信するとき、エンコーダによって放送データの圧縮が行われ、アンテナ5650が当該放送データを受信したとき、TV5600に含まれる受信装置のデコーダによって当該放送データの復元が行われる。人工知能を利用することによって、例えば、エンコーダの圧縮方法の一である動き補償予測において、表示画像に含まれる表示パターンの認識を行うことができる。また、人工知能を利用したフレーム内予測などを行うこともできる。また、例えば、解像度の低い放送データを受信して、解像度の高いTV5600で当該放送データの表示を行うとき、デコーダによる放送データの復元において、アップコンバートなどの画像の補間処理を行うことができる。
上述した人工知能を利用した放送システムは、放送データの量が増大する超高精細度テレビジョン(UHDTV:4K、8K)放送に対して好適である。
また、TV5600側における人工知能の応用として、例えば、TV5600に人工知能を有する録画装置を設けてもよい。このような構成にすることによって、当該録画装置にユーザの好みを人工知能に学習させることで、ユーザの好みにあった番組を自動的に録画することができる。
本実施の形態で説明した電子機器、その電子機器の機能、人工知能の応用例、その効果などは、他の電子機器の記載と適宜組み合わせることができる。
本実施の形態は、他の実施の形態などに記載した構成と適宜組み合わせて実施することが可能である。
100: 容量素子、110: 導電体、112: 導電体、120: 導電体、130: 絶縁体、150: 絶縁体、200: トランジスタ、205: 導電体、205a: 導電体、205b: 導電体、210: 絶縁体、212: 絶縁体、214: 絶縁体、216: 絶縁体、218: 導電体、222: 絶縁体、224: 絶縁体、224A: 絶縁膜、230: 酸化物、230a: 酸化物、230A: 酸化膜、230b: 酸化物、230B: 酸化膜、230c: 酸化物、230C: 酸化膜、231: 領域、231a: 領域、231b: 領域、232B: 酸化膜、240: 導電体、240a: 導電体、240b: 導電体、241: 絶縁体、241a: 絶縁体、241b: 絶縁体、242: 導電体、242a: 導電体、242A: 導電膜、242b: 導電体、242B: 導電体層、244: 導電体、244a: 導電体、244b: 導電体、246: 導電体、246a: 導電体、246b: 導電体、250: 絶縁体、250A: 絶縁膜、260: 導電体、260a: 導電体、260Aa: 導電膜、260Ab: 導電膜、260b: 導電体、265: 導電体、265A: 導電膜、265B: 導電体、272: 絶縁体、272A: 絶縁膜、273: 絶縁体、273A: 絶縁膜、274: 絶縁体、275: 絶縁体、275A: 絶縁膜、275B: 絶縁体、276: 絶縁体、280: 絶縁体、281: 絶縁体、282: 絶縁体、300: トランジスタ、311: 基板、313: 半導体領域、314a: 低抵抗領域、314b: 低抵抗領域、315: 絶縁体、316: 導電体、320: 絶縁体、322: 絶縁体、324: 絶縁体、326: 絶縁体、328: 導電体、330: 導電体、350: 絶縁体、352: 絶縁体、354: 絶縁体、356: 導電体、400: トランジスタ、405: 導電体、430c: 酸化物、431a: 酸化物、431b: 酸化物、432a: 酸化物、432b: 酸化物、440: 導電体、440a: 導電体、440b: 導電体、442a: 導電体、442b: 導電体、450: 絶縁体、460: 導電体、460a: 導電体、460b: 導電体、1001: 配線、1002: 配線、1003: 配線、1004: 配線、1005: 配線、1006: 配線、1007: 配線、1008: 配線、1009: 配線、1010:配線
Claims (9)
- 第1の絶縁体と、
前記第1の絶縁体上の第1の酸化物と、
前記第1の酸化物上の第2の酸化物と、
前記第2の酸化物上の第1の導電体および第2の導電体と、
前記第2の酸化物上の第3の酸化物と、
前記第3の酸化物上の第2の絶縁体と、
前記第2の絶縁体上の第3の導電体と、
前記第3の導電体上の第4の導電体、および第3の絶縁体と、
前記第1の絶縁体上、前記第1の導電体上、および前記第2の導電体上の第4の絶縁体と、
前記第4の絶縁体上の第5の絶縁体と、を有し、
前記第5の絶縁体は、前記第2の酸化物を露出する開口を有し、
前記第3の酸化物は、前記開口の底部、および前記開口の側部に接して配置され、
前記第2の絶縁体は、前記第3の酸化物に接して配置され、
前記第3の導電体は、前記第2の絶縁体に接して設置され、
前記第3の絶縁体は、前記第3の導電体の上面と接し、かつ前記第2の絶縁体に接して配置され、
前記第4の導電体は、前記第3の絶縁体、および前記第3の導電体の上面と接し、かつ前記第3の酸化物、前記第2の絶縁体、および前記第3の絶縁体を介して、前記開口内に配置され、
前記第4の絶縁体は、前記第1の絶縁体の上面、前記第1の酸化物の側面、前記第2の酸化物の側面、前記第1の導電体の側面、前記第1の導電体の上面、前記第2の導電体の側面、前記第2の導電体の上面と接し、
前記第3の絶縁体は、前記第2の絶縁体よりも酸素および水素の一方または双方を透過し難い、半導体装置。 - 請求項1において、
前記第3の絶縁体は、アルミニウムおよび酸素を有する、半導体装置。 - 請求項1において、
前記第3の絶縁体は、シリコン、および窒素を有する、半導体装置。 - 請求項1において、
前記第1乃至第3の酸化物は、それぞれ、
Inと、元素M(MはAl、Ga、Y、またはSn)と、Znと、を有する、
半導体装置。 - 基板上に第1の絶縁体を形成し、
前記第1の絶縁体の上に、第1の酸化膜、および第1の導電膜を順に成膜し、
前記第1の酸化膜、および前記第1の導電膜を加工して、第1の酸化物、および第1の導電体層を形成し、
前記第1の酸化物、および前記第1の導電体層を覆って第1の絶縁膜および第2の絶縁膜を順に成膜し、
平坦化処理を行うことで、前記第2の絶縁膜の表面を平坦化し、
前記第1の導電体層、前記第1の絶縁膜および前記第2の絶縁膜に前記第1の酸化物が露出する開口を形成することで、第1の導電体、第2の導電体、第2の絶縁体を形成し、
第2の酸化膜、第3の絶縁膜を成膜し、
第2の導電膜を前記開口の底部の膜厚が前記開口の側部の膜厚より厚くなるように成膜し、
前記開口の前記底部に位置する前記第2の導電膜が残存するように前記開口の前記側部に位置する前記第2の導電膜をエッチングし、
第3の絶縁膜を成膜し、
前記第3の絶縁膜を異方性エッチングし、
第3の導電膜を成膜し、
平坦化処理を行うことによって、前記第2の酸化膜、前記第3の絶縁膜、前記第2の導電膜、および前記第3の導電膜を前記第2の絶縁膜の一部が露出するまで除去することで、第2の酸化物、第3の絶縁体、第3の導電体、および第4の導電体を形成する、半導体装置の作製方法。 - 請求項5において、
前記第2の導電膜としては、スパッタリング法を用いて、窒化タンタル、および窒化チタンのいずれか一方が形成される、半導体装置の作製方法。 - 請求項5において、
前記第2の導電膜としては、スパッタリング法を用いて、チタンおよびアルミニウムを含む金属窒化物が形成される、半導体装置の作製方法。 - 請求項5において、
前記第3の絶縁膜としては、ALD法を用いて、アルミニウムを含む金属酸化物が形成される、半導体装置の作製方法。 - 請求項5において、
前記第3の絶縁膜としては、ALD法を用いて、シリコンおよび窒素を含む絶縁膜が形成される、半導体装置の作製方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/048,255 US11705524B2 (en) | 2018-04-27 | 2019-04-16 | Semiconductor device and method for manufacturing semiconductor device |
JP2020515312A JP7237944B2 (ja) | 2018-04-27 | 2019-04-16 | 半導体装置、および半導体装置の作製方法 |
JP2023030789A JP2023063329A (ja) | 2018-04-27 | 2023-03-01 | 半導体装置 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018-086200 | 2018-04-27 | ||
JP2018086200 | 2018-04-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2019207411A1 true WO2019207411A1 (ja) | 2019-10-31 |
Family
ID=68294838
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/IB2019/053112 WO2019207411A1 (ja) | 2018-04-27 | 2019-04-16 | 半導体装置、および半導体装置の作製方法 |
Country Status (3)
Country | Link |
---|---|
US (2) | US11705524B2 (ja) |
JP (2) | JP7237944B2 (ja) |
WO (1) | WO2019207411A1 (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2017050530A (ja) * | 2015-07-08 | 2017-03-09 | 株式会社半導体エネルギー研究所 | 半導体装置およびその作製方法 |
JP2017130654A (ja) * | 2016-01-15 | 2017-07-27 | 株式会社半導体エネルギー研究所 | 半導体装置及びその作製方法 |
JP2017147445A (ja) * | 2016-02-17 | 2017-08-24 | 株式会社半導体エネルギー研究所 | 半導体装置、電子機器 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7211825B2 (en) * | 2004-06-14 | 2007-05-01 | Yi-Chi Shih | Indium oxide-based thin film transistors and circuits |
US7576394B2 (en) * | 2006-02-02 | 2009-08-18 | Kochi Industrial Promotion Center | Thin film transistor including low resistance conductive thin films and manufacturing method thereof |
CN107947763B (zh) | 2010-08-06 | 2021-12-28 | 株式会社半导体能源研究所 | 半导体集成电路 |
US9287405B2 (en) | 2011-10-13 | 2016-03-15 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising oxide semiconductor |
US9954112B2 (en) * | 2015-01-26 | 2018-04-24 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
TW201836020A (zh) * | 2017-02-17 | 2018-10-01 | 日商半導體能源研究所股份有限公司 | 半導體裝置及半導體裝置的製造方法 |
JP7118973B2 (ja) | 2017-08-04 | 2022-08-16 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US11257959B2 (en) | 2017-12-06 | 2022-02-22 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the semiconductor device |
JP7158414B2 (ja) * | 2017-12-27 | 2022-10-21 | 株式会社半導体エネルギー研究所 | 半導体装置、および半導体装置の作製方法 |
JP7170671B2 (ja) * | 2018-01-24 | 2022-11-14 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US11362034B2 (en) | 2018-04-04 | 2022-06-14 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device having a laminate contact plug of specified configuration including a conductive metal oxide layer |
-
2019
- 2019-04-16 US US17/048,255 patent/US11705524B2/en active Active
- 2019-04-16 WO PCT/IB2019/053112 patent/WO2019207411A1/ja active Application Filing
- 2019-04-16 JP JP2020515312A patent/JP7237944B2/ja active Active
-
2023
- 2023-03-01 JP JP2023030789A patent/JP2023063329A/ja active Pending
- 2023-06-20 US US18/212,018 patent/US20230343856A1/en active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2017050530A (ja) * | 2015-07-08 | 2017-03-09 | 株式会社半導体エネルギー研究所 | 半導体装置およびその作製方法 |
JP2017130654A (ja) * | 2016-01-15 | 2017-07-27 | 株式会社半導体エネルギー研究所 | 半導体装置及びその作製方法 |
JP2017147445A (ja) * | 2016-02-17 | 2017-08-24 | 株式会社半導体エネルギー研究所 | 半導体装置、電子機器 |
Also Published As
Publication number | Publication date |
---|---|
US20210234046A1 (en) | 2021-07-29 |
US20230343856A1 (en) | 2023-10-26 |
JPWO2019207411A1 (ja) | 2021-05-20 |
US11705524B2 (en) | 2023-07-18 |
JP2023063329A (ja) | 2023-05-09 |
JP7237944B2 (ja) | 2023-03-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7332480B2 (ja) | 半導体装置の作製方法 | |
WO2019166906A1 (ja) | 半導体装置、および半導体装置の作製方法 | |
WO2019171196A1 (ja) | 半導体装置、および半導体装置の作製方法 | |
JP7229669B2 (ja) | 半導体装置、および半導体装置の作製方法 | |
JP7240383B2 (ja) | 半導体装置 | |
JPWO2020008296A1 (ja) | 半導体装置、および半導体装置の作製方法 | |
JP2023040194A (ja) | 半導体装置 | |
JP2020102623A (ja) | 半導体装置、および半導体装置の作製方法 | |
CN111656531A (zh) | 半导体装置及半导体装置的制造方法 | |
JP2023083479A (ja) | 半導体装置 | |
JP7317802B2 (ja) | 半導体装置 | |
JP7132318B2 (ja) | 半導体装置 | |
JP7254462B2 (ja) | 半導体装置の作製方法 | |
JP2023086851A (ja) | 半導体装置 | |
WO2020115604A1 (ja) | 半導体装置、および半導体装置の作製方法 | |
WO2019207410A1 (ja) | 半導体装置 | |
WO2019145807A1 (ja) | 半導体装置、および半導体装置の作製方法 | |
JP2019140362A (ja) | 半導体装置、および半導体装置の作製方法 | |
JP7237944B2 (ja) | 半導体装置、および半導体装置の作製方法 | |
JP7046692B2 (ja) | 半導体装置 | |
JP2019145539A (ja) | 半導体装置、および半導体装置の作製方法 | |
CN111656530A (zh) | 半导体装置及半导体装置的制造方法 | |
JP2020061471A (ja) | 半導体装置、および半導体装置の作製方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 19793829 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2020515312 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 19793829 Country of ref document: EP Kind code of ref document: A1 |