WO2018018449A1 - 基于多核芯片的电压降低方法及系统 - Google Patents

基于多核芯片的电压降低方法及系统 Download PDF

Info

Publication number
WO2018018449A1
WO2018018449A1 PCT/CN2016/091847 CN2016091847W WO2018018449A1 WO 2018018449 A1 WO2018018449 A1 WO 2018018449A1 CN 2016091847 W CN2016091847 W CN 2016091847W WO 2018018449 A1 WO2018018449 A1 WO 2018018449A1
Authority
WO
WIPO (PCT)
Prior art keywords
voltage
core
threads
chip
reduced
Prior art date
Application number
PCT/CN2016/091847
Other languages
English (en)
French (fr)
Inventor
李媛媛
Original Assignee
李媛媛
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 李媛媛 filed Critical 李媛媛
Priority to PCT/CN2016/091847 priority Critical patent/WO2018018449A1/zh
Publication of WO2018018449A1 publication Critical patent/WO2018018449A1/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]

Definitions

  • system further includes:
  • system further includes:
  • Step S103 if the voltage of the core exceeds the voltage threshold, the number of threads of the kernel is reduced.
  • the computer readable medium may include random access memory (Random) Access Memory, RAM), Read-Only Memory (ROM), Electrically Erasable Programmable Read Only Memory (Electrically Erasable Programmable Read-Only Memory, EEPROM), Compact Disc Read-Only Memory, CD-ROM, or other optical disc storage, magnetic storage medium or other magnetic storage device, or any other medium that can be used to carry or store desired program code in the form of instructions or data structures and that can be accessed by a computer. Also. Any connection may suitably be a computer readable medium.

Abstract

一种基于多核芯片的电压降低方法及系统,所述方法包括如下步骤:检测每个内核的电压以及运行的线程(S101);判断该内核的电压是否超过电压阈值(S102);如该内核的电压超过电压阈值,则减少该内核的线程数量(S103)。本方法及系统具有有效降低电压的优点。

Description

基于多核芯片的电压降低方法及系统 技术领域
本发明涉及电子领域,尤其涉及一种基于多核芯片的电压降低方法及系统。
背景技术
芯片,英文为Chip;芯片组为Chipset。芯片一般是指集成电路的载体,也是集成电路经过设计、制造、封装、测试后的结果,通常是一个可以立即使用的独立的整体。“芯片”和“集成电路”这两个词经常混着使用,比如在大家平常讨论话题中,集成电路设计和芯片设计说的是一个意思,芯片行业、集成电路行业、IC行业往往也是一个意思。实际上,这两个词有联系,也有区别。集成电路实体往往要以芯片的形式存在,因为狭义的集成电路,是强调电路本身,比如简单到只有五个元件连接在一起形成的相移振荡器,当它还在图纸上呈现的时候,我们也可以叫它集成电路,当我们要拿这个小集成电路来应用的时候,那它必须以独立的一块实物,或者嵌入到更大的集成电路中,依托芯片来发挥他的作用;集成电路更着重电路的设计和布局布线,芯片更强调电路的集成、生产和封装。而广义的集成电路,当涉及到行业(区别于其他行业)时,也可以包含芯片相关的各种含义。
现有的电子芯片均有多个内核,但是现有的电子芯片无法对多个内核的电压进行控制。
技术问题
提供一种基于多核芯片的电压降低方法,其解决了现有技术的无法实现多核芯片的电压降低的缺点。
技术解决方案
一方面,提供一种基于多核芯片的电压降低方法,所述方法包括如下步骤:
检测每个内核的电压以及运行的线程;
判断该内核的电压是否超过电压阈值;
如该内核的电压超过电压阈值,则减少该内核的线程数量。
可选的,所述方法还包括:
将减少的该内核的线程分配到其他内核中运行。
可选的,所述方法还包括:
将减少的该内核的线程平均分配到其他内核中运行。
第二方面,提供一种基于多核芯片的电压降低系统,所述系统包括:
检测单元,用于检测每个内核的电压以及运行的线程;
判断单元,用于判断该内核的电压是否超过电压阈值;
减少单元,用于如该内核的电压超过电压阈值,则减少该内核的线程数量。
可选的,所述系统还包括:
分配单元,用于将减少的该内核的线程分配到其他内核中运行。
可选的,所述系统还包括:
均分单元,用于将减少的该内核的线程平均分配到其他内核中运行。
有益效果
本发明具体实施方式提供的技术方案检测每个内核的电压以及运行的线程,如该内核的电压超过电压阈值,则减少该内核的线程数量,所以其具有降低芯片的电压的优点。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明提供的一种基于多核芯片的电压降低方法的流程图;
图2为本发明提供的一种基于多核芯片的电压降低系统的结构图。
本发明的实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
参阅图1,图1为本发明第一较佳实施方式提供的一种基于多核芯片的电压降低方法的流程图,该方法由电子芯片来完成,该方法如图1所示,包括如下步骤:
步骤S101、检测每个内核的电压以及运行的线程;
步骤S102、判断该内核的电压是否超过电压阈值;
步骤S103、如该内核的电压超过电压阈值,则减少该内核的线程数量。
本发明具体实施方式提供的技术方案检测每个内核的电压以及运行的线程,如该内核的电压超过电压阈值,则减少该内核的线程数量,所以其具有降低芯片的电压的优点。
可选的,上述方法在步骤S103之后还可以包括:
将减少的该内核的线程分配到其他内核中运行。
可选的,上述方法在步骤S103之后还可以包括:
将减少的该内核的线程平均分配到其他内核中运行。
参阅图2,图2为本发明第二较佳实施方式提供的一种基于多核芯片的电压降低系统,该系统包括:
检测单元201,用于检测每个内核的电压以及运行的线程;
判断单元202,用于判断该内核的电压是否超过电压阈值;
减少单元203,用于如该内核的电压超过电压阈值,则减少该内核的线程数量。
本发明具体实施方式提供的技术方案检测每个内核的电压以及运行的线程,如该内核的电压超过电压阈值,则减少该内核的线程数量,所以其具有降低芯片的电压的优点。
可选的,上述系统还可以包括:
分配单元204,用于将减少的该内核的线程分配到其他内核中运行。
可选的,上述系统还可以包括:
均分单元205,用于将减少的该内核的线程平均分配到其他内核中运行。
需要说明的是,对于前述的各方法实施方式或实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明并不受所描述的动作顺序的限制,因为根据本发明,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述实施方式或实施例均属于优选实施例,所涉及的动作和单元并不一定是本发明所必须的。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
本发明实施例方法中的步骤可以根据实际需要进行顺序调整、合并和删减。
本发明实施例装置中的单元可以根据实际需要进行合并、划分和删减。本领域的技术人员可以将本说明书中描述的不同实施例以及不同实施例的特征进行结合或组合。
通过以上的实施方式的描述,所属领域的技术人员可以清楚地了解到本发明可以用硬件实现,或固件实现,或它们的组合方式来实现。当使用软件实现时,可以将上述功能存储在计算机可读介质中或作为计算机可读介质上的一个或多个指令或代码进行传输。计算机可读介质包括计算机存储介质和通信介质,其中通信介质包括便于从一个地方向另一个地方传送计算机程序的任何介质。存储介质可以是计算机能够存取的任何可用介质。以此为例但不限于:计算机可读介质可以包括随机存取存储器(Random Access Memory,RAM)、只读存储器(Read-Only Memory,ROM)、电可擦可编程只读存储器(Electrically Erasable Programmable Read-Only Memory,EEPROM)、只读光盘(Compact Disc Read-Only Memory,CD-ROM)或其他光盘存储、磁盘存储介质或者其他磁存储设备、或者能够用于携带或存储具有指令或数据结构形式的期望的程序代码并能够由计算机存取的任何其他介质。此外。任何连接可以适当的成为计算机可读介质。例如,如果软件是使用同轴电缆、光纤光缆、双绞线、数字用户线(Digital Subscriber Line,DSL)或者诸如红外线、无线电和微波之类的无线技术从网站、服务器或者其他远程源传输的,那么同轴电缆、光纤光缆、双绞线、DSL或者诸如红外线、无线和微波之类的无线技术包括在所属介质的定影中。如本发明所使用的,盘(Disk)和碟(disc)包括压缩光碟(CD)、激光碟、光碟、数字通用光碟(DVD)、软盘和蓝光光碟,其中盘通常磁性的复制数据,而碟则用激光来光学的复制数据。上面的组合也应当包括在计算机可读介质的保护范围之内。
总之,以上所述仅为本发明技术方案的较佳实施例而已,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (6)

  1. 一种基于多核芯片的电压降低方法,其特征在于,所述方法包括如下步骤:
    检测每个内核的电压以及运行的线程;
    判断该内核的电压是否超过电压阈值;
    如该内核的电压超过电压阈值,则减少该内核的线程数量。
  2. 根据权利要求1所述的方法,其特征在于,所述方法还包括:
    将减少的该内核的线程分配到其他内核中运行。
  3. 根据权利要求1所述的方法,其特征在于,所述方法还包括:
    将减少的该内核的线程平均分配到其他内核中运行。
  4. 一种基于多核芯片的电压降低系统,其特征在于,所述系统包括:
    检测单元,用于检测每个内核的电压以及运行的线程;
    判断单元,用于判断该内核的电压是否超过电压阈值;
    减少单元,用于如该内核的电压超过电压阈值,则减少该内核的线程数量。
  5. 根据权利要求4所述的系统,其特征在于,所述系统还包括:
    分配单元,用于将减少的该内核的线程分配到其他内核中运行。
  6. 根据权利要求4所述的系统,其特征在于,所述系统还包括:
    均分单元,用于将减少的该内核的线程平均分配到其他内核中运行。
PCT/CN2016/091847 2016-07-27 2016-07-27 基于多核芯片的电压降低方法及系统 WO2018018449A1 (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PCT/CN2016/091847 WO2018018449A1 (zh) 2016-07-27 2016-07-27 基于多核芯片的电压降低方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2016/091847 WO2018018449A1 (zh) 2016-07-27 2016-07-27 基于多核芯片的电压降低方法及系统

Publications (1)

Publication Number Publication Date
WO2018018449A1 true WO2018018449A1 (zh) 2018-02-01

Family

ID=61015625

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2016/091847 WO2018018449A1 (zh) 2016-07-27 2016-07-27 基于多核芯片的电压降低方法及系统

Country Status (1)

Country Link
WO (1) WO2018018449A1 (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101076770A (zh) * 2004-09-28 2007-11-21 英特尔公司 根据可用并行数目改变每条指令能量的方法和设备
CN104699531A (zh) * 2013-12-09 2015-06-10 超威半导体公司 3d芯片系统中的电压下降缓解
US20150370303A1 (en) * 2014-06-18 2015-12-24 Oracle International Corporation System and method for managing power in a chip multiprocessor using a proportional feedback mechanism
CN105528330A (zh) * 2014-09-30 2016-04-27 杭州华为数字技术有限公司 负载均衡的方法、装置、丛集和众核处理器
CN106292996A (zh) * 2016-07-27 2017-01-04 李媛媛 基于多核芯片的电压降低方法及系统

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101076770A (zh) * 2004-09-28 2007-11-21 英特尔公司 根据可用并行数目改变每条指令能量的方法和设备
CN104699531A (zh) * 2013-12-09 2015-06-10 超威半导体公司 3d芯片系统中的电压下降缓解
US20150370303A1 (en) * 2014-06-18 2015-12-24 Oracle International Corporation System and method for managing power in a chip multiprocessor using a proportional feedback mechanism
CN105528330A (zh) * 2014-09-30 2016-04-27 杭州华为数字技术有限公司 负载均衡的方法、装置、丛集和众核处理器
CN106292996A (zh) * 2016-07-27 2017-01-04 李媛媛 基于多核芯片的电压降低方法及系统

Similar Documents

Publication Publication Date Title
WO2018018424A1 (zh) 基于芯片的温度控制方法及系统
WO2018018449A1 (zh) 基于多核芯片的电压降低方法及系统
WO2018018450A1 (zh) 电流限制在多核芯片中的应用方法及系统
WO2018018451A1 (zh) 电子芯片中的功率分配方法及系统
WO2018018452A1 (zh) 负载均衡在多核芯片中的应用方法及系统
WO2018018448A1 (zh) 芯片中温度降低方法及系统
WO2018014300A1 (zh) 多核芯片的功率实现方法及系统
WO2018014298A1 (zh) 电子芯片内部电压分配方法及系统
WO2018018494A1 (zh) 基于多区间分配的功率分配方法及系统
WO2018014299A1 (zh) 电流在多个内核中的分配方法及系统
WO2018018491A1 (zh) 多区间分配电子芯片电压的方法及系统
WO2018018492A1 (zh) 电流在多核芯片内部的多区间分配方法及系统
WO2018018495A9 (zh) 电子芯片的多区间通风量控制方法及系统
WO2018018493A1 (zh) 多区间温度值在多核芯片的应用方法及系统
WO2018010086A1 (zh) 电子芯片的信号信息发送方法及系统
WO2018018425A1 (zh) 多内核芯片线程分配方法及系统
WO2018018373A1 (zh) 多个内核芯片的功率计算方法及系统
WO2018018371A1 (zh) 多核芯片电压计算方法及系统
WO2018018427A1 (zh) 基于多内核芯片的多任务调度方法及系统
WO2018014185A1 (zh) 电子芯片的电压存储方法及系统
WO2018018372A1 (zh) 电子芯片内的电流计算方法及系统
WO2018014186A1 (zh) 电子芯片的电流存储方法及系统
WO2017219298A1 (zh) 电子芯片的信号存储方法及系统
WO2017219300A1 (zh) 电子芯片的功率存储方法及系统
WO2018006307A1 (zh) 电子芯片的功率预处理方法及系统

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16910030

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

32PN Ep: public notification in the ep bulletin as address of the adressee cannot be established

Free format text: NOTING OF LOSS OF RIGHTS PURSUANT TO RULE 112(1) EPC (EPO FORM 1205A DATED 210519)

122 Ep: pct application non-entry in european phase

Ref document number: 16910030

Country of ref document: EP

Kind code of ref document: A1